--- /srv/rebuilderd/tmp/rebuilderdj07jAW/inputs/qemu-system-riscv_10.0.3+ds-0+deb13u1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdj07jAW/out/qemu-system-riscv_10.0.3+ds-0+deb13u1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-08-21 15:23:38.000000 debian-binary │ -rw-r--r-- 0 0 0 1156 2025-08-21 15:23:38.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3330892 2025-08-21 15:23:38.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3329404 2025-08-21 15:23:38.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-riscv32 │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x25c034 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xba9d7c 0x00ba9d7c 0x00ba9d7c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xba9ecc 0x00ba9ecc 0x00ba9ecc 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xba9da8 0xba9da8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xba9ef8 0xba9ef8 R E 0x10000 │ │ │ │ LOAD 0xbafd50 0x00bbfd50 0x00bbfd50 0x1e2650 0x208e78 RW 0x10000 │ │ │ │ DYNAMIC 0xc9ac4c 0x00caac4c 0x00caac4c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xba9d88 0x00ba9d88 0x00ba9d88 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xba9ed8 0x00ba9ed8 0x00ba9ed8 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbafd50 0x00bbfd50 0x00bbfd50 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbafd50 0x00bbfd50 0x00bbfd50 0xf02b0 0xf02b0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008c110 08c110 0ab2c5 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 001373d6 1373d6 00c184 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0014355c 14355c 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0014395c 14395c 10d680 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00250fdc 250fdc 001f00 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00252edc 252edc 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00252ee8 252ee8 002e94 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00255d80 255d80 7840a4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009d9e24 9d9e24 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009d9e30 9d9e30 1cff4c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00ba9d7c ba9d7c 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00ba9d84 ba9d84 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00ba9d88 ba9d88 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00255d80 255d80 7841f4 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009d9f74 9d9f74 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009d9f80 9d9f80 1cff4c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00ba9ecc ba9ecc 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00ba9ed4 ba9ed4 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00ba9ed8 ba9ed8 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbfd50 bafd50 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbfd50 bafd50 000788 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bc04d8 bb04d8 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bc04e0 bb04e0 0ea76c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caac4c c9ac4c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caae2c c9ae2c 0051d0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 ca0000 0f23a0 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1048,165 +1048,165 @@ │ │ │ │ 1044: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1045: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1046: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1047: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1048: 00dc7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1049: 00545480 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1050: 00d940d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1051: 008176e4 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1051: 00817834 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1052: 00cbe518 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1053: 007e9dec 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1053: 007e9f3c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1054: 00dc7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1055: 00d9d34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1056: 00da2590 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1057: 00d98b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1058: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1059: 0062a65c 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_w │ │ │ │ 1060: 00dc61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1061: 008e5cc0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1061: 008e5e10 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ 1062: 00cffd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_b │ │ │ │ - 1063: 007e035c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1064: 00969420 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1063: 007e04ac 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1064: 00969570 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1065: 005dcef8 1096 FUNC GLOBAL DEFAULT 12 riscv_ctr_add_entry │ │ │ │ 1066: 00dc6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1067: 00dc8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1068: 00d91bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1069: 005ff8e4 596 FUNC GLOBAL DEFAULT 12 helper_vlxei32_8_v │ │ │ │ 1070: 00c816c0 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1071: 00dc74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ 1072: 00cffcdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_h │ │ │ │ - 1073: 008e96d4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1073: 008e9824 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1074: 00618960 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_b │ │ │ │ 1075: 00296bc8 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1076: 00dc8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1077: 00dc7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1078: 00d9d3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1079: 00950358 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1079: 009504a8 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1080: 00618a80 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_d │ │ │ │ 1081: 00dc7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1082: 006189c0 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_h │ │ │ │ 1083: 00d8e4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1084: 00945edc 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1084: 0094602c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1085: 00dc69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1086: 0041da40 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1087: 008f65a4 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1087: 008f66f4 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1088: 00d94654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1089: 00999e50 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ - 1090: 006a0c3c 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ + 1089: 00999fa0 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1090: 006a0d8c 96 FUNC GLOBAL DEFAULT 12 helper_sm4ed │ │ │ │ 1091: 00dc68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1092: 00dc7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1093: 00d9e70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1094: 00dc630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1095: 0074045c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1096: 0097c168 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1095: 007405ac 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1096: 0097c2b8 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1097: 00cffc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vx_w │ │ │ │ 1098: 00d9a93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1099: 00da116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 1100: 00cec56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_b │ │ │ │ - 1101: 008dfed4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008e0024 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7e98c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d9fd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00dc6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00dc73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d8dac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 00479208 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00cec3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_d │ │ │ │ 1109: 00dc64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1110: 008211f4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1110: 00821344 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1111: 00dc7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1112: 00618a20 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vx_w │ │ │ │ 1113: 00d98074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 00cec4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_h │ │ │ │ 1115: 00dc6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1116: 00d8e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 00cfa63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_b │ │ │ │ 1118: 00dc6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1119: 00d997ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1120: 00528b34 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 00d94184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 00cfa4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_d │ │ │ │ 1123: 00dc75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1124: 008d04e0 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1125: 0073ff1c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 009435cc 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1124: 008d0630 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1125: 0074006c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 0094371c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 00dc7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 00cfa5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_h │ │ │ │ 1129: 00558728 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1130: 00dc68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1131: 00d943a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1132: 00514858 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1133: 008e412c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1133: 008e427c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1134: 00dc6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1135: 00dc8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1136: 003038bc 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ 1137: 00cec464 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vv_w │ │ │ │ - 1138: 0096101c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 0096116c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 00dc8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 00dc6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 00d8d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1142: 00731b20 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1142: 00731c70 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1143: 0042a0dc 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1144: 005b0be4 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1145: 0092432c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1146: 006e6ccc 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1147: 0072d658 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1145: 0092447c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1146: 006e6e1c 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1147: 0072d7a8 412 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1148: 00cf1b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_d │ │ │ │ - 1149: 008bed68 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1149: 008beeb8 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 00cfa534 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vx_w │ │ │ │ 1151: 00d955d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1152: 0083a8c0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1152: 0083aa10 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1153: 00cf1c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_h │ │ │ │ 1154: 00d8f9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1155: 00776b04 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1155: 00776c54 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1156: 002bae78 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1157: 00dc7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1158: 00da403c 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1159: 0070c5b4 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1160: 00956b2c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1159: 0070c704 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1160: 00956c7c 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1161: 00d8a478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1162: 00dc6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1163: 0094b0a0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1163: 0094b1f0 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1164: 00d97fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1165: 00743bc4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1165: 00743d14 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1166: 00dc79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1167: 00dc8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1168: 00dc7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1169: 00917c58 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1170: 0096266c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1169: 00917da8 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1170: 009627bc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1171: 00cf1c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vf_w │ │ │ │ 1172: 00dc7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1173: 008bd3e8 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1173: 008bd538 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1174: 00dc7ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1175: 00569cac 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1176: 0039579c 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1177: 00dc62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1178: 00d9edd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1179: 00514574 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1180: 003ac314 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1181: 00d90bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1182: 00d8e5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1183: 003325b4 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1184: 0081aa90 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1184: 0081abe0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1185: 0055bf90 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1186: 009971e4 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1186: 00997334 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1187: 00d8c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1188: 00dc7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1189: 00dc7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1190: 00d9b0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1191: 00715c58 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1191: 00715da8 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1192: 00dc6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1193: 00bcf200 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1194: 00d90cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1195: 002e4498 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1196: 00dc8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1197: 00d92518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 00d9cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0025e590 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 00cfe314 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_b │ │ │ │ - 1201: 0093c5e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1201: 0093c730 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1202: 00dc7476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1203: 00d90394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1204: 00cfe188 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_d │ │ │ │ 1205: 00d948a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 00dc7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1207: 00dc7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1208: 00cfe290 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_h │ │ │ │ @@ -1214,127 +1214,127 @@ │ │ │ │ 1210: 00dc775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 00dc69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 00ce28ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_b │ │ │ │ 1214: 00501dd0 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1215: 00dc60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1216: 00ce2720 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_d │ │ │ │ - 1217: 0094201c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1217: 0094216c 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1218: 00d8fd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1219: 00ce2828 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_h │ │ │ │ 1220: 005aeaf0 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1221: 00982e44 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1222: 0092cc64 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1221: 00982f94 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1222: 0092cdb4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1223: 00d8e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1224: 00392358 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1225: 00989d44 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1226: 00b83800 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1225: 00989e94 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1226: 00b83950 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1227: 00dc6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1228: 00cfe20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vx_w │ │ │ │ 1229: 00dc7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1230: 007f35ec 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1230: 007f373c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1231: 00dc7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1232: 00da14f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1233: 008e219c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1233: 008e22ec 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1234: 0032b398 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1235: 009445e0 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1236: 008d6000 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1235: 00944730 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1236: 008d6150 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1237: 00da02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1238: 007185a8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1238: 007186f8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1239: 00dc66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1240: 00ce27a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev8_v_w │ │ │ │ 1241: 00dc80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1242: 00797744 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1242: 00797894 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1243: 00dc6036 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1244: 00953970 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1244: 00953ac0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1245: 005af31c 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1246: 00500a4c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1247: 0029bfb8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1248: 00cee774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_b │ │ │ │ 1249: 0029aeb4 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1250: 00cee5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_d │ │ │ │ - 1251: 0073dfb0 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1251: 0073e100 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1252: 00cee6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_h │ │ │ │ - 1253: 0092bc04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1253: 0092bd54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1255: 007b86dc 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1255: 007b882c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1256: 00dc61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1257: 0086ae3c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1257: 0086af8c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1258: 00dc7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1259: 00328b94 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1260: 004ac874 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1261: 00dc6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1262: 00d9ee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1263: 00372d68 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1264: 00d8f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1265: 00d90494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1266: 00cee66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vx_w │ │ │ │ 1267: 00dc6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 008cc2bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 0074848c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 0095a854 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 008cc40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 007485dc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 0095a9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 0033ea0c 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 008ca150 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ - 1273: 006a0d08 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ + 1272: 008ca2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1273: 006a0e58 192 FUNC GLOBAL DEFAULT 12 helper_cm_jalt │ │ │ │ 1274: 005a4f4c 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 00d94074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 00da1ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 007b23a4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1277: 007b24f4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1278: 0052fb10 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1279: 00dc65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1280: 009ae60c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1280: 009ae75c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1281: 00dc81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1282: 00d91ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1283: 004155f0 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1284: 00974a78 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1284: 00974bc8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1285: 00d9b6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1286: 0077efcc 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1286: 0077f11c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1287: 00d8a930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1288: 0092b80c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1288: 0092b95c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1289: 00d9d66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1290: 00dc63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1291: 00d97f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1292: 0082178c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1292: 008218dc 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1293: 00d94244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1294: 002f943c 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1295: 00dc65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1296: 00da18a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1297: 0088a794 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1297: 0088a8e4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1298: 00d0327c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_d │ │ │ │ 1299: 00d8fd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1300: 00d971a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1301: 00dc7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1302: 0090ed84 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1302: 0090eed4 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1303: 0041d954 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1304: 00d0348c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_h │ │ │ │ 1305: 00d8cee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1306: 00dc69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1307: 002c7a5c 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1308: 00dc690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1309: 0060f564 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_b │ │ │ │ 1310: 005ed928 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_hu │ │ │ │ 1311: 00d9f70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1312: 00dc75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1313: 007f69b8 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1313: 007f6b08 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1314: 00d9dbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1315: 00d90974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1316: 009325c8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1316: 00932718 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1317: 00dc695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1318: 0043657c 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1319: 00c807c0 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1320: 00ce3698 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_b │ │ │ │ 1321: 00dc691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1322: 00ce350c 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_d │ │ │ │ 1323: 0060f6ec 360 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wx_h │ │ │ │ 1324: 00d0306c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fminm_s │ │ │ │ - 1325: 009495d0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1325: 00949720 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1326: 00ce3614 132 OBJECT GLOBAL DEFAULT 24 helper_info_viota_m_h │ │ │ │ 1327: 00d8cef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1328: 00d90414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1329: 006e528c 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1329: 006e53dc 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1330: 002ae720 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1331: 00d8b22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1332: 00dc79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1333: 00d919f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1334: 00c80e48 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1335: 00da1ac0 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1336: 003317ac 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ @@ -1346,277 +1346,277 @@ │ │ │ │ 1342: 00dc66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1343: 00dc8ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1344: 002b2d58 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1345: 00dc755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1346: 00dc6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1347: 004d8340 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1348: 003ac2ac 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1349: 007ef1cc 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1349: 007ef31c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1350: 002ffe44 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1351: 009ccb18 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1352: 00813adc 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1353: 006a07f8 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ - 1354: 0090556c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1351: 009ccc68 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1352: 00813c2c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1353: 006a0948 168 FUNC GLOBAL DEFAULT 12 helper_aes64esm │ │ │ │ + 1354: 009056bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1355: 00c80fcc 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1356: 00dc5ff7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1357: 00dc8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1358: 00797a9c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1359: 0071b164 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1360: 0096cfe4 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1358: 00797bec 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1359: 0071b2b4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1360: 0096d134 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1361: 00dc64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1362: 00d92538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1363: 002ac500 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1364: 0099a8a0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1364: 0099a9f0 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1365: 00dc7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1366: 00792830 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1367: 00817b40 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1366: 00792980 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1367: 00817c90 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1368: 002ae418 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1369: 00dc7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1370: 00413d70 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1371: 00dc8b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1372: 008fd07c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1372: 008fd1cc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1373: 00dc655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1374: 00924554 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1374: 009246a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1375: 00dc6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1376: 006d3cb8 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1377: 00907204 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1376: 006d3e08 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1377: 00907354 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1378: 005ac22c 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1379: 006a0c9c 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ - 1380: 00912f28 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1379: 006a0dec 108 FUNC GLOBAL DEFAULT 12 helper_sm4ks │ │ │ │ + 1380: 00913078 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 0054fc58 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 00d97b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 00d9a50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 00dc778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 00479198 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 00d9c728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 00d988dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0070d598 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0070d6e8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1389: 0063d778 248 FUNC GLOBAL DEFAULT 12 helper_vfirst_m │ │ │ │ 1390: 0038e158 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1391: 00d8d6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1392: 00da22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1393: 00dc7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1394: 0054c07c 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1395: 008f09cc 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1395: 008f0b1c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1396: 00d920f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1397: 00da2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1398: 00d8ba84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1399: 00dc6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1400: 00dc7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1401: 007ecb9c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1402: 0093f940 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1401: 007eccec 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1402: 0093fa90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1403: 00d8e9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1404: 00b83860 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1404: 00b839b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1405: 00d92868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1406: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1407: 00783e28 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1407: 00783f78 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1408: 00572580 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1409: 00dc87f8 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1410: 004d6e0c 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1411: 0093f630 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1412: 007a41e8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1411: 0093f780 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1412: 007a4338 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1413: 00d8c7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1414: 009c19e8 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1415: 009bb760 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1414: 009c1b38 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1415: 009bb8b0 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1416: 00dc7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1417: 005bb66c 168 FUNC GLOBAL DEFAULT 12 riscv_default_firmware_name │ │ │ │ 1418: 00d978e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1419: 00dc7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1420: 00dc8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1421: 008e0724 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1421: 008e0874 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1422: 002b4d5c 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1423: 00752e90 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1423: 00752fe0 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1424: 00dc69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1425: 00d9c5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1426: 003721e4 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1427: 00966044 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1427: 00966194 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1428: 00d95a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1429: 00dc69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1430: 00dc7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1431: 00dc6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1432: 00dc6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1433: 00949e64 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1433: 00949fb4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1434: 00dc7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1435: 00d91af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1436: 00dc819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1437: 0077e98c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1438: 009b0e18 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1437: 0077eadc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1438: 009b0f68 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1439: 00dc84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1440: 007b0290 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1441: 00989f88 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1440: 007b03e0 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1441: 0098a0d8 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1442: 00d8a398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1443: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1444: 00cf0c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_d │ │ │ │ 1445: 00dc7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1446: 007f8b74 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1446: 007f8cc4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1447: 00d8e5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1448: 00ceaba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_d │ │ │ │ 1449: 005b47ac 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1450: 007a92a8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1450: 007a93f8 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1451: 00cf0d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_h │ │ │ │ 1452: 0031e64c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1453: 00dc8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1454: 00dc84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1455: 005b8e60 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_excp_handler │ │ │ │ 1456: 00ceacac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_h │ │ │ │ 1457: 00d8ef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1458: 00dc71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1459: 00d8c5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1460: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1461: 00dc6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1462: 007b8a30 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1462: 007b8b80 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1463: 00d937c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1464: 00d0138c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_d │ │ │ │ 1465: 00dc6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1466: 00819e30 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1467: 009d186c 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1468: 009024c0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1466: 00819f80 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1467: 009d19bc 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1468: 00902610 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1469: 00d9d3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1470: 00d984e4 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1471: 00d00c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_h │ │ │ │ 1472: 00dc64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1473: 00dc6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1474: 009be6cc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1475: 0098aaa4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1474: 009be81c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1475: 0098abf4 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ 1476: 00cf0c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vf_w │ │ │ │ - 1477: 008210b0 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1477: 00821200 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1478: 00382afc 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1479: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1480: 00ceac28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vv_w │ │ │ │ 1481: 00d9b034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1482: 00d8ccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1483: 00d05928 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_l │ │ │ │ - 1484: 0090d7cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1484: 0090d91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1485: 00d8fb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1486: 0052899c 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1487: 00514f10 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1488: 00cfa954 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_b │ │ │ │ 1489: 00d00e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_w │ │ │ │ 1490: 00603668 108 FUNC GLOBAL DEFAULT 12 helper_vle64ff_v │ │ │ │ 1491: 00d95640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1492: 00dc7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1493: 00d8ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1494: 00cfa8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_h │ │ │ │ 1495: 004932f0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1496: 00933568 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1497: 00953e20 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1496: 009336b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1497: 00953f70 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1498: 00d9a45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1499: 00d8bb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1500: 00950ca8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1500: 00950df8 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1501: 00da3b68 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1502: 00dc61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1503: 0062f460 412 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_d │ │ │ │ 1504: 00dc70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1505: 006368c4 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_h │ │ │ │ 1506: 0060c074 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_b │ │ │ │ - 1507: 00743aa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1507: 00743bf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1508: 00581758 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1509: 00dc8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1510: 00d047a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_tlb_flush │ │ │ │ 1511: 0060c194 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_d │ │ │ │ 1512: 0062f148 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_h │ │ │ │ 1513: 00da34b8 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1514: 004fdc98 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1515: 00dc7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1516: 0042dafc 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1517: 002abaa4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1518: 008689ac 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00868afc 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ 1519: 0060c0d4 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_h │ │ │ │ - 1520: 00901f0c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1520: 0090205c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1521: 00d95fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1522: 002ac0b8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1523: 005b2920 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1524: 00c80cac 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1525: 00dc779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1526: 00cfa84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wx_w │ │ │ │ 1527: 00d9d4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1528: 00d9af44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1529: 00dc7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1530: 00d94794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1531: 00937200 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1531: 00937350 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1532: 00da16a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1533: 00820a7c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1533: 00820bcc 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1534: 00516634 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1535: 0098f718 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1535: 0098f868 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1536: 00d99ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1537: 00805fec 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1538: 00740548 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1539: 008f1eec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1537: 0080613c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1538: 00740698 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1539: 008f203c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1540: 00dc856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1541: 00636a3c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_x_f_v_w │ │ │ │ - 1542: 00741a68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1542: 00741bb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1543: 00dc8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1544: 00d9c838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1545: 00517a28 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1546: 0062f2dc 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vf_w │ │ │ │ 1547: 00296cc4 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1548: 008e2c5c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1548: 008e2dac 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1549: 0060c134 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vv_w │ │ │ │ 1550: 00d8a338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1551: 005ad28c 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1552: 00dc75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1553: 00dc7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1554: 0052e05c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1555: 00dc8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1556: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 003ac24c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 008d9860 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 008d99b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 00334388 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1560: 0030fbbc 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1561: 0054aacc 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1562: 00d96bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1563: 00dc85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1564: 00dc6023 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1565: 008e782c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1566: 00964418 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1565: 008e797c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1566: 00964568 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1567: 002b2ed4 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1568: 00dc7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1569: 00dc63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1570: 00d91f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1571: 00603590 108 FUNC GLOBAL DEFAULT 12 helper_vle16ff_v │ │ │ │ 1572: 00dc83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1573: 00543cb4 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1574: 00dc840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1575: 00dc8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1576: 008c702c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1576: 008c717c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1577: 00dc610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1578: 0054f82c 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1579: 00dc7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1580: 00d903b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1581: 00d8ba34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1582: 00dc6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1583: 00c6f69c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1584: 008f6228 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1584: 008f6378 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1585: 00d91e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1586: 007996ac 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1586: 007997fc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ 1587: 00629ce0 476 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_h │ │ │ │ - 1588: 00925eb4 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1588: 00926004 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1589: 00dc7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1590: 00d03594 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_h │ │ │ │ 1591: 00ce40e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re64_v │ │ │ │ - 1592: 007df53c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1593: 008a6c4c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1594: 0078357c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1592: 007df68c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1593: 008a6d9c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1594: 007836cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ 1595: 00d05718 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_l │ │ │ │ - 1596: 00978ff0 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1596: 00979140 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1597: 00d97900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1598: 00d903c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1599: 0061d940 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_b │ │ │ │ 1600: 00cec908 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmandn_mm │ │ │ │ - 1601: 00961d58 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1601: 00961ea8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1602: 00dc7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1603: 0098314c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1603: 0098329c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1604: 00d90874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1605: 005ebf18 1620 FUNC GLOBAL DEFAULT 12 riscv_cpu_register_gdb_regs_for_features │ │ │ │ 1606: 00d8e344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1607: 00296ac0 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1608: 0061da60 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_d │ │ │ │ 1609: 0040fbb0 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1610: 00d03510 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_s │ │ │ │ - 1611: 006cbd8c 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 006cbedc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 0061d9a0 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_h │ │ │ │ 1613: 00d8b61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1614: 00629ebc 524 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vf_w │ │ │ │ 1615: 002ac3b8 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1616: 0029d478 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1617: 00d9be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1618: 00d04380 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_w │ │ │ │ @@ -1627,326 +1627,326 @@ │ │ │ │ 1623: 00da23a0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1624: 00dc80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 00dc8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 00428a4c 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0032a92c 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 0029cd24 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 00dc7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1630: 00984950 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1630: 00984aa0 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1631: 0040aa10 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1632: 0061da00 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vx_w │ │ │ │ 1633: 00dc7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1634: 00dc8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1635: 00d8e6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1636: 003aa858 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1637: 00d9abbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1638: 00d94974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1639: 00d905e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1640: 002a60ac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1641: 00dc6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1642: 00dc82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1643: 007299f8 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1643: 00729b48 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1644: 00515a2c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1645: 00dc7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1646: 00dc6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1647: 00da0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1648: 00dc6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1649: 0075ddc0 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1650: 0090d93c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1649: 0075df10 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1650: 0090da8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1651: 00da0bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1652: 002a6c14 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1653: 00977598 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1654: 009c8e0c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1653: 009776e8 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1654: 009c8f5c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1655: 00d9d8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1656: 00d95ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1657: 00955448 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1657: 00955598 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1658: 003ad9d4 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1659: 00d903a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1660: 008fc610 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1660: 008fc760 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1661: 00dc824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1662: 00dc7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1663: 00dc72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1664: 008221ec 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1664: 0082233c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1665: 00d97bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1666: 007b3748 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1667: 009998f4 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1666: 007b3898 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1667: 00999a44 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1668: 00dc6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1669: 005164ac 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1670: 00dc7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1671: 00dc8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1672: 00d99b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1673: 00dc7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1674: 0073f0b0 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1674: 0073f200 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1675: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1676: 00558644 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1677: 0029448c 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1678: 00d8e304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1679: 0071a7cc 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1679: 0071a91c 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1680: 00d93934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1681: 006273d0 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_d │ │ │ │ 1682: 00dc792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1683: 00d97120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1684: 00dc802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1685: 00d8ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1686: 00dc7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1687: 00627088 436 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_h │ │ │ │ - 1688: 0095506c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1688: 009551bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1689: 00dc7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1690: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1691: 00d9df3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1692: 00d99f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1693: 00757f8c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1693: 007580dc 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1694: 00d9d64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1695: 00dc6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1696: 0050fc6c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1697: 00952808 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1697: 00952958 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1698: 00dc660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1699: 00dc6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1700: 00dc6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ 1701: 00ce06a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm_v │ │ │ │ - 1702: 0093d780 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1702: 0093d8d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1703: 00d98f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1704: 009c0730 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1704: 009c0880 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1705: 00298454 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1706: 00d8ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1707: 00dc7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1708: 0025e52c 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1709: 0096c610 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1709: 0096c760 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1710: 00dc7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1711: 00c6bde0 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1712: 00818148 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1712: 00818298 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1713: 0062723c 404 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vv_w │ │ │ │ 1714: 00d8aba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1715: 009106e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1715: 00910838 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1716: 00dc6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1717: 00dc6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1718: 00d8cc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1719: 00da1510 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1720: 00ce5060 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_32_v │ │ │ │ - 1721: 006ee65c 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1721: 006ee7ac 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1722: 00dc72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1723: 008b06b0 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1724: 0077aa58 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1723: 008b0800 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1724: 0077aba8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1725: 00dc7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1726: 00dc6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1727: 008c9574 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1727: 008c96c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1728: 00dc63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1729: 00dc68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ 1730: 00cf51ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_d │ │ │ │ - 1731: 0092aad4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1731: 0092ac24 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1732: 00522ef8 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1733: 00d90c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1734: 00cf52b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_h │ │ │ │ 1735: 00dc634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1736: 00933898 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1736: 009339e8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1737: 00dc7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1738: 00da05d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1739: 00d92368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1740: 0032d92c 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1741: 009a3480 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1742: 0095380c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1741: 009a35d0 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1742: 0095395c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1743: 00dc6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ 1744: 00ceca94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxor_mm │ │ │ │ - 1745: 00991708 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1746: 008dbc98 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1747: 00926614 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1748: 007e8f14 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1745: 00991858 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1746: 008dbde8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1747: 00926764 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1748: 007e9064 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1749: 00d9ebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1750: 0033277c 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1751: 00dc66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1752: 00dc672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1753: 0041b4e8 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1754: 0029b7f8 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1755: 003ad748 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1756: 00cf5230 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vv_w │ │ │ │ 1757: 00329094 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1758: 007a38cc 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1758: 007a3a1c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1759: 00dc6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1760: 00d947e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1761: 00dc811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1762: 002945a8 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1763: 0093c928 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1764: 00933c60 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1763: 0093ca78 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1764: 00933db0 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1765: 00d8c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1766: 002fb41c 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1767: 00d8a0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1768: 00d91354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1769: 008c9518 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1770: 007b09d4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1769: 008c9668 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1770: 007b0b24 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1771: 00dc8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1772: 009cb064 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1772: 009cb1b4 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1773: 0048f1f0 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1774: 00dc68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1775: 00dc6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1776: 00d96e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1777: 0088fa80 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1777: 0088fbd0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1778: 002ba9a8 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1779: 00bcf1b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1780: 00dc7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1781: 00dc6b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1782: 00d8f9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1783: 009be3e4 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1784: 0085259c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1783: 009be534 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1784: 008526ec 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1785: 00d9880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1786: 0094ef18 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1786: 0094f068 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1787: 00504164 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1788: 00dc819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1789: 00dc7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1790: 00c7c540 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1791: 0080af58 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1791: 0080b0a8 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1792: 005a9730 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1793: 00758dc4 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1794: 009684a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1795: 00906860 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1793: 00758f14 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1794: 009685f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1795: 009069b0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1796: 00da0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1797: 00d91ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1798: 00d94a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1799: 00d9da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1800: 009d6f3c 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1801: 0070e814 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1800: 009d708c 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1801: 0070e964 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1802: 00d8f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1803: 009beb94 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1804: 008cc374 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1803: 009bece4 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1804: 008cc4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1805: 0025e5e0 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1806: 00d98b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1807: 00dc7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1808: 004fdd78 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1809: 009140f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1809: 00914244 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1810: 00290f6c 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1811: 00dc6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1812: 008f63f4 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1813: 007f7538 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1812: 008f6544 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1813: 007f7688 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1814: 003e2114 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1815: 00ce4064 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re32_v │ │ │ │ 1816: 00dc855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1817: 00d91fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1818: 009425ec 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1818: 0094273c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1819: 002aa814 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1820: 00d9dd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1821: 00793d38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1821: 00793e88 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1822: 00d8cf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1823: 00dc72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1824: 0058eb60 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1825: 0033b3cc 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1826: 00d9b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1827: 00304338 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1828: 00d94364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1829: 00918a48 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1829: 00918b98 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1830: 00da2adc 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1831: 004931e0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1832: 00436eec 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1833: 00dc6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1834: 002b31c4 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1835: 006cbdac 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1835: 006cbefc 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1836: 00d95f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1837: 00dc7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1838: 0061bc00 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_b │ │ │ │ 1839: 00d9a23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1840: 003047e8 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1841: 008e8a48 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1841: 008e8b98 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1842: 00d91f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1843: 00d99074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1844: 00dc7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1845: 00c87bf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1846: 0042e6e0 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1847: 0061bc60 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_h │ │ │ │ 1848: 002907fc 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1849: 00dc7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1850: 00d89f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1851: 00969ec8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1851: 0096a018 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1852: 00d9c878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1853: 00d8f6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1854: 0037b5b0 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1855: 008fe3c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1856: 00751038 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1855: 008fe510 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1856: 00751188 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1857: 0058f564 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1858: 00d8a880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1859: 0073a7a0 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1859: 0073a8f0 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1860: 00d8d088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1861: 0061bcc0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vx_w │ │ │ │ 1862: 0048eb14 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1863: 008225bc 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1863: 0082270c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1864: 00d8ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1865: 00dc800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1866: 002abaac 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1867: 00d98abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1868: 0094ce98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1869: 00945cd8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1870: 007f7f00 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1871: 007f26c0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1868: 0094cfe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1869: 00945e28 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1870: 007f8050 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1871: 007f2810 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1872: 00dc80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1873: 002c3e8c 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1874: 00d9bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1875: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1876: 00ce3404 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsof_m │ │ │ │ 1877: 00d91344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1878: 009d1ae0 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1878: 009d1c30 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1879: 00dc6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1880: 0025e5f8 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1881: 00dc802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1882: 008bb864 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1882: 008bb9b4 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1883: 00dc84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1884: 00521b88 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1885: 00d93fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1886: 00dc8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1887: 00d95190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1888: 00c78814 60 OBJECT GLOBAL DEFAULT 21 riscv_cpu_named_features │ │ │ │ - 1889: 00b83788 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1890: 008181b8 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1889: 00b838d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1890: 00818308 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1891: 00d90924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1892: 00dc8622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1893: 00d9f9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1894: 00cfe734 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_b │ │ │ │ - 1895: 009832f0 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1895: 00983440 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1896: 006050b4 808 FUNC GLOBAL DEFAULT 12 helper_vl4re16_v │ │ │ │ 1897: 00d97d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1898: 005c4b30 48 FUNC GLOBAL DEFAULT 12 imsic_num_bits │ │ │ │ 1899: 00dc6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1900: 00d9fdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1901: 002ab3a0 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1902: 00604b38 804 FUNC GLOBAL DEFAULT 12 helper_vl2re64_v │ │ │ │ 1903: 00cfe5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_d │ │ │ │ - 1904: 0078c020 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1905: 00728eb4 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1904: 0078c170 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1905: 00729004 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1906: 00dc7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1907: 00dc6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1908: 002aa8c0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1909: 002946b4 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1910: 00cfe6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_h │ │ │ │ 1911: 00dc63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1912: 00dc6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1913: 00933780 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1914: 00999e48 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1913: 009338d0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1914: 00999f98 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1915: 00dc6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1916: 00da0c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1917: 008d975c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1917: 008d98ac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1918: 00d8bbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1919: 007e4120 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1919: 007e4270 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1920: 00dc7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1921: 00dc75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1922: 008cb2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1923: 008e4bc8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1922: 008cb43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1923: 008e4d18 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1924: 00d8f940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1925: 0077df40 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1926: 00924d54 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1925: 0077e090 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1926: 00924ea4 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1927: 00dc81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1928: 00d97f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1929: 00cfe62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vx_w │ │ │ │ 1930: 00dc6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1931: 008d109c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1931: 008d11ec 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1932: 00d98e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1933: 00dc69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1934: 009d5a48 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1934: 009d5b98 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1935: 00d96b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1936: 00dc6045 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1937: 00dc7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1938: 00dc7f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1939: 00c81a20 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1940: 00d908e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1941: 009be0b8 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1941: 009be208 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1942: 00dc770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 1943: 005af84c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1944: 00dc82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1945: 0059ba00 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1946: 0055d908 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1947: 00d8f6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1948: 00dc76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1957,737 +1957,737 @@ │ │ │ │ 1953: 00d9b5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1954: 00dc84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1955: 00dc7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1956: 00dc8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1957: 00dc6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1958: 00d9b3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1959: 00d9b7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1960: 0079549c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1961: 008c6264 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1960: 007955ec 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1961: 008c63b4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1962: 00637938 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_b │ │ │ │ 1963: 00d90fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1964: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1965: 00da1b48 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1966: 00746e5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1966: 00746fac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1967: 00d9d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1968: 00dc6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1969: 00dc8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1970: 007484ec 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1971: 007e85e8 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1970: 0074863c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1971: 007e8738 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1972: 00637ad0 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_h │ │ │ │ 1973: 00dc601e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1974: 00dc6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1975: 00dc6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1976: 00d95ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1977: 00dc778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1978: 0075505c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1979: 00795910 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1978: 007551ac 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1979: 00795a60 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1980: 00dc60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1981: 00d96d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1982: 007423cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1982: 0074251c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1983: 00452678 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1984: 0075b2f4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1985: 008e6464 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1984: 0075b444 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1985: 008e65b4 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1986: 00da0c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1987: 00dc69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1988: 009d41b0 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1988: 009d4300 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1989: 00dc7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1990: 00d8c0e8 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1991: 0093abd0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1992: 009661b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1991: 0093ad20 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1992: 00966304 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1993: 00637c54 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_xu_f_w_w │ │ │ │ 1994: 005ed9d4 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_wu │ │ │ │ 1995: 00dc7872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1996: 003935fc 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1997: 00290968 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1998: 00dc826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1999: 006081b4 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_b │ │ │ │ - 2000: 00868d60 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2001: 00795fe4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2000: 00868eb0 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2001: 00796134 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2002: 006110a4 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_b │ │ │ │ 2003: 00d9b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2004: 00611764 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_d │ │ │ │ 2005: 00dc602c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2006: 00608214 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_h │ │ │ │ 2007: 00dc7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2008: 00da2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 2009: 006112e4 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_h │ │ │ │ - 2010: 00820ca0 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2011: 006b8fb0 888 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ - 2012: 009b4d74 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2010: 00820df0 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2011: 006b9100 888 FUNC GLOBAL DEFAULT 12 riscv_aplic_create │ │ │ │ + 2012: 009b4ec4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2013: 00d9896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2014: 00dc79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2015: 00da0a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2016: 00c81af4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2017: 00d9ac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2018: 004d7800 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2019: 00d99cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 2020: 00608274 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vx_w │ │ │ │ - 2021: 0085d588 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2022: 008707b0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2021: 0085d6d8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2022: 00870900 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2023: 00dc7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2024: 0073409c 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2024: 007341ec 2568 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2025: 005b47c0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ 2026: 00611524 576 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vv_w │ │ │ │ - 2027: 008d97cc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2028: 00814d38 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2027: 008d991c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2028: 00814e88 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2029: 005a8588 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2030: 009aa250 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2031: 008cdddc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2030: 009aa3a0 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2031: 008cdf2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2032: 005e9e50 28 FUNC GLOBAL DEFAULT 12 helper_fmaxm_d │ │ │ │ - 2033: 009aa0b8 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2033: 009aa208 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2034: 00d91034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2035: 005ea7a4 184 FUNC GLOBAL DEFAULT 12 helper_fmaxm_h │ │ │ │ 2036: 00dc82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2037: 0038e348 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2038: 0081391c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2038: 00813a6c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2039: 00dc84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2040: 00dc696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2041: 00dc6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2042: 002aa970 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2043: 00746c54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2044: 0070b964 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2043: 00746da4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2044: 0070bab4 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2045: 005695a0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2046: 0075c358 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2046: 0075c4a8 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2047: 00ce8f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_b │ │ │ │ 2048: 00dc78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2049: 00796860 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2049: 007969b0 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2050: 00304d7c 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2051: 00dc7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2052: 00d8aa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2053: 0042aba0 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2054: 00d9e62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2055: 00d8ae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2056: 00dc7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2057: 00ce8dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_d │ │ │ │ 2058: 002b35c8 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2059: 003a9b88 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2060: 00d93dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2061: 00dc8620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2062: 00d8f040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2063: 0073fd3c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2064: 0071ac18 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2063: 0073fe8c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2064: 0071ad68 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2065: 0038504c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2066: 005e9684 120 FUNC GLOBAL DEFAULT 12 helper_fmaxm_s │ │ │ │ - 2067: 0075acdc 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2067: 0075ae2c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2068: 00d9f9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2069: 00ce8ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_h │ │ │ │ 2070: 00dc7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2071: 00dc7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2072: 00d8fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2073: 005fa4b4 1988 FUNC GLOBAL DEFAULT 12 helper_vle32_v │ │ │ │ 2074: 002b4d10 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2075: 007821c4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2076: 009612b4 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2077: 00816d10 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 2078: 009c4b64 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2079: 00815fbc 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2075: 00782314 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2076: 00961404 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2077: 00816e60 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2078: 009c4cb4 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2079: 0081610c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2080: 00d9b044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2081: 0095eee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2082: 0099a240 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2081: 0095f038 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2082: 0099a390 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2083: 00d9de7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2084: 00dc8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2085: 00928a38 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2085: 00928b88 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2086: 00d8d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2087: 00ce8e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vv_w │ │ │ │ 2088: 00428cd4 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2089: 009b2264 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2090: 00827440 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2089: 009b23b4 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2090: 00827590 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2091: 00dc81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2092: 0095aa20 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2092: 0095ab70 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2093: 002b2780 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2094: 00ce4dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse64_v │ │ │ │ 2095: 00dc83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2096: 00d9e03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2097: 007afecc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2097: 007b001c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2098: 002d00a4 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2099: 00da2a88 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2100: 00d8cb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2101: 00d8df24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2102: 00dc7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2103: 00dc692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2104: 00dc6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2105: 008244c0 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2105: 00824610 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2106: 00d944b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2107: 00dc8b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2108: 00dc688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2109: 009b69f8 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2109: 009b6b48 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2110: 00d84420 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2111: 00d90f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2112: 00d96a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2113: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2114: 002b2fbc 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2115: 00912b58 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2116: 009b8d08 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2117: 00777030 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2118: 007f6a14 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2115: 00912ca8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2116: 009b8e58 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2117: 00777180 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2118: 007f6b64 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2119: 002a4be0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2120: 00747a58 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2120: 00747ba8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2121: 00dc84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2122: 00c87c98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2123: 00dc7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2124: 00d9999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2125: 0033fb80 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2126: 00dc7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2127: 00d98a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2128: 00dc6028 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2129: 0042309c 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2130: 002ff6d0 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2131: 0090c634 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2132: 008de2b0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2131: 0090c784 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2132: 008de400 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2133: 00dc7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2134: 00d944d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2135: 00cfe944 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_b │ │ │ │ - 2136: 008fe960 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2136: 008feab0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2137: 002f703c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2138: 00cfe7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_d │ │ │ │ 2139: 00d98afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2140: 00dc68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2141: 00dc70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2142: 00544674 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2143: 00cfe8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_h │ │ │ │ 2144: 002fd520 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2145: 00dc6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2146: 00550088 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2147: 00c81344 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2148: 00dc6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2149: 00926284 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2149: 009263d4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2150: 00d9a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2151: 00da49ec 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2152: 002f76d4 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2153: 00dc6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2154: 00dc629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2155: 0033229c 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2156: 00d8b4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2157: 00dc8bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2158: 00dc831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2159: 008d9b68 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2159: 008d9cb8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2160: 00dc6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2161: 00c80c74 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2162: 00ce0518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v_mask │ │ │ │ 2163: 00dc8b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2164: 00756f94 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2164: 007570e4 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2165: 00639e3c 264 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_b │ │ │ │ 2166: 00dc614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2167: 00dc856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2168: 008cb290 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2168: 008cb3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2169: 00dc6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2170: 0099695c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2170: 00996aac 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ 2171: 0063a14c 324 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_d │ │ │ │ - 2172: 00b0aa68 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2172: 00b0abb8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2173: 00cfe83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vx_w │ │ │ │ 2174: 00dc8b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2175: 00639f44 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_h │ │ │ │ 2176: 00cf6d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_b │ │ │ │ 2177: 00cf6bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_d │ │ │ │ 2178: 00dc77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2179: 00dc6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2180: 00d9fd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2181: 00d048a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mnret │ │ │ │ - 2182: 008c3974 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2183: 0096ea14 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2184: 00990278 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2182: 008c3ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2183: 0096eb64 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2184: 009903c8 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2185: 00cf6d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_h │ │ │ │ 2186: 00d946a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2187: 007e8600 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2188: 009bd898 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2187: 007e8750 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2188: 009bd9e8 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2189: 0029d4a8 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2190: 00d9dedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2191: 00d8fc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2192: 0055e634 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2193: 005dca98 48 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_geilen │ │ │ │ 2194: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2195: 00d9a8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2196: 00d9c07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2197: 00dc62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2198: 0099a570 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2198: 0099a6c0 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2199: 0063a048 260 FUNC GLOBAL DEFAULT 12 helper_vredmin_vs_w │ │ │ │ 2200: 00dc7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2201: 006190e0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_b │ │ │ │ 2202: 00d91074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2203: 00d95250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2204: 00dc7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2205: 005b4630 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ 2206: 00619200 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_d │ │ │ │ - 2207: 00748b98 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2208: 00816258 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2207: 00748ce8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2208: 008163a8 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2209: 00d93134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2210: 00286fe0 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2211: 00dc6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2212: 00cf6c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vv_w │ │ │ │ 2213: 00dc6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2214: 00d8cf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2215: 00d9df7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2216: 0097e654 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2216: 0097e7a4 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2217: 00619140 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_h │ │ │ │ 2218: 00d96740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2219: 00821520 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2219: 00821670 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2220: 00dc796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2221: 002a4c84 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2222: 00304cfc 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2223: 007dc8d0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2223: 007dca20 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2224: 002fa564 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2225: 00817c5c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2225: 00817dac 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2226: 0054104c 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2227: 00d9d95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2228: 00dc84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2229: 0099c684 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2229: 0099c7d4 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2230: 00521c58 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2231: 002e69ac 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2232: 002fde68 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2233: 00d9f0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2234: 00dc650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2235: 005b08e4 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2236: 00586400 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2237: 006191a0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vv_w │ │ │ │ - 2238: 00744aa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2238: 00744bf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2239: 00d9bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2240: 00d97100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2241: 009d5a50 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2242: 0074455c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2241: 009d5ba0 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2242: 007446ac 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2243: 00da1900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2244: 002973c8 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2245: 00937f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2245: 00938064 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2246: 002adeac 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2247: 00dc73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2248: 00dc63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2249: 0096f0e8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2249: 0096f238 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2250: 00dc7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2251: 00d99edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2252: 0099e3f8 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2253: 00929120 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2254: 0091a2a0 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2252: 0099e548 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2253: 00929270 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2254: 0091a3f0 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2255: 00d959c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2256: 00dc623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2257: 00cf73b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_b │ │ │ │ 2258: 00dc645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2259: 00d9dc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2260: 009833b8 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2260: 00983508 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2261: 00cf7228 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_d │ │ │ │ 2262: 00d97a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2263: 007e73ec 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2264: 00817264 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2265: 007e6a08 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2263: 007e753c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2264: 008173b4 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2265: 007e6b58 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2266: 00dc6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2267: 00d9d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2268: 00932cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2268: 00932dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2269: 00cf7330 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_h │ │ │ │ 2270: 00d8d6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2271: 00cfd294 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_b │ │ │ │ - 2272: 00721be0 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2272: 00721d30 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2273: 00d92178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2274: 00cfd108 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_d │ │ │ │ 2275: 00dc8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2276: 00cfce74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_h │ │ │ │ 2277: 00d9eee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2278: 00dc6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2279: 00cfd210 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_h │ │ │ │ 2280: 005ad3e4 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2281: 00dc6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2282: 00438d30 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2283: 00dc7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2284: 008159b4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2284: 00815b04 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2285: 004bd280 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2286: 0096a1d4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2286: 0096a324 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2287: 00dc81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2288: 00906b24 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2288: 00906c74 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2289: 00d98034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2290: 00990b1c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2291: 00950008 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2290: 00990c6c 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2291: 00950158 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ 2292: 00cec35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_b │ │ │ │ 2293: 00cf72ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vv_w │ │ │ │ - 2294: 008cc0f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2295: 009cc6c0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2294: 008cc240 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2295: 009cc810 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2296: 00cec1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_d │ │ │ │ 2297: 00d94964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2298: 00cfcdf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vf_w │ │ │ │ - 2299: 0094916c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2299: 009492bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2300: 00389c18 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2301: 00dc8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2302: 0033a730 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2303: 00dc6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2304: 00cec2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_h │ │ │ │ - 2305: 00797e68 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2305: 00797fb8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2306: 00dc8308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2307: 00cfd18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vx_w │ │ │ │ - 2308: 0091b6d8 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2308: 0091b828 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2309: 00dc5dc0 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2310: 00dc820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2311: 007424d8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2311: 00742628 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2312: 00da1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2313: 006eb8c8 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2313: 006eba18 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2314: 002991e4 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2315: 00dc7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2316: 00dc7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2317: 00d92848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2318: 0052d7b0 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2319: 00dc759c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2320: 00cec254 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vv_w │ │ │ │ - 2321: 0077f48c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2321: 0077f5dc 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2322: 00dc6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2323: 00d936c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2324: 006eb8d0 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2325: 007b01fc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2324: 006eba20 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2325: 007b034c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2326: 00da2bd8 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2327: 00d01f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf2_vi │ │ │ │ 2328: 00d909c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2329: 00d8ddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2330: 00cb9fe4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2331: 00dc7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2332: 00961e4c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2333: 0078ad5c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2334: 00939314 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2332: 00961f9c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2333: 0078aeac 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2334: 00939464 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ 2335: 00619260 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_b │ │ │ │ - 2336: 00b98b7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2337: 00740cd0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2336: 00b98ccc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2337: 00740e20 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2338: 002fed14 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2339: 00619380 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_d │ │ │ │ 2340: 00da0ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2341: 002abddc 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2342: 00dc71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2343: 00514634 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2344: 004d6764 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2345: 00dc7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2346: 00dc7718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2347: 00dc6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2348: 008077e8 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2349: 006eb8cc 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2348: 00807938 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2349: 006eba1c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2350: 006192c0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_h │ │ │ │ 2351: 00dc6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2352: 00dc7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2353: 0075d3bc 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2353: 0075d50c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2354: 00dc6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2355: 009be848 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2356: 008fd4e8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2355: 009be998 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2356: 008fd638 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2357: 00d94f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2358: 00d9d39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2359: 0094ee04 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2359: 0094ef54 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2360: 00d943d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2361: 00dc7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2362: 00429248 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2363: 00d8dda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2364: 00510fac 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2365: 00d8ddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2366: 00425308 532 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2367: 00d9fb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2368: 0062c5c8 780 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_d │ │ │ │ 2369: 00dc6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2370: 007b829c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2370: 007b83ec 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2371: 00619320 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vv_w │ │ │ │ 2372: 0062c050 704 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_h │ │ │ │ 2373: 00da1500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2374: 00dc78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2375: 002a4d28 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2376: 00d9d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2377: 00268250 204 FUNC GLOBAL DEFAULT 12 decode_xtheadmemidx │ │ │ │ - 2378: 0082b254 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2378: 0082b3a4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ 2379: 00dc73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_DSTATE │ │ │ │ - 2380: 00999584 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2380: 009996d4 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2381: 00d99a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2382: 00dc6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2383: 00dc7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2384: 00dc73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2385: 0092913c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2385: 0092928c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2386: 00dc645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2387: 009984dc 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2388: 009186ac 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2389: 009281e4 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2387: 0099862c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2388: 009187fc 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2389: 00928334 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2390: 00dc8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2391: 0062c310 696 FUNC GLOBAL DEFAULT 12 helper_vfrsqrt7_v_w │ │ │ │ 2392: 00d9d7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2393: 00d9d88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2394: 00dc636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2395: 00da02b0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2396: 00dc6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2397: 00dc72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2398: 00dc8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2399: 00da162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2400: 00dc7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2401: 00952750 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2402: 00942e60 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2403: 008d5448 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2404: 0098dadc 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2405: 009051d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2401: 009528a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2402: 00942fb0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2403: 008d5598 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2404: 0098dc2c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2405: 00905324 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2406: 00dc742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2407: 00469ce0 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2408: 00dc71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2409: 00dc845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2410: 00300d8c 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2411: 00776eb0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2411: 00777000 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2412: 004ee0f8 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2413: 0055e758 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2414: 00763dec 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2415: 00812ddc 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2414: 00763f3c 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2415: 00812f2c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2416: 00bce890 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2417: 00d92828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2418: 00d9ee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2419: 0098c448 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2419: 0098c598 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2420: 00dc8af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2421: 0049448c 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2422: 00d90564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2423: 003380c8 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2424: 00dc6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2425: 00dc64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2426: 00dc7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2427: 00808404 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2427: 00808554 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2428: 00d8ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2429: 00dc84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2430: 00d8dfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 2431: 0072f7a4 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2432: 008c4264 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2431: 0072f8f4 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2432: 008c43b4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2433: 002a74f4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2434: 009715b4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2434: 00971704 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2435: 00624b1c 476 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_d │ │ │ │ 2436: 00ce6a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_b │ │ │ │ 2437: 00dc8b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2438: 00dc8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2439: 00517acc 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2440: 00ce689c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_d │ │ │ │ 2441: 006247d8 436 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_h │ │ │ │ 2442: 00dc683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2443: 0080b8f8 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2443: 0080ba48 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2444: 0041e7a4 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2445: 00dc8b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2446: 00794178 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2446: 007942c8 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2447: 00d9995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2448: 00ce69a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_h │ │ │ │ 2449: 0054f214 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2450: 00dc8614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2451: 00da21e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2452: 00dc7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2453: 00dc7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2454: 00d9a04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2455: 007459c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2455: 00745b10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2456: 00dc7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2457: 00762bb0 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2458: 0074e6ec 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2459: 00813e94 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2457: 00762d00 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2458: 0074e83c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2459: 00813fe4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2460: 00dc68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2461: 00da0fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2462: 005681f8 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2463: 005725ec 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ 2464: 0062498c 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vv_w │ │ │ │ - 2465: 009cbaa0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2466: 00784738 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2467: 0072c6a0 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2465: 009cbbf0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2466: 00784888 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2467: 0072c7f0 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2468: 00dc735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2469: 00ce6920 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vv_w │ │ │ │ 2470: 00d95010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2471: 00d8ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2472: 00917c54 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2472: 00917da4 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2473: 0051a008 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2474: 0038cca4 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2475: 00da1270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2476: 00dc78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2477: 00d97e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2478: 0070dba8 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2478: 0070dcf8 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2479: 004eca08 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2480: 005ecab8 184 FUNC GLOBAL DEFAULT 12 helper_csrrw │ │ │ │ 2481: 00d97010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2482: 00d9d2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2483: 0099f16c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2483: 0099f2bc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2484: 00d926d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2485: 00d954c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2486: 00dc725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2487: 00dc7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2488: 00dc6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2489: 008aca30 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2490: 008fcb58 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2491: 007bc788 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2489: 008acb80 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2490: 008fcca8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2491: 007bc8d8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2492: 00d8fcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2493: 003058ec 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2494: 00dc72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2495: 00d8ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2496: 0091a2bc 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2496: 0091a40c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2497: 00d9f47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2498: 00748ea4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2499: 00930ce0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2498: 00748ff4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2499: 00930e30 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2500: 00dc7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2501: 007dca90 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2501: 007dcbe0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2502: 00332784 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2503: 00dc6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2504: 008e1300 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2505: 0079a444 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2504: 008e1450 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2505: 0079a594 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2506: 00463038 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2507: 002a1cc0 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2508: 0060c674 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_b │ │ │ │ 2509: 00cfcf7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_h │ │ │ │ 2510: 005bc43c 200 FUNC GLOBAL DEFAULT 12 riscv_setup_direct_kernel │ │ │ │ 2511: 003e9ec8 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2512: 0060cb04 432 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_d │ │ │ │ 2513: 00dc60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2514: 00dc60b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2515: 0073a4bc 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2515: 0073a60c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2516: 00cb9f34 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2517: 009abe34 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2517: 009abf84 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2518: 0060c800 396 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_h │ │ │ │ 2519: 00dc8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2520: 00cb9f54 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2521: 00761d00 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2522: 0096ba24 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2521: 00761e50 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2522: 0096bb74 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2523: 00cb9f94 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2524: 00558678 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2525: 00d9a47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2526: 009b8f14 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2526: 009b9064 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2527: 00d968f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2528: 00514598 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2529: 00d94fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2530: 008da09c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2530: 008da1ec 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2531: 00d9ddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2532: 002acfe0 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2533: 009c720c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2534: 007456fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2533: 009c735c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2534: 0074584c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2535: 0052347c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2536: 00d939e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2537: 0094f19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2537: 0094f2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2538: 00cfcef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vf_w │ │ │ │ 2539: 00dc6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2540: 00d00414 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_clean_flush │ │ │ │ 2541: 00d9c7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2542: 00dc7e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2543: 0038d910 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2544: 007f877c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2545: 009b9344 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2544: 007f88cc 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2545: 009b9494 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2546: 0060c98c 376 FUNC GLOBAL DEFAULT 12 helper_vsll_vv_w │ │ │ │ 2547: 00d93f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2548: 0084f144 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2548: 0084f294 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2549: 00391c4c 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2550: 0078009c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2551: 0071abb4 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2552: 006ec44c 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2553: 008def48 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2550: 007801ec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2551: 0071ad04 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2552: 006ec59c 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2553: 008df098 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2554: 0037abf0 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2555: 0091a408 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2555: 0091a558 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2556: 00dc6041 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2557: 00b82740 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2557: 00b82890 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2558: 00dc6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2559: 00d93164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2560: 00dc8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2561: 008d37d4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2562: 0075a8c8 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2561: 008d3924 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2562: 0075aa18 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2563: 00d9a01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2564: 0073e848 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2564: 0073e998 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2565: 00dc76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2566: 00dc7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2567: 007090a8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2567: 007091f8 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2568: 00d9ab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2569: 00dc6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2570: 00d8cbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2571: 00ceaa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_d │ │ │ │ 2572: 00615b58 624 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_b │ │ │ │ 2573: 00dc81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2574: 00d9f1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2575: 0093f350 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2575: 0093f4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2576: 00521314 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2577: 006162a8 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_d │ │ │ │ 2578: 00da12a0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2579: 00ceab20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_h │ │ │ │ 2580: 004941e8 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2581: 005684d4 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2582: 00dc69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2583: 0096d41c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2584: 0095caa4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2583: 0096d56c 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2584: 0095cbf4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2585: 002a2d08 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2586: 004ff828 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ 2587: 00615dc8 628 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_h │ │ │ │ - 2588: 0099b3c0 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2588: 0099b510 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2589: 00d8c610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2590: 00d95940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2591: 0095d740 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2591: 0095d890 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2592: 00d97b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2593: 00dc80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2594: 00d95530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2595: 00ce5ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_32_v │ │ │ │ 2596: 00d8d0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2597: 00dc7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2598: 00d9ec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2599: 00dc6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2600: 00d9eef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2601: 00794240 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2601: 00794390 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2602: 00dc76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2603: 00dc6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2604: 00946278 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2605: 006cbb6c 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2604: 009463c8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2605: 006cbcbc 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2606: 00dc7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2607: 005135b0 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2608: 00964c28 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2609: 0094da1c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2608: 00964d78 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2609: 0094db6c 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2610: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2611: 00ceaa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmflt_vv_w │ │ │ │ 2612: 00dc661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2613: 00608874 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_b │ │ │ │ - 2614: 0096cab4 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2614: 0096cc04 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2615: 00dc6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2616: 0061603c 620 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vx_w │ │ │ │ - 2617: 008e4eac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2617: 008e4ffc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2618: 00dc7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2619: 0080b454 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2620: 006b8e40 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ - 2621: 007c6078 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2619: 0080b5a4 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2620: 006b8f90 8 FUNC GLOBAL DEFAULT 12 riscv_is_kvm_aia_aplic_imsic │ │ │ │ + 2621: 007c61c8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2622: 006088d4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_h │ │ │ │ 2623: 00dc7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2624: 00dc80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2625: 00807f6c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2626: 0074ebe4 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2625: 008080bc 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2626: 0074ed34 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2627: 00c80c34 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2628: 002b7bc8 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2629: 00da2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2630: 00789e5c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2631: 007e91d4 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2630: 00789fac 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2631: 007e9324 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2632: 002d05a0 4360 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2633: 00c81474 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2634: 0093e82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2635: 007afbd8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2634: 0093e97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2635: 007afd28 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2636: 00d97570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2637: 00d9ed90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2638: 00827458 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2638: 008275a8 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2639: 0042adf0 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2640: 00dc824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2641: 00c87b80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2642: 00608934 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wx_w │ │ │ │ 2643: 005ea254 24 FUNC GLOBAL DEFAULT 12 helper_froundnx_d │ │ │ │ 2644: 00d97960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2645: 00d8df14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2646: 0096313c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2647: 0099bc2c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2646: 0096328c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2647: 0099bd7c 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2648: 00d8f890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2649: 00dc6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2650: 00da3924 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2651: 00c81820 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2652: 0042a410 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2653: 00d9af74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2654: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2655: 00dc7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2656: 005eacfc 136 FUNC GLOBAL DEFAULT 12 helper_froundnx_h │ │ │ │ 2657: 00dc81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2658: 00955138 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2658: 00955288 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ 2659: 00ce32fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_b │ │ │ │ - 2660: 00808d5c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2660: 00808eac 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2661: 00dc7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2662: 0025b488 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2663: 00ce3170 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_d │ │ │ │ 2664: 00dc6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2665: 0092a1bc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2665: 0092a30c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2666: 00d00bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sret │ │ │ │ 2667: 00d9e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2668: 00ce3278 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_h │ │ │ │ 2669: 00d8e6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2670: 00dc6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2671: 00dc7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2672: 005e9cc8 108 FUNC GLOBAL DEFAULT 12 helper_froundnx_s │ │ │ │ 2673: 00d93ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2674: 00c87d60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2675: 00523464 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2676: 00c81c3c 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2677: 00ce3c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re8_v │ │ │ │ 2678: 00ce0494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v_mask │ │ │ │ 2679: 00d8a228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2680: 0073fca4 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2680: 0073fdf4 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2681: 00dc85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2682: 0081691c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2682: 00816a6c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2683: 00dc7d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2684: 00dc7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2685: 002b1f14 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2686: 002fff50 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2687: 00dc6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2688: 00298930 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2689: 00d02388 132 OBJECT GLOBAL DEFAULT 24 helper_info_zip │ │ │ │ @@ -2695,203 +2695,203 @@ │ │ │ │ 2691: 00ce31f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_v_w │ │ │ │ 2692: 002fe034 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2693: 00da1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2694: 0062fd9c 400 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_d │ │ │ │ 2695: 00da0a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2696: 00dc71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2697: 0029d520 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2698: 00b83758 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2699: 0074438c 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2698: 00b838a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2699: 007444dc 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2700: 00d9c578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ 2701: 0062fab0 384 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_h │ │ │ │ - 2702: 006da3a4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2703: 0093edec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2702: 006da4f4 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2703: 0093ef3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2704: 00dc71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2705: 00785198 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2705: 007852e8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2706: 00d97850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2707: 00d8a940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2708: 00dc75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2709: 00dc78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2710: 00dc816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2711: 004ee2ac 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2712: 00797370 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2712: 007974c0 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2713: 00d90c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2714: 0086b71c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2714: 0086b86c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2715: 00d8eef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2716: 00d9fcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2717: 00dc6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2718: 00dc7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2719: 00dc7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2720: 0062fc30 364 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vf_w │ │ │ │ 2721: 004746cc 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2722: 00dc64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2723: 00d93274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2724: 008ff068 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2724: 008ff1b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2725: 0037c124 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2726: 00dc628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2727: 0033e7b8 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2728: 00dc7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2729: 0074336c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2730: 0085f254 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2731: 0097e504 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2729: 007434bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2730: 0085f3a4 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2731: 0097e654 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2732: 00ce059c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v_mask │ │ │ │ 2733: 00dc859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2734: 00d04fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rems_i128 │ │ │ │ 2735: 00603c54 800 FUNC GLOBAL DEFAULT 12 helper_vl1re32_v │ │ │ │ 2736: 00dc7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2737: 00d8dbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2738: 009cbb3c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2739: 008a9638 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2738: 009cbc8c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2739: 008a9788 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2740: 00d9f5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2741: 00dc6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2742: 00723078 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2742: 007231c8 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2743: 00dc64fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2744: 00dc7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2745: 00305af8 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2746: 00b98b38 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2746: 00b98c88 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2747: 00dc6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2748: 00d8de94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2749: 0061cec0 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_b │ │ │ │ - 2750: 0070c498 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2750: 0070c5e8 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2751: 004d7080 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2752: 009219b8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2752: 00921b08 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2753: 0061cfe0 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_d │ │ │ │ 2754: 0029d428 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2755: 0075928c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2755: 007593dc 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2756: 00d9d7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2757: 00d91e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2758: 008d50a0 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2758: 008d51f0 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2759: 00dc7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2760: 004ffe1c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2761: 00428fac 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2762: 00da2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ 2763: 0061cf20 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_h │ │ │ │ - 2764: 00999fd8 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2765: 00968ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2764: 0099a128 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2765: 00968c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2766: 00d8be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2767: 008a7fd4 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2768: 00838ed8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2767: 008a8124 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2768: 00839028 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2769: 00492c8c 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2770: 00d8bba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2771: 00d95300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2772: 008fa640 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2772: 008fa790 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2773: 00c80c8c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2774: 00d9d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2775: 009c807c 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2776: 0075fad4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2775: 009c81cc 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2776: 0075fc24 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2777: 00dc7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2778: 00dc7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2779: 0073e438 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2779: 0073e588 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2780: 00d9a11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2781: 00d93b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2782: 0061cf80 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vv_w │ │ │ │ 2783: 00d93cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2784: 006c7b1c 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2784: 006c7c6c 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2785: 0050f418 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2786: 0071de88 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2787: 007f5780 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2786: 0071dfd8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2787: 007f58d0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2788: 003de5d4 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2789: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2790: 00950a44 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2790: 00950b94 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2791: 00c8107c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2792: 00d95840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2793: 00dc7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2794: 008ab734 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2795: 00761ddc 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2794: 008ab884 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2795: 00761f2c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2796: 00ce08b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_d │ │ │ │ 2797: 00c81a80 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2798: 0061efc0 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_b │ │ │ │ 2799: 00d90d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2800: 00dc65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2801: 00dc6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2802: 00d9d52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ 2803: 00d02490 132 OBJECT GLOBAL DEFAULT 24 helper_info_brev8 │ │ │ │ - 2804: 00933f38 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2804: 00934088 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2805: 00dc70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2806: 00ce09bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_h │ │ │ │ 2807: 00da0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2808: 005e9d6c 28 FUNC GLOBAL DEFAULT 12 helper_fmul_d │ │ │ │ 2809: 00db58a4 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2810: 005e9e08 72 FUNC GLOBAL DEFAULT 12 helper_fmax_d │ │ │ │ 2811: 0036e760 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2812: 00d98b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2813: 00939934 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2813: 00939a84 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2814: 0061f020 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_h │ │ │ │ 2815: 005ea3dc 184 FUNC GLOBAL DEFAULT 12 helper_fmul_h │ │ │ │ 2816: 00d9ed00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2817: 005ea6d4 208 FUNC GLOBAL DEFAULT 12 helper_fmax_h │ │ │ │ 2818: 00dc7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2819: 00dc7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2820: 00d9d21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2821: 00970310 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2822: 009437b0 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2821: 00970460 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2822: 00943900 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2823: 00dc7878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2824: 00612bd4 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_b │ │ │ │ 2825: 00d976f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2826: 00ce0938 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_x_f_v_w │ │ │ │ 2827: 005e93fc 120 FUNC GLOBAL DEFAULT 12 helper_fmul_s │ │ │ │ 2828: 005e95f4 144 FUNC GLOBAL DEFAULT 12 helper_fmax_s │ │ │ │ - 2829: 009cb0a8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2829: 009cb1f8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ 2830: 00613294 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_d │ │ │ │ - 2831: 0090378c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2831: 009038dc 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2832: 00528ab4 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ 2833: 0061f080 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wv_w │ │ │ │ - 2834: 00821538 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2835: 00821bd8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2836: 0095a7f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2834: 00821688 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2835: 00821d28 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2836: 0095a948 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2837: 00dc7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2838: 0049f1d4 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2839: 00dc8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2840: 00d9b3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ 2841: 00612e14 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_h │ │ │ │ - 2842: 0095ab90 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2842: 0095ace0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2843: 004908b8 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2844: 004ef9c4 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2845: 00d8bd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2846: 00d91024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2847: 00d8e6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2848: 00dc6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2849: 0099b930 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2849: 0099ba80 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2850: 00d9c798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2851: 009d447c 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2852: 0095e980 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2853: 009c05e0 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2854: 007219e8 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2851: 009d45cc 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2852: 0095ead0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2853: 009c0730 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2854: 00721b38 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2855: 00dc7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2856: 00d93484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2857: 00d98e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ - 2858: 008c3638 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2859: 0078dd0c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2860: 0073e5d0 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2858: 008c3788 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2859: 0078de5c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2860: 0073e720 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2861: 00dc657e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2862: 00d8b35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2863: 00c80fb4 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2864: 0029bc10 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2865: 00d8a118 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2866: 00dc6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2867: 00d97d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2868: 00613054 576 FUNC GLOBAL DEFAULT 12 helper_vmsle_vv_w │ │ │ │ 2869: 00dc76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2870: 00da2368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2871: 00d95f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2872: 00914990 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2872: 00914ae0 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2873: 00da1594 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2874: 0053079c 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2875: 00d98d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2876: 0073fc3c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2877: 00974204 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2876: 0073fd8c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2877: 00974354 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2878: 0031e6cc 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2879: 00dc816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2880: 009246c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2880: 00924814 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2881: 00521620 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2882: 008bfe84 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2882: 008bffd4 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2883: 00d9e11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2884: 003377fc 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2885: 00821930 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2886: 009a234c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2885: 00821a80 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2886: 009a249c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2887: 00d9d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2888: 00c82040 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2889: 003e9f44 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2890: 00594acc 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2891: 00d90bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2892: 00515a60 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2893: 004cfcd0 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2900,319 +2900,319 @@ │ │ │ │ 2896: 002a3894 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2897: 00dc6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2898: 002fb7e8 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2899: 00d89f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2900: 005d8de8 48 FUNC GLOBAL DEFAULT 12 satp_mode_max_from_map │ │ │ │ 2901: 00d8a388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ 2902: 00ce38a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch64_vv │ │ │ │ - 2903: 009836cc 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2903: 0098381c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2904: 00d983d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2905: 0072d184 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2905: 0072d2d4 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2906: 00dc7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2907: 00da1260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2908: 00dc765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2909: 00d8fddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2910: 00d93c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2911: 00dc6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2912: 00d8bdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2913: 008c3cac 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2913: 008c3dfc 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2914: 00dc60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2915: 00dc7950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2916: 00514d20 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2917: 00d9fc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2918: 00d93784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2919: 00979434 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2919: 00979584 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2920: 00d9b9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2921: 00d8c1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2922: 00d9b144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2923: 00dc6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2924: 00820b10 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2925: 008c9d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2924: 00820c60 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2925: 008c9e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2926: 00dc69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2927: 00dc6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2928: 0056a19c 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2929: 00dc7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2930: 00ce9c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_d │ │ │ │ - 2931: 00942a74 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2932: 0094d064 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2931: 00942bc4 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2932: 0094d1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2933: 00ce9d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_h │ │ │ │ 2934: 00dc6cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2935: 00dc776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2936: 0029d660 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2937: 00824944 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2937: 00824a94 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2938: 00d9c7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 2939: 00910304 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2939: 00910454 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2940: 00d9a6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2941: 0098aa44 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2941: 0098ab94 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2942: 00d91004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2943: 002b2f78 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2944: 0033f344 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2945: 00d9982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2946: 0073ea4c 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2946: 0073eb9c 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2947: 00d8ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2948: 00941ee0 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2948: 00942030 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2949: 00d9d30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2950: 007e8338 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2950: 007e8488 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2951: 00d907a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2952: 00ce9cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmin_vv_w │ │ │ │ 2953: 00dc6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ 2954: 005dcac8 216 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rnmi │ │ │ │ - 2955: 0094a77c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2956: 009b3b30 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2955: 0094a8cc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2956: 009b3c80 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2957: 005af28c 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2958: 00dc8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2959: 00d9a4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2960: 0070605c 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2960: 007061ac 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2961: 00d8c1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2962: 00b98b90 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2962: 00b98ce0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2963: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2964: 00dc6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2965: 008ab84c 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2965: 008ab99c 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2966: 002c9934 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2967: 002fd840 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2968: 006b5958 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2968: 006b5aa8 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2969: 002b8f94 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2970: 00b2c11c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2971: 008137cc 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2972: 00796d84 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2973: 00741180 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2970: 00b2c26c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2971: 0081391c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2972: 00796ed4 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2973: 007412d0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2974: 0058256c 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2975: 0072177c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2976: 007f3dac 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2975: 007218cc 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2976: 007f3efc 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2977: 00dc81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2978: 00d9f56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2979: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2980: 00d93e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2981: 0079bafc 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2982: 00993988 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2981: 0079bc4c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2982: 00993ad8 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2983: 00493400 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2984: 00dc7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ 2985: 0062ef98 432 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_d │ │ │ │ - 2986: 00927a20 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2986: 00927b70 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2987: 0027e8a0 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2988: 0041dd14 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2989: 0062ec7c 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_h │ │ │ │ 2990: 00dc6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2991: 00292824 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2992: 00dc6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2993: 00dc7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2994: 007e3dfc 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2994: 007e3f4c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2995: 00d9f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2996: 00dc818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2997: 00dc6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2998: 007e87f0 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2998: 007e8940 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2999: 00d8f670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 3000: 00da0d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3001: 00916830 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3001: 00916980 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 3002: 00490d14 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3003: 007403e8 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3003: 00740538 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3004: 003e6290 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3005: 009636b8 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3005: 00963808 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3006: 0047efb4 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3007: 00dc74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3008: 00d91bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 3009: 0062ee14 388 FUNC GLOBAL DEFAULT 12 helper_vfsgnjn_vv_w │ │ │ │ 3010: 005bcc30 208 FUNC GLOBAL DEFAULT 12 riscv_numa_cpu_index_to_props │ │ │ │ 3011: 00dc859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3012: 00dc7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3013: 00d970e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3014: 0099f400 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3014: 0099f550 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3015: 00dc8520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3016: 00dc6cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3017: 00da01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3018: 0059f1c8 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3019: 00dc7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3020: 00dc7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3021: 00d90d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3022: 0080b0c8 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3022: 0080b218 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3023: 00dc66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3024: 00dc7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3025: 00da0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3026: 002d7494 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3027: 00955c90 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3027: 00955de0 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3028: 00dc68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ - 3029: 006a1b24 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ + 3029: 006a1c74 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vv │ │ │ │ 3030: 00d96810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3031: 00da23a0 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ - 3032: 006a1b84 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ + 3032: 006a1cd4 96 FUNC GLOBAL DEFAULT 12 helper_vclmul_vx │ │ │ │ 3033: 00dc7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3034: 007b0d58 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3034: 007b0ea8 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3035: 00d935a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3036: 00c87b30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3037: 002bacc4 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3038: 00dc6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3039: 00dc66a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3040: 00d998bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3041: 00dc6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3042: 00cbef28 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3043: 00d9d46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3044: 00dc6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3045: 0099e900 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3046: 00785a78 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3047: 0092a954 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3045: 0099ea50 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3046: 00785bc8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3047: 0092aaa4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3048: 00dc7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3049: 00d9ac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3050: 0041a698 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3051: 00d8ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3052: 00956bc8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3052: 00956d18 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3053: 00d8ba14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3054: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3055: 00d9881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3056: 00d99d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 3057: 00629908 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_h │ │ │ │ - 3058: 009ce1d0 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3059: 009cb05c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 3060: 006db480 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3058: 009ce320 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3059: 009cb1ac 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3060: 006db5d0 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3061: 00d9b844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3062: 00d956a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3063: 00d927f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3064: 00921110 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3064: 00921260 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3065: 00dc7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3066: 00c7ba50 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3067: 00c78904 1284 OBJECT GLOBAL DEFAULT 21 riscv_cpu_extensions │ │ │ │ 3068: 00d98454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3069: 007252e8 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3069: 00725438 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3070: 00d94524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3071: 008d3ed4 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3072: 008a5e1c 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3071: 008d4024 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3072: 008a5f6c 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3073: 00d8b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3074: 00511970 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3075: 009650cc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3075: 0096521c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 3076: 00629af4 492 FUNC GLOBAL DEFAULT 12 helper_vfwmacc_vv_w │ │ │ │ 3077: 0041b24c 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3078: 0095be1c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3078: 0095bf6c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3079: 00d95820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3080: 008c5b60 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3081: 0074ee30 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3082: 008c2bbc 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3080: 008c5cb0 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3081: 0074ef80 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3082: 008c2d0c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3083: 00d95040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3084: 005e9d88 28 FUNC GLOBAL DEFAULT 12 helper_fdiv_d │ │ │ │ 3085: 00da1230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3086: 005ea494 184 FUNC GLOBAL DEFAULT 12 helper_fdiv_h │ │ │ │ 3087: 00d8aea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3088: 00d97590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3089: 00dc7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3090: 00d95fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3091: 008fa6f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3091: 008fa848 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3092: 0060c1f4 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_b │ │ │ │ 3093: 00dc67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3094: 00dc8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3095: 00da0cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3096: 00d9a29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3097: 0094e7ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3097: 0094e93c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ 3098: 0060c314 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_d │ │ │ │ - 3099: 007a3bc8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3099: 007a3d18 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3100: 00d8ba94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3101: 0098a2ec 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3101: 0098a43c 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3102: 00d97e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3103: 00dc704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3104: 00dc7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3105: 00da1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3106: 00564940 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ 3107: 0060c254 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_h │ │ │ │ - 3108: 0098f3d0 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3109: 009ae5c4 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3108: 0098f520 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3109: 009ae714 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3110: 005e9474 120 FUNC GLOBAL DEFAULT 12 helper_fdiv_s │ │ │ │ 3111: 00d96cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3112: 00d8cf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3113: 00dc6042 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3114: 00d8c4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3115: 00dc6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3116: 0095ad00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3117: 0075ccec 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3116: 0095ae50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3117: 0075ce3c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3118: 005dad18 584 FUNC GLOBAL DEFAULT 12 riscv_isa_write_fdt │ │ │ │ 3119: 00dc7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3120: 00da0d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3121: 0032ac78 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3122: 00dc6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3123: 005bc840 232 FUNC GLOBAL DEFAULT 12 riscv_socket_check_hartids │ │ │ │ - 3124: 00741258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3125: 0096ed78 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3126: 0099bb7c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3124: 007413a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3125: 0096eec8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3126: 0099bccc 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3127: 00dc6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3128: 00d9dc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3129: 0060c2b4 96 FUNC GLOBAL DEFAULT 12 helper_vand_vx_w │ │ │ │ 3130: 0041c08c 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3131: 007f6b10 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3131: 007f6c60 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3132: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3133: 006e6ba4 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3133: 006e6cf4 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3134: 00cf2c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_b │ │ │ │ 3135: 00d93a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3136: 00dc726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3137: 0060233c 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_16_v │ │ │ │ 3138: 00cf2b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_d │ │ │ │ 3139: 00d8a2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3140: 00d9b4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3141: 002689f0 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3142: 00dc823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3143: 008d3c9c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3144: 00991648 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3143: 008d3dec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3144: 00991798 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3145: 00cf2c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_h │ │ │ │ - 3146: 007f306c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3146: 007f31bc 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3147: 00dc6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3148: 00dc6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3149: 0099de50 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3150: 007355c8 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3149: 0099dfa0 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3150: 00735718 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3151: 00dc7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3152: 00d9d61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3153: 008c18a8 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3154: 007bc9e8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3153: 008c19f8 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3154: 007bcb38 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3155: 00dc8b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3156: 00dc75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3157: 007af750 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3157: 007af8a0 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3158: 00d94614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3159: 009bddfc 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3159: 009bdf4c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3160: 005adf5c 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3161: 00dbd90c 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3162: 00dc68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3163: 007e9d9c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3163: 007e9eec 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3164: 00cf2b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1up_vx_w │ │ │ │ 3165: 00dc7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3166: 002a7448 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3167: 00d96a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3168: 002e0de4 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3169: 005ea05c 84 FUNC GLOBAL DEFAULT 12 helper_feq_d │ │ │ │ - 3170: 0077ebec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3170: 0077ed3c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3171: 00d9e02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3172: 002b5c00 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3173: 00dc62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3174: 0093f578 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3174: 0093f6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3175: 00d90ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3176: 00dc75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3177: 005eab74 164 FUNC GLOBAL DEFAULT 12 helper_feq_h │ │ │ │ - 3178: 00976c70 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3179: 008e2b18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3180: 0078af00 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3178: 00976dc0 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3179: 008e2c68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3180: 0078b050 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3181: 00d947a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3182: 00dc64d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3183: 00933b6c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3184: 008163dc 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3185: 0096f8fc 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3183: 00933cbc 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3184: 0081652c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3185: 0096fa4c 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3186: 00d016a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfirst_m │ │ │ │ 3187: 005e9938 116 FUNC GLOBAL DEFAULT 12 helper_feq_s │ │ │ │ - 3188: 0090f4e0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3188: 0090f630 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3189: 002b2b1c 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3190: 0056f6a4 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3191: 00d95910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3192: 00d8ef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3193: 002ad9b0 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3194: 00dc6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3195: 008df3f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3196: 009641f8 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3197: 0091362c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3195: 008df544 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3196: 00964348 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3197: 0091377c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3198: 00bd2a68 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3199: 00dc7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3200: 0038897c 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3201: 00d8d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3202: 008a6558 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3202: 008a66a8 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3203: 00dc6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3204: 00957cbc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3205: 008ca5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3206: 0075e044 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3207: 00817900 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3204: 00957e0c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3205: 008ca6f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3206: 0075e194 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3207: 00817a50 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3208: 00c7e914 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3209: 00d97390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3210: 00dc8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3211: 00582148 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3212: 00d8ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3213: 00d9996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3214: 005156a0 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ @@ -3220,760 +3220,760 @@ │ │ │ │ 3216: 0052f9fc 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3217: 002d1d04 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3218: 00d8f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3219: 00d8e454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3220: 00dc8b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3221: 00dc637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3222: 00dc61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3223: 008c9968 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3224: 006f6360 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3223: 008c9ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3224: 006f64b0 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3225: 00d9a2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3226: 00dc82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3227: 00d8b4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ - 3228: 006a5654 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ + 3228: 006a57a4 440 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vs │ │ │ │ 3229: 00dc7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3230: 00d8c0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3231: 00dc8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3232: 00821990 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3233: 006a5498 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ - 3234: 007167c4 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3235: 008d51e4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3232: 00821ae0 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3233: 006a55e8 444 FUNC GLOBAL DEFAULT 12 helper_vaesdf_vv │ │ │ │ + 3234: 00716914 2012 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3235: 008d5334 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3236: 00dc829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_READ_DSTATE │ │ │ │ - 3237: 0083a1ac 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3237: 0083a2fc 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3238: 00d8bd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3239: 00dc7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3240: 00d937b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3241: 00da1acc 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3242: 00954f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3242: 009550a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3243: 00534cc0 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3244: 00dc7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3245: 00dc6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3246: 00dc70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3247: 00dc85e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3248: 00d05c7c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3249: 0094784c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3249: 0094799c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3250: 00d9f9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3251: 007afb40 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3252: 009380e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3251: 007afc90 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3252: 00938230 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3253: 00d9c5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3254: 00d93284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3255: 008136f4 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3255: 00813844 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3256: 00dc8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3257: 00c80d48 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3258: 00d90784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3259: 00dc754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3260: 0028d098 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3261: 00938674 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3261: 009387c4 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3262: 00d8fc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3263: 0099364c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3263: 0099379c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3264: 002b42a0 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3265: 009660a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3266: 0095a688 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3265: 009661f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3266: 0095a7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3267: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3268: 00ce8708 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_b │ │ │ │ 3269: 00551510 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3270: 00dc7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3271: 00dc7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3272: 008c5e00 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3273: 007bced8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3272: 008c5f50 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3273: 007bd028 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3274: 00dc7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3275: 00ce857c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_d │ │ │ │ 3276: 00da06c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3277: 00dc822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3278: 00d967e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3279: 004ddaa0 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3280: 00bd1d08 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3281: 00ce8684 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_h │ │ │ │ - 3282: 00998ebc 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3282: 0099900c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3283: 00dc6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3284: 00d93fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3285: 00958ab8 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3286: 00735904 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3285: 00958c08 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3286: 00735a54 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3287: 00da3934 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3288: 0054aab4 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3289: 0041f610 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3290: 007359ec 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3290: 00735b3c 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3291: 00dc6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3292: 008b2cc4 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3292: 008b2e14 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3293: 0055e610 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3294: 00d90664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3295: 00ce8600 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vv_w │ │ │ │ 3296: 00dc838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3297: 0070abfc 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3297: 0070ad4c 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3298: 00c6ce04 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3299: 00501908 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3300: 0094083c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3301: 0094cf50 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3300: 0094098c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3301: 0094d0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3302: 002f6ef0 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3303: 009a4460 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3303: 009a45b0 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3304: 00416624 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3305: 00412bd4 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3306: 00dc85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3307: 007839b8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3307: 00783b08 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3308: 00d8fd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3309: 0091a138 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3309: 0091a288 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3310: 00607414 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_b │ │ │ │ - 3311: 008d3654 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3311: 008d37a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ 3312: 00607534 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_d │ │ │ │ - 3313: 008ade90 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3313: 008adfe0 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3314: 00607474 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_h │ │ │ │ - 3315: 007464ac 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3316: 0071c5e0 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3315: 007465fc 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3316: 0071c730 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3317: 00cedd24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_b │ │ │ │ - 3318: 0077ea6c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3318: 0077ebbc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3319: 00cedb98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_d │ │ │ │ 3320: 00dc69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3321: 008ba924 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3321: 008baa74 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3322: 00cedca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_h │ │ │ │ 3323: 00da2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3324: 008e3e4c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3325: 009131dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3326: 009afbd8 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3327: 007b1a28 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3328: 007855fc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3324: 008e3f9c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3325: 0091332c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3326: 009afd28 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3327: 007b1b78 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3328: 0078574c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3329: 005aa904 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3330: 00985154 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3330: 009852a4 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3331: 0029ae68 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3332: 00d9b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3333: 00dc8b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3334: 00dc680a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3335: 00c80918 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3336: 00dc82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3337: 006074d4 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vx_w │ │ │ │ 3338: 00dc8b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3339: 0032c688 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3340: 00dc6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3341: 0077d3a8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3341: 0077d4f8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3342: 00dc84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3343: 00cedc1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslidedown_vx_w │ │ │ │ 3344: 00dc60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3345: 0061aa60 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_b │ │ │ │ 3346: 00d91dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3347: 00d9e59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3348: 007dda7c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3348: 007ddbcc 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3349: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3350: 00568de0 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3351: 0098a5f4 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3351: 0098a744 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3352: 00493cf8 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3353: 003264d8 280 FUNC GLOBAL DEFAULT 12 sifive_uart_create │ │ │ │ 3354: 00ce61e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_8_v │ │ │ │ 3355: 0061aac0 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_h │ │ │ │ 3356: 00293504 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3357: 009b5e2c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3357: 009b5f7c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3358: 00dc674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3359: 009cb810 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3359: 009cb960 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3360: 00da07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3361: 00dc6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3362: 00304f04 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3363: 00dc7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3364: 004294a4 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3365: 00dc62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3366: 00823c2c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3366: 00823d7c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3367: 00dc8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3368: 005b4004 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3369: 00dc707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3370: 00607d34 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_b │ │ │ │ 3371: 00dc6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3372: 0061ab20 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vx_w │ │ │ │ 3373: 00dc7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3374: 00da0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3375: 00d8a3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3376: 00607d94 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_h │ │ │ │ 3377: 00dc7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3378: 0096ae68 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3379: 008bb918 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3380: 0085820c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3378: 0096afb8 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3379: 008bba68 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3380: 0085835c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3381: 004d7648 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3382: 0052d9a8 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3383: 00dc6004 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3384: 00813270 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3385: 00938250 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3386: 00999348 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3387: 0093cf5c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3384: 008133c0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3385: 009383a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3386: 00999498 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3387: 0093d0ac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3388: 00cff730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_b │ │ │ │ 3389: 00dc7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3390: 00924aec 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3390: 00924c3c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3391: 00d8dff4 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3392: 003237f4 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3393: 00dc6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3394: 00cff6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_h │ │ │ │ - 3395: 00998e40 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3395: 00998f90 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3396: 00607df4 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wv_w │ │ │ │ - 3397: 00800708 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3398: 009550c8 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3397: 00800858 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3398: 00955218 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3399: 00dc7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3400: 00d9983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3401: 004d569c 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3402: 00d946e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3403: 00729518 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3403: 00729668 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3404: 00dc7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3405: 00dc8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3406: 009577a8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3407: 00733e0c 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3408: 00952a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3409: 00918bb0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3406: 009578f8 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3407: 00733f5c 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3408: 00952b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3409: 00918d00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3410: 005a5188 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3411: 00dc6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3412: 00d8eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3413: 008c9ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3413: 008c9c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3414: 0033b9c4 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3415: 00d8c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3416: 00dc774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3417: 0099a80c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3417: 0099a95c 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3418: 00cff628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vx_w │ │ │ │ 3419: 00d95b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3420: 00dc72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3421: 00dc733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3422: 0099ecf8 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3423: 007189ac 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3422: 0099ee48 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3423: 00718afc 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3424: 00426f20 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3425: 00d8dd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3426: 006c8644 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3426: 006c8794 280 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3427: 00dc75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3428: 00da0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3429: 00717b28 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3430: 0073eed0 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3429: 00717c78 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3430: 0073f020 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3431: 00da1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3432: 008c1318 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3432: 008c1468 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3433: 00d95d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3434: 00dc68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3435: 00c76de0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3436: 00d94944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3437: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3438: 0079acc4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3438: 0079ae14 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3439: 00dc6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3440: 008bbf58 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3440: 008bc0a8 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3441: 0048ec04 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3442: 00d8ced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3443: 00d8db44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3444: 00dc8b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3445: 00dc6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3446: 00982fb8 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3447: 007144bc 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3446: 00983108 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3447: 0071460c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3448: 00dc6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3449: 00d98cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3450: 00dc6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3451: 0090e0dc 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3452: 00783704 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3451: 0090e22c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3452: 00783854 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3453: 00d9f46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3454: 00d9eca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3455: 00dc7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3456: 004214d0 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3457: 00cbfa34 20 OBJECT GLOBAL DEFAULT 24 riscv_profiles │ │ │ │ 3458: 00dc7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3459: 007a41f0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3459: 007a4340 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3460: 00dc6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3461: 007dbdc0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3461: 007dbf10 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3462: 00dc6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3463: 0037b39c 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3464: 0055076c 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3465: 00dc62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3466: 009ac874 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3466: 009ac9c4 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3467: 00d93454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3468: 009b46c4 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3469: 0095b5c4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3468: 009b4814 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3469: 0095b714 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3470: 00dc7998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3471: 00590e8c 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3472: 008c3918 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3472: 008c3a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3473: 00dc6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3474: 008a6a20 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3474: 008a6b70 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3475: 00d8dcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3476: 00ce41f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re64_v │ │ │ │ 3477: 00dc7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3478: 00d938b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3479: 00da1ab8 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3480: 00dc813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3481: 005b955c 548 FUNC GLOBAL DEFAULT 12 hmp_info_mem │ │ │ │ 3482: 00dc6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3483: 00919158 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3484: 006e58d8 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3485: 0096b600 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3483: 009192a8 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3484: 006e5a28 824 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3485: 0096b750 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3486: 00269850 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3487: 00d99aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3488: 0078195c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3488: 00781aac 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3489: 00d8af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3490: 00dc6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3491: 00dc8bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3492: 00dc78fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3493: 0095b9ac 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3493: 0095bafc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3494: 00d8ad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3495: 00dc68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3496: 003e26c8 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3497: 00dc773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3498: 00d99d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3499: 00dc7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ - 3500: 0093ad0c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3500: 0093ae5c 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3501: 00269960 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3502: 00508b1c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3503: 0033f024 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3504: 00d8cb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3505: 00cdfe64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v_mask │ │ │ │ 3506: 00545464 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3507: 00900914 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3508: 007b2240 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3509: 008da750 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3507: 00900a64 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3508: 007b2390 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3509: 008da8a0 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3510: 00dc7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3511: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3512: 00d97a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3513: 0060ace8 524 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_b │ │ │ │ 3514: 00d8da84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3515: 00dc6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3516: 00c822ec 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ 3517: 0060b310 568 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_d │ │ │ │ - 3518: 0098c1ec 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3518: 0098c33c 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3519: 005a0cc8 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3520: 0025e82c 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3521: 004cb520 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3522: 0098b430 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3523: 008f1af4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3522: 0098b580 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3523: 008f1c44 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3524: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3525: 0040e1f4 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3526: 0060aef4 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_h │ │ │ │ - 3527: 008c9404 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3527: 008c9554 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3528: 00564eb4 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3529: 00dc7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3530: 009b8cc4 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3530: 009b8e14 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3531: 00dc8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3532: 0055d8a8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3533: 00d9b0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3534: 0025f50c 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3535: 007bf738 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3535: 007bf888 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3536: 0041e624 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3537: 008ca8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3537: 008caa2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3538: 005e9f64 88 FUNC GLOBAL DEFAULT 12 helper_fleq_d │ │ │ │ 3539: 00d8bb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3540: 00743cd0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3540: 00743e20 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ 3541: 005ea98c 168 FUNC GLOBAL DEFAULT 12 helper_fleq_h │ │ │ │ - 3542: 006db9ac 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3542: 006dbafc 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3543: 0060b108 520 FUNC GLOBAL DEFAULT 12 helper_vmadc_vxm_w │ │ │ │ - 3544: 007b3610 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3545: 00b2c154 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3544: 007b3760 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3545: 00b2c2a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3546: 00dc787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3547: 008c69b8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3547: 008c6b08 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3548: 00dc7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3549: 00dc8b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3550: 00dc6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3551: 0075bc3c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3552: 00754750 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3551: 0075bd8c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3552: 007548a0 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3553: 004cd9fc 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3554: 00b2c14c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3554: 00b2c29c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3555: 00d9887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3556: 00dc7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3557: 0061ecc0 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_b │ │ │ │ 3558: 00d9be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3559: 00d8ddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ 3560: 0061ede0 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_d │ │ │ │ - 3561: 007b1f3c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3561: 007b208c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3562: 00d93754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3563: 0029acdc 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ 3564: 005e97e0 120 FUNC GLOBAL DEFAULT 12 helper_fleq_s │ │ │ │ - 3565: 0091e010 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3565: 0091e160 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3566: 00cee144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_b │ │ │ │ 3567: 00522074 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3568: 002a93dc 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3569: 004d4bec 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3570: 0061ed20 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_h │ │ │ │ 3571: 00d97240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3572: 00cedfb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_d │ │ │ │ 3573: 00dc6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3574: 00986a68 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3574: 00986bb8 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3575: 004efd6c 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3576: 00cee0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_h │ │ │ │ 3577: 002eae78 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3578: 00dc7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3579: 00d9db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3580: 008dc330 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3580: 008dc480 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3581: 0048e34c 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3582: 005316b0 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3583: 00942934 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3583: 00942a84 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3584: 0055f620 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3585: 0075ae50 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3585: 0075afa0 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3586: 0031e51c 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3587: 00dc6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3588: 00dbeaf8 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3589: 00dc676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3590: 00962fe8 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3590: 00963138 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ 3591: 00cf1ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_d │ │ │ │ - 3592: 007d1cf4 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3592: 007d1e44 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3593: 00d97000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3594: 0061ed80 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vv_w │ │ │ │ 3595: 00cf1fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_h │ │ │ │ - 3596: 0073e6fc 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3596: 0073e84c 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3597: 00cee03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vxm_w │ │ │ │ - 3598: 0094ec1c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3598: 0094ed6c 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3599: 00d899fc 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3600: 009a3b88 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3600: 009a3cd8 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3601: 00dc62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3602: 00dc7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3603: 0099b280 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3603: 0099b3d0 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3604: 00dc817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3605: 00d9eb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3606: 003009b8 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3607: 00dc7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3608: 0072f714 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3609: 009a5898 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3608: 0072f864 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3609: 009a59e8 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3610: 00dc6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3611: 00d8d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3612: 00dc6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3613: 00dc757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3614: 0076f548 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3614: 0076f698 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3615: 00cf1f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfgt_vf_w │ │ │ │ 3616: 00dc78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3617: 00dc7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3618: 00d94a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3619: 00dc6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3620: 00dc75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3621: 00dc8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3622: 00d9ec60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3623: 0070dfb4 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3624: 00740e98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3625: 0084f188 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3626: 009842dc 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3623: 0070e104 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3624: 00740fe8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3625: 0084f2d8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3626: 0098442c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3627: 00d84af8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3628: 00dc7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3629: 00c81868 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3630: 00d9c25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3631: 00dc63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3632: 00d9e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3633: 00d9f170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3634: 00dc63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3635: 0098a030 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3636: 00792ebc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3635: 0098a180 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3636: 0079300c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3637: 00dc7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3638: 00dc6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3639: 00d9ed10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3640: 00d99dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3641: 00dc7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3642: 003404b0 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3643: 005b657c 80 FUNC GLOBAL DEFAULT 12 pmp_update_rule_nums │ │ │ │ 3644: 00d8b0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3645: 003e299c 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3646: 009ae98c 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3646: 009aeadc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3647: 00d97780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3648: 007e55dc 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3648: 007e572c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3649: 00dc6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3650: 0088be1c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3650: 0088bf6c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3651: 0025c5c8 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3652: 00d8c96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3653: 00d8e644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3654: 00d95970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3655: 002a94a4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3656: 0098d764 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3657: 0091a424 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3656: 0098d8b4 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3657: 0091a574 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3658: 00dc63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3659: 0054c14c 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3660: 007bce1c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3660: 007bcf6c 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3661: 00d8da64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3662: 00dc84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3663: 00753710 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3664: 0073e8e0 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3663: 00753860 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3664: 0073ea30 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3665: 00dc7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3666: 0079b614 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3666: 0079b764 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3667: 00ce42f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs1r_v │ │ │ │ 3668: 00dc774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3669: 009bf3fc 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3669: 009bf54c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3670: 002b2868 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3671: 005dbd3c 236 FUNC GLOBAL DEFAULT 12 cpu_get_bcfien │ │ │ │ 3672: 00d9c568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3673: 00dc7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3674: 008f0e6c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3674: 008f0fbc 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3675: 00dc63d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3676: 00338ef0 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3677: 004fa7b4 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3678: 00dc6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3679: 008ed354 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3679: 008ed4a4 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3680: 00432f84 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3681: 009a7f1c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3681: 009a806c 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3682: 00d90864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3683: 00924720 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3683: 00924870 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3684: 00cf919c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_b │ │ │ │ 3685: 0054c310 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3686: 00da0b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3687: 009cd7b4 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3687: 009cd904 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3688: 00dc6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3689: 0055a27c 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3690: 00269a54 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3691: 00dc8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3692: 00984340 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3692: 00984490 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3693: 002addcc 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3694: 0096a608 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3694: 0096a758 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3695: 0056b7f8 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3696: 00dc7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3697: 00dc8aeb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3698: 00dc8bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3699: 00cf9118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_h │ │ │ │ - 3700: 0095f40c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3700: 0095f55c 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3701: 00c7e938 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3702: 00da0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3703: 00c80950 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3704: 00c80800 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3705: 00dc7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3706: 0027f80c 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3707: 0060fea0 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_b │ │ │ │ - 3708: 0090e3d8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3708: 0090e528 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3709: 00d8dbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3710: 00d8f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3711: 0062173c 448 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_h │ │ │ │ 3712: 00610560 588 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_d │ │ │ │ 3713: 00dc6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3714: 008a91bc 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3715: 008ee8f4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3714: 008a930c 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3715: 008eea44 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3716: 00da1810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3717: 006100e0 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_h │ │ │ │ 3718: 00d9ab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3719: 00dc79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3720: 0093e940 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3720: 0093ea90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3721: 00dc644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3722: 00cf0a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_d │ │ │ │ 3723: 0037a3c8 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3724: 009b334c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3725: 007983b0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3724: 009b349c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3725: 00798500 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3726: 00dc7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3727: 00cf9094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vv_w │ │ │ │ 3728: 00cf0b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_h │ │ │ │ 3729: 00da0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3730: 006218fc 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vf_w │ │ │ │ 3731: 00d9c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3732: 008cca50 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3732: 008ccba0 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3733: 005111e0 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3734: 00d8b23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3735: 0094ef74 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3735: 0094f0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3736: 005b0c54 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3737: 00dc7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3738: 0079832c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3738: 0079847c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3739: 00610320 576 FUNC GLOBAL DEFAULT 12 helper_vmseq_vv_w │ │ │ │ 3740: 00c8097c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3741: 00dc6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3742: 00d951e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3743: 00da0b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3744: 002ffd08 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3745: 00d8df54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3746: 00d99cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3747: 00dc6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3748: 00cf0b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vf_w │ │ │ │ 3749: 00d990c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3750: 00dc8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3751: 007e0974 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3752: 00736200 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3751: 007e0ac4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3752: 00736350 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3753: 00d94674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3754: 00ceca10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmor_mm │ │ │ │ 3755: 0053c480 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3756: 00cfc8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_h │ │ │ │ 3757: 00c809e4 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3758: 00cf6754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_h │ │ │ │ 3759: 00dc8b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3760: 00dc825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3761: 00d9b664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3762: 009bddc4 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3762: 009bdf14 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3763: 00d8b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3764: 00581024 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3765: 00dc747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3766: 006db350 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3766: 006db4a0 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3767: 00dc7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3768: 00dc7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3769: 0074140c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3769: 0074155c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3770: 0047ee34 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3771: 00dc8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3772: 008a5370 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3772: 008a54c0 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3773: 00cfc844 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vf_w │ │ │ │ 3774: 00d990e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3775: 00d8e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3776: 00cf66d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmacc_vv_w │ │ │ │ 3777: 004fd0b0 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3778: 00dc79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3779: 00dc7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3780: 00dc7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3781: 00dc7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3782: 00d9e07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3783: 00dc8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3784: 00dc65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3785: 00dc68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3786: 008de584 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3786: 008de6d4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3787: 005b51c4 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3788: 00414cc8 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3789: 00dc7dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3790: 00dc6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3791: 00da0470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3792: 00d9deec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3793: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3794: 00da0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3795: 00dc7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ - 3796: 009698e0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3797: 006ffdd8 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3798: 00913238 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3796: 00969a30 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3797: 006fff28 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3798: 00913388 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3799: 00dc6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3800: 00d90f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3801: 008d18f0 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3801: 008d1a40 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3802: 00d904d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3803: 008c4994 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3803: 008c4ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3804: 00dc6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3805: 00ce4694 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_b │ │ │ │ 3806: 00dc6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3807: 002a9558 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3808: 00ce4508 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_d │ │ │ │ - 3809: 0070cb00 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3809: 0070cc50 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3810: 00d932b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3811: 003a89c0 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3812: 00da141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3813: 00ce4610 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_h │ │ │ │ 3814: 00d90834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3815: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3816: 00dc7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3817: 00dc8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3818: 00d92218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3819: 00d9fcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3820: 00923f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3820: 009240e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3821: 00dc7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3822: 00d98434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3823: 002ae304 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3824: 00dc6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3825: 00d8ea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3826: 003e9204 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3827: 00731b74 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3827: 00731cc4 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3828: 00dc6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3829: 00d8a3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3830: 00d91ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3831: 00d8b4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3832: 00dc6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3833: 002ba5b0 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3834: 00ce458c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_v_w │ │ │ │ 3835: 00dc832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3836: 004226cc 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3837: 008177ac 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3837: 008178fc 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3838: 00dc7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3839: 00d9aafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3840: 00748478 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3840: 007485c8 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3841: 00d8cd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3842: 00d93ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3843: 00d950f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3844: 00cf4e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_b │ │ │ │ 3845: 00dc64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3846: 00d05c74 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3847: 008af6ac 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3847: 008af7fc 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3848: 00d967d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3849: 00d91d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3850: 0078bcb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3850: 0078be00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3851: 00cf4d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_h │ │ │ │ 3852: 00da24b4 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3853: 00dc79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3854: 00d96e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3855: 00759994 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3856: 008222c4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3857: 009b3b08 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3855: 00759ae4 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3856: 00822414 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3857: 009b3c58 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3858: 005ab000 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3859: 0073e668 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3860: 008c37a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3859: 0073e7b8 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3860: 008c38f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3861: 00d8ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3862: 00d9d75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3863: 00742ce0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3864: 007653a8 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3863: 00742e30 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3864: 007654f8 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3865: 0038a1d4 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3866: 0093c688 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3866: 0093c7d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3867: 00cf4d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vv_w │ │ │ │ 3868: 003ad7ac 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3869: 00d9e5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3870: 00d91184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3871: 00d9ddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3872: 0029ae84 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3873: 00d968b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3874: 00d93f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3875: 00c8197c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3876: 00dc7f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3877: 0059ef70 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3878: 0092ad80 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3878: 0092aed0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3879: 002b0e30 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3880: 00dc794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3881: 00dc7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3882: 00dc7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 3883: 005af260 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3884: 00dc6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3885: 00d96e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3886: 00d9b994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3887: 00d90e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3888: 00d8d610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3889: 00dc75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3890: 00921da4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3890: 00921ef4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3891: 00dc7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3892: 009b4da0 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3892: 009b4ef0 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3893: 00dc814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3894: 00d969b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3895: 00d9c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3896: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3897: 00d8ce58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3898: 00d997dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3899: 00d9b544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3900: 00cba0b4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3901: 00dc6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3902: 00cba134 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3903: 00d90724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3904: 00cba144 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3905: 00d8f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3906: 0084ca20 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3906: 0084cb70 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3907: 004bc328 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3908: 0073fdb0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3909: 008dde00 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3910: 0090b928 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3911: 007bd03c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3912: 0090ced4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3908: 0073ff00 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3909: 008ddf50 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3910: 0090ba78 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3911: 007bd18c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3912: 0090d024 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3913: 004cfd94 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3914: 00dc717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3915: 00721904 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3915: 00721a54 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3916: 00dc72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3917: 00dc64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3918: 00d8ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3919: 0054c210 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3920: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3921: 0080b874 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3921: 0080b9c4 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3922: 005ac2e4 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3923: 00dc7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3924: 0048f820 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3925: 004cd504 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3926: 00d91c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3927: 002b3864 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3928: 00d99adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3929: 008ad360 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3929: 008ad4b0 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3930: 00dc6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3931: 00d930b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3932: 00808488 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3932: 008085d8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3933: 00d9eed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3934: 00d8a2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3935: 00d930e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3936: 009d40b8 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3936: 009d4208 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3937: 00ce80d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_b │ │ │ │ 3938: 00d8bea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3939: 008e23c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3939: 008e2514 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3940: 0055b3ac 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3941: 00415f6c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 3942: 00ce7f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_d │ │ │ │ - 3943: 00984070 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3943: 009841c0 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3944: 0055d740 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3945: 00d977b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3946: 00dc665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3947: 00d8f140 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3948: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3949: 005aacb8 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3950: 009572bc 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3951: 0079a7e4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3950: 0095740c 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3951: 0079a934 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3952: 00d98d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ 3953: 00ce8054 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_h │ │ │ │ - 3954: 006a048c 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ - 3955: 0098eb94 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3956: 006cbe18 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3954: 006a05dc 308 FUNC GLOBAL DEFAULT 12 helper_divs_i128 │ │ │ │ + 3955: 0098ece4 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3956: 006cbf68 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3957: 00d9dc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3958: 0054d28c 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ - 3959: 006a0760 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ + 3959: 006a08b0 84 FUNC GLOBAL DEFAULT 12 helper_aes32dsmi │ │ │ │ 3960: 00dc623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3961: 00dc6035 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3962: 00ceceb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_b │ │ │ │ 3963: 00dc862a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3964: 003e2ad8 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3965: 00c819e4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3966: 00cecd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_d │ │ │ │ 3967: 00dc785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3968: 0072acec 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3968: 0072ae3c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3969: 00d911e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3970: 00cece30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_h │ │ │ │ 3971: 0060f0c0 400 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_b │ │ │ │ 3972: 0064027c 436 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_b │ │ │ │ 3973: 00dc7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3974: 00ce7fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vvm_w │ │ │ │ 3975: 00dc6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3982,32 +3982,32 @@ │ │ │ │ 3978: 0042771c 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3979: 00292b78 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3980: 00dc649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3981: 00dc743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3982: 0060f250 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_h │ │ │ │ 3983: 00d9e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3984: 00d98a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ - 3985: 006ee2c0 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3985: 006ee410 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3986: 00640430 420 FUNC GLOBAL DEFAULT 12 helper_vrgatherei16_vv_h │ │ │ │ 3987: 00d008b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw │ │ │ │ 3988: 004ddb48 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3989: 00dc7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3990: 00dc7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3991: 00c808a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3992: 00999e34 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3992: 00999f84 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3993: 00d9c23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3994: 00da4060 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3995: 0025e308 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3996: 00cecdac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vx_w │ │ │ │ 3997: 00cf685c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_h │ │ │ │ 3998: 00dc67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3999: 009b4288 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3999: 009b43d8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4000: 00d9874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4001: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4002: 0073a2e0 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4002: 0073a430 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 4003: 003abd98 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4004: 00d9b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4005: 00dc7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4006: 002a7854 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4007: 0060f3d8 396 FUNC GLOBAL DEFAULT 12 helper_vnsra_wv_w │ │ │ │ 4008: 00d97980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 4009: 00cdfde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v_mask │ │ │ │ @@ -4015,1790 +4015,1790 @@ │ │ │ │ 4011: 00d8cf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 4012: 00dc7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4013: 002ae1d8 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4014: 005b1b48 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4015: 00dc60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4016: 00dc83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4017: 00d90384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4018: 009662d0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4019: 009bea6c 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4018: 00966420 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4019: 009bebbc 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 4020: 00cf67d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmsac_vv_w │ │ │ │ 4021: 00285a64 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 4022: 00dc750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 4023: 008e9790 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4023: 008e98e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4024: 00d9b954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 4025: 00d970a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4026: 003166a0 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 4027: 00dc70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4028: 008da2a0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4028: 008da3f0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4029: 0029d458 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 4030: 004d32c8 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4031: 009af8d8 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4031: 009afa28 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4032: 00d94814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 4033: 00dc61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4034: 00dc7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4035: 00d91888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4036: 0025cfe8 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4037: 00dc8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4038: 00d912a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 4039: 008ff8fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4039: 008ffa4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4040: 00509fdc 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 4041: 003dd6fc 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4042: 00716010 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4042: 00716160 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4043: 003ae3c8 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4044: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 4045: 00d9c08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4046: 00564e34 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4047: 009cb07c 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4048: 007d7d34 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4047: 009cb1cc 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4048: 007d7e84 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 4049: 00dc75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4050: 00295cd0 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4051: 008fae28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4051: 008faf78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4052: 00dc64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4053: 00d96ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4054: 00d99c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4055: 00dc63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4056: 00d93684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 4057: 00dc7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4058: 00dc646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4059: 008125e4 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4060: 009bb35c 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4061: 0081fea0 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4059: 00812734 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4060: 009bb4ac 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4061: 0081fff0 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4062: 00dc84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4063: 00534d10 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4064: 00d8c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4065: 00d95370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4066: 003aa7e8 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4067: 00743dc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4067: 00743f14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4068: 00d9e6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4069: 00dc6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 4070: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4071: 00dc6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4072: 00962c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4072: 00962dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 4073: 00dc66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4074: 00cfcc64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vf │ │ │ │ 4075: 0025f468 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4076: 00d97380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4077: 00919fd4 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4077: 0091a124 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4078: 00da0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4079: 00954aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4079: 00954bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4080: 00d9b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4081: 00da0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4082: 002bbbc4 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4083: 00d93d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4084: 00da1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4085: 002a7c78 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4086: 008f6000 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4086: 008f6150 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4087: 00d9f5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4088: 0093f68c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4088: 0093f7dc 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4089: 00d9a2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4090: 00d8d068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4091: 00cf6544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmaccbf16_vv │ │ │ │ 4092: 00dc6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4093: 00d93a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 4094: 008d99b4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4094: 008d9b04 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4095: 00dc76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4096: 009a1a30 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4096: 009a1b80 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4097: 00dc6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4098: 00d9e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4099: 00929ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4099: 0092a00c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4100: 00d9c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4101: 002a7904 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4102: 0058f0a8 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4103: 006e68b8 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4103: 006e6a08 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4104: 00d978f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4105: 007332e0 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4106: 008f6ec0 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4105: 00733430 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4106: 008f7010 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4107: 00d9f75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4108: 00304238 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4109: 00981714 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4110: 0090fbb0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4111: 007c7360 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4109: 00981864 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4110: 0090fd00 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4111: 007c74b0 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4112: 00dc7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4113: 00d99bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4114: 00514df0 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4115: 00dbd951 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4116: 007537b8 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4116: 00753908 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4117: 002959ec 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4118: 00da1cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4119: 00dc6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4120: 0071ac7c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4120: 0071adcc 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4121: 00dc604e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4122: 00dc694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4123: 00543e98 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4124: 00dc609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4125: 00d8f8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4126: 00dc843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4127: 00d9e9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4128: 0055b6ec 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4129: 0071ab50 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4129: 0071aca0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4130: 00dc7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4131: 0099e4e4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4132: 00933a2c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4133: 009aa850 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4134: 0071b100 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4131: 0099e634 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4132: 00933b7c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4133: 009aa9a0 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4134: 0071b250 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4135: 0059b654 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4136: 00d8b6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4137: 009027c0 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4137: 00902910 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4138: 00dc659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4139: 00dc7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ - 4140: 006a6d4c 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ + 4140: 006a6e9c 628 FUNC GLOBAL DEFAULT 12 helper_vsm3me_vv │ │ │ │ 4141: 00dc6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4142: 00c80df0 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4143: 00dc60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4144: 00dc78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4145: 00dc68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4146: 00dc7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4147: 00743bac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4147: 00743cfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4148: 0062f908 424 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_d │ │ │ │ - 4149: 0071afd4 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4149: 0071b124 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4150: 00dc7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4151: 00707b88 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4151: 00707cd8 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4152: 00d8e3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4153: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4154: 00826eec 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4154: 0082703c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ 4155: 0062f5fc 404 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_h │ │ │ │ - 4156: 009cd92c 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4156: 009cda7c 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4157: 00da0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4158: 00dc64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4159: 00d9f9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4160: 00d9990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4161: 00938198 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4161: 009382e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4162: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4163: 0071b09c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4163: 0071b1ec 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4164: 00dc6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4165: 00389c5c 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4166: 00ce0410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v │ │ │ │ 4167: 00c80ab0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4168: 00d96ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4169: 008dd57c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4169: 008dd6cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4170: 00545294 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4171: 00d9eab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4172: 002b58c4 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4173: 0090c420 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4173: 0090c570 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4174: 0062f790 376 FUNC GLOBAL DEFAULT 12 helper_vfsgnjx_vv_w │ │ │ │ - 4175: 0092b3b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4175: 0092b508 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4176: 00d8c220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4177: 00dc67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4178: 008cb684 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4178: 008cb7d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4179: 00d9fc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4180: 00d9fd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4181: 007f412c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4181: 007f427c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4182: 00dc7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4183: 00dc8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4184: 00dc6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4185: 00d98004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4186: 00d9e74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4187: 00dc7b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4188: 002a7d2c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4189: 00968500 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4189: 00968650 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4190: 00d9ef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4191: 00dc72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4192: 008cda50 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4193: 008e3aa8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4192: 008cdba0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4193: 008e3bf8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4194: 00d9a14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4195: 008c4a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4195: 008c4b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4196: 00da0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4197: 00dc70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4198: 00d9d4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4199: 00dc7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4200: 00d92608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4201: 008cd2c8 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4201: 008cd418 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4202: 00c810e4 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4203: 00493b70 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4204: 00dc816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4205: 0048006c 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4206: 008bc018 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4206: 008bc168 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4207: 00dc7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4208: 00ce3ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re8_v │ │ │ │ - 4209: 00922190 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4209: 009222e0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4210: 00d9bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4211: 009055c8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4212: 0092c460 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4213: 00b0a7d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4211: 00905718 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4212: 0092c5b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4213: 00b0a928 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4214: 004184cc 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4215: 004d7ef4 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4216: 00d9e17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4217: 008fa474 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4217: 008fa5c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4218: 00da1660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 4219: 0063a290 252 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_b │ │ │ │ - 4220: 0099f524 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4220: 0099f674 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4221: 00cf2974 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_b │ │ │ │ 4222: 005147dc 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4223: 0063a59c 320 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_d │ │ │ │ - 4224: 00923d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4224: 00923ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4225: 00d92788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4226: 00cf27e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_d │ │ │ │ 4227: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4228: 00d91364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4229: 00548970 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ 4230: 0063a38c 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_h │ │ │ │ - 4231: 0096b824 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4231: 0096b974 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4232: 00d8ca8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4233: 00cf28f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_h │ │ │ │ 4234: 002a80d4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4235: 0054f314 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4236: 006e64c4 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4237: 0099b16c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4236: 006e6614 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4237: 0099b2bc 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4238: 00d979e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4239: 008f9404 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4239: 008f9554 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4240: 00dc71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4241: 00d92438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4242: 007016a4 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4242: 007017f4 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4243: 00dc7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4244: 0094f088 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4244: 0094f1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4245: 00dc75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4246: 00da3bfc 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4247: 00dc82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4248: 00dc678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4249: 0051076c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4250: 009c127c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4250: 009c13cc 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4251: 00d96a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4252: 00dc6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4253: 00d945d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4254: 00dc6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4255: 0063a494 264 FUNC GLOBAL DEFAULT 12 helper_vredand_vs_w │ │ │ │ 4256: 002ff9c0 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4257: 00cf286c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasub_vx_w │ │ │ │ 4258: 00da0260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4259: 003342f4 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ - 4260: 006a41b8 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ + 4260: 006a4308 456 FUNC GLOBAL DEFAULT 12 helper_vctz_v_b │ │ │ │ 4261: 00da20b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4262: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4263: 0093e888 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4264: 00992dd0 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4263: 0093e9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4264: 00992f20 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4265: 00dc6d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ - 4266: 006a4690 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ + 4266: 006a47e0 416 FUNC GLOBAL DEFAULT 12 helper_vctz_v_d │ │ │ │ 4267: 00d968a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4268: 00dc8b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4269: 008c3e94 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4269: 008c3fe4 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4270: 0051d28c 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4271: 0052266c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ - 4272: 006a4380 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ + 4272: 006a44d0 404 FUNC GLOBAL DEFAULT 12 helper_vctz_v_h │ │ │ │ 4273: 00d93474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4274: 00dc781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4275: 00d91d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4276: 00dc7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4277: 0094c94c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4277: 0094ca9c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4278: 00d8dd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4279: 00d8f950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4280: 00970c8c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4281: 00b2c12c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4280: 00970ddc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4281: 00b2c27c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4282: 00d8b31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4283: 00d978d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4284: 002b3248 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4285: 009b0980 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4286: 00764adc 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4285: 009b0ad0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4286: 00764c2c 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4287: 00d8cfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4288: 009ae0a4 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4289: 008aa2e8 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4290: 0075b824 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4288: 009ae1f4 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4289: 008aa438 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4290: 0075b974 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4291: 0041e7a8 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4292: 008e84f4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4293: 00828530 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4294: 006a4514 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ - 4295: 007f4f14 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4292: 008e8644 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4293: 00828680 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4294: 006a4664 380 FUNC GLOBAL DEFAULT 12 helper_vctz_v_w │ │ │ │ + 4295: 007f5064 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4296: 00dc7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4297: 009b8c74 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4298: 00812fe4 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4299: 009466b4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4300: 0096dd50 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4297: 009b8dc4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4298: 00813134 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4299: 00946804 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4300: 0096dea0 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4301: 002fbec0 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4302: 00999ea0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4302: 00999ff0 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4303: 00da0ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4304: 00589100 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4305: 00949940 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4305: 00949a90 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4306: 00d9c24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4307: 0093d170 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4307: 0093d2c0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4308: 00dc6058 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4309: 00dbe9e8 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4310: 00427198 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4311: 00d93944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4312: 0076f540 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4312: 0076f690 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4313: 00dbd910 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4314: 006fff88 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4315: 009823d4 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4314: 007000d8 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4315: 00982524 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4316: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4317: 00dc71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4318: 00dc6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4319: 00dc67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4320: 00da1c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4321: 0029e7c8 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4322: 0091bf44 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4323: 009c72f4 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4322: 0091c094 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4323: 009c7444 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4324: 00da0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4325: 009d4448 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4325: 009d4598 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4326: 00d958f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4327: 008f6284 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4327: 008f63d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4328: 00d94014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4329: 00d90e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4330: 00813370 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4330: 008134c0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4331: 004fc8f8 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4332: 0050f344 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4333: 009c3f88 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4334: 0079a778 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4333: 009c40d8 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4334: 0079a8c8 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4335: 00dc7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4336: 005223a0 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4337: 00dc715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4338: 00dc6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4339: 00dc764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4340: 002abe5c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4341: 00c811e8 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4342: 00486c9c 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4343: 00d9f72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4344: 00dc81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4345: 00dc85f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4346: 00820268 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4346: 008203b8 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4347: 00d931c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4348: 0095a968 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4348: 0095aab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4349: 00d9b6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4350: 00d8a308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4351: 002a8198 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4352: 00756fb8 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4352: 00757108 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4353: 00d9b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4354: 00d8eff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4355: 00816128 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4355: 00816278 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4356: 00dc706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4357: 00dc79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4358: 0082b8a4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4359: 0094f140 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4358: 0082b9f4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4359: 0094f290 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4360: 00da0af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4361: 00d00204 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsi │ │ │ │ 4362: 00d9fa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4363: 008f6114 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4364: 00906280 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4365: 0099af5c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4363: 008f6264 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4364: 009063d0 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4365: 0099b0ac 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4366: 005b422c 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4367: 00d9b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4368: 00d8fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4369: 00dc6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4370: 00914f94 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4371: 008203bc 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4370: 009150e4 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4371: 0082050c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4372: 0055e44c 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4373: 0079b1e8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4373: 0079b338 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4374: 00428930 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4375: 004ddb28 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4376: 00b98b18 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4376: 00b98c68 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4377: 00dc6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4378: 002f8bf4 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4379: 00dc7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4380: 0070bee4 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4381: 0070cf2c 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4380: 0070c034 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4381: 0070d07c 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4382: 00d933b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4383: 00d8acc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4384: 008a9e80 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4384: 008a9fd0 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4385: 00d906d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4386: 008aa094 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4386: 008aa1e4 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4387: 00d934d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4388: 00dc6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4389: 00d8ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4390: 00dc74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4391: 00d8b0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4392: 009af2e8 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4392: 009af438 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4393: 00d9c7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4394: 00dc85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4395: 00511124 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4396: 00dc6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4397: 00dc61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4398: 009b3924 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4399: 00812a2c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4400: 0094cfac 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4398: 009b3a74 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4399: 00812b7c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4400: 0094d0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4401: 00d8b6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4402: 006ffa60 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4402: 006ffbb0 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4403: 00dc6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4404: 00dc7966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4405: 00d92248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4406: 008bbd28 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4406: 008bbe78 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4407: 00dc7cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4408: 0063d8b8 72 FUNC GLOBAL DEFAULT 12 helper_vmsif_m │ │ │ │ 4409: 005e827c 504 FUNC GLOBAL DEFAULT 12 riscv_csrr_i128 │ │ │ │ 4410: 00dc6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4411: 00da0f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4412: 00535af8 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4413: 00db572c 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4414: 0097a558 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4415: 0091951c 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4416: 0079b0c0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4417: 0076f5c8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4414: 0097a6a8 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4415: 0091966c 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4416: 0079b210 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4417: 0076f718 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4418: 00d8fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4419: 00d91294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4420: 00dc85de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4421: 00dc7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4422: 008a88fc 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4422: 008a8a4c 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4423: 00d8e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4424: 0085a5e0 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4424: 0085a730 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4425: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4426: 00dbea78 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4427: 00da0c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4428: 00dc70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4429: 00d91044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4430: 00dc73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_DSTATE │ │ │ │ 4431: 00dc78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4432: 00da1840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4433: 00dc6d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4434: 008cafb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4434: 008cb100 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4435: 00d8a810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4436: 00d8f9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4437: 009a87b0 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4437: 009a8900 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4438: 00d96be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4439: 00d8b4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4440: 008fe3dc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4440: 008fe52c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4441: 00d94764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4442: 00d919c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4443: 00b98b5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4444: 008cb73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4443: 00b98cac 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4444: 008cb88c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4445: 00d9fe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ 4446: 00da2ba0 4 OBJECT GLOBAL DEFAULT 25 sig_file │ │ │ │ - 4447: 007e1218 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4447: 007e1368 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4448: 00da0384 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4449: 006e70a4 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4449: 006e71f4 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4450: 00dc63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4451: 00cf4af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_b │ │ │ │ - 4452: 0095f060 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4452: 0095f1b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4453: 004259d4 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4454: 00da2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4455: 0091b8d8 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4455: 0091ba28 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4456: 005af8cc 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4457: 00986040 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4458: 008de160 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4459: 007ab814 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4460: 009645a0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4461: 0073ec54 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4457: 00986190 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4458: 008de2b0 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4459: 007ab964 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4460: 009646f0 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4461: 0073eda4 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4462: 00619ce0 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_b │ │ │ │ 4463: 00cf4a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_h │ │ │ │ 4464: 00dc7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4465: 00619e00 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_d │ │ │ │ - 4466: 0073f1d8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4466: 0073f328 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4467: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4468: 00d96c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4469: 00d8f5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4470: 00dc64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4471: 00dc8b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4472: 00298834 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4473: 00785aa4 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4473: 00785bf4 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4474: 00619d40 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_h │ │ │ │ 4475: 00d93744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4476: 00dc6124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4477: 00dc82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_WRITE_DSTATE │ │ │ │ 4478: 00dc6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4479: 00d8a9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4480: 00c6bf20 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4481: 00dc7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4482: 00d958b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4483: 00dc72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4484: 00dc7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4485: 00cf49f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsumu_vs_w │ │ │ │ 4486: 00d9d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4487: 00966f50 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4487: 009670a0 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4488: 00d9b524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4489: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4490: 0054f41c 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4491: 00dc745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4492: 00d9bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4493: 00619da0 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vv_w │ │ │ │ 4494: 00da0364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4495: 003a9c70 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4496: 00dc7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4497: 00d95080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4498: 00391dd8 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4499: 009922a4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4499: 009923f4 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4500: 00dc7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4501: 00908f60 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4501: 009090b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4502: 00dc6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4503: 00dc61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4504: 00dc7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4505: 008ea91c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4506: 007b1efc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4507: 0070b678 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4505: 008eaa6c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4506: 007b204c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4507: 0070b7c8 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4508: 00dc6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4509: 002a3464 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4510: 00d9c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4511: 0078b2d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4511: 0078b428 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4512: 0051d36c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4513: 00da3938 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4514: 00dc7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4515: 00dc8632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4516: 00dc739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4517: 00d9f1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4518: 00990990 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4519: 008b2ac0 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4518: 00990ae0 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4519: 008b2c10 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4520: 00da1610 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4521: 00dc7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4522: 00dc81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4523: 00cbf3e8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4524: 00dc69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4525: 00dc714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4526: 00d998ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4527: 005ff150 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_16_v │ │ │ │ 4528: 005b9f5c 464 FUNC GLOBAL DEFAULT 12 riscv_pmu_incr_ctr │ │ │ │ 4529: 00d91c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4530: 006282fc 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_d │ │ │ │ 4531: 00d8af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4532: 0074279c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4532: 007428ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4533: 002f7e48 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4534: 00d950e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4535: 00d9a42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4536: 00d98304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4537: 002afbbc 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4538: 002b23dc 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4539: 0093fb5c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4539: 0093fcac 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ 4540: 00627fbc 432 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_h │ │ │ │ - 4541: 00970f78 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4541: 009710c8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4542: 00d8e724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4543: 00d9eb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4544: 0095bfdc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4544: 0095c12c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4545: 00cedb14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_b │ │ │ │ 4546: 00ce5b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_16_v │ │ │ │ - 4547: 009147b8 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4548: 0078043c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4547: 00914908 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4548: 0078058c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4549: 00ced988 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_d │ │ │ │ 4550: 00dc6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4551: 009cd254 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4551: 009cd3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4552: 00d96bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4553: 005e9024 52 FUNC GLOBAL DEFAULT 12 helper_fnmsub_d │ │ │ │ 4554: 00dc7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4555: 0081a6a4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4555: 0081a7f4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4556: 002f8d64 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4557: 00740f88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4557: 007410d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4558: 00ceda90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_h │ │ │ │ - 4559: 0080865c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4559: 008087ac 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4560: 0027f24c 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4561: 00dc8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4562: 002f79bc 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4563: 00d976e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4564: 008cc318 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4564: 008cc468 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4565: 00dc80fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4566: 00dc622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4567: 005e9058 244 FUNC GLOBAL DEFAULT 12 helper_fnmsub_h │ │ │ │ - 4568: 0070ae94 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4568: 0070afe4 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4569: 00da1690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4570: 007f854c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4570: 007f869c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4571: 0062816c 400 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vf_w │ │ │ │ 4572: 002b8d48 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4573: 00746f78 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4573: 007470c8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ 4574: 00ce1a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvtbf16_f_f_w │ │ │ │ - 4575: 00905344 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4575: 00905494 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4576: 00d98d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ 4577: 0059b9a0 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4578: 00d9a60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4579: 00570028 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4580: 002ba35c 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4581: 0058020c 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4582: 0094e5f0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4583: 009be714 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4582: 0094e740 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4583: 009be864 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4584: 005e8f8c 152 FUNC GLOBAL DEFAULT 12 helper_fnmsub_s │ │ │ │ 4585: 00d9db3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4586: 002a4de0 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4587: 003ac31c 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ 4588: 00ceda0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslideup_vx_w │ │ │ │ - 4589: 0082c528 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4590: 007e4f28 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4591: 00978670 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4592: 00942368 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4589: 0082c678 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4590: 007e5078 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4591: 009787c0 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4592: 009424b8 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4593: 0028868c 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4594: 00d92428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4595: 00521e48 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4596: 00dc73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_CMD_DSTATE │ │ │ │ 4597: 002c750c 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4598: 00dc821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4599: 00748470 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4599: 007485c0 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4600: 00c7ea28 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4601: 00d9cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4602: 005ac720 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4603: 00d921a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4604: 00821124 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4604: 00821274 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4605: 00d9efc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4606: 0094d11c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4607: 00914264 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4606: 0094d26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4607: 009143b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4608: 00d99b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4609: 0038eab0 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4610: 00504870 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4611: 00759f7c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4611: 0075a0cc 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4612: 00dc8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4613: 0095f940 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4613: 0095fa90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4614: 00d8afc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4615: 00757e48 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4615: 00757f98 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4616: 0063855c 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_h │ │ │ │ 4617: 005ac6e8 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4618: 0076cf30 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4618: 0076d080 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4619: 00d92188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4620: 00302d24 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4621: 008cb6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4621: 008cb830 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4622: 00dc7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4623: 00d9d92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4624: 002b4590 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4625: 00d93fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4626: 008c979c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4626: 008c98ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ 4627: 006053dc 800 FUNC GLOBAL DEFAULT 12 helper_vl4re32_v │ │ │ │ - 4628: 00959d38 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4628: 00959e88 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4629: 00dc8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4630: 00dc720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4631: 00da0684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4632: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4633: 0027ef34 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4634: 005e9d34 28 FUNC GLOBAL DEFAULT 12 helper_fadd_d │ │ │ │ 4635: 00ce6e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_b │ │ │ │ 4636: 00ce6cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_d │ │ │ │ - 4637: 007424c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4637: 00742610 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4638: 006386e0 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_x_w_w │ │ │ │ 4639: 005ea26c 184 FUNC GLOBAL DEFAULT 12 helper_fadd_h │ │ │ │ 4640: 00d8ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4641: 008f62e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4641: 008f6430 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4642: 00d05484 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_lu │ │ │ │ 4643: 00ce6dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_h │ │ │ │ 4644: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4645: 00d971b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4646: 003290d4 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4647: 00d8c170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4648: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4649: 0071b038 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4649: 0071b188 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4650: 0048ecb0 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4651: 009183e8 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4651: 00918538 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4652: 00d90b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4653: 00dc6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ 4654: 005bca88 424 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_distance_matrix │ │ │ │ - 4655: 008a6b60 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4656: 0099cbe0 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4655: 008a6cb0 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4656: 0099cd30 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4657: 005e930c 120 FUNC GLOBAL DEFAULT 12 helper_fadd_s │ │ │ │ 4658: 00dc666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4659: 00d9bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4660: 00291358 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4661: 00d89fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4662: 0056e468 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4663: 00bd0290 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4664: 00dc67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4665: 00dc6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4666: 008f6398 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4666: 008f64e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4667: 00d95230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ 4668: 00ce6d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vv_w │ │ │ │ - 4669: 009335a0 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4670: 00919dac 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4669: 009336f0 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4670: 00919efc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4671: 00d8f7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4672: 0060c4f4 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_b │ │ │ │ 4673: 005041d8 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4674: 0055e5c8 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4675: 00d89fe8 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4676: 002a3580 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4677: 0060c614 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_d │ │ │ │ 4678: 00c8124c 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4679: 00dc7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4680: 0060c554 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_h │ │ │ │ 4681: 00d8a1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4682: 00748620 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4682: 00748770 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4683: 005f9148 112 FUNC GLOBAL DEFAULT 12 helper_vlse16_v │ │ │ │ 4684: 00dc7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4685: 00d9c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4686: 004d7344 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4687: 00d8db54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4688: 00918938 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4688: 00918a88 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4689: 003aa710 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4690: 00d93c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4691: 00dc6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4692: 0077d868 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4692: 0077d9b8 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4693: 00dc60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4694: 00993c80 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4694: 00993dd0 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4695: 00d8b72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4696: 008cd188 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4697: 008de930 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4696: 008cd2d8 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4697: 008dea80 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4698: 0060c5b4 96 FUNC GLOBAL DEFAULT 12 helper_vxor_vx_w │ │ │ │ 4699: 00d9ac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4700: 007de604 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4701: 00783368 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4702: 0094f4a4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4703: 007e987c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4704: 0082096c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4705: 009bd7c4 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4706: 008d1e50 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4700: 007de754 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4701: 007834b8 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4702: 0094f5f4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4703: 007e99cc 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4704: 00820abc 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4705: 009bd914 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4706: 008d1fa0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4707: 00dc775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4708: 00d981c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4709: 00c77178 52 OBJECT GLOBAL DEFAULT 21 vmstate_riscv_cpu │ │ │ │ 4710: 0025d230 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4711: 009707d4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4711: 00970924 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4712: 00d96e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4713: 0079c648 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4714: 008eb184 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4715: 006e644c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4713: 0079c798 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4714: 008eb2d4 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4715: 006e659c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4716: 0041d9c0 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4717: 00dc61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4718: 0033fc78 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4719: 00da1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4720: 00828594 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4720: 008286e4 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4721: 00dc61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4722: 00ae956c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4723: 0092dbe8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4724: 0094ed10 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4722: 00ae96bc 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4723: 0092dd38 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4724: 0094ee60 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4725: 005dc47c 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_all_pending │ │ │ │ 4726: 00d90634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4727: 00955588 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4727: 009556d8 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4728: 00d8dad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4729: 00dc6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4730: 00516270 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4731: 0097c000 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4731: 0097c150 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4732: 00434b9c 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4733: 00970894 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4734: 009a57a0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4735: 007a1b3c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4733: 009709e4 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4734: 009a58f0 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4735: 007a1c8c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4736: 00308db0 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4737: 00515638 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4738: 00dc60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4739: 00dc6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4740: 00561be0 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4741: 00534cf8 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4742: 006a6b74 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ - 4743: 009283c8 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4742: 006a6cc4 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl32_vv │ │ │ │ + 4743: 00928518 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4744: 00dc82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4745: 00dc7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4746: 00474928 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4747: 00da3c08 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4748: 00d9dcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4749: 00d99f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4750: 00d98a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4751: 0051911c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4752: 00d8d670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4753: 00960e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4753: 00960fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4754: 00543d78 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4755: 00d8b5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4756: 00dc7b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4757: 00dc6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4758: 00dc687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4759: 00d92658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4760: 00d9f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4761: 007f78c0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4762: 0094138c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4761: 007f7a10 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4762: 009414dc 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4763: 0025ce54 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4764: 00d8eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4765: 00dc690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4766: 009ac7c4 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4767: 008c444c 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4766: 009ac914 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4767: 008c459c 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4768: 00d8cb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4769: 00dc6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4770: 00840c04 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4770: 00840d54 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4771: 00495ff8 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4772: 00dc7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4773: 008ea290 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4773: 008ea3e0 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4774: 00dc6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4775: 009c0d88 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4775: 009c0ed8 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4776: 00d8d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4777: 00826500 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4777: 00826650 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4778: 002fd984 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4779: 00dc71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4780: 004225c0 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4781: 00989e8c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4782: 007e0958 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4783: 0073f560 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4781: 00989fdc 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4782: 007e0aa8 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4783: 0073f6b0 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4784: 00d936f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4785: 00d98354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 4786: 00d91e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4787: 0052dfdc 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4788: 00dc7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4789: 00d9b634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4790: 00d94304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4791: 009a98fc 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4791: 009a9a4c 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4792: 00dc730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4793: 00dc7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4794: 0098458c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4794: 009846dc 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4795: 003029e4 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4796: 00dc7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4797: 0027e6b0 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4798: 00dc6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4799: 00db52f0 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4800: 005a18f0 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4801: 002ac0d0 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4802: 00da34ec 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 4803: 00dc6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ 4804: 00d00624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsetvl │ │ │ │ - 4805: 0082121c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4806: 008a6d38 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4807: 008c3ac4 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4808: 007016fc 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4809: 0073e3d8 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4805: 0082136c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4806: 008a6e88 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4807: 008c3c14 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4808: 0070184c 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4809: 0073e528 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4810: 00d97de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4811: 00dc7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4812: 0051dbdc 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4813: 00dc6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4814: 00dc7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4815: 004d4c18 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4816: 00781ca8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4817: 00905230 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4818: 00984780 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4816: 00781df8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4817: 00905380 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4818: 009848d0 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4819: 00d957d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4820: 00d8db34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4821: 00dc7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 4822: 00814ddc 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4822: 00814f2c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4823: 00d91a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4824: 00dc7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4825: 009138b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4825: 00913a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4826: 00d848f4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4827: 00820598 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4828: 007e84e4 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4827: 008206e8 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4828: 007e8634 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4829: 00dc662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4830: 00dc66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4831: 0033f948 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4832: 00600a24 632 FUNC GLOBAL DEFAULT 12 helper_vlxei64_64_v │ │ │ │ 4833: 002d18c0 344 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4834: 007b46e8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4834: 007b4838 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4835: 002b61b0 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 4836: 0047ec68 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 4837: 00908844 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4837: 00908994 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4838: 00dc6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4839: 00dc63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4840: 007e7978 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4840: 007e7ac8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4841: 00436ba8 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4842: 004634bc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4843: 00dc62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4844: 0055e300 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4845: 00d93a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4846: 00913d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4846: 00913eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4847: 00d90aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4848: 00dc7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4849: 00d8a960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4850: 007c5fa8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4850: 007c60f8 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4851: 00d9893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4852: 00d96ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4853: 00913b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4854: 0071f1d0 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4853: 00913c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4854: 0071f320 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4855: 00dc74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4856: 00859a44 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4857: 00799ad4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4856: 00859b94 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4857: 00799c24 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4858: 00dc7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4859: 0094ac8c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4859: 0094addc 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4860: 00d95430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 4861: 0070b75c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4861: 0070b8ac 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4862: 00dc6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4863: 00d9a44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4864: 00dc60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4865: 00dc6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4866: 00d8b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4867: 00d989dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 4868: 00d90cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 4869: 00dc812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4870: 00dc6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4871: 00581b70 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4872: 00418778 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4873: 00d972f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4874: 00dc6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4875: 00581874 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4876: 00753068 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4876: 007531b8 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4877: 00d9d2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4878: 009b1b0c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4879: 00797d8c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4880: 0093efb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4878: 009b1c5c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4879: 00797edc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4880: 0093f108 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4881: 00d96fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4882: 00dc66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4883: 00d8fe7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4884: 00d8caec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4885: 00474468 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4886: 00623084 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_d │ │ │ │ 4887: 00dc709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4888: 0041861c 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4889: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 4890: 00622d60 424 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_h │ │ │ │ 4891: 005ecce0 284 FUNC GLOBAL DEFAULT 12 helper_csrrw_i128 │ │ │ │ - 4892: 0094f1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4892: 0094f348 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 4893: 00cf2e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_b │ │ │ │ - 4894: 009bb264 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4895: 006b5804 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4894: 009bb3b4 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4895: 006b5954 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4896: 00d8b964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4897: 00cf2d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_d │ │ │ │ 4898: 00dc8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4899: 00d91264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4900: 008a5260 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4901: 0075c614 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4900: 008a53b0 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4901: 0075c764 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ 4902: 00cf2e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_h │ │ │ │ - 4903: 008cbc44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4903: 008cbd94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4904: 00538148 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4905: 009b9e50 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4905: 009b9fa0 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4906: 00c817bc 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4907: 00dc8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4908: 00dc6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4909: 00dc6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4910: 0084efcc 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4910: 0084f11c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4911: 005ad980 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4912: 00dc812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4913: 00dc7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4914: 0029e950 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4915: 00bcf228 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4916: 008dd23c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4916: 008dd38c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4917: 00622f08 380 FUNC GLOBAL DEFAULT 12 helper_vfmul_vf_w │ │ │ │ 4918: 00d9c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4919: 00dc8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4920: 00d8f900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4921: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4922: 00d969a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4923: 00dc801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4924: 00dc7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4925: 007ea19c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4926: 00944e90 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4927: 00740dc0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4928: 008d03f4 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4925: 007ea2ec 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4926: 00944fe0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4927: 00740f10 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4928: 008d0544 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4929: 00dc8b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4930: 00cf2d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslide1down_vx_w │ │ │ │ 4931: 003a7f9c 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4932: 003a8e78 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4933: 00d9fef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4934: 006ee524 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4934: 006ee674 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4935: 00dc5fdc 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4936: 007a8ae8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4937: 00b98b30 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4936: 007a8c38 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4937: 00b98c80 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4938: 00522f10 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4939: 00dc81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4940: 00d928f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4941: 002d2f84 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4942: 008f9bbc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4942: 008f9d0c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4943: 00dc8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4944: 007a4044 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4944: 007a4194 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4945: 00d99164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4946: 00747704 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4947: 0098fe38 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4946: 00747854 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4947: 0098ff88 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4948: 00dc6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4949: 00d9ef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4950: 0096827c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4951: 0094cef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4950: 009683cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4951: 0094d044 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4952: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4953: 007af43c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4953: 007af58c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4954: 00d927e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4955: 00d9ac7c 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4956: 00d9c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4957: 00b838c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4957: 00b83a10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4958: 00d96770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4959: 00d9d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4960: 0031e68c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 4961: 00d95060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4962: 00dc7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 4963: 00d9c6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 4964: 00944bec 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4964: 00944d3c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4965: 0037b528 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4966: 002b184c 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4967: 00dc7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4968: 009b4324 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4968: 009b4474 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4969: 00dc7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4970: 00d9b7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4971: 00c81a6c 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4972: 00dc6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4973: 00d9f030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4974: 00dc64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4975: 00d8b64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4976: 00dc6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4977: 00dc8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4978: 00c8180c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4979: 008e1d7c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4979: 008e1ecc 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4980: 00d960c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_EVENT │ │ │ │ - 4981: 007589b8 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4981: 00758b08 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4982: 00dc6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4983: 00d967c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4984: 00dc6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4985: 0091610c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4985: 0091625c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4986: 00d977d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4987: 00d908a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4988: 00304d90 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4989: 00d9871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4990: 00ae9d4c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4991: 006e931c 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4992: 0091fc0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4993: 0070caac 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4994: 008cacd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4990: 00ae9e9c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4991: 006e946c 2460 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4992: 0091fd5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4993: 0070cbfc 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4994: 008cae20 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4995: 00dc6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4996: 006e5f78 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4996: 006e60c8 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4997: 005dcd70 240 FUNC GLOBAL DEFAULT 12 riscv_cpu_update_mip │ │ │ │ 4998: 00dc6446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4999: 0025d350 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5000: 00d8eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5001: 007c413c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5001: 007c428c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5002: 003e1ebc 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5003: 00940458 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5003: 009405a8 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5004: 00d99174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5005: 00d93404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5006: 00dc7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5007: 00dc6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ 5008: 00cf13cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_d │ │ │ │ - 5009: 007000c8 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5009: 00700218 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5010: 00dc6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5011: 006e6b4c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5011: 006e6c9c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5012: 00cf14d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_h │ │ │ │ 5013: 00514100 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5014: 00dc72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5015: 00821560 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5015: 008216b0 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5016: 00d8da24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5017: 00dc6054 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5018: 006e6c8c 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5019: 00902a40 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5018: 006e6ddc 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5019: 00902b90 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5020: 00d8ca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5021: 0095a0c8 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5021: 0095a218 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5022: 004a0be0 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5023: 00dc6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5024: 00dc7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5025: 002fe27c 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5026: 00d904e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5027: 00d8dc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5028: 00d8cbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5029: 008cb068 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5030: 008282b4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5029: 008cb1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5030: 00828404 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5031: 00dc709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5032: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5033: 005d28e0 272 FUNC GLOBAL DEFAULT 12 riscv_iommu_pci_setup_iommu │ │ │ │ 5034: 00dc6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ 5035: 00cf1450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1up_vf_w │ │ │ │ - 5036: 008c9e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5037: 00b98b98 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5038: 00906fd0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5036: 008c9fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5037: 00b98ce8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5038: 00907120 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5039: 00dc6d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5040: 00d8de54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5041: 0071deec 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5042: 00789e60 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 5043: 009969ec 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5044: 008d1be0 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5041: 0071e03c 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5042: 00789fb0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5043: 00996b3c 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5044: 008d1d30 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5045: 00dc699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5046: 00dc8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5047: 00dc82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5048: 00dc84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5049: 00c7c358 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5050: 00dc6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5051: 00d9c758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5052: 008c95d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5052: 008c9720 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5053: 002b4154 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ 5054: 00267c28 104 FUNC GLOBAL DEFAULT 12 decode_xtheadba │ │ │ │ - 5055: 00968390 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5055: 009684e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5056: 00267c90 272 FUNC GLOBAL DEFAULT 12 decode_xtheadbb │ │ │ │ 5057: 002af574 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5058: 006399e8 264 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_b │ │ │ │ 5059: 002888b4 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5060: 0033e8e0 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5061: 00639cf8 324 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_d │ │ │ │ - 5062: 008c58c4 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5062: 008c5a14 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ 5063: 00d0492c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_hu │ │ │ │ - 5064: 009ccbd8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5064: 009ccd28 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5065: 00493f3c 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5066: 0082850c 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5066: 0082865c 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5067: 00639af0 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_h │ │ │ │ 5068: 002cf400 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5069: 00dc85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5070: 002bcfe0 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5071: 00715ff0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5071: 00716140 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5072: 00d8c8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5073: 009424ac 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5073: 009425fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5074: 002b3e5c 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5075: 00dc7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5076: 008ccc54 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5076: 008ccda4 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5077: 00d93eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5078: 00d99c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5079: 0051d9cc 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5080: 00d9980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5081: 00d924d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5082: 00267da0 100 FUNC GLOBAL DEFAULT 12 decode_xtheadbs │ │ │ │ 5083: 00dc6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5084: 00dc7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5085: 00dc70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5086: 00dc7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5087: 00dc7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5088: 00d96d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5089: 00d8cf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5090: 00918c3c 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5090: 00918d8c 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5091: 00dc78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5092: 00dc6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5093: 009193dc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5093: 0091952c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5094: 00639bf4 260 FUNC GLOBAL DEFAULT 12 helper_vredminu_vs_w │ │ │ │ 5095: 00d8f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5096: 00ba577c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5097: 00994e2c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5096: 00ba58cc 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5097: 00994f7c 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5098: 0029d560 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5099: 00d9dc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5100: 008d19ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5100: 008d1afc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5101: 00dc6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5102: 00328f30 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5103: 008d60e4 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5103: 008d6234 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5104: 00d9bf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5105: 009a90f4 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5106: 009448a8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5107: 0077dd90 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5105: 009a9244 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5106: 009449f8 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5107: 0077dee0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5108: 00d8b50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5109: 009a99c4 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5109: 009a9b14 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5110: 00d97950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5111: 00382c94 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5112: 009a9a7c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5112: 009a9bcc 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5113: 00d8da34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5114: 004eebb8 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5115: 00928838 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5116: 006f688c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5115: 00928988 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5116: 006f69dc 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5117: 00dc7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5118: 00913f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5118: 00914078 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5119: 00d93574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5120: 00dc8bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5121: 00285a1c 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5122: 00d956e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5123: 002b9600 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5124: 00985160 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5124: 009852b0 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5125: 00d987bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5126: 00d948e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5127: 00814334 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5127: 00814484 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5128: 00dc8aa8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5129: 00931508 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5129: 00931658 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5130: 00d9978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5131: 002ae850 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5132: 008e06a4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5133: 009991e4 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5134: 008c00d8 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5132: 008e07f4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5133: 00999334 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5134: 008c0228 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5135: 0062139c 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_h │ │ │ │ 5136: 00d00de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_wu │ │ │ │ 5137: 00d95ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5138: 007f42d0 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5138: 007f4420 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5139: 00da349c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5140: 00d95ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5141: 00dc6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5142: 00d8be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5143: 00d8ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5144: 00d9b5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5145: 00706cf8 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5145: 00706e48 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5146: 00dc6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5147: 0096a8fc 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5147: 0096aa4c 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5148: 00ce9914 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_d │ │ │ │ 5149: 00dc68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5150: 00c7e9c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5151: 0099e51c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5151: 0099e66c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5152: 00dc75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5153: 00d96860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5154: 00d98f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5155: 00614814 624 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_b │ │ │ │ - 5156: 0078059c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5156: 007806ec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5157: 00d9bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5158: 00ce9a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_h │ │ │ │ 5159: 00614f64 592 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_d │ │ │ │ 5160: 00621564 472 FUNC GLOBAL DEFAULT 12 helper_vfwsub_vv_w │ │ │ │ 5161: 00614a84 628 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_h │ │ │ │ - 5162: 0096ad88 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5162: 0096aed8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5163: 00d90744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5164: 00d9e01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5165: 00418370 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5166: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5167: 00d8f850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5168: 008fd628 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5168: 008fd778 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5169: 00dc8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5170: 00dc61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5171: 00d9f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5172: 0041ddec 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5173: 00521f6c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5174: 00dc65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5175: 00d93604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5176: 008266b0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5177: 00990a64 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5176: 00826800 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5177: 00990bb4 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5178: 00ce9998 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsub_vv_w │ │ │ │ 5179: 00d97740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5180: 00330d20 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5181: 00614cf8 620 FUNC GLOBAL DEFAULT 12 helper_vmsltu_vx_w │ │ │ │ 5182: 00d9e0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5183: 00dc72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5184: 0073f5fc 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5184: 0073f74c 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5185: 00d96dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5186: 00d97a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5187: 00cf60a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_h │ │ │ │ 5188: 00dc82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5189: 0073359c 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5190: 00913e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5189: 007336ec 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5190: 00913fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5191: 00d9a76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5192: 00dc7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5193: 00d95090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5194: 007979d8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5194: 00797b28 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5195: 002c7f3c 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5196: 002f89c8 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5197: 002998f0 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5198: 00dc6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5199: 003e5fac 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5200: 00da1870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5201: 007804b4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5201: 00780604 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5202: 00dc7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5203: 0092805c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5204: 009159d4 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5205: 008cb0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5203: 009281ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5204: 00915b24 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5205: 008cb214 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5206: 002ff570 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ 5207: 00cf0664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_b │ │ │ │ - 5208: 008abaa0 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5208: 008abbf0 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5209: 00dc62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5210: 00dc7c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5211: 00d8af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5212: 00dc7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5213: 00824df0 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5213: 00824f40 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5214: 00cf04d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_d │ │ │ │ 5215: 00d9fa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5216: 00cf601c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_vv_w │ │ │ │ 5217: 00d91e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5218: 00dc693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5219: 009bce50 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5220: 0075070c 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5219: 009bcfa0 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5220: 0075085c 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5221: 00cf05e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_h │ │ │ │ 5222: 00dc7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5223: 008d0ec8 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5223: 008d1018 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5224: 00dc6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5225: 00d8c93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5226: 00d93834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5227: 00dc6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5228: 00dc840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5229: 009af190 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5229: 009af2e0 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5230: 00d92198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5231: 00dc6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5232: 0029f868 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5233: 00dc7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5234: 00d935b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5235: 00cf055c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsltu_vx_w │ │ │ │ - 5236: 0090e60c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5236: 0090e75c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5237: 00d92158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5238: 003bbfb4 836 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5239: 007052a8 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5239: 007053f8 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5240: 00dc84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5241: 0094fecc 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5241: 0095001c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5242: 00c7e9bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5243: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5244: 007e7614 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5245: 008138e0 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5246: 00781f8c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5247: 007090d0 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5244: 007e7764 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5245: 00813a30 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5246: 007820dc 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5247: 00709220 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5248: 0029a580 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5249: 00d920e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5250: 00d9dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5251: 00d8e424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5252: 00dc7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5253: 003ad970 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5254: 008dbbd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5254: 008dbd20 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5255: 00cf3afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_b │ │ │ │ 5256: 00dc84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5257: 00d95be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5258: 00dc66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5259: 00cf3970 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_d │ │ │ │ 5260: 00dc7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5261: 00dc857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5262: 008ca03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5262: 008ca18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5263: 00d979c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5264: 00dc6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5265: 00d9d69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ 5266: 00cf3a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_h │ │ │ │ - 5267: 00981460 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5267: 009815b0 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ 5268: 00cfc424 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_d │ │ │ │ - 5269: 006e4d54 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5270: 00904ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5269: 006e4ea4 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5270: 00905044 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5271: 005dd340 380 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_mode │ │ │ │ 5272: 00303fec 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5273: 002a1b10 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5274: 00cfc52c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_h │ │ │ │ 5275: 00dc6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5276: 00dc72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5277: 008cb8ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5277: 008cb9fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5278: 00d94994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5279: 009ba994 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5279: 009baae4 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5280: 00299fb4 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5281: 00641c48 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf8_d │ │ │ │ 5282: 00cf39f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vv_w │ │ │ │ 5283: 00dc6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5284: 0091e770 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5285: 0078bb50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5286: 009a0fbc 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5287: 008c8040 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5288: 0098fa0c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5289: 008cd8e4 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5290: 0085664c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5284: 0091e8c0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5285: 0078bca0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5286: 009a110c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5287: 008c8190 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5288: 0098fb5c 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5289: 008cda34 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5290: 0085679c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5291: 00dc7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5292: 004ed448 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5293: 00cfc4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vf_w │ │ │ │ 5294: 00505c3c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5295: 00dc66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5296: 007499d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5297: 0078541c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5296: 00749b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5297: 0078556c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5298: 00dc83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5299: 00d9dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5300: 00d8eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5301: 00c7e920 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5302: 00555558 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5303: 00d8f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5304: 008cdc74 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5304: 008cddc4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5305: 00dc7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5306: 00d94f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5307: 003dd33c 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5308: 009b9524 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5309: 009968ec 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5308: 009b9674 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5309: 00996a3c 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5310: 0033b6e4 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5311: 00c81fa4 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5312: 00dc7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5313: 00d9bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5314: 00607774 104 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs16 │ │ │ │ 5315: 00dc668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5316: 007f7310 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5316: 007f7460 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5317: 00cecb9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnand_mm │ │ │ │ 5318: 00d907e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5319: 00dc69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ 5320: 00cfd4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_b │ │ │ │ - 5321: 0093195c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5321: 00931aac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5322: 00d9bf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5323: 00da08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5324: 00cfd318 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_d │ │ │ │ 5325: 00d9d28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5326: 00d97b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5327: 002ec74c 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5328: 0081379c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5328: 008138ec 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5329: 00cfd420 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_h │ │ │ │ 5330: 00dc73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ICVEC_WRITE_DSTATE │ │ │ │ 5331: 00d94784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5332: 00d9ebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5333: 00d9ceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5334: 0027ee8c 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5335: 00d8efb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5336: 003a9200 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5337: 008f84bc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5337: 008f860c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5338: 00564ec8 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5339: 00d8f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5340: 00785374 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5341: 00928978 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5340: 007854c4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5341: 00928ac8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5342: 006196e0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_b │ │ │ │ 5343: 00dc634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5344: 00619800 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_d │ │ │ │ 5345: 002a6220 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5346: 0094e2fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5346: 0094e44c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5347: 00cfd39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdiv_vx_w │ │ │ │ 5348: 005ab368 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5349: 004cb8a8 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5350: 00d938c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ 5351: 00619740 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_h │ │ │ │ - 5352: 0077e574 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5352: 0077e6c4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5353: 00d9d83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5354: 0025e2e0 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5355: 00939a70 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5356: 00702b48 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5355: 00939bc0 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5356: 00702c98 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5357: 00d99fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5358: 00dc6015 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5359: 00ce4a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs16 │ │ │ │ - 5360: 0090f4c4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5360: 0090f614 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5361: 002a6d94 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5362: 007ecd00 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5362: 007ece50 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5363: 002abf34 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5364: 002bab94 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5365: 00d98a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5366: 00808ff0 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5366: 00809140 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5367: 00d9c3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5368: 0025ec58 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5369: 00dc6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5370: 00dc7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5371: 006197a0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhu_vx_w │ │ │ │ 5372: 00d9bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5373: 00943fe8 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5373: 00944138 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5374: 00dc7d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5375: 00dc63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5376: 00dc673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5377: 00d8e704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5378: 005dc774 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_fp_enabled │ │ │ │ 5379: 003abd04 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5380: 00715f38 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5380: 00716088 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5381: 00d97bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5382: 00c7e9a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5383: 00dc7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5384: 0097bdb4 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5384: 0097bf04 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5385: 00da144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5386: 00dc8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5387: 00dc6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5388: 00dc6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5389: 007dbcdc 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5389: 007dbe2c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5390: 00cfdad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_b │ │ │ │ 5391: 00635650 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_d │ │ │ │ 5392: 00cfd948 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_d │ │ │ │ 5393: 00d9bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5394: 008d7488 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5394: 008d75d8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5395: 0058e460 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5396: 00d8b1d0 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5397: 00da0f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5398: 0095c630 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5398: 0095c780 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5399: 004f8f44 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5400: 0032d9dc 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5401: 00d952a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5402: 008d6318 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5402: 008d6468 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5403: 00635348 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_h │ │ │ │ 5404: 00cfda50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_h │ │ │ │ - 5405: 0098a1ac 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5405: 0098a2fc 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5406: 00dc6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5407: 005545a0 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5408: 006077dc 100 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs32 │ │ │ │ - 5409: 00741f60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5410: 00b2c180 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5411: 00961f8c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5412: 008dbe04 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5409: 007420b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5410: 00b2c2d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5411: 009620dc 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5412: 008dbf54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5413: 00d93f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5414: 009ac0cc 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5414: 009ac21c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5415: 00316fd0 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5416: 00b2c178 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5416: 00b2c2c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ 5417: 005e8474 828 FUNC GLOBAL DEFAULT 12 riscv_csrrw_i128 │ │ │ │ - 5418: 00992ca4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5418: 00992df4 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5419: 00da0ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5420: 00d95e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5421: 00cfd9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhu_vx_w │ │ │ │ 5422: 006354dc 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_xu_f_v_w │ │ │ │ 5423: 00cf2764 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_b │ │ │ │ 5424: 00d99b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5425: 008d1210 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5425: 008d1360 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ 5426: 00cf25d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_d │ │ │ │ - 5427: 00b2c170 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5427: 00b2c2c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5428: 00dc7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5429: 00305b04 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5430: 007bc2b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5430: 007bc400 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5431: 00dc7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5432: 0029a8a0 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5433: 00cf26e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_h │ │ │ │ 5434: 00dc8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5435: 0087069c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5435: 008707ec 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5436: 0058049c 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5437: 005ab310 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5438: 00d924f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5439: 00d8cec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5440: 00dc6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5441: 0090db08 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5442: 0096a748 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5443: 0096731c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5441: 0090dc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5442: 0096a898 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5443: 0096746c 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5444: 00dc7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5445: 00d90374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5446: 0075f75c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5447: 007afd2c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5446: 0075f8ac 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5447: 007afe7c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5448: 00d9b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5449: 00d8b29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5450: 00d983b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5451: 003380c0 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5452: 00d8a2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5453: 00dc8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5454: 0029ea10 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5455: 00918f84 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5455: 009190d4 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5456: 00dc81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ 5457: 005bc6e8 188 FUNC GLOBAL DEFAULT 12 riscv_socket_last_hartid │ │ │ │ - 5458: 00861b84 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5459: 0073a290 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5458: 00861cd4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5459: 0073a3e0 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5460: 00cf265c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vasubu_vx_w │ │ │ │ 5461: 00ce49ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs32 │ │ │ │ 5462: 00cba204 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5463: 009411a4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5463: 009412f4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5464: 00cba274 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5465: 00dc5ffe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5466: 00cba304 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5467: 00d972a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5468: 00d941f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5469: 00619860 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_b │ │ │ │ - 5470: 007d949c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5470: 007d95ec 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5471: 00619980 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_d │ │ │ │ 5472: 00dc7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5473: 00dc7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5474: 00d8f640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5475: 00dc8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5476: 008ca658 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5477: 00749580 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5476: 008ca7a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5477: 007496d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5478: 00d8c9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5479: 006198c0 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_h │ │ │ │ 5480: 00d9e0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5481: 00716000 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5481: 00716150 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5482: 00dc798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5483: 003042a0 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5484: 00dc5ff6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5485: 00d9d79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5486: 00510ec8 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5487: 007e3e10 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5487: 007e3f60 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5488: 00dc6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5489: 0070d6f4 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5489: 0070d844 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5490: 00d96c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5491: 00da1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5492: 00d8fd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5493: 00741740 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5493: 00741890 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5494: 00619920 96 FUNC GLOBAL DEFAULT 12 helper_vmulhsu_vx_w │ │ │ │ - 5495: 008677bc 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5495: 0086790c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5496: 00d955f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5497: 00d9fea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5498: 00782a9c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5499: 009c12bc 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5498: 00782bec 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5499: 009c140c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5500: 00d8f780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5501: 009bb868 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5501: 009bb9b8 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5502: 005ea124 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_d │ │ │ │ 5503: 00dc7fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5504: 002a9fb0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5505: 00d9c628 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5506: 00642d18 184 FUNC GLOBAL DEFAULT 12 helper_zip │ │ │ │ 5507: 00d93444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5508: 00d98de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5509: 00d84900 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ 5510: 005eae0c 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_h │ │ │ │ - 5511: 00942d5c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5512: 0073f3a0 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5513: 008af2ac 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5511: 00942eac 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5512: 0073f4f0 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5513: 008af3fc 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5514: 00d9b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5515: 0075e130 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5515: 0075e280 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5516: 00da2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5517: 003dd254 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5518: 008cbad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5519: 0086b284 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5518: 008cbc24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5519: 0086b3d4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5520: 00da02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5521: 00d93bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ 5522: 005e9a1c 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_l_s │ │ │ │ - 5523: 0091b9e4 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5524: 00826c98 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5523: 0091bb34 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5524: 00826de8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5525: 00dc7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5526: 00dc7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5527: 00d899e8 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5528: 00da3954 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5529: 00dc7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5530: 00dc656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5531: 0073f73c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5531: 0073f88c 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5532: 00d8daa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5533: 00d98484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5534: 00d8e594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5535: 00d8a7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5536: 00d94b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5537: 008e4cbc 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5537: 008e4e0c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5538: 00d94b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5539: 0071772c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5539: 0071787c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5540: 00dc6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5541: 00dc6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5542: 00dc6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5543: 00999cdc 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5543: 00999e2c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5544: 00dc742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5545: 0074edd8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5546: 0095f84c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5547: 0072b5a0 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5545: 0074ef28 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5546: 0095f99c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5547: 0072b6f0 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5548: 00d95d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5549: 0096be6c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5549: 0096bfbc 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5550: 00607840 116 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs64 │ │ │ │ 5551: 00dc83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5552: 009b14b0 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5552: 009b1600 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5553: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5554: 005b0c9c 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5555: 00d97530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5556: 008dc7e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5556: 008dc934 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5557: 00d958e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5558: 00d9fb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5559: 007f6e28 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5560: 009b3be4 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5559: 007f6f78 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5560: 009b3d34 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5561: 00d94544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5562: 002a73a0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5563: 00dc6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5564: 00d94414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5565: 00cef7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_b │ │ │ │ 5566: 00dc6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5567: 00dc73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5568: 00d97250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5569: 00538a44 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5570: 00cef668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_d │ │ │ │ 5571: 002b2694 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5572: 0076c598 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5572: 0076c6e8 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5573: 00da1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5574: 0055e324 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5575: 0094d008 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5576: 009135d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5575: 0094d158 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5576: 00913720 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5577: 00dc6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5578: 00dc712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5579: 009c0ad8 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5579: 009c0c28 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5580: 00d8d740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5581: 00dc737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5582: 002f7aa8 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5583: 009902b4 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5583: 00990404 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5584: 00cef770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_h │ │ │ │ - 5585: 009406a0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5585: 009407f0 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5586: 00c81790 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5587: 00dc6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5588: 007bdbdc 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5589: 007ea5d4 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5588: 007bdd2c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5589: 007ea724 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5590: 00dc6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5591: 00dc791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5592: 00d984b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 5593: 00d8ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5594: 00da0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5595: 0054f22c 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5596: 00dc8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5597: 00631970 596 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_d │ │ │ │ 5598: 005b1aac 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5599: 00dc77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5600: 008cbec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5600: 008cc018 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5601: 002aa05c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5602: 00631460 652 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_h │ │ │ │ 5603: 0054eb90 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5604: 00ce4928 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs64 │ │ │ │ 5605: 00cef6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminu_vx_w │ │ │ │ 5606: 00dc8674 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5607: 00dc64a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5608: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5609: 007b4700 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5609: 007b4850 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5610: 00dc847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5611: 00d8d5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5612: 0090f268 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5612: 0090f3b8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5613: 00d8a418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5614: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5615: 009cb098 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5615: 009cb1e8 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5616: 00dc7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5617: 0081a9d8 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5617: 0081ab28 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5618: 006316ec 644 FUNC GLOBAL DEFAULT 12 helper_vmfne_vf_w │ │ │ │ 5619: 00dc793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5620: 009d1bd8 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5620: 009d1d28 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5621: 00dc628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5622: 008b0588 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5623: 009837ec 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5622: 008b06d8 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5623: 0098393c 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5624: 00dc779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5625: 00d8f384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5626: 0082174c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5626: 0082189c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5627: 0058e078 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5628: 00da1ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5629: 00cbc040 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5630: 00d9bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5631: 00d8d690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5632: 009b6954 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5633: 009c3ee0 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5632: 009b6aa4 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5633: 009c4030 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5634: 00dc744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5635: 00dc7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5636: 00dc85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5637: 008e9c64 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5637: 008e9db4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5638: 00d8b4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5639: 00d8aeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5640: 007d28e0 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5640: 007d2a30 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5641: 00c6bf50 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5642: 002ba2d4 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5643: 008bf480 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5643: 008bf5d0 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5644: 00dc679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5645: 00dc6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5646: 00d98e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ 5647: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5648: 00dc68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5649: 00dc8b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5650: 00373264 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5651: 0095efa0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5651: 0095f0f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5652: 0029069c 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5653: 00d8a850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5654: 009c8af0 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5654: 009c8c40 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5655: 00dc76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5656: 0060d938 424 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_b │ │ │ │ - 5657: 00734098 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5657: 007341e8 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5658: 00dc6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5659: 0060ddb8 484 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_d │ │ │ │ 5660: 00d96f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5661: 00d95690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5662: 00d9cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5663: 00d99b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5664: 008f75fc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5664: 008f774c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5665: 0060dae0 372 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_h │ │ │ │ 5666: 005ab710 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5667: 00dc8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5668: 00d9c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5669: 0040e424 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5670: 009333e0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5670: 00933530 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5671: 00596580 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5672: 0096b964 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ - 5673: 006a8198 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ + 5672: 0096bab4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5673: 006a82e8 688 FUNC GLOBAL DEFAULT 12 helper_vsm4k_vi │ │ │ │ 5674: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5675: 00d9b984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5676: 00dc78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5677: 00d93e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5678: 00328d40 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5679: 008dd77c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5679: 008dd8cc 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5680: 00d93db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5681: 006062c0 804 FUNC GLOBAL DEFAULT 12 helper_vl8re64_v │ │ │ │ 5682: 00dc8b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5683: 0060dc54 356 FUNC GLOBAL DEFAULT 12 helper_vsll_vx_w │ │ │ │ 5684: 00d93774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5685: 00dc6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5686: 0063b834 332 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_d │ │ │ │ 5687: 002e4358 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5688: 00dc6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5689: 009bf09c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5689: 009bf1ec 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5690: 00dc7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5691: 00dc80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5692: 00dc7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5693: 0063b5ec 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_h │ │ │ │ 5694: 00dc8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5695: 00918bcc 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5696: 00944764 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5695: 00918d1c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5696: 009448b4 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5697: 00500800 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5698: 00d8c550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5699: 008fc970 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5699: 008fcac0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5700: 003ad664 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5701: 00966d04 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5701: 00966e54 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5702: 00d98324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5703: 00d93a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5704: 00dc7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5705: 00601e40 660 FUNC GLOBAL DEFAULT 12 helper_vsxei16_64_v │ │ │ │ 5706: 00d921c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5707: 00dc74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5708: 009401e4 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5708: 00940334 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5709: 00d96aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5710: 00dc7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5711: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5712: 009917e4 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5712: 00991934 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5713: 00dc761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5714: 00b98b54 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5714: 00b98ca4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5715: 00dc70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5716: 0063b710 292 FUNC GLOBAL DEFAULT 12 helper_vfredusum_vs_w │ │ │ │ 5717: 00d8ea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5718: 007f2310 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5718: 007f2460 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5719: 00d9c3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5720: 007a28a4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5720: 007a29f4 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5721: 00dc8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5722: 002924e4 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5723: 008fb050 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5723: 008fb1a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5724: 0041f050 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5725: 00d90a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5726: 00d98464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 5727: 00dc7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5728: 00dc62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5729: 00d99f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5730: 00dc775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5731: 00953278 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5731: 009533c8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5732: 00cfb638 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_d │ │ │ │ 5733: 00d9ecf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5734: 00dc76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5735: 00dc8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5736: 00d8d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5737: 00393470 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5738: 009332a4 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5739: 0075a5a4 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5738: 009333f4 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5739: 0075a6f4 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5740: 00cfb740 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_h │ │ │ │ 5741: 005af214 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5742: 00dc6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5743: 00d98a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5744: 0049f894 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5745: 00da08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5746: 00d98394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ 5747: 002aa10c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5748: 004d7bd8 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5749: 009570c0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5750: 0079ab84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5749: 00957210 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5750: 0079acd4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5751: 00d9e67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5752: 0075ceec 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5753: 0091abd8 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5752: 0075d03c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5753: 0091ad28 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5754: 00dc6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5755: 009496c4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5756: 0094d2f0 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5757: 009caf38 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5755: 00949814 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5756: 0094d440 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5757: 009cb088 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5758: 00d90db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5759: 00543c38 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5760: 00dc7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 5761: 00d8e874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ 5762: 00cfb6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrdiv_vf_w │ │ │ │ - 5763: 00816764 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5763: 008168b4 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5764: 005ad1f0 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5765: 00925034 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5765: 00925184 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5766: 002ac238 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5767: 007c40b8 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5767: 007c4208 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5768: 00dc7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5769: 0063ab28 252 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_b │ │ │ │ 5770: 00dc75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5771: 00dc64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5772: 005006f0 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5773: 0063ae34 320 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_d │ │ │ │ 5774: 00d049b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlvx_wu │ │ │ │ 5775: 0063ac24 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_h │ │ │ │ 5776: 00cec14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_b │ │ │ │ 5777: 00d987cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5778: 00cebfc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_d │ │ │ │ - 5779: 00986ae4 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5780: 008e6b4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5779: 00986c34 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5780: 008e6c9c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5781: 005b0588 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5782: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ 5783: 00cec0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_h │ │ │ │ - 5784: 00993984 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5784: 00993ad4 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5785: 00dc7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5786: 007e5018 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5787: 00941dc8 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5786: 007e5168 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5787: 00941f18 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5788: 0059158c 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5789: 00d95410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5790: 00dc7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5791: 009105a0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5792: 006e6348 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5793: 00798918 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5791: 009106f0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5792: 006e6498 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5793: 00798a68 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5794: 00dc7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5795: 00d9b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5796: 0061ae20 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_b │ │ │ │ 5797: 00d8e5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5798: 0063ad2c 264 FUNC GLOBAL DEFAULT 12 helper_vredxor_vs_w │ │ │ │ 5799: 00dc83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5800: 00dc6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5808,470 +5808,470 @@ │ │ │ │ 5804: 00dc713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 5805: 0041644c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5806: 00dc7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5807: 004fc708 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5808: 00d9edf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5809: 0055b570 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5810: 00d8ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5811: 00776f48 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5811: 00777098 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5812: 00dc83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5813: 00cbf3f8 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5814: 00cec044 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vv_w │ │ │ │ 5815: 00dc83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ 5816: 0061ae80 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_h │ │ │ │ - 5817: 0072b288 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5818: 00721c10 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5817: 0072b3d8 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5818: 00721d60 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5819: 0056877c 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5820: 00798bb0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5820: 00798d00 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5821: 00d918c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5822: 006025d4 664 FUNC GLOBAL DEFAULT 12 helper_vsxei32_32_v │ │ │ │ 5823: 00dc8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5824: 00dc7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5825: 00757b40 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 5826: 00798d64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5825: 00757c90 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5826: 00798eb4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5827: 0029ea4c 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5828: 00d913c4 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5829: 0041ea28 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5830: 00591678 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5831: 00824df4 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5831: 00824f44 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5832: 00dc766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5833: 00d9c708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 5834: 00716344 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5834: 00716494 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5835: 00dc7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5836: 00964960 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5836: 00964ab0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5837: 0061aee0 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vv_w │ │ │ │ 5838: 00d9899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5839: 002b96d8 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5840: 003403f4 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5841: 002c07a8 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5842: 00dc7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 5843: 0086b578 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5843: 0086b6c8 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5844: 00570e70 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5845: 00dc72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5846: 00dc7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 5847: 0062eae4 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_d │ │ │ │ - 5848: 0094a2d0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5848: 0094a420 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5849: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5850: 0095449c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5850: 009545ec 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5851: 00d94344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5852: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5853: 008fd020 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5854: 007dddb4 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5853: 008fd170 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5854: 007ddf04 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5855: 0062e7dc 396 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_h │ │ │ │ 5856: 00dc7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5857: 00dc72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5858: 00d9f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5859: 00da02a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5860: 00824c78 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5861: 0098a520 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5860: 00824dc8 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5861: 0098a670 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5862: 00dc79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5863: 002bcd78 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5864: 00db5348 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5865: 00d9a88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5866: 00d9c3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5867: 00d8b49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5868: 00758b64 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5868: 00758cb4 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5869: 00dc6050 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ 5870: 00ce82e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_b │ │ │ │ - 5871: 0099b004 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5871: 0099b154 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5872: 002fd400 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5873: 00ce815c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_d │ │ │ │ - 5874: 007d8534 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5874: 007d8684 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5875: 002b12a0 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5876: 00933584 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5876: 009336d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5877: 0061d040 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_b │ │ │ │ 5878: 00ce8264 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_h │ │ │ │ 5879: 00da06e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5880: 0061d160 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_d │ │ │ │ 5881: 00dc6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5882: 0062e968 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vf_w │ │ │ │ 5883: 00dc725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5884: 00dc80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5885: 00dc6013 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5886: 005081d4 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ 5887: 0061d0a0 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_h │ │ │ │ - 5888: 006d5048 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5888: 006d5198 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5889: 002a57f8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5890: 0032b348 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5891: 00d9ee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5892: 00dc62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5893: 00d9ee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5894: 00d8dce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5895: 00dc7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5896: 009c1c50 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5897: 009921f0 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5898: 0099aa98 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5896: 009c1da0 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5897: 00992340 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5898: 0099abe8 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5899: 00dc6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5900: 00d8e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5901: 008e86a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 5902: 0072d7f4 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 5901: 008e87f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5902: 0072d944 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5903: 00dc7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5904: 00d9a87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5905: 00ce81e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vvm_w │ │ │ │ - 5906: 00812a1c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5906: 00812b6c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5907: 0061d100 96 FUNC GLOBAL DEFAULT 12 helper_vsaddu_vx_w │ │ │ │ - 5908: 009683ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5908: 0096853c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5909: 00dc6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5910: 00d9dd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5911: 00d925e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5912: 00dc7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5913: 002a33a8 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5914: 009840c0 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5914: 00984210 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5915: 00d000fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esi │ │ │ │ 5916: 00dc5f50 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5917: 00dc717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5918: 00c7ec64 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5919: 0087052c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5920: 006e6474 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5921: 008753d0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5919: 0087067c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5920: 006e65c4 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5921: 00875520 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5922: 005ad8a8 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5923: 00dc7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5924: 005a534c 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5925: 00dc622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5926: 004ef070 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5927: 00dc711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5928: 002ba5c8 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5929: 0090f284 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5929: 0090f3d4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5930: 0061f0e0 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_b │ │ │ │ - 5931: 00747220 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5931: 00747370 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5932: 00495d14 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5933: 00dc7d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5934: 00ce3cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re16_v │ │ │ │ 5935: 003de76c 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5936: 00d95750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5937: 008bee14 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5937: 008bef64 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5938: 00c80af4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5939: 00dc8b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5940: 00dc76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5941: 0061f140 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_h │ │ │ │ 5942: 00377208 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5943: 003aa358 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5944: 00d91b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5945: 00dc6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5946: 002a3878 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5947: 00dbd908 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5948: 0055d4cc 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5949: 00d8d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5950: 00981680 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5950: 009817d0 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5951: 00d955b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5952: 006e9d80 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5952: 006e9ed0 1688 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5953: 00282a94 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5954: 00dc7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5955: 005a44e4 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5956: 00dc8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5957: 00dc83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5958: 00dc6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5959: 002ac508 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5960: 00908668 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5960: 009087b8 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5961: 002eac48 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5962: 00dc8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ 5963: 006164f8 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_b │ │ │ │ - 5964: 0080ae18 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5964: 0080af68 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5965: 00dc8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5966: 00616c4c 592 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_d │ │ │ │ 5967: 00300410 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5968: 0061f1a0 96 FUNC GLOBAL DEFAULT 12 helper_vnclip_wx_w │ │ │ │ 5969: 00d9f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5970: 00492a14 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5971: 0073dab8 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5972: 00820768 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5973: 008afdd8 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5971: 0073dc08 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5972: 008208b8 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5973: 008aff28 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5974: 0061676c 628 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_h │ │ │ │ 5975: 00308fb4 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5976: 008ca378 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5977: 008169f0 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5978: 0080855c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5976: 008ca4c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5977: 00816b40 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5978: 008086ac 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5979: 00dc74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5980: 00da2ad8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5981: 00d90e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5982: 00983390 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5982: 009834e0 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5983: 00d9d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5984: 00dc83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5985: 00d97ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5986: 00d973f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5987: 006169e0 620 FUNC GLOBAL DEFAULT 12 helper_vmsle_vx_w │ │ │ │ 5988: 00dc7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5989: 005232dc 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5990: 00dc758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5991: 00b83770 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5991: 00b838c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5992: 00627df0 460 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_d │ │ │ │ 5993: 00dc6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5994: 003a7bb8 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5995: 00d9bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5996: 00dc66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5997: 0079a944 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5997: 0079aa94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5998: 00dc7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 5999: 0047ec8c 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ 6000: 00627aa8 436 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_h │ │ │ │ - 6001: 0075e364 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6001: 0075e4b4 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6002: 00dc660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6003: 00d9a90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6004: 0073e450 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6004: 0073e5a0 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6005: 00dc803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6006: 00d8ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6007: 0025ce80 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6008: 00da0594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6009: 00826c34 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6009: 00826d84 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6010: 004fb938 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6011: 00d9e76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6012: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6013: 0055d7ac 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6014: 008fc750 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6014: 008fc8a0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6015: 00d9c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6016: 004fd168 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6017: 009ab670 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6017: 009ab7c0 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6018: 00627c5c 404 FUNC GLOBAL DEFAULT 12 helper_vfnmadd_vv_w │ │ │ │ 6019: 00dc7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6020: 00d92588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6021: 00cf47e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_b │ │ │ │ 6022: 00299788 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6023: 00dc7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6024: 00d8ef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6025: 00951cd4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6026: 00799e50 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6025: 00951e24 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6026: 00799fa0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6027: 00dc8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6028: 00dc6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6029: 00d8fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6030: 00d9b624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6031: 00d9c1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6032: 005a19ac 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6033: 00d97150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6034: 0096a3fc 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6034: 0096a54c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6035: 00da4048 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6036: 00da1280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6037: 0074ebbc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6037: 0074ed0c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6038: 00cf475c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_h │ │ │ │ 6039: 0055411c 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6040: 0090ba3c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6040: 0090bb8c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6041: 004634a0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6042: 00dc747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6043: 009385e8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6043: 00938738 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6044: 00dc80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6045: 00425708 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6046: 00dc6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6047: 008ca098 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6047: 008ca1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6048: 00586f3c 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6049: 009afbbc 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6050: 00779490 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6049: 009afd0c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6050: 007795e0 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6051: 00dc862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6052: 00dc8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6053: 00746e74 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6053: 00746fc4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6054: 00cf46d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wv_w │ │ │ │ 6055: 0056aad8 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6056: 008fe544 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6056: 008fe694 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6057: 00d91c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6058: 0076f7d8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6058: 0076f928 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6059: 00c7aae8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6060: 009b88a0 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6060: 009b89f0 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6061: 00dc6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6062: 00da016c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6063: 002abe50 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6064: 00d9c22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6065: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6066: 00d93ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6067: 009b09a4 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6067: 009b0af4 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6068: 00d97f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6069: 0075d338 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 6070: 008cdb2c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6069: 0075d488 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6070: 008cdc7c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6071: 00d8ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6072: 00c7b6a4 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6073: 00dc6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6074: 0074d464 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6074: 0074d5b4 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6075: 00d91254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6076: 00dc65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6077: 00752fe8 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6077: 00753138 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ 6078: 00dc73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_DSTATE │ │ │ │ - 6079: 007a0c00 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6079: 007a0d50 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6080: 00dc7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6081: 00dc62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6082: 0094f6e4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6082: 0094f834 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6083: 00dc6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6084: 0029e53c 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6085: 009b3890 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6086: 008c4dec 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6085: 009b39e0 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6086: 008c4f3c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6087: 0029b240 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6088: 00268be8 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6089: 00dc84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6090: 00dc801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6091: 007989c4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6091: 00798b14 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6092: 00d9c548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6093: 00d8d5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6094: 00dc77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6095: 005141c8 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6096: 00d9b9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6097: 00dc7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6098: 00dc7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6099: 009d5c60 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6099: 009d5db0 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6100: 00d8abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6101: 00da3850 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6102: 004fb588 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6103: 00dc626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6104: 006a7af8 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ + 6104: 006a7c48 1696 FUNC GLOBAL DEFAULT 12 helper_vgmul_vv │ │ │ │ 6105: 00d94a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6106: 008515cc 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6106: 0085171c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6107: 00dc61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6108: 008f4ad8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6108: 008f4c28 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6109: 00da17e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6110: 00798c10 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6110: 00798d60 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6111: 00dc7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6112: 00841a2c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6112: 00841b7c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6113: 00389a78 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6114: 00798da4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6114: 00798ef4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6115: 00dc77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6116: 00dc6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6117: 0077f144 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6117: 0077f294 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6118: 00d8ae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6119: 00cf7e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_b │ │ │ │ 6120: 00dc7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6121: 00d8eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6122: 00cf7c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_d │ │ │ │ - 6123: 00746198 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6123: 007462e8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6124: 006020d4 616 FUNC GLOBAL DEFAULT 12 helper_vsxei32_8_v │ │ │ │ 6125: 00d97970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ 6126: 00cf7d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_h │ │ │ │ - 6127: 00923dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6128: 008cade4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6127: 00923f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6128: 008caf34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6129: 00da0230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6130: 00dc7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6131: 008c0eb4 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6131: 008c1004 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6132: 00dc77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6133: 0091bd58 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6134: 008f61cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6133: 0091bea8 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6134: 008f631c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6135: 00dc6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6136: 00dc8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6137: 009668d8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6137: 00966a28 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6138: 00dc8b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6139: 002a5500 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6140: 002a4fd8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6141: 00dc8bc4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6142: 00d97d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6143: 00d9f49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6144: 00d95e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6145: 00dc6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6146: 00965ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6147: 00905988 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6148: 0085f870 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6146: 00966024 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6147: 00905ad8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6148: 0085f9c0 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6149: 00cf7cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vv_w │ │ │ │ 6150: 0063bbc8 332 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_d │ │ │ │ 6151: 00d95200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6152: 00dc84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6153: 00d94854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6154: 00d9884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6155: 00da16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6156: 008df534 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6156: 008df684 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6157: 00dc600c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6158: 00dc832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6159: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6160: 009249b4 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6160: 00924b04 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6161: 0063b980 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_h │ │ │ │ 6162: 0059163c 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6163: 00dc67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6164: 008cce00 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6164: 008ccf50 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6165: 00d97aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6166: 00dc6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6167: 00dc7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6168: 00330cc0 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6169: 00762d0c 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6169: 00762e5c 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6170: 00dc624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6171: 005ac15c 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6172: 00d8e3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6173: 00cec674 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vv │ │ │ │ 6174: 00ce5dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_8_v │ │ │ │ 6175: 00474600 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6176: 00d92078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6177: 00b98b70 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6178: 009cb0a4 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6177: 00b98cc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6178: 009cb1f4 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6179: 00cf2a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmulh_vx │ │ │ │ 6180: 00d9fe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6181: 00d9bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6182: 0063baa4 292 FUNC GLOBAL DEFAULT 12 helper_vfredosum_vs_w │ │ │ │ 6183: 005a85c0 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6184: 00c80b04 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6185: 005af39c 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6186: 0041af9c 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6187: 0071c34c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6188: 008fceb8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6187: 0071c49c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6188: 008fd008 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6189: 00dc6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6190: 00962e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6190: 00962f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6191: 00dc73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_DSTATE │ │ │ │ 6192: 00dc788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6193: 00d8bca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6194: 00d9fcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6195: 0034023c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6196: 008171f8 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6196: 00817348 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6197: 00d98014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6198: 00500900 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6199: 005816a8 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6200: 00d8c95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6201: 00dc6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6202: 005b47d8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6203: 007b342c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6203: 007b357c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6204: 00dc784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6205: 0055d96c 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6206: 00d9dcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6207: 005ed55c 120 FUNC GLOBAL DEFAULT 12 helper_ctr_clear │ │ │ │ 6208: 00dc83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6209: 009bdef4 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6210: 007f6fc0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6209: 009be044 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6210: 007f7110 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6211: 005144c8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6212: 008e4bac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6213: 007e9bac 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6212: 008e4cfc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6213: 007e9cfc 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6214: 00d956f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6215: 00dc6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6216: 0092d7bc 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6216: 0092d90c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6217: 00d8d520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6218: 00dc7818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6219: 004277b8 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6220: 00d989fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ - 6221: 007b0ee4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6222: 007d1e60 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6223: 00744ac0 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6221: 007b1034 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6222: 007d1fb0 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6223: 00744c10 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6224: 005abedc 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6225: 009d9e30 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6225: 009d9f80 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6226: 00dc5fb0 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6227: 008c34c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6227: 008c3618 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6228: 00dc6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6229: 00dc6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6230: 00998698 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6230: 009987e8 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6231: 00dc69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6232: 00dc7918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6233: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6234: 00dc8808 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6235: 0059135c 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6236: 00dc653c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6237: 004d749c 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6238: 00d93204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6239: 00d9c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6240: 00298278 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6241: 00dc76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6242: 00d96d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6243: 006cbffc 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6243: 006cc14c 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6244: 00bd1218 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6245: 00d9de4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 6246: 007da99c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6246: 007daaec 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6247: 00dc6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6248: 00d8ea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6249: 002695c8 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6250: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6251: 00d908d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6252: 00dc7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6253: 00dc6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6254: 00dc6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6255: 00793a58 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6255: 00793ba8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6256: 00d97300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6257: 00d8af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6258: 00389578 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6259: 00d8e614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6260: 006044f0 808 FUNC GLOBAL DEFAULT 12 helper_vl2re16_v │ │ │ │ 6261: 00d97dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6262: 0078401c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6262: 0078416c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6263: 00492d38 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6264: 005aed5c 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6265: 0033bd7c 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6266: 008e93b4 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6266: 008e9504 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6267: 00d970c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6268: 002fc45c 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6269: 00d9b764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6270: 00d8c5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6271: 002fc4dc 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6272: 00d8b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6273: 002fc56c 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6280,65 +6280,65 @@ │ │ │ │ 6276: 0051aec8 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6277: 00dc60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6278: 00dc6c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6279: 002fc770 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6280: 002fc834 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6281: 00dc68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6282: 00dc7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6283: 0098d180 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6284: 007f53f4 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6283: 0098d2d0 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6284: 007f5544 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6285: 0042d4bc 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6286: 00546640 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6287: 00da1060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6288: 00d9ecc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6289: 008cf894 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6289: 008cf9e4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6290: 00dc7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6291: 00dc63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6292: 00d92998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6293: 0060ccb4 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_b │ │ │ │ 6294: 00d8f990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6295: 00d845b4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6296: 005824d4 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6297: 0076c318 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6297: 0076c468 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6298: 00da0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6299: 0060d144 432 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_d │ │ │ │ 6300: 00d8d0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6301: 0030fce8 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6302: 00d8e414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6303: 0029d058 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6304: 009cd2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6304: 009cd400 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6305: 00d93194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6306: 00da00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6307: 0099b75c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6308: 00941c88 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6307: 0099b8ac 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6308: 00941dd8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6309: 0060ce40 396 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_h │ │ │ │ 6310: 00d8f8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6311: 00912cd8 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6311: 00912e28 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6312: 00d9d49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6313: 00d9a98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6314: 009701e0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6315: 007c6e24 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6316: 008cfef0 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6314: 00970330 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6315: 007c6f74 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6316: 008d0040 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6317: 00d968e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6318: 00dc8bc6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6319: 0076f6ac 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6319: 0076f7fc 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6320: 00d96920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6321: 008bd324 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6321: 008bd474 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6322: 00dc7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6323: 00ce1304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_h │ │ │ │ - 6324: 008e2dd4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6324: 008e2f24 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6325: 00d90a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6326: 00dc7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6327: 00382b60 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6328: 008de418 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6328: 008de568 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6329: 0060cfcc 376 FUNC GLOBAL DEFAULT 12 helper_vsrl_vv_w │ │ │ │ 6330: 00d948f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6331: 00d93964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6332: 00d9a71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6333: 00913038 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6333: 00913188 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6334: 00d01d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vs │ │ │ │ 6335: 00dc6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6336: 00d94f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6337: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6338: 00ce1280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_f_v_w │ │ │ │ 6339: 00d9d3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6340: 00d01b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesem_vv │ │ │ │ @@ -6355,95 +6355,95 @@ │ │ │ │ 6351: 00dc69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6352: 00d93c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6353: 002ff9d4 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6354: 00dc8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6355: 00dc61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6356: 00dc6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6357: 00d8f600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6358: 009000ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6358: 009001fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6359: 00dc6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6360: 00d02a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmsub_s │ │ │ │ 6361: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6362: 00d8d700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6363: 00dc6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6364: 00dc6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6365: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6366: 00d9d60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6367: 00622bbc 420 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_d │ │ │ │ 6368: 00d8fdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6369: 00d8bc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6370: 00dc854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6371: 00d9f7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6372: 00729aec 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6373: 0070c3c4 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6372: 00729c3c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6373: 0070c514 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6374: 00d9e0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6375: 005aec94 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6376: 008afb6c 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6377: 00913db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6376: 008afcbc 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6377: 00913f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ 6378: 0062287c 436 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_h │ │ │ │ - 6379: 00910a58 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6380: 009b1964 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6379: 00910ba8 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6380: 009b1ab4 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6381: 00d97d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6382: 00d95650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6383: 00510934 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6384: 00981624 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6384: 00981774 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6385: 005459fc 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6386: 002add74 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6387: 00dc651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6388: 0093f3ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6388: 0093f4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6389: 00dc6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6390: 00dc7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6391: 00d96910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6392: 00d9f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6393: 008161b8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6394: 0071dd5c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6393: 00816308 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6394: 0071deac 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6395: 00d9fe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6396: 007f3988 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6396: 007f3ad8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6397: 00d8c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6398: 0041c098 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6399: 00580004 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6400: 0073fbdc 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6401: 008d746c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6400: 0073fd2c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6401: 008d75bc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ 6402: 00622a30 396 FUNC GLOBAL DEFAULT 12 helper_vfmul_vv_w │ │ │ │ - 6403: 007a3c90 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6403: 007a3de0 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6404: 00d9e75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6405: 007f1638 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6405: 007f1788 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6406: 00dc8b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6407: 00d91da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6408: 006e2ec4 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6408: 006e3014 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6409: 00cf0454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_b │ │ │ │ 6410: 0041a4c4 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6411: 005dc7d4 96 FUNC GLOBAL DEFAULT 12 riscv_cpu_vector_enabled │ │ │ │ 6412: 002c9814 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6413: 00dc7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6414: 00cf02c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_d │ │ │ │ 6415: 00d980a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6416: 00dc799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6417: 00d95bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6418: 007a4114 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6418: 007a4264 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6419: 00d9a1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6420: 0055c894 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6421: 005ad490 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6422: 007987d0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6422: 00798920 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6423: 00cf03d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_h │ │ │ │ 6424: 00d9f050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6425: 00dc808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6426: 0079a78c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6426: 0079a8dc 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6427: 00d91224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6428: 00dc6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6429: 009bcec8 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6429: 009bd018 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6430: 00dc654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6431: 0093eb68 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6431: 0093ecb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6432: 00d974b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6433: 007dff60 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6433: 007e00b0 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6434: 00d9dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6435: 00dc6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6436: 00d8e664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6437: 00d9bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6438: 006c40b4 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6438: 006c4204 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6439: 002ecea0 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6440: 00dc6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6441: 00d845fc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6442: 0058f27c 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6443: 003045e4 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6444: 00d8a800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6445: 00cf034c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrol_vx_w │ │ │ │ @@ -6452,1011 +6452,1011 @@ │ │ │ │ 6448: 00dc7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6449: 005ba1a8 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_cycles │ │ │ │ 6450: 00dc7cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6451: 002bcac8 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6452: 00d8a1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6453: 00d8f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6454: 00dc75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6455: 008fedb4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6455: 008fef04 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6456: 00dc7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6457: 0029e648 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6458: 00dc7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6459: 00961130 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6459: 00961280 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6460: 0048f288 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6461: 00ce4ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse16_v │ │ │ │ 6462: 00dc711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6463: 00926414 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6463: 00926564 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6464: 002fc134 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6465: 00d944f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6466: 00da1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6467: 0055e6cc 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6468: 00957868 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6469: 00993578 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6468: 009579b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6469: 009936c8 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6470: 00d926f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6471: 00dc73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PRI_DSTATE │ │ │ │ 6472: 00dc687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6473: 002ba87c 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6474: 00990ecc 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6474: 0099101c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6475: 00dc60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6476: 0050f564 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6477: 00dc7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6478: 007c412c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6478: 007c427c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6479: 00d9bebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6480: 00d9a95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6481: 00d8ae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6482: 00d99acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6483: 00dc66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6484: 00cfbf80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_d │ │ │ │ 6485: 00d8eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6486: 00dc67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6487: 00dc7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6488: 0093db88 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6488: 0093dcd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6489: 00c7f0e0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6490: 00dc7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6491: 002f8fe8 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6492: 00dc6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6493: 007a3e14 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6493: 007a3f64 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6494: 00dc7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6495: 00cfc088 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_h │ │ │ │ 6496: 002acffc 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6497: 0097f1b4 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6497: 0097f304 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6498: 00d999cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ 6499: 0063d4f0 412 FUNC GLOBAL DEFAULT 12 helper_vmxnor_mm │ │ │ │ - 6500: 00809b1c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6500: 00809c6c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6501: 00d999bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6502: 002c78b0 428 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6503: 0077a99c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6504: 007b8b08 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6503: 0077aaec 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6504: 007b8c58 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6505: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6506: 00dc828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6507: 00c81068 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6508: 004fd2b0 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6509: 009ba344 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6509: 009ba494 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6510: 0055d5d8 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6511: 00cfc004 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vf_w │ │ │ │ 6512: 00dc7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6513: 00dc6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6514: 00838dec 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6514: 00838f3c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6515: 00caab54 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6516: 00618660 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_b │ │ │ │ 6517: 00618780 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_d │ │ │ │ 6518: 00d969e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ 6519: 00608634 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_b │ │ │ │ - 6520: 00966a58 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6520: 00966ba8 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6521: 00dc771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6522: 006186c0 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_h │ │ │ │ - 6523: 00759e34 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6523: 00759f84 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6524: 00608694 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_h │ │ │ │ 6525: 005bc9e4 104 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_size │ │ │ │ - 6526: 008ce268 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6527: 007f7040 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6528: 008d3bfc 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6526: 008ce3b8 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6527: 007f7190 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6528: 008d3d4c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6529: 004d007c 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6530: 0072a5b4 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6530: 0072a704 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6531: 005acf1c 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6532: 00b98b80 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6532: 00b98cd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6533: 00dc6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6534: 0071473c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6534: 0071488c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6535: 0059f0c8 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6536: 006f64dc 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6537: 008f16f0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6538: 008140fc 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6536: 006f662c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6537: 008f1840 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6538: 0081424c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6539: 00618720 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vv_w │ │ │ │ 6540: 006086f4 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_wx_w │ │ │ │ 6541: 00d91d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6542: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6543: 00d94504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6544: 00da1ac8 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6545: 00dc6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6546: 00d99e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6547: 0091eb20 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6547: 0091ec70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6548: 002b0d3c 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6549: 005ea1f8 92 FUNC GLOBAL DEFAULT 12 helper_fround_d │ │ │ │ - 6550: 00792ca4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6551: 008ac410 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6550: 00792df4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6551: 008ac560 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6552: 00dbd918 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6553: 00d99184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6554: 002a962c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6555: 008e3268 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6555: 008e33b8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6556: 005eac54 168 FUNC GLOBAL DEFAULT 12 helper_fround_h │ │ │ │ - 6557: 007a2800 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6557: 007a2950 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6558: 00d90404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6559: 005af788 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6560: 00908cf0 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6561: 00715bf0 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6560: 00908e40 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6561: 00715d40 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6562: 00dc7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6563: 0093841c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6563: 0093856c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6564: 00d8b1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6565: 00515410 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6566: 00c81664 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6567: 00dc66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6568: 0072c270 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6568: 0072c3c0 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6569: 00d9f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_EXCEPTION_EVENT │ │ │ │ 6570: 00d97470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6571: 00dc8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6572: 00d90a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6573: 005e9c3c 140 FUNC GLOBAL DEFAULT 12 helper_fround_s │ │ │ │ 6574: 00d93994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6575: 007dab14 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6575: 007dac64 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6576: 002b33a0 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6577: 004d757c 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6578: 00dc62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6579: 005ae89c 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6580: 0052103c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6581: 0070b690 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6582: 008ba48c 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6581: 0070b7e0 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6582: 008ba5dc 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6583: 00d9db6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6584: 0079886c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6584: 007989bc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6585: 00da2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6586: 00dc73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6587: 00d8f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6588: 005238bc 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6589: 00d90f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6590: 00dc8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6591: 00293938 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6592: 00dc6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6593: 0090c2bc 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6593: 0090c40c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6594: 00dc65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6595: 002a231c 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6596: 00d9d55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6597: 00c80998 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6598: 00d95990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6599: 00d9b974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6600: 0084b6d4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6600: 0084b824 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6601: 00560804 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6602: 00d8af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6603: 0033f2b0 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6604: 00d8c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6605: 00798b50 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6605: 00798ca0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6606: 00dc762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6607: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6608: 00798d24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6608: 00798e74 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6609: 00d9be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6610: 008e9510 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6610: 008e9660 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6611: 00dc8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6612: 00d8d9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6613: 008fd6ec 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6613: 008fd83c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6614: 0041decc 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6615: 00dc7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6616: 00828168 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6616: 008282b8 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6617: 00d8c90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6618: 007e85c4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6618: 007e8714 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6619: 005bba2c 804 FUNC GLOBAL DEFAULT 12 riscv_load_kernel │ │ │ │ - 6620: 0076bfb0 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6620: 0076c100 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6621: 00340d48 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6622: 00968784 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6622: 009688d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6623: 00dc6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6624: 00d8bf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6625: 0047aa7c 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6626: 00dc62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6627: 00dc6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6628: 007a3ecc 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6628: 007a401c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6629: 00dc7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 6630: 00717890 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6630: 007179e0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6631: 00dc6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6632: 0073ff94 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6632: 007400e4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6633: 00dc7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6634: 00d9c3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6635: 00d9e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6636: 002fc074 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6637: 008e1590 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6638: 008d6b5c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6637: 008e16e0 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6638: 008d6cac 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6639: 00dc74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6640: 00d9b0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6641: 00dc7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6642: 00d8ef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6643: 009944b0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6643: 00994600 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6644: 00d8a4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6645: 00dc8b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6646: 00d8bfb8 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6647: 009341a0 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6647: 009342f0 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6648: 00d8c0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6649: 00dc6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6650: 008fdf8c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6651: 0098c4c0 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6650: 008fe0dc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6651: 0098c610 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6652: 00d8b0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6653: 00549c90 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6654: 00c81964 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6655: 00dc7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6656: 0095d1c0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6656: 0095d310 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6657: 00d95d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6658: 002b8754 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6659: 00d8a318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6660: 00dc771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 6661: 004919d0 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6662: 003404f0 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6663: 005ed17c 480 FUNC GLOBAL DEFAULT 12 helper_mret │ │ │ │ 6664: 00d97b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6665: 00dc802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6666: 0093cb38 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6666: 0093cc88 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6667: 00da0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6668: 0059af08 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6669: 005acb50 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6670: 00331ecc 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6671: 00dc837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6672: 006cbb24 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6672: 006cbc74 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6673: 00d9d1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6674: 0094cd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6674: 0094ced4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6675: 00dc7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6676: 003ca7e0 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6677: 00dc75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6678: 00d90ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6679: 00d97e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 6680: 0061e0c0 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_b │ │ │ │ - 6681: 008af7c8 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6681: 008af918 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6682: 00dc71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6683: 003034ac 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6684: 0054b644 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6685: 0077daf0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6685: 0077dc40 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ 6686: 0061e1e0 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_d │ │ │ │ - 6687: 008f633c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6687: 008f648c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6688: 0062cd58 612 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_d │ │ │ │ 6689: 00d98064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6690: 008a4300 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6690: 008a4450 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6691: 0061e120 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_h │ │ │ │ 6692: 005133b0 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6693: 007f70bc 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6693: 007f720c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6694: 0061ee40 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_b │ │ │ │ 6695: 002a214c 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6696: 008c990c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6696: 008c9a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6697: 0062c8d4 584 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_h │ │ │ │ - 6698: 009ad820 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6698: 009ad970 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6699: 00d8bf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6700: 00ceefb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_b │ │ │ │ 6701: 0027ed2c 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6702: 002ea8c8 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ 6703: 0061ef60 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_d │ │ │ │ - 6704: 008ae93c 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6704: 008aea8c 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6705: 00ceee28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_d │ │ │ │ 6706: 00dc7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6707: 00dc6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6708: 00780890 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6708: 007809e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6709: 00d92168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6710: 00d9d41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6711: 0061eea0 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_h │ │ │ │ 6712: 00ceef30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_h │ │ │ │ 6713: 00dc8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6714: 00dc6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6715: 00dc7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6716: 007afac4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6716: 007afc14 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6717: 00d058a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_lu │ │ │ │ 6718: 005175c4 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6719: 0061e180 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vv_w │ │ │ │ 6720: 00dc851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6721: 009b5de8 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6721: 009b5f38 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6722: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6723: 0062cb1c 572 FUNC GLOBAL DEFAULT 12 helper_vfrec7_v_w │ │ │ │ 6724: 005e7efc 268 FUNC GLOBAL DEFAULT 12 riscv_new_csr_seed │ │ │ │ 6725: 00da015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6726: 00d9ea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6727: 00dc7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6728: 005005dc 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6729: 00da1014 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6730: 009aaefc 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6730: 009ab04c 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6731: 00d96bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6732: 006327a8 592 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_d │ │ │ │ 6733: 0061ef00 96 FUNC GLOBAL DEFAULT 12 helper_vssra_vx_w │ │ │ │ 6734: 002bccc0 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6735: 003bcf30 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6736: 00ceeeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgtu_vx_w │ │ │ │ 6737: 006322a0 648 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_h │ │ │ │ 6738: 0058f180 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6739: 00b2c134 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6739: 00b2c284 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6740: 00d9a36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6741: 00d8e854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6742: 00dc6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 6743: 005ed828 84 FUNC GLOBAL DEFAULT 12 helper_hyp_gvma_tlb_flush │ │ │ │ - 6744: 00966ba0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6744: 00966cf0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6745: 00da0b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6746: 00dc7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6747: 00cf5af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_d │ │ │ │ 6748: 00d94234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6749: 00934cd4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6749: 00934e24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6750: 00dc69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6751: 0052fbc0 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6752: 0033ad04 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6753: 00506024 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6754: 00cf5bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_h │ │ │ │ - 6755: 0071ddc0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6755: 0071df10 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6756: 003e267c 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6757: 00632528 640 FUNC GLOBAL DEFAULT 12 helper_vmflt_vf_w │ │ │ │ 6758: 00da0290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6759: 00dc7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6760: 009a2ff4 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6760: 009a3144 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6761: 00582240 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6762: 0033b68c 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6763: 00dc73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_READ_DSTATE │ │ │ │ 6764: 00d94a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6765: 00d9e15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6766: 0090bdc4 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6766: 0090bf14 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6767: 00dc6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6768: 00ce51ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_64_v │ │ │ │ 6769: 00dc7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6770: 0096d590 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6771: 0081fbcc 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6772: 008bfdc0 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6773: 0099741c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6774: 0098c3d4 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6770: 0096d6e0 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6771: 0081fd1c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6772: 008bff10 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6773: 0099756c 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6774: 0098c524 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6775: 00308d20 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6776: 00d91d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6777: 00d8a488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6778: 0063bf5c 332 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_d │ │ │ │ 6779: 00dc6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6780: 00dc7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6781: 00d8ae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6782: 00dc632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6783: 0091847c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6783: 009185cc 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6784: 00dc6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6785: 00dc7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6786: 0063bd14 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_h │ │ │ │ 6787: 00cf5b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsac_vv_w │ │ │ │ - 6788: 009c0d40 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6789: 00813dbc 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6788: 009c0e90 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6789: 00813f0c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6790: 002add30 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6791: 00dc62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6792: 00d946d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6793: 00da10b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6794: 0027ebbc 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6795: 00dc6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6796: 00dc73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6797: 009688f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6797: 00968a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6798: 00c81ab4 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6799: 002bc254 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6800: 00d8b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6801: 006a22a4 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ - 6802: 0096c1b0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6801: 006a23f4 436 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_b │ │ │ │ + 6802: 0096c300 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6803: 00509e10 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ - 6804: 006a27e0 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ + 6804: 006a2930 588 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_d │ │ │ │ 6805: 00d9c5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6806: 00d9fe68 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6807: 00da010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6808: 0063be38 292 FUNC GLOBAL DEFAULT 12 helper_vfredmax_vs_w │ │ │ │ 6809: 00dc8658 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6810: 00dc6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ - 6811: 006a2458 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ + 6811: 006a25a8 460 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_h │ │ │ │ 6812: 00585920 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6813: 00d8e744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6814: 00dc63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6815: 00da15c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6816: 007bdac0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 6817: 0099fc74 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6816: 007bdc10 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6817: 0099fdc4 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6818: 00d9b164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6819: 0077e410 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6820: 009bb250 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6819: 0077e560 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6820: 009bb3a0 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6821: 003282b4 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6822: 00d9ceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6823: 00dc6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6824: 00d9df0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6825: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6826: 00da3940 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6827: 007a66ac 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6828: 007c3bbc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6827: 007a67fc 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6828: 007c3d0c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6829: 00d98344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ 6830: 00cff8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_b │ │ │ │ - 6831: 006a2624 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ + 6831: 006a2774 444 FUNC GLOBAL DEFAULT 12 helper_vbrev8_v_w │ │ │ │ 6832: 00dc8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6833: 00d957c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6834: 00d019bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_egs_check │ │ │ │ 6835: 00dc7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 6836: 00cff838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_h │ │ │ │ 6837: 00dc740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6838: 00d9f7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6839: 005fa444 112 FUNC GLOBAL DEFAULT 12 helper_vle32_v_mask │ │ │ │ 6840: 00dc7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6841: 00d9864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6842: 00957584 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6842: 009576d4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6843: 006134e4 624 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_b │ │ │ │ 6844: 00dc7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6845: 00dc6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6846: 00613c34 592 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_d │ │ │ │ - 6847: 00781684 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6847: 007817d4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6848: 00d98424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 6849: 00d946f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6850: 009c3a40 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6850: 009c3b90 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6851: 00613754 628 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_h │ │ │ │ 6852: 00dc6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6853: 00d92088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6854: 002b0da8 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6855: 00288bd0 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6856: 00dc7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6857: 00dc8b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6858: 002a4fb8 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6859: 002b20a4 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6860: 009ca3d0 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6860: 009ca520 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6861: 00dc7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6862: 00cff7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulsu_vx_w │ │ │ │ 6863: 00dc6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6864: 00780eec 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6864: 0078103c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6865: 00dc7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6866: 009b39e8 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6866: 009b3b38 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6867: 00dc6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6868: 00983a6c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6869: 009038f0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6868: 00983bbc 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6869: 00903a40 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6870: 005711bc 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6871: 006139c8 620 FUNC GLOBAL DEFAULT 12 helper_vmseq_vx_w │ │ │ │ 6872: 00d8b76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6873: 00d918e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6874: 005552e8 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6875: 00dc6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6876: 0029199c 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6877: 00776634 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6877: 00776784 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6878: 00dc724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6879: 00dc84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6880: 008cdc90 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6880: 008cdde0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6881: 00c7c4a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6882: 00dc6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6883: 00dbd955 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6884: 00dc6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6885: 00509e38 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6886: 00993964 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6886: 00993ab4 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6887: 00dc63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6888: 00925cc4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6889: 008ef130 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6888: 00925e14 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6889: 008ef280 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6890: 00d989ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 6891: 007467c0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6891: 00746910 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6892: 00d02934 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_d │ │ │ │ 6893: 002ffa5c 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6894: 00dc7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6895: 00d029b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_h │ │ │ │ - 6896: 008bca84 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6896: 008bcbd4 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6897: 00dc6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6898: 0090b4d8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6898: 0090b628 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6899: 00dc84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6900: 005aa9e8 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6901: 00d8a9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6902: 00bd05f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6903: 00d96b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6904: 00d028b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmsub_s │ │ │ │ 6905: 00dc6059 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6906: 00dc82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6907: 00dc7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6908: 008e342c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6908: 008e357c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6909: 00d9f1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6910: 00d99bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6911: 0054aae4 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6912: 00d93124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6913: 00dc7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6914: 0025eee0 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6915: 008c9fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6916: 00812bf8 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6915: 008ca130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6916: 00812d48 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6917: 002d7544 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6918: 009b23f4 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6918: 009b2544 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6919: 002ad910 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6920: 008cb570 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6920: 008cb6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6921: 00d8aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6922: 00d8ca5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6923: 009389b8 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6923: 00938b08 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6924: 002a4954 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6925: 00ce3bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re8_v │ │ │ │ 6926: 002a4f18 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6927: 0093f2f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6927: 0093f444 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6928: 00da0c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6929: 00ce4cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_b │ │ │ │ 6930: 00d8c9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6931: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6932: 00914854 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6932: 009149a4 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6933: 00ce4b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_d │ │ │ │ 6934: 005506f4 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6935: 00907898 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6935: 009079e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6936: 0053b714 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6937: 0093392c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6937: 00933a7c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ 6938: 00ce4c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_h │ │ │ │ - 6939: 009c4d68 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6940: 007e8b6c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6941: 00825708 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6939: 009c4eb8 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6940: 007e8cbc 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6941: 00825858 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6942: 00dc794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6943: 00d8ccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6944: 00dc6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6945: 00781810 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6945: 00781960 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6946: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6947: 00dc74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6948: 00d97690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6949: 00d94b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6950: 00522954 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6951: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6952: 007e0994 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6953: 0070bacc 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6952: 007e0ae4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6953: 0070bc1c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6954: 00d8a098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6955: 00522cac 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6956: 007eb55c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6956: 007eb6ac 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6957: 00d95280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6958: 007de528 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6958: 007de678 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6959: 00ce4bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmv_v_x_w │ │ │ │ 6960: 004937ac 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6961: 003e7fa4 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6962: 00c7c024 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6963: 00dc7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6964: 0058cb20 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6965: 008e3700 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6965: 008e3850 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6966: 005e8138 324 FUNC GLOBAL DEFAULT 12 riscv_csrrw │ │ │ │ 6967: 00dc7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6968: 00cfadf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_b │ │ │ │ 6969: 00dc84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6970: 005dc660 276 FUNC GLOBAL DEFAULT 12 riscv_cpu_vsirq_pending │ │ │ │ 6971: 00dc7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6972: 00d8ba74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6973: 00d93dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6974: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6975: 00cfad74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_h │ │ │ │ 6976: 00dc7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6977: 007f72c4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6977: 007f7414 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6978: 00d9e24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6979: 00dc815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6980: 00dc6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6981: 002d7744 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6982: 00d9b394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6983: 003ddac0 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6984: 00d8c1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6985: 00dc72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6986: 005129c8 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6987: 00d9a49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6988: 00db55b0 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6989: 00dc7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6990: 007b8c3c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6990: 007b8d8c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6991: 00d989bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6992: 00919998 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6992: 00919ae8 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6993: 00dc7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6994: 00544084 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6995: 00491ef4 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6996: 0099a618 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6997: 008d9bd8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6996: 0099a768 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6997: 008d9d28 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6998: 00cfacf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsll_vx_w │ │ │ │ 6999: 00dc6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7000: 00dc604c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7001: 00512c10 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7002: 009cb168 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7003: 00776768 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7004: 00814d28 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7002: 009cb2b8 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7003: 007768b8 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7004: 00814e78 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7005: 00dc8b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7006: 00dc815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7007: 0094dd60 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7008: 00757024 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7007: 0094deb0 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7008: 00757174 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7009: 00dc6762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7010: 00d94454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7011: 00db5830 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7012: 00dc6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7013: 0042b0e4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7014: 002a49f4 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7015: 00dc698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7016: 00dc73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7017: 00dc73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7018: 00509e60 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 7019: 0077eebc 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7019: 0077f00c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 7020: 00d95ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7021: 00dc7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7022: 00da12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7023: 008d1304 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7023: 008d1454 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7024: 00c80968 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7025: 0049465c 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7026: 00dc64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7027: 00dc8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7028: 00d9a86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7029: 002b3730 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7030: 00cba354 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7031: 00dc691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7032: 00cba3b4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7033: 00da02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7034: 0054cdf4 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 7035: 00dc73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_DSTATE │ │ │ │ 7036: 00cba3d4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 7037: 00dc6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7038: 007af418 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7038: 007af568 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7039: 004d36f4 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7040: 00dc7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7041: 00d9da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7042: 0086ae2c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7042: 0086af7c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7043: 00d8d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7044: 00715fe8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7045: 008e75dc 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7044: 00716138 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7045: 008e772c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7046: 00d90e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7047: 00866e08 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7047: 00866f58 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7048: 00dc83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7049: 00533210 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7050: 00d93e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7051: 00dc7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7052: 00d9fff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7053: 00d9a9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7054: 00d93594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7055: 0062d7c4 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_d │ │ │ │ 7056: 005184a4 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7057: 00750f3c 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7057: 0075108c 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7058: 00d9a05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7059: 00d8b120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7060: 00da1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7061: 00631210 592 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_d │ │ │ │ 7062: 00dc7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7063: 00dc60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7064: 00dc7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7065: 0062d4a0 424 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_h │ │ │ │ 7066: 00630d78 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_h │ │ │ │ - 7067: 008c8870 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7067: 008c89c0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7068: 00d8bef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7069: 00304034 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7070: 0039cd58 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7071: 00d95f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7072: 003dd6f0 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7073: 002a4e70 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7074: 009a1b18 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7074: 009a1c68 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7075: 00dc0558 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7076: 00dc7c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ 7077: 005e9dec 28 FUNC GLOBAL DEFAULT 12 helper_fminm_d │ │ │ │ - 7078: 009ca3a4 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7078: 009ca4f4 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7079: 00dc7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7080: 00dc7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7081: 00435ac8 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ 7082: 005ea61c 184 FUNC GLOBAL DEFAULT 12 helper_fminm_h │ │ │ │ - 7083: 009cb0a0 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7083: 009cb1f0 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7084: 0062d648 380 FUNC GLOBAL DEFAULT 12 helper_vfmin_vf_w │ │ │ │ 7085: 00d9b614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7086: 00dc633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7087: 00ba865c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7087: 00ba87ac 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7088: 00630fc4 588 FUNC GLOBAL DEFAULT 12 helper_vmfne_vv_w │ │ │ │ 7089: 00d97720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7090: 00d91b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7091: 0098cc34 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7091: 0098cd84 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7092: 005e957c 120 FUNC GLOBAL DEFAULT 12 helper_fminm_s │ │ │ │ 7093: 00d9875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7094: 00dc6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7095: 0060fa28 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_b │ │ │ │ 7096: 00d9c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7097: 00dc6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7098: 0078b89c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7099: 008c64f4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7100: 00745d2c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7098: 0078b9ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7099: 008c6644 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7100: 00745e7c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7101: 00508de4 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7102: 00dc627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7103: 00dc7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7104: 00dc7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ 7105: 0060fbb0 360 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_h │ │ │ │ - 7106: 00812f78 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7106: 008130c8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7107: 005b2f68 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7108: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7109: 00dc8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7110: 00308bbc 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7111: 009823cc 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7112: 008e8be8 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7111: 0098251c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7112: 008e8d38 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7113: 003727b0 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7114: 0055d884 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7115: 00dc6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7116: 00d99eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7117: 00dc849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7118: 00d97630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7119: 00415734 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7120: 008fa7b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7120: 008fa900 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7121: 00dc6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7122: 00809430 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7122: 00809580 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7123: 00d91064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7124: 00dc71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7125: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7126: 002b2140 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7127: 0060fd18 392 FUNC GLOBAL DEFAULT 12 helper_vnsra_wx_w │ │ │ │ 7128: 00dc755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7129: 00d94934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7130: 00dc76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7131: 002a84a0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7132: 00dc6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7133: 0041e2e8 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7134: 00913968 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7134: 00913ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7135: 00d8f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7136: 008165e8 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7136: 00816738 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7137: 00d8c720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7138: 00d922c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7139: 0073e420 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7140: 009069a0 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7139: 0073e570 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7140: 00906af0 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7141: 002af5e0 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7142: 008f7f98 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7142: 008f80e8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7143: 00dc625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7144: 00d8efa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7145: 00dc60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7146: 00d95330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7147: 00d9a0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7148: 00dc6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7149: 0075a33c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7149: 0075a48c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7150: 00dc62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7151: 00c807e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7152: 00dc6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7153: 00d9af94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7154: 008da610 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7154: 008da760 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7155: 002f5c7c 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7156: 002a4a94 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7157: 007de568 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7157: 007de6b8 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7158: 00d9fb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7159: 00532f8c 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7160: 00783cdc 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7160: 00783e2c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7161: 00d8fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7162: 00dc7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7163: 0075b1bc 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7163: 0075b30c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7164: 00dc63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7165: 005dd770 252 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_unaligned_access │ │ │ │ 7166: 00dc7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7167: 009bae34 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7167: 009baf84 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7168: 003342ec 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7169: 0076c11c 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7170: 009347f4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 7171: 0075f3c0 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7169: 0076c26c 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7170: 00934944 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7171: 0075f510 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7172: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7173: 0081fc84 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7174: 0099fb38 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7173: 0081fdd4 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7174: 0099fc88 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7175: 005af08c 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7176: 00dc7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7177: 00d90fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7178: 00914150 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7178: 009142a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7179: 00dc7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7180: 005a4630 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7181: 00d9ddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7182: 008d4340 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7182: 008d4490 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7183: 00d9a40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7184: 00dc72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7185: 0029fd8c 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7186: 00999c20 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7186: 00999d70 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7187: 00634d80 400 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_d │ │ │ │ 7188: 00dc6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7189: 00333c8c 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7190: 00634a9c 384 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_h │ │ │ │ - 7191: 008ff298 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7191: 008ff3e8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7192: 00d8e604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7193: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7194: 003bb450 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7195: 0098cab4 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7195: 0098cc04 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7196: 00d8fbc0 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7197: 009ce180 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7197: 009ce2d0 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7198: 00d8e524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7199: 00d8a7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7200: 00d98df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7201: 00dc6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7202: 00714498 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7203: 008aeb90 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7204: 0077f090 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7202: 007145e8 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7203: 008aece0 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7204: 0077f1e0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ 7205: 002683f8 156 FUNC GLOBAL DEFAULT 12 decode_xtheadsync │ │ │ │ - 7206: 00989e74 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7206: 00989fc4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7207: 00da4930 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7208: 00d8ce48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7209: 0042db10 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7210: 0029d4c8 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7211: 00d9e13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ 7212: 00609384 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_b │ │ │ │ - 7213: 00901e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7213: 00901fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7214: 002a317c 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ 7215: 00634c1c 356 FUNC GLOBAL DEFAULT 12 helper_vfclass_v_w │ │ │ │ - 7216: 008afd78 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7216: 008afec8 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7217: 00609698 308 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_d │ │ │ │ 7218: 00dc66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7219: 002d74f0 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7220: 00da13c4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7221: 007dc4e0 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7222: 00992248 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7221: 007dc630 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7222: 00992398 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7223: 002a75a0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7224: 0074cea8 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7225: 007459d8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7224: 0074cff8 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7225: 00745b28 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7226: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ 7227: 00609488 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_h │ │ │ │ 7228: 00d00ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_wu │ │ │ │ - 7229: 008fe274 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7230: 007bc828 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7229: 008fe3c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7230: 007bc978 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7231: 00d8d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7232: 005b8e58 8 FUNC GLOBAL DEFAULT 12 tinfo_csr_read │ │ │ │ 7233: 00c81410 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7234: 005ff3d4 644 FUNC GLOBAL DEFAULT 12 helper_vlxei16_32_v │ │ │ │ - 7235: 0076c730 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7236: 008d5b40 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7235: 0076c880 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7236: 008d5c90 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7237: 003ca554 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7238: 00dc7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7239: 002a8560 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7240: 008b1990 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7240: 008b1ae0 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7241: 00dc81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7242: 004d1704 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7243: 00ce5ab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_32_v │ │ │ │ 7244: 00639140 264 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_b │ │ │ │ 7245: 00dc832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7246: 002fbd68 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7247: 0042dd88 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ 7248: 00639450 324 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_d │ │ │ │ - 7249: 008cac18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7249: 008cad68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7250: 00d8e714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7251: 00609594 260 FUNC GLOBAL DEFAULT 12 helper_vadc_vxm_w │ │ │ │ 7252: 00d97050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7253: 00639248 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_h │ │ │ │ 7254: 004cb624 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7255: 00d99e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7256: 008c4b04 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7257: 008cdf44 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7256: 008c4c54 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7257: 008ce094 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7258: 00dc6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7259: 00dc6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7260: 00585290 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7261: 0093858c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7261: 009386dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7262: 00d97f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7263: 00d90344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7264: 002a22a0 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7265: 009ad388 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7266: 00b823d8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7267: 008cc488 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7265: 009ad4d8 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7266: 00b82528 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7267: 008cc5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7268: 00dc7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7269: 0063934c 260 FUNC GLOBAL DEFAULT 12 helper_vredmaxu_vs_w │ │ │ │ 7270: 00dc66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7271: 00dc8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7272: 00d8c098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7273: 00da0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7274: 0075b434 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7274: 0075b584 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7275: 00dc67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7276: 00d8df74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7277: 00301f08 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7278: 00cb9c90 1 OBJECT GLOBAL DEFAULT 24 line_size │ │ │ │ 7279: 00dc6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7280: 00757f74 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7280: 007580c4 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7281: 0029cf60 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7282: 0094b710 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7282: 0094b860 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7283: 0037abf8 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7284: 00d8bb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7285: 00dc83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7286: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7287: 0071e4f8 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7287: 0071e648 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7288: 00dc74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7289: 00d9ac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7290: 0099b148 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7291: 00949fe4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7290: 0099b298 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7291: 0094a134 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7292: 00dc6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7293: 00d8db64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7294: 00dc73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7295: 00dc7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7296: 002929d0 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7297: 005b6c58 420 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_read │ │ │ │ 7298: 00dc6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7299: 00308ef0 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7300: 00dbd950 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7301: 00dc7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7302: 00da1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7303: 00dc7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7304: 0062e630 428 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_d │ │ │ │ - 7305: 00757898 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7305: 007579e8 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7306: 0049f6c4 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7307: 006b5d58 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7308: 008e1e94 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7307: 006b5ea8 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7308: 008e1fe4 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7309: 00d8de34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7310: 00951ea0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7311: 0096abd8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7310: 00951ff0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7311: 0096ad28 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7312: 00dc6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7313: 00910704 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7313: 00910854 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7314: 0062e31c 408 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_h │ │ │ │ 7315: 00d99f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7316: 007c624c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7317: 00952864 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7316: 007c639c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7317: 009529b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7318: 002ca298 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7319: 0082278c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7319: 008228dc 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7320: 00d8e494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7321: 00dc8000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7322: 009735a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7322: 009736f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7323: 00dc80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7324: 00d9cecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7325: 00d9886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7326: 002a764c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7327: 00dc8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7328: 004e3028 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7329: 007418d8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7329: 00741a28 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7330: 0062e4b4 380 FUNC GLOBAL DEFAULT 12 helper_vfsgnj_vv_w │ │ │ │ - 7331: 00813abc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7331: 00813c0c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7332: 00d9ce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7333: 00d8c770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7334: 008d7290 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7335: 008e55d0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7334: 008d73e0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7335: 008e5720 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7336: 00dc6030 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7337: 00875520 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7337: 00875670 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7338: 00dc7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7339: 00da114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7340: 0078400c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7340: 0078415c 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7341: 00d9b414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7342: 00d919d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7343: 00d9f250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7344: 00d8db94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7345: 00d8e4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7346: 00d9e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7347: 002b0d4c 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7348: 0029d6e0 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7349: 00d8bd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7350: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7351: 0080c378 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7351: 0080c4c8 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7352: 00d8f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7353: 00bcf2c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7354: 005f91b8 112 FUNC GLOBAL DEFAULT 12 helper_vlse32_v │ │ │ │ - 7355: 008ab988 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7355: 008abad8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7356: 005f9c24 112 FUNC GLOBAL DEFAULT 12 helper_vle16_v_mask │ │ │ │ - 7357: 0081423c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7357: 0081438c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7358: 00d9981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7359: 00dc85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7360: 00dc633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7361: 00989fe0 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7361: 0098a130 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7362: 00dc8628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7363: 008ca824 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7363: 008ca974 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7364: 005544b0 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7365: 00d8ba04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7366: 00d9fd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7367: 008fc914 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7368: 00740208 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7369: 008706f8 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7367: 008fca64 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7368: 00740358 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7369: 00870848 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7370: 00d98264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ - 7371: 00950edc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7371: 0095102c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7372: 00d90ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7373: 0056bbc8 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7374: 005bb834 408 FUNC GLOBAL DEFAULT 12 riscv_load_firmware │ │ │ │ 7375: 00dc6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7376: 00dc669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7377: 007c3c98 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7377: 007c3de8 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7378: 00dc7bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7379: 0081aa80 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7380: 00838df4 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7379: 0081abd0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7380: 00838f44 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7381: 002fe9c4 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7382: 005709a0 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7383: 0070d95c 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7383: 0070daac 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7384: 00dc6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7385: 00d95fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7386: 005714c8 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7387: 00dc6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7388: 0032a99c 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7389: 007af47c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7390: 00706d44 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7391: 00743384 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7389: 007af5cc 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7390: 00706e94 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7391: 007434d4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7392: 00500b6c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7393: 00911d40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7393: 00911e90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7394: 005ab21c 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7395: 0098c744 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7395: 0098c894 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7396: 0050908c 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7397: 00dc7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7398: 00370080 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7399: 0097a900 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7399: 0097aa50 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7400: 00dc7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7401: 00d91b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7402: 00d8a820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7403: 003aa3b0 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7404: 00d960d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_EVENT │ │ │ │ 7405: 00dc6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7406: 0093c6f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 7407: 007eb124 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7406: 0093c848 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7407: 007eb274 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7408: 00dc70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7409: 005ac1e0 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7410: 00dc7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7411: 004d7af0 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7412: 00d8a8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7413: 009685b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7414: 0075965c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7413: 00968708 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7414: 007597ac 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7415: 00d95900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7416: 00dc6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7417: 00dc6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7418: 00d8c330 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7419: 00474534 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7420: 0042b7e4 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7421: 0029ec40 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7422: 00dc8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7423: 0032b5d0 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7424: 0091390c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7424: 00913a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7425: 00da2128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7426: 00dc8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7427: 008ba6e0 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7428: 007d1d5c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7429: 0093f128 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7427: 008ba830 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7428: 007d1eac 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7429: 0093f278 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7430: 00d9f160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7431: 008c2dc4 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7431: 008c2f14 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7432: 00d9f988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7433: 006abca8 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ - 7434: 008e221c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7435: 008a420c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7433: 006abdf8 200 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_dynamic_decoder │ │ │ │ + 7434: 008e236c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7435: 008a435c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7436: 00517a48 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7437: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7438: 008166f8 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7439: 0094a4d4 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7438: 00816848 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7439: 0094a624 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7440: 00dc64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7441: 00972484 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7441: 009725d4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7442: 00d9ab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7443: 00dc6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7444: 00d92578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7445: 00dc667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7446: 00dbd911 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7447: 00d93184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7448: 00523434 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7449: 002eadac 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7450: 0080b020 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7451: 009d6aec 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7450: 0080b170 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7451: 009d6c3c 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7452: 00dc8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7453: 00dc6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7454: 002b4fc8 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7455: 0042dba4 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7456: 0025c310 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7457: 00d9dbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7458: 0055e400 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -7466,146 +7466,146 @@ │ │ │ │ 7462: 00553e64 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7463: 005b2e78 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7464: 00515810 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7465: 00dc65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7466: 00d94054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7467: 00ce16a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_b │ │ │ │ 7468: 00d9bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7469: 0091b818 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7470: 00824084 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7469: 0091b968 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7470: 008241d4 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7471: 00d919e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7472: 00d96098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_INCR_CTR_EVENT │ │ │ │ 7473: 002ba8fc 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7474: 00dc7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7475: 00dc701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7476: 00dc7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7477: 00907ba4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7477: 00907cf4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7478: 00ce161c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_h │ │ │ │ 7479: 00328de4 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7480: 002b51c8 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7481: 00927f9c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7482: 009bf9e8 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7481: 009280ec 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7482: 009bfb38 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7483: 00d9a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7484: 00bcf250 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7485: 00dc720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7486: 002a3e94 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7487: 008fe110 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7487: 008fe260 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7488: 003e221c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7489: 007f2c38 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7489: 007f2d88 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7490: 00c7c370 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7491: 00dc85f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7492: 007510b8 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7492: 00751208 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7493: 00511434 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7494: 00815920 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7494: 00815a70 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7495: 00d91b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7496: 00dc7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7497: 00d91f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7498: 00d8ab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7499: 00db588c 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7500: 00ce1598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_x_f_w_w │ │ │ │ 7501: 00d9994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7502: 0094fe34 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7502: 0094ff84 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7503: 00307eb8 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7504: 00905064 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7504: 009051b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7505: 004cb144 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7506: 004930d4 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7507: 00dc7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7508: 00d92358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7509: 00759490 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7509: 007595e0 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7510: 00dc8af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7511: 0093f408 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7511: 0093f558 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7512: 00d9c26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7513: 00dc6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7514: 00d8fd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7515: 0073500c 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7516: 008aa510 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7515: 0073515c 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7516: 008aa660 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7517: 00333a68 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7518: 0070d4d8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7518: 0070d628 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7519: 00d936d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7520: 00dc6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7521: 00501224 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7522: 0099f164 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7522: 0099f2b4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7523: 00d90894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7524: 00d95680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7525: 00dc65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7526: 00d91958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7527: 00d91d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7528: 0025ef80 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7529: 0075cc58 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7530: 00740298 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7529: 0075cda8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7530: 007403e8 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7531: 00d99f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7532: 0078b754 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7533: 00745bb0 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7534: 008bb700 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7535: 0098b68c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7532: 0078b8a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7533: 00745d00 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7534: 008bb850 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7535: 0098b7dc 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7536: 003c9c78 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7537: 009536c0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7537: 00953810 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7538: 00d98bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7539: 008faba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7539: 008facf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7540: 00dc6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7541: 0054aa90 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7542: 007e711c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7543: 008f6170 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7544: 006e6ad0 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7542: 007e726c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7543: 008f62c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7544: 006e6c20 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7545: 0050806c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7546: 00d8cacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7547: 0041eefc 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7548: 00dc7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7549: 00d9f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7550: 00dc79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7551: 00dc7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7552: 00d8e444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7553: 00dc7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7554: 005171b0 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7555: 00821698 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7556: 009929f4 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7557: 008cad2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7555: 008217e8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7556: 00992b44 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7557: 008cae7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7558: 00514b88 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7559: 00d8d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7560: 00d94384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7561: 00d93c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7562: 00dc6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7563: 00dc7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7564: 00d99cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7565: 00da0be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7566: 00d97030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7567: 008dbb10 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 7568: 0075c854 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7567: 008dbc60 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7568: 0075c9a4 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7569: 00ce17a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_h │ │ │ │ 7570: 00dc85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7571: 002a3f3c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7572: 0058f424 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7573: 0077f260 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7573: 0077f3b0 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7574: 004ddc0c 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7575: 00d9b6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7576: 008cc3d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7576: 008cc520 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7577: 00d96990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7578: 006e4d20 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7578: 006e4e70 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7579: 005ab9c0 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7580: 00dc68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7581: 0043527c 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7582: 003390d8 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7583: 0085333c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7583: 0085348c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7584: 00dc7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7585: 00dc70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7586: 00dc684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7587: 0032b064 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7588: 00798050 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7589: 007218d0 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7588: 007981a0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7589: 00721a20 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7590: 00d91978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7591: 0061a2e0 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_b │ │ │ │ 7592: 00429054 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7593: 0051cfe0 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7594: 00508b8c 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7595: 005a7e88 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7596: 004fe260 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7597: 00da0954 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7598: 0061a400 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_d │ │ │ │ 7599: 00dc76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7600: 009839e4 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7600: 00983b34 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7601: 00516d84 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7602: 00ce1724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_xu_w_w │ │ │ │ 7603: 00d9b024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7604: 00dc69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7605: 005b5ffc 436 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf64_note │ │ │ │ 7606: 0061a340 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_h │ │ │ │ 7607: 00d9998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ @@ -7627,16 +7627,16 @@ │ │ │ │ 7623: 00dc75ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7624: 00334474 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7625: 0025f2dc 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7626: 00d92888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7627: 00d9a8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7628: 0061a3a0 96 FUNC GLOBAL DEFAULT 12 helper_vremu_vx_w │ │ │ │ 7629: 0029d468 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7630: 00916564 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7631: 00748a34 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7630: 009166b4 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7631: 00748b84 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7632: 00d8c0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7633: 00d9c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7634: 005a45a4 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7635: 00dc6008 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7636: 00d8de84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7637: 00da1670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 7638: 00dc81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ @@ -7644,529 +7644,529 @@ │ │ │ │ 7640: 00d9f58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7641: 00d8f750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7642: 00d97920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7643: 00d90354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7644: 00543e1c 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7645: 00d95b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7646: 002ea940 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7647: 0071f434 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7648: 00951aa8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7647: 0071f584 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7648: 00951bf8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7649: 00d9be7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7650: 0094eebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7651: 00919ad8 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7650: 0094f00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7651: 00919c28 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7652: 00dc6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7653: 0032cc30 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7654: 00dc699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7655: 00dc84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7656: 00dc6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7657: 0085a340 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7657: 0085a490 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7658: 00cdff6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v_mask │ │ │ │ 7659: 00ce227c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_d │ │ │ │ 7660: 00d96f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7661: 0052df80 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7662: 008dec08 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7662: 008ded58 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ 7663: 00ce2384 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_h │ │ │ │ - 7664: 007505c0 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7664: 00750710 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7665: 003043c4 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7666: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7667: 008dd3f0 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7668: 009cbbfc 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7669: 00956040 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7667: 008dd540 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7668: 009cbd4c 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7669: 00956190 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7670: 00d8f414 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7671: 005ada90 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7672: 00d93f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7673: 0063d900 72 FUNC GLOBAL DEFAULT 12 helper_vmsof_m │ │ │ │ 7674: 00505818 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7675: 00dc6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7676: 00dc6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7677: 002fbc58 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7678: 002b88e0 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7679: 00952bfc 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7679: 00952d4c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7680: 00dc666e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7681: 009053fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7681: 0090554c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7682: 00dc6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7683: 0081d6a8 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7683: 0081d7f8 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7684: 00dc7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7685: 00586288 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7686: 00ce2300 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf2_w │ │ │ │ 7687: 00d96b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7688: 0096df78 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7688: 0096e0c8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7689: 00dc601a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7690: 0050a000 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7691: 00dc78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7692: 00d951c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7693: 0075ce78 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7693: 0075cfc8 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7694: 0056adec 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7695: 009b3714 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7695: 009b3864 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7696: 00d9b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7697: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7698: 0051a528 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7699: 00d96880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7700: 0029d620 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7701: 00d8deb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7702: 0070d88c 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7703: 007484c0 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7704: 0074ce70 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7702: 0070d9dc 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7703: 00748610 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7704: 0074cfc0 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7705: 0048ede0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7706: 00d8ce98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7707: 00dc6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7708: 00dc7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7709: 00dc8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7710: 00915a94 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7710: 00915be4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7711: 00d8bee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ 7712: 005dab18 124 FUNC GLOBAL DEFAULT 12 priv_spec_to_str │ │ │ │ - 7713: 007ecdec 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7714: 008c574c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7713: 007ecf3c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7714: 008c589c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7715: 005046fc 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7716: 00dc6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7717: 0031e6ac 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 7718: 00d8cf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7719: 00d9d59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7720: 00986a1c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7720: 00986b6c 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7721: 00d96820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7722: 00d8d0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7723: 00d918f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7724: 0078ad58 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7724: 0078aea8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7725: 005bb590 144 FUNC GLOBAL DEFAULT 12 riscv_boot_info_init │ │ │ │ 7726: 0029dd80 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7727: 00dc859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7728: 00dc7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7729: 0041aea8 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7730: 00dc7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7731: 00dc8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7732: 002a3fe8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7733: 004ec9a8 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7734: 00784478 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7734: 007845c8 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7735: 005edb18 188 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_b │ │ │ │ 7736: 0032b7ec 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 7737: 005edd4c 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_d │ │ │ │ - 7738: 0095e88c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7738: 0095e9dc 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7739: 00d95ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7740: 005edbd4 192 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_h │ │ │ │ - 7741: 009610d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7741: 00961224 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7742: 00da05a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7743: 00d8b170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7744: 00d8ae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7745: 00dc6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7746: 00ce48a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_b │ │ │ │ 7747: 00dc7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7748: 009ae928 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7748: 009aea78 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7749: 00ce4718 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_d │ │ │ │ 7750: 00dc6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7751: 00dc7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7752: 00dc7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7753: 00dc7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7754: 00513a84 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7755: 00d04170 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_d │ │ │ │ 7756: 00ce4820 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_h │ │ │ │ - 7757: 0072b38c 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7758: 0098c278 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7759: 0098f24c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7757: 0072b4dc 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7758: 0098c3c8 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7759: 0098f39c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7760: 00cefc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_b │ │ │ │ 7761: 00d9c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7762: 00d04278 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_h │ │ │ │ 7763: 002b5238 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7764: 0075713c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7764: 0075728c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7765: 00dc6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7766: 0041e264 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7767: 00d9b8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7768: 00747bec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7768: 00747d3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7769: 005edc94 184 FUNC GLOBAL DEFAULT 12 helper_hyp_hsv_w │ │ │ │ 7770: 00ce1ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_d │ │ │ │ 7771: 00cefa88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_d │ │ │ │ 7772: 00d99fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7773: 00d98084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7774: 0029d448 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7775: 00504498 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7776: 00d92678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7777: 007a2d3c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7777: 007a2e8c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7778: 00ce1bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_h │ │ │ │ 7779: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ 7780: 00cefb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_h │ │ │ │ - 7781: 006aee34 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7781: 006aef84 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7782: 00c7c4f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7783: 007b0a30 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7784: 0070c284 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7783: 007b0b80 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7784: 0070c3d4 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7785: 00dc6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7786: 00d9f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_READ_EVENT │ │ │ │ 7787: 0033bb14 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7788: 007f8218 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7788: 007f8368 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7789: 00d04068 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_w_s │ │ │ │ 7790: 00ce479c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vid_v_w │ │ │ │ 7791: 0054ebc0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7792: 00d98414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 7793: 00d8fae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7794: 00765ad8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7794: 00765c28 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7795: 00da2108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7796: 00dc8bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7797: 007de50c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7797: 007de65c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7798: 00dc8bc7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7799: 00816380 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7799: 008164d0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7800: 00ce1b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsqrt_v_w │ │ │ │ 7801: 00d9b0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7802: 00dc8186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7803: 00cefb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxu_vx_w │ │ │ │ - 7804: 00827274 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7805: 0099b260 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7804: 008273c4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7805: 0099b3b0 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7806: 00d9fd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7807: 008fdfa8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7807: 008fe0f8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ 7808: 00cdfd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8_v │ │ │ │ - 7809: 009cc1e0 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7809: 009cc330 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7810: 002fa374 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7811: 009795cc 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7811: 0097971c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7812: 00dc6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7813: 007540e8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7814: 0082b960 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7813: 00754238 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7814: 0082bab0 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7815: 00580368 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7816: 00dc8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7817: 00d8bf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7818: 00dc8b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7819: 00d93a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7820: 002980bc 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7821: 004ddf18 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7822: 00d9d5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7823: 0095a79c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7824: 00938308 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7823: 0095a8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7824: 00938458 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7825: 002b0b10 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7826: 007802c0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7826: 00780410 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7827: 00dc60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7828: 00ce3dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re16_v │ │ │ │ 7829: 00dc605c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7830: 00d8a218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7831: 00c81b28 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7832: 00820ae4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7832: 00820c34 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7833: 002a5378 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7834: 00da2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7835: 00dc7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7836: 00d8ce78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7837: 007b008c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7837: 007b01dc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7838: 00d8f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7839: 009c3be4 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 7840: 008ba514 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7839: 009c3d34 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7840: 008ba664 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7841: 0029817c 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7842: 00d89f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7843: 00da0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7844: 00dc67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7845: 00d9ea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7846: 00da0c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7847: 00dc7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7848: 002a2040 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7849: 00dc7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7850: 00853014 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7850: 00853164 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7851: 00d8dd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7852: 00dc6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7853: 00532db8 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7854: 00714f24 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7854: 00715074 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7855: 002a58ac 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7856: 004eed9c 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7857: 0060bef4 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_b │ │ │ │ 7858: 0060c014 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_d │ │ │ │ 7859: 00d9b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7860: 00dc763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7861: 0050224c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7862: 00d8bff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7863: 00989fec 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7863: 0098a13c 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7864: 00d97070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7865: 00870588 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7865: 008706d8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7866: 0060bf54 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_h │ │ │ │ 7867: 002ffc30 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7868: 009d5a8c 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7868: 009d5bdc 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7869: 00d01410 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_d │ │ │ │ 7870: 00d89f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7871: 00dc6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7872: 00d8c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7873: 00d94554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7874: 00d97500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7875: 00c7f22c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7876: 00989f98 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7876: 0098a0e8 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7877: 00dc77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7878: 005ac7b8 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7879: 00dc7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ 7880: 00d05508 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_l │ │ │ │ - 7881: 008fa4d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7881: 008fa620 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7882: 00d97a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7883: 00d90e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7884: 008e9850 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7884: 008e99a0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7885: 00545a4c 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7886: 00487794 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7887: 00dc7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7888: 00dc804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7889: 0060bfb4 96 FUNC GLOBAL DEFAULT 12 helper_vor_vv_w │ │ │ │ 7890: 00d00cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_s │ │ │ │ - 7891: 00952c04 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7892: 00944aa8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7891: 00952d54 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7892: 00944bf8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7893: 00dc6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7894: 008bf248 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7894: 008bf398 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7895: 00dc814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7896: 00d00d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_h_w │ │ │ │ 7897: 00dc82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7898: 007b33ac 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7898: 007b34fc 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7899: 00dc7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7900: 00637040 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_b │ │ │ │ 7901: 00dc8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7902: 006c85cc 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7902: 006c871c 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7903: 00dc76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7904: 00dc7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7905: 00d8ded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 7906: 006371c4 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_h │ │ │ │ - 7907: 008df6b4 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7907: 008df804 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7908: 002aee0c 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7909: 00913a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7909: 00913b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7910: 0058bcf0 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7911: 0029edfc 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7912: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7913: 00dc77ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7914: 00d9d7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7915: 00dc6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7916: 00d9ed80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7917: 00426cb8 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7918: 00dc7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7919: 00dc7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7920: 00dc74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7921: 00902f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7921: 009030b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7922: 00dc772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 7923: 008cf08c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7924: 007f8118 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7923: 008cf1dc 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7924: 007f8268 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7925: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7926: 00dc6044 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ - 7927: 006a3384 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ + 7927: 006a34d4 432 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_b │ │ │ │ 7928: 0063733c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_x_v_w │ │ │ │ 7929: 00dc601d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7930: 0048f468 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7931: 0096c410 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7931: 0096c560 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7932: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7933: 006a38e0 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ - 7934: 00894010 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7933: 006a3a30 628 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_d │ │ │ │ + 7934: 00894160 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7935: 00d904f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7936: 00d8fdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7937: 006a3534 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ - 7938: 0098ac1c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7939: 00985538 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7937: 006a3684 480 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_h │ │ │ │ + 7938: 0098ad6c 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7939: 00985688 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7940: 00cf5650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_d │ │ │ │ 7941: 005809d8 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7942: 00dc8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7943: 00d949c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7944: 00dc7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7945: 00dc6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7946: 00dc7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7947: 00cf5758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_h │ │ │ │ 7948: 00d95730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7949: 00903aa4 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7950: 007dd060 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7949: 00903bf4 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7950: 007dd1b0 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7951: 00d9b7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7952: 00d977a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7953: 0090b0ac 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7953: 0090b1fc 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7954: 00dc69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7955: 00dc77e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 7956: 0056f05c 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7957: 00956fdc 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7957: 0095712c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7958: 0027eb10 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7959: 00da19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7960: 006a3714 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ - 7961: 007155bc 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7962: 007c6148 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7960: 006a3864 460 FUNC GLOBAL DEFAULT 12 helper_vbrev_v_w │ │ │ │ + 7961: 0071570c 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7962: 007c6298 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7963: 00dc6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7964: 00986a70 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7964: 00986bc0 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7965: 00d9d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7966: 00d8a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7967: 00cf56d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsub_vv_w │ │ │ │ 7968: 00d99114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7969: 00c80bd4 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7970: 007bd108 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7971: 0099cbb0 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7970: 007bd258 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7971: 0099cd00 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7972: 0029cd34 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7973: 00782e98 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7973: 00782fe8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7974: 00d95470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7975: 0029ea88 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7976: 008d47b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7976: 008d4900 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7977: 00d9892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7978: 00435288 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7979: 00d9bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7980: 00d9f7fc 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7981: 00750a60 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7981: 00750bb0 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7982: 0042d3d0 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7983: 00dc6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7984: 00dc671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 7985: 00b83968 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7985: 00b83ab8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7986: 002920ec 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7987: 00940594 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7988: 009829c4 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7989: 009cbf4c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7987: 009406e4 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7988: 00982b14 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7989: 009cc09c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7990: 00dc7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7991: 00741dd0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7991: 00741f20 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7992: 00d99fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7993: 00903318 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 7994: 009ae42c 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7993: 00903468 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7994: 009ae57c 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7995: 00519fd0 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7996: 00dc619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7997: 00dc6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 7998: 00d96ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7999: 00291af8 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8000: 00da05b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8001: 00dc78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8002: 005b16ac 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8003: 00925d84 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8003: 00925ed4 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8004: 00da01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 8005: 008edff8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8006: 0099cc8c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8005: 008ee148 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8006: 0099cddc 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8007: 00dc66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8008: 0052dee8 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8009: 00947c5c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8009: 00947dac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8010: 00c811cc 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8011: 005e6dc8 72 FUNC GLOBAL DEFAULT 12 riscv_set_csr_ops │ │ │ │ 8012: 00dc7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8013: 00da1070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8014: 00492c18 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8015: 00dc6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8016: 007e070c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8016: 007e085c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8017: 00dc7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8018: 00d983a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ - 8019: 009b324c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 8020: 007e967c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8019: 009b339c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8020: 007e97cc 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8021: 00d9b794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8022: 0096c4d0 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8022: 0096c620 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8023: 00d90bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8024: 00749afc 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8024: 00749c4c 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8025: 00dc8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8026: 002f73fc 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8027: 008cb798 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8028: 00867ba8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8029: 008ef928 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8027: 008cb8e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8028: 00867cf8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8029: 008efa78 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8030: 006181e0 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_b │ │ │ │ 8031: 00d8b6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ 8032: 00618300 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_d │ │ │ │ 8033: 00cf71a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_b │ │ │ │ - 8034: 0095b700 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8035: 009b8a8c 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8034: 0095b850 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8035: 009b8bdc 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8036: 00cf7018 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_d │ │ │ │ 8037: 00dc78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8038: 00618240 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_h │ │ │ │ 8039: 00dc6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8040: 00dc60da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8041: 00863084 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8041: 008631d4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8042: 0055d6d4 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8043: 00dc72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8044: 00cf7120 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_h │ │ │ │ 8045: 00d9a27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8046: 00dc8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8047: 002b57a0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8048: 00dc6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8049: 00d8ca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8050: 0057264c 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8051: 00417210 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8052: 00dc6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8053: 0094efd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8053: 0094f120 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8054: 002a3294 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8055: 0029da30 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8056: 0098a8d8 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8056: 0098aa28 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8057: 00d8d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8058: 00793d3c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8059: 00b98b88 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8058: 00793e8c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8059: 00b98cd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8060: 00d8e904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8061: 002f80f0 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8062: 006182a0 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vv_w │ │ │ │ 8063: 00dc6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8064: 00d9a16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8065: 00da0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8066: 003ca598 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8067: 00d9cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8068: 00cf709c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vv_w │ │ │ │ 8069: 0029d4a0 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8070: 008b19b0 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8070: 008b1b00 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8071: 0056ed58 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8072: 00dc6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8073: 0076c3e0 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8074: 0073f020 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8073: 0076c530 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8074: 0073f170 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8075: 00581440 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8076: 00dc7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8077: 00d95dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8078: 00954898 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8078: 009549e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8079: 00dc81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8080: 00da3930 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8081: 008d28f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8081: 008d2a48 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8082: 00554b28 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8083: 0042393c 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8084: 00dc6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8085: 00dc603b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8086: 00dc75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8087: 0078ab68 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8087: 0078acb8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8088: 00dc77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8089: 00d8e9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ 8090: 005b65cc 852 FUNC GLOBAL DEFAULT 12 pmp_hart_has_privs │ │ │ │ - 8091: 008abb98 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8092: 008d33e0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8091: 008abce8 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8092: 008d3530 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8093: 002acfe8 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8094: 00da0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8095: 005145bc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8096: 005b4898 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8097: 004cf794 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8098: 00d8d098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8099: 005a9b44 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8100: 00d8beb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8101: 00dc7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8102: 00dc7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8103: 005ea0c8 68 FUNC GLOBAL DEFAULT 12 helper_fcvtmod_w_d │ │ │ │ 8104: 00dc7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8105: 0099a7b4 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8105: 0099a904 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8106: 00d8b994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8107: 00d91054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8108: 00dc7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8109: 00989e7c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8109: 00989fcc 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8110: 00dc8b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8111: 00d8d028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8112: 00da1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 8113: 003959b4 216 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 8114: 007bd1a8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8114: 007bd2f8 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8115: 00d94294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8116: 0074d43c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8116: 0074d58c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8117: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8118: 0037b1ac 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8119: 00569828 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8120: 00512ccc 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8121: 00da34a0 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8122: 00d95630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8123: 005eb278 120 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_bf16 │ │ │ │ 8124: 002d73cc 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8125: 00291d18 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8126: 009382ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8127: 0095ae14 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8128: 008ff084 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8126: 009383fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8127: 0095af64 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8128: 008ff1d4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8129: 00d8bcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8130: 00982598 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8130: 009826e8 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8131: 00ce437c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs2r_v │ │ │ │ 8132: 00dc6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8133: 0056e730 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8134: 009491c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8134: 00949318 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8135: 002a224c 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8136: 00da2bd0 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8137: 00d91bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8138: 00dc83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8139: 00dc84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8140: 00c70578 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8141: 00d007b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvtmod_w_d │ │ │ │ 8142: 00dc8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8143: 00d97ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8144: 0090528c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8144: 009053dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8145: 00d91374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8146: 00d94924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8147: 00d00498 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8148: 00829f70 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8148: 0082a0c0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8149: 00cffeec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_b │ │ │ │ 8150: 00dc743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8151: 006ea518 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8151: 006ea668 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8152: 002abacc 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8153: 00569e18 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8154: 008077fc 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8154: 0080794c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8155: 00d8d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ 8156: 00622510 424 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_h │ │ │ │ - 8157: 0095dc68 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8157: 0095ddb8 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8158: 00dc6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8159: 002b2988 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8160: 00d9a1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8161: 00925e44 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8161: 00925f94 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8162: 00632054 588 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_d │ │ │ │ 8163: 00cffe68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_h │ │ │ │ 8164: 00631bc4 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_h │ │ │ │ 8165: 00dc8626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8166: 00d01494 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_s_bf16 │ │ │ │ 8167: 005a9560 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8168: 00dc7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ @@ -8178,652 +8178,652 @@ │ │ │ │ 8174: 002a4148 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8175: 006226b8 452 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wf_w │ │ │ │ 8176: 00dc8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8177: 00dc7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8178: 00dc6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8179: 00cffde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccus_vx_w │ │ │ │ 8180: 00dc6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8181: 009bb314 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8181: 009bb464 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8182: 00dc6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8183: 00d8aa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8184: 00631e0c 584 FUNC GLOBAL DEFAULT 12 helper_vmflt_vv_w │ │ │ │ - 8185: 007f8acc 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8185: 007f8c1c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8186: 002b5500 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8187: 00dc5ff5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8188: 002b5560 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8189: 008201f0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8189: 00820340 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8190: 00da0358 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8191: 00dc6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8192: 009bc6ec 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8192: 009bc83c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8193: 00dc6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8194: 0081402c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8194: 0081417c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8195: 0051584c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8196: 00570090 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8197: 00d9d90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8198: 00d8d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8199: 0095aa7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8199: 0095abcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ 8200: 00cfcad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_h │ │ │ │ - 8201: 0074eed8 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8202: 0096cd2c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8201: 0074f028 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8202: 0096ce7c 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8203: 00514fcc 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8204: 00dc67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8205: 0084d934 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8206: 008f56f8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8207: 008007c0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8205: 0084da84 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8206: 008f5848 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8207: 00800910 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8208: 004e3630 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8209: 008ca544 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8209: 008ca694 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8210: 00dc7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8211: 00b298c0 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 8212: 00746620 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8213: 009a30cc 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8211: 00b29a10 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8212: 00746770 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8213: 009a321c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8214: 00dc7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8215: 00dc624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8216: 00d91d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8217: 00dc8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8218: 00d90f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8219: 0081a3ec 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8220: 0084c2c4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8219: 0081a53c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8220: 0084c414 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8221: 0025c19c 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8222: 00dc6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8223: 00dc83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8224: 00d99e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8225: 0096bc38 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8225: 0096bd88 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8226: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8227: 00d979a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ 8228: 00cfca54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wf_w │ │ │ │ - 8229: 0098f4f4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8230: 009b0e74 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8231: 008bc284 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8229: 0098f644 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8230: 009b0fc4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8231: 008bc3d4 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8232: 00dc75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8233: 004efe20 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8234: 00da0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8235: 00c818dc 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8236: 0029d438 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8237: 00ba85dc 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8237: 00ba872c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8238: 002fcd64 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8239: 00dc63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8240: 00dc8b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8241: 007484d4 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8241: 00748624 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8242: 00d92458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8243: 00dc841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8244: 0081a3dc 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8245: 0070e3e4 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8244: 0081a52c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8245: 0070e534 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8246: 00d97290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8247: 00d90e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8248: 00dc6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8249: 0095f2d4 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8249: 0095f424 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8250: 00dc641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8251: 00dc6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8252: 002ff4e8 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8253: 005ebbec 416 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_read_register │ │ │ │ 8254: 00dc7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8255: 00d953f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8256: 00d93ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8257: 00d9dc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8258: 0061ca7c 264 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_b │ │ │ │ 8259: 00dc7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8260: 00d99f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8261: 0074d114 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8261: 0074d264 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8262: 00da1c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8263: 005e91e4 52 FUNC GLOBAL DEFAULT 12 helper_fnmadd_d │ │ │ │ 8264: 0061cd94 300 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_d │ │ │ │ 8265: 00dc7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8266: 00dc6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8267: 0096e0e0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8268: 00753430 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8267: 0096e230 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8268: 00753580 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8269: 002a41f4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8270: 005e9218 244 FUNC GLOBAL DEFAULT 12 helper_fnmadd_h │ │ │ │ 8271: 0061cb84 268 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_h │ │ │ │ 8272: 00dc6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8273: 007e9d84 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8274: 007803d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8273: 007e9ed4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8274: 00780524 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8275: 00d95f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8276: 0028182c 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8277: 00dc6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8278: 00dc7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8279: 006f5d74 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8280: 00959c00 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8279: 006f5ec4 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8280: 00959d50 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8281: 00dc74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8282: 0092a518 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8282: 0092a668 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8283: 00dc7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8284: 00968a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8284: 00968b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8285: 00d93be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8286: 00dc83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8287: 00740af0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8287: 00740c40 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8288: 0032b3e8 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8289: 00dc8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8290: 006d5830 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8290: 006d5980 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8291: 005e914c 152 FUNC GLOBAL DEFAULT 12 helper_fnmadd_s │ │ │ │ - 8292: 008c0f6c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8292: 008c10bc 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8293: 002abe38 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8294: 00da0a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8295: 002a62d4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8296: 0061cc90 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vxm_w │ │ │ │ 8297: 00dc6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8298: 00dc66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8299: 00da11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8300: 00d98b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8301: 007daa48 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8301: 007dab98 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8302: 00c80ef0 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8303: 00cf8854 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_b │ │ │ │ 8304: 0042b1a4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8305: 00dc7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8306: 00dc70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8307: 00d9c558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8308: 00d932f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8309: 00dc6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8310: 002a6e4c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8311: 00dc6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ 8312: 00cf87d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_h │ │ │ │ - 8313: 00b0acf8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8314: 0094348c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8315: 0085b300 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8316: 00904e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8313: 00b0ae48 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8314: 009435dc 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8315: 0085b450 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8316: 00904f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8317: 00d908c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8318: 002ae02c 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8319: 00746a4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8319: 00746b9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8320: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8321: 0098b2e8 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8321: 0098b438 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8322: 00556e54 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8323: 008abc98 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8323: 008abde8 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8324: 00d9f1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8325: 00d03618 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_d │ │ │ │ 8326: 003840b8 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8327: 004cf90c 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8328: 00d01728 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_h │ │ │ │ 8329: 00dc7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8330: 00dc7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8331: 00929454 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8331: 009295a4 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8332: 00d9fc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8333: 0093ea54 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8333: 0093eba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8334: 00cf874c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vv_w │ │ │ │ 8335: 00dc745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8336: 008596ec 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8336: 0085983c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8337: 00d8d5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8338: 00d8f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8339: 00dc70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8340: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8341: 00dc79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8342: 00dc853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8343: 0073dca8 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8343: 0073ddf8 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8344: 00d01830 132 OBJECT GLOBAL DEFAULT 24 helper_info_fround_s │ │ │ │ 8345: 00dc6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ 8346: 005bc20c 560 FUNC GLOBAL DEFAULT 12 riscv_setup_rom_reset_vec │ │ │ │ - 8347: 008f6cc0 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8347: 008f6e10 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8348: 00dc6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8349: 0098a5d8 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8349: 0098a728 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8350: 00d92698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8351: 00d9f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8352: 008fd828 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8352: 008fd978 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8353: 00da2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8354: 00d9d62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8355: 00dc6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8356: 009c1d84 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8356: 009c1ed4 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8357: 00d9a62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8358: 00dc64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8359: 003bbfa8 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8360: 0090c148 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8361: 0071c0a4 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8360: 0090c298 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8361: 0071c1f4 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8362: 00dc6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8363: 009ae6d8 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8363: 009ae828 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8364: 00dc791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8365: 00bcf278 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8366: 00d9d57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8367: 0096f83c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8368: 009acac4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8367: 0096f98c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8368: 009acc14 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8369: 00d9992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8370: 00d912f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8371: 00d91a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8372: 0090e284 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8372: 0090e3d4 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8373: 005b1594 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8374: 00d9cf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8375: 007f7ef0 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8375: 007f8040 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8376: 00d04dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64dsm │ │ │ │ - 8377: 0070b804 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8377: 0070b954 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8378: 00d9ef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8379: 00d9c7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8380: 002fa890 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8381: 00cfb428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_b │ │ │ │ 8382: 003e2a24 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8383: 007409d4 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8383: 00740b24 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8384: 00561abc 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8385: 00d8db24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8386: 008e5e40 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8386: 008e5f90 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8387: 00418770 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8388: 00cfb29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_d │ │ │ │ 8389: 002afc70 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8390: 00dc7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8391: 00cf08f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_d │ │ │ │ 8392: 002badc0 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8393: 00cfb3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_h │ │ │ │ - 8394: 0090efe8 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8394: 0090f138 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8395: 00dc63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8396: 00d8bbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8397: 0073fcf0 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8397: 0073fe40 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8398: 005d8dd4 20 FUNC GLOBAL DEFAULT 12 riscv_cpu_max_xlen │ │ │ │ 8399: 00dc7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8400: 00cf0a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_h │ │ │ │ 8401: 00d93364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8402: 00d8b5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8403: 00dc6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8404: 00b0a920 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8404: 00b0aa70 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8405: 00586d64 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8406: 00d92098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8407: 00da0ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8408: 00dc841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8409: 00d9e4e8 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8410: 0095c840 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8410: 0095c990 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8411: 002a4298 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8412: 0084efe0 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8412: 0084f130 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8413: 00d91d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8414: 00783174 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8414: 007832c4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8415: 00563fc8 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8416: 00642724 556 FUNC GLOBAL DEFAULT 12 do_vext_vv │ │ │ │ - 8417: 006a06c8 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ + 8417: 006a0818 84 FUNC GLOBAL DEFAULT 12 helper_aes32esmi │ │ │ │ 8418: 00cfb320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsmul_vx_w │ │ │ │ 8419: 00642950 556 FUNC GLOBAL DEFAULT 12 do_vext_vx │ │ │ │ 8420: 00d9f77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8421: 00cf097c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vf_w │ │ │ │ 8422: 00338e88 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8423: 00dc6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8424: 0029d4c0 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8425: 00dc7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8426: 00dc790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8427: 00c7bf58 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8428: 00cfc7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_h │ │ │ │ - 8429: 006ffb44 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8429: 006ffc94 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8430: 00d972b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8431: 0053b818 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8432: 00dc62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8433: 0029d4b0 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8434: 0076c218 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8435: 0075aa04 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8434: 0076c368 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8435: 0075ab54 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8436: 00d91ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8437: 00dc75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8438: 00dc6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8439: 00d93d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8440: 0081a9c4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8440: 0081ab14 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8441: 00dc7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8442: 00581364 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8443: 002b5680 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8444: 00dc7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8445: 00dc715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8446: 00d99c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8447: 00d8a328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8448: 00d911c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8449: 0079cbfc 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8450: 0072b604 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8449: 0079cd4c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8450: 0072b754 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8451: 00cfc73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vf_w │ │ │ │ 8452: 00dc75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8453: 009563ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8454: 008fdcbc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8453: 0095653c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8454: 008fde0c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8455: 00d9d20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8456: 00dc8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8457: 0078b4c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8457: 0078b614 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8458: 00d96158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_ADD_EVENT │ │ │ │ 8459: 00dc6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8460: 00549d8c 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8461: 00d8b2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8462: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8463: 00438928 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8464: 00d97180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8465: 00dc728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8466: 00dc6051 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8467: 0050817c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8468: 00dc6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8469: 00b2c13c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8470: 007b30e8 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8469: 00b2c28c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8470: 007b3238 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8471: 00dc83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8472: 00d9dd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8473: 0027e828 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8474: 007bcca0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8474: 007bcdf0 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8475: 00dc6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8476: 00d90544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8477: 00dc768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8478: 00dc6a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8479: 005173e0 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8480: 00dc663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8481: 00549964 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8482: 00dc76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8483: 0079b02c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8483: 0079b17c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8484: 00dc676e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8485: 008bfec4 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8485: 008c0014 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8486: 00dc7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8487: 00965f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8487: 00966080 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8488: 00dc80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8489: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ 8490: 00ce59a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse8_v │ │ │ │ - 8491: 00748150 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8492: 008a93ec 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8491: 007482a0 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8492: 008a953c 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8493: 00dc6009 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8494: 00427724 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ 8495: 00cf75c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_b │ │ │ │ - 8496: 0097b17c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8496: 0097b2cc 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8497: 005060d0 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8498: 002ea250 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8499: 0071d8fc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8499: 0071da4c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8500: 00d95dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8501: 00cf7438 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_d │ │ │ │ 8502: 00dc637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8503: 0062d2fc 420 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_d │ │ │ │ - 8504: 0095bb1c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8505: 0085ba30 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8506: 0080b828 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8504: 0095bc6c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8505: 0085bb80 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8506: 0080b978 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8507: 00cf7540 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_h │ │ │ │ 8508: 004f8cf8 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8509: 0062cfbc 436 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_h │ │ │ │ 8510: 00d8cbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8511: 00dc65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8512: 00338eec 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8513: 003a8dd8 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8514: 00dc6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8515: 00516d14 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8516: 0070df1c 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8516: 0070e06c 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8517: 00d8c780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8518: 008bb8f4 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8519: 007e6cc8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8520: 0098131c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8518: 008bba44 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8519: 007e6e18 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8520: 0098146c 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8521: 00dc8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8522: 00d99a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8523: 00dc6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8524: 00dc7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8525: 00c7f140 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8526: 009691f8 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8526: 00969348 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8527: 00269840 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8528: 00cf74bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vv_w │ │ │ │ 8529: 00dc718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8530: 00dc80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8531: 0062d170 396 FUNC GLOBAL DEFAULT 12 helper_vfmin_vv_w │ │ │ │ - 8532: 0079b154 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8532: 0079b2a4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8533: 00d8bfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8534: 008c4f24 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8534: 008c5074 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8535: 002f9124 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8536: 0029c730 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8537: 00d8cfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8538: 0052e13c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8539: 00dc689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8540: 007c55fc 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8540: 007c574c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8541: 00d9e79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8542: 00d90984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8543: 008faf98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8543: 008fb0e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8544: 00d904c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8545: 0072a8c4 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8546: 008f79d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8545: 0072aa14 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8546: 008f7b20 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8547: 00d9bfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8548: 00d9d8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8549: 00d96a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8550: 0090dc1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8551: 007ff270 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8550: 0090dd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8551: 007ff3c0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8552: 00593388 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8553: 00db58b0 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8554: 00dc786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8555: 008e9a7c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8556: 00821528 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8555: 008e9bcc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8556: 00821678 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8557: 00dc8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8558: 00d8bb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8559: 00dc6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8560: 00dc6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8561: 00762ccc 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8561: 00762e1c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8562: 00dc7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8563: 00d8bc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8564: 00297b80 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8565: 0094abcc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8566: 0082b150 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8565: 0094ad1c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8566: 0082b2a0 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8567: 00dc7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8568: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8569: 00da2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8570: 00dc7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8571: 003281fc 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8572: 006b5604 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8572: 006b5754 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8573: 00dc8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8574: 008d65f0 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8574: 008d6740 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8575: 00dc76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8576: 0053b06c 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8577: 008d4f1c 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8577: 008d506c 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8578: 00dc67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8579: 00d997fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8580: 007b20c0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8580: 007b2210 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8581: 00dc6afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8582: 00dc81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8583: 002ba638 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8584: 00d958a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8585: 0033fee4 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8586: 00d96960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8587: 009ca4e0 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8587: 009ca630 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8588: 0032a4e4 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8589: 00dc719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8590: 0072746c 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8590: 007275bc 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8591: 00d924c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8592: 00dc6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8593: 00d90c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8594: 00dc84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8595: 00dc64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8596: 00d8ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8597: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8598: 00dc6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8599: 00d9c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8600: 00dc7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8601: 00d8e3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8602: 00c7e9ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8603: 0097b344 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8603: 0097b494 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8604: 00cba3e4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8605: 0090c2d8 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8605: 0090c428 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8606: 00dc6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8607: 00cba404 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8608: 00372790 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8609: 00cba444 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8610: 00428bd0 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8611: 008ac204 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8611: 008ac354 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8612: 00da1004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8613: 00994fc8 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8614: 008ff650 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8613: 00995118 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8614: 008ff7a0 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8615: 00d8a048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8616: 00dc6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8617: 00388ef4 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8618: 00d9882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8619: 00982e3c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8620: 007859b4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8619: 00982f8c 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8620: 00785b04 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8621: 00d9da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8622: 00d9b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8623: 00328c14 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8624: 002956e8 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8625: 0090214c 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8625: 0090229c 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8626: 00dc644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8627: 00da11fc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8628: 007f4b64 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8629: 0077e780 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8628: 007f4cb4 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8629: 0077e8d0 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8630: 00dc8b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8631: 0042b9dc 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8632: 007f6fd0 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8632: 007f7120 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8633: 00ce3ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl1re32_v │ │ │ │ - 8634: 009ca3f4 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8634: 009ca544 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8635: 00d95b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8636: 008c9124 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8636: 008c9274 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8637: 00dc6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8638: 0055d620 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8639: 007b33a4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8639: 007b34f4 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8640: 00d98b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8641: 00d96f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8642: 00429928 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8643: 008ca48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8643: 008ca5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8644: 0038e2fc 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8645: 00d9a79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8646: 00dc808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8647: 00dc8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8648: 009ca2d8 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8649: 009bed3c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8648: 009ca428 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8649: 009bee8c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8650: 00d90de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8651: 0096fe80 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8651: 0096ffd0 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8652: 00dc72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8653: 00dc8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8654: 00d91cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8655: 00da032c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8656: 00d974e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8657: 00dc6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8658: 002a70a0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8659: 00dc73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_MSI_SENT_DSTATE │ │ │ │ 8660: 00297c8c 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8661: 00913a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8662: 008fb108 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8661: 00913bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8662: 008fb258 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8663: 005ae7c0 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8664: 00981778 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8664: 009818c8 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8665: 002b4034 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8666: 00982d0c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8667: 007f4bc8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8666: 00982e5c 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8667: 007f4d18 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8668: 00dc8608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8669: 00dc6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8670: 00dc6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8671: 00dc6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8672: 00d90654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8673: 0029b364 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8674: 00341188 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8675: 00dc7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8676: 002b9838 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8677: 00dc7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8678: 00940004 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8678: 00940154 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8679: 002fba38 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8680: 00d8ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8681: 00db5784 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8682: 00d99dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8683: 0095d340 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8683: 0095d490 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8684: 003845b4 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8685: 00dc6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8686: 00d98224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 8687: 00d9fab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8688: 00905748 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8689: 008ada30 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8688: 00905898 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8689: 008adb80 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8690: 0051a3f0 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8691: 00ce84f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_b │ │ │ │ 8692: 00dc747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8693: 00796c24 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8694: 006cd2fc 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8693: 00796d74 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8694: 006cd44c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8695: 00ce836c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_d │ │ │ │ 8696: 00383698 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8697: 009b0b70 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8697: 009b0cc0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8698: 00514660 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8699: 00760d18 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8699: 00760e68 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8700: 0039cdd8 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8701: 0099e49c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8701: 0099e5ec 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ 8702: 00ce8474 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_h │ │ │ │ - 8703: 00938478 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8704: 008c4bc4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8705: 008de7ec 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8703: 009385c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8704: 008c4d14 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8705: 008de93c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8706: 00da0c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8707: 00c81c50 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 8708: 0078b0ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8708: 0078b23c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8709: 00d8f810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8710: 00d9fc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8711: 00d9df4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8712: 0077d25c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8712: 0077d3ac 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8713: 004eee24 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8714: 00d94954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ 8715: 00ce83f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vv_w │ │ │ │ - 8716: 0088b6dc 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8716: 0088b82c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8717: 00d8f910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8718: 008c0cac 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8718: 008c0dfc 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8719: 00dc6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8720: 00d91fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8721: 003e2998 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8722: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8723: 0095a9c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8723: 0095ab14 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8724: 0037afdc 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8725: 00dc8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8726: 0076cd1c 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8726: 0076ce6c 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8727: 00dc6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8728: 00d8b37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8729: 00333144 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8730: 00dc6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8731: 00607714 96 FUNC GLOBAL DEFAULT 12 helper_vec_rsubs8 │ │ │ │ 8732: 00dc7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8733: 006e5598 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8733: 006e56e8 832 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8734: 00dc7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8735: 00d945f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8736: 0051508c 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8737: 0097b504 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8738: 00929908 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8737: 0097b654 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8738: 00929a58 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8739: 002b9b0c 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 8740: 00970b38 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8740: 00970c88 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8741: 00d9f640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPADDR_CSR_WRITE_EVENT │ │ │ │ 8742: 00d93854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8743: 007e5af8 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8743: 007e5c48 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8744: 00dc7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8745: 003e9268 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8746: 00da131c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8747: 008ce54c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8747: 008ce69c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8748: 00dc713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8749: 00da16d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8750: 00d0030c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ed │ │ │ │ 8751: 00d9b134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8752: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8753: 00304664 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8754: 00827bf4 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8754: 00827d44 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8755: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8756: 00dc7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8757: 009389d4 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8757: 00938b24 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8758: 005b2100 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8759: 00dc6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8760: 0094dee0 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8760: 0094e030 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8761: 005b6438 80 FUNC GLOBAL DEFAULT 12 pmp_unlock_entries │ │ │ │ 8762: 00dc7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8763: 00d91848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8764: 00337674 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8765: 00b2ce58 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8766: 00782ba4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8765: 00b2cfa8 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8766: 00782cf4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8767: 00d8f6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8768: 002fdd20 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8769: 00dc7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8770: 00947410 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8770: 00947560 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8771: 00552a44 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8772: 00dc6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8773: 00d95a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8774: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8775: 00b98b58 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8775: 00b98ca8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8776: 00d953b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ - 8777: 006a6c60 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ + 8777: 006a6db0 236 FUNC GLOBAL DEFAULT 12 helper_vsha2cl64_vv │ │ │ │ 8778: 00dc8b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8779: 00d933f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8780: 00dc5fff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8781: 00dc684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8782: 00da142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8783: 00931db0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8784: 006e62fc 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8783: 00931f00 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8784: 006e644c 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8785: 00d8bdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8786: 00d905a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8787: 004e34e4 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8788: 00902400 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8788: 00902550 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8789: 00d9d7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8790: 007f6a84 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8790: 007f6bd4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8791: 00d9cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8792: 00dc67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8793: 0099b088 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8793: 0099b1d8 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8794: 00d8ef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8795: 0092a2b0 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8796: 008ee4a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8797: 0091c214 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8795: 0092a400 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8796: 008ee5f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8797: 0091c364 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8798: 00d942e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8799: 00d8db84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8800: 00d9d89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8801: 00dc6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8802: 00d96950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8803: 00297d8c 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8804: 00dc7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 8805: 00745438 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8806: 009d3efc 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8805: 00745588 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8806: 009d404c 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8807: 00dc6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8808: 00d977e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8809: 008054b4 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8810: 00785d44 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8809: 00805604 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8810: 00785e94 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8811: 00dc7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8812: 00dc75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8813: 0072787c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8814: 007e5ac4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8813: 007279cc 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8814: 007e5c14 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8815: 00dc6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8816: 00dc6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8817: 0079a2e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8818: 00914378 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8817: 0079a438 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8818: 009144c8 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8819: 00d9895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8820: 00d9a4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8821: 00dc6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8822: 00d8abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8823: 00dc8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8824: 00dc731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8825: 00dc6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8833,728 +8833,728 @@ │ │ │ │ 8829: 00d99afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8830: 00dc6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8831: 0055e530 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8832: 00d99bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8833: 00dc8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8834: 002bd984 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8835: 00d9eb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8836: 007f5af8 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8836: 007f5c48 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8837: 00dc640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8838: 00d9872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8839: 007d1c18 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8839: 007d1d68 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8840: 00d922d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8841: 0079a9c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8841: 0079ab14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8842: 00d8ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8843: 00dc66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8844: 00dc8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8845: 00d9c5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8846: 00486d24 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 8847: 0084def8 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8848: 007e93c8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8849: 0090eae0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8850: 00780a98 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8847: 0084e048 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8848: 007e9518 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8849: 0090ec30 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8850: 00780be8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8851: 00dc8800 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8852: 00902b00 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8852: 00902c50 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8853: 00dc63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8854: 00962ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8855: 009c1624 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8854: 00962f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8855: 009c1774 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8856: 0058f1ec 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8857: 009174e4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8858: 0095b0b8 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8857: 00917634 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8858: 0095b208 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8859: 00d9cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8860: 009ac7b8 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8860: 009ac908 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8861: 00da12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8862: 00dc8bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8863: 00dc6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8864: 00dc6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8865: 0095936c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8865: 009594bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8866: 00dc68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8867: 006e9cb8 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8867: 006e9e08 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8868: 00dc7d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8869: 00b8d410 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ - 8870: 0079a750 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8869: 00b8d560 56 OBJECT GLOBAL DEFAULT 14 misa_bits │ │ │ │ + 8870: 0079a8a0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8871: 00d9b864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8872: 00dc70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8873: 00386bdc 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8874: 00da1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8875: 0058ed34 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8876: 002b5324 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8877: 0058e3ac 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8878: 00d8f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8879: 00d8aa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8880: 00b98b60 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8880: 00b98cb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8881: 00d91aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8882: 00d9f394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8883: 00dc841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8884: 00d9c718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 8885: 00dc7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 8886: 00dc707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8887: 00dc6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8888: 00d90d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8889: 0055b2b8 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8890: 00d99034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8891: 00717650 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8892: 007c3b9c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8891: 007177a0 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8892: 007c3cec 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8893: 00d8d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8894: 00dc67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8895: 00d8cc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8896: 002a0120 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8897: 002eab80 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8898: 00dc7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8899: 00799efc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8899: 0079a04c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8900: 00c80cf8 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8901: 00dc84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8902: 007f40c0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8902: 007f4210 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8903: 00d92228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8904: 00dc67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8905: 009240a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8906: 00953c40 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8905: 009241f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8906: 00953d90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8907: 002bbfc4 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8908: 008de618 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8908: 008de768 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8909: 002b3f18 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8910: 0090dcd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8911: 009488a8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8912: 00968728 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8910: 0090de24 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8911: 009489f8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8912: 00968878 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8913: 00cf2554 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_b │ │ │ │ 8914: 00cf23c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_d │ │ │ │ 8915: 00d9ff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8916: 00d8f730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8917: 0032909c 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8918: 00d9d73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8919: 009cbfbc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8919: 009cc10c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8920: 002dfab4 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8921: 00cf24d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_h │ │ │ │ 8922: 00d99214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8923: 0041ae70 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8924: 002d2e0c 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8925: 00960eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8925: 00960ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8926: 002b5fb8 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8927: 00780338 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8927: 00780488 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8928: 00dc7822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 8929: 0098d028 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8930: 009a9598 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8929: 0098d178 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8930: 009a96e8 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8931: 002aa27c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8932: 009cab18 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8932: 009cac68 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8933: 0061b420 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_b │ │ │ │ - 8934: 00706984 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8934: 00706ad4 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ 8935: 0061b540 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_d │ │ │ │ - 8936: 0080b250 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8936: 0080b3a0 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8937: 00dc8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8938: 00600c9c 616 FUNC GLOBAL DEFAULT 12 helper_vsxei8_8_v │ │ │ │ 8939: 00d97f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8940: 002903e0 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8941: 00cf244c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaadd_vx_w │ │ │ │ 8942: 0061b480 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_h │ │ │ │ 8943: 00604818 800 FUNC GLOBAL DEFAULT 12 helper_vl2re32_v │ │ │ │ 8944: 00391f4c 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8945: 0029ba28 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8946: 007978b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8946: 00797a04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8947: 00dc8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8948: 005aeb80 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8949: 00dc7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8950: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8951: 00d9d58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8952: 008126c0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8952: 00812810 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8953: 00d8e314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8954: 0080b8f4 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8954: 0080ba44 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8955: 00dc82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8956: 00dc830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8957: 00d8ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8958: 00dc6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8959: 0061b4e0 96 FUNC GLOBAL DEFAULT 12 helper_vnmsac_vx_w │ │ │ │ 8960: 00d8b984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 8961: 009617ac 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8961: 009618fc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 8962: 00dc7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 8963: 0091a9f0 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8964: 008f605c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8963: 0091ab40 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8964: 008f61ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8965: 00d9e34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8966: 00dc60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8967: 00425af8 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8968: 0080b1f4 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8968: 0080b344 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8969: 00d9afa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8970: 00d8fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8971: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8972: 008f7ee4 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8972: 008f8034 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8973: 00d912e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8974: 00d907b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8975: 00d8fe2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8976: 00dc664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8977: 003288e0 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 8978: 00dc7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8979: 007bd628 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8980: 00782fe4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8981: 0097b6a0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8982: 00983b8c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8979: 007bd778 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8980: 00783134 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8981: 0097b7f0 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8982: 00983cdc 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8983: 00dc7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8984: 0041de14 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8985: 00785cdc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8986: 00940ca4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8985: 00785e2c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8986: 00940df4 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8987: 0042c834 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8988: 006a6994 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ - 8989: 00b98b24 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8990: 009b356c 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8988: 006a6ae4 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch32_vv │ │ │ │ + 8989: 00b98c74 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8990: 009b36bc 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8991: 00d8bf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8992: 00280808 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8993: 00dc6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8994: 00dc6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8995: 00d8b140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8996: 002954dc 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8997: 002961e8 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8998: 00c812e0 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8999: 006b56c8 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8999: 006b5818 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9000: 00dc7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9001: 0091f7b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9002: 00953114 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9001: 0091f908 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9002: 00953264 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9003: 00dc7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9004: 00da0ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9005: 00d96df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9006: 00cbdd5c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9007: 00d8f070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9008: 00505e00 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9009: 00514110 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9010: 00917e94 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9010: 00917fe4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9011: 00dc6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9012: 007d26e8 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9012: 007d2838 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9013: 00dc6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9014: 0074387c 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9015: 0096e7e4 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9014: 007439cc 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9015: 0096e934 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9016: 002aa328 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9017: 0095b1f0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9017: 0095b340 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9018: 00bceedc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9019: 002fa748 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9020: 00744724 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9021: 00982f08 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9020: 00744874 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9021: 00983058 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9022: 005685e0 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9023: 00d97060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9024: 0099cca0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9024: 0099cdf0 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9025: 00dc6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9026: 00d9afc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9027: 0041243c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9028: 00dc71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9029: 00dc6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9030: 00dc7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9031: 0054d274 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9032: 002fbe28 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9033: 00dc7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9034: 004cb2a8 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9035: 0079ac44 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9035: 0079ad94 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9036: 00d8d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9037: 0095f674 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9037: 0095f7c4 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9038: 0029c244 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9039: 0059b0ec 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9040: 007484b8 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9040: 00748608 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9041: 00dc6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9042: 00dc66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9043: 00d98ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9044: 00dc80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9045: 008141d0 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9045: 00814320 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9046: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9047: 00d8d038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9048: 00da1cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9049: 0071f43c 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9049: 0071f58c 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9050: 00d93434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9051: 007bca80 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9051: 007bcbd0 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9052: 005086a0 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9053: 003007dc 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9054: 00d97670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9055: 00dc6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9056: 00d00390 132 OBJECT GLOBAL DEFAULT 24 helper_info_sm4ks │ │ │ │ 9057: 00d8f7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9058: 00dc6057 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9059: 00d9a6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9060: 0050546c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9061: 00d066e0 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9062: 00dc68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9063: 0094c100 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9063: 0094c250 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9064: 0033b7fc 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9065: 00d96870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9066: 00d9f240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9067: 00da1ac4 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9068: 0074d1d0 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9069: 0093b6d4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9068: 0074d320 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9069: 0093b824 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9070: 002f7d24 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9071: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9072: 00d8ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9073: 00dc7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9074: 00782f54 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9074: 007830a4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9075: 0061e3c0 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_b │ │ │ │ - 9076: 0071e1f8 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9076: 0071e348 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9077: 00422278 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9078: 0061e4e0 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_d │ │ │ │ - 9079: 0096e478 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9079: 0096e5c8 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9080: 00d9b084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9081: 00c7e998 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9082: 0070bc54 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9082: 0070bda4 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9083: 00d9b7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9084: 00dc7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9085: 0061e420 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_h │ │ │ │ 9086: 00d9d85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9087: 00dc72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9088: 002f9408 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9089: 0092d014 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9090: 006ffad8 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9091: 0075c230 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9089: 0092d164 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9090: 006ffc28 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9091: 0075c380 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9092: 00c80dd8 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9093: 0096f228 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 9094: 00932c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9095: 0098a200 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9093: 0096f378 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9094: 00932da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9095: 0098a350 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9096: 00dc81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9097: 005b0cd4 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9098: 00dc8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9099: 00dc7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9100: 009440a4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9100: 009441f4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9101: 002b52c4 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9102: 00868574 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9103: 0081398c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9102: 008686c4 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9103: 00813adc 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9104: 0027e9c4 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9105: 002b95e8 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9106: 0042afe8 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9107: 00dc76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9108: 00dc8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9109: 0041b5cc 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9110: 00d98444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9111: 0093b250 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9111: 0093b3a0 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9112: 00dc661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9113: 0079a59c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9114: 008dcd58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9115: 008b0488 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9113: 0079a6ec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9114: 008dcea8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9115: 008b05d8 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9116: 0061e480 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vv_w │ │ │ │ 9117: 00da146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9118: 009241bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9119: 007187f8 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9118: 0092430c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9119: 00718948 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9120: 0032d00c 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9121: 00dc72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9122: 00d9878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9123: 009d19e8 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9123: 009d1b38 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9124: 002a9f08 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9125: 00dc7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9126: 00d8ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9127: 00d97a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9128: 00d8c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9129: 00dc6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9130: 00d9cdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9131: 00dc7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9132: 00d943e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9133: 007541d4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9133: 00754324 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9134: 004fc77c 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9135: 00373478 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9136: 002b2a14 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9137: 00dc6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9138: 00dc7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9139: 004126bc 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9140: 00d936a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9141: 00dc6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9142: 00dc68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9143: 009b0f88 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9143: 009b10d8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9144: 00dbd928 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9145: 0038e608 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9146: 00d92018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9147: 006e6460 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9147: 006e65b0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9148: 00ce4e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse32_v │ │ │ │ 9149: 005bca4c 60 FUNC GLOBAL DEFAULT 12 riscv_socket_fdt_write_id │ │ │ │ 9150: 00372418 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9151: 004cdf10 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9152: 00dc78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9153: 00dc79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9154: 00d9873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9155: 00502290 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9156: 00928254 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9157: 00952ef0 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9156: 009283a4 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9157: 00953040 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9158: 00c70714 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9159: 00914208 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9160: 00905510 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9161: 0079ae48 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9159: 00914358 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9160: 00905660 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9161: 0079af98 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9162: 00dc6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9163: 006e2ee4 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9164: 008a9a54 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9163: 006e3034 688 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9164: 008a9ba4 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9165: 00dc6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9166: 00dc66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9167: 00cfaae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_b │ │ │ │ 9168: 00d0579c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_d │ │ │ │ 9169: 00dc639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9170: 00d9edb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9171: 00568c60 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9172: 00d9a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9173: 007b86f4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9174: 0099b1a8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9173: 007b8844 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9174: 0099b2f8 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9175: 00d0558c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_h │ │ │ │ 9176: 00d9c21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9177: 009acfd4 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9177: 009ad124 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9178: 00cfaa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_h │ │ │ │ - 9179: 0093f1e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9179: 0093f330 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9180: 00d90444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9181: 009b7eb4 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ - 9182: 006abd70 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ + 9181: 009b8004 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9182: 006abec0 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_tcg_compatible │ │ │ │ 9183: 00d94144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9184: 00da16c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9185: 002aa3d8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9186: 00dc75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9187: 007570c4 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9187: 00757214 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9188: 00633d74 600 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_d │ │ │ │ 9189: 0056f654 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9190: 00901a5c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9191: 0084e214 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9190: 00901bac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9191: 0084e364 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9192: 00600514 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_16_v │ │ │ │ 9193: 0063385c 656 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_h │ │ │ │ 9194: 00dc700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9195: 002b325c 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9196: 00d059ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_lu_s │ │ │ │ 9197: 00dc8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9198: 00dc717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9199: 00dc7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9200: 00da3bf4 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9201: 00d9d80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9202: 00d8af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9203: 00907e10 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9203: 00907f60 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9204: 00d92408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9205: 00d95ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9206: 002a3800 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9207: 008f2ecc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9207: 008f301c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9208: 00dc767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9209: 0088b1ac 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9209: 0088b2fc 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9210: 00d8ea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9211: 00cfa9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclipu_wx_w │ │ │ │ 9212: 00d8eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9213: 008e8770 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9214: 0072ca1c 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9213: 008e88c0 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9214: 0072cb6c 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9215: 002b95fc 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9216: 00b2c120 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9216: 00b2c270 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9217: 0029c9bc 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9218: 009cbd20 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9218: 009cbe70 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9219: 0040bd40 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9220: 00968c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9221: 009cc354 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9220: 00968ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9221: 009cc4a4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9222: 00393608 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9223: 00759034 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9223: 00759184 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9224: 004271a0 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9225: 008d98ec 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9225: 008d9a3c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9226: 00dc63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9227: 002dee30 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9228: 00821970 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9228: 00821ac0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9229: 00633aec 648 FUNC GLOBAL DEFAULT 12 helper_vmfgt_vf_w │ │ │ │ - 9230: 00913c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9230: 00913d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9231: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9232: 0038237c 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9233: 00393478 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9234: 008c36f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9235: 0070601c 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9234: 008c3840 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9235: 0070616c 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9236: 00dc61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9237: 00d8df84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9238: 00c81adc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9239: 0079c598 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9239: 0079c6e8 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9240: 00dc798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9241: 00307ea8 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9242: 00d97710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9243: 00963eec 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9243: 0096403c 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9244: 003e0e2c 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9245: 00d8c210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9246: 00dc7ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9247: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9248: 00491fe4 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9249: 00d8b67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9250: 008228d8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9251: 007f721c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9250: 00822a28 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9251: 007f736c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9252: 00d8adf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9253: 00dc6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9254: 0073a4c8 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9255: 006edf7c 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9254: 0073a618 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9255: 006ee0cc 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9256: 00d93bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9257: 00d9df9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9258: 007a6418 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9258: 007a6568 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9259: 00590d4c 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9260: 00dc7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9261: 005ad8c8 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9262: 00da1920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9263: 00dc84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9264: 00943994 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9265: 008dc1ec 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9266: 00979180 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9267: 0090dd8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9264: 00943ae4 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9265: 008dc33c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9266: 009792d0 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9267: 0090dedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9268: 00d92838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9269: 00d903f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9270: 00814b08 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9271: 008a845c 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9272: 008bb588 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9270: 00814c58 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9271: 008a85ac 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9272: 008bb6d8 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9273: 00dc749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9274: 00d9bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9275: 00da0d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9276: 00cfe524 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_b │ │ │ │ - 9277: 00939e1c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9277: 00939f6c 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9278: 00dc8b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9279: 00cfe398 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_d │ │ │ │ - 9280: 009c0c1c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9280: 009c0d6c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9281: 00dc7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9282: 00cfe4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_h │ │ │ │ 9283: 00dc67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9284: 005ad0c0 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9285: 00dc67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9286: 0099b0c4 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9287: 009d5a80 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9286: 0099b214 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9287: 009d5bd0 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ 9288: 005fec5c 652 FUNC GLOBAL DEFAULT 12 helper_vlxei8_64_v │ │ │ │ - 9289: 00986200 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9289: 00986350 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9290: 005a4a5c 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9291: 009b8abc 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9291: 009b8c0c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9292: 00305b08 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9293: 009692b8 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9293: 00969408 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9294: 00d8c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9295: 00dc7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9296: 00d8f030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9297: 0033b230 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9298: 00dc786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9299: 00dc63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9300: 009bd0b8 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9300: 009bd208 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9301: 005af248 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9302: 00dc6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9303: 00dc6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9304: 00dc7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9305: 00da0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9306: 005bb620 76 FUNC GLOBAL DEFAULT 12 riscv_calc_kernel_start_addr │ │ │ │ - 9307: 00908228 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9308: 007e7750 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9307: 00908378 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9308: 007e78a0 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9309: 0041293c 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9310: 00cfe41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsub_vx_w │ │ │ │ 9311: 0058c924 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9312: 00912c18 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9313: 00968168 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9312: 00912d68 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9313: 009682b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9314: 00da10a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9315: 00c81b7c 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9316: 00d8c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9317: 00da2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9318: 00d92378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9319: 00dc8604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9320: 005dbe28 44 FUNC GLOBAL DEFAULT 12 riscv_env_smode_dbltrp_enabled │ │ │ │ 9321: 00dc820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9322: 00d92528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9323: 009242d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9323: 00924420 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9324: 00dc7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9325: 0075e2e4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9326: 00780614 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9325: 0075e434 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9326: 00780764 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9327: 006205f8 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_d │ │ │ │ 9328: 00dc8b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9329: 00dc8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9330: 008d1f90 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9330: 008d20e0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9331: 00dc80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9332: 007809c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9332: 00780b18 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9333: 006202d4 424 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_h │ │ │ │ 9334: 00dc76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9335: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9336: 00da34cc 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9337: 009afbd4 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9337: 009afd24 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9338: 00486d28 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9339: 00dc75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9340: 0051d434 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9341: 002a5088 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9342: 00ce560c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_64_v │ │ │ │ - 9343: 0090dc78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9344: 0090ec20 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9343: 0090ddc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9344: 0090ed70 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9345: 00dc6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9346: 00b98b1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9346: 00b98c6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9347: 00dc7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9348: 00dc7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9349: 002b515c 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9350: 00c87b58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9351: 0062047c 380 FUNC GLOBAL DEFAULT 12 helper_vfsub_vf_w │ │ │ │ 9352: 004ff748 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9353: 00d97c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9354: 00dc7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9355: 003e9b80 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9356: 009cdce8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9356: 009cde38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9357: 00d94464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9358: 00dc69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9359: 00591770 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9360: 00c81854 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9361: 005ba6dc 44 FUNC GLOBAL DEFAULT 12 riscv_pmu_timer_cb │ │ │ │ 9362: 00d93674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9363: 002a3810 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9364: 00dc8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9365: 00740640 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9365: 00740790 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9366: 00dc8612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9367: 005b06b4 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9368: 008d3370 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9369: 00780528 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9368: 008d34c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9369: 00780678 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9370: 00dc85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9371: 00b0a688 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9371: 00b0a7d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9372: 00d95cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9373: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9374: 009ba9bc 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9374: 009bab0c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9375: 00d8ab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9376: 0052f600 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9377: 00d8fd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9378: 0075d2ac 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9379: 007f7ef8 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9378: 0075d3fc 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9379: 007f8048 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9380: 00d9df6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9381: 00d8f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9382: 00dc7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9383: 0075abc4 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9383: 0075ad14 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9384: 00dc8bc8 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9385: 0059b21c 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9386: 008e809c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9386: 008e81ec 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9387: 0029592c 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9388: 00dc807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9389: 008dae84 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9390: 008ebec4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9389: 008dafd4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9390: 008ec014 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9391: 00dc692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9392: 00d90f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9393: 008e28cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9394: 0080af18 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9393: 008e2a1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9394: 0080b068 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9395: 002abd34 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9396: 00d9eb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9397: 00d8c078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9398: 00dc7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9399: 009ca23c 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9399: 009ca38c 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9400: 00d9e08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9401: 00dc7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9402: 00dc85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9403: 008c2498 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9403: 008c25e8 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9404: 0063d354 412 FUNC GLOBAL DEFAULT 12 helper_vmorn_mm │ │ │ │ 9405: 00dc6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9406: 008e6f44 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9406: 008e7094 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9407: 00dc8ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9408: 00dc70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9409: 0091ae34 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9409: 0091af84 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9410: 00dc6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9411: 00751058 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9411: 007511a8 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9412: 002a43f0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9413: 00d93d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9414: 00dc79ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9415: 0079a648 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9415: 0079a798 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9416: 002b5860 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9417: 00d90c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9418: 0041f360 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9419: 00dc7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9420: 00d8fe8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9421: 00d8c600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9422: 0099337c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9422: 009934cc 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9423: 00dc8b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9424: 006e68a8 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9425: 008c7c48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9426: 007481bc 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9424: 006e69f8 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9425: 008c7d98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9426: 0074830c 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9427: 00dc70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9428: 00d9c828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ 9429: 0060df9c 424 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_b │ │ │ │ 9430: 005a861c 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9431: 00dc79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9432: 00d97ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9433: 00d9b484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9434: 0060e41c 484 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_d │ │ │ │ 9435: 005a9ddc 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9436: 00d9a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9437: 00dc7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9438: 00d8b190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9439: 009cc9d4 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9439: 009ccb24 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9440: 00dc66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ - 9441: 006a4e70 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ + 9441: 006a4fc0 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_b │ │ │ │ 9442: 00dc6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9443: 0060e144 372 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_h │ │ │ │ 9444: 00dc6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9445: 00dc6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9446: 007ab8e8 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9446: 007aba38 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9447: 00dc7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 9448: 00d8c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9449: 00dc60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9450: 00dc6c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ - 9451: 006a4ed0 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ + 9451: 006a5020 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_h │ │ │ │ 9452: 00dc6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9453: 0096d2ec 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 9454: 0078546c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9453: 0096d43c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9454: 007855bc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9455: 00422094 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9456: 00ce7cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_b │ │ │ │ 9457: 00ce7b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_d │ │ │ │ 9458: 00522eb0 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9459: 00ce5168 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_8_v │ │ │ │ 9460: 00dc600e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9461: 00dc6c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9462: 007811f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9462: 00781340 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9463: 00d90944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9464: 008bfd24 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9464: 008bfe74 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9465: 00ce7c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_h │ │ │ │ - 9466: 006a52e0 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ + 9466: 006a5430 440 FUNC GLOBAL DEFAULT 12 helper_vaesef_vs │ │ │ │ 9467: 00d9fa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9468: 0060e2b8 356 FUNC GLOBAL DEFAULT 12 helper_vsrl_vx_w │ │ │ │ - 9469: 007246bc 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9469: 0072480c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9470: 002fc120 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9471: 0074e8b8 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9472: 0079c67c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ - 9473: 006a5124 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ + 9471: 0074ea08 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9472: 0079c7cc 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9473: 006a5274 444 FUNC GLOBAL DEFAULT 12 helper_vaesef_vv │ │ │ │ 9474: 003ad908 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9475: 00d8d118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 9476: 006a4f30 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ + 9476: 006a5080 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vv_w │ │ │ │ 9477: 00dc6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9478: 00d8f770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9479: 0058853c 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9480: 007402f4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9480: 00740444 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9481: 00dc6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9482: 008e796c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9482: 008e7abc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 9483: 00cea0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_d │ │ │ │ - 9484: 00b2ce50 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9484: 00b2cfa0 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9485: 002af860 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9486: 00ce7bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vvm_w │ │ │ │ 9487: 00d8e374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9488: 00cea1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_h │ │ │ │ 9489: 00dc667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9490: 0071f41c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9491: 008d2a38 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9490: 0071f56c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9491: 008d2b88 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9492: 00d9cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9493: 00dc7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9494: 007853c8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9494: 00785518 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9495: 00d96b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9496: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9497: 002a4498 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9498: 009a104c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9498: 009a119c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9499: 00d8ef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9500: 00d933a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9501: 00d99154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9502: 00da1ad0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9503: 00d91014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9504: 00dc7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9505: 00cea154 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmax_vs_w │ │ │ │ 9506: 00dc8bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9507: 00d8cd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9508: 00d9b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9509: 00d9f010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9510: 008ccb8c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9510: 008cccdc 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9511: 0042329c 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9512: 00d8c0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9513: 00dc6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9514: 00d8f3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9515: 00d97d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9516: 005a8538 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9517: 00d8eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9518: 00dc6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9519: 00748488 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9520: 0096fc7c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9519: 007485d8 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9520: 0096fdcc 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9521: 002aa76c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9522: 00294180 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9523: 0061a5e0 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_b │ │ │ │ 9524: 00ce5588 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_8_v │ │ │ │ - 9525: 009843b8 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9525: 00984508 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9526: 00d91fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9527: 0028ce98 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9528: 00d8d7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9529: 00d9f280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9530: 008df918 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9530: 008dfa68 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9531: 00d8d984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ 9532: 0063d01c 412 FUNC GLOBAL DEFAULT 12 helper_vmor_mm │ │ │ │ - 9533: 009bf53c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9533: 009bf68c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9534: 00dc842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9535: 0061a640 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vv_h │ │ │ │ 9536: 003935bc 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9537: 00d9defc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9538: 003abd44 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9539: 00626ebc 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_d │ │ │ │ 9540: 00608ef4 284 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_b │ │ │ │ 9541: 00dc7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9542: 00d9a5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9543: 00dc68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9544: 00609250 308 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_d │ │ │ │ 9545: 0029e948 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ 9546: 00626b7c 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_h │ │ │ │ - 9547: 00817e24 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9547: 00817f74 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9548: 00d9997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9549: 009caac0 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9549: 009cac10 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9550: 00609010 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_h │ │ │ │ 9551: 00dc74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9552: 00dc7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9553: 00dc8418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9554: 0053ba4c 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9555: 002d16a8 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9556: 00dc6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ @@ -9562,83 +9562,83 @@ │ │ │ │ 9558: 003e0f10 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9559: 005dbfb4 708 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 9560: 00dc82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9561: 00d94f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9562: 00dc77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9563: 00339a00 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9564: 005917d8 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9565: 00927dc4 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9565: 00927f14 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9566: 00626d2c 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vf_w │ │ │ │ 9567: 00609130 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vvm_w │ │ │ │ 9568: 00d04614 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrs_nto │ │ │ │ 9569: 00d90704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9570: 00dc6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9571: 00dc769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9572: 00d959d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9573: 00dc8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9574: 00dc7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9575: 00568f24 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9576: 00d9b444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9577: 003bbc9c 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9578: 007778ac 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9578: 007779fc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9579: 002baa54 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9580: 00701858 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9580: 007019a8 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9581: 00d9e27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9582: 00d954d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9583: 00d8fcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9584: 00dc6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9585: 00dc8b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9586: 00dc618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9587: 00d99d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9588: 0049402c 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9589: 00d9da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9590: 00857904 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9591: 007ed02c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9592: 009b8944 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9593: 007764a8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9594: 008e5274 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9590: 00857a54 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9591: 007ed17c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9592: 009b8a94 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9593: 007765f8 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9594: 008e53c4 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9595: 00dc70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9596: 0028cbb8 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9597: 00d9a80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9598: 0075f600 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9598: 0075f750 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9599: 00514790 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9600: 007483e0 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9601: 00746b68 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9600: 00748530 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9601: 00746cb8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9602: 00554790 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9603: 00dc7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9604: 00d9f9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9605: 00c819ac 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9606: 00d91948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9607: 00dc64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9608: 00716064 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9609: 007b2ba8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9610: 007484cc 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9608: 007161b4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9609: 007b2cf8 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9610: 0074861c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9611: 00d9eb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9612: 005167e8 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9613: 00294290 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9614: 0094338c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9615: 007bc8c8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9614: 009434dc 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9615: 007bca18 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9616: 00dc8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9617: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9618: 0095a6e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9618: 0095a834 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9619: 00dc6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9620: 00dc858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9621: 00861130 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9622: 008d7a54 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9623: 0077d968 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9621: 00861280 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9622: 008d7ba4 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9623: 0077dab8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9624: 005dc2ec 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_virt_mem_enabled │ │ │ │ 9625: 0031b1a8 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9626: 00da1250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9627: 00dc6b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9628: 0095ac48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9628: 0095ad98 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9629: 00dc850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9630: 00d95bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9631: 0098292c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9631: 00982a7c 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9632: 00dc64ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9633: 0096ad18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9633: 0096ae68 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9634: 00d93344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9635: 002cf39c 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9636: 00dc62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9637: 00dc651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9638: 00dc6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9639: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9640: 00dc7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9649,477 +9649,477 @@ │ │ │ │ 9645: 00514954 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9646: 00dc6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9647: 00d9d56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9648: 00ce72ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_d │ │ │ │ 9649: 002a4544 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9650: 00dc7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9651: 00dc7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9652: 0071f42c 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9653: 009cb430 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9652: 0071f57c 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9653: 009cb580 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9654: 00dc7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9655: 00ce73f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_h │ │ │ │ 9656: 00618c60 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_b │ │ │ │ - 9657: 0073a8ec 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9657: 0073aa3c 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9658: 00d93de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9659: 0096bae4 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9659: 0096bc34 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9660: 00618d80 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_d │ │ │ │ 9661: 00dc6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9662: 00dc7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9663: 005ab3e8 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9664: 0081628c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9664: 008163dc 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9665: 00d9d35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9666: 0082c674 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9666: 0082c7c4 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9667: 00dc7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9668: 00618cc0 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_h │ │ │ │ 9669: 0051a33c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9670: 002fd488 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9671: 00dc7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9672: 00622348 456 FUNC GLOBAL DEFAULT 12 helper_vfwsub_wv_w │ │ │ │ 9673: 00d8ca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ 9674: 00dc7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 9675: 006d3acc 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9675: 006d3c1c 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9676: 00d8acb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9677: 00d91f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9678: 002a885c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9679: 00c7e95c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9680: 004d7dbc 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9681: 00ce7370 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vv_w │ │ │ │ - 9682: 00943a6c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9683: 0091cf64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9682: 00943bbc 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9683: 0091d0b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9684: 00d8dd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9685: 007580cc 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9685: 0075821c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9686: 00d8c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9687: 00d927c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9688: 00618f60 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_b │ │ │ │ 9689: 00618d20 96 FUNC GLOBAL DEFAULT 12 helper_vmax_vx_w │ │ │ │ 9690: 00d9e1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ 9691: 00619080 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_d │ │ │ │ - 9692: 007598fc 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9693: 006ea498 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9692: 00759a4c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9693: 006ea5e8 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9694: 00d8da94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9695: 00ce8d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_b │ │ │ │ - 9696: 0077db58 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9697: 0075980c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9696: 0077dca8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9697: 0075995c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9698: 00618fc0 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_h │ │ │ │ 9699: 00dc6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9700: 00cf63b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_h │ │ │ │ 9701: 00ce8bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_d │ │ │ │ 9702: 00dc6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9703: 00dc6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9704: 005491e8 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9705: 00ce8cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_h │ │ │ │ 9706: 002d77c8 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9707: 00d921b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9708: 00d986ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9709: 00960fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9709: 00961110 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ 9710: 00bc6114 2520 OBJECT GLOBAL DEFAULT 21 xthead_opcode_data │ │ │ │ - 9711: 0093bc30 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9711: 0093bd80 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9712: 00dc777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9713: 00dc783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 9714: 009ca6bc 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9715: 00746a64 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9716: 007dfb80 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9714: 009ca80c 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9715: 00746bb4 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9716: 007dfcd0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9717: 00d9d5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9718: 009abfa0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9718: 009ac0f0 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9719: 00619020 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vv_w │ │ │ │ 9720: 00cf6334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwsub_wv_w │ │ │ │ 9721: 00d9a1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9722: 009671dc 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9723: 008cb120 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9724: 00971c7c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9722: 0096732c 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9723: 008cb270 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9724: 00971dcc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9725: 00d9e5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9726: 00ce8c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vv_w │ │ │ │ 9727: 00da0d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9728: 0051d058 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 9729: 009b9510 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9729: 009b9660 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9730: 00dc6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9731: 00dc7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9732: 00dc689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9733: 0095659c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9733: 009566ec 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9734: 004962fc 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9735: 00dc818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9736: 0029e278 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9737: 00437fb0 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9738: 008cf49c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9739: 0093aad0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9740: 009bf338 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9738: 008cf5ec 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9739: 0093ac20 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9740: 009bf488 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9741: 00dc702c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9742: 00dc63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9743: 0098c114 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9743: 0098c264 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9744: 00d8a198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9745: 00dc81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9746: 0051aa60 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9747: 0081b938 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9747: 0081ba88 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9748: 00dc6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9749: 00d9a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9750: 00d91ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9751: 00d8bc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9752: 00dc6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9753: 007977dc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9753: 0079792c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9754: 00dc6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9755: 00dc674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9756: 00dc81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9757: 002a8c24 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9758: 00294390 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9759: 00dc6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9760: 00d922e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9761: 00c7c6d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9762: 00d90304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9763: 00dc8afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9764: 00936940 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9765: 00726f70 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9766: 00ae998c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9764: 00936a90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9765: 007270c0 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9766: 00ae9adc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9767: 00d8dcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9768: 0091c668 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9769: 007815d8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9768: 0091c7b8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9769: 00781728 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9770: 00562274 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9771: 00dc67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9772: 002b44cc 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9773: 00797c38 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9773: 00797d88 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9774: 00dc6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9775: 00425724 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9776: 009c0688 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9776: 009c07d8 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9777: 00d8b5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9778: 002a543c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9779: 00dc77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9780: 00dc647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9781: 009259b8 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9782: 0090d9f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9781: 00925b08 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9782: 0090db44 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9783: 00dc6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9784: 00b2c158 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9784: 00b2c2a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9785: 00dc6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9786: 003e798c 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9787: 00d9aaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9788: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9789: 00d98384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 9790: 00dc695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9791: 00d9a4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9792: 0052e9f0 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9793: 00dc6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9794: 00dc621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9795: 006ee380 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9796: 009c1208 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9797: 008c9688 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9795: 006ee4d0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9796: 009c1358 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9797: 008c97d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9798: 00dc813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9799: 00dc7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9800: 00dc6b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9801: 002adf68 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9802: 00501d6c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9803: 00dc73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_MSI_DSTATE │ │ │ │ 9804: 005ad108 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9805: 00dc833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9806: 006e4d0c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9806: 006e4e5c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9807: 00dc84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9808: 00d93424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9809: 00968b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 9810: 0095aad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9809: 00968c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9810: 0095ac28 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9811: 00437428 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9812: 0033ba4c 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9813: 0061e240 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_b │ │ │ │ 9814: 00dc64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9815: 002ac488 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9816: 007d1f7c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9816: 007d20cc 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9817: 00501ed0 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9818: 0061e360 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_d │ │ │ │ 9819: 00dc6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9820: 00dc82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9821: 002ad804 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9822: 006e4338 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9822: 006e4488 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9823: 00d9b534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9824: 00d8ad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9825: 00954bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9825: 00954d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9826: 00d99d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9827: 0061e2a0 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_h │ │ │ │ - 9828: 00781d10 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9828: 00781e60 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9829: 00d988bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9830: 009601bc 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9830: 0096030c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9831: 00dc7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9832: 009b1d7c 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9832: 009b1ecc 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9833: 00da2388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9834: 00dc778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9835: 009027dc 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9835: 0090292c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9836: 00dc7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9837: 00dc7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9838: 00868444 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9839: 009d3ff4 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9840: 0096dc10 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9838: 00868594 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9839: 009d4144 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9840: 0096dd60 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9841: 002990f0 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9842: 002ea808 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9843: 00dc6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9844: 00d84a00 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9845: 00dc7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9846: 00744c7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9846: 00744dcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9847: 00dc6021 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9848: 00dc7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9849: 00d9dfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9850: 00dc67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 9851: 0071782c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9851: 0071797c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9852: 00d050e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_divs_i128 │ │ │ │ 9853: 0061e300 96 FUNC GLOBAL DEFAULT 12 helper_vasub_vx_w │ │ │ │ 9854: 00dc731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ 9855: 00642c60 184 FUNC GLOBAL DEFAULT 12 helper_unzip │ │ │ │ - 9856: 006e5494 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9856: 006e55e4 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9857: 00dc723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9858: 00dc6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9859: 00d97af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9860: 00dc7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9861: 00731f78 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9861: 007320c8 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9862: 002f5b2c 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9863: 00dc735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9864: 006eb318 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9865: 008c0ea4 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9864: 006eb468 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9865: 008c0ff4 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9866: 00581d9c 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9867: 0099cc1c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9867: 0099cd6c 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9868: 002b2220 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9869: 00da113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9870: 0084dcec 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9870: 0084de3c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9871: 00dc6003 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9872: 00d9a8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9873: 00d8ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9874: 009b0074 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9874: 009b01c4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9875: 00dc6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9876: 00bd28a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9877: 00ce95fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_d │ │ │ │ 9878: 00dc7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9879: 0088c07c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9880: 006eb4a8 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9879: 0088c1cc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9880: 006eb5f8 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ 9881: 00ce9704 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_h │ │ │ │ - 9882: 0094f7a4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9882: 0094f8f4 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9883: 0052f518 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9884: 00dc6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9885: 00d8c8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9886: 004d54b8 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9887: 00d9a75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9888: 0093761c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9889: 007dcfdc 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9888: 0093776c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9889: 007dd12c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9890: 0041eddc 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9891: 00d95a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9892: 0095d480 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9892: 0095d5d0 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9893: 005fd628 1900 FUNC GLOBAL DEFAULT 12 helper_vlm_v │ │ │ │ - 9894: 006eb3b0 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9894: 006eb500 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9895: 00d8c9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9896: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9897: 005aa5b0 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9898: 002a8fd4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9899: 00733ffc 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9899: 0073414c 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9900: 00ce9680 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfadd_vv_w │ │ │ │ 9901: 00dc7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9902: 00d9b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9903: 0055d68c 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9904: 0046348c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9905: 0070d14c 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9905: 0070d29c 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9906: 00cf5e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_h │ │ │ │ 9907: 00544ecc 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9908: 0077e9f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9908: 0077eb44 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9909: 00dc8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9910: 0081a6ac 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9910: 0081a7fc 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9911: 00dc659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9912: 00dc7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9913: 00d99dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9914: 00dc7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9915: 0098c0c0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9915: 0098c210 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9916: 002ffdb0 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9917: 00dc74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9918: 00dc776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9919: 00dc6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9920: 00dc6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9921: 009ca2d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9921: 009ca420 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9922: 0025f5f0 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 9923: 0070d158 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9923: 0070d2a8 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9924: 00cf5e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_vv_w │ │ │ │ 9925: 002cf3d4 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9926: 006e707c 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9927: 00966a3c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9926: 006e71cc 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9927: 00966b8c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9928: 003e2d1c 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9929: 00dc6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9930: 00d9d40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9931: 005aea34 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9932: 00da1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9933: 00d8afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9934: 00d95fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9935: 00dc8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9936: 00501384 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9937: 00995518 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9938: 0081305c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9937: 00995668 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9938: 008131ac 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9939: 00da1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9940: 0027fb04 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9941: 00982878 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9941: 009829c8 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9942: 005ecc38 168 FUNC GLOBAL DEFAULT 12 helper_csrw_i128 │ │ │ │ 9943: 00da1a84 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9944: 00d95c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9945: 005ecf48 564 FUNC GLOBAL DEFAULT 12 helper_sret │ │ │ │ 9946: 00dc8b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9947: 0041443c 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9948: 009632bc 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9948: 0096340c 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9949: 0027f488 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9950: 00c87ba8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9951: 00d9abdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9952: 00dc85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9953: 009902b8 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9953: 00990408 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9954: 006035fc 108 FUNC GLOBAL DEFAULT 12 helper_vle32ff_v │ │ │ │ 9955: 002ae9f8 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9956: 00cebb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_b │ │ │ │ - 9957: 0078068c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9957: 007807dc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9958: 00415660 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9959: 00797b68 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9959: 00797cb8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 9960: 00ceb990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_d │ │ │ │ - 9961: 00999484 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9962: 008d8684 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9961: 009995d4 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9962: 008d87d4 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9963: 00dc8b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ 9964: 005dc278 116 FUNC GLOBAL DEFAULT 12 riscv_pm_get_virt_pmm │ │ │ │ 9965: 00d04f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64esm │ │ │ │ - 9966: 008126dc 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9966: 0081282c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9967: 00ceba98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_h │ │ │ │ 9968: 004f931c 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9969: 00db52f8 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9970: 00d9e7bc 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9971: 009ae97c 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9971: 009aeacc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9972: 00d94684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9973: 00dc83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9974: 00d84370 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9975: 00dc84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9976: 00d935f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9977: 00d9a94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9978: 0042ea00 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 9979: 006f68d8 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9979: 006f6a28 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9980: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9981: 008d9f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9981: 008da06c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9982: 00ceba14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmaxu_vs_w │ │ │ │ 9983: 00522c40 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9984: 00da2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9985: 00500c34 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9986: 00dc6012 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9987: 007dbd14 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9988: 008e5640 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9987: 007dbe64 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9988: 008e5790 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9989: 00dc6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9990: 00dc82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9991: 00dc7f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9992: 007938d4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9993: 007e7240 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9992: 00793a24 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9993: 007e7390 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9994: 0030fb50 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9995: 00dc6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9996: 009893f4 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9997: 00968b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9996: 00989544 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9997: 00968cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9998: 00dc8a20 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9999: 00c80ed8 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10000: 009a5ac4 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10000: 009a5c14 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10001: 00288d78 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10002: 00d8b2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10003: 0095ce94 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10003: 0095cfe4 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10004: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10005: 0096b28c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10005: 0096b3dc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10006: 00dc604d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10007: 0061d1c0 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_b │ │ │ │ - 10008: 0073aa44 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10009: 009a2370 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10008: 0073ab94 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10009: 009a24c0 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10010: 0061d2e0 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_d │ │ │ │ - 10011: 007b5048 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10011: 007b5198 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10012: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10013: 00dc66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10014: 00d98ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10015: 00dc82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10016: 0061d220 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_h │ │ │ │ - 10017: 006d4f74 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10018: 008cd5b8 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10017: 006d50c4 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10018: 008cd708 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10019: 0027ef3c 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10020: 00932d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10020: 00932eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10021: 00d8b36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10022: 007441c4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10023: 009ad714 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10022: 00744314 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10023: 009ad864 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10024: 002bab14 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10025: 00605c78 808 FUNC GLOBAL DEFAULT 12 helper_vl8re16_v │ │ │ │ 10026: 00d96e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10027: 00929a88 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10027: 00929bd8 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10028: 00dc7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10029: 007501a4 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10029: 007502f4 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10030: 00da1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10031: 00d96730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10032: 00d9c46c 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10033: 00dc858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10034: 00d8f8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10035: 002b9390 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10036: 00427744 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10037: 00c81944 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10038: 00750f08 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10038: 00751058 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10039: 00dc6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ - 10040: 0072d4a8 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10040: 0072d5f8 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10041: 0061d280 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vv_w │ │ │ │ 10042: 00dc6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10043: 00dc6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10044: 00cf0d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_d │ │ │ │ - 10045: 00721b10 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10046: 009519e8 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10045: 00721c60 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10046: 00951b38 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10047: 00dc77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10048: 0041d9d4 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10049: 00ce371c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3me_vv │ │ │ │ 10050: 00601920 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_16_v │ │ │ │ 10051: 00cf0ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_h │ │ │ │ 10052: 00dc7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ 10053: 00ce4f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlse8_v │ │ │ │ - 10054: 008201d8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10055: 0096de2c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10054: 00820328 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10055: 0096df7c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10056: 00d8c630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10057: 00dc8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10058: 00d97680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10059: 00902580 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10059: 009026d0 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10060: 00d8ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10061: 00cf1558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_d │ │ │ │ - 10062: 00783628 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10063: 008d98d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10062: 00783778 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10063: 008d9a20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ 10064: 00d02c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_d │ │ │ │ 10065: 00cf1660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_h │ │ │ │ - 10066: 007ddc70 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10066: 007dddc0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10067: 00dc7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10068: 008cf35c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10068: 008cf4ac 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10069: 00dc77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10070: 00532e10 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10071: 00dc6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10072: 00d93da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10073: 009a9230 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10073: 009a9380 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10074: 00d02cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_h │ │ │ │ 10075: 003e6194 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ 10076: 00cf0e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vf_w │ │ │ │ - 10077: 00949b80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10077: 00949cd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10078: 00dc7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10079: 00da11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10080: 00dc7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10081: 004bd068 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10082: 008c3038 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10083: 00733a5c 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10082: 008c3188 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10083: 00733bac 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10084: 002a3334 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10085: 00dc6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10086: 00d02bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fnmadd_s │ │ │ │ 10087: 003e225c 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10088: 00cf15dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfslide1down_vf_w │ │ │ │ - 10089: 00920cbc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10089: 00920e0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10090: 00d9b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10091: 00dc6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10092: 004384c8 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10093: 008ae508 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10093: 008ae658 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10094: 00412cac 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10095: 0093a33c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10095: 0093a48c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10096: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10097: 00dc68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10098: 00dc6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10099: 00820eb0 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10100: 009929f0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10099: 00821000 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10100: 00992b40 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10101: 00dc6cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10102: 007413f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10102: 00741544 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10103: 002a6fec 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10104: 007854bc 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10105: 0098db80 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10106: 00910360 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10104: 0078560c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10105: 0098dcd0 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10106: 009104b0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10107: 00dc78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10108: 008213b8 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10108: 00821508 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10109: 005b491c 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10110: 00ba6c7c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10111: 00749c6c 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10110: 00ba6dcc 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10111: 00749dbc 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10112: 00dc78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10113: 00316bb4 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10114: 00988080 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10114: 009881d0 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10115: 00d9fd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10116: 00dc6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10117: 004a76f4 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10118: 00dc748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10119: 00d97e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10120: 00d922a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10121: 003e2754 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ @@ -10127,1116 +10127,1116 @@ │ │ │ │ 10123: 002fc10c 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10124: 00dc7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10125: 00dc7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10126: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10127: 00d8f690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10128: 0057d734 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10129: 002b4b30 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10130: 00900500 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10131: 00914ed8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10132: 007bca70 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10133: 008cdf60 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10130: 00900650 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10131: 00915028 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10132: 007bcbc0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10133: 008ce0b0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10134: 00d96fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10135: 0072b120 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10135: 0072b270 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10136: 00da1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10137: 00917580 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10137: 009176d0 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10138: 00d91cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10139: 00dc8b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10140: 007f1944 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10140: 007f1a94 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10141: 003dd250 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10142: 00dc817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10143: 0096c704 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10143: 0096c854 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10144: 00dc6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10145: 004146e0 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10146: 00dc6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10147: 00d8bad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10148: 00dc7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10149: 00586df4 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10150: 008bfeac 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10151: 00743ddc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10152: 007162f4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10150: 008bfffc 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10151: 00743f2c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10152: 00716444 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10153: 00dc74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10154: 00d91858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10155: 00d8aec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10156: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10157: 00dc65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10158: 005146b4 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10159: 00d93764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10160: 00d95460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10161: 00d8c230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10162: 002b59f0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 10163: 00916b4c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10163: 00916c9c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10164: 00490a40 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10165: 00d92498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10166: 00dc613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10167: 00d9a3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10168: 00d9c6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10169: 00d97b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10170: 00d9bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10171: 00971854 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10171: 009719a4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10172: 00d96af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10173: 00d8b0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10174: 00dc5eac 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10175: 007e5680 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10175: 007e57d0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10176: 00d9b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10177: 00da0624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10178: 00d90e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10179: 00d94624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10180: 00cba484 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10181: 00cba4a4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10182: 00cba514 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10183: 00dc697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10184: 00d009c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw │ │ │ │ 10185: 00dc64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10186: 00590a84 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10187: 00859764 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10188: 008c98b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10189: 00908ac8 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10187: 008598b4 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10188: 008c9a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10189: 00908c18 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10190: 00dc7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10191: 0096c8a0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 10192: 007e7d00 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10191: 0096c9f0 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10192: 007e7e50 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10193: 00dc663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10194: 00d98284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10195: 00533038 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10196: 00dc74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10197: 0093b814 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10197: 0093b964 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10198: 00dc6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10199: 00dc66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10200: 00dc72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10201: 00d91284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10202: 00977378 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10203: 0092a34c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10202: 009774c8 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10203: 0092a49c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10204: 00dc72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10205: 00d9eda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10206: 0025cf74 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10207: 008fbe54 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10208: 007420e4 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10209: 00873138 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10210: 0077dabc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10207: 008fbfa4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10208: 00742234 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10209: 00873288 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10210: 0077dc0c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10211: 002b5b0c 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10212: 0041ed7c 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10213: 00dc737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10214: 00813cd4 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10214: 00813e24 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10215: 002b20c8 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10216: 00308e3c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10217: 00d8a8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 10218: 00743024 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10218: 00743174 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10219: 00dc7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10220: 00dc6018 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10221: 0031e588 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10222: 002b38d0 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10223: 00819e74 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10223: 00819fc4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10224: 00dc786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10225: 00c80ce0 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10226: 006184e0 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_b │ │ │ │ 10227: 00dc72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10228: 00618600 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_d │ │ │ │ 10229: 005ecdfc 212 FUNC GLOBAL DEFAULT 12 helper_cbo_zero │ │ │ │ 10230: 00dc626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10231: 00d94444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10232: 007ed1a4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10232: 007ed2f4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10233: 005ea1f4 4 FUNC GLOBAL DEFAULT 12 helper_fclass_d │ │ │ │ 10234: 00dc7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10235: 00dc630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10236: 00d94fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10237: 00d8bf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10238: 0098ce9c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10238: 0098cfec 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ 10239: 00618540 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_h │ │ │ │ - 10240: 008cc59c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10240: 008cc6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10241: 00d90754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10242: 00d9df5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10243: 005eac18 60 FUNC GLOBAL DEFAULT 12 helper_fclass_h │ │ │ │ - 10244: 009c2d30 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10244: 009c2e80 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10245: 00d96c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10246: 0070c740 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10246: 0070c890 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10247: 00dc80c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10248: 00dc6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10249: 00da3c0c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10250: 00dc60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10251: 00da3be8 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10252: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10253: 00950078 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10253: 009501c8 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10254: 00dc6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10255: 00785828 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10255: 00785978 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10256: 00dc8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10257: 0096df94 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10257: 0096e0e4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10258: 005e9c0c 48 FUNC GLOBAL DEFAULT 12 helper_fclass_s │ │ │ │ 10259: 00dc6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10260: 00d8abb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10261: 006185a0 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vv_w │ │ │ │ 10262: 00c87d10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10263: 00912530 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10263: 00912680 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10264: 0042ad4c 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10265: 00d9db9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10266: 00591b10 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10267: 00dc6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10268: 007980c0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10268: 00798210 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10269: 00dc7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10270: 0099cb9c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10271: 00797348 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10272: 0084dcd0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10273: 0077ffb0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10274: 009cf3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10270: 0099ccec 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10271: 00797498 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10272: 0084de20 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10273: 00780100 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10274: 009cf500 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10275: 003a90c8 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10276: 00742e80 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10276: 00742fd0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10277: 00dc71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10278: 008e7270 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10278: 008e73c0 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10279: 002c9a08 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10280: 0097ba10 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10280: 0097bb60 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10281: 00d8dba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10282: 00760c68 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10283: 007018c0 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10282: 00760db8 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10283: 00701a10 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10284: 002a3738 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10285: 00dc7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10286: 00982264 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10287: 0077610c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10286: 009823b4 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10287: 0077625c 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10288: 00dc80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10289: 00701928 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10289: 00701a78 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10290: 00da1880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10291: 006a60a8 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ - 10292: 00913180 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10293: 00b85238 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10291: 006a61f8 388 FUNC GLOBAL DEFAULT 12 helper_vaeskf1_vi │ │ │ │ + 10292: 009132d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10293: 00b85388 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10294: 00da16b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10295: 007dacd8 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10295: 007dae28 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10296: 00dc8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10297: 007db444 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10297: 007db594 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10298: 00d05400 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrr_i128 │ │ │ │ 10299: 00d9f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10300: 00dc7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10301: 006e71c8 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10301: 006e7318 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10302: 00dc7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10303: 00dc602f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10304: 00dc618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10305: 00dc7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10306: 00dc7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10307: 008c92f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10307: 008c9440 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10308: 00dc8b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10309: 002a9934 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10310: 00d97ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10311: 009102a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10312: 008e82d8 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10313: 00b98b50 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10311: 009103f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10312: 008e8428 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10313: 00b98ca0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10314: 00dc7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10315: 00d8c190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10316: 008ca6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10316: 008ca804 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10317: 00dc6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10318: 00955b54 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10319: 0077de44 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10318: 00955ca4 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10319: 0077df94 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10320: 00c6b0a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10321: 00743518 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10321: 00743668 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10322: 00d94324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10323: 00913688 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10323: 009137d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10324: 0033a318 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10325: 007f8784 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10325: 007f88d4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10326: 003bc2f8 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ 10327: 00d05694 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_lu │ │ │ │ - 10328: 006e36a0 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10329: 00993dd4 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10328: 006e37f0 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10329: 00993f24 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10330: 00d9da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10331: 005f93e8 112 FUNC GLOBAL DEFAULT 12 helper_vsse64_v │ │ │ │ 10332: 00d938e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10333: 00797ae0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10333: 00797c30 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10334: 00d952b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10335: 00d909e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10336: 0094bc4c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10337: 00943820 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10338: 00968950 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10339: 0098ec34 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10336: 0094bd9c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10337: 00943970 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10338: 00968aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10339: 0098ed84 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10340: 00d97e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10341: 00d90674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10342: 008fef1c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10343: 00916340 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10344: 008204dc 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10342: 008ff06c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10343: 00916490 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10344: 0082062c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10345: 00dc6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10346: 00979954 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10347: 008d2f9c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10346: 00979aa4 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10347: 008d30ec 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10348: 00d97440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10349: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10350: 00d8c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10351: 00dc808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10352: 00dc8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10353: 00d8aa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10354: 0048beb0 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10355: 00d92898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10356: 00783508 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10356: 00783658 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10357: 00c80c18 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10358: 00d9fae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10359: 008f26dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10360: 008e913c 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10359: 008f282c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10360: 008e928c 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10361: 00d9c588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10362: 00603294 656 FUNC GLOBAL DEFAULT 12 helper_vsxei64_64_v │ │ │ │ 10363: 00dc72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10364: 00dc85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10365: 00492b04 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10366: 00dc84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10367: 002a3488 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10368: 00d941e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10369: 00d8b28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10370: 0098a390 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10371: 008a8f50 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10370: 0098a4e0 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10371: 008a90a0 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10372: 002fea30 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10373: 00dc6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10374: 007f1580 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10374: 007f16d0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10375: 00dc71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10376: 0098444c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10377: 007774ec 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10378: 00b2c15c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10376: 0098459c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10377: 0077763c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10378: 00b2c2ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10379: 00d9a0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10380: 00d933c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10381: 002b6298 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10382: 00dc7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10383: 008d5240 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10383: 008d5390 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10384: 00d9a83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10385: 006ee378 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10385: 006ee4c8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10386: 0041ce04 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10387: 00553b34 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10388: 00d912d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10389: 00d9bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10390: 005d462c 560 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_iocntinh_cy │ │ │ │ 10391: 00dc77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10392: 008163f4 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10392: 00816544 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10393: 00500470 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10394: 00434eec 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10395: 003e2d4c 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10396: 002b8a58 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10397: 00d9d67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10398: 00dc8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10399: 00dc7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10400: 007b0ab4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10400: 007b0c04 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10401: 00dc7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10402: 009170e8 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10402: 00917238 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10403: 00438774 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10404: 00d91b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10405: 00960f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10406: 00784fe4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10407: 008e9ec8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10405: 00961058 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10406: 00785134 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10407: 008ea018 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10408: 00d93b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10409: 00dc7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10410: 00743994 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10411: 00824470 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10412: 0078be10 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10410: 00743ae4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10411: 008245c0 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10412: 0078bf60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10413: 0041b1f8 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10414: 0073db88 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10414: 0073dcd8 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10415: 00dc689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10416: 002a37b0 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10417: 006e0d60 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10418: 0098542c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 10419: 00871784 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10417: 006e0eb0 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10418: 0098557c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10419: 008718d4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10420: 00d8f6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10421: 008cb5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10421: 008cb71c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10422: 002914b4 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10423: 00c80f8c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10424: 00dc653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10425: 00294fcc 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10426: 00d9d78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10427: 00dc7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10428: 008cec84 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10428: 008cedd4 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10429: 00dc71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10430: 007f83d8 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10430: 007f8528 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10431: 00dc7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10432: 00dc7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 10433: 00dc782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 10434: 00910d60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10435: 008c59f4 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10434: 00910eb0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10435: 008c5b44 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10436: 00dc63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10437: 00dc7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10438: 00dc6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10439: 00d96b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10440: 00dc66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10441: 00dc7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10442: 00d95b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10443: 00d92468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10444: 0096a310 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10445: 0081aa70 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10444: 0096a460 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10445: 0081abc0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10446: 003abffc 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10447: 00d9ce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10448: 00dc7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10449: 00d8ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10450: 007820b0 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10451: 00743ff4 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10452: 007e0c54 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10450: 00782200 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10451: 00744144 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10452: 007e0da4 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10453: 00dc6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10454: 009a9510 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10454: 009a9660 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10455: 0061afa0 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_b │ │ │ │ 10456: 00dc601c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10457: 002bb310 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10458: 0061b0c0 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_d │ │ │ │ 10459: 00dc67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10460: 0093a990 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10460: 0093aae0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10461: 00d8fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10462: 00dc7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10463: 00dc5ff0 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10464: 00dc6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10465: 0073eadc 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10465: 0073ec2c 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10466: 00d95030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ 10467: 0061b000 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_h │ │ │ │ - 10468: 00902f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10468: 0090305c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10469: 00c81b50 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10470: 0071dc94 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10470: 0071dde4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10471: 00dc7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10472: 008630ec 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10472: 0086323c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10473: 00dc723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10474: 00d982c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 10475: 00d9c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10476: 00dc78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10477: 00c81bfc 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10478: 00973df4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10478: 00973f44 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10479: 00dc82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10480: 0031745c 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10481: 00d8da14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10482: 00d95600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10483: 008d9fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10484: 00901224 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10483: 008da12c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10484: 00901374 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10485: 00d96c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10486: 00dc69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10487: 00d8a7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10488: 00dc794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10489: 00dc7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10490: 00d950d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10491: 00dc79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10492: 00da0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10493: 008c6590 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10493: 008c66e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10494: 004fc1f0 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10495: 002a20a0 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10496: 00dc7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10497: 005819e8 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10498: 007418c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10498: 00741a10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10499: 00d9ffc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 10500: 0061b060 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vv_w │ │ │ │ - 10501: 0081a8e4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10501: 0081aa34 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10502: 00d9a9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10503: 00d93214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10504: 00dc6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10505: 0071f120 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10505: 0071f270 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10506: 0056e3f8 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10507: 00d97270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10508: 00dc74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10509: 002a35a8 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10510: 00d8b33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10511: 008c784c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10512: 008decd0 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10511: 008c799c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10512: 008dee20 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10513: 00dc6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10514: 00986368 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10515: 008cc8e0 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10514: 009864b8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10515: 008cca30 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10516: 002e9b44 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10517: 00993048 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10518: 007775dc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10517: 00993198 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10518: 0077772c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10519: 00ce3fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl4re32_v │ │ │ │ 10520: 00d94314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10521: 0055b834 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10522: 0077799c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10522: 00777aec 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10523: 00dc617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 10524: 0095f120 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10524: 0095f270 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10525: 00d90474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 10526: 00799fb8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10526: 0079a108 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10527: 002bbebc 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10528: 00dc7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10529: 00968670 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10529: 009687c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10530: 00514690 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10531: 00ba6d7c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10532: 008fe690 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10531: 00ba6ecc 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10532: 008fe7e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10533: 0056b42c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10534: 00813aec 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10534: 00813c3c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10535: 00c81a34 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10536: 00da170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10537: 00dc7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10538: 00dc87ec 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10539: 00d9a9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10540: 0032b754 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10541: 00d95e4c 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10542: 00dc6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10543: 00dc857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10544: 0052ffb4 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10545: 00d8bb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10546: 00638858 396 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_h │ │ │ │ 10547: 0058f020 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 10548: 00776fdc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ - 10549: 006a73e0 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ + 10548: 0077712c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10549: 006a7530 1816 FUNC GLOBAL DEFAULT 12 helper_vghsh_vv │ │ │ │ 10550: 002b8d04 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10551: 00580ccc 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10552: 00dc67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10553: 00516a90 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10554: 00dc6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10555: 00952a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10556: 00813620 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10555: 00952bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10556: 00813770 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10557: 00d8c380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10558: 00d9b824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10559: 00b85728 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10559: 00b85878 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10560: 00d91a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10561: 00d9a51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10562: 00298c54 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10563: 00dc8840 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10564: 0098445c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10564: 009845ac 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10565: 003e1ec4 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10566: 00dc7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10567: 008e2ff8 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10568: 0072bcd0 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10567: 008e3148 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10568: 0072be20 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10569: 00cbf974 168 OBJECT GLOBAL DEFAULT 24 riscv_multi_ext_implied_rules │ │ │ │ 10570: 0029167c 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10571: 00d9b674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10572: 00dc6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10573: 00d90364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10574: 00d8c760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10575: 00d9eb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10576: 00978600 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10576: 00978750 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ 10577: 006389e4 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_f_w_w │ │ │ │ - 10578: 00928f2c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10578: 0092907c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10579: 00dc73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_PRGR_DSTATE │ │ │ │ - 10580: 008af388 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10581: 007b0e48 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10582: 00ba587c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10580: 008af4d8 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10581: 007b0f98 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10582: 00ba59cc 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10583: 0059b940 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10584: 00dc65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10585: 00db5604 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10586: 0050f554 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10587: 00dc6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10588: 00304138 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10589: 00d91dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10590: 008e0158 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10590: 008e02a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10591: 00d9a15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10592: 00d95aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10593: 005010a4 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10594: 002fbe00 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10595: 0086b070 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10595: 0086b1c0 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10596: 005ab638 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10597: 003734b8 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10598: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10599: 009b493c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10599: 009b4a8c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10600: 00d998dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10601: 00d027a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_d │ │ │ │ 10602: 00dc6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10603: 00dc63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10604: 008e9340 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10604: 008e9490 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10605: 00da1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10606: 00d0282c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_h │ │ │ │ 10607: 00dc62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10608: 002a5a00 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10609: 00d9d4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10610: 008c407c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10610: 008c41cc 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10611: 00dc61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10612: 00c82288 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10613: 009416f0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10613: 00941840 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10614: 005b813c 236 FUNC GLOBAL DEFAULT 12 riscv_itrigger_enabled │ │ │ │ 10615: 00dc6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10616: 005a9c88 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10617: 00dc62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10618: 00d9afe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10619: 00d02724 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmadd_s │ │ │ │ 10620: 00c7e968 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10621: 00dc69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10622: 00dc7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10623: 002a40a4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10624: 002a6518 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10625: 00d9d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10626: 0056f550 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10627: 008ba798 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10627: 008ba8e8 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10628: 00642b7c 56 FUNC GLOBAL DEFAULT 12 helper_clmul │ │ │ │ - 10629: 00903474 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10629: 009035c4 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10630: 00dc84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10631: 004d4aac 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10632: 00938c10 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10632: 00938d60 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10633: 00cbdd90 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10634: 00d95f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10635: 0053bb6c 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10636: 002a367c 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10637: 0062b7c8 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_h │ │ │ │ 10638: 00d9dfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10639: 006f65d8 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10639: 006f6728 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10640: 00dc679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10641: 00929724 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10641: 00929874 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10642: 00330968 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10643: 00754a28 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10644: 009700a0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10643: 00754b78 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10644: 009701f0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10645: 0063f61c 396 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_b │ │ │ │ 10646: 00dc75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10647: 00dc77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10648: 00ce6c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_b │ │ │ │ 10649: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10650: 00d9b0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10651: 00ce6aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_d │ │ │ │ 10652: 0063f848 80 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_d │ │ │ │ 10653: 00d8a7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10654: 008d5a80 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10654: 008d5bd0 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10655: 00d986fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10656: 00d95c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10657: 00d8aa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10658: 00dc82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10659: 006a0aa8 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ + 10659: 006a0bf8 12 FUNC GLOBAL DEFAULT 12 helper_aes64ks2 │ │ │ │ 10660: 00ce6bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_h │ │ │ │ 10661: 0063f7a8 80 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_h │ │ │ │ - 10662: 008a4028 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10663: 0098f800 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10662: 008a4178 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10663: 0098f950 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10664: 0062b9a4 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vf_w │ │ │ │ 10665: 002abac0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10666: 008f81f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10667: 00918a2c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10668: 00938530 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10669: 007f8698 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10666: 008f8344 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10667: 00918b7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10668: 00938680 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10669: 007f87e8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10670: 00d8bde4 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10671: 005023d0 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10672: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10673: 00d98d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 10674: 0054b6f4 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10675: 00d8bcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10676: 00dc7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10677: 00ce6b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vv_w │ │ │ │ 10678: 0063f7f8 80 FUNC GLOBAL DEFAULT 12 helper_vslide1up_vx_w │ │ │ │ 10679: 00d9d6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10680: 00dc81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10681: 00d92968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10682: 00838e40 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10682: 00838f90 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10683: 00d8dfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10684: 0037a69c 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10685: 00d8c540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10686: 0055ab7c 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10687: 00dc8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10688: 0094d0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10688: 0094d210 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10689: 00dc7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 10690: 008afc40 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10691: 0075b2a0 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10692: 007d8834 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10690: 008afd90 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10691: 0075b3f0 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10692: 007d8984 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10693: 00d98e74 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10694: 00dc7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10695: 0051a2dc 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10696: 00b98b64 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10697: 00747064 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10696: 00b98cb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10697: 007471b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10698: 00d976a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10699: 00d9b9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10700: 00d90b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10701: 003380d8 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10702: 005acd88 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10703: 0093c5fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10704: 0096af28 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10703: 0093c74c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10704: 0096b078 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10705: 002bcb70 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10706: 00902fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10707: 008cc4e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10708: 007e9628 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10706: 00903114 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10707: 008cc634 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10708: 007e9778 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10709: 00da1930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10710: 004175e4 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10711: 009b19b4 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10711: 009b1b04 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10712: 00dc7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10713: 008cddf8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10713: 008cdf48 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10714: 00c7f26c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10715: 00d8a830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10716: 0098315c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10716: 009832ac 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10717: 00d9e18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10718: 0098873c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10718: 0098888c 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10719: 00d9987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10720: 00d96fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10721: 00dc795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10722: 008e6c0c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10722: 008e6d5c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10723: 00d969c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10724: 00dc79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10725: 00d89ce8 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10726: 00d93ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10727: 00797934 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10728: 006e4680 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10727: 00797a84 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10728: 006e47d0 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10729: 00592044 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10730: 0070ca94 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10731: 007e8744 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10730: 0070cbe4 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10731: 007e8894 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10732: 00620130 420 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_d │ │ │ │ - 10733: 00762030 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10733: 00762180 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10734: 00dc6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10735: 002fa404 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10736: 005212e4 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10737: 008ff800 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10738: 008c9f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10737: 008ff950 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10738: 008ca0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10739: 00d93cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10740: 007978f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10740: 00797a44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10741: 0061fdf0 436 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_h │ │ │ │ - 10742: 009713a0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10742: 009714f0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10743: 00639594 264 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_b │ │ │ │ 10744: 00d92058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10745: 008a3be0 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10745: 008a3d30 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10746: 00584f24 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10747: 00dc73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10748: 0055d7d0 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10749: 006398a4 324 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_d │ │ │ │ 10750: 00d9c738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 10751: 00da05e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10752: 008c0088 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10752: 008c01d8 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10753: 004f02ac 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10754: 00dc7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10755: 00d9db5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10756: 0063969c 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_h │ │ │ │ - 10757: 006b7328 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ + 10757: 006b7478 580 FUNC GLOBAL DEFAULT 12 riscv_aclint_swi_create │ │ │ │ 10758: 00dc6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10759: 002e9ce4 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10760: 009cbe58 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10760: 009cbfa8 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10761: 004cfeec 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ 10762: 0061ffa4 396 FUNC GLOBAL DEFAULT 12 helper_vfsub_vv_w │ │ │ │ - 10763: 0098ebb8 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10764: 006e68c0 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10763: 0098ed08 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10764: 006e6a10 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10765: 002afc00 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10766: 00dc603f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10767: 008e4a9c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10767: 008e4bec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10768: 003874c4 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10769: 00778090 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10769: 007781e0 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10770: 00d9bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10771: 002fb888 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10772: 00c80840 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 10773: 006f648c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10774: 0096d918 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10773: 006f65dc 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10774: 0096da68 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10775: 00d845d8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ 10776: 006397a0 260 FUNC GLOBAL DEFAULT 12 helper_vredmax_vs_w │ │ │ │ - 10777: 006e8960 2304 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10777: 006e8ab0 2304 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10778: 00dc6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10779: 007483a0 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10779: 007484f0 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10780: 00ce9158 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_b │ │ │ │ 10781: 00dc8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10782: 00905b08 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10782: 00905c58 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10783: 00ce8fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_d │ │ │ │ 10784: 00d95e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10785: 00ce2174 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_d │ │ │ │ 10786: 00dc77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10787: 0080b034 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10787: 0080b184 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10788: 00dc6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10789: 00d95f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10790: 00913b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10790: 00913ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10791: 00dc7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10792: 0092e408 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10793: 0075b89c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10792: 0092e558 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10793: 0075b9ec 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10794: 00ce90d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_h │ │ │ │ 10795: 00dc828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10796: 0070ba1c 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10796: 0070bb6c 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10797: 00d91a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10798: 00dc7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ 10799: 00dc800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10800: 003dd6f8 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10801: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10802: 0029ce68 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10803: 004efd90 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10804: 00d94424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10805: 00dc6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10806: 0082842c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10807: 006e53e8 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10808: 0098d700 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10806: 0082857c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10807: 006e5538 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10808: 0098d850 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10809: 00333f9c 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10810: 00dc651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10811: 00533218 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ - 10812: 006a6fc0 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ + 10812: 006a7110 1056 FUNC GLOBAL DEFAULT 12 helper_vsm3c_vi │ │ │ │ 10813: 00d9e1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10814: 00dc81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10815: 00d9eff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10816: 00d92938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10817: 0099babc 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10817: 0099bc0c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10818: 00ce21f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf4_w │ │ │ │ 10819: 00ce9050 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vv_w │ │ │ │ 10820: 00d9f1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10821: 009155cc 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10821: 0091571c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10822: 00dc6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10823: 00d8d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10824: 007dc448 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 10825: 009928b0 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10826: 007320b8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10824: 007dc598 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10825: 00992a00 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10826: 00732208 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10827: 00d8a0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10828: 0056823c 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10829: 007b8a90 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10829: 007b8be0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10830: 00d04404 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_d_wu │ │ │ │ 10831: 00d03c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_d │ │ │ │ 10832: 003ac30c 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10833: 00dc62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10834: 00dc6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10835: 00d9d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10836: 006e6334 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10836: 006e6484 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10837: 00dc649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10838: 0033ff48 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10839: 00d03edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_h │ │ │ │ 10840: 00d8cb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10841: 00417360 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10842: 00dc7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10843: 007b7a48 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10843: 007b7b98 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10844: 00d8fb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10845: 00984738 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10846: 008feae4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10847: 00746d58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10848: 009cf468 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10845: 00984888 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10846: 008fec34 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10847: 00746ea8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10848: 009cf5b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10849: 00dc6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10850: 0055d590 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10851: 006f64ac 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10851: 006f65fc 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10852: 00da1220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10853: 00dc6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10854: 0055d764 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10855: 00d9aa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10856: 00dc70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10857: 00d039b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_feq_s │ │ │ │ 10858: 00dc7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10859: 00dc6038 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10860: 005015c8 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10861: 009569ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10861: 00956b3c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10862: 0033278c 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10863: 008eecfc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10864: 0074553c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10863: 008eee4c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10864: 0074568c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10865: 00dc64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10866: 006eba84 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10866: 006ebbd4 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10867: 004479c4 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10868: 00dc722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10869: 00d8a890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10870: 00513b2c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10871: 00dc7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10872: 007485c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10873: 006e4dd4 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10872: 00748714 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10873: 006e4f24 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10874: 00d9d74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10875: 00d9b934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10876: 002f6c7c 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10877: 007bc738 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10878: 0096da58 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10877: 007bc888 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10878: 0096dba8 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10879: 00d94804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10880: 007421e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10880: 00742334 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10881: 00dc79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10882: 00d9d06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10883: 00dc7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10884: 00dc6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10885: 009cda68 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10885: 009cdbb8 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10886: 00dc630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10887: 008f2ad4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10887: 008f2c24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10888: 00dc8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10889: 00d9e20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10890: 009aa414 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10890: 009aa564 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10891: 002f7890 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10892: 009aa188 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10893: 008ce8a8 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 10894: 00913ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10892: 009aa2d8 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10893: 008ce9f8 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10894: 0091401c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10895: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10896: 00d8b2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10897: 00330c78 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10898: 005dd6d0 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_transaction_failed │ │ │ │ 10899: 00dc701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10900: 00dc6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10901: 00dc65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10902: 00780758 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10903: 008e9474 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10902: 007808a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10903: 008e95c4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10904: 00dc7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10905: 00d9a66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10906: 00d97f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10907: 00b98b28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10908: 009af184 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10907: 00b98c78 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10908: 009af2d4 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10909: 00dc612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10910: 00cdfb4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush │ │ │ │ 10911: 00d9b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10912: 002c7c80 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10913: 00dc73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_DSTATE │ │ │ │ 10914: 00dc6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10915: 00d8f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10916: 007e5958 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10916: 007e5aa8 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10917: 00d9da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10918: 00d8a1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10919: 00916c0c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10919: 00916d5c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10920: 003a48e8 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10921: 00d91e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10922: 00906c60 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10923: 0070c2f4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10922: 00906db0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10923: 0070c444 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10924: 00dc7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10925: 009adc1c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10925: 009add6c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10926: 00dc756c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10927: 009418b0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10927: 00941a00 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10928: 00dc741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10929: 007b8550 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10929: 007b86a0 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10930: 00dc6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10931: 007afad4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10932: 0095fd94 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10931: 007afc24 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10932: 0095fee4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10933: 00dc6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10934: 00414ba8 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10935: 00d910d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10936: 00c7ea1c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10937: 0070d13c 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10937: 0070d28c 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10938: 00dc7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10939: 00c7c658 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10940: 0041b7d0 1152 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10941: 00d9ea50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10942: 0096c9ec 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10942: 0096cb3c 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10943: 00dc6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10944: 007a8308 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10944: 007a8458 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10945: 00dc7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10946: 00d949a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10947: 00d95b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10948: 00da1360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10949: 00304f08 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10950: 007eca08 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10950: 007ecb58 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10951: 00328e84 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 10952: 0072cbc0 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 10952: 0072cd10 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10953: 0025e75c 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10954: 00902340 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10954: 00902490 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10955: 00dc5f54 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10956: 00d93084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10957: 008e8904 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10957: 008e8a54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10958: 0052f700 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10959: 00d9bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10960: 003cb1ec 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10961: 00955974 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10962: 008c2bf4 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10961: 00955ac4 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10962: 008c2d44 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 10963: 00dc76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 10964: 00dc7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 10965: 009d3e38 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10965: 009d3f88 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10966: 00d8aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10967: 00dc6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10968: 005145e0 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10969: 009065c0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10969: 00906710 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10970: 0060c374 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_b │ │ │ │ 10971: 006269a0 476 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_d │ │ │ │ 10972: 00dc5fe0 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10973: 009bd118 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ - 10974: 006a5d3c 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ + 10973: 009bd268 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10974: 006a5e8c 440 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vs │ │ │ │ 10975: 00dc68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10976: 00dc62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10977: 0060c494 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_d │ │ │ │ 10978: 00341d70 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 10979: 006a5b80 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ - 10980: 00815790 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10979: 006a5cd0 444 FUNC GLOBAL DEFAULT 12 helper_vaesdm_vv │ │ │ │ + 10980: 008158e0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10981: 00473480 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10982: 00d9da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10983: 0062665c 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_h │ │ │ │ 10984: 005b2f2c 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10985: 00dc6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10986: 00dc849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10987: 0060c3d4 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_h │ │ │ │ 10988: 00d8bf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10989: 00928124 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10989: 00928274 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10990: 00d96970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10991: 00d91de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10992: 00dc6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10993: 00dc6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10994: 009bbbbc 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10994: 009bbd0c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10995: 005725b4 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10996: 002f83a8 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10997: 00590610 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10998: 00d9bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10999: 0040fba8 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11000: 00dc78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11001: 00bcf160 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11002: 00d93e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11003: 00d84338 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11004: 00d91ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11005: 0094f624 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11005: 0094f774 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11006: 002bc828 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11007: 00762734 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11008: 007b3424 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11007: 00762884 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11008: 007b3574 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11009: 00626810 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsac_vv_w │ │ │ │ 11010: 0060c434 96 FUNC GLOBAL DEFAULT 12 helper_vor_vx_w │ │ │ │ - 11011: 0075c4a0 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11011: 0075c5f0 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11012: 00d8edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11013: 0096d6b4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11013: 0096d804 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11014: 0058cd60 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11015: 008e841c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11015: 008e856c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11016: 005da360 664 FUNC GLOBAL DEFAULT 12 riscv_cpu_finalize_features │ │ │ │ 11017: 002eaf50 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11018: 00d9beec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11019: 00dc702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11020: 00dc74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11021: 00da0270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11022: 0086b138 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11023: 006e520c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11022: 0086b288 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11023: 006e535c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11024: 00da1c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 11025: 0077e478 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11026: 007e7350 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11025: 0077e5c8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11026: 007e74a0 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11027: 0051e9b4 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11028: 00813ec4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11029: 007484f4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11028: 00814014 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11029: 00748644 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11030: 00d9d1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11031: 0025d028 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11032: 0099908c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11033: 009b34b4 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11032: 009991dc 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11033: 009b3604 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11034: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11035: 00d94104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11036: 00dc8b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11037: 00dc65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11038: 00d9a46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11039: 00dc783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11040: 00761f64 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11040: 007620b4 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11041: 00387aa4 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11042: 006ec284 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11042: 006ec3d4 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11043: 00d8e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11044: 0085633c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11044: 0085648c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11045: 00d905c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11046: 00dc80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11047: 00dc6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11048: 00d9b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11049: 007d28d4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11050: 00780cec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11049: 007d2a24 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11050: 00780e3c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11051: 00dc62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11052: 008c5018 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11052: 008c5168 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11053: 00d975b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11054: 00333d48 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11055: 00d9a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11056: 00754120 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11056: 00754270 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11057: 00dc671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11058: 008bcc58 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11059: 0078c230 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11058: 008bcda8 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11059: 0078c380 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11060: 00d94b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11061: 00dc7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11062: 00dc720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11063: 00d8ef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11064: 00518274 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11065: 00c6ad7c 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11066: 00d8efe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11067: 00d8ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11068: 00dc604a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11069: 00785a48 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11069: 00785b98 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11070: 00dc7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11071: 00dc603c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11072: 00dc7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11073: 00ce52f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_16_v │ │ │ │ 11074: 00638b5c 388 FUNC GLOBAL DEFAULT 12 helper_vfncvtbf16_f_f_w │ │ │ │ 11075: 00dc73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11076: 0029f330 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11077: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11078: 00c7c608 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11079: 00dc6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11080: 00866f28 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11080: 00867078 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11081: 00da2ac4 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11082: 00c7c5e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11083: 00dc8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11084: 00d967f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11085: 00d91828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11086: 00dc7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11087: 00824dbc 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11087: 00824f0c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11088: 00dc6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11089: 00dc77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11090: 00d9de1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11091: 00415994 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11092: 00d97ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11093: 00969080 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11093: 009691d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11094: 00d8b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11095: 00dc6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11096: 00dc7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11097: 008676d8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11097: 00867828 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11098: 00d8bb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11099: 005289e4 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11100: 00dc856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11101: 00570220 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11102: 006cd2f4 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11102: 006cd444 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11103: 005a7ef4 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11104: 00dc7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11105: 00dc83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11106: 00d98d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11107: 00dc707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11108: 00d99d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11109: 00dc7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11110: 00909020 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11111: 008e485c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11110: 00909170 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11111: 008e49ac 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11112: 00dc8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11113: 008ca76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11113: 008ca8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11114: 00dc7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11115: 00d92988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11116: 002ec618 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11117: 0098233c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11117: 0098248c 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11118: 00da1c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11119: 00d949d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11120: 00dc604b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11121: 00dc7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ 11122: 00d982e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11123: 009144f8 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11123: 00914648 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11124: 00dc7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11125: 00d9db4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11126: 004ee344 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11127: 00dc6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11128: 00d9a08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11129: 0093fac0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11130: 008d8170 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11129: 0093fc10 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11130: 008d82c0 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11131: 002d1a18 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11132: 00d8b68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11133: 00415c14 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11134: 0096f9f0 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11134: 0096fb40 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11135: 002b9b1c 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11136: 00305b00 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11137: 00dc64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11138: 003abff8 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11139: 007f7004 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11139: 007f7154 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11140: 00d8d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11141: 00dc7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11142: 00cecb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmorn_mm │ │ │ │ 11143: 006065e4 620 FUNC GLOBAL DEFAULT 12 helper_vs1r_v │ │ │ │ 11144: 00d8b7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11145: 00d94744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11146: 00d9ce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11147: 00dc7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11148: 00dc726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11149: 00d8c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11150: 00dc70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11151: 006187e0 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_b │ │ │ │ 11152: 00dc74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11153: 00d9c1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11154: 00765608 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11154: 00765758 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11155: 0058ecd8 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11156: 00cfd8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_b │ │ │ │ 11157: 00618900 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_d │ │ │ │ 11158: 00cf19fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_d │ │ │ │ 11159: 00cfd738 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_d │ │ │ │ - 11160: 00782888 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11160: 007829d8 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11161: 00d8cd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11162: 00dc733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11163: 00618840 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_h │ │ │ │ - 11164: 00758f1c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11164: 0075906c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11165: 00dc7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11166: 0072c810 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11166: 0072c960 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11167: 00cf1b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_h │ │ │ │ 11168: 00389760 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ 11169: 005d4484 424 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_timer_cb │ │ │ │ 11170: 00cfd840 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_h │ │ │ │ - 11171: 007f93c0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11172: 00742b3c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11171: 007f9510 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11172: 00742c8c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11173: 00d913a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11174: 00745b98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11174: 00745ce8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11175: 005b6348 204 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11176: 00d8a2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11177: 00d95d44 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11178: 0058ef3c 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11179: 008faee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11180: 008cbb8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11179: 008fb030 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11180: 008cbcdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11181: 00dc7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11182: 009164a4 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11182: 009165f4 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11183: 00dc74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11184: 005bb488 264 FUNC GLOBAL DEFAULT 12 riscv_plic_hart_config_string │ │ │ │ - 11185: 0094b2c0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11185: 0094b410 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11186: 005ac4a4 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11187: 00493c6c 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11188: 00d9a8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11189: 0096c2a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11189: 0096c3f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11190: 00dc6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11191: 006188a0 96 FUNC GLOBAL DEFAULT 12 helper_vminu_vx_w │ │ │ │ 11192: 00d96ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11193: 00522b20 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11194: 00dc83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11195: 008f7a90 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11195: 008f7be0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11196: 00dc6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11197: 00cf1a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vf_w │ │ │ │ 11198: 00cfd7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrem_vx_w │ │ │ │ 11199: 0061aca0 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_b │ │ │ │ 11200: 00dc8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11201: 00c81028 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11202: 00dc817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11203: 00d94334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11204: 0061adc0 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_d │ │ │ │ 11205: 003e0db8 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11206: 0098c750 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11206: 0098c8a0 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11207: 002a3938 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11208: 00d8d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ 11209: 0061ad00 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_h │ │ │ │ - 11210: 0094e3c4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11210: 0094e514 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11211: 0025d07c 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11212: 009b805c 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11212: 009b81ac 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11213: 00dc6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11214: 00dc699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11215: 00d94b94 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11216: 00d8a448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11217: 00813860 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11218: 00985464 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11217: 008139b0 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11218: 009855b4 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11219: 00dc8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 11220: 00ceb2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_b │ │ │ │ - 11221: 00902700 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11221: 00902850 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11222: 00d94aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11223: 009052e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11223: 00905438 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11224: 002b4c90 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11225: 0094da8c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11225: 0094dbdc 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11226: 00d93554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11227: 00dc6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11228: 00dc76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11229: 00757b2c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11229: 00757c7c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 11230: 00ceb150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_d │ │ │ │ - 11231: 00809d24 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11231: 00809e74 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11232: 004151dc 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11233: 00d92638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11234: 00d9d81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11235: 00d041f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_d │ │ │ │ 11236: 00da34fc 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11237: 0061ad60 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vv_w │ │ │ │ 11238: 00da3510 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ @@ -11245,1072 +11245,1072 @@ │ │ │ │ 11241: 00bcf3c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11242: 00d92418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11243: 00d042fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_h │ │ │ │ 11244: 00d94224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11245: 00dc843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11246: 00d8fb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11247: 00d843e8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11248: 0095abec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11248: 0095ad3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11249: 00d95440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11250: 00d9ab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11251: 005ad60c 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11252: 005ec988 200 FUNC GLOBAL DEFAULT 12 helper_csrr │ │ │ │ 11253: 00563fec 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11254: 00dc74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11255: 008bcbbc 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11255: 008bcd0c 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11256: 00dc781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11257: 00d040ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_wu_s │ │ │ │ 11258: 005eca50 104 FUNC GLOBAL DEFAULT 12 helper_csrw │ │ │ │ 11259: 0042c514 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11260: 00dc63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11261: 00d8cc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11262: 00ceb1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredor_vs_w │ │ │ │ 11263: 00d90cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11264: 00dc7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11265: 00d8e6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11266: 008deb9c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11266: 008decec 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11267: 00d90c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11268: 002f7268 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11269: 00d94284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11270: 00dc607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11271: 0055e36c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11272: 002a573c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11273: 00da0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11274: 00c81600 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11275: 0072f648 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11275: 0072f798 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11276: 00da34c0 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11277: 00dc8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11278: 00534c8c 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11279: 0029d450 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11280: 005aa268 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11281: 0063c43c 328 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_h │ │ │ │ - 11282: 009bf674 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11282: 009bf7c4 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11283: 00dc7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11284: 00d8c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11285: 00984210 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11286: 00719e58 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11285: 00984360 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11286: 00719fa8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11287: 005ba888 84 FUNC GLOBAL DEFAULT 12 th_register_custom_csrs │ │ │ │ 11288: 00502210 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11289: 00dc6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11290: 00dc79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11291: 00dc7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11292: 002fcf44 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11293: 002b0f04 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11294: 00821988 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11294: 00821ad8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11295: 00da08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11296: 00dc6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11297: 0058f0b4 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11298: 00905688 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11298: 009057d8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11299: 00dc5ffc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11300: 0063c584 368 FUNC GLOBAL DEFAULT 12 helper_vfwredusum_vs_w │ │ │ │ 11301: 00d8d018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11302: 00993194 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11302: 009932e4 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11303: 00d8f010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11304: 00dc636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11305: 008d4dd8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11305: 008d4f28 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11306: 00dc8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11307: 004f7330 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11308: 002a39e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11309: 00dc8b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11310: 00d9b784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11311: 00d8e2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11312: 009b1bd8 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11312: 009b1d28 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11313: 005382f4 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11314: 007427b4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11315: 00718008 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11314: 00742904 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11315: 00718158 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11316: 00dc739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11317: 0055e2b8 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11318: 0037332c 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11319: 007506bc 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11319: 0075080c 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11320: 004960c0 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11321: 007ce9ac 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11321: 007ceafc 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11322: 00d8f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11323: 00dc7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11324: 00d90ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11325: 00d9ee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11326: 00c8093c 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11327: 00d9f978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11328: 004912fc 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11329: 007bd440 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11329: 007bd590 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11330: 00dc61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11331: 008d2084 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11331: 008d21d4 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11332: 00d8eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11333: 00d95480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11334: 007508c4 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11334: 00750a14 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11335: 00dc6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11336: 00d9d27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11337: 007457e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11337: 00745938 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11338: 00dc617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11339: 00860970 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11340: 009c3a14 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11339: 00860ac0 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11340: 009c3b64 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11341: 00dc84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11342: 008e0018 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11342: 008e0168 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11343: 00d8a780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11344: 0033b628 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11345: 002f68e4 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11346: 0063fb60 492 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_b │ │ │ │ 11347: 00640088 500 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_d │ │ │ │ 11348: 00d8cb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11349: 00824014 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11349: 00824164 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11350: 00dc675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11351: 007b8b80 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11351: 007b8cd0 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11352: 00dc6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11353: 00dc8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11354: 0063fd4c 420 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_h │ │ │ │ 11355: 00d97080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11356: 00d94084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11357: 00d97650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ 11358: 00ce0284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse64_v │ │ │ │ - 11359: 0072b080 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11359: 0072b1d0 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11360: 00dc675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11361: 00dc81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11362: 00d92238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11363: 0056b924 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11364: 00733310 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11364: 00733460 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11365: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11366: 0073338c 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11366: 007334dc 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11367: 00dc6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11368: 00334220 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11369: 0052eb08 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11370: 00dc6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11371: 003e7950 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11372: 0090b984 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11373: 00915088 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11372: 0090bad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11373: 009151d8 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11374: 00dc7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11375: 0063fef0 408 FUNC GLOBAL DEFAULT 12 helper_vrgather_vv_w │ │ │ │ 11376: 00554294 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11377: 00dc67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11378: 00d8e8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11379: 008e5d80 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11379: 008e5ed0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11380: 00d935e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11381: 00dc6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11382: 002e1948 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11383: 00dc65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11384: 00dc77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11385: 008c5484 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11386: 00b838a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11385: 008c55d4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11386: 00b839f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11387: 00dc7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11388: 00dc85fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11389: 007af968 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11390: 0071c874 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11391: 007f9958 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11389: 007afab8 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11390: 0071c9c4 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11391: 007f9aa8 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11392: 00dc6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11393: 0085fa18 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11393: 0085fb68 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11394: 0061dac0 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_b │ │ │ │ 11395: 00d8d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11396: 0061dbe0 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_d │ │ │ │ 11397: 00d9879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11398: 0092460c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11398: 0092475c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11399: 0061db20 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_h │ │ │ │ 11400: 00dc7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11401: 007f4c7c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11401: 007f4dcc 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11402: 00dc6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11403: 008cb908 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11404: 0090acb0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11403: 008cba58 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11404: 0090ae00 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11405: 002a2460 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11406: 009b3778 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11407: 0094c554 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11406: 009b38c8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11407: 0094c6a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11408: 0055d860 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11409: 008d13d0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11409: 008d1520 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11410: 0029bb1c 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11411: 0037a718 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11412: 00b82748 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11412: 00b82898 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11413: 0063af74 268 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_b │ │ │ │ - 11414: 0075a654 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11414: 0075a7a4 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11415: 00d8c028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11416: 00570b88 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11417: 00d97d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11418: 007a82e8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11419: 0093af24 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11418: 007a8438 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11419: 0093b074 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11420: 00da1330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11421: 00dc5ff4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11422: 008cb964 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11422: 008cbab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ 11423: 0063b080 264 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_h │ │ │ │ - 11424: 009106cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11424: 0091081c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11425: 00d91104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11426: 00da14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11427: 007e8550 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11427: 007e86a0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11428: 00da1d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11429: 00dc6019 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11430: 00d8cc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11431: 00581c8c 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11432: 0061db80 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vv_w │ │ │ │ 11433: 0055a100 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11434: 008c5348 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11435: 0099f9f0 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11436: 008d640c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11434: 008c5498 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11435: 0099fb40 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11436: 008d655c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11437: 00d9976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11438: 00d93a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11439: 00d9fa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11440: 003342f8 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11441: 00dc7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11442: 00ce1388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvtbf16_f_f_v │ │ │ │ 11443: 00d95ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ 11444: 00ce4484 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs8r_v │ │ │ │ - 11445: 009bec34 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11445: 009bed84 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11446: 00c87c20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11447: 002d7408 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11448: 002dede4 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11449: 00dc6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11450: 0063b188 288 FUNC GLOBAL DEFAULT 12 helper_vwredsum_vs_w │ │ │ │ 11451: 00d98c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 11452: 007f2868 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11452: 007f29b8 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11453: 003bc784 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11454: 0099e274 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11454: 0099e3c4 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11455: 00dc7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11456: 002ab298 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11457: 009104e0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11457: 00910630 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11458: 00da0d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11459: 00d8edc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11460: 00545724 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11461: 00dc7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11462: 009af198 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11462: 009af2e8 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11463: 00d99a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11464: 009954fc 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11465: 0073f7dc 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11464: 0099564c 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11465: 0073f92c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11466: 00587d40 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11467: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11468: 00dc7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11469: 00d9ec80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11470: 00cfef74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_b │ │ │ │ - 11471: 00740250 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11472: 00714bfc 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11471: 007403a0 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11472: 00714d4c 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11473: 002a3a8c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11474: 00d8b9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11475: 00dc6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11476: 00d9dc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11477: 00dc601f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11478: 00304f0c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11479: 00dc8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11480: 00cfeef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_h │ │ │ │ 11481: 00292684 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11482: 00d8ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11483: 00dc8b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11484: 00dc6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11485: 00dc7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11486: 00938364 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11487: 007e78b8 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11488: 008fa80c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11486: 009384b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11487: 007e7a08 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11488: 008fa95c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11489: 00dc8374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11490: 00c812a0 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11491: 00984278 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11492: 00821804 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11491: 009843c8 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11492: 00821954 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11493: 00cfee6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_vx_w │ │ │ │ 11494: 004d2858 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11495: 00dc6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11496: 00db58a5 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11497: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11498: 0029c360 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11499: 00dc87fc 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11500: 00dc862e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11501: 0085b078 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11501: 0085b1c8 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11502: 003dd178 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11503: 004d3270 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11504: 0073e92c 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11505: 006c414c 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11506: 0096c330 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11504: 0073ea7c 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11505: 006c429c 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11506: 0096c480 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11507: 00ce9f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_d │ │ │ │ - 11508: 007156fc 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11509: 007f98a0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11508: 0071584c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11509: 007f99f0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11510: 00dc652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11511: 00d90584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11512: 00d93644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11513: 00cea04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_h │ │ │ │ 11514: 006079d4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_b │ │ │ │ 11515: 00dc7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 11516: 00d98d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 11517: 00757f80 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11518: 006eb5a0 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11519: 0071de24 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11517: 007580d0 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11518: 006eb6f0 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11519: 0071df74 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11520: 00607a34 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_h │ │ │ │ 11521: 004250e4 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11522: 00c80fa0 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11523: 00dc6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11524: 0077ee88 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11525: 0075cbdc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11524: 0077efd8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11525: 0075cd2c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11526: 00d8aa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11527: 00393610 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11528: 00dc7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11529: 00dc7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11530: 00dc773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 11531: 00d93304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11532: 006eb784 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11533: 0071d58c 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11532: 006eb8d4 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11533: 0071d6dc 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11534: 00ce9fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmax_vv_w │ │ │ │ 11535: 00d8e974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11536: 00c77c00 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnames │ │ │ │ 11537: 00da13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11538: 00d9fb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11539: 00607a94 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vv_w │ │ │ │ 11540: 00dc7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11541: 00dc81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11542: 00dc672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11543: 00dc7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11544: 0055e3d8 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 11545: 006eb64c 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11545: 006eb79c 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11546: 0052296c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11547: 002bb8e4 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11548: 0073a3a4 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11548: 0073a4f4 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11549: 00da1370 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 11550: 007426c0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11550: 00742810 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 11551: 004311fc 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 11552: 009b3648 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11552: 009b3798 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11553: 00d8ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11554: 00dc7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11555: 00dc8b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11556: 009c9640 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11556: 009c9790 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11557: 00d95500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11558: 0070ab20 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11558: 0070ac70 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 11559: 00cf86c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_b │ │ │ │ - 11560: 0099e554 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11561: 008afa30 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11560: 0099e6a4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11561: 008afb80 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11562: 00dc7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11563: 005b3174 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11564: 00da05c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11565: 009343d4 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11565: 00934524 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11566: 00d96a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11567: 00cf8644 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_h │ │ │ │ - 11568: 009c28f0 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11568: 009c2a40 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11569: 00dc6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11570: 00dc6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11571: 00d8d9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11572: 00c80dc4 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11573: 005238d4 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11574: 00d99e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11575: 006199e0 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_b │ │ │ │ 11576: 00dbd91c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11577: 00dc7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11578: 00918254 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11578: 009183a4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11579: 00d9a2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11580: 00619b00 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_d │ │ │ │ 11581: 00dc8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11582: 00da12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11583: 008fe258 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11583: 008fe3a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11584: 00dc730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11585: 00d957b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11586: 00619a40 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_h │ │ │ │ 11587: 00cf85c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vv_w │ │ │ │ 11588: 00d9fc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11589: 009b8500 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11589: 009b8650 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11590: 00d90424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11591: 005cc114 456 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ - 11592: 0090b9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11593: 008f80d8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11592: 0090bb30 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11593: 008f8228 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11594: 00cba730 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11595: 00619aa0 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vv_w │ │ │ │ 11596: 00dc6049 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11597: 0096883c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11597: 0096898c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11598: 00d8dae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11599: 002b15ac 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11600: 002a7158 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11601: 0058fe6c 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11602: 0062a2b0 448 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vf │ │ │ │ 11603: 00d90694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11604: 00d8d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11605: 00dc81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11606: 00d8d7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11607: 005158e8 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11608: 00733adc 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11609: 007593ec 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11608: 00733c2c 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11609: 0075953c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11610: 00dc827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11611: 00d93974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11612: 00d8c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11613: 00dc8b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11614: 004472a0 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11615: 00dc6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11616: 00d8cbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11617: 00d8c240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11618: 00297e88 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11619: 0062a0c8 488 FUNC GLOBAL DEFAULT 12 helper_vfwmaccbf16_vv │ │ │ │ 11620: 00da1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11621: 0074299c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11621: 00742aec 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11622: 00d8d6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11623: 009cc170 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11623: 009cc2c0 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11624: 00d997ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11625: 00dc6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11626: 00b0a490 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11626: 00b0a5e0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11627: 00d90514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11628: 0029cad8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11629: 007982b0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11629: 00798400 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11630: 00d89f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11631: 00d8c510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11632: 00d961d8 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11633: 006a2a2c 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ - 11634: 00754d34 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11633: 006a2b7c 408 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_b │ │ │ │ + 11634: 00754e84 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11635: 005d8c88 68 FUNC GLOBAL DEFAULT 12 riscv_cpu_option_set │ │ │ │ 11636: 00dc70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11637: 009aab6c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11638: 006a2ee0 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ + 11637: 009aacbc 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11638: 006a3030 420 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_d │ │ │ │ 11639: 00d95a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11640: 00cfdce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_b │ │ │ │ 11641: 00cfdb58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_d │ │ │ │ 11642: 00dc792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11643: 002a1d4c 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11644: 00c81bc8 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11645: 00d94774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ - 11646: 006a2bc4 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ + 11646: 006a2d14 400 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_h │ │ │ │ 11647: 00dc80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11648: 00d9ab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11649: 00b2c184 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11649: 00b2c2d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11650: 00dc82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11651: 00cfdc60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_h │ │ │ │ 11652: 0042b270 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11653: 00785bdc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11654: 0094ee60 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11653: 00785d2c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11654: 0094efb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11655: 00dc7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11656: 00b2c17c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11657: 00943c8c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11658: 00783b64 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11656: 00b2c2cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11657: 00943ddc 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11658: 00783cb4 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11659: 00d947d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11660: 00587dbc 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11661: 0052f1f4 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ - 11662: 006a2d54 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ + 11662: 006a2ea4 396 FUNC GLOBAL DEFAULT 12 helper_vrev8_v_w │ │ │ │ 11663: 004f9c8c 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11664: 00dc631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11665: 00813acc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11665: 00813c1c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11666: 00dc7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11667: 00d99a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11668: 00dc757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11669: 00d93254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11670: 0058ed08 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11671: 005fb590 1836 FUNC GLOBAL DEFAULT 12 helper_vse8_v │ │ │ │ 11672: 00dbd914 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ 11673: 00cfdbdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmul_vx_w │ │ │ │ - 11674: 008dce9c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11674: 008dcfec 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11675: 005bad80 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11676: 0032e280 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11677: 00da2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11678: 00dc7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11679: 00dc799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11680: 007bc968 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11681: 0070cc08 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11682: 0097a3a0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11683: 009c9390 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11680: 007bcab8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11681: 0070cd58 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11682: 0097a4f0 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11683: 009c94e0 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11684: 00d9c45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11685: 00d90b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11686: 007f3200 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11687: 0091635c 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11686: 007f3350 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11687: 009164ac 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11688: 00dc734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11689: 00dc6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11690: 00d8e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11691: 0081d53c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11691: 0081d68c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11692: 00dc7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11693: 00dc6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11694: 00d9b214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11695: 00dc6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11696: 008d7178 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11696: 008d72c8 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11697: 002b253c 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 11698: 00d982b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 11699: 00820d18 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11699: 00820e68 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11700: 00dc645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 11701: 00733668 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11701: 007337b8 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11702: 00dc61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11703: 00d9a1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11704: 007000b8 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11704: 00700208 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 11705: 00dc76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 11706: 00839bb8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11706: 00839d08 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11707: 00d8e534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11708: 00da149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11709: 008d5e8c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11709: 008d5fdc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11710: 00606f94 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_b │ │ │ │ 11711: 00d9d1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11712: 00d9c6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 11713: 00d94714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11714: 00d8d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ 11715: 00d96128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ICVEC_WRITE_EVENT │ │ │ │ - 11716: 009134bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11716: 0091360c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 11717: 006070b4 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_d │ │ │ │ - 11718: 008e0d24 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11718: 008e0e74 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11719: 00db5445 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11720: 00dc76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11721: 00d9e6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11722: 006ec760 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11722: 006ec8b0 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11723: 00606ff4 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_h │ │ │ │ 11724: 005e8a00 80 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_fflags │ │ │ │ 11725: 00d9cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11726: 00d98a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11727: 00dc6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11728: 003e7210 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11729: 008f12e4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11730: 008d4664 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11729: 008f1434 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11730: 008d47b4 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11731: 00dc73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11732: 00cba554 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11733: 00cba5b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11734: 00607054 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vv_w │ │ │ │ 11735: 00cba5c4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11736: 005b30e4 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11737: 007b26a8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11737: 007b27f8 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11738: 0063c6f4 328 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_h │ │ │ │ 11739: 00d926b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11740: 00267e04 368 FUNC GLOBAL DEFAULT 12 decode_xtheadcmo │ │ │ │ 11741: 00dc6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11742: 00dc7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11743: 00d9d6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11744: 00d9d9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11745: 00d93874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11746: 00dc6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11747: 00d95bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11748: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11749: 009cb078 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11750: 008c9f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11751: 006e4d3c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11752: 00974624 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11753: 008d87c8 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11749: 009cb1c8 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11750: 008ca078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11751: 006e4e8c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11752: 00974774 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11753: 008d8918 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11754: 00d8ccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11755: 00dc73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ 11756: 0063c83c 368 FUNC GLOBAL DEFAULT 12 helper_vfwredosum_vs_w │ │ │ │ - 11757: 006a1be4 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ - 11758: 00813d04 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11757: 006a1d34 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vv │ │ │ │ + 11758: 00813e54 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11759: 00d982a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 11760: 00dc653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11761: 008daa0c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11762: 0088b524 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11763: 0090eef4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11761: 008dab5c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11762: 0088b674 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11763: 0090f044 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11764: 00d8caac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ - 11765: 006a1c44 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ + 11765: 006a1d94 96 FUNC GLOBAL DEFAULT 12 helper_vclmulh_vx │ │ │ │ 11766: 00d905b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11767: 009b0f78 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11767: 009b10c8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11768: 00297fa4 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11769: 00d8c560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11770: 00dc68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11771: 002b2e40 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11772: 0041689c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11773: 00dc8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11774: 00c768d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11775: 003380d0 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11776: 00dc620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11777: 00dc7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11778: 00dc60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11779: 00d8d6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11780: 009886b4 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11780: 00988804 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11781: 00dc7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11782: 00dc8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11783: 00d8ba64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11784: 00dc670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11785: 00dc76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11786: 009d5a58 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11786: 009d5ba8 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11787: 00d9bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11788: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11789: 00d8e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11790: 00d9a8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11791: 00c80b20 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11792: 00d006a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode_chkfrm │ │ │ │ - 11793: 00934444 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11794: 008af450 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11793: 00934594 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11794: 008af5a0 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11795: 00d8efc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11796: 00dc6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11797: 00ae900c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11798: 007bcb80 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11797: 00ae915c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11798: 007bccd0 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11799: 00dc7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11800: 00b98b84 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11801: 00905808 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11800: 00b98cd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11801: 00905958 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11802: 00dc6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11803: 00da21f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11804: 007a28e4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11804: 007a2a34 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11805: 00d9c778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ 11806: 00dc6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11807: 00d9869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11808: 00341140 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11809: 00933e44 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11809: 00933f94 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11810: 0041b790 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11811: 00cee354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_b │ │ │ │ - 11812: 00735048 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11812: 00735198 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11813: 00cee1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_d │ │ │ │ 11814: 00da119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11815: 0090d884 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11815: 0090d9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11816: 00561ad8 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11817: 00751944 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11817: 00751a94 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11818: 00dc7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11819: 00dc7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11820: 0093f4c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11820: 0093f610 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11821: 00553e88 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11822: 00db58a8 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11823: 00cee2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_h │ │ │ │ 11824: 00dc6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11825: 0079a7a0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11825: 0079a8f0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11826: 00dc7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11827: 004f9018 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11828: 00dc7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11829: 00dc81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11830: 00d9f48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11831: 007f4d18 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11831: 007f4e68 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11832: 00dc6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11833: 00d8fc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11834: 00dc76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11835: 008fa9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11835: 008fab28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11836: 00d998fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11837: 00da18b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11838: 00816810 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11838: 00816960 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11839: 00da0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11840: 00cee24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vror_vx_w │ │ │ │ 11841: 003e1cec 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 11842: 008f7198 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11842: 008f72e8 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11843: 005ede0c 152 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_hu │ │ │ │ - 11844: 00785adc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11844: 00785c2c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11845: 00dc5fd9 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11846: 009cdd04 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11846: 009cde54 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11847: 00d8d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11848: 00da13f0 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11849: 00d95130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11850: 00dc70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ 11851: 00cec884 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_b │ │ │ │ - 11852: 0097118c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11852: 009712dc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11853: 00cec6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_d │ │ │ │ 11854: 00dc6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11855: 00c7e9d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11856: 00d93f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11857: 00d954f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11858: 0058efc8 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11859: 00cec800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_h │ │ │ │ - 11860: 0099988c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11860: 009999dc 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11861: 0060079c 648 FUNC GLOBAL DEFAULT 12 helper_vlxei64_32_v │ │ │ │ 11862: 00389bf4 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11863: 00904de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11863: 00904f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11864: 00dc6658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11865: 00d99c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11866: 00932f1c 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11867: 00776d80 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11866: 0093306c 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11867: 00776ed0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11868: 00dc703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11869: 0077a868 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11869: 0077a9b8 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11870: 00dc685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11871: 00dc6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11872: 0054ce98 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11873: 00dc77ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11874: 003a7a1c 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11875: 008ca938 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11875: 008caa88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11876: 0053b780 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11877: 00d97730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11878: 008aad7c 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11878: 008aaecc 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11879: 00dc614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11880: 00cec77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcompress_vm_w │ │ │ │ 11881: 00d90e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11882: 005301b8 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11883: 00dc7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11884: 00d98a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11885: 00327048 540 FUNC GLOBAL DEFAULT 12 htif_mm_init │ │ │ │ 11886: 00537e84 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11887: 00dc80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11888: 00d91d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11889: 0051d0a8 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11890: 00dc6053 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ 11891: 00d9f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_WRITE_EVENT │ │ │ │ - 11892: 008a8204 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11892: 008a8354 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11893: 00dc79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11894: 00dc6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11895: 003e210c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11896: 00dc79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11897: 00d9b454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11898: 00d9f45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11899: 0099a1b4 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11899: 0099a304 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11900: 00dc7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11901: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11902: 0099f11c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11902: 0099f26c 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11903: 00302cbc 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11904: 0029789c 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11905: 00da145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11906: 00dc7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11907: 00dc7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11908: 00dc603d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11909: 00dc62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11910: 0041b0b8 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11911: 00d957a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11912: 00cfc298 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_d │ │ │ │ 11913: 00dc7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11914: 0093b8d4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11915: 0099998c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11914: 0093ba24 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11915: 00999adc 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11916: 00cfc3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_h │ │ │ │ - 11917: 0090a498 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11917: 0090a5e8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11918: 00d984d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 11919: 00dc6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11920: 004e3130 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11921: 00dc6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11922: 00dc6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11923: 007855b0 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11924: 00966504 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11923: 00785700 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11924: 00966654 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11925: 00d98f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11926: 00797fac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11926: 007980fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11927: 004ffd10 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11928: 002ae0f0 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11929: 00d8d9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11930: 007484bc 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11931: 00907f50 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11930: 0074860c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11931: 009080a0 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11932: 00dc772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 11933: 00dc650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11934: 006e6020 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11934: 006e6170 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11935: 005ac954 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11936: 00d9c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11937: 00d97330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11938: 00d97840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11939: 0079848c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11939: 007985dc 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11940: 0055b35c 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11941: 0080b688 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11942: 00903020 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11941: 0080b7d8 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11942: 00903170 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11943: 00cfc31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vf_w │ │ │ │ 11944: 00d8f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11945: 002aeec0 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11946: 00816c70 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11946: 00816dc0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11947: 00dc8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11948: 00d9df8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11949: 0094d178 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11949: 0094d2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11950: 00dc7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11951: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11952: 002c8138 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11953: 009618e8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11953: 00961a38 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11954: 00d98fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11955: 00d928b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11956: 00da0250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11957: 0079840c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11957: 0079855c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11958: 0055449c 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11959: 008e751c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11959: 008e766c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11960: 00dc7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 11961: 00d93694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11962: 0032abdc 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11963: 00554108 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11964: 00dc7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11965: 00dc7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 11966: 00d93e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11967: 00d93fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11968: 00d8f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11969: 00dc74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11970: 00d8bf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11971: 00dc7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11972: 00dc7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11973: 0055e5a4 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11974: 0093f808 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11975: 0099ea50 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11974: 0093f958 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11975: 0099eba0 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11976: 00dc8b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11977: 008faaec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11977: 008fac3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11978: 00d9f000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11979: 002d73e8 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11980: 007858c0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11980: 00785a10 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11981: 00d91878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11982: 0063b2a8 268 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_b │ │ │ │ 11983: 00dc8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11984: 0038eb14 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11985: 00d9d23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11986: 002e8b6c 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11987: 00d8cc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11988: 005abd64 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11989: 00dc78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11990: 0063b3b4 264 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_h │ │ │ │ 11991: 00dc8b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11992: 0041a5e8 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11993: 00dc6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11994: 0079d034 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11994: 0079d184 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11995: 00d9f1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11996: 00d99d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11997: 009cc780 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 11998: 006f6560 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11999: 007e4220 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11997: 009cc8d0 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11998: 006f66b0 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 11999: 007e4370 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12000: 0029799c 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12001: 0055a91c 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12002: 0079c9f4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12002: 0079cb44 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12003: 00dc60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12004: 00716020 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12004: 00716170 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12005: 0063b4bc 304 FUNC GLOBAL DEFAULT 12 helper_vwredsumu_vs_w │ │ │ │ 12006: 002f7160 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12007: 009b0c90 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12008: 008c9bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12007: 009b0de0 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12008: 008c9d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12009: 00d8fdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12010: 00d8bd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12011: 00d91c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12012: 002a2194 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12013: 00d9b104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12014: 0093b3b4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12014: 0093b504 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12015: 00d911f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12016: 00d94574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12017: 00d95a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12018: 00776e18 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12018: 00776f68 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12019: 00d9b1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12020: 009926e4 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12020: 00992834 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12021: 00dc7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12022: 0027e610 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12023: 00dc6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12024: 00d8d770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12025: 00dc795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12026: 00d90d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12027: 00778264 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12027: 007783b4 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12028: 00cf1870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_d │ │ │ │ 12029: 003ac060 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12030: 00c80c60 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12031: 00dc7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 12032: 00cf1978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_h │ │ │ │ - 12033: 009ae984 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12033: 009aead4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12034: 00d9ff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12035: 00d92488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12036: 003bd838 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12037: 00dc6034 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12038: 002bcdf4 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12039: 00911158 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12039: 009112a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12040: 00dc7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12041: 00dc69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12042: 00dc74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12043: 00729a90 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12044: 0090d328 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12045: 00986508 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12043: 00729be0 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12044: 0090d478 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12045: 00986658 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12046: 00473e78 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12047: 00626490 460 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_d │ │ │ │ 12048: 00dc7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12049: 00d8c98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ 12050: 00cf18f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vf_w │ │ │ │ 12051: 00626150 432 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_h │ │ │ │ - 12052: 0090da50 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12053: 006cbd50 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12052: 0090dba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12053: 006cbea0 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12054: 00dc649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12055: 008cd47c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12056: 0075ab78 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12055: 008cd5cc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12056: 0075acc8 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12057: 00d8ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12058: 005023a4 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12059: 00d90b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12060: 0099c2d0 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12061: 008136d8 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12062: 0072d314 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12060: 0099c420 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12061: 00813828 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12062: 0072d464 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12063: 00dc7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12064: 0077fa0c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12064: 0077fb5c 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12065: 0060d2f4 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_b │ │ │ │ 12066: 00dc7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12067: 00dc6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12068: 00dc790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ 12069: 0060d784 436 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_d │ │ │ │ - 12070: 009b4e88 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12070: 009b4fd8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12071: 00bcf3fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12072: 00d97b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12073: 00626300 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vf_w │ │ │ │ - 12074: 0077ec54 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12074: 0077eda4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12075: 004634b0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12076: 00d9d9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12077: 0060d480 396 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_h │ │ │ │ 12078: 005de0d8 5260 FUNC GLOBAL DEFAULT 12 riscv_cpu_do_interrupt │ │ │ │ 12079: 00dc6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12080: 00ce581c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse64_v │ │ │ │ 12081: 00d96d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12082: 006d40e8 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12082: 006d4238 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12083: 00dc71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12084: 00d8b9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12085: 00ceaebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_b │ │ │ │ 12086: 00d940f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12087: 008fe0f4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12087: 008fe244 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12088: 0062b3f0 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_h │ │ │ │ 12089: 0029d460 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12090: 0077588c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12090: 007759dc 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ 12091: 00cead30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_d │ │ │ │ - 12092: 00948c58 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12093: 008dee04 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12094: 00904fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12092: 00948da8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12093: 008def54 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12094: 009050fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12095: 00ceae38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_h │ │ │ │ 12096: 00dc70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12097: 00952ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12098: 00722494 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12097: 00952cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12098: 007225e4 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12099: 00d9a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12100: 00dc6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12101: 00dc62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12102: 0060d60c 376 FUNC GLOBAL DEFAULT 12 helper_vsra_vv_w │ │ │ │ 12103: 00304f24 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12104: 00c78868 156 OBJECT GLOBAL DEFAULT 21 riscv_cpu_vendor_exts │ │ │ │ - 12105: 008ddf6c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12105: 008de0bc 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12106: 00d932d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12107: 00d99cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12108: 0062b5dc 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmsac_vv_w │ │ │ │ 12109: 00dc84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12110: 00d91174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12111: 0042a348 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12112: 007571b4 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12112: 00757304 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12113: 00dc7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12114: 0070cb5c 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12114: 0070ccac 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12115: 00ceadb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredsum_vs_w │ │ │ │ 12116: 002f8eb4 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12117: 00d8cb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12118: 0071a1a8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12118: 0071a2f8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12119: 0030fc74 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12120: 00dc6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12121: 00d8e574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 12122: 00dc6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 12123: 00dc7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12124: 00727880 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12124: 007279d0 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12125: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12126: 0032addc 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12127: 00dc7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 12128: 00d9be9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12129: 00dc6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12130: 00297a90 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12131: 0029f4cc 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12132: 008c3524 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12133: 009409a4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12132: 008c3674 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12133: 00940af4 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12134: 00da0bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12135: 00d939f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12136: 00dc6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12137: 009ca5e0 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 12138: 008afaac 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12137: 009ca730 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12138: 008afbfc 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12139: 00dc8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12140: 008e4ff0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12140: 008e5140 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12141: 0055c020 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12142: 0084c7fc 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12142: 0084c94c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12143: 00293724 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12144: 00d94ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12145: 00d9cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12146: 0099afd0 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12146: 0099b120 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12147: 00dc7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12148: 00982544 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12149: 00942fa0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12148: 00982694 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12149: 009430f0 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12150: 00dc7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12151: 00dc821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12152: 00dc6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12153: 004ef178 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12154: 007af3f4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12155: 00979dd8 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12156: 008cb4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12157: 00748464 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12158: 007e8520 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 12159: 00747c04 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12154: 007af544 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12155: 00979f28 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12156: 008cb608 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12157: 007485b4 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12158: 007e8670 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12159: 00747d54 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12160: 00d8d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12161: 0070ca5c 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12162: 00785d18 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12163: 00945e1c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12161: 0070cbac 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12162: 00785e68 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12163: 00945f6c 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12164: 00cf3d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_b │ │ │ │ 12165: 00dc71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12166: 00dbd90e 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12167: 00cf3b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_d │ │ │ │ 12168: 00d8d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12169: 00dc7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12170: 00cf94b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_b │ │ │ │ 12171: 00d9e33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12172: 00dc799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12173: 00cf3c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_h │ │ │ │ 12174: 00da16e0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12175: 00dc7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12176: 00941434 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12176: 00941584 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12177: 00dc6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12178: 0058113c 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12179: 007b46a0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12179: 007b47f0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 12180: 00cf9430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_h │ │ │ │ - 12181: 00814c64 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12181: 00814db4 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12182: 00294ed0 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12183: 00389adc 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12184: 009b37e4 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12184: 009b3934 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12185: 00dc8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12186: 00dc6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12187: 0061e540 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_b │ │ │ │ 12188: 00428ce0 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12189: 009157f4 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12190: 007e3db8 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12189: 00915944 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12190: 007e3f08 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ 12191: 00cf3c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vv_w │ │ │ │ - 12192: 008dc9e8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12192: 008dcb38 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12193: 0061e660 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_d │ │ │ │ 12194: 00d9b834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12195: 00d9fe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12196: 00d98a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12197: 007594dc 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12197: 0075962c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12198: 00d92068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12199: 002fc34c 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12200: 00797430 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12200: 00797580 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12201: 0061e5a0 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_h │ │ │ │ 12202: 00dc603a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12203: 00cf93ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vv_w │ │ │ │ 12204: 0051a514 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12205: 00636bc0 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_b │ │ │ │ 12206: 00dc734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12207: 00dc7f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12208: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 12209: 007841bc 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12209: 0078430c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12210: 00dc611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12211: 008abff8 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12211: 008ac148 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12212: 00dc7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12213: 00d9a5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12214: 00dc8b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12215: 0081a8f8 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12215: 0081aa48 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12216: 00636d44 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_h │ │ │ │ 12217: 00d9e2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12218: 0073f4cc 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12219: 00783a3c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12218: 0073f61c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12219: 00783b8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12220: 00dc6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12221: 00780034 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12221: 00780184 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12222: 0025e2f0 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12223: 003934ac 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12224: 0071ffd0 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 12225: 0079b720 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12224: 00720120 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12225: 0079b870 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12226: 004cc0d4 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12227: 00d91f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12228: 0095ab34 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12229: 007f8350 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12228: 0095ac84 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12229: 007f84a0 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12230: 00dc6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12231: 00604298 600 FUNC GLOBAL DEFAULT 12 helper_vl2re8_v │ │ │ │ 12232: 0061e600 96 FUNC GLOBAL DEFAULT 12 helper_vasubu_vx_w │ │ │ │ 12233: 00512364 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12234: 00434c50 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12235: 00dc62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12236: 009c25f0 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12237: 0081aa78 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12236: 009c2740 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12237: 0081abc8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12238: 00d99f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12239: 00636ebc 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_xu_v_w │ │ │ │ 12240: 00d9e1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12241: 00ce5c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_64_v │ │ │ │ 12242: 00dc8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12243: 00d97880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12244: 00d93bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12245: 002fb510 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12246: 004349d8 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12247: 00797a18 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12247: 00797b68 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12248: 00dc72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12249: 0037b5b4 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12250: 0099a6bc 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12250: 0099a80c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12251: 00dc84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12252: 00dc81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ - 12253: 009c8538 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12253: 009c8688 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12254: 002952cc 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12255: 00dc8634 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12256: 00dc71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12257: 00da115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12258: 00c80f04 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12259: 0027f964 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12260: 00821464 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12260: 008215b4 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12261: 00d9e64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12262: 00dc83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12263: 00d9ac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12264: 00dc6006 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12265: 007bc914 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12266: 008c9d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12265: 007bca64 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12266: 008c9eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12267: 00dc83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12268: 00d967b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12269: 00c82314 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12270: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 12271: 0078bc00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12272: 008f6f98 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 12273: 0080b7b8 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12271: 0078bd50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 12272: 008f70e8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12273: 0080b908 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12274: 00dc8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12275: 0029d490 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12276: 00dc7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 12277: 005ba988 460 FUNC GLOBAL DEFAULT 12 riscv_timer_write_timecmp │ │ │ │ 12278: 0031af3c 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12279: 0055e5ec 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12280: 00d931d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12281: 007bbaa4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12281: 007bbbf4 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12282: 00d9ef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 12283: 0073fb44 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 12283: 0073fc94 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 12284: 00d9d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12285: 005f8f84 340 FUNC GLOBAL DEFAULT 12 helper_vsetvl │ │ │ │ 12286: 00dc75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12287: 009045dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12287: 0090472c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12288: 00299fa4 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12289: 0046993c 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12290: 0041dd58 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12291: 008e57b4 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12291: 008e5904 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12292: 00571360 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 12293: 00dc780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 12294: 00938658 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12294: 009387a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12295: 00d8f7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12296: 00921564 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12297: 0090dde8 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12296: 009216b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12297: 0090df38 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12298: 005382d0 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12299: 00da0ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12300: 003a4418 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12301: 009b4228 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12301: 009b4378 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12302: 00dc6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12303: 00dc6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12304: 00dc6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12305: 009bfa90 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12305: 009bfbe0 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12306: 005fc4fc 112 FUNC GLOBAL DEFAULT 12 helper_vse32_v_mask │ │ │ │ 12307: 00d9ede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12308: 00d93f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12309: 00d8d290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12310: 00dc5fe8 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12311: 00da0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12312: 002693d8 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12318,842 +12318,842 @@ │ │ │ │ 12314: 00d9d5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12315: 00d9b894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12316: 00dc6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12317: 00d93904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12318: 00dc65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12319: 00d9eaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12320: 00dc75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12321: 008c6798 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12321: 008c68e8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12322: 00dbd920 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12323: 00991924 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12323: 00991a74 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12324: 00d9d36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12325: 007484c4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12325: 00748614 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12326: 00dc6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12327: 00dc6020 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12328: 00d90b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12329: 00d91b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12330: 00d8c1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12331: 00dc6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12332: 00dc787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12333: 002afa14 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12334: 004d4dcc 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12335: 009b6884 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12336: 00904e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12335: 009b69d4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12336: 00904fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12337: 00d93e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12338: 00d95c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12339: 00dc836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12340: 00dc6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12341: 00d94374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12342: 003bd82c 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12343: 00dc79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12344: 00740008 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12344: 00740158 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12345: 00dc87f0 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12346: 00cfbdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_d │ │ │ │ - 12347: 0078dd58 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12348: 008130e8 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12347: 0078dea8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12348: 00813238 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12349: 00dc716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12350: 008cc204 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12351: 008d9358 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12350: 008cc354 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12351: 008d94a8 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12352: 00cfbefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_h │ │ │ │ 12353: 00dc7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12354: 00dc71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12355: 007e83b8 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12355: 007e8508 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12356: 00d90ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12357: 0084f100 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12357: 0084f250 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12358: 00da153c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 12359: 007b8a40 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12359: 007b8b90 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12360: 00d9bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12361: 00785100 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12361: 00785250 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12362: 00dc7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12363: 00dc6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12364: 00780f94 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12364: 007810e4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12365: 0048bfc0 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12366: 00dc7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 12367: 00dc678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12368: 0041095c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12369: 00dc84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12370: 00da0674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12371: 003e2a04 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12372: 00dc744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12373: 00dc7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12374: 008d271c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12374: 008d286c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12375: 00cfbe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vf_w │ │ │ │ 12376: 00dc7f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12377: 007e07f4 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12378: 009a3ccc 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12377: 007e0944 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12378: 009a3e1c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12379: 00dc83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12380: 006ee4b0 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12380: 006ee600 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12381: 00dc664e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12382: 00760af4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12382: 00760c44 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12383: 00d8f870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12384: 00dc7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12385: 009b09e0 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12386: 00740eb0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12385: 009b0b30 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12386: 00741000 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12387: 00dc7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12388: 00962114 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12389: 00751c38 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12388: 00962264 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12389: 00751d88 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12390: 00d92628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12391: 00d05064 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i128 │ │ │ │ 12392: 00dc62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12393: 009c1ecc 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12393: 009c201c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12394: 00dc72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12395: 00dc6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12396: 00521480 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12397: 008af858 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12397: 008af9a8 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12398: 00dc77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12399: 009b48a8 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12399: 009b49f8 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12400: 00d98fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12401: 008efd24 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12401: 008efe74 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12402: 00284480 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12403: 00d9a82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12404: 00d8ab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12405: 00dc8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12406: 00d93d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12407: 00748cbc 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12408: 009b6d88 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12407: 00748e0c 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12408: 009b6ed8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12409: 00d8ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12410: 007d1f1c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12410: 007d206c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12411: 00d9c1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12412: 00dc77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12413: 002b7de4 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12414: 008ead54 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12415: 009a7f4c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12416: 0077d218 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12417: 00717f60 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12418: 0097bc14 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12414: 008eaea4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12415: 009a809c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12416: 0077d368 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12417: 007180b0 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12418: 0097bd64 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12419: 00d9c868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 12420: 00dc82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12421: 008ca994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12421: 008caae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12422: 00d02280 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_inval │ │ │ │ - 12423: 008cbfdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12423: 008cc12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12424: 002afae0 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12425: 00d8c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12426: 00dc607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12427: 0095e20c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12427: 0095e35c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12428: 00d8e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12429: 002acce4 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12430: 00929b48 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12430: 00929c98 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12431: 00dc64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12432: 00dc76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 12433: 00d90734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12434: 00d9b594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12435: 00996050 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 12436: 006c8090 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12435: 009961a0 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12436: 006c81e0 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12437: 00dbd91d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12438: 00dc8b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12439: 007a256c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12439: 007a26bc 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12440: 00dc81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12441: 00dc7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12442: 0071b22c 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12443: 009597c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12442: 0071b37c 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12443: 00959910 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12444: 0049009c 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 12445: 009af898 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12445: 009af9e8 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12446: 00d93d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12447: 008fc4fc 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12447: 008fc64c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12448: 00dc80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12449: 00d02598 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmulr │ │ │ │ 12450: 00d843b8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12451: 00da031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12452: 0090dd30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12452: 0090de80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12453: 0029d480 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12454: 009827ec 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12454: 0098293c 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12455: 00dc78de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12456: 00dc639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12457: 00dc6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12458: 003e20d8 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12459: 00dc6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12460: 006e6980 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12460: 006e6ad0 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12461: 00c81be0 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12462: 00d9f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12463: 00793b28 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12464: 007243a0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12465: 009568e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12463: 00793c78 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12464: 007244f0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12465: 00956a30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12466: 00dc7d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12467: 0048f580 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12468: 0063cce4 412 FUNC GLOBAL DEFAULT 12 helper_vmandn_mm │ │ │ │ - 12469: 009b3b50 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12470: 009576e8 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12469: 009b3ca0 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12470: 00957838 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12471: 0058eff4 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12472: 00d8f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12473: 008b1260 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12473: 008b13b0 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12474: 00d91c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12475: 00443f70 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12476: 00d8ab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12477: 0073fadc 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12477: 0073fc2c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12478: 00dc70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12479: 00dc5ffd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12480: 00733654 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12480: 007337a4 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12481: 00d8dd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12482: 004211d8 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12483: 00dc6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12484: 005adc4c 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12485: 00d01518 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_bf16_s │ │ │ │ 12486: 003aaa18 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12487: 00dc6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12488: 00dc6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12489: 00d8fa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12490: 00dc8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12491: 00dc726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12492: 00d972d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12493: 0071537c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12493: 007154cc 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12494: 00dc6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12495: 00dc7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ 12496: 00623f00 432 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_d │ │ │ │ - 12497: 00b0a690 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12497: 00b0a7e0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12498: 00da3958 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12499: 00c80fe8 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12500: 00dc7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12501: 00dc858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12502: 002a5960 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12503: 00623bdc 424 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_h │ │ │ │ 12504: 00d93b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12505: 00dc7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12506: 00dc65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12507: 0097b870 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12507: 0097b9c0 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12508: 00d90594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12509: 005abdb0 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12510: 00956950 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12510: 00956aa0 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12511: 004eee98 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12512: 002a4608 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12513: 008dfc5c 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12514: 0099ab94 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12513: 008dfdac 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12514: 0099ace4 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12515: 00d91b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12516: 00dc6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12517: 003aab64 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12518: 002a6470 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12519: 00623d84 380 FUNC GLOBAL DEFAULT 12 helper_vfrdiv_vf_w │ │ │ │ 12520: 00dc666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12521: 00962bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12521: 00962d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12522: 00dc62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12523: 008f689c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12523: 008f69ec 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12524: 00da0bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12525: 00dc7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12526: 00d9fee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12527: 009b42cc 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ - 12528: 006a4f90 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ + 12527: 009b441c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12528: 006a50e0 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_b │ │ │ │ 12529: 00c81990 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12530: 00dc7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12531: 00d93cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12532: 0071f2fc 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12533: 00745ac4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12532: 0071f44c 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12533: 00745c14 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12534: 005edea4 132 FUNC GLOBAL DEFAULT 12 helper_hyp_hlvx_wu │ │ │ │ 12535: 00da0b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12536: 00d95120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12537: 009be684 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ - 12538: 006a4ff0 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ + 12537: 009be7d4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12538: 006a5140 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_h │ │ │ │ 12539: 00dc8bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12540: 00d94f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12541: 00dc6c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12542: 00968f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12542: 00969060 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12543: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12544: 008267dc 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12544: 0082692c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12545: 00d983f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 12546: 0037bad0 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12547: 00d904a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12548: 009a1284 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12548: 009a13d4 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12549: 002a34dc 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12550: 004972d0 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12551: 00dc8b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ 12552: 005da774 60 FUNC GLOBAL DEFAULT 12 riscv_cpu_accelerator_compatible │ │ │ │ - 12553: 00919830 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12554: 006a5050 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ - 12555: 00b0a294 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12556: 0099eb94 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12553: 00919980 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12554: 006a51a0 96 FUNC GLOBAL DEFAULT 12 helper_vwsll_vx_w │ │ │ │ + 12555: 00b0a3e4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12556: 0099ece4 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12557: 00d021fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm3c_vi │ │ │ │ 12558: 00d9ec70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12559: 00c808f0 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12560: 00dc7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12561: 00dc6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12562: 00d8add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12563: 00c822d0 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12564: 009784c0 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12564: 00978610 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12565: 00d95360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12566: 0075b560 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12566: 0075b6b0 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12567: 00d948b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12568: 008f66dc 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12568: 008f682c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12569: 00dc7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12570: 00dc7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12571: 0091a570 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12572: 007bcef0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12573: 0080998c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12571: 0091a6c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12572: 007bd040 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12573: 00809adc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12574: 00dc7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 12575: 0077f1ac 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12575: 0077f2fc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12576: 00586038 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ 12577: 00d96198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_DMA_EVENT │ │ │ │ - 12578: 0099f184 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12578: 0099f2d4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12579: 005a1888 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12580: 0029d488 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12581: 00798524 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12581: 00798674 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12582: 00cea88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_d │ │ │ │ 12583: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12584: 00da1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12585: 00da030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12586: 00dc6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12587: 00dc8900 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ 12588: 00cea994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_h │ │ │ │ - 12589: 00949a00 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12589: 00949b50 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12590: 00d8fe5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12591: 002e1224 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12592: 00dc79c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12593: 00dc60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12594: 00d94754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12595: 008c9ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12595: 008ca01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12596: 0061a940 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_b │ │ │ │ 12597: 00dc79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12598: 00dc6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 12599: 00d98314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 12600: 00968334 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12600: 00968484 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12601: 005140c8 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12602: 00d910a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12603: 00d8bf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12604: 0096855c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12604: 009686ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12605: 00dc83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 12606: 0060a4b4 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_b │ │ │ │ - 12607: 0095198c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12607: 00951adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12608: 0061a9a0 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_h │ │ │ │ 12609: 00dc78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12610: 00dc708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12611: 007f5df0 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12612: 00913574 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12613: 0098f5ac 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12611: 007f5f40 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12612: 009136c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12613: 0098f6fc 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12614: 0060aac0 552 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_d │ │ │ │ 12615: 00dc81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12616: 005e8e64 52 FUNC GLOBAL DEFAULT 12 helper_fmsub_d │ │ │ │ 12617: 00da1cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12618: 00dc7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12619: 00cea910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfle_vv_w │ │ │ │ 12620: 0060a6b8 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_h │ │ │ │ - 12621: 00817368 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12621: 008174b8 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12622: 00d9e10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12623: 00dc73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12624: 00d96830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12625: 005e8e98 244 FUNC GLOBAL DEFAULT 12 helper_fmsub_h │ │ │ │ - 12626: 00740da8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12626: 00740ef8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12627: 0062b008 476 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_h │ │ │ │ - 12628: 00785794 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12628: 007858e4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12629: 00d9dccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12630: 00d84388 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12631: 00dc82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_READ_DSTATE │ │ │ │ 12632: 00502068 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12633: 00d9ea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12634: 00954cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12634: 00954e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12635: 00d9efb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12636: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12637: 0092257c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12637: 009226cc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12638: 0061aa00 96 FUNC GLOBAL DEFAULT 12 helper_vwmul_vx_w │ │ │ │ 12639: 00dc7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12640: 00dc745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12641: 00990c90 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12641: 00990de0 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12642: 005817c4 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12643: 007186d0 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12643: 00718820 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12644: 00d9f74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 12645: 005e8dcc 152 FUNC GLOBAL DEFAULT 12 helper_fmsub_s │ │ │ │ - 12646: 00966444 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12646: 00966594 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12647: 00da111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12648: 008c90c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12648: 008c9218 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 12649: 0060a8bc 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vvm_w │ │ │ │ - 12650: 00867060 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12650: 008671b0 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12651: 00d95eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12652: 00ce7268 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_b │ │ │ │ - 12653: 00721998 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12653: 00721ae8 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12654: 00bc0514 22944 OBJECT GLOBAL DEFAULT 21 rvi_opcode_data │ │ │ │ 12655: 00d97820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12656: 00814dec 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12656: 00814f3c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12657: 00d98b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12658: 00d8fe1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12659: 00ce70dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_d │ │ │ │ 12660: 0062b1e4 524 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vf_w │ │ │ │ 12661: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12662: 0029bd04 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12663: 00d8cc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12664: 009987b4 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12664: 00998904 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12665: 00d8afa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12666: 00d05274 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_d │ │ │ │ 12667: 00ce71e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_h │ │ │ │ - 12668: 00735088 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12668: 007351d8 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12669: 00d960b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PCI_RESET_HOLD_EVENT │ │ │ │ - 12670: 007334b4 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12670: 00733604 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12671: 00293608 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12672: 0096b064 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12672: 0096b1b4 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12673: 00dc714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12674: 00dc846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12675: 007bfdf8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12675: 007bff48 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12676: 00d95610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12677: 00d92478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12678: 00dc7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12679: 008fb0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12679: 008fb1fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12680: 0057ea94 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12681: 00d92928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12682: 00ce7160 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vv_w │ │ │ │ 12683: 00605fa0 800 FUNC GLOBAL DEFAULT 12 helper_vl8re32_v │ │ │ │ 12684: 00d95c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12685: 0029e0d0 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12686: 00d9a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12687: 00dc70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12688: 0074e714 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12688: 0074e864 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12689: 00ce2594 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_d │ │ │ │ 12690: 0055d7f4 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12691: 0095a90c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12691: 0095aa5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12692: 00ce0620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse8_v_mask │ │ │ │ 12693: 00dc6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12694: 00ce269c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_h │ │ │ │ 12695: 00da147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12696: 00dc77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12697: 00807b00 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12697: 00807c50 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12698: 00601bb0 656 FUNC GLOBAL DEFAULT 12 helper_vsxei16_32_v │ │ │ │ 12699: 00546704 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12700: 0054c430 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12701: 0025e9d4 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12702: 00dc825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12703: 0096ef28 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12703: 0096f078 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12704: 00da11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12705: 00d9f5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12706: 00935128 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12707: 006ea8a0 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12706: 00935278 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12707: 006ea9f0 2620 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12708: 00dc7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12709: 00dc79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12710: 005916f4 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12711: 00dc764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12712: 003878f4 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12713: 009d0dfc 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12713: 009d0f4c 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12714: 005544a4 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ 12715: 00ce2618 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf2_w │ │ │ │ - 12716: 009cd018 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12716: 009cd168 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12717: 005b6488 244 FUNC GLOBAL DEFAULT 12 pmp_update_rule_addr │ │ │ │ 12718: 00dc7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12719: 00dc7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12720: 008f70d8 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12721: 007e76b8 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12720: 008f7228 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12721: 007e7808 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12722: 00dc6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12723: 006a3b54 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ - 12724: 00922d54 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12723: 006a3ca4 448 FUNC GLOBAL DEFAULT 12 helper_vclz_v_b │ │ │ │ + 12724: 00922ea4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12725: 002a343c 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12726: 005b17a8 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12727: 006a4014 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ + 12727: 006a4164 420 FUNC GLOBAL DEFAULT 12 helper_vclz_v_d │ │ │ │ 12728: 00dc64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12729: 00ced4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_b │ │ │ │ 12730: 00d9a89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12731: 0081a878 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12731: 0081a9c8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12732: 00dc652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ 12733: 00ced358 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_d │ │ │ │ - 12734: 009490b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ - 12735: 006a3d14 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ + 12734: 00949204 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12735: 006a3e64 396 FUNC GLOBAL DEFAULT 12 helper_vclz_v_h │ │ │ │ 12736: 00d8f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12737: 00dc7fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12738: 00ced460 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_h │ │ │ │ 12739: 00dc70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12740: 007841a4 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12741: 007df534 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12740: 007842f4 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12741: 007df684 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12742: 005b5144 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12743: 009c1e20 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12744: 00792e48 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12745: 009136e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12743: 009c1f70 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12744: 00792f98 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12745: 00913834 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ 12746: 00ce8918 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_b │ │ │ │ - 12747: 00941570 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12748: 009493a4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12747: 009416c0 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12748: 009494f4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12749: 00ce878c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_d │ │ │ │ 12750: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12751: 00dc85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12752: 009908fc 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12752: 00990a4c 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12753: 00d96780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12754: 00480070 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 12755: 00d8e934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12756: 00da0634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12757: 0093f23c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12757: 0093f38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12758: 00ce8894 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_h │ │ │ │ - 12759: 00743fdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12759: 0074412c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12760: 00304f10 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12761: 00dc789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12762: 002a79b4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12763: 009bb418 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12763: 009bb568 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12764: 004185a4 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12765: 00dc7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12766: 00da0240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ - 12767: 006a3ea0 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ + 12767: 006a3ff0 372 FUNC GLOBAL DEFAULT 12 helper_vclz_v_w │ │ │ │ 12768: 00d8a458 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12769: 00dc8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12770: 00ced3dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vor_vx_w │ │ │ │ - 12771: 008db9cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12771: 008dbb1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12772: 00dc85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ 12773: 00cf8e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_b │ │ │ │ - 12774: 008facb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12774: 008fae08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12775: 0033b290 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12776: 002ff804 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12777: 008df7d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12777: 008df928 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12778: 00dc8b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12779: 0029a710 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12780: 00733508 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12780: 00733658 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ 12781: 00619560 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_b │ │ │ │ - 12782: 0094beec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12782: 0094c03c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12783: 00da0a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12784: 00cf8e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_h │ │ │ │ 12785: 00619680 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_d │ │ │ │ 12786: 00dc80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12787: 00da151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12788: 00d8b38c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ 12789: 00ce8810 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vvm_w │ │ │ │ 12790: 00cee984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_b │ │ │ │ - 12791: 008c96e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12791: 008c9834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12792: 006195c0 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_h │ │ │ │ 12793: 00dc6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12794: 00d8a078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12795: 00cee7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_d │ │ │ │ 12796: 00dc844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12797: 00dc830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12798: 005fcd48 112 FUNC GLOBAL DEFAULT 12 helper_vse64_v_mask │ │ │ │ 12799: 00d8e3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12800: 00913854 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12800: 009139a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12801: 00cee900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_h │ │ │ │ 12802: 00d97190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12803: 00dc6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12804: 00dc6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12805: 009bd96c 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12805: 009bdabc 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ 12806: 00cf8d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wv_w │ │ │ │ - 12807: 0099aae4 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12807: 0099ac34 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12808: 00d9865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12809: 00d91a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12810: 00d976b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12811: 00619620 96 FUNC GLOBAL DEFAULT 12 helper_vmulh_vx_w │ │ │ │ 12812: 00dc6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12813: 0029efbc 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12814: 00d98e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 12815: 00dc85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12816: 0055e6f0 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12817: 00dc7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12818: 005a9624 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12819: 00cee87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsne_vx_w │ │ │ │ 12820: 00dc655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12821: 006e6b9c 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 12822: 00902640 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12821: 006e6cec 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12822: 00902790 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12823: 0033428c 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12824: 00da0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12825: 002a434c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12826: 00dc8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12827: 00302c58 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12828: 0096e8d8 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12828: 0096ea28 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12829: 002fbf58 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12830: 00d91df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12831: 00dc681a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12832: 00dc7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 12833: 00967864 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12834: 00968448 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12833: 009679b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12834: 00968598 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12835: 00ce30ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_b │ │ │ │ 12836: 00dc7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12837: 00ce2f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_d │ │ │ │ 12838: 00dc805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12839: 006ffa70 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12839: 006ffbc0 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12840: 00d9d5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12841: 002c9950 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12842: 00ce3068 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_h │ │ │ │ 12843: 005fbcbc 112 FUNC GLOBAL DEFAULT 12 helper_vse16_v_mask │ │ │ │ 12844: 00d8cf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12845: 00da2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12846: 00dc7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12847: 00797c74 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12848: 0098da6c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12847: 00797dc4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12848: 0098dbbc 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12849: 00414f58 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12850: 002a7de0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12851: 0029872c 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12852: 008bb514 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12853: 009295ac 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12854: 00966158 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12852: 008bb664 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12853: 009296fc 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12854: 009662a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12855: 00d8f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12856: 007d2540 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12856: 007d2690 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12857: 00dc7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12858: 00cdfbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64_v │ │ │ │ 12859: 00d9883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12860: 007b0324 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12860: 007b0474 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12861: 00d96f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12862: 00c80820 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12863: 00d94204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12864: 005dce60 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_rdtime_fn │ │ │ │ 12865: 0033fa38 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12866: 00ce2fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctz_v_w │ │ │ │ 12867: 00dc79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12868: 003a9ae8 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12869: 008c99c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12870: 0070d9a8 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12869: 008c9b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12870: 0070daf8 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12871: 00d8cf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12872: 00dc6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12873: 00dbeafc 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12874: 008705e4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12874: 00870734 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12875: 00ce6818 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_b │ │ │ │ 12876: 00d8cbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12877: 0061b120 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_b │ │ │ │ 12878: 00dc7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12879: 00cf0034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_b │ │ │ │ 12880: 00dc7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12881: 009b251c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12881: 009b266c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12882: 00ce668c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_d │ │ │ │ 12883: 00511c5c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12884: 0061b240 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_d │ │ │ │ 12885: 00cefea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_d │ │ │ │ 12886: 00dc8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12887: 009129e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12887: 00912b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12888: 0054543c 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12889: 00dc69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12890: 00963b40 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12891: 008f4ee4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12890: 00963c90 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12891: 008f5034 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12892: 00dc67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12893: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ 12894: 00ceffb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_h │ │ │ │ - 12895: 008fb534 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12895: 008fb684 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12896: 002feb64 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12897: 002a3550 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12898: 00ce6794 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_h │ │ │ │ 12899: 0061b180 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_h │ │ │ │ 12900: 0058e348 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12901: 00dc67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12902: 00dc69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12903: 00908e20 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12903: 00908f70 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12904: 00493580 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12905: 00528bc8 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12906: 00dc72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12907: 00dc72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12908: 0029aea4 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12909: 0094a390 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12909: 0094a4e0 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12910: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12911: 00cfc9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_h │ │ │ │ 12912: 00d9d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12913: 0090e518 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12914: 00743cb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12913: 0090e668 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12914: 00743e08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12915: 00d8cc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12916: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12917: 00ceff2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbc_vxm_w │ │ │ │ 12918: 00d8ac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12919: 00ce6710 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vv_w │ │ │ │ 12920: 0061b1e0 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vv_w │ │ │ │ 12921: 00dc83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12922: 00d9d2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12923: 00d8ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12924: 00dc74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12925: 007508b8 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12925: 00750a08 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12926: 00d98aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12927: 00588c74 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12928: 007484b4 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12928: 00748604 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12929: 00dc7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12930: 00d8dfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12931: 00cfc94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wf_w │ │ │ │ 12932: 00438aac 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12933: 00975274 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12934: 009cd0d8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12933: 009753c4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12934: 009cd228 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12935: 003e6ca4 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12936: 005ac278 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12937: 007405c8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12937: 00740718 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12938: 003e0e18 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12939: 00dc7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12940: 00797560 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12940: 007976b0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12941: 005ac738 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12942: 00d93564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12943: 009be9a8 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12944: 007a23ec 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12945: 0099a230 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12946: 007bd6a8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12943: 009beaf8 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12944: 007a253c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12945: 0099a380 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12946: 007bd7f8 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12947: 00d8c008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12948: 002b28c8 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12949: 00b2c138 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12949: 00b2c288 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12950: 00486ed0 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 12951: 009bd3c4 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12951: 009bd514 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12952: 00481044 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 12953: 004ce700 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12954: 008f6d84 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12954: 008f6ed4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12955: 00d8ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12956: 00517518 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12957: 00c80e94 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12958: 0099fc78 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12958: 0099fdc8 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12959: 00607594 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_b │ │ │ │ 12960: 0055eaa4 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12961: 00d93354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12962: 006076b4 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_d │ │ │ │ 12963: 00dc746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12964: 00dc6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12965: 00923e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12965: 00923f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12966: 002b5928 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12967: 00983a98 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12967: 00983be8 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12968: 00537f68 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12969: 006075f4 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_h │ │ │ │ 12970: 00393584 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12971: 00501f34 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12972: 008264b8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12972: 00826608 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12973: 00c7ea10 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12974: 0055a438 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12975: 00dc7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12976: 00dc860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12977: 00dc6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12978: 00d9bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12979: 002adbd4 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12980: 00c81b14 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12981: 00dc8baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12982: 00820c28 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12983: 0073f6a4 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12982: 00820d78 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12983: 0073f7f4 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12984: 00559384 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12985: 0032b51c 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12986: 00dc7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12987: 009c8398 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12988: 0096de10 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12987: 009c84e8 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12988: 0096df60 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12989: 004cf0f4 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12990: 0073d828 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12991: 0091301c 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12990: 0073d978 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12991: 0091316c 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12992: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12993: 0027ef44 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 12994: 00607654 96 FUNC GLOBAL DEFAULT 12 helper_vrsub_vx_w │ │ │ │ - 12995: 009bb958 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12995: 009bbaa8 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12996: 00dc6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12997: 00d90554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12998: 00d950c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12999: 00d9f060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13000: 00d91ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13001: 00dc8502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13002: 00dc7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13003: 0074867c 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13003: 007487cc 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13004: 00dc7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13005: 00dc8b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13006: 00d9a24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13007: 008bebbc 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13007: 008bed0c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13008: 0055401c 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13009: 008a8afc 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13009: 008a8c4c 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13010: 00d9f6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13011: 0091b2c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13011: 0091b414 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13012: 00c8092c 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13013: 0094103c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13013: 0094118c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13014: 00cf853c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_b │ │ │ │ 13015: 00da1850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13016: 009631fc 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13017: 00759c78 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13016: 0096334c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13017: 00759dc8 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13018: 00dc6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13019: 00d8b26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13020: 00428630 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13021: 0094ce3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13022: 009bf97c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13021: 0094cf8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13022: 009bfacc 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13023: 00cf84b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_h │ │ │ │ 13024: 002a825c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13025: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13026: 00290548 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13027: 00dc7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13028: 007d85f0 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13029: 00765ba0 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13028: 007d8740 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13029: 00765cf0 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13030: 00dc6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13031: 00280ce0 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13032: 00934690 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13033: 006a6a84 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ - 13034: 00814100 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13035: 008af82c 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13032: 009347e0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13033: 006a6bd4 240 FUNC GLOBAL DEFAULT 12 helper_vsha2ch64_vv │ │ │ │ + 13034: 00814250 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13035: 008af97c 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13036: 00d9dbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13037: 002feaa4 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13038: 003bbf10 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13039: 00dc835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13040: 0093fef4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13040: 00940044 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13041: 00d96068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_EVENT │ │ │ │ 13042: 00d9e2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13043: 00d942d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13044: 00952b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13044: 00952c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13045: 00d95540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13046: 00cf8434 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vv_w │ │ │ │ - 13047: 00813200 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 13048: 007147a0 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13047: 00813350 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13048: 007148f0 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13049: 00dc7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13050: 00416078 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13051: 002a3bec 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13052: 00dc8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13053: 005dcea4 84 FUNC GLOBAL DEFAULT 12 riscv_ctr_clear │ │ │ │ 13054: 00d95560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13055: 00d93d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13056: 00dc7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13057: 0051bd44 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13058: 00962cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13058: 00962e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13059: 00d93d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13060: 002a77a8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13061: 00dc7e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13062: 0054d1c4 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13063: 00c7ea04 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13064: 00dc6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13065: 002c9a88 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13066: 00764b00 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13067: 00982de0 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13068: 0091ace8 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13066: 00764c50 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13067: 00982f30 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13068: 0091ae38 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13069: 00d90d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13070: 008f32cc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13070: 008f341c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ 13071: 00619b60 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_b │ │ │ │ - 13072: 007bd58c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13072: 007bd6dc 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13073: 00d90904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13074: 0046349c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13075: 006e6a14 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13075: 006e6b64 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13076: 00619c80 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_d │ │ │ │ 13077: 00dc63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13078: 00dc708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13079: 00996194 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13079: 009962e4 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13080: 00d8d730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13081: 00941830 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13082: 007b13cc 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13081: 00941980 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13082: 007b151c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13083: 00c81f2c 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13084: 0099870c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13084: 0099885c 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13085: 00619bc0 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_h │ │ │ │ 13086: 00dc7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 13087: 007f6a50 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13087: 007f6ba0 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13088: 00522098 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13089: 007ab2e8 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13090: 007b1234 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13089: 007ab438 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13090: 007b1384 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13091: 00305aa4 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13092: 005aa650 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13093: 008cd874 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13093: 008cd9c4 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13094: 002a6384 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13095: 002b0e94 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13096: 00927b60 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13096: 00927cb0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13097: 00d955e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13098: 00d99bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13099: 0029d4d0 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13100: 00381540 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13101: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13102: 0095aca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13103: 0095a1bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13102: 0095adf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13103: 0095a30c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13104: 00619c20 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vv_w │ │ │ │ 13105: 00dc691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13106: 00dc6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13107: 009a2d38 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13107: 009a2e88 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13108: 002b3c7c 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13109: 005ba12c 124 FUNC GLOBAL DEFAULT 12 riscv_pmu_ctr_monitor_instructions │ │ │ │ 13110: 002a6f00 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13111: 0033fb98 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13112: 0032c60c 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13113: 008c481c 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13113: 008c496c 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13114: 00333e28 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13115: 00509e9c 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13116: 006c33ac 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13116: 006c34fc 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13117: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13118: 00da0664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13119: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13120: 00dc6024 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13121: 00dc852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13122: 00d96890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13123: 0033188c 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13124: 008c04bc 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13124: 008c060c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13125: 00dc80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13126: 007480e4 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13127: 0070b3b0 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13128: 0079c388 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13126: 00748234 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13127: 0070b500 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13128: 0079c4d8 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13129: 00d8a7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13130: 00519118 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13131: 00d9866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13132: 0032d5ec 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13133: 002a1fd4 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13134: 0074ed14 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13134: 0074ee64 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13135: 00d8d9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13136: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13137: 0061d340 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_b │ │ │ │ 13138: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13139: 0055e658 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13140: 00dc62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13141: 0061d460 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_d │ │ │ │ 13142: 00dc61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13143: 004cb770 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13144: 00d96980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13145: 008ffc58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13146: 00968e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13145: 008ffda8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13146: 00968fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ 13147: 0061d3a0 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_h │ │ │ │ - 13148: 0081442c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13148: 0081457c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13149: 00d04cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks1i │ │ │ │ 13150: 002a3c98 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13151: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13152: 00dc6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13153: 00d986ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13154: 00dc82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13155: 00d90804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13163,2965 +13163,2965 @@ │ │ │ │ 13159: 00d8b1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13160: 00ce1514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_b │ │ │ │ 13161: 00d8b27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13162: 003e29b4 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13163: 00d93174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13164: 00ce1490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_h │ │ │ │ 13165: 00dc72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13166: 009c4b18 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13166: 009c4c68 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13167: 0061d400 96 FUNC GLOBAL DEFAULT 12 helper_vsadd_vx_w │ │ │ │ 13168: 00d94094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13169: 00dc8624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13170: 00dc6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13171: 00dc61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13172: 0070ccc8 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13173: 00929c3c 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13172: 0070ce18 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13173: 00929d8c 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13174: 00d94874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13175: 00d942a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13176: 00580580 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13177: 00dc7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13178: 003e8134 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13179: 005ad7cc 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13180: 00b837d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13180: 00b83920 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13181: 0029c47c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13182: 00c80f30 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13183: 00501e88 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13184: 002a1ea0 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13185: 00dc6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13186: 00d96dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13187: 005a9454 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13188: 00d8dde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13189: 00dc750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13190: 00902dd4 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13190: 00902f24 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13191: 00d8ae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13192: 00dc7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13193: 00ce140c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_xu_f_w_w │ │ │ │ 13194: 00d9b014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13195: 00d90a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13196: 00dc8b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13197: 00d953a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13198: 008ff1d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13198: 008ff320 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13199: 00dc66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13200: 00d9edc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13201: 00d8a8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13202: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13203: 00978de0 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13203: 00978f30 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13204: 00dc731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13205: 00dc7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13206: 00dc85e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13207: 00d8ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13208: 005232bc 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13209: 00d93d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13210: 009d3a34 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13210: 009d3b84 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13211: 00d945c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13212: 00dc74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13213: 00968bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13213: 00968d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13214: 00d93d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13215: 00d98fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13216: 00d9b154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13217: 00dc663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13218: 00d95cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13219: 00d90934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13220: 00dc84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13221: 00c7e9e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13222: 00dc820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13223: 00da0b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 13224: 00768d38 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13224: 00768e88 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13225: 00267c20 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv128 │ │ │ │ 13226: 00292eb0 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13227: 0040d284 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13228: 009ba9b4 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13229: 006ffc5c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13228: 009bab04 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13229: 006ffdac 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13230: 00d9e2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13231: 00dc6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13232: 00dc7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13233: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13234: 00da12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13235: 00913518 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13235: 00913668 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13236: 00d94b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13237: 008ba47c 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13237: 008ba5cc 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13238: 00d9a03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13239: 00dc85ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13240: 0029b5ac 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13241: 008c4728 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 13242: 0071cb2c 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 13241: 008c4878 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13242: 0071cc7c 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13243: 00dc74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13244: 00dc6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13245: 00983108 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13245: 00983258 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13246: 00d8fe9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13247: 00d93844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13248: 00dc6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13249: 00d95850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13250: 00dc790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13251: 00da2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13252: 00dc752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13253: 007f1524 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13253: 007f1674 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13254: 00da1600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13255: 0032e2d4 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13256: 002b4c80 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13257: 009b8464 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13257: 009b85b4 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13258: 00422a28 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13259: 00d8d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13260: 0050f990 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13261: 004f9210 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 13262: 00742984 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 13262: 00742ad4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13263: 0032aea4 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13264: 00d8aab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13265: 002a8920 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13266: 009b4250 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13266: 009b43a0 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13267: 00dc6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13268: 00903c4c 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ - 13269: 00b8d750 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ + 13268: 00903d9c 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13269: 00b8d8a0 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_32 │ │ │ │ 13270: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13271: 00925894 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 13272: 0093fca0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13273: 00748fe4 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13271: 009259e4 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13272: 0093fdf0 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13273: 00749134 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13274: 00d922f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13275: 008f7738 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13275: 008f7888 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13276: 00429920 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13277: 003313c8 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13278: 008fba88 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13279: 008caa4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13278: 008fbbd8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13279: 008cab9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13280: 00d9868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13281: 0099b858 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13281: 0099b9a8 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13282: 00d927d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13283: 00dc84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13284: 0041e700 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13285: 00dc6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13286: 0095ee8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 13287: 00777c64 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 13286: 0095efdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13287: 00777db4 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ 13288: 00636430 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_d │ │ │ │ - 13289: 009835f4 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13289: 00983744 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13290: 0051ab2c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13291: 002a3d3c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13292: 00d8c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13293: 00d9a20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13294: 00d8a4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13295: 009702a0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13295: 009703f0 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13296: 00dc61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13297: 00636128 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_h │ │ │ │ 13298: 00dc7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13299: 002a800c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ 13300: 00cebf3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_b │ │ │ │ - 13301: 008e029c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13301: 008e03ec 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13302: 00cebdb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_d │ │ │ │ 13303: 0033ef40 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13304: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13305: 00d96840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13306: 00cebeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_h │ │ │ │ 13307: 00d99a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13308: 00d9b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13309: 00dc6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13310: 009142c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13311: 0094449c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13310: 00914410 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13311: 009445ec 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 13312: 004874a4 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 13313: 004cdab4 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 13314: 007f4ad8 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13314: 007f4c28 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13315: 00dc7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13316: 006362bc 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_x_v_w │ │ │ │ - 13317: 006a6448 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ + 13317: 006a6598 1356 FUNC GLOBAL DEFAULT 12 helper_vsha2ms_vv │ │ │ │ 13318: 00436544 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13319: 00cbef4c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13320: 00d8be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ 13321: 00dc73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_DSTATE │ │ │ │ - 13322: 008cb9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13322: 008cbb10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13323: 00571060 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13324: 00d9e16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13325: 00dc6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13326: 00d9daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13327: 008da360 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13327: 008da4b0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13328: 0058f5f0 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13329: 00cebe34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vv_w │ │ │ │ - 13330: 009b0d70 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13330: 009b0ec0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13331: 00d90a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13332: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13333: 00517614 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13334: 00d9d5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13335: 00907758 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13335: 009078a8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13336: 00da20c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13337: 00d999ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13338: 00447600 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13339: 00d8a368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13340: 00dc766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13341: 00dc633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13342: 007e8290 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13342: 007e83e0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13343: 002b112c 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ 13344: 00dc73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_EVT_WRITE_DSTATE │ │ │ │ 13345: 00618ae0 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_b │ │ │ │ - 13346: 008dc3f8 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13346: 008dc548 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13347: 00dc6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13348: 00618c00 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_d │ │ │ │ 13349: 0062beb8 408 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_d │ │ │ │ 13350: 00dc66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13351: 00dc63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13352: 00746638 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13352: 00746788 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13353: 00618b40 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_h │ │ │ │ 13354: 0062bbb0 404 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_h │ │ │ │ 13355: 002a8cdc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13356: 004301c4 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13357: 0097e5a0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13357: 0097e6f0 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13358: 00cfd084 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_h │ │ │ │ 13359: 002b6240 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13360: 0094f02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13360: 0094f17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13361: 00dc87e8 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13362: 007eb47c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13362: 007eb5cc 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13363: 00da0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13364: 00923f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13364: 00924088 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13365: 00305af0 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13366: 002abb10 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13367: 00d9eec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13368: 00d94824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13369: 00dc83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13370: 0093ecd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13371: 0073e1b4 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13370: 0093ee28 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13371: 0073e304 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13372: 0048f0c4 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13373: 0062bd44 372 FUNC GLOBAL DEFAULT 12 helper_vfsqrt_v_w │ │ │ │ 13374: 00618ba0 96 FUNC GLOBAL DEFAULT 12 helper_vmaxu_vx_w │ │ │ │ 13375: 004239c8 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13376: 00cfd000 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vf_w │ │ │ │ 13377: 00dc7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13378: 00cf5968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_d │ │ │ │ - 13379: 008cfb38 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13380: 0094f0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13379: 008cfc88 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13380: 0094f234 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13381: 00414ba0 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13382: 002bcc88 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13383: 00cf5a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_h │ │ │ │ 13384: 00d9db7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13385: 00418958 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13386: 003e2aa0 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13387: 003011c0 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13388: 00dc6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13389: 00562908 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13390: 008adc60 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13390: 008addb0 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13391: 00dc61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13392: 0093ed34 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13392: 0093ee84 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13393: 005a50b8 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13394: 00d925b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13395: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13396: 007620d8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13396: 00762228 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13397: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13398: 007425b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13398: 00742704 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13399: 0059b250 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13400: 008dc0c8 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13401: 008a983c 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13400: 008dc218 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13401: 008a998c 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13402: 00428dc4 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13403: 00d9d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13404: 00dc6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13405: 00d9b944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13406: 00d97da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13407: 0054f974 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13408: 008fb3d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13408: 008fb520 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ 13409: 00cf59ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmacc_vv_w │ │ │ │ - 13410: 00969d1c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13411: 007406b4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 13412: 00949224 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13410: 00969e6c 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13411: 00740804 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13412: 00949374 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13413: 00d90e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13414: 006aa074 5048 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ - 13415: 00b8d740 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ - 13416: 008d53ac 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13414: 006aa1c4 5048 FUNC GLOBAL DEFAULT 12 riscv_cpu_validate_set_extensions │ │ │ │ + 13415: 00b8d890 16 OBJECT GLOBAL DEFAULT 14 valid_vm_1_10_64 │ │ │ │ + 13416: 008d54fc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13417: 00dc700e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13418: 00d8f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13419: 0082beac 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13419: 0082bffc 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13420: 0025de6c 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13421: 0029e430 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13422: 0032a874 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13423: 008d17b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13423: 008d1900 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13424: 00d99194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13425: 00dc7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13426: 00dc6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13427: 00797cb0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13428: 0075dbe4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13427: 00797e00 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13428: 0075dd34 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13429: 00dc7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13430: 00dc8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13431: 00979af0 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13431: 00979c40 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13432: 00d90644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13433: 00dc6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13434: 00dc8b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13435: 00dc6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13436: 009a2d64 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13436: 009a2eb4 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13437: 00da1a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13438: 00dc810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13439: 005ed514 72 FUNC GLOBAL DEFAULT 12 helper_ctr_add_entry │ │ │ │ - 13440: 009095e4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13441: 009296ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13442: 007f4d84 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13440: 00909734 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13441: 0092983c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13442: 007f4ed4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13443: 00dc7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13444: 00508bd0 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13445: 008ca208 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13445: 008ca358 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13446: 00c7c150 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13447: 00d9d31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13448: 00960660 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13449: 00754b98 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13448: 009607b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13449: 00754ce8 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13450: 00da0bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13451: 0029d430 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ - 13452: 006a864c 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ + 13452: 006a879c 504 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vs │ │ │ │ 13453: 00d91bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13454: 007e4e68 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13454: 007e4fb8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13455: 00c809c0 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13456: 00dc7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13457: 00c807d4 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13458: 00d98494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 13459: 007581b4 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ - 13460: 006a8448 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ + 13459: 00758304 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13460: 006a8598 516 FUNC GLOBAL DEFAULT 12 helper_vsm4r_vv │ │ │ │ 13461: 00d8efd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13462: 00da1c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13463: 00dc7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13464: 00d8b110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13465: 007bc2f8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13466: 007c2900 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13465: 007bc448 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13466: 007c2a50 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13467: 00d9c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13468: 00828560 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13469: 00984434 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13468: 008286b0 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13469: 00984584 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13470: 00da1d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13471: 00616e9c 624 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_b │ │ │ │ - 13472: 00962760 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13472: 009628b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13473: 00dc69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13474: 006175ec 592 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_d │ │ │ │ 13475: 00d8d0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13476: 00d9fc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13477: 00dc860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13478: 0033faa0 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ 13479: 0061710c 628 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_h │ │ │ │ 13480: 005d2704 24 FUNC GLOBAL DEFAULT 12 riscv_iommu_notify │ │ │ │ - 13481: 00993e0c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13482: 00717bcc 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13481: 00993f5c 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13482: 00717d1c 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13483: 00dc82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13484: 00d9f7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13485: 00dc727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13486: 00c7e980 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13487: 00789e58 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13487: 00789fa8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13488: 0038faf8 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13489: 00da1c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13490: 007f7154 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13490: 007f72a4 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13491: 00dc8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13492: 00dc6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13493: 00cea700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_d │ │ │ │ - 13494: 0071e940 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13494: 0071ea90 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13495: 00d9e78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13496: 00dc81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13497: 002a90ac 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ 13498: 00617380 620 FUNC GLOBAL DEFAULT 12 helper_vmsgtu_vx_w │ │ │ │ - 13499: 0099f4e4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13499: 0099f634 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ 13500: 00cea808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_h │ │ │ │ - 13501: 0098375c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13501: 009838ac 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13502: 00dc7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13503: 00dc784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13504: 00860a30 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13504: 00860b80 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13505: 00d9a02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13506: 00dc6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13507: 00dc7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13508: 009af1d8 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13509: 009cadc4 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13510: 008dab80 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13511: 0097aab4 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13512: 00821978 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13508: 009af328 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13509: 009caf14 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13510: 008dacd0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13511: 0097ac04 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13512: 00821ac8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13513: 00d96188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MSI_EVENT │ │ │ │ 13514: 00d9af64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13515: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13516: 00d8acf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13517: 00d95150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13518: 002b2eec 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13519: 00dc6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13520: 00625f74 476 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_d │ │ │ │ 13521: 00305a5c 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ 13522: 0063e028 360 FUNC GLOBAL DEFAULT 12 helper_vid_v_b │ │ │ │ 13523: 00cea784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfeq_vv_w │ │ │ │ 13524: 00dc620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ 13525: 00625c30 436 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_h │ │ │ │ - 13526: 008d34d4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13526: 008d3624 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13527: 0063e454 420 FUNC GLOBAL DEFAULT 12 helper_vid_v_d │ │ │ │ - 13528: 009ccffc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13528: 009cd14c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13529: 00582054 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13530: 002b2cdc 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13531: 0090dbc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13531: 0090dd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13532: 0063e190 364 FUNC GLOBAL DEFAULT 12 helper_vid_v_h │ │ │ │ 13533: 00d933e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13534: 00dc6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13535: 008c54a0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13535: 008c55f0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13536: 00d98e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 13537: 00da0654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13538: 0092908c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13538: 009291dc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13539: 00d96a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13540: 006a4830 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ - 13541: 0080b7d8 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13540: 006a4980 412 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_b │ │ │ │ + 13541: 0080b928 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13542: 00c80798 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13543: 00dc71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13544: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13545: 006a4cec 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ - 13546: 00950124 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13545: 006a4e3c 388 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_d │ │ │ │ + 13546: 00950274 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ 13547: 005daa3c 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_description │ │ │ │ - 13548: 0090db64 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13548: 0090dcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13549: 00dc7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13550: 0055b8cc 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13551: 0096e264 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13551: 0096e3b4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13552: 00625de4 400 FUNC GLOBAL DEFAULT 12 helper_vfmsac_vv_w │ │ │ │ - 13553: 006a49cc 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ + 13553: 006a4b1c 416 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_h │ │ │ │ 13554: 00d8dc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13555: 00b0a7d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13555: 00b0a924 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13556: 00d8d078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13557: 00d8c4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13558: 00d8c570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13559: 007b8848 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13559: 007b8998 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13560: 00d94834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13561: 0063e2fc 344 FUNC GLOBAL DEFAULT 12 helper_vid_v_w │ │ │ │ 13562: 002b30cc 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13563: 00d9a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13564: 002a5aa4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13565: 00d9a0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13566: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13567: 00dc8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13568: 00925694 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13568: 009257e4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13569: 00d91e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13570: 00d90c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13571: 00797644 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13572: 007e8344 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13573: 008fc7ac 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13571: 00797794 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13572: 007e8494 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13573: 008fc8fc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13574: 00305afc 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13575: 0052ef48 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 13576: 006a4b6c 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ + 13576: 006a4cbc 384 FUNC GLOBAL DEFAULT 12 helper_vcpop_v_w │ │ │ │ 13577: 00dc61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13578: 0063c9ac 412 FUNC GLOBAL DEFAULT 12 helper_vmand_mm │ │ │ │ 13579: 0038f798 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13580: 00dc7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13581: 00dc67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13582: 00dc6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13583: 002a65c4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13584: 009822b8 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13584: 00982408 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13585: 00dc7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13586: 0041d8b8 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13587: 00486cd8 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 13588: 008d102c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13588: 008d117c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13589: 00d8f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13590: 0085e9c8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13590: 0085eb18 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13591: 0052265c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13592: 00dc6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13593: 00871df8 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13593: 00871f48 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13594: 00dc6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13595: 00d93794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13596: 0061b5a0 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_b │ │ │ │ 13597: 00d909d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13598: 00d8f800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13599: 00dc6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ - 13600: 00b8e4a8 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ + 13600: 00b8e5f8 4 OBJECT GLOBAL DEFAULT 14 decoder_table_size │ │ │ │ 13601: 00dc7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13602: 00dc8bc8 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13603: 0094ae70 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13604: 0097ac6c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13603: 0094afc0 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13604: 0097adbc 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13605: 0061b6c0 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_d │ │ │ │ 13606: 005fe754 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_16_v │ │ │ │ 13607: 00d97550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13608: 00d9a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13609: 00d99fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13610: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13611: 0095de28 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13611: 0095df78 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13612: 00d94494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13613: 008c031c 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13613: 008c046c 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13614: 00da1f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13615: 0061b600 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_h │ │ │ │ 13616: 00d9a21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13617: 00d8e8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13618: 00d8de24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13619: 0058fba4 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13620: 00dc6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13621: 00d8eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13622: 00da0db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13623: 0077d174 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ - 13624: 006a05c0 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ + 13623: 0077d2c4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13624: 006a0710 264 FUNC GLOBAL DEFAULT 12 helper_rems_i128 │ │ │ │ 13625: 00429308 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13626: 00dc7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13627: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ - 13628: 006a027c 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ + 13628: 006a03cc 264 FUNC GLOBAL DEFAULT 12 helper_divu_i128 │ │ │ │ 13629: 00d8b7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13630: 007dd920 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13630: 007dda70 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13631: 0061b660 96 FUNC GLOBAL DEFAULT 12 helper_vmadd_vx_w │ │ │ │ 13632: 00d8b5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13633: 009a9544 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13633: 009a9694 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13634: 00d9d4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13635: 00d95a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13636: 0081677c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13636: 008168cc 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13637: 00d90b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13638: 0042d964 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13639: 00dc69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13640: 00cf202c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_d │ │ │ │ 13641: 00d94a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13642: 00d9a7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13643: 00d8c160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13644: 00983f50 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13645: 008c38bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13644: 009840a0 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13645: 008c3a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13646: 00d8a970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13647: 00cf2134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_h │ │ │ │ 13648: 00dc71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13649: 00dc6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13650: 009ae26c 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13650: 009ae3bc 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13651: 0032b4a8 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13652: 0099e58c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13653: 008ea014 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13652: 0099e6dc 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13653: 008ea164 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13654: 0032cdb8 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13655: 00d8a840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13656: 008c55e8 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13656: 008c5738 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13657: 00dc821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13658: 00ce5714 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_16_v │ │ │ │ 13659: 00dc7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13660: 00dc61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13661: 00d90f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13662: 00dc84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13663: 00813bf0 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13663: 00813d40 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13664: 00dc7c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13665: 007a36cc 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13666: 009b23c8 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13665: 007a381c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13666: 009b2518 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13667: 00cf20b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfge_vf_w │ │ │ │ 13668: 002acce8 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13669: 00d973e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13670: 003e63b8 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13671: 004ac6fc 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13672: 00dc76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13673: 0056dd1c 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13674: 00c81fb8 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ 13675: 00ce53fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_64_v │ │ │ │ - 13676: 00820f54 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13676: 008210a4 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13677: 00dc6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13678: 00dc8b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13679: 00d95b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13680: 00d9e61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13681: 008cbb30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13681: 008cbc80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13682: 005bae3c 1492 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13683: 00dc72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13684: 007e7094 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13684: 007e71e4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13685: 00dc7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13686: 00d99b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13687: 00d8c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13688: 009d67ac 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13689: 009ccca0 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13690: 00b838d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13691: 009a2e94 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13688: 009d68fc 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13689: 009ccdf0 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13690: 00b83a28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13691: 009a2fe4 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13692: 00d97870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13693: 00d9b184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13694: 00dc69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13695: 00d9dbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13696: 00da07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13697: 00dc76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13698: 00954b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13698: 00954cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13699: 0051188c 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13700: 00dc6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13701: 007a2d08 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13701: 007a2e58 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13702: 0042b8b0 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13703: 00585f3c 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13704: 0037ac00 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13705: 00753408 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13705: 00753558 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13706: 005dc4dc 184 FUNC GLOBAL DEFAULT 12 riscv_cpu_mirq_pending │ │ │ │ 13707: 00501b04 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13708: 00dc8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13709: 00dc74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13710: 00914680 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13710: 009147d0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13711: 00d8c590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13712: 00db55c0 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13713: 00dc6001 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13714: 00c81928 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13715: 00d8d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13716: 00dc6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13717: 00d93bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13718: 00dc8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13719: 0079a3d0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13719: 0079a520 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13720: 00dc725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13721: 0041b7b4 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13722: 00dc7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13723: 00da1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13724: 00928b5c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13724: 00928cac 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13725: 00dc65b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13726: 009ac1c0 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13727: 00920868 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13726: 009ac310 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13727: 009209b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13728: 00d9f210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13729: 00d8d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13730: 00d8ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13731: 00dc7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13732: 00dc739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13733: 00dc6b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13734: 00dc6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13735: 00d9fdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13736: 00dc7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13737: 0078baa0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13737: 0078bbf0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13738: 00dc72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13739: 00d8fdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13740: 0097ae20 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13740: 0097af70 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13741: 00dc8805 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13742: 00808e70 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13742: 00808fc0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13743: 002abe98 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13744: 00dc7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13745: 00d8a3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13746: 00d96a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13747: 0098cf5c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13747: 0098d0ac 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13748: 00581418 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13749: 00d9a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13750: 00dc7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13751: 00dc7a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13752: 009d3520 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13752: 009d3670 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13753: 002b0da4 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13754: 008703bc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13754: 0087050c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13755: 00d8d280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13756: 00dc7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 13757: 006f5c04 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13757: 006f5d54 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13758: 00dc62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13759: 0079d3ac 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13759: 0079d4fc 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13760: 005dca7c 28 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_geilen │ │ │ │ 13761: 00d93094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13762: 00d9bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13763: 009a8a70 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13763: 009a8bc0 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13764: 0056f994 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13765: 00d8ccfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13766: 009ccd60 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13767: 00983328 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13768: 007439ac 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13766: 009cceb0 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13767: 00983478 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13768: 00743afc 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13769: 00d93504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13770: 003e95ac 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13771: 00dc69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13772: 0054f78c 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13773: 00dc65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13774: 00dc6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13775: 00dc7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13776: 00960f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13776: 009610b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13777: 00dc7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13778: 00d9e1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13779: 00dc682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13780: 00d94584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13781: 00ce5270 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_32_v │ │ │ │ 13782: 00cefa04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_b │ │ │ │ 13783: 00dc7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13784: 00cef878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_d │ │ │ │ - 13785: 007f4198 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13785: 007f42e8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13786: 00dc736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13787: 00dc685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13788: 00753510 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13788: 00753660 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13789: 00dc6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13790: 00d927a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13791: 00cef980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_h │ │ │ │ 13792: 00dc7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13793: 0058f7ec 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13794: 009575a0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13795: 00719500 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13796: 0075d978 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13794: 009576f0 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13795: 00719650 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13796: 0075dac8 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13797: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13798: 00ca9cf0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13799: 008209e0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13799: 00820b30 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13800: 00dc6037 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13801: 00d923c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13802: 00d9e0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13803: 00dc7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13804: 00d9f7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13805: 00591d20 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13806: 007e81e8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13807: 00938084 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13806: 007e8338 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13807: 009381d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13808: 00dc7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13809: 00d95260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ 13810: 0061a820 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_b │ │ │ │ 13811: 00cef8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmin_vx_w │ │ │ │ 13812: 00cf54c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_d │ │ │ │ - 13813: 0095c244 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13814: 008d48f4 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13813: 0095c394 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13814: 008d4a44 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13815: 0061a880 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_h │ │ │ │ 13816: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13817: 007b03f0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13817: 007b0540 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13818: 00d92748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13819: 00d96ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13820: 00d8c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13821: 00cf55cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_h │ │ │ │ 13822: 00d97140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13823: 008fae84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13824: 007b0130 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13825: 0092f454 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13823: 008fafd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13824: 007b0280 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13825: 0092f5a4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13826: 00d8bd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13827: 00dc811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13828: 008160d8 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13828: 00816228 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13829: 00dc7bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13830: 0047ecb4 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 13831: 00bd02c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13832: 008f7bac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13832: 008f7cfc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13833: 00dc61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ 13834: 006374c0 380 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_h │ │ │ │ - 13835: 0075aadc 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13835: 0075ac2c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13836: 00d98d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 13837: 0078a038 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13838: 00748480 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13837: 0078a188 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13838: 007485d0 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13839: 00dc7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13840: 007a98a4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13840: 007a99f4 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13841: 0061a8e0 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vv_w │ │ │ │ 13842: 00dc7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13843: 00814520 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13844: 009788d4 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13843: 00814670 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13844: 00978a24 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13845: 00cf5548 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmsub_vv_w │ │ │ │ - 13846: 009bb62c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13847: 00729a28 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13846: 009bb77c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13847: 00729b78 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13848: 00d8f970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13849: 00999cec 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13849: 00999e3c 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13850: 0058f778 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13851: 00dc6cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13852: 0025f590 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13853: 0033be70 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13854: 0038f744 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13855: 00dc818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13856: 0063763c 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_f_f_v_w │ │ │ │ 13857: 0055a22c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13858: 00b98b40 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13858: 00b98c90 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13859: 00dc6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13860: 0054efdc 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13861: 0041cf1c 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13862: 008d44f0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13863: 007f51a4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13862: 008d4640 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13863: 007f52f4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13864: 0055d2a8 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13865: 00d976d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13866: 00983958 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13866: 00983aa8 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13867: 00dc68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13868: 00dc6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13869: 00dc64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13870: 007d80c0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13871: 0071b974 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13870: 007d8210 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13871: 0071bac4 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13872: 00dc6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13873: 00956d74 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13873: 00956ec4 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13874: 00d92148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13875: 00dc74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13876: 00d93234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 13877: 0078bf70 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13877: 0078c0c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13878: 00d9de9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13879: 00d9fc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13880: 00942c1c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13880: 00942d6c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13881: 00d909b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13882: 007f8bec 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13882: 007f8d3c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13883: 00d90ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13884: 00d96b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13885: 00d84b48 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13886: 00dc8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13887: 00dc619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13888: 00951b9c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13888: 00951cec 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13889: 00da1c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13890: 00d90f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13891: 002a5cb0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13892: 0095c11c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13892: 0095c26c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13893: 00d8bf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13894: 00962ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13895: 009542a8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13896: 006e4870 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13897: 0084e2c4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13894: 00963040 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13895: 009543f8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13896: 006e49c0 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13897: 0084e414 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13898: 003cb3e8 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13899: 00dc6bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13900: 00990740 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13900: 00990890 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13901: 00d8a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13902: 008af084 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13902: 008af1d4 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13903: 002b1ec4 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13904: 007b11ec 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13905: 0092fc58 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13904: 007b133c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13905: 0092fda8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13906: 00d9b1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13907: 006e4d84 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13907: 006e4ed4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13908: 00dc8b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13909: 007e5870 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13909: 007e59c0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13910: 00607c14 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_b │ │ │ │ - 13911: 006a5ef4 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ + 13911: 006a6044 436 FUNC GLOBAL DEFAULT 12 helper_vaesz_vs │ │ │ │ 13912: 002a67e8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13913: 008dbf48 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13914: 0081651c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13913: 008dc098 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13914: 0081666c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13915: 00dc7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 13916: 00d95620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13917: 005aee98 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13918: 008122e8 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13918: 00812438 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13919: 00607c74 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_h │ │ │ │ 13920: 00d96760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13921: 00d95830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13922: 00dc8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13923: 00dc78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13924: 00d96f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13925: 00d90d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13926: 00514c10 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13927: 00331df0 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13928: 00da14e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13929: 00cf0874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_b │ │ │ │ - 13930: 006d4190 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13930: 006d42e0 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 13931: 00cf06e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_d │ │ │ │ - 13932: 008d6d10 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13932: 008d6e60 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13933: 00607cd4 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vv_w │ │ │ │ 13934: 00cf07f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_h │ │ │ │ 13935: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13936: 00d9c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13937: 0029dbd8 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13938: 00d9c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13939: 00545450 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13940: 008e229c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13941: 008a52c8 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13940: 008e23ec 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13941: 008a5418 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13942: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13943: 00dc7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13944: 0052d9fc 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 13945: 00910920 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13945: 00910a70 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13946: 00d9e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13947: 00dc7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13948: 00da1cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13949: 007af5cc 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13949: 007af71c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13950: 00d8d008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13951: 00dc8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13952: 00d90844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13953: 00d04824 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_gvma_tlb_flush │ │ │ │ 13954: 00dc76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 13955: 00dc6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13956: 00d9fad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13957: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13958: 006d4270 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13958: 006d43c0 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13959: 00c87bd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13960: 00cf076c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmslt_vx_w │ │ │ │ 13961: 00dc8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13962: 00dc754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13963: 00522140 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13964: 009cab10 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13964: 009cac60 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13965: 00d9d9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13966: 00dc8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13967: 00d8e694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13968: 00d933d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13969: 00381740 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13970: 00d99efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13971: 00da1ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13972: 00dc8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13973: 009b8254 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13973: 009b83a4 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13974: 005a1958 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13975: 009d6468 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13975: 009d65b8 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13976: 00d8c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13977: 002afed4 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13978: 00dc78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13979: 00d99054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13980: 009660fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13980: 0096624c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13981: 00dc6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 13982: 0079a274 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13982: 0079a3c4 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13983: 002b925c 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13984: 00d9b194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13985: 005690b8 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13986: 00d9b5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13987: 0051bf94 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13988: 00714f00 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13988: 00715050 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13989: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13990: 002ff3d8 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13991: 00534c60 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13992: 00dc7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13993: 00dbea74 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13994: 00dc7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13995: 00d8c4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13996: 00dc8af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13997: 00da0ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13998: 00d97bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 13999: 00d98b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14000: 0098dc1c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14000: 0098dd6c 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14001: 00d97a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14002: 00d96b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14003: 00dc7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14004: 00501ce0 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14005: 00dc612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14006: 00dc7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14007: 009a11ac 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14007: 009a12fc 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14008: 002ece30 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14009: 00dc8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14010: 00dc68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14011: 00d9fd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14012: 00dc8b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14013: 00d96790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14014: 00dc7e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14015: 00dc6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14016: 00dc7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14017: 00dc646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14018: 007984e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14018: 00798634 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14019: 005abbec 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14020: 00393518 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14021: 00d9dd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14022: 0055e054 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14023: 00d8c97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14024: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14025: 00d8f7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14026: 00d90a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14027: 00dc8ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14028: 009a441c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14028: 009a456c 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14029: 00dc71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14030: 00dc632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14031: 0071b6ac 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14032: 0072f620 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14031: 0071b7fc 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14032: 0072f770 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14033: 00dc61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14034: 0058ca64 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14035: 0055b674 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ 14036: 00ce7898 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_b │ │ │ │ - 14037: 0088bdd8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14037: 0088bf28 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14038: 00dc62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14039: 00ce770c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_d │ │ │ │ 14040: 00d9bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14041: 00d8a790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14042: 00d99e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14043: 00904f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14043: 009050a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14044: 00da06a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14045: 00292d14 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14046: 008e98ec 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14046: 008e9a3c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14047: 00ce7814 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_h │ │ │ │ 14048: 00505878 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14049: 00dc7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14050: 002951d0 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14051: 00dc6064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14052: 00dc69b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14053: 00dc7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14054: 009bb1e0 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14054: 009bb330 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14055: 004353b4 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14056: 00d9c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14057: 00c808d0 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14058: 002fc904 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14059: 00dc6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14060: 00dc75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14061: 00dc7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14062: 00dc6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14063: 00d92338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14064: 0095981c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14065: 008ae714 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14066: 007dbccc 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14064: 0095996c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14065: 008ae864 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14066: 007dbe1c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14067: 00dc6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14068: 00dc7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14069: 00dc7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14070: 00d91c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14071: 009a153c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14071: 009a168c 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14072: 002974c0 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14073: 00800d2c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14073: 00800e7c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14074: 00dc852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14075: 00ce7790 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vv_w │ │ │ │ 14076: 00d97940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14077: 00dc7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14078: 005a4c9c 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14079: 00d8e364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14080: 00d9b684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14081: 00754c64 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14081: 00754db4 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14082: 00da12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14083: 00d9a9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14084: 009a9b14 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14084: 009a9c64 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14085: 00dc7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14086: 00dc7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14087: 00dc80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14088: 00dc7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14089: 00dc7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14090: 00777b7c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14090: 00777ccc 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14091: 0040b00c 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14092: 0094d808 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14092: 0094d958 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14093: 00dc698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14094: 006c875c 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14094: 006c88ac 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14095: 00414610 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14096: 00d967a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14097: 00dc7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14098: 00517488 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14099: 00dc76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14100: 009b20dc 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14100: 009b222c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14101: 00c813e4 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14102: 0096a138 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14102: 0096a288 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14103: 005238d0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14104: 00570fc4 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14105: 009bb50c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14105: 009bb65c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14106: 00da1d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14107: 00c7d5f4 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14108: 0099f96c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14108: 0099fabc 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14109: 00d8dd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14110: 005af2a4 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14111: 0086ace8 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14111: 0086ae38 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14112: 00dc7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14113: 00da0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14114: 0077d208 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14114: 0077d358 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14115: 00d9f5ec 36 OBJECT GLOBAL DEFAULT 24 target_riscv_trace_events │ │ │ │ 14116: 002b15cc 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14117: 00dc83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14118: 00d9afd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14119: 00d05820 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_d │ │ │ │ 14120: 002abebc 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14121: 007480cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14121: 0074821c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14122: 0062ac30 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_h │ │ │ │ 14123: 00da20e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14124: 00dc835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14125: 0093f5d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14125: 0093f724 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14126: 00d05610 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_h │ │ │ │ 14127: 002a3500 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14128: 00dc8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14129: 00964b34 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14129: 00964c84 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14130: 00d90d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14131: 00d972c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14132: 005fac78 112 FUNC GLOBAL DEFAULT 12 helper_vle64_v_mask │ │ │ │ 14133: 00c7e92c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14134: 006ede6c 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14135: 00815410 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14136: 00776e64 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14134: 006edfbc 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14135: 00815560 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14136: 00776fb4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14137: 00d8d760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14138: 00dc60ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14139: 008fc018 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14139: 008fc168 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14140: 00d05a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcvt_l_s │ │ │ │ - 14141: 006a1fa4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ + 14141: 006a20f4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_b │ │ │ │ 14142: 00dc803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14143: 00dc8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14144: 0062ae1c 492 FUNC GLOBAL DEFAULT 12 helper_vfwmsac_vv_w │ │ │ │ - 14145: 006a20c4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ + 14145: 006a2214 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_d │ │ │ │ 14146: 00c6fdfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14147: 00dc851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14148: 006a2004 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ - 14149: 009093f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14148: 006a2154 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_h │ │ │ │ + 14149: 00909548 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14150: 00dc8630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14151: 00dc8a98 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14152: 008d3714 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14152: 008d3864 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14153: 00dc8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14154: 0090361c 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14154: 0090376c 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14155: 00d8f790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14156: 009866e4 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14156: 00986834 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14157: 00dc6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14158: 00544438 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14159: 002a5ec0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14160: 00d9e12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14161: 00d9c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14162: 00559cd0 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14163: 00dc7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14164: 00dc810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14165: 00da0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 14166: 00d947c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14167: 00d9ffe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 14168: 00792dc4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14169: 008c934c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14168: 00792f14 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 14169: 008c949c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14170: 00dc6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14171: 00dc6b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14172: 00dc756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14173: 00417e4c 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14174: 00d8cea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14175: 002d01f4 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14176: 00dc7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ - 14177: 006a2064 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ + 14177: 006a21b4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vv_w │ │ │ │ 14178: 00dc6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14179: 005a4e7c 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14180: 00dc682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14181: 0096a538 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14182: 0096d0d8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14181: 0096a688 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14182: 0096d228 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14183: 00d9d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14184: 00dc751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14185: 00dc752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14186: 00415ad0 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14187: 0052d8e4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14188: 002a6a10 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14189: 00d980e4 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 14190: 002b53e4 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14191: 005ba330 456 FUNC GLOBAL DEFAULT 12 riscv_pmu_setup_timer │ │ │ │ - 14192: 007aba6c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14192: 007abbbc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14193: 00d9bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14194: 00901664 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14195: 0075337c 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14194: 009017b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14195: 007534cc 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14196: 00dc6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14197: 00dc6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14198: 0099c634 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14199: 00915d38 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14198: 0099c784 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14199: 00915e88 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14200: 00dc7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14201: 003dd6ec 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14202: 00dc62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14203: 0029cbf4 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14204: 003038b4 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14205: 00dc7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14206: 0038e170 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14207: 00d99fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 14208: 0078b234 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14209: 00812528 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14210: 00962488 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14208: 0078b384 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 14209: 00812678 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14210: 009625d8 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14211: 00d96c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14212: 00548fd4 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14213: 00dc5ed4 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14214: 009cf40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14215: 0098c2cc 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14214: 009cf55c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14215: 0098c41c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14216: 00dc7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14217: 00da3920 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14218: 005b9054 320 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_watchpoint │ │ │ │ 14219: 00572bd0 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14220: 00dc7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14221: 00dc61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14222: 00d94704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14223: 00dc62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14224: 0090a8b4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14224: 0090aa04 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14225: 00d9f150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14226: 00819ef0 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14226: 0081a040 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14227: 00dc63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14228: 00915b5c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14228: 00915cac 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14229: 00dc8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14230: 00d9d4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14231: 00d9a73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14232: 008d9d18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14233: 0099541c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14234: 008d4020 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14232: 008d9e68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14233: 0099556c 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14234: 008d4170 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14235: 00dc7f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14236: 005b1640 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14237: 00982b90 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14237: 00982ce0 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14238: 00dc79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14239: 002ff460 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14240: 005b5730 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14241: 00910720 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 14242: 00777bc8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 14243: 0070c1a0 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 14241: 00910870 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14242: 00777d18 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 14243: 0070c2f0 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14244: 00dc8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14245: 00d8e4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 14246: 00ce0074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle64ff_v │ │ │ │ 14247: 00417560 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14248: 002acd34 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 14249: 00792f88 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 14249: 007930d8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14250: 00dc79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14251: 00d91a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14252: 0092a860 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14253: 008cbe10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14252: 0092a9b0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14253: 008cbf60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14254: 002a3278 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14255: 00d9c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14256: 00d8f6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14257: 00ce7688 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_b │ │ │ │ - 14258: 0073ef6c 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 14258: 0073f0bc 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14259: 00dc6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 14260: 0090f3d0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14260: 0090f520 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14261: 00d98094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14262: 00d97830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14263: 00ce74fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_d │ │ │ │ 14264: 00d9d86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14265: 00dc788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14266: 00dc8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14267: 00ce7604 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_h │ │ │ │ 14268: 00d9e2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14269: 00dc77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14270: 008a86b4 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14271: 007bdc00 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14270: 008a8804 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14271: 007bdd50 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14272: 0052ec70 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 14273: 0073a378 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 14273: 0073a4c8 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14274: 00d8ef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14275: 00dc7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14276: 00553fb8 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14277: 00d9ec90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14278: 00c87c70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14279: 00c6bebc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14280: 00bd20b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14281: 00ce7580 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vv_w │ │ │ │ - 14282: 009b36d0 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14283: 009bc54c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14282: 009b3820 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14283: 009bc69c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14284: 00d902f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 14285: 0078c390 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 14285: 0078c4e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14286: 005f9298 112 FUNC GLOBAL DEFAULT 12 helper_vsse8_v │ │ │ │ 14287: 00dc7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14288: 0095bc5c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14289: 007da8f0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14288: 0095bdac 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14289: 007daa40 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14290: 00d9d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14291: 00dc7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 14292: 00d9a61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14293: 0076ce00 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 14293: 0076cf50 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14294: 00dc76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14295: 00d9abec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14296: 008ddd40 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 14297: 00793e10 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14298: 00868f88 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14299: 0093f070 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14296: 008dde90 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14297: 00793f60 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 14298: 008690d8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14299: 0093f1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14300: 00dc6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 14301: 0079a764 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 14301: 0079a8b4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14302: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14303: 00924440 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14304: 0082b0fc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14303: 00924590 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14304: 0082b24c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14305: 00ce017c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16ff_v │ │ │ │ 14306: 00dc683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14307: 00dc66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 14308: 0073e878 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 14308: 0073e9c8 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14309: 002ca33c 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14310: 00d92108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14311: 00dc77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14312: 0074d52c 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14313: 008ddc80 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14312: 0074d67c 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14313: 008dddd0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14314: 0056a0ec 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14315: 003e2a98 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14316: 00dc6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14317: 00dc7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14318: 00dc806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14319: 009635a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14319: 009636f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14320: 00c81054 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 14321: 008a6a68 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14322: 009739a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14321: 008a6bb8 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14322: 00973af0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14323: 00d91e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14324: 00d8aa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14325: 00463490 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14326: 00d9dd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14327: 00cbdf8c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14328: 007c4d2c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14328: 007c4e7c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14329: 00dc6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14330: 00d9e6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14331: 0041e958 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14332: 00dc6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14333: 00d8e894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14334: 004634a4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14335: 00c81b64 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 14336: 0056a078 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 14337: 00601424 660 FUNC GLOBAL DEFAULT 12 helper_vsxei8_64_v │ │ │ │ - 14338: 007147e0 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 14338: 00714930 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14339: 00d8c740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14340: 00d95390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14341: 00d973d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14342: 00d8ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14343: 00dc7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14344: 008cee58 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14344: 008cefa8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14345: 002fa9a8 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14346: 0061b2a0 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_b │ │ │ │ 14347: 0055d92c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 14348: 0070d3b8 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 14348: 0070d508 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14349: 0061b3c0 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_d │ │ │ │ 14350: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14351: 00d8de14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14352: 00992b9c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14353: 008bb7b0 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14354: 00750aac 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14352: 00992cec 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14353: 008bb900 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14354: 00750bfc 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14355: 00da0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ 14356: 0061b300 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_h │ │ │ │ - 14357: 009b0c00 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14358: 00821954 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14357: 009b0d50 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14358: 00821aa4 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14359: 002a3b48 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14360: 0095dce8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 14361: 00b98b78 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14362: 0094ba38 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14360: 0095de38 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14361: 00b98cc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14362: 0094bb88 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14363: 00dc6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14364: 00dc7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14365: 00dc81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14366: 00d95d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14367: 0025c2a8 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14368: 00dc7638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14369: 00d999dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14370: 00dc658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14371: 002ff904 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14372: 0075a270 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14373: 00b837b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14372: 0075a3c0 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14373: 00b83908 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14374: 0061b360 96 FUNC GLOBAL DEFAULT 12 helper_vmacc_vx_w │ │ │ │ 14375: 00dc73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14376: 00570e14 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ 14377: 00ce605c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_64_v │ │ │ │ - 14378: 0074ea68 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14378: 0074ebb8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14379: 00d96720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14380: 00dc76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14381: 00939454 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14381: 009395a4 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14382: 0054671c 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14383: 00d8ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14384: 00c8187c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14385: 00925050 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14385: 009251a0 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14386: 00da0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14387: 00cf62b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_h │ │ │ │ 14388: 005b1758 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14389: 00d98fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14390: 00dc7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14391: 007a3460 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14391: 007a35b0 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14392: 00508c0c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14393: 0096810c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14393: 0096825c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14394: 00dc6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14395: 00cbdd88 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14396: 00dc7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14397: 008054c4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14397: 00805614 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14398: 00dc6d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14399: 00d9a78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14400: 00dc73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_ATS_INVAL_DSTATE │ │ │ │ 14401: 00dc8b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14402: 00dc6011 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14403: 00d991a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14404: 008bb94c 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14404: 008bba9c 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14405: 00dc6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14406: 00431a58 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 14407: 00d93b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14408: 009a43ec 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14408: 009a453c 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14409: 003078e4 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14410: 00dc84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14411: 00cf622c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwadd_wv_w │ │ │ │ 14412: 00dc85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14413: 00517400 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14414: 009c0c98 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14414: 009c0de8 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14415: 00dc71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14416: 00dc6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14417: 00dc7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14418: 00d9f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14419: 009c066c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14419: 009c07bc 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14420: 0036dfc8 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14421: 00414278 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14422: 009c0848 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14423: 007a3efc 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14422: 009c0998 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14423: 007a404c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14424: 00d8d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14425: 00808ad4 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14425: 00808c24 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14426: 00d94024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14427: 00dc6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14428: 00d999fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14429: 00514f8c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14430: 00da1f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14431: 00d8ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14432: 0093592c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14432: 00935a7c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14433: 002b5a84 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14434: 00d96750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14435: 00d8dc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14436: 005ad684 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14437: 00dc6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14438: 009ae3fc 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14439: 00912a98 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14440: 008dd148 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14438: 009ae54c 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14439: 00912be8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14440: 008dd298 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14441: 00d9fd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14442: 0052252c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14443: 0098523c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14444: 008cebc4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14443: 0098538c 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14444: 008ced14 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14445: 00d9af54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14446: 0038544c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14447: 00d9d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14448: 00dc7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14449: 00dc70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14450: 00515100 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14451: 00d9ff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14452: 005223c0 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14453: 00d98c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 14454: 00514d24 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14455: 006420d8 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_d │ │ │ │ 14456: 00d92508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14457: 00dc70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14458: 00d8e6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14459: 0098a9b4 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14459: 0098ab04 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ 14460: 00641de8 384 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_h │ │ │ │ - 14461: 00ae9e60 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14461: 00ae9fb0 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14462: 00d9c1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14463: 0079aa84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14463: 0079abd4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14464: 00c82244 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14465: 00dc6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14466: 00dc82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14467: 0058f49c 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14468: 00dc75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14469: 00dc7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14470: 00447118 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14471: 00dc6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14472: 00da2068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14473: 00dc61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14474: 0074eac0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14474: 0074ec10 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14475: 00640954 480 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_b │ │ │ │ 14476: 002c76cc 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14477: 0029d470 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14478: 005b5df0 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14479: 00dc69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14480: 00640ea0 444 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_d │ │ │ │ 14481: 002ac598 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14482: 00dc7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14483: 00ce3380 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbf_m │ │ │ │ 14484: 00dc67b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14485: 00d8a208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ 14486: 00641f68 368 FUNC GLOBAL DEFAULT 12 helper_vsext_vf2_w │ │ │ │ - 14487: 0077e84c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14487: 0077e99c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14488: 00dc8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14489: 0041df0c 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14490: 00640b34 440 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_h │ │ │ │ 14491: 00dc60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14492: 00dc71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14493: 00d9db2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14494: 0071cda8 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14495: 009ccfe0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14494: 0071cef8 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14495: 009cd130 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14496: 00da0a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14497: 004941ec 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14498: 00c80f44 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14499: 005466e4 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14500: 00d90964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14501: 00dc838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14502: 00d9aa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14503: 002e3e88 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 14504: 00dc7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 14505: 009552a4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14505: 009553f4 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14506: 0029d4d8 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14507: 009cb084 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14507: 009cb1d4 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14508: 00dc7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14509: 00dc83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14510: 00dc7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14511: 00523a48 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14512: 00913d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14512: 00913e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14513: 00dc6047 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14514: 00dc616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14515: 0099c384 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14515: 0099c4d4 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14516: 00dc8b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14517: 00640cec 436 FUNC GLOBAL DEFAULT 12 helper_vrgather_vx_w │ │ │ │ 14518: 00d9ebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14519: 00dc70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14520: 00da390c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14521: 0029e428 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14522: 00d9a5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14523: 008fb82c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14524: 0095c4f4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14523: 008fb97c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14524: 0095c644 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14525: 00d96850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14526: 00dc7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14527: 007a3fb4 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14528: 008a68ac 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14529: 007e7500 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14527: 007a4104 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14528: 008a69fc 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14529: 007e7650 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14530: 00dc8b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14531: 00da0644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14532: 0061dc40 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_b │ │ │ │ 14533: 00d9aa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14534: 0061dd60 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_d │ │ │ │ 14535: 00dc75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14536: 00dc7b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14537: 00291844 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14538: 008f3ec4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14538: 008f4014 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14539: 00d9eb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14540: 00dc670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14541: 0098b7b4 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14541: 0098b904 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14542: 00dbd8d8 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14543: 0096965c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14543: 009697ac 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14544: 0061dca0 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_h │ │ │ │ 14545: 0036ea04 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14546: 00ae9e5c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14547: 0077eb5c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14546: 00ae9fac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14547: 0077ecac 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14548: 00d987fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14549: 00d8f9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14550: 00da0a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14551: 0032ab70 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14552: 00dc758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14553: 0037298c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14554: 00dc846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14555: 002b7c54 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14556: 005b087c 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14557: 0054a424 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14558: 00d9a10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14559: 00ce2edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_b │ │ │ │ - 14560: 0094d1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14560: 0094d324 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14561: 00ce2d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_d │ │ │ │ 14562: 00d8e464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 14563: 0061dd00 96 FUNC GLOBAL DEFAULT 12 helper_vaadd_vx_w │ │ │ │ - 14564: 009cb090 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14565: 00850fdc 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14566: 0092aa14 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14564: 009cb1e0 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14565: 0085112c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14566: 0092ab64 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14567: 00ce2e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_h │ │ │ │ 14568: 00d936b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14569: 003e26d0 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14570: 00954efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14571: 00979c88 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14570: 0095504c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14571: 00979dd8 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14572: 00dc70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14573: 00d9cefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14574: 00dc7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14575: 0079ba94 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14576: 00919298 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14575: 0079bbe4 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14576: 009193e8 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14577: 002ad8c8 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14578: 00d9b494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14579: 00d9985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14580: 009ca1b0 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14580: 009ca300 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14581: 00dc738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14582: 003767dc 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14583: 005ab688 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14584: 00ce2dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclz_v_w │ │ │ │ 14585: 00d919b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14586: 00dc71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14587: 00dc7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14588: 00507b10 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 14589: 00757b68 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14589: 00757cb8 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14590: 00dc78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14591: 00d8a0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14592: 00d9e60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14593: 00d95b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14594: 00dc81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14595: 00d9fed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14596: 008da85c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14596: 008da9ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14597: 00dc6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14598: 00d907c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14599: 009adb20 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14600: 006eb9e8 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14599: 009adc70 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14600: 006ebb38 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14601: 0029ae48 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14602: 005714b0 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14603: 007458d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14603: 00745a24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14604: 00dc81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14605: 00d037a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_d │ │ │ │ 14606: 00d8ad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14607: 0095291c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14607: 00952a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14608: 00dc6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14609: 00d03828 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_h │ │ │ │ 14610: 00ceb6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_b │ │ │ │ 14611: 00dc6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14612: 00591180 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14613: 002b8cb8 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ 14614: 00ceb570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_d │ │ │ │ - 14615: 0074eb6c 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14615: 0074ecbc 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14616: 00dc7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14617: 00757c5c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14617: 00757dac 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ 14618: 00ceb678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_h │ │ │ │ - 14619: 008e669c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14619: 008e67ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14620: 002d0424 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14621: 002c7c8c 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14622: 00d93a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14623: 00782c28 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14623: 00782d78 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14624: 00dc7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14625: 00964aa0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14625: 00964bf0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14626: 00dc801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14627: 00dc7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14628: 00dc626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14629: 00748460 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14629: 007485b0 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14630: 00d910b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14631: 00d03720 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsqrt_s │ │ │ │ - 14632: 008c743c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14633: 007b46b8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14632: 008c758c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14633: 007b4808 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14634: 00d8bda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14635: 005bb9cc 96 FUNC GLOBAL DEFAULT 12 riscv_find_and_load_firmware │ │ │ │ - 14636: 00706b64 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14636: 00706cb4 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14637: 00329360 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14638: 00dc622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14639: 006ffa68 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14639: 006ffbb8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ 14640: 006082d4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_b │ │ │ │ - 14641: 009a3020 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14641: 009a3170 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14642: 00dc8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14643: 00ceb5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredminu_vs_w │ │ │ │ 14644: 00d9c42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14645: 007e5448 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14645: 007e5598 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14646: 00d8fcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14647: 00d9a70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14648: 00d9e71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14649: 00d9a43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14650: 007b23e4 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14650: 007b2534 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14651: 00608334 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_h │ │ │ │ 14652: 00dc7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14653: 00d9b1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14654: 007a37d4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14654: 007a3924 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14655: 00d9d91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14656: 002c9490 900 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14657: 00dc5f0c 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14658: 00ce416c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re64_v │ │ │ │ 14659: 00480074 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ - 14660: 007a4010 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14661: 009908a0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14660: 007a4160 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14661: 009909f0 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14662: 005f9308 112 FUNC GLOBAL DEFAULT 12 helper_vsse16_v │ │ │ │ 14663: 005a4dac 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14664: 00d97200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14665: 00dc80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14666: 00998f60 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 14667: 008c962c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14666: 009990b0 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14667: 008c977c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14668: 00518a64 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14669: 00dc68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14670: 0032ad04 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14671: 00dc6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14672: 00608394 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_vx_w │ │ │ │ - 14673: 0084c69c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14674: 007e77d4 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14673: 0084c7ec 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14674: 007e7924 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14675: 00dc7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14676: 007838bc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14676: 00783a0c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14677: 004259cc 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14678: 003e29a4 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14679: 0055e6a4 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14680: 008fa868 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14680: 008fa9b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14681: 00dc66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14682: 00d942f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14683: 00d8b2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14684: 0061c080 180 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_b │ │ │ │ 14685: 00cfede8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_b │ │ │ │ 14686: 00d8ce88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14687: 00dc7b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14688: 0070ec04 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14688: 0070ed54 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14689: 0061c2ac 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_d │ │ │ │ - 14690: 007df79c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14690: 007df8ec 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14691: 00602d64 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_16_v │ │ │ │ 14692: 0061c134 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_h │ │ │ │ 14693: 00cfed64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_h │ │ │ │ - 14694: 007bc2c8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14694: 007bc418 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14695: 00da0d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14696: 00d92728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14697: 009106b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14698: 007bcd70 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14697: 00910800 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14698: 007bcec0 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14699: 005a4cd8 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14700: 00dc673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14701: 006ee52c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14701: 006ee67c 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14702: 00d987ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ 14703: 00619fe0 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_b │ │ │ │ - 14704: 008201e0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14705: 009a35c8 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14704: 00820330 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14705: 009a3718 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14706: 0061a100 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_d │ │ │ │ 14707: 00c80e2c 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14708: 00c82084 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14709: 00d92208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14710: 00d8d710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14711: 00b2c144 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14711: 00b2c294 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14712: 0061a040 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_h │ │ │ │ 14713: 00d97990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ 14714: 0061c1f0 188 FUNC GLOBAL DEFAULT 12 helper_vmv_v_v_w │ │ │ │ 14715: 00cfece0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_vx_w │ │ │ │ - 14716: 00857b78 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14716: 00857cc8 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14717: 00dc75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14718: 00932a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14718: 00932b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14719: 00d02178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vgmul_vv │ │ │ │ - 14720: 00b98b14 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14721: 00b2c140 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14720: 00b98c64 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14721: 00b2c290 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14722: 00d95dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14723: 0074d110 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14724: 009a0778 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14725: 008c9854 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14723: 0074d260 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14724: 009a08c8 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14725: 008c99a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14726: 00dc6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14727: 00817bb4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14727: 00817d04 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14728: 00dc8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14729: 00dc638c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14730: 00989e84 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14730: 00989fd4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14731: 005b768c 308 FUNC GLOBAL DEFAULT 12 pmp_get_tlb_size │ │ │ │ 14732: 005b80b8 96 FUNC GLOBAL DEFAULT 12 tdata_available │ │ │ │ 14733: 00dc6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14734: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14735: 00da173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14736: 00dbeaf0 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14737: 00dc7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14738: 005154fc 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14739: 007dd4d8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14739: 007dd628 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14740: 00dc78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14741: 0061a0a0 96 FUNC GLOBAL DEFAULT 12 helper_vdivu_vx_w │ │ │ │ 14742: 00501fa0 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14743: 00d8cd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14744: 00dc82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14745: 00d8a058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14746: 00d91e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14747: 00d93fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14748: 00d8a028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14749: 007a24e8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14749: 007a2638 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14750: 005b41bc 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14751: 00dc67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14752: 00d90a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14753: 00267c10 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv32 │ │ │ │ 14754: 00dc677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14755: 00718134 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14755: 00718284 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14756: 00dc6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14757: 00d95180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14758: 00913fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14758: 00914130 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14759: 00d93b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14760: 00953fe8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14760: 00954138 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14761: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14762: 00d8f0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14763: 00d9c20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14764: 00d95380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14765: 0099ab84 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14765: 0099acd4 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14766: 00dc75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ - 14767: 006a622c 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ + 14767: 006a637c 540 FUNC GLOBAL DEFAULT 12 helper_vaeskf2_vi │ │ │ │ 14768: 00dc64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14769: 00dc6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14770: 00dc844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14771: 0038e96c 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14772: 00dc80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14773: 00740ad8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14773: 00740c28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14774: 00d9eae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14775: 00b0a68c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14775: 00b0a7dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14776: 00340d4c 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14777: 00dc61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14778: 005a4b8c 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14779: 0095ffa8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14779: 009600f8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14780: 00d96da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14781: 00950264 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14781: 009503b4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14782: 005ab46c 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14783: 00d86a70 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14784: 00d9fbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14785: 00dc647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14786: 00d9d43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14787: 00d95960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14788: 00dc7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14789: 00305ae8 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14790: 0077d800 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14790: 0077d950 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 14791: 00dc7728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 14792: 008c4aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14792: 008c4bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14793: 0025e874 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14794: 0029d6a0 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14795: 009185b8 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14796: 0094d6cc 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14797: 009ae7a8 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14798: 007a41dc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14795: 00918708 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14796: 0094d81c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14797: 009ae8f8 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14798: 007a432c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14799: 00d99aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14800: 002abde4 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14801: 00dc740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14802: 00d9f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14803: 007786bc 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14803: 0077880c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14804: 00da2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14805: 00428ea4 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14806: 002b5800 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14807: 00dc6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14808: 00dc7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14809: 0041b314 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14810: 00cf6964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_h │ │ │ │ 14811: 00d9befc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14812: 00d97260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14813: 00d96d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14814: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14815: 00da23a0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14816: 00dc7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14817: 009540dc 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14817: 0095422c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14818: 003e6124 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14819: 00870640 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14820: 006f55a8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14821: 007a6610 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14822: 007af880 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14819: 00870790 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14820: 006f56f8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14821: 007a6760 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14822: 007af9d0 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14823: 00d92668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 14824: 006cbdcc 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14824: 006cbf1c 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14825: 00cf0244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_b │ │ │ │ 14826: 00cf68e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwnmsac_vv_w │ │ │ │ 14827: 00373198 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14828: 00bd0864 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14829: 00414050 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14830: 00607294 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_b │ │ │ │ 14831: 00cf00b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_d │ │ │ │ 14832: 002b15bc 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14833: 00c74d8c 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14834: 006073b4 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_d │ │ │ │ 14835: 004293c8 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14836: 00c80904 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14837: 0077f914 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14837: 0077fa64 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14838: 00dc74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14839: 00cf01c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_h │ │ │ │ - 14840: 0099e31c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14840: 0099e46c 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14841: 006072f4 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_h │ │ │ │ 14842: 00c80e70 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14843: 00915734 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14843: 00915884 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14844: 00dc7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14845: 00dc74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14846: 00d98374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 14847: 00dc6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14848: 00dc74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14849: 00dc7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14850: 007f9b48 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14850: 007f9c98 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14851: 00dc6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14852: 00dc642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14853: 0091aa60 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14854: 006e2e90 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14855: 0078b60c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14853: 0091abb0 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14854: 006e2fe0 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14855: 0078b75c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14856: 00dc65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14857: 00d95ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14858: 0099e694 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14858: 0099e7e4 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14859: 00dc63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14860: 00dc8b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14861: 005a9eac 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ 14862: 00cf013c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsbc_vxm_w │ │ │ │ - 14863: 009a85b0 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14864: 007626e0 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14863: 009a8700 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14864: 00762830 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14865: 00d8e954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14866: 00607354 96 FUNC GLOBAL DEFAULT 12 helper_vadd_vx_w │ │ │ │ - 14867: 0092c8b4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14867: 0092ca04 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14868: 00d997bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14869: 0086b540 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14869: 0086b690 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14870: 00d91214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14871: 00750b40 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14871: 00750c90 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14872: 00d9ea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14873: 00da0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14874: 0041e58c 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14875: 00d8c5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14876: 00dc826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14877: 007451ec 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14877: 0074533c 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14878: 00dc6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14879: 00d971c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14880: 00d9fc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 14881: 009ca37c 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14881: 009ca4cc 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14882: 00d8adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14883: 007bcc04 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14884: 008244b8 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14883: 007bcd54 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14884: 00824608 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14885: 00dc6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14886: 003bce08 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14887: 00dc6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14888: 0098878c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14888: 009888dc 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14889: 00dc7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14890: 00d93264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14891: 00d95a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14892: 0070b8ac 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14892: 0070b9fc 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14893: 00d98acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 14894: 00949f24 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14894: 0094a074 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ 14895: 00267c18 8 FUNC GLOBAL DEFAULT 12 print_insn_riscv64 │ │ │ │ - 14896: 009c0650 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14897: 0096e248 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14898: 0070af28 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14899: 0074d4d4 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14896: 009c07a0 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14897: 0096e398 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14898: 0070b078 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14899: 0074d624 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14900: 00d8de44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14901: 00bd1cd4 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14902: 00dc81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14903: 00d94134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14904: 00d8f354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14905: 0028f6ec 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14906: 00d8c710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14907: 008d9218 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14907: 008d9368 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14908: 00dc7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14909: 0090bf10 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14909: 0090c060 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14910: 00553ed0 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14911: 00dc7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14912: 00dc6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14913: 00d8dcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14914: 008de758 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14914: 008de8a8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14915: 0041b798 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14916: 005ab26c 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14917: 00d8aac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14918: 002947bc 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14919: 00c6b328 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14920: 00d8d108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14921: 00d8a8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14922: 007e0b34 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14922: 007e0c84 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14923: 00dc7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14924: 00d8e9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14925: 0078152c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14925: 0078167c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14926: 002b465c 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14927: 00d9ecb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14928: 002b17c0 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14929: 00dc85ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14930: 005b3688 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14931: 00d91ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14932: 00d9f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14933: 00dc70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14934: 00dc823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14935: 00926144 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14936: 00867ea4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 14937: 00741db8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14938: 0078ab74 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 14939: 008a3f20 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14935: 00926294 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14936: 00867ff4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14937: 00741f08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14938: 0078acc4 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14939: 008a4070 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14940: 005548b8 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14941: 00808160 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14941: 008082b0 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14942: 0033f9b4 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14943: 0041b564 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14944: 00dc72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14945: 0042551c 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14946: 007422f0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14946: 00742440 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14947: 00d8bb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14948: 006ffa6c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14948: 006ffbbc 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14949: 00c81b3c 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14950: 00d9b904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14951: 008cf2c0 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14952: 0077ff2c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14951: 008cf410 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14952: 0078007c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14953: 00dc741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14954: 00dc6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14955: 00dc85ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14956: 004a0f84 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14957: 00824520 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14958: 0088b200 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14959: 00748974 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14957: 00824670 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14958: 0088b350 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14959: 00748ac4 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14960: 00d84918 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14961: 00dc76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14962: 00d920d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14963: 00dc71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14964: 00dc78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14965: 004edf60 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14966: 00d9d42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14967: 007bc2e0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14967: 007bc430 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14968: 00d89f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14969: 00523a94 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14970: 00dc6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14971: 00d8b080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14972: 00337774 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14973: 008fa754 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14973: 008fa8a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14974: 00d9dc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14975: 00dc62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14976: 00d9a17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14977: 00427a24 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14978: 005eced0 60 FUNC GLOBAL DEFAULT 12 helper_cbo_clean_flush │ │ │ │ - 14979: 00784cf8 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14979: 00784e48 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14980: 00cf10b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_d │ │ │ │ - 14981: 0096e0fc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14981: 0096e24c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14982: 00d8ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14983: 00d8ea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14984: 007478b0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14984: 00747a00 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14985: 00dc83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14986: 00cf11bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_h │ │ │ │ 14987: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14988: 00751ca0 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14988: 00751df0 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14989: 00d8bc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14990: 00637dcc 408 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_b │ │ │ │ 14991: 00572b14 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14992: 0033b770 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14993: 0081676c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14993: 008168bc 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14994: 00dc8aed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14995: 003bcf38 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14996: 00637f64 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_h │ │ │ │ - 14997: 007f3148 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14997: 007f3298 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14998: 00dc61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14999: 00d8b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15000: 00dc6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15001: 00d9fb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15002: 00332bd0 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15003: 00cf1138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vf_w │ │ │ │ 15004: 00dc7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15005: 00dc7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15006: 0094e1b0 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15006: 0094e300 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15007: 00d90da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15008: 00913404 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15008: 00913554 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15009: 00dc6056 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15010: 002ad4a8 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15011: 002c072c 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15012: 00752954 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15012: 00752aa4 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15013: 00dc839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15014: 00dc82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15015: 00d9cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15016: 00dc6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15017: 00dc66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15018: 00719148 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15019: 0098cddc 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15018: 00719298 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15019: 0098cf2c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15020: 006380e8 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_x_f_w_w │ │ │ │ 15021: 00d8a2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15022: 00dc760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15023: 008aff14 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15023: 008b0064 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15024: 00dc7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15025: 00da1940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15026: 00d93924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15027: 00da0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15028: 00dc6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15029: 00dc85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15030: 00d91394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15031: 00d9a59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15032: 00d94fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15033: 0042aca8 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15034: 002964e8 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15035: 00968fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15035: 00969118 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15036: 00dc75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15037: 00dc848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15038: 002e1cfc 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15039: 002948e4 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15040: 00dc82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15041: 00cfcd6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_h │ │ │ │ 15042: 00dc7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15043: 00522b84 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15044: 00dc6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 15045: 00dc7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15046: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15047: 003a7d48 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15048: 0078c540 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15048: 0078c690 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15049: 00d97210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15050: 00d9b584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15051: 00d97580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15052: 00dc767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15053: 00dc607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15054: 002b5a54 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15055: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15056: 00cfcce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vf_w │ │ │ │ 15057: 00dc6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15058: 00d910c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15059: 0051152c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15060: 008e2508 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15060: 008e2658 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15061: 00d94064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15062: 00dc6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15063: 00da2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15064: 003a9f7c 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15065: 0025c288 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15066: 00d93114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15067: 003326a0 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15068: 008c6600 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15069: 009b2038 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 15070: 0077dc74 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15068: 008c6750 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15069: 009b2188 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15070: 0077ddc4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15071: 003a9bc4 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15072: 00dc7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15073: 00d935d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 15074: 00784e48 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 15074: 00784f98 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 15075: 00d8dd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15076: 00dc65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15077: 00d9bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15078: 00dc6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15079: 002b90e0 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15080: 00dc705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15081: 008e2754 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15081: 008e28a4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15082: 00dc7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15083: 0096e3b0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15084: 007a8cb4 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15083: 0096e500 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15084: 007a8e04 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15085: 00d9f190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15086: 002ad838 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15087: 00d9a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15088: 008cae9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15088: 008cafec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15089: 00d94894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15090: 00dc71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15091: 00d92878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15092: 00750de4 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 15093: 009424a8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15092: 00750f34 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15093: 009425f8 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15094: 00d8f6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15095: 00dc7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15096: 00da3b5c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15097: 00d9bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15098: 0099b664 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15099: 008c13b4 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15100: 008218b8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 15101: 0070627c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15102: 00906ed8 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15098: 0099b7b4 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15099: 008c1504 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15100: 00821a08 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15101: 007063cc 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 15102: 00907028 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15103: 00298640 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15104: 00da2594 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15105: 00dc7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 15106: 009ba744 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15106: 009ba894 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15107: 00d9d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15108: 004eec70 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15109: 002a76f8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 15110: 00dc8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15111: 00dc6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15112: 00301574 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15113: 00bd13b8 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15114: 0098a5bc 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15114: 0098a70c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15115: 00dc605b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15116: 00586960 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15117: 0041522c 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15118: 00d9b094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15119: 0069fff8 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ - 15120: 009407e0 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15119: 006a0148 224 FUNC GLOBAL DEFAULT 12 riscv_translate_code │ │ │ │ + 15120: 00940930 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15121: 00d8ab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15122: 005646dc 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15123: 00500d1c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15124: 00d9bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15125: 00dc7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15126: 00d9c5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15127: 00d97400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15128: 0098a95c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15128: 0098aaac 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15129: 00dc606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15130: 00dc6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15131: 008cb7f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15131: 008cb944 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15132: 00581f60 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ 15133: 00ce6608 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_b │ │ │ │ 15134: 00ce647c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_d │ │ │ │ - 15135: 008c4c84 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15135: 008c4dd4 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15136: 004125fc 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15137: 00ce5798 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_8_v │ │ │ │ 15138: 00ce6584 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_h │ │ │ │ - 15139: 00785648 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15140: 007dfd70 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15139: 00785798 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 15140: 007dfec0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15141: 00dc8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15142: 00293e74 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15143: 00dc609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15144: 006e8918 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15145: 007a2b18 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15144: 006e8a68 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15145: 007a2c68 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15146: 00494384 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15147: 0049418c 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15148: 00924388 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15149: 007f52a8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15150: 00998828 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15148: 009244d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15149: 007f53f8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15150: 00998978 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15151: 00d8cfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15152: 00d93514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 15153: 00dc7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 15154: 007d25b4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15155: 0090c048 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15156: 00817014 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15154: 007d2704 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15155: 0090c198 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15156: 00817164 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15157: 00da19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15158: 00512050 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15159: 004ecab0 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15160: 00d9d38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15161: 007bdbe8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15161: 007bdd38 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15162: 0057be58 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15163: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15164: 00dc6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15165: 00d91868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15166: 00ce6500 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vv_w │ │ │ │ 15167: 00dc793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15168: 00dc6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15169: 009be2f4 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15169: 009be444 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15170: 0029b11c 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15171: 00c810c4 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15172: 00dc81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15173: 00d974a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15174: 00dc7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15175: 0077d6c0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15176: 008212c4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15175: 0077d810 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 15176: 00821414 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15177: 00da3910 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15178: 00d9e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15179: 00dc6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15180: 008fb2dc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15181: 0083a034 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15180: 008fb42c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15181: 0083a184 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 15182: 0060e600 424 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_b │ │ │ │ - 15183: 009b47c8 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15183: 009b4918 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15184: 00d9d70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15185: 00d8a9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15186: 0060ea80 412 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_d │ │ │ │ - 15187: 00926708 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15188: 00968898 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15187: 00926858 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15188: 009689e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15189: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15190: 00dc78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ 15191: 00621014 448 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_h │ │ │ │ - 15192: 00824e1c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 15193: 00999e08 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15192: 00824f6c 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15193: 00999f58 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15194: 00d97520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15195: 0060e7a8 372 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_h │ │ │ │ 15196: 00da21a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15197: 0052e3b4 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15198: 00dc7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15199: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15200: 00dc7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15201: 002a7b14 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15202: 009619dc 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15203: 00929158 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15202: 00961b2c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15203: 009292a8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15204: 00d02070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vs │ │ │ │ 15205: 0032d3dc 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15206: 00dc73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15207: 0094f564 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15207: 0094f6b4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15208: 00d01fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsm4r_vv │ │ │ │ 15209: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15210: 00d90f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15211: 005147b0 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15212: 002febb8 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15213: 006211d4 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vf_w │ │ │ │ - 15214: 00781e64 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15215: 00936548 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15214: 00781fb4 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 15215: 00936698 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15216: 005d8dbc 24 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_misa_ext │ │ │ │ 15217: 0060e91c 356 FUNC GLOBAL DEFAULT 12 helper_vsra_vx_w │ │ │ │ - 15218: 00765434 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 15218: 00765584 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15219: 00dc7f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15220: 00cf38ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_b │ │ │ │ - 15221: 00967410 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15221: 00967560 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15222: 00dc6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15223: 00cf3760 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_d │ │ │ │ 15224: 00dc7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15225: 003ca240 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15226: 00983858 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15227: 00812d70 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15228: 008c0b00 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15226: 009839a8 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15227: 00812ec0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15228: 008c0c50 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15229: 00514d4c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15230: 00dc6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15231: 002fb598 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15232: 00cf3868 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_h │ │ │ │ 15233: 00dc6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15234: 00d95020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15235: 00dc7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 15236: 00383fb4 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15237: 00dc631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15238: 009150a4 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15238: 009151f4 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15239: 0041287c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15240: 00dc6040 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15241: 00d94b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15242: 00d9c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15243: 00d8fcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15244: 00813fb8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15245: 006d50b4 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15244: 00814108 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15245: 006d5204 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15246: 00dc6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15247: 002abc98 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15248: 002fdc3c 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 15249: 0077d2d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 15249: 0077d428 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15250: 006107ac 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_b │ │ │ │ 15251: 00293f84 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15252: 0041a6e4 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 15253: 00d8d5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 15254: 00d8aa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 15255: 00610e60 580 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_d │ │ │ │ 15256: 00da34c4 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 15257: 00dc6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 15258: 006109e8 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_h │ │ │ │ 15259: 00dc6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 15260: 00d9e29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15261: 00d911a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15262: 00da0f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15263: 00c6cca4 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 15264: 00765278 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 15265: 0098ab3c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15264: 007653c8 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 15265: 0098ac8c 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15266: 00cf37e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vv_w │ │ │ │ - 15267: 0094d360 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15268: 008e041c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15267: 0094d4b0 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15268: 008e056c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15269: 00dc7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15270: 00d9b8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15271: 00da0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15272: 002fe634 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 15273: 00715c34 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 15273: 00715d84 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15274: 00dc6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15275: 005f94c4 1888 FUNC GLOBAL DEFAULT 12 helper_vle8_v │ │ │ │ 15276: 00d975d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15277: 00610c24 572 FUNC GLOBAL DEFAULT 12 helper_vmsne_vv_w │ │ │ │ 15278: 00d8c1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15279: 00990280 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15279: 009903d0 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15280: 00dc625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15281: 00dc83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15282: 00d9df2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15283: 00d9a13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15284: 006d3c5c 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15284: 006d3dac 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15285: 00dc777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15286: 00dc7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15287: 00502424 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15288: 008d5c8c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15288: 008d5ddc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15289: 00d8e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15290: 0026831c 220 FUNC GLOBAL DEFAULT 12 decode_xtheadmempair │ │ │ │ 15291: 00dc7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15292: 00cfa00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_b │ │ │ │ 15293: 005692d0 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15294: 00972084 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15294: 009721d4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15295: 00cf9e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_d │ │ │ │ 15296: 00c6b830 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15297: 00d8f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15298: 009029e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15299: 009cf2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15300: 00969c44 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15301: 008e35c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15298: 00902b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15299: 009cf448 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15300: 00969d94 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15301: 008e3710 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15302: 00cffbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_b │ │ │ │ 15303: 00dc83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15304: 00d9f180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15305: 00cf9f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_h │ │ │ │ 15306: 00d9c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15307: 008a4174 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15307: 008a42c4 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15308: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15309: 008caef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15309: 008cb048 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15310: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15311: 00d97e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15312: 00dc7892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15313: 00cffb50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_h │ │ │ │ 15314: 0027fbcc 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15315: 00c7e9f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15316: 00dc736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 15317: 005ed690 172 FUNC GLOBAL DEFAULT 12 helper_wrs_nto │ │ │ │ 15318: 00da03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 15319: 00d9fb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 15320: 0070d6c0 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 15320: 0070d810 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15321: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15322: 00dc7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15323: 00d8f000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 15324: 0070ed54 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 15325: 00962f4c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15324: 0070eea4 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 15325: 0096309c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15326: 00dc85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 15327: 00706908 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 15327: 00706a58 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15328: 00cf9f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrl_vx_w │ │ │ │ 15329: 00cec98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmand_mm │ │ │ │ 15330: 005823f4 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15331: 00dc73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15332: 0061d4c0 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_b │ │ │ │ 15333: 0059ba8c 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15334: 00dc61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15335: 007e9784 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15335: 007e98d4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15336: 00dc6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15337: 00da171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ 15338: 0061d5e0 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_d │ │ │ │ - 15339: 007f9b1c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15339: 007f9c6c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15340: 00d93b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15341: 00dc6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15342: 0095b318 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15342: 0095b468 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15343: 00cffacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccu_vx_w │ │ │ │ 15344: 00dc654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 15345: 00781c74 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15346: 00ae978c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15345: 00781dc4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 15346: 00ae98dc 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15347: 00c7e950 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15348: 0061d520 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_h │ │ │ │ 15349: 00290250 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15350: 006e6374 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15350: 006e64c4 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15351: 00d97490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 15352: 00930400 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15352: 00930550 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15353: 0051d6a4 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15354: 00d9e6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15355: 007bfb54 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15355: 007bfca4 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15356: 00dc67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15357: 00518b64 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 15358: 00717c94 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15359: 008fccf4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15360: 00916054 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15358: 00717de4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 15359: 008fce44 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15360: 009161a4 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15361: 00d9fd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15362: 004ee4f8 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15363: 007f2514 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15363: 007f2664 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15364: 00dc8b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15365: 002a7f48 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15366: 00dc82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15367: 00dc7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15368: 008cf590 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15369: 00930834 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15368: 008cf6e0 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15369: 00930984 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15370: 0061d580 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vv_w │ │ │ │ 15371: 00da11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15372: 00480f60 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 15373: 00dc8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15374: 009037a8 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15375: 0090d8e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15374: 009038f8 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15375: 0090da30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15376: 005872fc 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 15377: 009a3010 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15378: 0088c104 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15377: 009a3160 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15378: 0088c254 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15379: 00d8b58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15380: 0086ac6c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15381: 007f9b5c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15380: 0086adbc 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15381: 007f9cac 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15382: 0045f270 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15383: 00d956c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15384: 00962d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15385: 00942128 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15384: 00962ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15385: 00942278 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15386: 00c81458 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15387: 00dc7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15388: 0058c710 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15389: 00995154 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15389: 009952a4 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15390: 00cf34cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_b │ │ │ │ - 15391: 009b6d1c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15392: 00911948 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15391: 009b6e6c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15392: 00911a98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15393: 00cf3340 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_d │ │ │ │ 15394: 00dc784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15395: 00dc8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15396: 003ddcbc 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 15397: 0048ef00 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15398: 00dc8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15399: 007ab80c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15400: 0099ba70 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15399: 007ab95c 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15400: 0099bbc0 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15401: 00d93ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15402: 00412b0c 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15403: 00cf3448 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_h │ │ │ │ 15404: 00d8d7d0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15405: 00dc6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15406: 00dc7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 15407: 00780c40 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15407: 00780d90 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15408: 00dc6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15409: 00dc7fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15410: 00294084 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15411: 007b04c8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 15412: 0074754c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15411: 007b0618 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15412: 0074769c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15413: 00d9aabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15414: 00581aac 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15415: 00d8b78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15416: 008fe97c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15416: 008feacc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15417: 00d9c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15418: 00d96eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15419: 0048f320 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15420: 008c2b2c 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15421: 00b2c124 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15422: 007e4cc4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15423: 007a2724 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15420: 008c2c7c 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15421: 00b2c274 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15422: 007e4e14 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15423: 007a2874 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15424: 00d8a188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15425: 00985fec 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15426: 0098c630 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15427: 00928c98 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15425: 0098613c 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15426: 0098c780 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15427: 00928de8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15428: 00dc71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15429: 00cf33c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vv_w │ │ │ │ 15430: 002fd2b0 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15431: 008dc524 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15432: 008c9ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15431: 008dc674 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15432: 008c9df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15433: 00dc6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15434: 007a8664 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15435: 007a2d20 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15434: 007a87b4 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15435: 007a2e70 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15436: 00d97f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15437: 00dc7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15438: 00800efc 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15438: 0080104c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15439: 0033ee64 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15440: 0075de54 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15440: 0075dfa4 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15441: 00d94394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15442: 00dc6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15443: 00d9db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15444: 00dc78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15445: 00dc7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15446: 00d90484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15447: 00dc748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15448: 00dc8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15449: 0059b794 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15450: 00d91194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15451: 007f73c8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15451: 007f7518 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15452: 00dc814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15453: 00d9c888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 15454: 00d8ea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ 15455: 005bbfc8 580 FUNC GLOBAL DEFAULT 12 riscv_rom_copy_firmware_info │ │ │ │ - 15456: 00990894 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15457: 009b4f20 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15458: 00747208 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15456: 009909e4 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15457: 009b5070 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15458: 00747358 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15459: 00dc7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15460: 00dc7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15461: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15462: 00dc831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15463: 00dc788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15464: 00d9ee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15465: 00859c48 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15465: 00859d98 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15466: 00d9ce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15467: 00da2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15468: 00581220 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15469: 00b837e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15469: 00b83938 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15470: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15471: 00dc77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15472: 0055d788 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15473: 00d9c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15474: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15475: 009b47b0 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15475: 009b4900 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15476: 00dc7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15477: 00743ee8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15477: 00744038 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15478: 00d93384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15479: 00dc693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15480: 00dbd91e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15481: 00dc8b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15482: 00d8bd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15483: 005af558 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15484: 00d03174 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_d │ │ │ │ 15485: 00d8def4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15486: 00d9d93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15487: 00554030 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15488: 00d9e2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15489: 0099a99c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15489: 0099aaec 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15490: 00dc6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15491: 00d03384 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_h │ │ │ │ - 15492: 009ac52c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15493: 00914438 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15492: 009ac67c 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15493: 00914588 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15494: 00516c60 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15495: 00902bc0 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15495: 00902d10 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15496: 004d73b0 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15497: 00da013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15498: 00904a30 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15498: 00904b80 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15499: 003e2900 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15500: 00da04a0 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15501: 00ca2270 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15502: 00dc7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15503: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15504: 00d90dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15505: 00dc79aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15506: 00d8dbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15507: 00d9da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15508: 00dc8bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15509: 009a9320 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15510: 007f3fc8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15509: 009a9470 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15510: 007f4118 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15511: 00dc7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15512: 00d02f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmin_s │ │ │ │ 15513: 00d928d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15514: 004d3290 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ 15515: 005eaff4 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_lu │ │ │ │ - 15516: 00813b64 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15516: 00813cb4 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15517: 00dc8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15518: 0072f4d0 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15518: 0072f620 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15519: 00d955a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15520: 00d9f364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15521: 00dc6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15522: 0025e4e4 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15523: 009b4d24 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15524: 00992b98 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15523: 009b4e74 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15524: 00992ce8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15525: 00dc694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15526: 008d6ca0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15526: 008d6df0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15527: 00d8b9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15528: 00d94ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15529: 00d8ab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15530: 00dc84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15531: 008d02b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15531: 008d0404 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15532: 0025e2b0 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15533: 0096c2c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15533: 0096c410 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15534: 00dc6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15535: 008fed98 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15535: 008feee8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15536: 00432448 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 15537: 0058f07c 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15538: 00dc6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15539: 00c70130 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 15540: 0078b7f8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15540: 0078b948 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15541: 0040a570 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15542: 0093ec20 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15542: 0093ed70 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15543: 003e72bc 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15544: 004634ac 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15545: 00513214 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15546: 00dc6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15547: 003e272c 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15548: 0071d2e0 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15548: 0071d430 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15549: 00dc6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15550: 00dc60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15551: 00d9d26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15552: 00d8f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15553: 00581e58 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15554: 0058fdb4 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15555: 009484a8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15555: 009485f8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15556: 00d92388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15557: 00d90434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15558: 002c7fe4 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15559: 00da19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15560: 00d90b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15561: 0098f8f8 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15561: 0098fa48 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15562: 00d92448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15563: 00d931b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15564: 007eaf94 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15564: 007eb0e4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15565: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15566: 00da3928 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15567: 006f554c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15567: 006f569c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15568: 00d8b070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15569: 00c7c590 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15570: 008e46cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15570: 008e481c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15571: 00d9a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15572: 0070d6c8 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15572: 0070d818 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15573: 00d8fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15574: 008c93a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15575: 00926378 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15576: 008c48dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15577: 008c61a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15574: 008c94f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15575: 009264c8 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15576: 008c4a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15577: 008c62f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15578: 00dc709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15579: 008fa97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15580: 0070b448 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15579: 008faacc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15580: 0070b598 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15581: 00dc6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15582: 005b518c 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15583: 00dc61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15584: 00929708 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15584: 00929858 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15585: 00da0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15586: 006e4cb0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15586: 006e4e00 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15587: 00299a38 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15588: 00514a68 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15589: 0076f8b4 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15589: 0076fa04 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15590: 00cbddf0 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15591: 00dc66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15592: 0092e800 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15592: 0092e950 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15593: 0063d1b8 412 FUNC GLOBAL DEFAULT 12 helper_vmnor_mm │ │ │ │ 15594: 003ddd2c 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15595: 00dc67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 15596: 00dc7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 15597: 00958160 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15598: 00963dac 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15599: 007bca08 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15597: 009582b0 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15598: 00963efc 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15599: 007bcb58 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15600: 00dc733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15601: 00dc6af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15602: 00dc6032 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15603: 00d8d750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15604: 00d9f314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15605: 00417588 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15606: 002ffef0 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15607: 008204c8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15608: 0088be9c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15609: 00974e74 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15607: 00820618 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15608: 0088bfec 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15609: 00974fc4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15610: 00392440 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15611: 00518548 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15612: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15613: 0090fabc 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15613: 0090fc0c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15614: 00d953c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15615: 00821710 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15615: 00821860 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15616: 00da08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15617: 00dc765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15618: 0033bed0 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15619: 00dc7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15620: 00dc6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15621: 00333ef8 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15622: 00d9f79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15623: 00dc6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ 15624: 005e9fbc 80 FUNC GLOBAL DEFAULT 12 helper_flt_d │ │ │ │ - 15625: 0093c714 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15625: 0093c864 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15626: 00dc7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15627: 0093f0cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15627: 0093f21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15628: 005eaa34 160 FUNC GLOBAL DEFAULT 12 helper_flt_h │ │ │ │ 15629: 00dc63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15630: 00999b70 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15630: 00999cc0 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ 15631: 0062e174 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_d │ │ │ │ - 15632: 007b0da0 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15632: 007b0ef0 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15633: 002a48bc 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15634: 003ad800 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15635: 00741c10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15635: 00741d60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15636: 003307f4 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15637: 00da14bc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15638: 0062de50 424 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_h │ │ │ │ - 15639: 00799dd0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15639: 00799f20 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15640: 00dc7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15641: 00dc7b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15642: 00dc81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ 15643: 005e9858 112 FUNC GLOBAL DEFAULT 12 helper_flt_s │ │ │ │ - 15644: 0094b56c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15644: 0094b6bc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15645: 00dc7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15646: 00715ff8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15646: 00716148 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15647: 00559d50 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15648: 006e632c 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15649: 00726ce0 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15648: 006e647c 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15649: 00726e30 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15650: 00606850 620 FUNC GLOBAL DEFAULT 12 helper_vs2r_v │ │ │ │ 15651: 00dc7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15652: 00591ec8 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15653: 00cf6f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_b │ │ │ │ 15654: 002a3df0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15655: 00923d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15655: 00923e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ 15656: 00cf6e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_d │ │ │ │ - 15657: 007d8010 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15658: 00954e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15657: 007d8160 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15658: 00954f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15659: 00d8b1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15660: 00ceb90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_b │ │ │ │ 15661: 002a72f4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15662: 00cf6f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_h │ │ │ │ 15663: 0062dff8 380 FUNC GLOBAL DEFAULT 12 helper_vfmax_vf_w │ │ │ │ 15664: 00dc8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15665: 00994300 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15666: 009beaec 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15665: 00994450 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15666: 009bec3c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15667: 00dc6976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15668: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15669: 00ceb780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_d │ │ │ │ 15670: 00d95570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15671: 00d8fb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 15672: 00d98dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 15673: 008ecf50 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15673: 008ed0a0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15674: 00d9ea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15675: 00821680 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15675: 008217d0 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15676: 00dc6814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ 15677: 00ceb888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_h │ │ │ │ - 15678: 0081632c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15679: 006e4208 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15680: 009310fc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15681: 008d0d88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15678: 0081647c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15679: 006e4358 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15680: 0093124c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15681: 008d0ed8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15682: 00d8aaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15683: 0029a120 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15684: 00dc6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15685: 005223e4 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15686: 00cf6e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vv_w │ │ │ │ 15687: 002dff30 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15688: 00735fa4 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15689: 007b8760 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15690: 00b83848 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15688: 007360f4 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15689: 007b88b0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15690: 00b83998 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15691: 00d8a0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15692: 00ce038c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse16_v │ │ │ │ 15693: 00518fe4 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15694: 0073e2c8 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15694: 0073e418 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15695: 00d98f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15696: 00d848e8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15697: 00dc6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15698: 0085812c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15698: 0085827c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ 15699: 00ceb804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmin_vs_w │ │ │ │ - 15700: 00870418 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15700: 00870568 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15701: 005acee0 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15702: 008cb400 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15702: 008cb550 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15703: 00dc83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15704: 007c4d60 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15704: 007c4eb0 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15705: 00d971d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15706: 00dc6048 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15707: 009ae748 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15707: 009ae898 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15708: 00d8a0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15709: 00dc8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15710: 0056bf60 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15711: 00969a04 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15712: 008093e4 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15711: 00969b54 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15712: 00809534 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15713: 00d8c3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15714: 00555460 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15715: 00d90be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15716: 00dc729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15717: 00d98214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ 15718: 00dc6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15719: 00dc7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15720: 00993b40 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15721: 00824a64 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15720: 00993c90 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15721: 00824bb4 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15722: 00da34c8 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 15723: 004215bc 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15724: 0075348c 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15725: 007e3ee8 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15724: 007535dc 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15725: 007e4038 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15726: 00d9e65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15727: 00d9a67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15728: 0053bc34 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15729: 00cf83b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_b │ │ │ │ 15730: 00dc7898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15731: 00dc614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15732: 00dc665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15733: 00dc7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 15734: 00d9979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15735: 00d8b59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15736: 005e9f0c 88 FUNC GLOBAL DEFAULT 12 helper_fle_d │ │ │ │ 15737: 00dc67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15738: 002993d0 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15739: 00946000 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15739: 00946150 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15740: 00d9b8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15741: 00cf832c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_h │ │ │ │ 15742: 002e10cc 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15743: 005ea8e4 168 FUNC GLOBAL DEFAULT 12 helper_fle_h │ │ │ │ 15744: 004216fc 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15745: 00750ed4 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15745: 00751024 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15746: 00570270 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15747: 00d99134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15748: 0095ad5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15749: 0093e424 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15748: 0095aeac 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15749: 0093e574 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15750: 00dc776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15751: 00dc83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15752: 0098615c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15752: 009862ac 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15753: 002a55c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15754: 00d8cfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15755: 0094fa24 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15755: 0094fb74 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15756: 00cbdd80 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15757: 005e9768 120 FUNC GLOBAL DEFAULT 12 helper_fle_s │ │ │ │ 15758: 00d8b2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15759: 00cec5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vv │ │ │ │ 15760: 00cf82a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vv_w │ │ │ │ 15761: 00dc77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15762: 006ea618 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15763: 007a4320 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15762: 006ea768 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15763: 007a4470 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15764: 00d9ece0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15765: 0032ac20 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15766: 003e28d0 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15767: 00d9d6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15768: 0096eca0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15768: 0096edf0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ 15769: 00cf29f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclmul_vx │ │ │ │ - 15770: 007e8034 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15770: 007e8184 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15771: 005b180c 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15772: 00da03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15773: 009ba168 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15773: 009ba2b8 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15774: 00d9b064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15775: 00dc749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15776: 00d9d68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15777: 00d92308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15778: 00dc7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15779: 0058bc2c 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15780: 0081fb14 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15780: 0081fc64 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15781: 00dc8ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15782: 008e4810 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15783: 00920468 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15784: 008c9180 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15782: 008e4960 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15783: 009205b8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15784: 008c92d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ 15785: 00d0261c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm4 │ │ │ │ - 15786: 0090e6d0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15787: 009091a0 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15786: 0090e820 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15787: 009092f0 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15788: 004d56dc 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15789: 00d026a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xperm8 │ │ │ │ 15790: 00cf412c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_b │ │ │ │ 15791: 00d8df94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15792: 00dc664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15793: 00dc686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15794: 00d8f840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15795: 0070cd00 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15795: 0070ce50 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15796: 00305af4 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15797: 00d99044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15798: 00d9d99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15799: 00421cb8 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15800: 00812584 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15800: 008126d4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ 15801: 00cbfa1c 24 OBJECT GLOBAL DEFAULT 24 riscv_misa_ext_implied_rules │ │ │ │ 15802: 00cf3fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_d │ │ │ │ - 15803: 008c5804 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15803: 008c5954 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15804: 00d8cbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15805: 00932b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15805: 00932ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15806: 00dc6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 15807: 00d9c808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ 15808: 00cf40a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_h │ │ │ │ - 15809: 0098ab8c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15809: 0098acdc 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15810: 00d94a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15811: 00d8a9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15812: 00754af0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15812: 00754c40 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15813: 00d95e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15814: 00d8f0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15815: 007f2bd0 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15815: 007f2d20 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15816: 00316da8 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15817: 00c81110 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15818: 00dc7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15819: 00dc73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15820: 00dc600f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15821: 008c3bb8 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15821: 008c3d08 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15822: 00d98234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 15823: 0031781c 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15824: 004ffd04 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15825: 00dc6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15826: 009865f8 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15826: 00986748 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15827: 00dc7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15828: 00d94ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15829: 00d99b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15830: 00ce4d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmvr_v │ │ │ │ 15831: 002dee7c 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15832: 009094c0 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15832: 00909610 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15833: 00dc63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15834: 00901fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15834: 0090211c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15835: 00cf4024 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vv_w │ │ │ │ 15836: 00d8a1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15837: 00d9d22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15838: 00cf77d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_b │ │ │ │ 15839: 00dc772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 15840: 003381a4 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15841: 0053b8e0 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ 15842: 00cf7648 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_d │ │ │ │ 15843: 00d9c6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 15844: 0093ef5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15844: 0093f0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15845: 00dc640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15846: 00dc8bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15847: 00dc6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15848: 00cf7750 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_h │ │ │ │ 15849: 00d93ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15850: 00d9c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15851: 0029aa0c 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15852: 00d9a96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15853: 00d94164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15854: 00ced2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_b │ │ │ │ 15855: 0025f0ec 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15856: 008cd6ac 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15856: 008cd7fc 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15857: 00dc6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15858: 00d9f0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15859: 00ced148 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_d │ │ │ │ 15860: 00dc6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15861: 00dc71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15862: 005f90d8 112 FUNC GLOBAL DEFAULT 12 helper_vlse8_v │ │ │ │ 15863: 00dc82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPCFG_CSR_READ_DSTATE │ │ │ │ 15864: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15865: 00816bc0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15865: 00816d10 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15866: 002a1de4 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15867: 00ced250 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_h │ │ │ │ 15868: 00dbd961 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15869: 00d8442c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15870: 00dc837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 15871: 009bfb04 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15871: 009bfc54 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15872: 00dc6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15873: 0074845c 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15873: 007485ac 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15874: 00dc7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15875: 0048f3c8 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15876: 00cf76cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vv_w │ │ │ │ 15877: 00d8c058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15878: 00dc754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15879: 00792690 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15879: 007927e0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15880: 00d99ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15881: 00dc7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15882: 00dc632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15883: 008daf44 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15883: 008db094 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15884: 0037abe0 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15885: 007f5c88 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15885: 007f5dd8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15886: 003e1028 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15887: 00961420 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15887: 00961570 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15888: 00d8f3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15889: 0098263c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15889: 0098278c 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15890: 00dc618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15891: 0053b940 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15892: 00d0051c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itrigger_match │ │ │ │ - 15893: 008c91dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15893: 008c932c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15894: 00dc6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15895: 0059af24 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15896: 00ced1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vand_vx_w │ │ │ │ 15897: 00dc600d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15898: 008fac00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15898: 008fad50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15899: 00d9c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15900: 00dc7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15901: 00c8167c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15902: 008c0554 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15903: 009cd588 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15902: 008c06a4 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15903: 009cd6d8 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15904: 00dc730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15905: 00ce248c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_d │ │ │ │ 15906: 00d8cd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15907: 00dc65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15908: 009187f8 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15908: 00918948 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15909: 00c80d34 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15910: 00d96ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15911: 00990594 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15911: 009906e4 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15912: 00c81164 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15913: 0096f3c0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15914: 007e701c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15913: 0096f510 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15914: 007e716c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15915: 00d8f2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15916: 00968220 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15917: 009cc508 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15916: 00968370 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15917: 009cc658 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15918: 00dc7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15919: 009b1c44 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15919: 009b1d94 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15920: 00d973a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15921: 00d9b9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15922: 006cd304 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15922: 006cd454 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15923: 00dc7ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15924: 00940074 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15924: 009401c4 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15925: 00dc619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15926: 0071eb5c 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15926: 0071ecac 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15927: 00dc8370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15928: 00dc6cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15929: 00ce2510 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf4_w │ │ │ │ 15930: 005b84c0 2456 FUNC GLOBAL DEFAULT 12 tdata_csr_write │ │ │ │ - 15931: 00746008 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15931: 00746158 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15932: 003816d8 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15933: 00794030 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15934: 009066fc 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15935: 007be54c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15933: 00794180 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15934: 0090684c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15935: 007be69c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ 15936: 00ce0a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_d │ │ │ │ - 15937: 007e8a50 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15937: 007e8ba0 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15938: 00dc845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15939: 00d9fb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15940: 00da0b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15941: 00dc635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15942: 00ce0b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_h │ │ │ │ 15943: 00d9f76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15944: 00d934b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15945: 008cab60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15946: 0071efc4 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15945: 008cacb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15946: 0071f114 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15947: 005c4b60 20 FUNC GLOBAL DEFAULT 12 virt_is_iommu_sys_enabled │ │ │ │ 15948: 0058eda4 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15949: 00c81f8c 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15950: 00427944 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15951: 002fd7b8 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15952: 00dc65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15953: 009abe30 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15953: 009abf80 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15954: 005640c4 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15955: 00dc6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15956: 00d93884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15957: 00821690 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15957: 008217e0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15958: 00d8c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15959: 003e23d4 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15960: 00dc6026 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15961: 00da0c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15962: 00dc641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15963: 00c7c4c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15964: 00d940e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15965: 005b47cc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15966: 00ce0ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_xu_v_w │ │ │ │ - 15967: 0097a708 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15967: 0097a858 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15968: 002fe144 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15969: 00d95cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15970: 0074e8cc 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15970: 0074ea1c 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15971: 0041de70 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15972: 00d91ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15973: 002a8620 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15974: 00853e9c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15975: 009a54a8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15974: 00853fec 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15975: 009a55f8 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15976: 00cff5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_b │ │ │ │ 15977: 00d8ab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15978: 009030d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15979: 007ef18c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15980: 00821054 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15981: 00745d14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15978: 00903228 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15979: 007ef2dc 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15980: 008211a4 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15981: 00745e64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15982: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15983: 0073f434 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15983: 0073f584 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15984: 00d8cf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15985: 00d9ba04 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ 15986: 00cff520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_h │ │ │ │ - 15987: 00954c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15987: 00954d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15988: 00511774 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15989: 00908500 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15989: 00908650 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15990: 00d969d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15991: 00dc7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15992: 00dc6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15993: 0091d80c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15993: 0091d95c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15994: 00d9eb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15995: 00d8a4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15996: 00c80c04 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15997: 00d8ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15998: 00564b54 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15999: 00dc7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16000: 00dc7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ - 16001: 00867fe8 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16001: 00868138 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16002: 00dc797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16003: 0055ca00 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16004: 00d01cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vs │ │ │ │ - 16005: 0072c2d8 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16005: 0072c428 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16006: 00dc83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16007: 00d01ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdf_vv │ │ │ │ 16008: 004441b0 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16009: 00d93394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ 16010: 00cff49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsub_wx_w │ │ │ │ - 16011: 0094dc18 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16011: 0094dd68 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16012: 00dc7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16013: 006e6884 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16013: 006e69d4 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16014: 00d93a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16015: 0049291c 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16016: 00dc7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16017: 0077f028 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16017: 0077f178 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16018: 00d9f260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16019: 00d9be6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16020: 00913ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16021: 009aff5c 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16020: 00913c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16021: 009b00ac 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16022: 00dc6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16023: 00dc69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16024: 00d928e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16025: 00da0dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16026: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16027: 00d8f760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16028: 00607e54 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_b │ │ │ │ 16029: 00dc64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 16030: 0078b6b0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 16030: 0078b800 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16031: 00d90324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16032: 00dc8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16033: 00b83920 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16033: 00b83a70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16034: 00dc7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16035: 005226bc 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16036: 00dc7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16037: 00dc6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 16038: 005da960 220 FUNC GLOBAL DEFAULT 12 riscv_get_misa_ext_name │ │ │ │ 16039: 00607eb4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_h │ │ │ │ - 16040: 007dc710 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16040: 007dc860 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16041: 00dc6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16042: 00c7a038 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16043: 0054a080 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 16044: 00511358 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16045: 00dc61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16046: 008eba1c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16046: 008ebb6c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16047: 00dc769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ 16048: 00ce0bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_d │ │ │ │ - 16049: 007b1418 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16049: 007b1568 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 16050: 00d92048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16051: 00dc6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16052: 00d9ef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16053: 00dc62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16054: 00513468 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16055: 00d95f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16056: 00ce0cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_h │ │ │ │ 16057: 00dc8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16058: 00dc7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 16059: 00607f14 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wv_w │ │ │ │ - 16060: 0070b314 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 16060: 0070b464 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16061: 00d8f324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16062: 0039183c 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 16063: 00816424 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 16064: 0071a1d0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16065: 007f71d0 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16063: 00816574 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16064: 0071a320 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 16065: 007f7320 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16066: 00da1f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 16067: 0073fa7c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 16067: 0073fbcc 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 16068: 00d970b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16069: 00573654 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16070: 00dc7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16071: 008d2ce0 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 16072: 0071a2d8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16073: 00932dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16071: 008d2e30 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16072: 0071a428 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 16073: 00932f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16074: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16075: 00d8f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16076: 00965a24 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16076: 00965b74 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16077: 00dc861c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16078: 00ce0c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_f_x_v_w │ │ │ │ 16079: 002dfcf0 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ 16080: 00cf8cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_b │ │ │ │ 16081: 0061b720 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_b │ │ │ │ - 16082: 007535fc 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16082: 0075374c 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16083: 002bb3cc 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16084: 00cef5e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_b │ │ │ │ 16085: 005eaf3c 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_wu │ │ │ │ 16086: 0061b840 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_d │ │ │ │ 16087: 00dc7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16088: 0054ff60 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16089: 00cef458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_d │ │ │ │ 16090: 00cf8c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_h │ │ │ │ 16091: 0058c2f4 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16092: 00d03d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_d │ │ │ │ 16093: 00cef560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_h │ │ │ │ 16094: 00dc7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16095: 0061b780 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_h │ │ │ │ 16096: 00d93984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16097: 0090e014 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16098: 008e6948 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16097: 0090e164 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16098: 008e6a98 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ 16099: 00d03fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_h │ │ │ │ - 16100: 009d36bc 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16100: 009d380c 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16101: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 16102: 009b0c78 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16102: 009b0dc8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16103: 0032e3e0 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16104: 00dc62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16105: 00d95ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16106: 00dc76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16107: 00d8d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16108: 00dc65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16109: 00dc672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 16110: 0071d9c4 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 16110: 0071db14 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 16111: 00d03abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fltq_s │ │ │ │ 16112: 00cf8bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wv_w │ │ │ │ 16113: 00cef4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsub_vx_w │ │ │ │ 16114: 0061b7e0 96 FUNC GLOBAL DEFAULT 12 helper_vnmsub_vx_w │ │ │ │ 16115: 00d98d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 16116: 00723f38 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 16116: 00724088 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16117: 002ac008 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16118: 00dc65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16119: 00d9bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16120: 00dc7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16121: 00dc80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16122: 00dc62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 16123: 00dc6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -16135,536 +16135,536 @@ │ │ │ │ 16131: 00548e18 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 16132: 00c7a998 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 16133: 00dc6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 16134: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 16135: 00da0ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 16136: 0028ff64 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 16137: 00dc6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 16138: 0078b9f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 16138: 0078bb40 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 16139: 00d8d660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 16140: 002fe4f0 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 16141: 00c7c518 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 16142: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 16143: 00dc65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 16144: 005b2f64 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 16145: 00d904b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16146: 00d989cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16147: 00491fec 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16148: 00d95220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16149: 00d8f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16150: 00dc74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16151: 00908984 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16151: 00908ad4 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16152: 00dc7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16153: 0094a9cc 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16153: 0094ab1c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16154: 00564bac 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16155: 0098f4fc 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16155: 0098f64c 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16156: 00dc7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16157: 00c808b4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16158: 00dc6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16159: 00414d38 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16160: 008fe6ac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16161: 008c9c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16162: 007bba8c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16160: 008fe7fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16161: 008c9d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16162: 007bbbdc 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16163: 00dc6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16164: 008ef52c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16164: 008ef67c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16165: 00dc7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 16166: 0077ab20 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 16166: 0077ac70 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16167: 00dc8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16168: 00d946c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 16169: 00783e84 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16170: 007f5574 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16169: 00783fd4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 16170: 007f56c4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16171: 00d9efa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16172: 00808794 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16172: 008088e4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16173: 002ca1a0 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16174: 00dc6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16175: 00dc7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16176: 00da21b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16177: 008c2fac 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16177: 008c30fc 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16178: 002b50c4 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16179: 00dc70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ 16180: 00d960a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_READ_EVENT │ │ │ │ - 16181: 007c4e78 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16181: 007c4fc8 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16182: 00dc853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16183: 00b83740 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16183: 00b83890 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16184: 00d8e404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16185: 00dc602b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16186: 008ce68c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16187: 007bcbec 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16186: 008ce7dc 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16187: 007bcd3c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16188: 00cfcbe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_h │ │ │ │ 16189: 00dc7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16190: 00d91cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16191: 00522f48 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16192: 005a3738 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16193: 00dc7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16194: 00dc756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16195: 00429ca4 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16196: 00d97860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16197: 00dc65f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16198: 0059061c 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16199: 008f87c0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16199: 008f8910 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16200: 00da1830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16201: 00dc67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16202: 00dc6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16203: 00d9ee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16204: 00dc7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16205: 00912a3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16205: 00912b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16206: 00dc81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16207: 00d9f71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16208: 00dc693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16209: 00da012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16210: 00d8c5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16211: 0051ac08 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16212: 008dad44 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16212: 008dae94 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16213: 00dc69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16214: 00dc85f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16215: 00cfcb5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vf_w │ │ │ │ 16216: 00cfec5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_b │ │ │ │ 16217: 00dc60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16218: 008b0540 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16218: 008b0690 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16219: 00dc7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16220: 00dc8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16221: 00d8ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16222: 00d96d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16223: 00cfebd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_h │ │ │ │ 16224: 00cf1240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_d │ │ │ │ 16225: 00d99abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16226: 0084e068 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 16227: 00746324 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 16226: 0084e1b8 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16227: 00746474 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16228: 00d955c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16229: 00dc8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16230: 00cf1348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_h │ │ │ │ 16231: 00d8f980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16232: 00d8bec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16233: 00929314 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16233: 00929464 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16234: 0061f200 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_b │ │ │ │ 16235: 00dc648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16236: 0099d440 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16237: 008e9aec 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16236: 0099d590 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16237: 008e9c3c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16238: 00dc677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16239: 00316a50 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16240: 00dc6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16241: 00ce7aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_b │ │ │ │ 16242: 0061f260 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_h │ │ │ │ - 16243: 00748504 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16243: 00748654 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16244: 00ce791c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_d │ │ │ │ 16245: 00cfeb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_vx_w │ │ │ │ 16246: 00dc6770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16247: 0098c104 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16247: 0098c254 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16248: 00ce7a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_h │ │ │ │ - 16249: 0079fb08 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16249: 0079fc58 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16250: 00cf44c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_b │ │ │ │ 16251: 00dc79c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16252: 00cf12c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vf_w │ │ │ │ 16253: 0042dacc 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16254: 00330908 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16255: 00dbd953 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16256: 005bcd00 168 FUNC GLOBAL DEFAULT 12 riscv_numa_get_default_cpu_node_id │ │ │ │ 16257: 00dc6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16258: 00d8dc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16259: 008170f8 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16259: 00817248 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16260: 00cf4444 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_h │ │ │ │ 16261: 00490164 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16262: 00758b6c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16262: 00758cbc 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ 16263: 0061f2c0 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wv_w │ │ │ │ - 16264: 007f80b0 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16264: 007f8200 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16265: 00dc7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16266: 008fce5c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16266: 008fcfac 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16267: 00d9a2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16268: 004eeff4 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 16269: 007451d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 16269: 00745324 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16270: 0051423c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16271: 005b47b4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16272: 002c9b8c 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16273: 005ad174 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 16274: 0072b744 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 16274: 0072b894 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16275: 0033bf10 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16276: 002b3334 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16277: 00ce79a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgatherei16_vv_w │ │ │ │ 16278: 0063cb48 412 FUNC GLOBAL DEFAULT 12 helper_vmnand_mm │ │ │ │ 16279: 00da4b24 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16280: 008ca1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16281: 00b0a290 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16280: 008ca2fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16281: 00b0a3e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16282: 0061a160 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_b │ │ │ │ 16283: 0050d0d8 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16284: 00dc63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16285: 00cf43c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wv_w │ │ │ │ 16286: 00dc602e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16287: 0053b6b8 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16288: 0061a280 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_d │ │ │ │ 16289: 00dc6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16290: 00c7e908 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16291: 0061a1c0 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_h │ │ │ │ 16292: 00dc8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16293: 00d97ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16294: 007d86dc 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16294: 007d882c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16295: 00d987ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16296: 006002c0 596 FUNC GLOBAL DEFAULT 12 helper_vlxei64_8_v │ │ │ │ 16297: 00da1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16298: 003ac1d4 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16299: 003dd344 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16300: 00da163c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16301: 00dc7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16302: 00d9e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16303: 0099f174 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16303: 0099f2c4 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16304: 00dc60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16305: 00d908b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16306: 00d95f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16307: 00dc7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16308: 00d9dcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16309: 0029e9b4 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16310: 00b98b20 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16310: 00b98c70 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16311: 00dc61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16312: 0061a220 96 FUNC GLOBAL DEFAULT 12 helper_vdiv_vx_w │ │ │ │ 16313: 00dc8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16314: 009b5ed8 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16314: 009b6028 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16315: 00d9b874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16316: 00d9c6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 16317: 00dc8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16318: 008d37f0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16318: 008d3940 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16319: 00dc751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16320: 00269afc 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16321: 0099d7f0 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16321: 0099d940 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16322: 00dc70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16323: 00dc77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16324: 0051d4e0 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16325: 00dc7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 16326: 00dc6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16327: 00d9deac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 16328: 0073fe28 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 16328: 0073ff78 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 16329: 0058235c 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 16330: 00333cc0 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 16331: 00744c94 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 16331: 00744de4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 16332: 004d7df4 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 16333: 00dc78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 16334: 00d9d25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 16335: 00d9d47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16336: 00d9888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16337: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16338: 00ce9368 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_b │ │ │ │ 16339: 00dc7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16340: 00dc7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16341: 00dc761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16342: 00ce91dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_d │ │ │ │ - 16343: 00717dbc 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16344: 008acc78 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 16345: 0071a130 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 16343: 00717f0c 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 16344: 008acdc8 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16345: 0071a280 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16346: 00dc7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16347: 0095a8b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16347: 0095aa00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16348: 00ce92e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_h │ │ │ │ 16349: 00dc61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 16350: 0070db38 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16351: 00b98b44 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 16352: 007761a4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 16350: 0070dc88 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 16351: 00b98c94 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16352: 007762f4 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16353: 00dc8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16354: 00dc80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16355: 008e30c8 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16355: 008e3218 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16356: 005feee8 616 FUNC GLOBAL DEFAULT 12 helper_vlxei16_8_v │ │ │ │ 16357: 005fe9d8 644 FUNC GLOBAL DEFAULT 12 helper_vlxei8_32_v │ │ │ │ 16358: 00d9e69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16359: 00da11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16360: 00d8a3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16361: 00915864 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16362: 0092a48c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16361: 009159b4 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16362: 0092a5dc 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16363: 00d8c500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16364: 00562b74 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16365: 00dc7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16366: 00dc6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16367: 008ac620 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16367: 008ac770 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16368: 00d8a348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 16369: 00718bc8 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 16369: 00718d18 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16370: 002bc63c 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16371: 00ce9260 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vv_w │ │ │ │ - 16372: 009529d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16372: 00952b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16373: 00dc6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16374: 00dc64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16375: 0051ace8 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16376: 00dc805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16377: 00d9ed60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 16378: 00762428 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 16378: 00762578 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16379: 00d9b8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16380: 008af9d0 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16381: 0099b320 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16380: 008afb20 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16381: 0099b470 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16382: 00d9b8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16383: 0080b344 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16383: 0080b494 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16384: 00dc7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16385: 009084a4 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 16386: 0073e80c 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 16385: 009085f4 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16386: 0073e95c 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16387: 0050f8b8 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16388: 008147ac 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16388: 008148fc 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16389: 00d8e9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16390: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16391: 0050217c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16392: 00382c28 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16393: 00dc6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16394: 0061bae0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_b │ │ │ │ 16395: 00532e74 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16396: 00d938a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16397: 00d9885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16398: 00ce5690 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei8_32_v │ │ │ │ - 16399: 00740fa0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16400: 008e4b90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16399: 007410f0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 16400: 008e4ce0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16401: 00553fd0 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16402: 00986678 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16402: 009867c8 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ 16403: 0061bb40 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_h │ │ │ │ - 16404: 0093f95c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16404: 0093faac 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16405: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16406: 002abc54 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16407: 00d8aa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16408: 00dc6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16409: 00d98e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 16410: 00c80c4c 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16411: 0058c614 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 16412: 0056f81c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 16413: 00d8b63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 16414: 00740cb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 16414: 00740e08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 16415: 0058c5a8 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 16416: 00d9d6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 16417: 0052de80 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 16418: 00d8d6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 16419: 00d918b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 16420: 00706144 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 16420: 00706294 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 16421: 005df564 920 FUNC GLOBAL DEFAULT 12 riscv_cpu_exec_interrupt │ │ │ │ 16422: 00d96e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16423: 00dc6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16424: 00d8fb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16425: 00d986dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16426: 0061bba0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vv_w │ │ │ │ 16427: 00d9aa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16428: 00d8cd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16429: 00d8b52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16430: 00932e1c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16430: 00932f6c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16431: 005b3684 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16432: 0041f178 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 16433: 00d8f9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16434: 00943e70 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16434: 00943fc0 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16435: 00d95af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16436: 00d9a00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16437: 0095355c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16437: 009536ac 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16438: 00d92758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16439: 00dc74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16440: 00dc64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16441: 005e8ca4 52 FUNC GLOBAL DEFAULT 12 helper_fmadd_d │ │ │ │ 16442: 00cef1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_b │ │ │ │ - 16443: 007df6b0 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16443: 007df800 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16444: 006119b4 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_b │ │ │ │ 16445: 00cef038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_d │ │ │ │ 16446: 00559220 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16447: 002ff2b4 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16448: 00612074 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_d │ │ │ │ 16449: 005e8cd8 244 FUNC GLOBAL DEFAULT 12 helper_fmadd_h │ │ │ │ 16450: 00d8c9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16451: 00425960 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16452: 00cef140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_h │ │ │ │ 16453: 002b8ebc 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16454: 00d8c99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16455: 00611bf4 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_h │ │ │ │ 16456: 002a7208 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16457: 00902924 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16458: 00821474 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16457: 00902a74 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16458: 008215c4 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16459: 002a7a64 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16460: 00d9f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16461: 00d930c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16462: 00d8ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ 16463: 005e8c0c 152 FUNC GLOBAL DEFAULT 12 helper_fmadd_s │ │ │ │ - 16464: 00922968 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16464: 00922ab8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16465: 004d78bc 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16466: 005d8e18 272 FUNC GLOBAL DEFAULT 12 satp_mode_str │ │ │ │ 16467: 003879e0 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16468: 00d93ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16469: 00cef0bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsgt_vx_w │ │ │ │ 16470: 00611e34 576 FUNC GLOBAL DEFAULT 12 helper_vmslt_vv_w │ │ │ │ 16471: 00549bdc 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16472: 00dc6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16473: 00d8bd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16474: 0058c464 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16475: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16476: 00da1090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16477: 007c30d8 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16477: 007c3228 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16478: 00d9ff84 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16479: 00519e7c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16480: 00dc6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16481: 00913294 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16482: 00757350 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16481: 009133e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16482: 007574a0 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 16483: 00d984a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 16484: 007e430c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16484: 007e445c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16485: 00d9a0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16486: 002d76dc 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16487: 008cb1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16487: 008cb328 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16488: 00ce5924 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse16_v │ │ │ │ 16489: 00cf2344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_b │ │ │ │ - 16490: 0077d28c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16490: 0077d3dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16491: 00cf21b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_d │ │ │ │ 16492: 00d8e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16493: 00da14d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 16494: 00797f08 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16494: 00798058 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16495: 00cf22c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_h │ │ │ │ 16496: 004634b8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16497: 00d8e8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16498: 00413d1c 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16499: 002abe44 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16500: 0076c51c 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16500: 0076c66c 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16501: 00cea3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_d │ │ │ │ 16502: 00d9e2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 16503: 00268120 180 FUNC GLOBAL DEFAULT 12 decode_xtheadfmv │ │ │ │ - 16504: 00798254 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16504: 007983a4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16505: 00cea4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_h │ │ │ │ 16506: 00dc714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16507: 00d9be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16508: 00d8c580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16509: 0077e04c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16509: 0077e19c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16510: 00dc7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16511: 00983490 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16511: 009835e0 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16512: 0051a8bc 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16513: 00d8dec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16514: 00d92548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16515: 00dc861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16516: 00dc74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16517: 00d90eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16518: 007981d0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16518: 00798320 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16519: 00cf223c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaaddu_vx_w │ │ │ │ 16520: 00d9b1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16521: 0042db18 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16522: 00dc8ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16523: 007a44a0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16523: 007a45f0 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16524: 00d8e964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16525: 0078b568 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16525: 0078b6b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16526: 00d8b54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16527: 00cea46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjn_vv_w │ │ │ │ 16528: 003de5fc 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16529: 00dc6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16530: 007af7e8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16530: 007af938 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16531: 004cdecc 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16532: 008cdb10 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16532: 008cdc60 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16533: 00da0da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16534: 005e9e6c 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_d │ │ │ │ 16535: 0032e330 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16536: 005808b4 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16537: 009862c0 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16537: 00986410 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16538: 005eb0d4 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_h │ │ │ │ 16539: 002a7e94 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16540: 004cfe50 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ 16541: 00cf36dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_b │ │ │ │ - 16542: 008de000 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16542: 008de150 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16543: 003a44e0 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16544: 00d93e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16545: 00dc8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16546: 00cf3550 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_d │ │ │ │ 16547: 005e9b6c 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_l │ │ │ │ 16548: 00d90bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16549: 00d8d048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16550: 00cf3658 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_h │ │ │ │ - 16551: 007b0f78 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16551: 007b10c8 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16552: 00dc6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16553: 00da3bf8 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16554: 00dc7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ 16555: 00dc75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16556: 0041e65c 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16557: 00d91d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16558: 005e9adc 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_w │ │ │ │ 16559: 00d97df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16560: 00dc6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16561: 00dc7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16562: 00957350 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16562: 009574a0 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16563: 0041e1e0 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16564: 005ad834 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16565: 0075b1b4 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16565: 0075b304 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16566: 00cf35d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vv_w │ │ │ │ 16567: 00cf664c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_h │ │ │ │ 16568: 0025ea18 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16569: 00d8a088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16570: 00d9c618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16571: 002f85d0 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16572: 00798de4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16572: 00798f34 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16573: 00522434 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16574: 00d9a4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16575: 00d9877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 16576: 00dc6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16577: 00dc67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16578: 00dc7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16579: 00dc7610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16580: 0079aac4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16581: 00706c30 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16580: 0079ac14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16581: 00706d80 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ 16582: 00cf65c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmacc_vv_w │ │ │ │ - 16583: 0072a620 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16583: 0072a770 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16584: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16585: 00dc7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16586: 00d90fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16587: 00dc7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16588: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16589: 009b2d94 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16589: 009b2ee4 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16590: 00dc6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16591: 00dc62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16592: 0082c5b4 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16592: 0082c704 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16593: 00d93af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16594: 00d89fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16595: 0031e5a4 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 16596: 00d96118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_EVENT │ │ │ │ 16597: 005a4474 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16598: 0079b27c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16598: 0079b3cc 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 16599: 00c78e08 128 OBJECT GLOBAL DEFAULT 21 riscv_int_regnamesh │ │ │ │ - 16600: 008c5604 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16600: 008c5754 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16601: 00dc827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16602: 0072b500 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16603: 008c15f8 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16602: 0072b650 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16603: 008c1748 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16604: 004ecbdc 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16605: 00ce1070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_b │ │ │ │ 16606: 00d8e354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16607: 0058f8e4 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16608: 00dc61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16609: 00d96088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_EVENT │ │ │ │ 16610: 00d8bb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16611: 007090e8 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16612: 00748420 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16611: 00709238 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16612: 00748570 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16613: 00ce0fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_h │ │ │ │ 16614: 005aeff4 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16615: 0072b6a8 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16615: 0072b7f8 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16616: 00dc706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16617: 00dc7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16618: 0041f9ac 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16619: 003ca4b0 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16620: 00780afc 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16620: 00780c4c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16621: 00dc6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16622: 00d91c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16623: 008dd004 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 16624: 008af83c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16625: 009bb9d0 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16623: 008dd154 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16624: 008af98c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16625: 009bbb20 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16626: 00d8d5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16627: 00d8f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16628: 00b2c168 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16628: 00b2c2b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16629: 00d92288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 16630: 008ed7e8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16630: 008ed938 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16631: 00dc63ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16632: 004fe36c 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16633: 008abdc4 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16634: 00b2c160 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16633: 008abf14 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16634: 00b2c2b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16635: 005eb1b4 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_h │ │ │ │ 16636: 00ce5d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_16_v │ │ │ │ 16637: 00ce0f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_xu_v_w │ │ │ │ 16638: 0048bfac 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16639: 00dc61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16640: 00dc79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16641: 00d845e4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16642: 0093c4a0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16642: 0093c5f0 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16643: 005ea1cc 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_l │ │ │ │ 16644: 00d9d94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16645: 00d8e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16646: 00d8afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16647: 00dc80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16648: 007822f0 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16648: 00782440 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16649: 00603524 108 FUNC GLOBAL DEFAULT 12 helper_vle8ff_v │ │ │ │ - 16650: 008d598c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16650: 008d5adc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16651: 0031e5c4 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 16652: 00dc77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16653: 00dc7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ 16654: 00cfb4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_d │ │ │ │ - 16655: 008d4480 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16655: 008d45d0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ 16656: 005e9ebc 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_s │ │ │ │ - 16657: 0097a750 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16657: 0097a8a0 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16658: 00d99bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 16659: 008d285c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16659: 008d29ac 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16660: 00dc71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16661: 0062973c 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_d │ │ │ │ 16662: 00dc7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 16663: 00d9b654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16664: 00dc6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16665: 00cfb5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_h │ │ │ │ 16666: 005ea1a4 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_w │ │ │ │ @@ -16673,700 +16673,700 @@ │ │ │ │ 16669: 006293fc 432 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_h │ │ │ │ 16670: 00dc684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16671: 00dc8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16672: 00da0dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16673: 00dc831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16674: 00d8a4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16675: 00d845f0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16676: 00716054 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16676: 007161a4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16677: 00dc8b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16678: 002a8320 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16679: 00dc602a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16680: 00949498 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16681: 009cd1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16680: 009495e8 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16681: 009cd348 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 16682: 00cfb530 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vf_w │ │ │ │ - 16683: 0094a190 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16683: 0094a2e0 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16684: 00dc7d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16685: 00da118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16686: 00dc7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16687: 006295ac 400 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vf_w │ │ │ │ 16688: 00dc6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16689: 00d8d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16690: 00340d50 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16691: 0072cdd0 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 16692: 007428a8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16691: 0072cf20 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 16692: 007429f8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16693: 00dc809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16694: 00d9bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16695: 00d8f344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16696: 00d90314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16697: 0058e4d0 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16698: 00dc634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16699: 004ce484 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16700: 0095a62c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16701: 00824c08 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16700: 0095a77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16701: 00824d58 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16702: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16703: 00d9894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16704: 00d8cd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16705: 00dc6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16706: 00298d14 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16707: 00d9ee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16708: 00dc78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16709: 00dc6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16710: 00d9986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16711: 00dc6010 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16712: 00dc638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16713: 00dc6043 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16714: 007426a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16715: 0075b1b8 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16714: 007427f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16715: 0075b308 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ 16716: 00d00288 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32dsmi │ │ │ │ - 16717: 0072a800 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16717: 0072a950 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16718: 00c80874 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16719: 002eaf20 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16720: 00d9e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16721: 00932a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16722: 00b98b94 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16721: 00932bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16722: 00b98ce4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 16723: 00620c74 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_h │ │ │ │ - 16724: 009ada38 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16724: 009adb88 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16725: 00d91384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16726: 0093d380 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 16727: 007bca88 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16726: 0093d4d0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16727: 007bcbd8 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16728: 00dc6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16729: 00d9b504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16730: 00dc67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16731: 00d92768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16732: 00dc68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ 16733: 005e8ab0 348 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode_chkfrm │ │ │ │ 16734: 00267fe8 312 FUNC GLOBAL DEFAULT 12 decode_xtheadfmemidx │ │ │ │ - 16735: 008f6738 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16735: 008f6888 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16736: 00d9a7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16737: 0083a414 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16737: 0083a564 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16738: 00d96a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16739: 00dc67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16740: 004215cc 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16741: 009cdb5c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16741: 009cdcac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16742: 00dc7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16743: 0095adb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16743: 0095af08 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16744: 00620e3c 472 FUNC GLOBAL DEFAULT 12 helper_vfwadd_vv_w │ │ │ │ 16745: 00dc6060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16746: 00952ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16747: 00953ad8 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16748: 008de434 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16746: 00952c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16747: 00953c28 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16748: 008de584 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16749: 00d8f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16750: 00d8b130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16751: 00587034 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16752: 00dc7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16753: 00d9de2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16754: 00da00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16755: 003e2224 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16756: 00722070 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16756: 007221c0 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16757: 00d89f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16758: 00dc76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16759: 0052f2d0 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16760: 0096eb60 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16760: 0096ecb0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16761: 00dc635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16762: 00dc7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16763: 00dc65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16764: 00dc82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16765: 0079a184 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16766: 0099ec50 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16767: 009b0330 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16768: 008ab5f0 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16765: 0079a2d4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16766: 0099eda0 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16767: 009b0480 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16768: 008ab740 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16769: 00dc8008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16770: 00d96e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16771: 00967090 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16771: 009671e0 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16772: 0055e580 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16773: 00304ef4 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16774: 00b83938 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16774: 00b83a88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16775: 00c81a4c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 16776: 005bc604 44 FUNC GLOBAL DEFAULT 12 riscv_socket_count │ │ │ │ 16777: 00d98db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 16778: 00928d8c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16778: 00928edc 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16779: 00d97a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16780: 00d8f8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16781: 00d97e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16782: 007195d0 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16782: 00719720 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16783: 00dc7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16784: 0097727c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16784: 009773cc 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16785: 00d91ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16786: 00780104 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16786: 00780254 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16787: 00dc6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16788: 00d91eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16789: 00dc6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16790: 00ae9990 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16791: 00954d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16790: 00ae9ae0 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16791: 00954edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16792: 002b5740 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16793: 00d8a178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16794: 005ae7d8 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16795: 0056eedc 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16796: 00dc8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16797: 002b5444 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16798: 0063ce80 412 FUNC GLOBAL DEFAULT 12 helper_vmxor_mm │ │ │ │ 16799: 00dc763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16800: 00d93f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16801: 00d96e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16802: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16803: 00d98c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 16804: 00d9fb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16805: 008d3594 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16806: 0093a4ec 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16805: 008d36e4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16806: 0093a63c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16807: 00dc7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16808: 00633604 600 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_d │ │ │ │ 16809: 005b4874 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16810: 00dc7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16811: 00dc769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16812: 0048f054 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ 16813: 006330ec 656 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_h │ │ │ │ - 16814: 00822114 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16814: 00822264 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16815: 00d9984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16816: 00dc66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16817: 00dc621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16818: 00748468 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16818: 007485b8 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16819: 00d9b694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16820: 00da13e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16821: 00d91fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 16822: 00d9c7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 16823: 0098a310 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16823: 0098a460 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16824: 00dc6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16825: 00dc67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16826: 00dc82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16827: 0082bf0c 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16827: 0082c05c 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16828: 0029f904 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ 16829: 0063337c 648 FUNC GLOBAL DEFAULT 12 helper_vmfle_vf_w │ │ │ │ - 16830: 008c10cc 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16830: 008c121c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16831: 00dc5fd4 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16832: 007270dc 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16833: 008cac74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16832: 0072722c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16833: 008cadc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16834: 00dc6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16835: 00826d1c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16836: 00b86a88 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16835: 00826e6c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16836: 00b86bd8 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16837: 00dc66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16838: 0056aa68 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16839: 00dc71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16840: 00925c04 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16841: 00992d00 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16840: 00925d54 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16841: 00992e50 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16842: 00dc6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16843: 00d84414 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16844: 006e3480 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16845: 0093a62c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16846: 009821b0 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16844: 006e35d0 544 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16845: 0093a77c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16846: 00982300 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16847: 00d95a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16848: 00d952d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16849: 00d91314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16850: 00924c18 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16851: 006d52b4 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16850: 00924d68 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16851: 006d5404 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16852: 00dc8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16853: 00dc5ff9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16854: 0058f04c 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16855: 007de6f4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16855: 007de844 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16856: 00d9d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16857: 002a5d54 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16858: 00d9df1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16859: 00da0c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16860: 00d8b0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16861: 00dc83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16862: 00d95720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16863: 00d92918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 16864: 00962e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16864: 00962fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16865: 00dc7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16866: 00491374 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16867: 00dc7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16868: 00dc789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16869: 002a6894 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16870: 00dc610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16871: 00dc7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16872: 00821960 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16872: 00821ab0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16873: 0053c1c4 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16874: 00dc60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16875: 00da20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16876: 00dc761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16877: 0091bb44 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16877: 0091bc94 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16878: 00d8bbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16879: 00d97bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16880: 00d8eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16881: 00dc7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16882: 00dc6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16883: 00dc6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16884: 004e3714 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16885: 002698f0 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16886: 00d90ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16887: 004634b4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16888: 0042b714 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16889: 003a9154 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16890: 009aa7bc 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16890: 009aa90c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16891: 00c81838 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16892: 004f8fac 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16893: 00dc6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16894: 00dc694e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16895: 00721ff8 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16895: 00722148 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16896: 00dc6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16897: 007c3d7c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16898: 008c0fcc 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16899: 008fbeb0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16900: 009348b4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16897: 007c3ecc 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16898: 008c111c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16899: 008fc000 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16900: 00934a04 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16901: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16902: 00dc6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16903: 0090ca80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16903: 0090cbd0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16904: 00d8d6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16905: 00dc7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16906: 00d8b62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16907: 003fdc54 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16908: 00dc83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16909: 00d95310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16910: 00785230 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16910: 00785380 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16911: 00dc84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16912: 00dc609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16913: 00800e14 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16913: 00800f64 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16914: 00d8aed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16915: 003e2af8 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16916: 00dc621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16917: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16918: 00600048 632 FUNC GLOBAL DEFAULT 12 helper_vlxei32_64_v │ │ │ │ - 16919: 0087666c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16919: 008767bc 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16920: 004fa294 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16921: 00d8d600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16922: 00d9a30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16923: 00434c3c 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16924: 00d93814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16925: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16926: 00dc7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16927: 00d991b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16928: 00dc62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16929: 008db6b0 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16929: 008db800 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16930: 00d9d7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16931: 00298550 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16932: 0078b420 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16932: 0078b570 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16933: 00dc766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16934: 0074f1e4 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16935: 006ea598 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16936: 008cbe6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16937: 00913bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16938: 00876580 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16934: 0074f334 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16935: 006ea6e8 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16936: 008cbfbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16937: 00913d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16938: 008766d0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16939: 00d9891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 16940: 00dc7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16941: 002975b8 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16942: 008ca7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16942: 008ca918 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16943: 00dc64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16944: 00dc7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16945: 00d9e5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16946: 008ba9b8 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16947: 008ca4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16946: 008bab08 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16947: 008ca638 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16948: 00dc7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16949: 00d8a9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16950: 00dc77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 16951: 00b83890 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16952: 009a2248 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16951: 00b839e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16952: 009a2398 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16953: 002ec710 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16954: 0038a218 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16955: 002691dc 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16956: 00561aa8 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16957: 00dc66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16958: 0092f804 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16958: 0092f954 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16959: 00d9f3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16960: 008cbf24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16960: 008cc074 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16961: 00dc6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16962: 00dc6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16963: 0032b33c 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16964: 00410810 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16965: 003380e0 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16966: 00717fd8 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16966: 00718128 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16967: 00d96b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16968: 00da1800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16969: 00dc78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16970: 00299e04 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16971: 0033816c 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16972: 00c81c84 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16973: 00950908 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16973: 00950a58 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16974: 0061ab80 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_b │ │ │ │ 16975: 00dc7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16976: 0041577c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16977: 002e0cf0 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16978: 00d8a8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16979: 00dc7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16980: 00d8bac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16981: 0061abe0 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_h │ │ │ │ 16982: 00dc82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 16983: 00d988fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ 16984: 005b9194 160 FUNC GLOBAL DEFAULT 12 riscv_trigger_realize │ │ │ │ - 16985: 009430e4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16986: 00b98b10 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16985: 00943234 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16986: 00b98c60 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16987: 004cf41c 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16988: 007e88a4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16988: 007e89f4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16989: 00d96cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16990: 009133a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16990: 009134f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16991: 00dc7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16992: 00dc7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16993: 0095e08c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16993: 0095e1dc 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16994: 0058f504 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16995: 00dc6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16996: 00dc6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16997: 00d8dea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16998: 00d93864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16999: 005aec80 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17000: 00d9d6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17001: 00d9e30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ 17002: 0061ac40 96 FUNC GLOBAL DEFAULT 12 helper_vwmulsu_vx_w │ │ │ │ - 17003: 00800b58 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17003: 00800ca8 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17004: 00dc75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17005: 00dc7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17006: 00d8fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17007: 008fd328 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17008: 00999e18 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17009: 008c346c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17007: 008fd478 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17008: 00999f68 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17009: 008c35bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17010: 0057119c 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17011: 006ffa5c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17012: 009567a0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17011: 006ffbac 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17012: 009568f0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17013: 00dc6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17014: 00d9aa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17015: 00d929a8 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17016: 00c7a968 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17017: 00da112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17018: 00dc7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17019: 008cf9d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17019: 008cfb20 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17020: 00d95dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17021: 00dc83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17022: 00822730 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17022: 00822880 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 17023: 00d02dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_d │ │ │ │ 17024: 00d8f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17025: 0090fe54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17025: 0090ffa4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17026: 00da1910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17027: 00d00ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_h │ │ │ │ 17028: 0051a39c 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17029: 00dc6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17030: 002976b8 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17031: 00d9faf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17032: 002d0358 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17033: 008ecb54 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17033: 008ecca4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17034: 00cba690 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 17035: 0073f914 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 17035: 0073fa64 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 17036: 003e61f4 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17037: 00dc6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17038: 0099c4dc 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17038: 0099c62c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17039: 00dc7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17040: 00d8ef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17041: 0075763c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17042: 0096d22c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17043: 0091e3c0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17041: 0075778c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17042: 0096d37c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17043: 0091e510 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17044: 00d8da54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17045: 0049259c 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17046: 00b98b3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17046: 00b98c8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17047: 00da1d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17048: 00dc7df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 17049: 00d01200 132 OBJECT GLOBAL DEFAULT 24 helper_info_fsub_s │ │ │ │ 17050: 00d9c538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17051: 0027f954 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17052: 00bcf1d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17053: 00dc827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 17054: 0055e348 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 17055: 0047eb3c 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 17056: 0070d418 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 17056: 0070d568 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17057: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17058: 00dc61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 17059: 00d921d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17060: 00dc6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17061: 00d93324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17062: 00d9a18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17063: 007df620 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17063: 007df770 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17064: 00608514 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_b │ │ │ │ 17065: 00514774 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17066: 002aaa38 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17067: 00849c68 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17067: 00849db8 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17068: 0041f6bc 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17069: 00da1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17070: 00c80d60 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17071: 00911550 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17071: 009116a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17072: 00d8c4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17073: 00608574 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_h │ │ │ │ 17074: 00d998cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17075: 00cbfb4c 0x20000 OBJECT GLOBAL DEFAULT 24 csr_ops │ │ │ │ 17076: 00dc64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17077: 00d90824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17078: 00966bbc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17078: 00966d0c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 17079: 00436650 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17080: 008aee24 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17081: 00951484 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17080: 008aef74 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17081: 009515d4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17082: 00d8fd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17083: 00502684 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17084: 00da2ad0 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17085: 00ce20f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsext_vf8_d │ │ │ │ 17086: 00dc8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17087: 00956ee8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17087: 00957038 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17088: 00dc70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17089: 009921d4 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17089: 00992324 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17090: 00532d08 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17091: 00dc8afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17092: 006085d4 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_vx_w │ │ │ │ - 17093: 00747f44 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 17093: 00748094 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17094: 00d9fb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17095: 007490d8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 17096: 00740868 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 17095: 00749228 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17096: 007409b8 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17097: 00dc62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 17098: 00721b40 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 17098: 00721c90 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17099: 00dc6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17100: 009a4458 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17100: 009a45a8 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17101: 00dc7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17102: 008615f8 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17103: 00890c68 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17102: 00861748 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17103: 00890db8 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17104: 00d9e63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 17105: 00c7a810 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 17106: 008cc14c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17107: 007be038 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17106: 008cc29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17107: 007be188 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17108: 00da172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17109: 00dc67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 17110: 0075c788 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17110: 0075c8d8 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17111: 00d8c520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ 17112: 0062dcac 420 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_d │ │ │ │ - 17113: 0075c56c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17113: 0075c6bc 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17114: 00dc7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17115: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17116: 008db570 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 17117: 0078c0d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 17116: 008db6c0 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17117: 0078c220 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ 17118: 0062d96c 436 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_h │ │ │ │ - 17119: 007b4718 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17119: 007b4868 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17120: 002ac204 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17121: 00da1960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17122: 00473bbc 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 17123: 0071be08 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 17123: 0071bf58 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17124: 00d923a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17125: 003cb488 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17126: 0033442c 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17127: 008c5fac 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17127: 008c60fc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17128: 0033455c 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17129: 00dc8610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17130: 00dc7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 17131: 00734aa4 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 17131: 00734bf4 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17132: 00ce4400 132 OBJECT GLOBAL DEFAULT 24 helper_info_vs4r_v │ │ │ │ 17133: 00dc8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17134: 00d97ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 17135: 00d94534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 17136: 00dc8618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 17137: 00dc63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 17138: 00706c78 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 17138: 00706dc8 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17139: 005bc630 184 FUNC GLOBAL DEFAULT 12 riscv_socket_first_hartid │ │ │ │ 17140: 00dc77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17141: 0062db20 396 FUNC GLOBAL DEFAULT 12 helper_vfmax_vv_w │ │ │ │ 17142: 00d999ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17143: 00d9b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17144: 00dc7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17145: 007a6d10 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17145: 007a6e60 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17146: 00416bbc 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17147: 0051ab04 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17148: 00d92318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17149: 0096f6fc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17149: 0096f84c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17150: 00dc85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17151: 00d9ce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17152: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17153: 00dc6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17154: 00dc6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17155: 00dc701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17156: 005fcdb8 2160 FUNC GLOBAL DEFAULT 12 helper_vse64_v │ │ │ │ - 17157: 0094e72c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17158: 009a1b90 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17157: 0094e87c 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17158: 009a1ce0 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17159: 00c818a4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17160: 00dc67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17161: 0025e56c 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ - 17162: 006a00d8 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ + 17162: 006a0228 420 FUNC GLOBAL DEFAULT 12 riscv_translate_init │ │ │ │ 17163: 00dc6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17164: 008d2ad4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17165: 009132f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17164: 008d2c24 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17165: 00913440 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17166: 004d44f4 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17167: 00d8bce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17168: 002b9184 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17169: 005a86e4 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17170: 0074d148 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17170: 0074d298 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17171: 00dc7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17172: 0041f4bc 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17173: 00d9e05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17174: 00d96f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17175: 00d8aa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 17176: 006cbcbc 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 17176: 006cbe0c 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 17177: 00d90d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17178: 00d9a7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17179: 007e09b0 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17179: 007e0b00 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17180: 00dc7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17181: 007f4f2c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17181: 007f507c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17182: 00d9f334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 17183: 0078b048 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17184: 009c06d4 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17185: 00954b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17183: 0078b198 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 17184: 009c0824 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17185: 00954c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17186: 00dc76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17187: 00d9ed50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17188: 00dc7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17189: 009919cc 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17189: 00991b1c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17190: 00d923d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17191: 00d8dee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17192: 009533dc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17192: 0095352c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17193: 002977ac 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17194: 00da1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17195: 00961244 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17195: 00961394 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17196: 00da175c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17197: 00d961b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_FLT_EVENT │ │ │ │ 17198: 00302f14 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17199: 00dc6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17200: 005aca30 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17201: 00dc643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 17202: 00da21c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17203: 009b0b80 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17203: 009b0cd0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17204: 005e8a50 96 FUNC GLOBAL DEFAULT 12 helper_set_rounding_mode │ │ │ │ 17205: 00d8ce68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17206: 00dc6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 17207: 0081a960 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17208: 00961078 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17207: 0081aab0 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17208: 009611c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17209: 00dc7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17210: 009998a4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17211: 009640b8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17210: 009999f4 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17211: 00964208 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17212: 00ced904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_b │ │ │ │ 17213: 00dc7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 17214: 00821688 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17214: 008217d8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17215: 00ced778 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_d │ │ │ │ 17216: 00dc72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17217: 00dc7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17218: 00d9ec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17219: 00dc7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17220: 00ced880 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_h │ │ │ │ - 17221: 008fa8c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17221: 008faa14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17222: 00dc8b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17223: 00935cdc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17223: 00935e2c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17224: 00dc7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17225: 00973154 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17225: 009732a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17226: 00dc6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17227: 00d9c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17228: 00940be4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 17229: 0073eda8 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 17228: 00940d34 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17229: 0073eef8 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17230: 00dc6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ 17231: 005ebd8c 396 FUNC GLOBAL DEFAULT 12 riscv_cpu_gdb_write_register │ │ │ │ - 17232: 009be25c 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17232: 009be3ac 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17233: 00dc6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17234: 00dc7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17235: 00d97ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17236: 00dc8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17237: 00d8a920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17238: 0091334c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17239: 007b340c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17238: 0091349c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17239: 007b355c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17240: 00505b14 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17241: 0032a864 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17242: 009598d4 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17242: 00959a24 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17243: 00474798 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17244: 00ced7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrgather_vx_w │ │ │ │ 17245: 00dc716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17246: 00dc8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17247: 00da2218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17248: 00dc752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17249: 008fb3ec 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17250: 0081327c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17249: 008fb53c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17250: 008133cc 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17251: 0054f488 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 17252: 006a59c8 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ + 17252: 006a5b18 440 FUNC GLOBAL DEFAULT 12 helper_vaesem_vs │ │ │ │ 17253: 00d8ca9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17254: 008766c4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 17255: 0079a984 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17256: 006a580c 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ - 17257: 0075a92c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17254: 00876814 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17255: 0079aad4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 17256: 006a595c 444 FUNC GLOBAL DEFAULT 12 helper_vaesem_vv │ │ │ │ + 17257: 0075aa7c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17258: 003727a0 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17259: 00754f24 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17259: 00755074 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17260: 00d9f57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17261: 002eae74 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17262: 00dc7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17263: 005b487c 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17264: 00998914 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17264: 00998a64 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17265: 00cdfcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle16_v │ │ │ │ - 17266: 007bb958 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17266: 007bbaa8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17267: 00296dbc 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17268: 00dc6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17269: 0049429c 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17270: 002c9864 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17271: 00dc796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17272: 00da17f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17273: 00dc8bc8 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17274: 00dc6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17275: 00d9e31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17276: 0028df6c 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17277: 006e4d28 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17278: 00982440 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17279: 008dde1c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17277: 006e4e78 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17278: 00982590 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17279: 008ddf6c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17280: 00d8c390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17281: 00d8b24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17282: 00330880 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17283: 007eaa04 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17284: 008da99c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17283: 007eab54 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17284: 008daaec 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17285: 00d93ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17286: 0088bf1c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17286: 0088c06c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17287: 00dc6017 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17288: 00d93534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17289: 00dc6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17290: 00d89fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 17291: 00798560 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 17291: 007986b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17292: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17293: 002a1f18 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17294: 00d8fe4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17295: 00dc80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17296: 00820274 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17296: 008203c4 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17297: 00dc7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17298: 00dc7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17299: 00dc819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17300: 00dc77f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 17301: 007166dc 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 17301: 0071682c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 17302: 00dc67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 17303: 00d8c6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 17304: 00d926c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17305: 00dc6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 17306: 006a2124 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ - 17307: 00798a90 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ - 17308: 006a2244 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ + 17306: 006a2274 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_b │ │ │ │ + 17307: 00798be0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 17308: 006a2394 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_d │ │ │ │ 17309: 00dc71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17310: 00dc81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 17311: 00798ca4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 17311: 00798df4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17312: 00d8d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17313: 008ad800 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17313: 008ad950 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17314: 002ad880 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ - 17315: 006a2184 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ + 17315: 006a22d4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_h │ │ │ │ 17316: 00d9b4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17317: 00d941d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17318: 00d8ba44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17319: 0038149c 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17320: 00dc6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17321: 00dc6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17322: 00dc78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17323: 00814958 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17323: 00814aa8 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17324: 00da17d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17325: 0029be68 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17326: 00da03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17327: 00d96bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17328: 00dc7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ - 17329: 006a21e4 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ + 17329: 006a2334 96 FUNC GLOBAL DEFAULT 12 helper_vrol_vx_w │ │ │ │ 17330: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17331: 00754408 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17331: 00754558 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17332: 00d8cd8c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17333: 00c87cc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17334: 00dc7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17335: 00d9a07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17336: 00dc7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17337: 00dc7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17338: 00c81428 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17339: 00dc6a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17340: 00dc6718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17341: 00dc73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_HPM_IOCNTINH_CY_DSTATE │ │ │ │ - 17342: 0072dfe8 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 17342: 0072e138 5000 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 17343: 00d97e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17344: 00d9c43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17345: 009adbc8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17345: 009add18 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17346: 00d948c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17347: 00d97510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17348: 00d8bc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17349: 00dc6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17350: 005681c8 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17351: 0031e5e4 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 17352: 00d8a870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17353: 002a19f4 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 17354: 00721984 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 17354: 00721ad4 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17355: 0031e604 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 17356: 008e9eac 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17356: 008e9ffc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17357: 00dc80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17358: 00dc67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17359: 00dc676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17360: 00dc76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17361: 00982cac 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17361: 00982dfc 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17362: 00dc605d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17363: 00d8f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17364: 00d94f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17365: 00533228 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17366: 00dc74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17367: 00dc601b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17368: 005f9378 112 FUNC GLOBAL DEFAULT 12 helper_vsse32_v │ │ │ │ @@ -17375,34 +17375,34 @@ │ │ │ │ 17371: 00cbdf38 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17372: 00d8f9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17373: 00d90774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17374: 00d91b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17375: 00dc6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17376: 00d95350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17377: 00dc8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17378: 007dcc50 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17378: 007dcda0 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17379: 003380f0 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17380: 007a334c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17381: 007575ec 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 17382: 008e3f90 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17383: 00812ad8 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17380: 007a349c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17381: 0075773c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17382: 008e40e0 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17383: 00812c28 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17384: 00d91244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17385: 00da1abc 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17386: 00cecc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmnor_mm │ │ │ │ 17387: 00dc62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17388: 006e6bbc 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17388: 006e6d0c 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17389: 00dc8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17390: 00602ffc 664 FUNC GLOBAL DEFAULT 12 helper_vsxei64_32_v │ │ │ │ 17391: 00ced6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_b │ │ │ │ 17392: 00ced568 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_d │ │ │ │ 17393: 00d84400 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17394: 002f7b94 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17395: 008fa588 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17395: 008fa6d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17396: 00ced670 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_h │ │ │ │ - 17397: 00968da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17397: 00968ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17398: 00dc85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17399: 002f7fcc 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17400: 002a9324 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17401: 00dc7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17402: 00dc854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17403: 00dc6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17404: 00d8b2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17415,216 +17415,216 @@ │ │ │ │ 17411: 00ced5ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vxor_vx_w │ │ │ │ 17412: 00427428 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 17413: 005aaaec 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17414: 00d9d37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17415: 00d9ce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17416: 00dc8b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17417: 00dc63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ - 17418: 00714d94 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ + 17418: 00714ee4 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 17419: 00512d30 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17420: 009b435c 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17420: 009b44ac 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17421: 002953c4 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17422: 00933ff8 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 17423: 007066e8 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 17422: 00934148 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17423: 00706838 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17424: 00d9f53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17425: 00d9f50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17426: 002fee58 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17427: 00d94214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17428: 00dc8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17429: 0029a3f0 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17430: 00c87d38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17431: 008ab1c0 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17432: 007e3d64 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17433: 008ec724 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17434: 00916940 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17431: 008ab310 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17432: 007e3eb4 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17433: 008ec874 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17434: 00916a90 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17435: 00dc710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17436: 00d9e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 17437: 00743530 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 17437: 00743680 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17438: 00dc610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17439: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ 17440: 00d96178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_MRIF_NOTIFICATION_EVENT │ │ │ │ - 17441: 008cbbe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17441: 008cbd38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17442: 00d99b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17443: 0099bdf8 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17443: 0099bf48 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17444: 00dc7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17445: 008faf3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 17446: 00719878 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 17445: 008fb08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17446: 007199c8 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17447: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17448: 00c814ac 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17449: 008f6b84 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17449: 008f6cd4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17450: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17451: 00dc6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17452: 00d8aae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17453: 002ac0c4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17454: 00dc67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17455: 00dc8600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17456: 00dc7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17457: 009826cc 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17457: 0098281c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17458: 0051a20c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17459: 002f9404 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17460: 003733f8 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17461: 005b0a58 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 17462: 0076526c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17463: 008cb850 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17464: 009bfaf0 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17462: 007653bc 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 17463: 008cb9a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17464: 009bfc40 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17465: 00d935c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17466: 009a8dd4 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17466: 009a8f24 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17467: 00d9fdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17468: 0075b0f0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17468: 0075b240 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17469: 00dc797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17470: 004917a0 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17471: 0033eb04 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17472: 0039d05c 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17473: 009334d4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17473: 00933624 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17474: 00d94ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17475: 00d937a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17476: 0075af4c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17476: 0075b09c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17477: 00d93494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17478: 0072d88c 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 17478: 0072d9dc 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17479: 00da22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 17480: 0070cc9c 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17480: 0070cdec 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17481: 00dc6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ 17482: 005b7338 476 FUNC GLOBAL DEFAULT 12 mseccfg_csr_write │ │ │ │ - 17483: 007ee79c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17484: 0094acfc 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17483: 007ee8ec 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17484: 0094ae4c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17485: 003ca9dc 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17486: 00d939b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17487: 00304f18 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17488: 00dc7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17489: 002994bc 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17490: 00721b24 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17491: 00744544 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17490: 00721c74 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17491: 00744694 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17492: 00d8bbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17493: 007aff70 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17493: 007b00c0 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17494: 00cf8b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_b │ │ │ │ 17495: 00d9b644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17496: 00d8e624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17497: 0098a4a4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17498: 00734bdc 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 17499: 0082baf4 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17497: 0098a5f4 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17498: 00734d2c 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17499: 0082bc44 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17500: 00dc8af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17501: 00959f8c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17501: 0095a0dc 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17502: 00dc6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17503: 00d8bc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17504: 00dc6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17505: 00cf8ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_h │ │ │ │ 17506: 00d9dc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17507: 00dc8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17508: 00812b88 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17508: 00812cd8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17509: 00d9da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17510: 008c9460 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17510: 008c95b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17511: 00dc8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17512: 002a5f60 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17513: 00d9b294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17514: 00dc73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17515: 00dc6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17516: 00da2a84 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17517: 00dc7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17518: 00761d5c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17518: 00761eac 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17519: 00d0240c 132 OBJECT GLOBAL DEFAULT 24 helper_info_unzip │ │ │ │ 17520: 00dc79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17521: 00d8b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17522: 005d8f28 236 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_name │ │ │ │ 17523: 00dc6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17524: 00d9b884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17525: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17526: 005729c8 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17527: 00dc69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17528: 00982448 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17529: 00938028 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17528: 00982598 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17529: 00938178 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17530: 00cf8a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wv_w │ │ │ │ 17531: 00d95950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17532: 00d9cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17533: 00dc68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17534: 00dc6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17535: 002a6ab8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17536: 007441ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17536: 007442fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17537: 00dc624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17538: 00326e9c 428 FUNC GLOBAL DEFAULT 12 htif_symbol_callback │ │ │ │ 17539: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17540: 00da0cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17541: 007de964 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17542: 00718068 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17541: 007deab4 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17542: 007181b8 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17543: 00d9b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17544: 00d975e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17545: 006e6fc8 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17545: 006e7118 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17546: 00dc6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17547: 0033ba5c 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17548: 00d906c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17549: 00798684 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17549: 007987d4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17550: 00dc6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17551: 007d976c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17551: 007d98bc 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17552: 00dc6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17553: 0095d080 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17554: 00731728 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17553: 0095d1d0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17554: 00731878 1016 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17555: 00dc771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 17556: 00d8e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17557: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17558: 00d8d7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17559: 00d97b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17560: 00dc7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17561: 00cdfff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlm_v │ │ │ │ - 17562: 00798af0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17562: 00798c40 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17563: 00dc6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17564: 002ac0a0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17565: 00798ce4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17565: 00798e34 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17566: 00d92708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17567: 009b4070 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17567: 009b41c0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17568: 00d8e8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17569: 00dc8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17570: 00dc7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17571: 00dc7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17572: 008e9344 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17572: 008e9494 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17573: 00d8cadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17574: 0095bf5c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17574: 0095c0ac 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17575: 00d93244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17576: 006423e0 388 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_d │ │ │ │ - 17577: 007196dc 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17577: 0071982c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17578: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17579: 00dc67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17580: 00d8ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17581: 00da0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17582: 00cf64c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_h │ │ │ │ - 17583: 00745628 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17583: 00745778 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17584: 00d98b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17585: 00da0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17586: 00925198 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17587: 009bd43c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17586: 009252e8 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17587: 009bd58c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17588: 00d9c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17589: 009441e8 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17589: 00944338 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 17590: 005e9bbc 80 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_lu │ │ │ │ - 17591: 008cb348 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17591: 008cb498 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17592: 00c803c4 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17593: 00d978c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17594: 00dc732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17595: 00d90fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17596: 002afd20 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17597: 00970544 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17597: 00970694 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17598: 00d9f230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17599: 00d990d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17600: 008cbcfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17600: 008cbe4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17601: 00dc70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17602: 002fc3e4 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17603: 002abab4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17604: 00d91cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17605: 00305ae0 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17606: 00dc76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17607: 00ce0ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_x_f_v_h │ │ │ │ 17608: 00dc83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17609: 00dc843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17610: 00d8fb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17611: 0081640c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17611: 0081655c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17612: 00cf643c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwmul_vv_w │ │ │ │ 17613: 00642274 364 FUNC GLOBAL DEFAULT 12 helper_vsext_vf4_w │ │ │ │ 17614: 00d95d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17615: 008c4358 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17615: 008c44a8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17616: 00dc8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17617: 00937a70 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17617: 00937bc0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17618: 0051541c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17619: 007bc9f8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17619: 007bcb48 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17620: 005ec66c 340 FUNC GLOBAL DEFAULT 12 riscv_raise_exception │ │ │ │ 17621: 00cea574 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_d │ │ │ │ 17622: 00d990b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17623: 00dc7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17624: 00d8ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17625: 00cea67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_h │ │ │ │ 17626: 00dc8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ @@ -17632,359 +17632,359 @@ │ │ │ │ 17628: 00da1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17629: 00d9d2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17630: 003aa780 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17631: 00dc710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17632: 00dc6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17633: 00630b24 596 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_d │ │ │ │ 17634: 003ad5e8 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17635: 00959878 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17635: 009599c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17636: 00630614 652 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_h │ │ │ │ 17637: 00329000 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17638: 00d92818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17639: 002aec94 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17640: 00cea5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnjx_vv_w │ │ │ │ 17641: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17642: 005fdd94 1880 FUNC GLOBAL DEFAULT 12 helper_vsm_v │ │ │ │ 17643: 005b0d20 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17644: 007175fc 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17644: 0071774c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17645: 005138c4 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17646: 00d99eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17647: 00989e2c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17647: 00989f7c 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17648: 00dc69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17649: 00d9b0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17650: 00504700 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17651: 00dc7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17652: 00927e84 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17652: 00927fd4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17653: 006308a0 644 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vf_w │ │ │ │ - 17654: 00797a58 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17655: 008cae40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17656: 007f4168 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17654: 00797ba8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17655: 008caf90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17656: 007f42b8 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17657: 00dc848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17658: 0073f144 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17658: 0073f294 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17659: 003a8844 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17660: 00dc792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ 17661: 00605a20 600 FUNC GLOBAL DEFAULT 12 helper_vl8re8_v │ │ │ │ - 17662: 00923e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17663: 008d5dcc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17662: 00923fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17663: 008d5f1c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17664: 00d9d82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17665: 00dc8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17666: 00d8b7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17667: 008151f4 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17667: 00815344 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17668: 0027fa34 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17669: 00d970f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17670: 00d98bdc 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 17671: 004cdfb8 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17672: 008c4170 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17672: 008c42c0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17673: 00d8a0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17674: 00d9c0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17675: 008f8380 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17675: 008f84d0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17676: 00d9d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17677: 00dc6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17678: 007b46d0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17678: 007b4820 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17679: 00dc6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17680: 00ceb0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_b │ │ │ │ 17681: 0055e9f0 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17682: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17683: 0061e6c0 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_b │ │ │ │ 17684: 00ceaf40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_d │ │ │ │ - 17685: 00923ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17685: 00924140 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17686: 00dc64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17687: 00dc6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17688: 0061e7e0 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_d │ │ │ │ 17689: 00dc73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17690: 0055c740 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17691: 00ceb048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_h │ │ │ │ 17692: 0061e720 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_h │ │ │ │ - 17693: 006a50b0 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ + 17693: 006a5200 116 FUNC GLOBAL DEFAULT 12 helper_egs_check │ │ │ │ 17694: 002bad3c 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17695: 00330c94 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 17696: 00d96db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17697: 0033ffd0 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17698: 00dc785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17699: 00d8cb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17700: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 17701: 00806380 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17701: 008064d0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17702: 00d9f4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17703: 009d6654 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17703: 009d67a4 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17704: 00d9a8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17705: 0041df70 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17706: 00dc6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17707: 00dc748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17708: 00dc60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17709: 00ceafc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredand_vs_w │ │ │ │ 17710: 00dc6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17711: 00c80e14 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 17712: 0061e780 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vv_w │ │ │ │ 17713: 00d93654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17714: 00d8ef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17715: 0051c12c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17716: 003bcaf8 784 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ - 17717: 0073d960 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17717: 0073dab0 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17718: 00dc646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17719: 00d9bf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17720: 00dc79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17721: 00968614 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17722: 008fa418 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17723: 00991984 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17724: 009329cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17721: 00968764 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17722: 008fa568 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17723: 00991ad4 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17724: 00932b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17725: 00d9e00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17726: 0041b208 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17727: 00dc743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17728: 008d1360 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17729: 008cba78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17728: 008d14b0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17729: 008cbbc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17730: 00d93734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17731: 00dc6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17732: 00918114 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17733: 009033d8 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17732: 00918264 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17733: 00903528 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17734: 00dc782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 17735: 0032b884 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17736: 00dc70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17737: 00dc861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 17738: 006e6500 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17738: 006e6650 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17739: 005afb44 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17740: 00dc62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17741: 00dc6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17742: 00d9c5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17743: 0042b568 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17744: 008fef00 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17745: 00778284 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17744: 008ff050 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17745: 007783d4 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17746: 00dc60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17747: 0077828c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17747: 007783dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17748: 00dc7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17749: 00d975c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17750: 00434b10 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17751: 007782cc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17751: 0077841c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17752: 00295dd8 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17753: 00dc78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17754: 00778360 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17755: 007783fc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17756: 0091431c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17754: 007784b0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17755: 0077854c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17756: 0091446c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17757: 00dc7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17758: 00c70164 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 17759: 007784a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17759: 007785f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17760: 00dc705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17761: 0077854c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17762: 0077d160 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17763: 00910694 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17764: 00778600 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17761: 0077869c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17762: 0077d2b0 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17763: 009107e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17764: 00778750 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17765: 0042d15c 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17766: 0077aab4 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17766: 0077ac04 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17767: 00d90794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17768: 00562e8c 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17769: 0055c2f0 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17770: 00d95870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17771: 0029c5e0 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17772: 0056bd08 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17773: 007436e4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17774: 0093c02c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17773: 00743834 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17774: 0093c17c 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17775: 00dc838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17776: 0079860c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17776: 0079875c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17777: 00dc611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17778: 007e8b4c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17778: 007e8c9c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17779: 00dc6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17780: 00789e64 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17780: 00789fb4 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17781: 00dc6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17782: 0054ec5c 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17783: 00510c0c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17784: 00dc6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17785: 00dc7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 17786: 0037a4c0 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17787: 00d9d51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17788: 00dc68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17789: 008c9238 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17789: 008c9388 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17790: 004f8d58 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17791: 00dc635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17792: 00d9d71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17793: 00d8c068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17794: 00d9ea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17795: 009553b4 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17796: 007a42c8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17797: 0096cea4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17798: 0098b5a4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17795: 00955504 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17796: 007a4418 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17797: 0096cff4 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17798: 0098b6f4 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17799: 00dc6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17800: 00816b08 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17800: 00816c58 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17801: 0061c368 200 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_b │ │ │ │ 17802: 00dc8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17803: 0093ed90 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17803: 0093eee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17804: 0041ef60 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17805: 00cfc10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_d │ │ │ │ 17806: 0061c5b4 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_d │ │ │ │ 17807: 00d8bed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17808: 008bef6c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17809: 00995360 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17810: 0098acf8 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17808: 008bf0bc 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17809: 009954b0 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17810: 0098ae48 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17811: 00d9cebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17812: 00d8fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17813: 0098b054 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17813: 0098b1a4 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17814: 00cfc214 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_h │ │ │ │ 17815: 0061c430 196 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_h │ │ │ │ 17816: 00cbe4c0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17817: 006365c8 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_h │ │ │ │ 17818: 00d99c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17819: 0090e974 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17820: 00781258 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17819: 0090eac4 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17820: 007813a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17821: 002a89e4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17822: 00d8f374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17823: 003e2638 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17824: 00817eec 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17824: 0081803c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17825: 00d90714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17826: 008ca3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17827: 0076258c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17826: 008ca524 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17827: 007626dc 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17828: 00da10c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17829: 00dc6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17830: 00dc63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17831: 00d9d84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17832: 00d8de74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17833: 002cfff4 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17834: 0032b91c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17835: 008f3acc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17835: 008f3c1c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17836: 00d919a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17837: 003935f4 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17838: 00d9dbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17839: 00dc65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ 17840: 00636740 388 FUNC GLOBAL DEFAULT 12 helper_vfwcvt_xu_f_v_w │ │ │ │ - 17841: 008c4540 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17841: 008c4690 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17842: 0061c4f4 192 FUNC GLOBAL DEFAULT 12 helper_vmv_v_x_w │ │ │ │ 17843: 00cfc190 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vf_w │ │ │ │ 17844: 0029b6d8 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17845: 0048ed48 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17846: 007a0bd8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17846: 007a0d28 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17847: 00dc6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17848: 00905458 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17848: 009055a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17849: 00d04e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ds │ │ │ │ 17850: 00dc6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17851: 00796cdc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17851: 00796e2c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17852: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17853: 00da34d4 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 17854: 00dc7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17855: 003e28c8 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17856: 00572c7c 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17857: 00295ee8 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17858: 00d97a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17859: 006c8478 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17860: 00815df4 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17859: 006c85c8 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17860: 00815f44 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17861: 00dc6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17862: 00dc6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17863: 0098335c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17863: 009834ac 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17864: 00dc803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17865: 00da1040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17866: 00dc6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17867: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17868: 00ce1dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_d │ │ │ │ 17869: 005b49b4 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17870: 007b2a04 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17871: 007776cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17870: 007b2b54 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17871: 0077781c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17872: 00d9b3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17873: 00b2c188 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17873: 00b2c2d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17874: 00ce1ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_h │ │ │ │ 17875: 002eace8 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17876: 00dc608c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17877: 00d8bdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17878: 007488b4 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17878: 00748a04 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17879: 00d9fde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17880: 009abf74 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17881: 009aeb6c 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17880: 009ac0c4 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17881: 009aecbc 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17882: 00dc6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17883: 00da0724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17884: 00988798 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17884: 009888e8 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17885: 00dc7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ 17886: 00ce5378 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei32_8_v │ │ │ │ - 17887: 00969734 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17887: 00969884 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17888: 00dc6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17889: 00dc667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17890: 008cab04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17890: 008cac54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17891: 00c81b8c 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17892: 00d97b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17893: 007afda8 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17894: 00821120 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17893: 007afef8 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17894: 00821270 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17895: 00ce1e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrec7_v_w │ │ │ │ 17896: 00d9e6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17897: 00d04ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64es │ │ │ │ 17898: 00d91998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17899: 00d930a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17900: 0041a548 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17901: 0071b77c 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17901: 0071b8cc 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17902: 00dc81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17903: 00dc6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17904: 00d8e944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17905: 00d96c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17906: 00d8fba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17907: 0056996c 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17908: 00d97560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17909: 00dc60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17910: 005e6d80 72 FUNC GLOBAL DEFAULT 12 riscv_get_csr_ops │ │ │ │ 17911: 00280b9c 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17912: 002a8d94 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17913: 009ccea8 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17914: 00932d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17913: 009ccff8 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17914: 00932e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17915: 00480d74 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 17916: 00dc6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17917: 0097a764 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17917: 0097a8b4 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17918: 00d9feb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17919: 00dc6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17920: 00dc7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17921: 00c81218 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17922: 008e0868 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17923: 00800bfc 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17924: 00839a44 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17922: 008e09b8 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17923: 00800d4c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17924: 00839b94 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17925: 00d8c6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17926: 00298e0c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17927: 00792a60 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17928: 0084ee68 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17927: 00792bb0 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17928: 0084efb8 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ 17929: 005bb410 120 FUNC GLOBAL DEFAULT 12 riscv_is_32bit │ │ │ │ - 17930: 0093a200 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17930: 0093a350 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17931: 00d90574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17932: 00c81234 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17933: 002ad718 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17934: 0088ae14 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17935: 0079c374 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17936: 006e4cc4 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17934: 0088af64 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17935: 0079c4c4 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17936: 006e4e14 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17937: 00d95770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17938: 006377c0 376 FUNC GLOBAL DEFAULT 12 helper_vfwcvtbf16_f_f_v │ │ │ │ 17939: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17940: 00dc6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17941: 00dc60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17942: 00d9b4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17943: 00dc6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17944: 00d8b57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17945: 00da0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17946: 004b7d30 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17947: 00d8d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17948: 00715e84 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17949: 0072a97c 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17948: 00715fd4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17949: 0072aacc 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17950: 00dc6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17951: 00dc74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17952: 00dc8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17953: 008704d0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17953: 00870620 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17954: 00d9a22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17955: 00511a14 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17956: 00d95980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17957: 00d97480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17958: 00dc690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17959: 0028cd28 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17960: 00857d18 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17961: 009afe80 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17960: 00857e68 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17961: 009affd0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17962: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17963: 00d926a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17964: 0055c8e4 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17965: 00999a70 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17965: 00999bc0 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17966: 002fb704 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17967: 00808f38 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 17968: 00944fd4 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17967: 00809088 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17968: 00945124 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17969: 00417184 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17970: 00742e68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17970: 00742fb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17971: 00dc7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17972: 00764ae4 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17972: 00764c34 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17973: 00dc61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17974: 00dc7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17975: 00dc66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17976: 00dc81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17977: 00d8fcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17978: 00d9b6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17979: 00905d78 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17979: 00905ec8 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17980: 00393474 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17981: 00cf3f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_b │ │ │ │ 17982: 00dc6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17983: 00da0734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17984: 00dc749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17985: 00cf3d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_d │ │ │ │ 17986: 00d92978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ @@ -17992,598 +17992,598 @@ │ │ │ │ 17988: 00dc6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17989: 00dc8b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17990: 00d8dca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17991: 00cf3e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_h │ │ │ │ 17992: 00d9e58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17993: 00d8b53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17994: 00d8f930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 17995: 00913e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 17996: 00796d30 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17995: 00913f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17996: 00796e80 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17997: 00dc6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17998: 002bb498 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17999: 00dc6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18000: 00dc6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18001: 00d90b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ 18002: 00ce5504 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_16_v │ │ │ │ - 18003: 006cd480 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18003: 006cd5d0 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ 18004: 00cfbc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_d │ │ │ │ - 18005: 00914a84 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18005: 00914bd4 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18006: 00295fe8 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 18007: 00762d6c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 18007: 00762ebc 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18008: 00d9f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 18009: 00742b24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18010: 008e7ebc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18011: 009536a4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18009: 00742c74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 18010: 008e800c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18011: 009537f4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 18012: 0042969c 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18013: 00d9fca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18014: 00cfbd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_h │ │ │ │ 18015: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18016: 0063a6dc 252 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_b │ │ │ │ 18017: 00d989ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18018: 00cf3e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vv_w │ │ │ │ 18019: 00d9b9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 18020: 0063a9e8 320 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_d │ │ │ │ 18021: 00dc68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18022: 009cdb78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18022: 009cdcc8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18023: 00dc6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18024: 008c3694 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18024: 008c37e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18025: 00299b7c 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18026: 0093f298 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18026: 0093f3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18027: 0063a7d8 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_h │ │ │ │ 18028: 00d9d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18029: 00298f0c 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18030: 00dc8606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18031: 00905ffc 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18031: 0090614c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18032: 00dc6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18033: 00da0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18034: 00cfbcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vf_w │ │ │ │ 18035: 00dc6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18036: 002ad3c8 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 18037: 00913740 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18037: 00913890 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18038: 0041504c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18039: 004ac224 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18040: 00dc75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18041: 008e7088 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18041: 008e71d8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18042: 00dc7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18043: 00dc6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18044: 00d948d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18045: 00d8d3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18046: 0063a8e0 264 FUNC GLOBAL DEFAULT 12 helper_vredor_vs_w │ │ │ │ 18047: 006351e8 352 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_d │ │ │ │ - 18048: 0073fb90 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 18048: 0073fce0 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 18049: 00dc681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18050: 00dc6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18051: 00918e44 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18051: 00918f94 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18052: 00dc6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18053: 00dc643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18054: 004cd29c 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18055: 00dc65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18056: 00634f10 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_h │ │ │ │ 18057: 00dc7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18058: 0037220c 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18059: 00dc8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18060: 0090f12c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18060: 0090f27c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18061: 00d93df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18062: 00dc6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 18063: 009039e4 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18064: 0093a754 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18063: 00903b34 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18064: 0093a8a4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18065: 00d932a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18066: 00d8ab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18067: 00412224 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18068: 00949058 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18069: 00988ab0 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18068: 009491a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18069: 00988c00 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18070: 002a9184 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18071: 00750558 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18071: 007506a8 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18072: 00d951a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18073: 009a0724 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18073: 009a0874 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18074: 00cf4e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_d │ │ │ │ 18075: 0054bf84 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18076: 002f9248 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18077: 0063507c 364 FUNC GLOBAL DEFAULT 12 helper_vfmerge_vfm_w │ │ │ │ 18078: 00dc79ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18079: 00d9a3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18080: 00629230 460 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_d │ │ │ │ 18081: 00d9e25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18082: 00d9e7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18083: 00cf4f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_h │ │ │ │ - 18084: 006b9dac 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ + 18084: 006b9efc 920 FUNC GLOBAL DEFAULT 12 riscv_imsic_create │ │ │ │ 18085: 00dc7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18086: 00dc84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18087: 00628ee8 436 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_h │ │ │ │ 18088: 00dc6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18089: 00d95740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18090: 00d04c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64im │ │ │ │ 18091: 00d9e06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18092: 008c35dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18092: 008c372c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18093: 005a5258 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18094: 003e1fdc 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18095: 008a4d4c 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18096: 008f85b0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18095: 008a4e9c 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18096: 008f8700 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18097: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18098: 00d9ff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18099: 00d9ff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18100: 00d92798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18101: 00d912c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18102: 00cf4f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfdiv_vv_w │ │ │ │ 18103: 00dc6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ 18104: 0062909c 404 FUNC GLOBAL DEFAULT 12 helper_vfnmsub_vv_w │ │ │ │ - 18105: 007547a0 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18106: 0079b354 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 18105: 007548f0 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18106: 0079b4a4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18107: 00442340 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18108: 00dc6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18109: 002b9a8c 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18110: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18111: 004d6808 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18112: 008ca5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18112: 008ca74c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18113: 003e615c 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18114: 007df728 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18114: 007df878 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18115: 0029a288 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18116: 00dc68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18117: 00dc7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 18118: 005e9b24 72 FUNC GLOBAL DEFAULT 12 helper_fcvt_s_wu │ │ │ │ - 18119: 00983580 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18120: 009ad56c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18119: 009836d0 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18120: 009ad6bc 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18121: 00463498 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18122: 00d943b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18123: 00d99d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18124: 002fda78 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18125: 00d96148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFIER_DEL_EVENT │ │ │ │ 18126: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18127: 00ae9b38 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18128: 009a2dcc 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18127: 00ae9c88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18128: 009a2f1c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18129: 00d983c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 18130: 003e20e0 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18131: 00d9a12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18132: 00d8e4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18133: 00d8d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18134: 00d97f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18135: 005ed35c 440 FUNC GLOBAL DEFAULT 12 helper_mnret │ │ │ │ 18136: 00d8ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18137: 00d9c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18138: 00d97f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18139: 009d654c 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18139: 009d669c 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18140: 00da0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 18141: 00968d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18141: 00968e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18142: 00d9b804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18143: 00d97310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18144: 00dc7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18145: 00dc6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18146: 00dc6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18147: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18148: 009383c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18149: 008d1aec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18148: 00938510 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18149: 008d1c3c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18150: 00d9f2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18151: 00c80f54 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18152: 00d90fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ 18153: 00bc6aec 72 OBJECT GLOBAL DEFAULT 21 ventana_opcode_data │ │ │ │ 18154: 00609c58 532 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_b │ │ │ │ - 18155: 00913f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18155: 009140d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18156: 005dd550 384 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_phys_page_debug │ │ │ │ 18157: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18158: 0037a484 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18159: 0060a26c 584 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_d │ │ │ │ - 18160: 0095f1e0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18160: 0095f330 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18161: 00dc6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18162: 00d951f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18163: 00609e6c 540 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_h │ │ │ │ 18164: 00299000 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18165: 00cbef04 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18166: 00dc7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18167: 00dc6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18168: 008fe814 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18168: 008fe964 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18169: 005a9628 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18170: 00d8c6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18171: 00dc767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18172: 008c6118 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18172: 008c6268 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18173: 00dc73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18174: 007f78a8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18175: 009635c4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18174: 007f79f8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18175: 00963714 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18176: 00d8e434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18177: 00901eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 18178: 00762200 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 18177: 00902000 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18178: 00762350 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18179: 00d8e884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18180: 00d9d29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18181: 0051ae54 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18182: 00d8dcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18183: 0060a088 484 FUNC GLOBAL DEFAULT 12 helper_vmadc_vvm_w │ │ │ │ 18184: 0047ebf8 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 18185: 00dc6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18186: 00dc6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18187: 00d05c78 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18188: 00dc6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18189: 003a848c 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18190: 00dc7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18191: 009c1e6c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18191: 009c1fbc 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18192: 00d97790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 18193: 00798648 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18194: 008228dc 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18193: 00798798 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 18194: 00822a2c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18195: 00dc6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18196: 00304848 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18197: 0075c9ac 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18198: 008cbca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18197: 0075cafc 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18198: 008cbdf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18199: 00dc77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18200: 00ce7ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_b │ │ │ │ 18201: 00d972e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18202: 00ce7d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_d │ │ │ │ - 18203: 007e9e14 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18203: 007e9f64 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18204: 00dc7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18205: 00d90624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ 18206: 00ce3a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl32_vv │ │ │ │ - 18207: 009be0e0 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18207: 009be230 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18208: 00d979b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18209: 0099ccd0 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 18210: 00777cc0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 18209: 0099ce20 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18210: 00777e10 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18211: 00da2228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18212: 00ce7e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_h │ │ │ │ 18213: 00dc7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18214: 00d94564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18215: 0096fbbc 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18215: 0096fd0c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18216: 0055b6c4 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18217: 008fd914 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18217: 008fda64 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18218: 00c77ed0 1668 OBJECT GLOBAL DEFAULT 21 isa_edata_arr │ │ │ │ - 18219: 0072f440 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 18219: 0072f590 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18220: 00dc7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18221: 00dc6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18222: 00dc7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18223: 008f72f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18223: 008f7448 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18224: 00507e74 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18225: 00d8a408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18226: 00d9dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 18227: 0071603c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 18227: 0071618c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18228: 00632e98 596 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_d │ │ │ │ 18229: 00d8ba54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18230: 006329f8 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_h │ │ │ │ 18231: 00dc8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18232: 00750c18 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18232: 00750d68 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18233: 0055bfb8 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18234: 00dc72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 18235: 00745800 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 18235: 00745950 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18236: 00dc6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18237: 00da15f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18238: 00ce7dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadc_vvm_w │ │ │ │ 18239: 00dc8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18240: 00d8a438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18241: 009d4420 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18242: 008eb3a0 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18241: 009d4570 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18242: 008eb4f0 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18243: 00d8f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18244: 00d9a4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18245: 00dc6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18246: 00d8e8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18247: 009a2fe0 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18248: 00815d4c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18247: 009a3130 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18248: 00815e9c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18249: 00632c48 592 FUNC GLOBAL DEFAULT 12 helper_vmfle_vv_w │ │ │ │ 18250: 00dc7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18251: 0029ab74 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18252: 0053cba4 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18253: 003e1374 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18254: 00dc616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18255: 00dc78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18256: 0056e620 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18257: 00b98b8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18257: 00b98cdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18258: 00d9eb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18259: 00d9b3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 18260: 0077eccc 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 18260: 0077ee1c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18261: 00548e28 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18262: 00dc8b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18263: 00812274 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18263: 008123c4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18264: 00dc65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18265: 0063f898 448 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_b │ │ │ │ 18266: 00d90454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18267: 008c57a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18267: 008c58f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18268: 0063faf8 80 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_d │ │ │ │ - 18269: 0091a8b0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18269: 0091aa00 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18270: 00d90c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18271: 0075be5c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18271: 0075bfac 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18272: 00d94f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18273: 00dc6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18274: 005c4b74 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 18275: 0063fa58 80 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_h │ │ │ │ 18276: 0056bdb8 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18277: 009c0a4c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18277: 009c0b9c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18278: 00d9e5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18279: 00d9e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18280: 00da3b64 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18281: 00d96940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18282: 002a83e4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18283: 0075cdfc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18284: 00917028 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18283: 0075cf4c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18284: 00917178 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18285: 00dc6c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18286: 00491610 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18287: 004246bc 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18288: 0095652c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18288: 0095667c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18289: 00dc6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18290: 007c4778 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18290: 007c48c8 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18291: 00d9e0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18292: 00c81554 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18293: 009b4278 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18294: 008cd3bc 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18293: 009b43c8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18294: 008cd50c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18295: 00c81c98 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18296: 00d94594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18297: 00dc623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18298: 005ba708 300 FUNC GLOBAL DEFAULT 12 riscv_pmu_init │ │ │ │ - 18299: 00971640 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18299: 00971790 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18300: 0063faa8 80 FUNC GLOBAL DEFAULT 12 helper_vslide1down_vx_w │ │ │ │ 18301: 004fc6c4 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18302: 00d95860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18303: 00816f98 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18304: 008cb45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18303: 008170e8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18304: 008cb5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18305: 002fc244 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18306: 00d8dd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18307: 00dc7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18308: 0093fddc 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18308: 0093ff2c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18309: 00dc6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18310: 00dc7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18311: 00cef3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_b │ │ │ │ 18312: 00d93704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18313: 00cef248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_d │ │ │ │ 18314: 00dc75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18315: 00d92568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18316: 00dc703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18317: 003adcf0 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ 18318: 00d02514 132 OBJECT GLOBAL DEFAULT 24 helper_info_clmul │ │ │ │ - 18319: 009d4594 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18320: 00817d70 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18321: 008aafa0 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18319: 009d46e4 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18320: 00817ec0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18321: 008ab0f0 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18322: 00dc61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 18323: 00ce4fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_64_v │ │ │ │ 18324: 00d9a5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18325: 00d8ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 18326: 00cef350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_h │ │ │ │ 18327: 00d8af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 18328: 009728ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 18329: 0079a904 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 18328: 009729fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18329: 0079aa54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18330: 00dc6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18331: 00dc8b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18332: 009299c8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 18333: 00747d94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 18332: 00929b18 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18333: 00747ee4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18334: 00d96f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18335: 00d991e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18336: 00dc6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18337: 007a30f8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18337: 007a3248 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18338: 00d8fb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18339: 00d9993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18340: 007e7de8 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18340: 007e7f38 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18341: 0025ed0c 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18342: 00d95a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18343: 00dc657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ 18344: 00cef2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vandn_vx_w │ │ │ │ - 18345: 007bb9c8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18346: 008c8c78 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18345: 007bbb18 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18346: 008c8dc8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18347: 00dc6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 18348: 0078afa4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18349: 009ba5dc 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18348: 0078b0f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 18349: 009ba72c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18350: 00dc6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18351: 0032af14 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18352: 00dc6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18353: 00dc6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 18354: 00792ae8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 18355: 007e5ce0 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18354: 00792c38 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 18355: 007e5e30 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18356: 00d99144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18357: 00d8eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 18358: 00797874 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 18358: 007979c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18359: 00dc6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18360: 002a5b4c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18361: 00dc7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18362: 007df3dc 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18362: 007df52c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18363: 00dc7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18364: 00d9ebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18365: 00d9f020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 18366: 0070b114 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 18366: 0070b264 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18367: 00490c20 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18368: 00dc6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18369: 00dc777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 18370: 00d8ab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 18371: 00dc68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18372: 00d8b34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18373: 00dc732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18374: 00dc70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18375: 002a6674 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18376: 002960e4 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 18377: 00500ce8 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 18378: 008d802c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18379: 009ce22c 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18378: 008d817c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18379: 009ce37c 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18380: 00dc6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18381: 00942fa4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18381: 009430f4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18382: 00c822fc 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ 18383: 00ce0308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vse32_v │ │ │ │ - 18384: 008df5f4 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18385: 008d98b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18384: 008df744 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18385: 008d9a04 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18386: 00dc6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18387: 00dc7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 18388: 00764b3c 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 18388: 00764c8c 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18389: 00ce0200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle8ff_v │ │ │ │ 18390: 00bcf2a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18391: 00304800 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 18392: 0077e22c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 18392: 0077e37c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18393: 0042c83c 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18394: 00dc782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 18395: 00765480 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 18395: 007655d0 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ 18396: 00cf9dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_b │ │ │ │ - 18397: 00986104 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18397: 00986254 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ 18398: 00608094 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_b │ │ │ │ - 18399: 00992540 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18399: 00992690 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18400: 00cf9c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_d │ │ │ │ 18401: 0027f0c8 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18402: 00d93144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18403: 00949c48 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 18404: 00741c28 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 18403: 00949d98 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18404: 00741d78 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18405: 00cf9d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_h │ │ │ │ 18406: 006080f4 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_h │ │ │ │ 18407: 00dc6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18408: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18409: 00dc670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18410: 00dc697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 18411: 00613e84 620 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_b │ │ │ │ 18412: 00d9f2b0 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18413: 00dc6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18414: 006145c8 588 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_d │ │ │ │ - 18415: 00783ae0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18416: 00966210 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18415: 00783c30 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 18416: 00966360 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18417: 00cedf34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_b │ │ │ │ 18418: 00dc6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18419: 00dc6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18420: 00cedda8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_d │ │ │ │ 18421: 00dc7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18422: 002f6810 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18423: 00d9ea60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18424: 009b6028 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18424: 009b6178 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ 18425: 006140f0 624 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_h │ │ │ │ - 18426: 0098eb00 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18427: 0099ac70 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18426: 0098ec50 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18427: 0099adc0 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18428: 00303fbc 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18429: 009c0b34 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18429: 009c0c84 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18430: 00dc8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18431: 003ad6d8 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 18432: 00ce4274 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re64_v │ │ │ │ 18433: 00d98204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ 18434: 00cedeb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_h │ │ │ │ - 18435: 008cc038 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18435: 008cc188 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18436: 00d90684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18437: 00cf9cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsll_vx_w │ │ │ │ 18438: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18439: 008e6a8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18440: 009cd444 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18439: 008e6bdc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18440: 009cd594 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18441: 00608154 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wv_w │ │ │ │ 18442: 00dc7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18443: 0092ebf8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18444: 0099a2ac 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18443: 0092ed48 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18444: 0099a3fc 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18445: 00d8f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18446: 00dc68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18447: 00dc6b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18448: 008e70f8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18449: 0086222c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18448: 008e7248 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18449: 0086237c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18450: 00dc741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18451: 00d9897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18452: 00dc7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18453: 0055873c 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18454: 00d99c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18455: 00474260 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ 18456: 00614360 616 FUNC GLOBAL DEFAULT 12 helper_vmsne_vx_w │ │ │ │ 18457: 00cede2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadc_vxm_w │ │ │ │ - 18458: 00831508 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18458: 00831658 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18459: 00d906a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18460: 00dc855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18461: 005554b8 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18462: 00dc8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18463: 009c740c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18464: 00905008 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18465: 0082a718 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18463: 009c755c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18464: 00905158 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18465: 0082a868 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18466: 00d9dd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18467: 00dc8616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18468: 004d4e34 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18469: 00dbd9a0 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18470: 00d98a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18471: 00dc7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 18472: 00dc7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18473: 00dc72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18474: 0095c97c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18475: 009179c8 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18474: 0095cacc 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18475: 00917b18 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18476: 00dc680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18477: 0032c598 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18478: 008cea84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18478: 008cebd4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18479: 002fdaf0 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18480: 00293d6c 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18481: 00dc64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18482: 00c87b08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18483: 00dc73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18484: 003e2af0 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18485: 0055d818 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18486: 00d8abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18487: 00d960e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_SYS_IRQ_SENT_EVENT │ │ │ │ 18488: 00dc77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18489: 008c9294 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 18490: 00749a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 18489: 008c93e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18490: 00749b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 18491: 00dc85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18492: 00867da4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18493: 0092a6ec 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 18494: 0073de04 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 18495: 0076c068 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18496: 009a1da0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18492: 00867ef4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18493: 0092a83c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18494: 0073df54 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 18495: 0076c1b8 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18496: 009a1ef0 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18497: 00480f5c 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 18498: 00dc8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18499: 00dc66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18500: 009c5d34 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18500: 009c5e84 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18501: 00dc617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18502: 0061d640 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_b │ │ │ │ 18503: 0061d760 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_d │ │ │ │ 18504: 00d92618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18505: 0075cacc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18505: 0075cc1c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18506: 006097cc 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_b │ │ │ │ 18507: 00609b1c 316 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_d │ │ │ │ 18508: 0061d6a0 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_h │ │ │ │ 18509: 00dc7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18510: 0080b258 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18510: 0080b3a8 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18511: 006098e4 288 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_h │ │ │ │ 18512: 00d921f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18513: 00d93954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18514: 00dc8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18515: 004876cc 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 18516: 00d8edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18517: 008cc1a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18517: 008cc2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18518: 00437f2c 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18519: 00d906b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18520: 00d90914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18521: 00dc6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18522: 002b401c 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18523: 00d8c6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18524: 00d9989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18525: 005a9960 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18526: 0079a09c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18526: 0079a1ec 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ 18527: 0061d700 96 FUNC GLOBAL DEFAULT 12 helper_vssubu_vx_w │ │ │ │ - 18528: 00994598 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18528: 009946e8 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18529: 00d94664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18530: 00717ff0 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18530: 00718140 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18531: 00dc629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18532: 00d9beac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18533: 00609a04 280 FUNC GLOBAL DEFAULT 12 helper_vsbc_vxm_w │ │ │ │ - 18534: 00968ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18534: 00968e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18535: 00d99104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18536: 00dc780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 18537: 00340318 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18538: 00595648 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18539: 00dc7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18540: 00da18e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18541: 00d8cc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18542: 0078267c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18542: 007827cc 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18543: 00da0714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18544: 00dc740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18545: 00dc629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18546: 00cfb008 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_b │ │ │ │ 18547: 00d97c30 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18548: 00cfae7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_d │ │ │ │ 18549: 00dc6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18550: 0091af28 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18550: 0091b078 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18551: 00dc7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18552: 002b9b20 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18553: 00cfaf84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_h │ │ │ │ 18554: 00da1d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18555: 008ddb3c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18555: 008ddc8c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18556: 00435a20 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18557: 00591df0 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18558: 00dc6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18559: 00923924 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18559: 00923a74 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18560: 00db5340 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18561: 005b4a68 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18562: 00dc7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18563: 00dc6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18564: 00dc6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18565: 004efd20 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18566: 002972cc 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18567: 00d99004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18568: 0087080c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18568: 0087095c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18569: 002b0b84 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18570: 00d9a0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18571: 00993810 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18572: 00ae9428 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18573: 00998b38 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18574: 007e8b7c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18571: 00993960 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18572: 00ae9578 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18573: 00998c88 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18574: 007e8ccc 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18575: 002930d8 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18576: 00dc72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18577: 0056471c 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18578: 009b4d04 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18578: 009b4e54 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18579: 00d97e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18580: 00d95f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18581: 0029d888 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18582: 002966c4 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18583: 003e9f38 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18584: 00cfaf00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssubu_vx_w │ │ │ │ 18585: 00d93ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -18592,198 +18592,198 @@ │ │ │ │ 18588: 00dc7ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 18589: 00dc780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 18590: 00d9d87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18591: 00dc6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18592: 002b2bb0 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18593: 0051310c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18594: 00d91fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18595: 00993798 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18596: 006eb2dc 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18595: 009938e8 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18596: 006eb42c 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18597: 00d98044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18598: 00dc7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18599: 00d9d8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18600: 004d7724 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18601: 00d8cb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18602: 00d99a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18603: 005304f4 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18604: 00538860 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18605: 00828370 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18605: 008284c0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18606: 00dc6052 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18607: 00dc674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18608: 00d97910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18609: 004e3540 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18610: 00510de4 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18611: 007df5e8 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18611: 007df738 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18612: 00dc7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18613: 00d92278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18614: 00d8d0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18615: 00716094 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18616: 008b137c 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18615: 007161e4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18616: 008b14cc 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18617: 00332a70 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18618: 007da814 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18618: 007da964 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18619: 00384364 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18620: 00dc735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18621: 0050e524 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18622: 00533200 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18623: 00d9a68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18624: 0092b1a8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18624: 0092b2f8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18625: 004cdf64 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18626: 00955010 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18626: 00955160 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18627: 00d8c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18628: 00607af4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_b │ │ │ │ - 18629: 009528c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18630: 008e4270 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18629: 00952a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18630: 008e43c0 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18631: 00d9c788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 18632: 00373124 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18633: 002a52bc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18634: 0063e5f8 424 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_b │ │ │ │ 18635: 00d90884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18636: 0094e8b4 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18636: 0094ea04 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18637: 00dc84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18638: 00492dac 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18639: 0038482c 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18640: 00607b54 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_h │ │ │ │ 18641: 0063eabc 400 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_d │ │ │ │ 18642: 00c81098 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18643: 006c7f00 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18643: 006c8050 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18644: 00dc6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18645: 00dc8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18646: 00d9d72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18647: 0063e7a0 408 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_h │ │ │ │ 18648: 00dc6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18649: 00d97810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18650: 00d8f7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18651: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18652: 00418258 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18653: 00dc7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18654: 003e2984 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18655: 002b56e0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18656: 008cc540 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18656: 008cc690 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18657: 00dc6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18658: 00d9ab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18659: 00d9ec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18660: 0093e99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18660: 0093eaec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18661: 00dc6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18662: 002a5688 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18663: 0095e638 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18664: 008a6f40 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18663: 0095e788 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18664: 008a7090 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18665: 00d8edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18666: 00d9f290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ 18667: 00607bb4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vv_w │ │ │ │ - 18668: 0098410c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18668: 0098425c 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18669: 0031e66c 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 18670: 00d97610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18671: 00d92298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18672: 009682d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18672: 00968428 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18673: 00505f78 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18674: 0063e938 388 FUNC GLOBAL DEFAULT 12 helper_vslideup_vx_w │ │ │ │ - 18675: 0099c74c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18676: 0073e834 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18677: 009cd6ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18678: 008d3de0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18675: 0099c89c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18676: 0073e984 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18677: 009cd83c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18678: 008d3f30 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18679: 002fa944 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18680: 00dc7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18681: 00437d74 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18682: 00dc7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 18683: 0072d5c0 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 18683: 0072d710 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18684: 00d9a5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18685: 007ff348 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18685: 007ff498 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18686: 00c8130c 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18687: 00600f04 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_16_v │ │ │ │ 18688: 00dc77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18689: 0086b7b0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18689: 0086b900 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18690: 005b4b2c 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18691: 00998a48 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18691: 00998b98 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18692: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18693: 005face8 2108 FUNC GLOBAL DEFAULT 12 helper_vle64_v │ │ │ │ 18694: 00dc8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18695: 003cb3f0 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18696: 002fa630 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18697: 00d920b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18698: 007b1914 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18698: 007b1a64 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18699: 00dc8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18700: 00dc677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18701: 002f6a5c 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18702: 007bcec0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18703: 00813a14 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18704: 0075a7cc 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18705: 008fc3bc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18706: 007afc64 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18702: 007bd010 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18703: 00813b64 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18704: 0075a91c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18705: 008fc50c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18706: 007afdb4 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18707: 0033e96c 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18708: 00dc63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18709: 00268f94 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18710: 00dc65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18711: 00dc7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18712: 00d8bc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18713: 008fd1e4 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18714: 00813e2c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18713: 008fd334 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18714: 00813f7c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18715: 00d8b66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18716: 00906d28 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18716: 00906e78 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18717: 00d93c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18718: 00da0fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18719: 00953294 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18719: 009533e4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18720: 00507f24 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18721: 00d9e66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18722: 00dc7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18723: 004d0140 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18724: 00da18d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18725: 006e4c1c 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18725: 006e4d6c 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18726: 00dc6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 18727: 006d3cb0 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18728: 008fdbfc 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18727: 006d3e00 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18728: 008fdd4c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18729: 00d959e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18730: 00d9d9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18731: 00971a68 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18731: 00971bb8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18732: 00d9f4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18733: 00d8ca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18734: 00dc6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18735: 00ce6164 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_16_v │ │ │ │ 18736: 00d9ff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18737: 00793c1c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18737: 00793d6c 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18738: 00dc8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18739: 00d8b77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18740: 0029d4b8 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18741: 002f6e08 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 18742: 00480fcc 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 18743: 00932ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18743: 00932c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18744: 00492c30 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18745: 00da0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18746: 009adc34 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18747: 008f6a5c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18748: 00920060 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18746: 009add84 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18747: 008f6bac 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18748: 009201b0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18749: 00dc675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18750: 00998760 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18750: 009988b0 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18751: 00dc65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18752: 00dc77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18753: 00da1350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18754: 008e3bec 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18754: 008e3d3c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 18755: 00642bf4 108 FUNC GLOBAL DEFAULT 12 helper_brev8 │ │ │ │ - 18756: 008caf54 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18757: 00924e38 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18756: 008cb0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18757: 00924f88 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18758: 00435610 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18759: 005b7514 376 FUNC GLOBAL DEFAULT 12 mseccfg_csr_read │ │ │ │ 18760: 00c82230 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18761: 007a25e8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18761: 007a2738 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18762: 00d97600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18763: 00554060 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18764: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18765: 0047aab4 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18766: 00dc6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18767: 0073e568 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18767: 0073e6b8 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18768: 00d910f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18769: 0052f410 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 18770: 005dc33c 156 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmlen │ │ │ │ - 18771: 006e65f0 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18771: 006e6740 340 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18772: 002c041c 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18773: 00dc6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18774: 005003e0 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18775: 002d7658 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18776: 00d8d5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18777: 0075a1a4 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18778: 008dd6bc 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18777: 0075a2f4 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18778: 008dd80c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18779: 00d9c608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18780: 00dc8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18781: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18782: 00d9aadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18783: 002fd740 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18784: 00c813f8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18785: 0037320c 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ @@ -18797,299 +18797,299 @@ │ │ │ │ 18793: 00dc713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18794: 00d8d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18795: 00dc7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18796: 00dc665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18797: 00cfd6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_b │ │ │ │ 18798: 00cfd528 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_d │ │ │ │ 18799: 00dc688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18800: 008bc774 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18801: 0082146c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18800: 008bc8c4 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18801: 008215bc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18802: 00dc835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18803: 00d94a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18804: 00dc7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18805: 00dc804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18806: 00cfd630 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_h │ │ │ │ 18807: 00dc6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18808: 004ac4bc 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18809: 0042d6f8 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18810: 00d9e32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18811: 0094dec4 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18812: 007467a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18811: 0094e014 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18812: 007468f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18813: 00d8d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18814: 004427a4 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18815: 005210b4 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18816: 00d8dc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18817: 00d8f860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18818: 00d95760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 18819: 0093ffe8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18819: 00940138 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18820: 00d84458 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18821: 00cfd5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vremu_vx_w │ │ │ │ 18822: 00dc7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18823: 00808260 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18824: 0070e6d4 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18823: 008083b0 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18824: 0070e824 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18825: 00d8f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18826: 00d9ecd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18827: 0098f478 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18827: 0098f5c8 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18828: 00521768 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18829: 003dd330 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18830: 00956d04 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18830: 00956e54 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18831: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18832: 00d02304 132 OBJECT GLOBAL DEFAULT 24 helper_info_cbo_zero │ │ │ │ 18833: 00d95c50 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18834: 00d0450c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_d │ │ │ │ - 18835: 008127dc 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18836: 0088b194 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18837: 008f42c4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18835: 0081292c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18836: 0088b2e4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18837: 008f4414 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18838: 003328d4 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18839: 00da0cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18840: 00b83878 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18840: 00b839c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18841: 00d954e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18842: 00d04590 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_h │ │ │ │ 18843: 00d95810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18844: 0050082c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18845: 00dc6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18846: 00d97340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18847: 007b472c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18847: 007b487c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18848: 0053840c 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18849: 00dc6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18850: 002a8aa8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18851: 00d8a8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18852: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18853: 009cc07c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18854: 00813428 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18855: 0078bd60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18853: 009cc1cc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18854: 00813578 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18855: 0078beb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18856: 00d845c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18857: 00d04488 132 OBJECT GLOBAL DEFAULT 24 helper_info_fclass_s │ │ │ │ 18858: 004348a8 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18859: 00d905f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18860: 0093eea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18861: 008fec30 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18862: 006ee340 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18863: 0070bb74 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18860: 0093eff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18861: 008fed80 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18862: 006ee490 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18863: 0070bcc4 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18864: 00dc6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18865: 00dc76fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 18866: 00b29960 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18866: 00b29ab0 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18867: 00d982f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 18868: 00d93624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18869: 00cfead0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_b │ │ │ │ 18870: 00d9b4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18871: 00d947f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18872: 00dc85dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18873: 008a6724 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18873: 008a6874 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18874: 00d95050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18875: 00da2188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ 18876: 00cfea4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_h │ │ │ │ - 18877: 00907958 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18878: 0094b828 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18877: 00907aa8 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18878: 0094b978 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18879: 00d95d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18880: 0099f194 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18880: 0099f2e4 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18881: 004efea4 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18882: 00dbeaf4 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18883: 00da3b60 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18884: 002feb18 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18885: 00dc6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18886: 00d8c4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18887: 007de7c4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18887: 007de914 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18888: 00d932e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18889: 00dc6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18890: 00dc6014 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18891: 00757b48 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18892: 008e9580 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18891: 00757c98 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18892: 008e96d0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18893: 00c80ac8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18894: 00512278 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18895: 009090e0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18896: 0097a224 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18895: 00909230 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18896: 0097a374 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18897: 00d9e5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18898: 00cfe9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_vx_w │ │ │ │ - 18899: 00808c44 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18900: 0097afbc 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18901: 009a4ee0 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18899: 00808d94 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18900: 0097b10c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18901: 009a5030 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18902: 00546480 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18903: 00dc678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18904: 0031b1b8 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18905: 00dc75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18906: 008ea4c8 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18906: 008ea618 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18907: 004172e8 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18908: 00d93c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18909: 00491554 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18910: 00903134 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18910: 00903284 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18911: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18912: 00d8c4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18913: 00754214 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18913: 00754364 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18914: 00dc7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18915: 009c146c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18916: 00938b1c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18915: 009c15bc 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18916: 00938c6c 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18917: 00dc6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18918: 00d98e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 18919: 00dc76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18920: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18921: 00dc6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18922: 00dc7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 18923: 0082c744 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18923: 0082c894 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18924: 00dc7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18925: 00cfa42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_b │ │ │ │ 18926: 00d93414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18927: 00821968 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18928: 008d7108 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18927: 00821ab8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18928: 008d7258 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18929: 00d9bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18930: 00cfa2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_d │ │ │ │ 18931: 00372e78 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18932: 00d02e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_d │ │ │ │ 18933: 00d031f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_d │ │ │ │ - 18934: 007b1068 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18935: 008ad5a8 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18934: 007b11b8 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18935: 008ad6f8 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18936: 00dc73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18937: 0099529c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18937: 009953ec 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18938: 00da1d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18939: 00d8e634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18940: 005ab2f0 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18941: 00d01074 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_h │ │ │ │ 18942: 002a3760 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18943: 00cfa3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_h │ │ │ │ 18944: 00d03408 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_h │ │ │ │ 18945: 00d92948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18946: 00c8159c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18947: 00dc828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18948: 003dd650 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18949: 00606d28 620 FUNC GLOBAL DEFAULT 12 helper_vs8r_v │ │ │ │ 18950: 005025c8 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18951: 00dc6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18952: 006dbbf8 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18952: 006dbd48 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18953: 00dc75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18954: 00619e60 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_b │ │ │ │ 18955: 00dc70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18956: 0090511c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18956: 0090526c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18957: 00dc7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18958: 00619f80 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_d │ │ │ │ - 18959: 007e4674 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18959: 007e47c4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18960: 00dc810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18961: 0072015c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18961: 007202ac 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18962: 00dc62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18963: 00dc8ae4 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18964: 00dc7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18965: 0041bc50 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18966: 002a8e4c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18967: 00619ec0 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_h │ │ │ │ 18968: 00da1080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18969: 00d04698 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_clear │ │ │ │ 18970: 00d01284 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmul_s │ │ │ │ 18971: 00d02fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmax_s │ │ │ │ 18972: 00dbea80 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18973: 00d97430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18974: 00990bac 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18974: 00990cfc 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18975: 00d8e4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18976: 006b12a8 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18976: 006b13f8 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18977: 00cfa324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssrl_vx_w │ │ │ │ 18978: 00cfdef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_b │ │ │ │ 18979: 00d95550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18980: 00cfdd68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_d │ │ │ │ 18981: 00dc7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18982: 005b080c 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18983: 00dc73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_SYS_RESET_HOLD_DSTATE │ │ │ │ 18984: 00dc7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 18985: 00cfde70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_h │ │ │ │ 18986: 00619f20 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vv_w │ │ │ │ 18987: 00dc77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 18988: 008d9e5c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18988: 008d9fac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18989: 00dc7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18990: 00dc7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18991: 004d4c28 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18992: 00741f78 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18993: 007abadc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18992: 007420c8 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18993: 007abc2c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18994: 00428cc8 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18995: 0050071c 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18996: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 18997: 006ab42c 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ - 18998: 009bde5c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18999: 00813f40 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 19000: 0071740c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 18997: 006ab57c 2172 FUNC GLOBAL DEFAULT 12 riscv_tcg_cpu_finalize_features │ │ │ │ + 18998: 009bdfac 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18999: 00814090 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19000: 0071755c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19001: 00da3950 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19002: 00dc74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19003: 00d9e37c 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19004: 00dc6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ 19005: 005bcda8 304 FUNC GLOBAL DEFAULT 12 riscv_numa_possible_cpu_arch_ids │ │ │ │ - 19006: 00b837a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19007: 009152b4 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 19008: 00949ac0 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19006: 00b838f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19007: 00915404 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 19008: 00949c10 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19009: 00d923f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19010: 00d90ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 19011: 00780258 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19012: 0099a074 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19011: 007803a8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 19012: 0099a1c4 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19013: 00cfddec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulhsu_vx_w │ │ │ │ 19014: 00dc8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19015: 00954fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19015: 00955104 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19016: 005622b4 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19017: 00d9aaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19018: 00da10e0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19019: 00dc76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19020: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19021: 00d9a84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19022: 007e5790 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19022: 007e58e0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19023: 0037a494 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19024: 00d9a5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19025: 00ce3d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re16_v │ │ │ │ 19026: 00d912b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19027: 0049168c 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19028: 009917e8 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19028: 00991938 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19029: 00d928c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19030: 007df45c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19030: 007df5ac 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19031: 005230dc 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19032: 00dc844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19033: 00d9fbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19034: 00dc7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19035: 00dc7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19036: 00dc68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19037: 0033eaa0 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19038: 00d9e0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19039: 00b940e8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19039: 00b94238 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19040: 00410400 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19041: 00d934c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 19042: 00d941c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19043: 003a869c 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19044: 00dc768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 19045: 0079aa04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 19045: 0079ab54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19046: 003e62a0 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19047: 0029d5a0 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19048: 00dc65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19049: 00cbe4c4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19050: 00dc6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19051: 007a3438 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19051: 007a3588 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19052: 00dc78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19053: 00dc7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19054: 009151ec 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 19055: 0096adf8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 19056: 007ab07c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19057: 00951de4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19054: 0091533c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 19055: 0096af48 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19056: 007ab1cc 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19057: 00951f34 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19058: 0041b470 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19059: 00dc849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19060: 0063d948 444 FUNC GLOBAL DEFAULT 12 helper_viota_m_b │ │ │ │ 19061: 00dc7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19062: 002ad100 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19063: 009b8aac 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19063: 009b8bfc 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ 19064: 0063de64 452 FUNC GLOBAL DEFAULT 12 helper_viota_m_d │ │ │ │ - 19065: 0075c6e0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19065: 0075c830 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19066: 002d7540 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19067: 007c4ba0 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19068: 009035ac 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19067: 007c4cf0 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19068: 009036fc 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19069: 00da0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 19070: 00741090 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19071: 00ae9d50 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19072: 009a42c8 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19070: 007411e0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 19071: 00ae9ea0 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19072: 009a4418 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19073: 0063db04 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_h │ │ │ │ 19074: 00dc7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19075: 00d979f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19076: 008c3804 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19076: 008c3954 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19077: 005bc928 188 FUNC GLOBAL DEFAULT 12 riscv_socket_mem_offset │ │ │ │ 19078: 00d8d780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19079: 00d00a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_bu │ │ │ │ 19080: 00d9ed70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19081: 00910b4c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19081: 00910c9c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19082: 00da21d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19083: 0054d0d8 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19084: 008f36d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19084: 008f3824 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19085: 00dc6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19086: 00dc6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19087: 00d96168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_CMD_EVENT │ │ │ │ 19088: 002931e0 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19089: 00d97640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19090: 0063dcb4 432 FUNC GLOBAL DEFAULT 12 helper_viota_m_w │ │ │ │ 19091: 00d9c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ @@ -19098,524 +19098,524 @@ │ │ │ │ 19094: 00dc6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19095: 004f9a30 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19096: 0029f9cc 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19097: 00cf9748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_h │ │ │ │ 19098: 00dc71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19099: 0053aedc 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19100: 00d8d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 19101: 00925af4 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19101: 00925c44 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19102: 00d95520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19103: 00da08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19104: 009050c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19104: 00905210 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19105: 00dc6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19106: 00dc7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19107: 00dc6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19108: 008e5b80 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19108: 008e5cd0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19109: 00d92118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 19110: 00765094 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 19110: 007651e4 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19111: 00d8e734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 19112: 007448f8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 19113: 0083ae50 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19114: 008db720 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19112: 00744a48 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 19113: 0083afa0 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19114: 008db870 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19115: 00dbd952 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 19116: 00d8b4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19117: 0041745c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19118: 00d89f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19119: 002a9254 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19120: 00dc71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19121: 00cf96c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vv_w │ │ │ │ 19122: 00d991d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19123: 00d9a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19124: 00927134 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19125: 006cd4b8 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19124: 00927284 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19125: 006cd608 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19126: 006303c4 592 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_d │ │ │ │ 19127: 00dc8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 19128: 00733f60 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 19128: 007340b0 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19129: 00d9a6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19130: 00d9abfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19131: 00d8c9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19132: 0058c350 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 19133: 00d9a25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 19134: 00d99224 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19135: 00d0159c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cm_jalt │ │ │ │ 19136: 0062ff2c 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_h │ │ │ │ 19137: 00d94114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19138: 00dc8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19139: 00304f28 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19140: 00da07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19141: 002971c4 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19142: 008c374c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19142: 008c389c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19143: 005b0c18 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19144: 00dc6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19145: 00514d28 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19146: 007e0160 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19146: 007e02b0 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19147: 00dc8aee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19148: 005bab54 200 FUNC GLOBAL DEFAULT 12 riscv_timer_init │ │ │ │ 19149: 00dc6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19150: 003cb358 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19151: 00292fc0 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19152: 00dc8aec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19153: 00994ea4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19153: 00994ff4 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19154: 00d9c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19155: 00d8d9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19156: 00514b1c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19157: 00d8d650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19158: 00dc68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19159: 002a9cd4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 19160: 0072f540 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 19160: 0072f690 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 19161: 00db4d28 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 19162: 002a337c 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 19163: 00dc66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 19164: 0077d45c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 19164: 0077d5ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19165: 00295b60 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19166: 00dc80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19167: 00608754 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_b │ │ │ │ - 19168: 00782cac 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 19168: 00782dfc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19169: 00630178 588 FUNC GLOBAL DEFAULT 12 helper_vmfeq_vv_w │ │ │ │ 19170: 00d97c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19171: 009053a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19171: 009054f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19172: 00d9d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19173: 00dc8b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19174: 006087b4 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_h │ │ │ │ 19175: 00dc6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19176: 009a3d0c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19176: 009a3e5c 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19177: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19178: 00d9dfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19179: 00dc6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19180: 00581d1c 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19181: 00ce58a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsse32_v │ │ │ │ 19182: 00d8e9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19183: 002ac6f8 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19184: 0098a154 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19184: 0098a2a4 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19185: 004150f8 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19186: 00d8b73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19187: 00418dec 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19188: 00291204 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19189: 0034213c 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19190: 00dc612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19191: 009a4dac 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19191: 009a4efc 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19192: 00dc6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19193: 00d91084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ 19194: 00dc73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NEW_DSTATE │ │ │ │ - 19195: 009afedc 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19195: 009b002c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19196: 00dc783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 19197: 00dc85fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19198: 008d75d8 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19198: 008d7728 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19199: 00d9c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ 19200: 00608814 96 FUNC GLOBAL DEFAULT 12 helper_vwsubu_wx_w │ │ │ │ 19201: 00628d1c 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_d │ │ │ │ - 19202: 0082245c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19202: 008225ac 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19203: 0041b2d4 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19204: 00849128 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19204: 00849278 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19205: 00d94634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19206: 002ac0ac 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19207: 008cb514 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 19208: 00780828 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 19207: 008cb664 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19208: 00780978 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19209: 006289dc 432 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_h │ │ │ │ 19210: 00ce37a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vghsh_vv │ │ │ │ - 19211: 00735028 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 19211: 00735178 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19212: 00cff418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_b │ │ │ │ 19213: 00c80858 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19214: 00dc6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19215: 00c8143c 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19216: 00dc66b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19217: 00dc6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19218: 008bbf94 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19219: 009074ec 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19218: 008bc0e4 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19219: 0090763c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19220: 00d8f720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19221: 00cff394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_h │ │ │ │ 19222: 005d8ce0 28 FUNC GLOBAL DEFAULT 12 isa_ext_update_enabled │ │ │ │ 19223: 00dc81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19224: 008ae0c0 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19224: 008ae210 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19225: 00dc809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19226: 004ed6a0 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19227: 00ce5e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_64_v │ │ │ │ 19228: 00dc61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19229: 00dc75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19230: 00dc8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19231: 00d99024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ 19232: 00628b8c 400 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vf_w │ │ │ │ - 19233: 0093a890 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19233: 0093a9e0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19234: 003344e8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19235: 00dc7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19236: 00dc6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19237: 007f3ce0 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19237: 007f3e30 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19238: 00dc718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 19239: 007069e0 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 19239: 00706b30 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19240: 00d89fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19241: 00dc8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19242: 00d95660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19243: 0054fbb4 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19244: 00dc6033 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19245: 0092c058 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19245: 0092c1a8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19246: 00d02ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_d │ │ │ │ - 19247: 008e2610 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19247: 008e2760 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19248: 00cff310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwsubu_wx_w │ │ │ │ 19249: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19250: 00dc6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19251: 00d010f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_h │ │ │ │ 19252: 002a9d80 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19253: 00544254 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19254: 007c3ec4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19254: 007c4014 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19255: 005dab94 388 FUNC GLOBAL DEFAULT 12 riscv_isa_string │ │ │ │ 19256: 00d9a74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19257: 00dc7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19258: 00d96d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19259: 00dc82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19260: 0050e194 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19261: 0032c9e0 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19262: 00dc74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19263: 00517090 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19264: 007b8660 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19264: 007b87b0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19265: 002fc1bc 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19266: 00dc7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19267: 006036d4 600 FUNC GLOBAL DEFAULT 12 helper_vl1re8_v │ │ │ │ 19268: 00dc70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19269: 00d01308 132 OBJECT GLOBAL DEFAULT 24 helper_info_fdiv_s │ │ │ │ 19270: 00d97020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19271: 00dc7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19272: 0054c6d4 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19273: 00cecca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmxnor_mm │ │ │ │ 19274: 005040f4 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 19275: 00748290 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 19275: 007483e0 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19276: 00d9889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19277: 007f733c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19278: 00946f60 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19277: 007f748c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19278: 009470b0 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19279: 00494fc0 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19280: 00915464 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19280: 009155b4 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19281: 006344e4 600 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_d │ │ │ │ 19282: 005dc594 204 FUNC GLOBAL DEFAULT 12 riscv_cpu_sirq_pending │ │ │ │ 19283: 00c82260 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19284: 00d931e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19285: 003e5e58 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19286: 005b333c 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19287: 00d99c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 19288: 0072462c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 19288: 0072477c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19289: 00d9ffd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19290: 0041a830 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19291: 00d84608 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19292: 00633fcc 656 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_h │ │ │ │ 19293: 00d8e844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ 19294: 00ce7058 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_b │ │ │ │ - 19295: 0095398c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19295: 00953adc 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19296: 00ce6ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_d │ │ │ │ 19297: 00c80f18 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19298: 00d9ee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19299: 00b98b74 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19299: 00b98cc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19300: 00dc812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19301: 00dc6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19302: 00d93464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 19303: 00740358 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 19303: 007404a8 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 19304: 00ce6fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_h │ │ │ │ 19305: 00d9b384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 19306: 00dc7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 19307: 009686cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 19308: 0076bf80 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 19307: 0096881c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19308: 0076c0d0 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19309: 00d9f9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19310: 00d9de5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19311: 00d9f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_READ_EVENT │ │ │ │ 19312: 00d978a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19313: 009cdb94 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19314: 00851168 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19313: 009cdce4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19314: 008512b8 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19315: 00ceb4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_b │ │ │ │ 19316: 00dc80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 19317: 00765aa8 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 19317: 00765bf8 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19318: 00ceb360 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_d │ │ │ │ 19319: 00dc7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19320: 0063425c 648 FUNC GLOBAL DEFAULT 12 helper_vmfge_vf_w │ │ │ │ 19321: 00d9a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19322: 00dc7e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 19323: 007813f0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 19323: 00781540 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19324: 00ceb468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_h │ │ │ │ 19325: 00d998ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19326: 00d9dcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19327: 00dc762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 19328: 00968eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19328: 00969004 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19329: 00dc7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19330: 00d9fbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19331: 00d8c730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19332: 00ce6f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vv_w │ │ │ │ 19333: 00d99b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19334: 00d95fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19335: 00d93334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 19336: 00d8bbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 19337: 006f6314 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 19337: 006f6464 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19338: 00304268 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19339: 0056b9e0 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19340: 0058c028 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19341: 00389250 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19342: 00dc660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19343: 00cf57dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_d │ │ │ │ 19344: 00d04d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes64ks2 │ │ │ │ 19345: 0059ec94 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19346: 009cc414 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19346: 009cc564 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19347: 00d9eac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19348: 00dc7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19349: 0092449c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19350: 009aa5dc 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19349: 009245ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19350: 009aa72c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19351: 00cf58e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_h │ │ │ │ 19352: 00ceb3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredxor_vs_w │ │ │ │ 19353: 00d9decc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19354: 008089c8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 19355: 00740148 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 19354: 00808b18 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19355: 00740298 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 19356: 00dc6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19357: 00dc7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19358: 00d8c7c0 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 19359: 00d843d0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19360: 005eb1fc 124 FUNC GLOBAL DEFAULT 12 helper_fcvt_bf16_s │ │ │ │ 19361: 00c80ae0 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19362: 00d9b434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19363: 00ce5cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei32_32_v │ │ │ │ 19364: 0050ec50 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19365: 003aad2c 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19366: 00d96ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19367: 00d986bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 19368: 00780e40 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 19369: 006b8e54 348 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ - 19370: 00722920 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 19368: 00780f90 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 19369: 006b8fa4 348 FUNC GLOBAL DEFAULT 12 riscv_aplic_add_child │ │ │ │ + 19370: 00722a70 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19371: 00d990f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19372: 00916924 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19372: 00916a74 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19373: 0061f320 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_b │ │ │ │ 19374: 00cf5860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmacc_vv_w │ │ │ │ 19375: 00dc6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19376: 007f2a00 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19377: 008f0524 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19376: 007f2b50 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19377: 008f0674 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19378: 002b54a0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19379: 008dc008 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19379: 008dc158 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19380: 00588244 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19381: 0061f380 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_h │ │ │ │ 19382: 00603f74 804 FUNC GLOBAL DEFAULT 12 helper_vl1re64_v │ │ │ │ - 19383: 007808f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 19383: 00780a48 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19384: 00d98b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19385: 00dc7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19386: 0096cc64 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19386: 0096cdb4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19387: 00581c50 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19388: 00cfa7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_b │ │ │ │ 19389: 00d00ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_hu │ │ │ │ 19390: 00d9a65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19391: 00dc6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19392: 0027ea50 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19393: 00dc806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19394: 00da2118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19395: 00dc6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 19396: 009c76e0 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19396: 009c7830 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19397: 00d8ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 19398: 00747dac 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 19398: 00747efc 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19399: 00cfa744 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_h │ │ │ │ 19400: 00dc6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19401: 00d8f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19402: 0061f3e0 96 FUNC GLOBAL DEFAULT 12 helper_vnclipu_wx_w │ │ │ │ 19403: 00d9f4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19404: 00383110 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19405: 0056f4d0 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19406: 00d9eaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19407: 009c6a18 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19407: 009c6b68 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19408: 004910ac 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19409: 00d8dd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19410: 00d9ed20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19411: 00d9a6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19412: 009cf4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19412: 009cf614 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19413: 00d956b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19414: 00d94a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19415: 00da01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 19416: 00735730 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19417: 00937f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19416: 00735880 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 19417: 009380c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19418: 002a9e30 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19419: 005232f0 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19420: 00dc7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19421: 00d96b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19422: 006a07b4 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ - 19423: 009972a8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19424: 00818068 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19422: 006a0904 68 FUNC GLOBAL DEFAULT 12 helper_aes32dsi │ │ │ │ + 19423: 009973f8 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19424: 008181b8 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ 19425: 00cfa6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsrl_wx_w │ │ │ │ - 19426: 009ae040 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19426: 009ae190 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19427: 00d944a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19428: 00dc615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19429: 00514440 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19430: 0093ef00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19430: 0093f050 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19431: 00512c98 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19432: 003e20e8 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19433: 00d981d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 19434: 00d9de6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19435: 0099cc7c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19435: 0099cdcc 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19436: 00dc78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19437: 00331c9c 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19438: 002bb18c 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19439: 0096d7f4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19440: 00b98b2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 19441: 00735818 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 19439: 0096d944 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19440: 00b98c7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19441: 00735968 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 19442: 00dc6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19443: 00d8d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19444: 00d8da74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 19445: 0079abc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19446: 00924160 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19447: 008ca430 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19448: 0094e048 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19445: 0079ad14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 19446: 009242b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19447: 008ca580 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19448: 0094e198 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19449: 00d8a068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19450: 00d8cb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19451: 00d9b204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19452: 00dc8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19453: 0054f760 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19454: 00d93824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19455: 00618de0 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_b │ │ │ │ 19456: 00d9e72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19457: 00307eac 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ 19458: 00618f00 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_d │ │ │ │ - 19459: 009a0ec8 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19459: 009a1018 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19460: 00dc7d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19461: 00d8b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19462: 00c81f5c 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19463: 00517650 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19464: 0064105c 244 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_b │ │ │ │ 19465: 00618e40 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_h │ │ │ │ 19466: 0033fe60 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19467: 0064134c 264 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_d │ │ │ │ 19468: 00d944c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 19469: 00717aa8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19470: 007f3630 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19469: 00717bf8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 19470: 007f3780 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19471: 00dc6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19472: 00dc7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19473: 00641150 260 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_h │ │ │ │ 19474: 00d8fe0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19475: 00d91b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19476: 00d96de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19477: 00572550 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19478: 00290ca4 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19479: 00d9ec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19480: 00ceeb94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_b │ │ │ │ 19481: 00dc742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19482: 00ceea08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_d │ │ │ │ - 19483: 009936bc 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19483: 0099380c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19484: 00618ea0 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vv_w │ │ │ │ - 19485: 0073a384 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 19485: 0073a4d4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19486: 0051d790 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19487: 00ceeb10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_h │ │ │ │ 19488: 00d93614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19489: 008c3f88 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19489: 008c40d8 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19490: 00545094 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19491: 00641254 248 FUNC GLOBAL DEFAULT 12 helper_vcompress_vm_w │ │ │ │ 19492: 00dc6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19493: 00dc661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19494: 00d8be00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19495: 00d8ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19496: 00bcf188 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19497: 00d983e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 19498: 00d9de0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19499: 00d8f7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19500: 00d9bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19501: 00868248 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19501: 00868398 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19502: 00d91114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19503: 00dc7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 19504: 0071bb6c 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 19504: 0071bcbc 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19505: 00586f00 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19506: 008d2c18 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19507: 00838dfc 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19506: 008d2d68 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19507: 00838f4c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19508: 00333210 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19509: 00c7ad18 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ 19510: 00ceea8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsleu_vx_w │ │ │ │ - 19511: 0097a73c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19512: 009a5c00 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19511: 0097a88c 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19512: 009a5d50 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19513: 005d485c 496 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmcycle_write │ │ │ │ 19514: 00463480 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19515: 0093f464 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19515: 0093f5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19516: 00d84824 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19517: 00d8e4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19518: 0025d394 44 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19519: 00dc79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19520: 00c81c1c 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19521: 00dc6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19522: 00d8e2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 19523: 007015fc 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 19523: 0070174c 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19524: 00d94a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19525: 008ca880 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19525: 008ca9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19526: 00d8f880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 19527: 00765a94 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 19527: 00765be4 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19528: 00514610 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19529: 00d959b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19530: 00998ffc 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19530: 0099914c 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19531: 00d99c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19532: 00c6b06c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19533: 00dc75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19534: 00d9ea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19535: 00d91324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19536: 0074d85c 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 19537: 007810e8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19538: 009a1338 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19539: 0090307c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19536: 0074d9ac 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19537: 00781238 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 19538: 009a1488 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19539: 009031cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19540: 00d9a06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19541: 00508cd0 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19542: 00d95800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19543: 00dc6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19544: 00d8e474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ 19545: 00cf5338 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_d │ │ │ │ - 19546: 00913ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19546: 00913df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19547: 00dc6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19548: 00dc67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19549: 00dc7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19550: 00cf5440 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_h │ │ │ │ 19551: 00dc6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19552: 008cbdb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19552: 008cbf04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19553: 00d9b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19554: 0061be40 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_b │ │ │ │ 19555: 00d8aad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19556: 00dc69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19557: 00293830 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19558: 00dc6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19559: 00d94004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19560: 0061bea0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_h │ │ │ │ 19561: 005aded8 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19562: 00dc7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19563: 009c81f0 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19563: 009c8340 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19564: 002f5994 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19565: 00c819cc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19566: 00824424 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19566: 00824574 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19567: 00d8a108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19568: 00d9f220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19569: 00cf53bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmadd_vv_w │ │ │ │ - 19570: 008c3da0 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19570: 008c3ef0 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19571: 00515aa4 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19572: 008aa728 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19573: 009d5f88 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19572: 008aa878 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19573: 009d60d8 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19574: 00d997cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19575: 007d2b04 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19576: 0077fe3c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19575: 007d2c54 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19576: 0077ff8c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19577: 00290e18 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19578: 00814b24 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19578: 00814c74 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19579: 0061bf00 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccsu_vx_w │ │ │ │ 19580: 00d8f050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19581: 0056a49c 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19582: 00d844d8 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19583: 005fb524 108 FUNC GLOBAL DEFAULT 12 helper_vse8_v_mask │ │ │ │ 19584: 006417b0 416 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_d │ │ │ │ - 19585: 006b6f70 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ + 19585: 006b70c0 952 FUNC GLOBAL DEFAULT 12 riscv_aclint_mtimer_create │ │ │ │ 19586: 00d95920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19587: 00862f98 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19587: 008630e8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19588: 00d91a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19589: 00962250 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19589: 009623a0 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19590: 0032ab34 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19591: 00d97fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19592: 00dc6016 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19593: 006414c0 384 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_h │ │ │ │ 19594: 00dc66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19595: 0078c180 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19596: 009b9f04 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19597: 0073ee3c 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19595: 0078c2d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19596: 009ba054 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19597: 0073ef8c 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19598: 00d0516c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i128 │ │ │ │ - 19599: 0078a1f8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19599: 0078a348 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19600: 006151b4 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_b │ │ │ │ 19601: 00da143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19602: 00dc7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19603: 0071f27c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19603: 0071f3cc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19604: 00615908 592 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_d │ │ │ │ 19605: 00d9ce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19606: 00dc85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19607: 009c6830 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19607: 009c6980 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19608: 00dc6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19609: 00615428 628 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_h │ │ │ │ - 19610: 00741078 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19610: 007411c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19611: 00d98dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 19612: 00d91ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19613: 0049369c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19614: 00da1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19615: 00dc6022 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19616: 00d8c620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19617: 00d99ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ @@ -19623,1036 +19623,1036 @@ │ │ │ │ 19619: 00c80f7c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19620: 00d95bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19621: 00641640 368 FUNC GLOBAL DEFAULT 12 helper_vzext_vf2_w │ │ │ │ 19622: 002a86dc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19623: 00d9ef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19624: 00dc77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 19625: 003e26f0 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19626: 0095a740 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19626: 0095a890 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19627: 00d92268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19628: 005a8558 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19629: 00b83830 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19630: 007476ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19631: 00b0ad00 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19629: 00b83980 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19630: 0074783c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19631: 00b0ae50 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19632: 0061569c 620 FUNC GLOBAL DEFAULT 12 helper_vmslt_vx_w │ │ │ │ 19633: 00dc6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19634: 007e4694 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19635: 008cb17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19634: 007e47e4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19635: 008cb2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19636: 00d8fe3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19637: 0033161c 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19638: 00b0acfc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19638: 00b0ae4c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19639: 00dc6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19640: 00d9c898 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19641: 0090daac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19641: 0090dbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19642: 003f4d00 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19643: 00dc758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19644: 008271c0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19644: 00827310 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19645: 00dc85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19646: 005dc448 52 FUNC GLOBAL DEFAULT 12 riscv_cpu_default_priority │ │ │ │ 19647: 0056f5ec 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19648: 008e9db8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19649: 009a19e0 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19648: 008e9f08 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19649: 009a1b30 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19650: 00d939d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19651: 00dc7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19652: 009d46bc 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19652: 009d480c 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19653: 002f59a0 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19654: 0093fa50 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19654: 0093fba0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19655: 005b0af0 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19656: 00d9c748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ - 19657: 006a1ca4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ + 19657: 006a1df4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_b │ │ │ │ 19658: 00dbd913 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19659: 00da1af4 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19660: 00b0abb0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19660: 00b0ad00 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19661: 00cf30ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_b │ │ │ │ - 19662: 006a1dc4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ + 19662: 006a1f14 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_d │ │ │ │ 19663: 0056b868 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19664: 00dc7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19665: 00d8da44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19666: 00cf2f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_d │ │ │ │ - 19667: 0073eb74 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19667: 0073ecc4 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19668: 0055e67c 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ - 19669: 006a1d04 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ + 19669: 006a1e54 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_h │ │ │ │ 19670: 00dc703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19671: 006e5c10 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19671: 006e5d60 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19672: 00cf3028 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_h │ │ │ │ - 19673: 009a3b40 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19674: 00923edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19673: 009a3c90 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19674: 0092402c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19675: 002b4d6c 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19676: 00da20d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19677: 007473a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19677: 007474f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19678: 00dc80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19679: 008a8cf8 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19679: 008a8e48 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19680: 003a47dc 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19681: 00d9c598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19682: 00d8f3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19683: 006a1d64 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ - 19684: 009d3a28 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19683: 006a1eb4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vv_w │ │ │ │ + 19684: 009d3b78 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19685: 00da1f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19686: 00dc7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19687: 008c9e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19687: 008c9f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19688: 00cf2fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vv_w │ │ │ │ - 19689: 00989224 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19690: 007409b0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19691: 0070657c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19689: 00989374 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19690: 00740b00 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19691: 007066cc 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ 19692: 00d961a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_PRI_EVENT │ │ │ │ - 19693: 008ff870 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19693: 008ff9c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19694: 00dc834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19695: 00da1980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19696: 003a4614 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19697: 008fab48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19698: 00721e88 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19697: 008fac98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19698: 00721fd8 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19699: 00d8a9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19700: 0055d83c 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19701: 00dc6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19702: 009b0b88 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19703: 009616a4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19702: 009b0cd8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19703: 009617f4 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19704: 00c7c6f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19705: 00926ff4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19706: 00960a58 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19707: 008b0028 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19705: 00927144 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19706: 00960ba8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19707: 008b0178 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19708: 00cfb218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_b │ │ │ │ 19709: 00cfb08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_d │ │ │ │ 19710: 00d8e864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19711: 00d9f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_TRAP_EVENT │ │ │ │ 19712: 00cf496c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_b │ │ │ │ - 19713: 0081467c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19713: 008147cc 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19714: 00dc7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19715: 00908bb4 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19715: 00908d04 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19716: 00dc604f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19717: 002ac504 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19718: 00cfb194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_h │ │ │ │ 19719: 00dc89a8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19720: 0032d6bc 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19721: 00765b3c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19721: 00765c8c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19722: 00cf48e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_h │ │ │ │ 19723: 00da0cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19724: 00dc737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19725: 008faa90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19725: 008fabe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19726: 00dc7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19727: 00784e00 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19727: 00784f50 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19728: 00d93524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19729: 00758c24 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19729: 00758d74 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19730: 00d03ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_d │ │ │ │ 19731: 00dc7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19732: 00dc779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19733: 00840e80 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19733: 00840fd0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19734: 00dc78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19735: 00dc8406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19736: 00d03f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_h │ │ │ │ - 19737: 007bd380 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19737: 007bd4d0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19738: 005b61b0 408 FUNC GLOBAL DEFAULT 12 riscv_cpu_write_elf32_note │ │ │ │ - 19739: 00741270 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19739: 007413c0 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ 19740: 00cfb110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssub_vx_w │ │ │ │ - 19741: 009443b0 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19741: 00944500 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19742: 00d9f6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19743: 008f22e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19743: 008f2434 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19744: 00d952c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19745: 00dc7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19746: 002933fc 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19747: 002f62d0 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19748: 00dc6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19749: 00cf4864 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wv_w │ │ │ │ 19750: 00d8e484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19751: 007a28b0 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19751: 007a2a00 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19752: 00d92778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19753: 00dc6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19754: 00dc773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 19755: 00d97160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19756: 004959b0 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19757: 0078a6e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19757: 0078a838 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19758: 00dc787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19759: 00d03a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_fleq_s │ │ │ │ 19760: 00d8a1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19761: 008ca9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19761: 008cab40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19762: 00dc6536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19763: 0093608c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19763: 009361dc 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19764: 0058c7ec 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19765: 00dc6062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19766: 0099e188 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19766: 0099e2d8 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19767: 00dc8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19768: 00d96c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19769: 00dc60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19770: 0092f000 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19770: 0092f150 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19771: 00d9fba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19772: 00d9fc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19773: 007bc8e4 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19773: 007bca34 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19774: 002b7b2c 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19775: 008ba71c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19776: 00959df8 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 19777: 0078b37c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19775: 008ba86c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19776: 00959f48 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19777: 0078b4cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19778: 00d9b814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19779: 00d93c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19780: 007dd320 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19781: 009245b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19780: 007dd470 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19781: 00924700 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19782: 00dc65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19783: 00c817d8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19784: 0095c384 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19784: 0095c4d4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19785: 005a4d14 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19786: 00d95070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19787: 00d969f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19788: 009430e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19789: 00997018 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19790: 00905e50 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19788: 00943238 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19789: 00997168 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19790: 00905fa0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19791: 00dc753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19792: 00d98364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 19793: 007053c4 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19793: 00705514 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19794: 00dc6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19795: 00621e34 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_h │ │ │ │ - 19796: 008c97f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19797: 0075e300 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19796: 008c9948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19797: 0075e450 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19798: 00dc826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19799: 00da2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19800: 005dd86c 2156 FUNC GLOBAL DEFAULT 12 riscv_cpu_tlb_fill │ │ │ │ 19801: 00d924a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19802: 00dc6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19803: 005b6920 824 FUNC GLOBAL DEFAULT 12 pmpcfg_csr_write │ │ │ │ 19804: 00c8088c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19805: 009d5eac 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19805: 009d5ffc 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19806: 005dbe54 352 FUNC GLOBAL DEFAULT 12 riscv_pm_get_pmm │ │ │ │ 19807: 00dc68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19808: 00dc6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19809: 00298b40 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19810: 00d9f690 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19811: 00d94984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19812: 00754550 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19812: 007546a0 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19813: 00516120 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19814: 006ee05c 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19815: 0086b704 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19814: 006ee1ac 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19815: 0086b854 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19816: 00dc8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19817: 007220e8 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19817: 00722238 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19818: 00d99e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19819: 00d9f54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ 19820: 00621fdc 452 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wf_w │ │ │ │ - 19821: 007a90d0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 19822: 0085a5a0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19821: 007a9220 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19822: 0085a6f0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19823: 00385500 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19824: 00978748 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19824: 00978898 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19825: 002a21e8 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19826: 00938880 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19826: 009389d0 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19827: 00d9aa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19828: 008d732c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19828: 008d747c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19829: 00dc75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19830: 0082bcd0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19830: 0082be20 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19831: 00dc7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19832: 00d8dfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19833: 00955834 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19834: 00966678 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19835: 0084f288 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19833: 00955984 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19834: 009667c8 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19835: 0084f3d8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19836: 00dc6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19837: 00d96800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19838: 008ba868 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19839: 00736070 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19838: 008ba9b8 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19839: 007361c0 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19840: 00d95c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ 19841: 00d96008 96 OBJECT GLOBAL DEFAULT 24 hw_riscv_trace_events │ │ │ │ - 19842: 0096d3ac 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19842: 0096d4fc 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19843: 00d9ce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19844: 00da2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19845: 0058e9f0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19846: 00d9d65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19847: 008ccf2c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19848: 0094d4cc 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19847: 008cd07c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19848: 0094d61c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19849: 00d982d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ 19850: 00dc63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19851: 007b8924 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19852: 009aef94 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19851: 007b8a74 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19852: 009af0e4 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19853: 00d8df44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19854: 00dc76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19855: 00dc66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19856: 00d96d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19857: 0070d658 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19858: 00908988 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19857: 0070d7a8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19858: 00908ad8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19859: 00d9b604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19860: 00d9f52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19861: 00952978 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19861: 00952ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19862: 00d8e784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19863: 00268494 120 FUNC GLOBAL DEFAULT 12 decode_xventanacondops │ │ │ │ 19864: 00dc6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19865: 00586c80 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19866: 008dd83c 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19867: 009a7fd4 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19866: 008dd98c 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19867: 009a8124 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19868: 00dc80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19869: 006e609c 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19870: 009b3d9c 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19869: 006e61ec 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19870: 009b3eec 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19871: 00ce19b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_h │ │ │ │ 19872: 0063497c 288 FUNC GLOBAL DEFAULT 12 fclass_d │ │ │ │ 19873: 0055e424 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19874: 00dc64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19875: 00d91c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19876: 00d9d33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19877: 0063473c 296 FUNC GLOBAL DEFAULT 12 fclass_h │ │ │ │ - 19878: 009506d0 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19878: 00950820 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19879: 00dc7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 19880: 003e2bb4 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19881: 00dc68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19882: 009782b8 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19882: 00978408 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19883: 00d98f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19884: 00561cb4 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19885: 00dc759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19886: 00907ce4 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19886: 00907e34 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19887: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19888: 0052fa8c 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19889: 00d95890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19890: 00d8b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19891: 002b61a8 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19892: 00827328 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19892: 00827478 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19893: 00d9ff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19894: 002bc4ac 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19895: 00d8a378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19896: 00d8e6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19897: 00ce1934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_f_w_w │ │ │ │ 19898: 00634864 280 FUNC GLOBAL DEFAULT 12 fclass_s │ │ │ │ 19899: 00dc6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19900: 00d9e28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19901: 00d9af84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19902: 00dc6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19903: 0029ae78 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19904: 00d95700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19905: 0098dd24 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19906: 0095ef44 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19907: 00706c58 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19908: 009d5a64 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19905: 0098de74 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19906: 0095f094 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19907: 00706da8 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19908: 009d5bb4 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19909: 00dc5ffb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 19910: 006e6bac 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19910: 006e6cfc 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19911: 00d9af34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19912: 00da15e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19913: 00da0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19914: 00dc6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19915: 008140a0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19916: 008cb00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19915: 008141f0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19916: 008cb15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19917: 00d944e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19918: 005af6fc 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19919: 0055d668 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19920: 008ff3b0 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19921: 0073a2e4 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19920: 008ff500 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19921: 0073a434 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19922: 00d93c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19923: 00587fd0 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19924: 00591b78 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19925: 0075bb70 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19926: 0079a8c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19927: 009a5174 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19928: 00986428 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19929: 00800c3c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19930: 0079812c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19931: 009642dc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19925: 0075bcc0 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19926: 0079aa14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19927: 009a52c4 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19928: 00986578 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19929: 00800d8c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19930: 0079827c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19931: 0096442c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19932: 00d8b6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19933: 00d8c92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19934: 00d939c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19935: 002ab4e8 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19936: 008ca2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19936: 008ca410 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19937: 00d96f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19938: 008ff8e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19939: 006e6028 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19938: 008ffa30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19939: 006e6178 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19940: 0032b18c 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19941: 0096bd78 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19941: 0096bec8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19942: 003a4720 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19943: 00d9d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19944: 005ab5e4 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19945: 00dc7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19946: 00d9ab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19947: 002ac7a0 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19948: 00d926e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19949: 007f9bf0 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19949: 007f9d40 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19950: 004ceacc 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19951: 003a4570 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19952: 004ef200 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19953: 00d952f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19954: 00d90a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19955: 00d03300 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_d │ │ │ │ 19956: 00d8a950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19957: 00dc6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19958: 00dc67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19959: 00953af4 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19959: 00953c44 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19960: 00d01938 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_h │ │ │ │ - 19961: 0090f6e8 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19962: 0074d108 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 19963: 0093ade4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19961: 0090f838 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19962: 0074d258 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19963: 0093af34 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19964: 00445f3c 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19965: 008da160 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19965: 008da2b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19966: 00d030f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fmaxm_s │ │ │ │ - 19967: 00776efc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19967: 0077704c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19968: 002ec688 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19969: 00dc7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19970: 0054c218 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19971: 00808930 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19971: 00808a80 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19972: 00dc7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19973: 00ce4ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vec_rsubs8 │ │ │ │ 19974: 00cdfc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32_v │ │ │ │ 19975: 003a3654 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19976: 00dc7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19977: 002a4fc8 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19978: 005a97d4 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19979: 00dc6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19980: 00da405c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19981: 00d977f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19982: 0029cd54 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19983: 009a1490 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19983: 009a15e0 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19984: 00dc8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19985: 00d94254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19986: 0077cd1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19986: 0077ce6c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19987: 00d90dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19988: 0077cd5c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19989: 00961568 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19988: 0077ceac 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19989: 009616b8 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19990: 00dc7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19991: 0077cda4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19992: 0077cf0c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19993: 0077cf64 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19991: 0077cef4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19992: 0077d05c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19993: 0077d0b4 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19994: 00d9a97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19995: 00d9dffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 19996: 0077cfc4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 19997: 00748568 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19996: 0077d114 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 19997: 007486b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19998: 00dc805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 19999: 00d9d8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 20000: 00706c38 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 20000: 00706d88 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20001: 00dc7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20002: 007bdbf8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20002: 007bdd48 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20003: 00d9a9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20004: 00dc724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20005: 00d9de8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20006: 00d97800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20007: 0095e750 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20007: 0095e8a0 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 20008: 00dc688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20009: 002f8d88 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20010: 0090bafc 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20010: 0090bc4c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20011: 00d91a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20012: 00dc84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20013: 0073a390 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 20013: 0073a4e0 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20014: 00d991c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20015: 008aa934 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 20016: 00727124 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 20015: 008aaa84 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20016: 00727274 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20017: 00dc6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20018: 00910420 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20019: 007e7c18 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20018: 00910570 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20019: 007e7d68 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20020: 00d97750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20021: 00d906e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20022: 00642bb4 64 FUNC GLOBAL DEFAULT 12 helper_clmulr │ │ │ │ 20023: 00d9a64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20024: 0093c1f8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20024: 0093c348 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20025: 00d94904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20026: 00d9e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20027: 00554090 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20028: 00dc83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20029: 0033fd60 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20030: 00d8d128 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20031: 0094e194 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20032: 007ab6a8 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20031: 0094e2e4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20032: 007ab7f8 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20033: 00d98254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 20034: 00d9b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20035: 0055e49c 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20036: 0094f254 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 20037: 00817fa4 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20036: 0094f3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20037: 008180f4 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20038: 00d9e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20039: 00d94484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20040: 00c81584 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20041: 004fe290 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 20042: 007780f8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 20042: 00778248 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20043: 005b642c 12 FUNC GLOBAL DEFAULT 12 pmp_get_num_rules │ │ │ │ 20044: 00dc6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20045: 00d958d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20046: 00d97890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20047: 009c7908 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20048: 006d8698 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20047: 009c7a58 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20048: 006d87e8 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20049: 00dc60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 20050: 0071d898 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 20050: 0071d9e8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20051: 00dc6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20052: 005d8d34 136 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_trap_name │ │ │ │ - 20053: 0079264c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 20053: 0079279c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20054: 00dc6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20055: 005a37a0 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20056: 0055bf2c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20057: 0042eaa0 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20058: 0055d8cc 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20059: 0093e9f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20059: 0093eb48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20060: 00dc6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20061: 00638260 388 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_h │ │ │ │ 20062: 00dc6027 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20063: 00dc77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20064: 00dc685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20065: 007bc878 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20066: 007d7da0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20067: 009624f8 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 20068: 007e7968 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20065: 007bc9c8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20066: 007d7ef0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20067: 00962648 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20068: 007e7ab8 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20069: 00d90604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 20070: 00746180 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20071: 0074d1e8 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20070: 007462d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 20071: 0074d338 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ 20072: 005e71c0 192 FUNC GLOBAL DEFAULT 12 riscv_pmu_read_ctr │ │ │ │ - 20073: 00986638 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20073: 00986788 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20074: 00dc8ae9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20075: 002d02c0 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20076: 00da1970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20077: 00d8c038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20078: 00d00b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hlv_wu │ │ │ │ 20079: 006383e4 376 FUNC GLOBAL DEFAULT 12 helper_vfncvt_f_xu_w_w │ │ │ │ 20080: 00d9e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20081: 00d8cb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20082: 009137f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20082: 00913948 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20083: 00dc7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20084: 008270b8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 20085: 00740088 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 20084: 00827208 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20085: 007401d8 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 20086: 00dc6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20087: 008f46c0 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20087: 008f4810 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20088: 005ea164 64 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_d │ │ │ │ 20089: 00300bd8 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20090: 00999ce4 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20091: 0098c8a4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20090: 00999e34 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20091: 0098c9f4 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20092: 00dc798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20093: 00d92738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20094: 005eae78 108 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_h │ │ │ │ - 20095: 00747898 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 20095: 007479e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20096: 00dc723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20097: 00dc6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20098: 0058e278 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20099: 00dc781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 20100: 00544e48 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20101: 007bdbf0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20102: 007ce980 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20101: 007bdd40 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20102: 007cead0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20103: 00d9da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 20104: 00745e8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 20104: 00745fdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20105: 0046a060 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20106: 005e9a7c 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_lu_s │ │ │ │ 20107: 00d9b174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20108: 00d99014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20109: 00da20f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20110: 00d9f4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20111: 009af194 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20112: 00751018 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20111: 009af2e4 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20112: 00751168 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20113: 00d9c09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20114: 002b4ca4 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20115: 00d8a1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20116: 00dc8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 20117: 00826e10 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20117: 00826f60 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20118: 00dc7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20119: 00dc79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20120: 0059af20 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20121: 0061ddc0 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_b │ │ │ │ - 20122: 007060a8 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 20123: 00943e00 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20122: 007061f8 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 20123: 00943f50 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20124: 0061dee0 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_d │ │ │ │ 20125: 00d98a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20126: 00dc6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20127: 00dc6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20128: 00dc8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 20129: 0078028c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 20129: 007803dc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20130: 00d8b56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20131: 005bc7a4 156 FUNC GLOBAL DEFAULT 12 riscv_socket_hart_count │ │ │ │ 20132: 00564bf4 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20133: 0061de20 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_h │ │ │ │ 20134: 00dc6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20135: 00dc6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20136: 008cabbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20136: 008cad0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20137: 00294ac8 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20138: 00812cb0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20138: 00812e00 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20139: 00dc7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20140: 00dc7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20141: 00d93634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20142: 00dc679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20143: 00d9aa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20144: 00dc6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20145: 00d9dddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20146: 009841b4 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 20147: 00716008 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 20146: 00984304 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20147: 00716158 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20148: 005182c4 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20149: 0093319c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20149: 009332ec 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20150: 00dc7e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20151: 00dc7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20152: 00dc79ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20153: 007de5a0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20153: 007de6f0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20154: 00da2598 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20155: 00dc7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20156: 00d97eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20157: 00d8e544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20158: 00304f20 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ 20159: 0061de80 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vv_w │ │ │ │ - 20160: 0088b370 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20161: 0091f39c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20160: 0088b4c0 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20161: 0091f4ec 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20162: 004efd48 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20163: 00944244 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20163: 00944394 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20164: 00d9f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20165: 00d9dbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20166: 00933610 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20167: 0074f0c4 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20166: 00933760 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20167: 0074f214 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20168: 00c7e974 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20169: 00d90c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20170: 00568b1c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20171: 00d93d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20172: 00d8fccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20173: 00dc81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 20174: 0077c884 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 20174: 0077c9d4 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20175: 00d8ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20176: 009d39a4 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20176: 009d3af4 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20177: 00d979d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20178: 00d8e324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20179: 00d95cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 20180: 00721934 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 20180: 00721a84 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20181: 00dc7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20182: 00dc72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 20183: 00d98334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 20184: 00d9b7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20185: 00dc7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20186: 00968f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 20187: 00782dec 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 20186: 009690bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20187: 00782f3c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20188: 00d8a428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20189: 00dc80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20190: 0081246c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 20191: 009b1f68 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20190: 008125bc 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20191: 009b20b8 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20192: 00dc6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20193: 0029d254 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20194: 00d96930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20195: 00dc6055 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20196: 007d7ed0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20196: 007d8020 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20197: 00c6c0dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20198: 003e65c0 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20199: 00dc6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20200: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20201: 009a9830 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 20202: 00740be0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 20203: 00722d9c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 20201: 009a9980 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20202: 00740d30 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 20203: 00722eec 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ 20204: 005da7b0 432 FUNC GLOBAL DEFAULT 12 riscv_add_satp_mode_properties │ │ │ │ - 20205: 009285f8 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20205: 00928748 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20206: 0025ef28 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 20207: 0071b728 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 20207: 0071b878 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20208: 00dc62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20209: 00d94b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20210: 003a8bb0 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20211: 00d951b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20212: 0037ae10 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 20213: 006f6520 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 20213: 006f6670 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20214: 00d94884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20215: 0091b408 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20215: 0091b558 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20216: 00da19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20217: 0083ac44 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20217: 0083ad94 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20218: 00d9fcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20219: 00d925d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20220: 00c87ce8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20221: 0032d4b0 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20222: 00dc8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20223: 002ad30c 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20224: 0093c2ec 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20224: 0093c43c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20225: 00da1820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20226: 008e548c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20226: 008e55dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20227: 00dc69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20228: 0025c034 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20229: 00372724 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20230: 00dc600a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20231: 00dc6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20232: 00dc6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 20233: 00c81138 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 20234: 00dc8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 20235: 00dc6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 20236: 00d8a910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 20237: 002932e4 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 20238: 00dc7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 20239: 00d8e2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20240: 005d2744 412 FUNC GLOBAL DEFAULT 12 riscv_iommu_reset │ │ │ │ - 20241: 00715bf4 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 20241: 00715d44 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20242: 00d97090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20243: 00da0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20244: 00cf89e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_b │ │ │ │ 20245: 002abbac 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20246: 00dc8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20247: 008609e8 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20247: 00860b38 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20248: 002bcdcc 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20249: 00dc6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 20250: 009894e4 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20250: 00989634 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20251: 00dc8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20252: 00dc73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20253: 009a1504 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20254: 0094fcf0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20253: 009a1654 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20254: 0094fe40 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20255: 00cf895c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_h │ │ │ │ 20256: 00303fd0 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20257: 003aace8 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20258: 00d90ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20259: 008fcad8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20259: 008fcc28 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20260: 00dc61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20261: 008dc668 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20261: 008dc7b8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20262: 00d8a4e8 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20263: 00dc7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20264: 008cc5f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20264: 008cc748 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20265: 00dc61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20266: 00dc6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20267: 00dc768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20268: 00dc6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20269: 002b7d24 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20270: 0084eec0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20270: 0084f010 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20271: 002c0808 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20272: 0096c7c4 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20272: 0096c914 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20273: 00d8ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20274: 002a3834 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20275: 0090d998 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20275: 0090dae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20276: 00316340 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20277: 00d930f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20278: 0054ebf4 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20279: 00dc6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20280: 00919e6c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20280: 00919fbc 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20281: 00cf88d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wv_w │ │ │ │ - 20282: 00782d4c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 20282: 00782e9c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20283: 0054e8ac 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20284: 00dc6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20285: 00d971f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20286: 007518d8 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20286: 00751a28 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20287: 00dbd90d 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20288: 00958f74 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20288: 009590c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20289: 00da0aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20290: 00294c48 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20291: 00dc695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20292: 00dc84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20293: 009bf390 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20293: 009bf4e0 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20294: 00dc627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20295: 00dc7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20296: 0090fd0c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20296: 0090fe5c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20297: 00d98024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20298: 00491e34 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 20299: 007431d0 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 20299: 00743320 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20300: 00dc6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 20301: 00ba4474 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 20301: 00ba45c4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 20302: 00d88f5c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20303: 00dc7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20304: 005b6414 24 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20305: 00302d50 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20306: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20307: 009080ec 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20307: 0090823c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20308: 00d92598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20309: 0063d870 72 FUNC GLOBAL DEFAULT 12 helper_vmsbf_m │ │ │ │ 20310: 00dc7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20311: 00584e28 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 20312: 008c03e0 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20312: 008c0530 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20313: 00dc834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20314: 00dc6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20315: 00d9a28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20316: 0094fbfc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20317: 00916a8c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20316: 0094fd4c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20317: 00916bdc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20318: 00dc68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20319: 00dc6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20320: 008f8ffc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20320: 008f914c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20321: 00dc63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20322: 0084f3b4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 20323: 00706414 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 20322: 0084f504 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20323: 00706564 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20324: 00bcefb4 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20325: 00dc82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20326: 00dc6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20327: 00d9f3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20328: 00d8d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20329: 0063d68c 236 FUNC GLOBAL DEFAULT 12 helper_vcpop_m │ │ │ │ 20330: 00d95110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 20331: 007f7430 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20331: 007f7580 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20332: 00dc7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20333: 00d958c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20334: 00d8f8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20335: 00814a8c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20335: 00814bdc 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20336: 00d9e1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 20337: 0073f9b4 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 20337: 0073fb04 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 20338: 00d9e26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20339: 005624a8 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20340: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20341: 00968a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20341: 00968bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20342: 00dc700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20343: 00dc65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20344: 00840d54 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 20345: 007062c8 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 20344: 00840ea4 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20345: 00706418 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20346: 00dc734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 20347: 007beca8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20347: 007bedf8 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20348: 00dc7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20349: 00dc6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20350: 00dc8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20351: 00dc7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20352: 00dc70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 20353: 00731520 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 20353: 00731670 520 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20354: 00d8da04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20355: 008163c4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20355: 00816514 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20356: 0027edc0 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20357: 00d95b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20358: 00821980 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 20359: 00924104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20358: 00821ad0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20359: 00924254 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20360: 00dc6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20361: 00dc6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20362: 00d971e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20363: 00dc6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20364: 00dc72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20365: 00dc6b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20366: 00d8f8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20367: 0099907c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 20368: 00937fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 20369: 007361b4 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 20367: 009991cc 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20368: 0093811c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20369: 00736304 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20370: 0038cc84 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20371: 00dc7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20372: 00980124 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20372: 00980274 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20373: 002a35d8 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20374: 00dc6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20375: 008e67dc 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20376: 006f5484 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20377: 009b6478 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20375: 008e692c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20376: 006f55d4 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20377: 009b65c8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20378: 00dc7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20379: 00dc6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20380: 0091accc 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 20381: 00746920 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 20380: 0091ae1c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20381: 00746a70 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20382: 00d9b5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20383: 00dc85e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20384: 002b3660 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20385: 00d9e77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20386: 008fa5e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20387: 00927c28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20386: 008fa734 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20387: 00927d78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20388: 00dc6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20389: 00d9a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20390: 00dc6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 20391: 00dc6078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20392: 00dc669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20393: 007b83f0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20393: 007b8540 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20394: 00dc6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 20395: 00b2c118 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 20395: 00b2c268 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 20396: 00dc851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20397: 00dc774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 20398: 00d9e5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20399: 00d9898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20400: 009bd39c 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20401: 00918a64 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20402: 00954de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20400: 009bd4ec 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20401: 00918bb4 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20402: 00954f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20403: 00c81b9c 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20404: 00912984 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20404: 00912ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20405: 00d8b160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20406: 00dc6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20407: 00961b18 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20408: 00967cb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20407: 00961c68 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20408: 00967e08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20409: 00dc8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20410: 00dc762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20411: 00da1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20412: 00d9ef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20413: 00da3931 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20414: 00d8ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20415: 00dc7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20416: 00d9f040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20417: 00da2580 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20418: 002a3854 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20419: 007aef7c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 20420: 009b3af8 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20421: 008db8a8 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20419: 007af0cc 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20420: 009b3c48 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20421: 008db9f8 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20422: 005dce7c 40 FUNC GLOBAL DEFAULT 12 riscv_cpu_set_aia_ireg_rmw_fn │ │ │ │ 20423: 00dc7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20424: 005e9ef4 24 FUNC GLOBAL DEFAULT 12 helper_fsqrt_d │ │ │ │ 20425: 00dc6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20426: 00965fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20427: 006f4bbc 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20426: 00966138 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20427: 006f4d0c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20428: 00dc63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20429: 008f9fc4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20429: 008fa114 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20430: 00dc8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_EXCEPTION_DSTATE │ │ │ │ 20431: 00d9a7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 20432: 00913460 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 20432: 009135b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 20433: 005ea85c 136 FUNC GLOBAL DEFAULT 12 helper_fsqrt_h │ │ │ │ 20434: 00dc6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20435: 0080c480 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20435: 0080c5d0 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20436: 00dc67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20437: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20438: 0058ece0 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 20439: 00744e44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 20439: 00744f94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20440: 00423ca8 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20441: 004ed158 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20442: 00d9d2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20443: 00d8f710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20444: 0099321c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20444: 0099336c 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20445: 00dc77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20446: 002b36c8 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20447: 00d9b1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20448: 00dc73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_DSTATE │ │ │ │ - 20449: 00953828 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20449: 00953978 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20450: 005e96fc 108 FUNC GLOBAL DEFAULT 12 helper_fsqrt_s │ │ │ │ - 20451: 0098210c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20451: 0098225c 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20452: 00dc7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20453: 00dc84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20454: 00d90d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20455: 00d9a2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20456: 0091073c 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20456: 0091088c 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20457: 00d94914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20458: 00d9c40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20459: 00dc60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20460: 00dc78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20461: 00d8c91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20462: 00dbd922 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 20463: 003e6288 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20464: 005af3c8 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20465: 00b0a7dc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20465: 00b0a92c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 20466: 00dc7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ - 20467: 0079cd58 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20467: 0079cea8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20468: 00d956d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20469: 005b0514 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20470: 00d9d32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 20471: 00dc6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20472: 00534d08 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20473: 00dc830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20474: 00d8b9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20475: 00d8c048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20476: 00511de0 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20477: 008f0120 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20477: 008f0270 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20478: 00d9bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20479: 00dc7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20480: 008f60b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20480: 008f6208 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20481: 00d8ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20482: 00dc7d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20483: 00dc7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20484: 00750138 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20484: 00750288 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20485: 003850a0 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 20486: 0077dc0c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 20486: 0077dd5c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20487: 00dc8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20488: 00c81648 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20489: 00d9d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20490: 0038f40c 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20491: 002f77bc 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20492: 00dc7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20493: 00d8f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20494: 007beb90 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20494: 007bece0 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20495: 00dc65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20496: 00dc67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20497: 0099e298 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20497: 0099e3e8 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20498: 00d92908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20499: 00d04a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_b │ │ │ │ - 20500: 008d061c 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20500: 008d076c 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20501: 00d051f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_d │ │ │ │ 20502: 00dc6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20503: 002a6004 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20504: 00d93154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ - 20505: 006b8e48 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ + 20505: 006b8f98 8 FUNC GLOBAL DEFAULT 12 riscv_use_emulated_aplic │ │ │ │ 20506: 004cd944 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 20507: 002b61d8 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20508: 00dc620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20509: 00d04ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_h │ │ │ │ 20510: 00dc72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20511: 00d945e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20512: 00d8ccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 20513: 006e550c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20513: 006e565c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20514: 00dc65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20515: 0032b1d4 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20516: 0050ec94 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 20517: 007653dc 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 20517: 0076552c 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20518: 00dc7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20519: 002a6b64 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20520: 007f6b20 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20520: 007f6c70 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20521: 00d8490c 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 20522: 0071a774 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 20522: 0071a8c4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20523: 00d9c4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20524: 009c0d14 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20524: 009c0e64 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20525: 00d8e5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 20526: 005dcbe8 392 FUNC GLOBAL DEFAULT 12 riscv_cpu_interrupt │ │ │ │ - 20527: 008e8dac 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20527: 008e8efc 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20528: 00d04b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_hyp_hsv_w │ │ │ │ 20529: 004e3380 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20530: 008f7c6c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20530: 008f7dbc 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20531: 005856f8 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20532: 00870868 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20532: 008709b8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20533: 00da0374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20534: 004fa4a4 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20535: 009c6f38 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20535: 009c7088 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20536: 00dc8924 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20537: 00514330 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20538: 00330ce4 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 20539: 00745450 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 20539: 007455a0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20540: 005b8f38 284 FUNC GLOBAL DEFAULT 12 riscv_cpu_debug_check_breakpoint │ │ │ │ 20541: 00d8d9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 20542: 00743ab8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 20542: 00743c08 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20543: 00dc681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20544: 0095edd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20544: 0095ef24 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20545: 005b834c 372 FUNC GLOBAL DEFAULT 12 tdata_csr_read │ │ │ │ 20546: 00dc85e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20547: 002f9388 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20548: 00473948 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20549: 00d9aa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20550: 00d9e35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20551: 00d938d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20552: 00dc72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20553: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20554: 00d8eee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20555: 002a5144 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20556: 00dc7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20557: 002b1410 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 20558: 009b4e74 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20558: 009b4fc4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20559: 002b25ec 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20560: 00dc6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20561: 0074877c 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20561: 007488cc 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20562: 005b77c0 32 FUNC GLOBAL DEFAULT 12 pmp_priv_to_page_prot │ │ │ │ 20563: 00d91134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20564: 00dc8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20565: 00d9dd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20566: 00814bd0 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20566: 00814d20 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20567: 00d959a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20568: 00da0c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20569: 00793f08 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20569: 00794058 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20570: 002acfdc 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20571: 00dc6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20572: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20573: 0074630c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20573: 0074645c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20574: 00dc7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20575: 008fec4c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20575: 008fed9c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20576: 00d91f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20577: 008e0b20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20577: 008e0c70 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20578: 00dc7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 20579: 00741a80 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20579: 00741bd0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20580: 00dc8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20581: 00c80d18 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20582: 00dc7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20583: 00d8de64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20584: 00d8f304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20585: 0039346c 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 20586: 00759bcc 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20587: 007bd244 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20588: 00930050 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20586: 00759d1c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20587: 007bd394 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20588: 009301a0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20589: 0031e628 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 20590: 00dc7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20591: 0096c884 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20591: 0096c9d4 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20592: 00d9e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20593: 00d90534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 20594: 0079a4f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20594: 0079a640 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20595: 00d8c640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20596: 00795058 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20597: 00795c44 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20596: 007951a8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20597: 00795d94 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20598: 00dc6039 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20599: 008fb970 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20600: 00867268 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20601: 00796438 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20599: 008fbac0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20600: 008673b8 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20601: 00796588 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20602: 00d9e68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20603: 003bcfc4 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20604: 00da1da4 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20605: 009cc9b8 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20605: 009ccb08 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20606: 00d95dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20607: 0085a524 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20607: 0085a674 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20608: 0049149c 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20609: 00dc7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20610: 00c703cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20611: 00da1890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20612: 00dc6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20613: 00d9efe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20614: 00474860 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20615: 00302264 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20616: 00781708 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20616: 00781858 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20617: 00417a44 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20618: 00dc7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20619: 008dd330 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20619: 008dd480 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20620: 00d8b6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20621: 00d9c6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 20622: 007a968c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20622: 007a97dc 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20623: 002a102c 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20624: 0098549c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20624: 009855ec 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20625: 00d8faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ 20626: 005d4a4c 752 FUNC GLOBAL DEFAULT 12 riscv_iommu_process_hpmevt_write │ │ │ │ - 20627: 009497b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20627: 00949908 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20628: 00d93ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20629: 00d97f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20630: 00d9d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20631: 007a2f54 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20631: 007a30a4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20632: 00d99084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20633: 005ac8ac 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20634: 005ec970 24 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20635: 00d99dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20636: 00dc81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20637: 00dc7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20638: 0033fdcc 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20639: 00538b0c 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20640: 0033e678 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20641: 0048fe04 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20642: 00628810 460 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_d │ │ │ │ 20643: 00d91f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20644: 00753384 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20645: 009be590 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20644: 007534d4 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20645: 009be6e0 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20646: 00dc8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20647: 00961c18 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20647: 00961d68 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20648: 00dc68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20649: 002c987c 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20650: 002b2928 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20651: 00dc6920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20652: 006284c8 436 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_h │ │ │ │ 20653: 0058ecc0 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20654: 00dc64c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ @@ -20661,224 +20661,224 @@ │ │ │ │ 20657: 00d9fe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20658: 004fc260 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20659: 00422d7c 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20660: 00dc6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20661: 00294dc4 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20662: 00d8f820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20663: 00dc846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20664: 009cb074 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20665: 007d341c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20664: 009cb1c4 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20665: 007d356c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20666: 00dc74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20667: 008d30d8 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20667: 008d3228 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20668: 00cff28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_b │ │ │ │ - 20669: 008c39d0 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20669: 008c3b20 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20670: 00dc8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20671: 0062867c 404 FUNC GLOBAL DEFAULT 12 helper_vfmsub_vv_w │ │ │ │ 20672: 00dc73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_FLT_DSTATE │ │ │ │ 20673: 00d8af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20674: 007b4720 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20674: 007b4870 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 20675: 00cff208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_h │ │ │ │ - 20676: 009ac818 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 20677: 00914d98 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20678: 009affc8 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20676: 009ac968 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 20677: 00914ee8 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20678: 009b0118 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20679: 00dc7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 20680: 00ce2ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_b │ │ │ │ 20681: 00d947b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20682: 007ebc88 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20682: 007ebdd8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20683: 002fe78c 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20684: 00d8b6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20685: 00ce2b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_d │ │ │ │ 20686: 00dc6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20687: 00d9c3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20688: 006d0a5c 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20688: 006d0bac 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20689: 00588704 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 20690: 0077d340 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20690: 0077d490 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20691: 0041dddc 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 20692: 00ce2c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_h │ │ │ │ - 20693: 00950de8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20694: 007e9338 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20693: 00950f38 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20694: 007e9488 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20695: 00dbd90f 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20696: 0088c078 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20696: 0088c1c8 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20697: 00c7c33c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20698: 0095d600 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20698: 0095d750 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20699: 00d8d720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20700: 00cff184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwadd_wx_w │ │ │ │ 20701: 00dc6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20702: 00da0704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 20703: 00d0369c 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_d │ │ │ │ - 20704: 007c425c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20704: 007c43ac 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20705: 002aa1d4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20706: 00dc7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20707: 00dc727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20708: 00d9b6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20709: 00dc6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20710: 00d017ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_h │ │ │ │ 20711: 00c814d4 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 20712: 00746c6c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20712: 00746dbc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20713: 00dc78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20714: 00ce2bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbrev_v_w │ │ │ │ 20715: 00c74084 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20716: 00916f68 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20716: 009170b8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20717: 003e81a4 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20718: 0075a02c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20718: 0075a17c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20719: 00ce18b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_h │ │ │ │ 20720: 0051abe4 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20721: 0029e958 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20722: 00d018b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_froundnx_s │ │ │ │ 20723: 00d921e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20724: 0053b324 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20725: 00dc8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20726: 007972fc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20726: 0079744c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20727: 00dc83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20728: 00dc7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20729: 00584ea8 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20730: 00d9aa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20731: 002adc1c 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20732: 0081cebc 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20733: 007dc2c0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20734: 007e410c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20732: 0081d00c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20733: 007dc410 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20734: 007e425c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20735: 00ce5480 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei16_32_v │ │ │ │ 20736: 00d94124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ 20737: 00cf9328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_b │ │ │ │ - 20738: 0080ae90 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20738: 0080afe0 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20739: 00ce182c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfncvt_f_x_w_w │ │ │ │ 20740: 00d8d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20741: 00d05bcc 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20742: 00754fec 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20742: 0075513c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20743: 00dc85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20744: 00469c40 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20745: 00cf92a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_h │ │ │ │ 20746: 00dc7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 20747: 00776588 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20748: 006ea418 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20749: 009a1a54 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20747: 007766d8 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20748: 006ea568 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20749: 009a1ba4 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20750: 00d8cafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20751: 002badb0 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20752: 00dc8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20753: 00d8b9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20754: 002bac4c 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20755: 00d9fbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20756: 00dc6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20757: 00dc860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20758: 00d8f740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20759: 007a43e0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20759: 007a4530 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20760: 00d9b514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20761: 008caaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20762: 0092a588 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20761: 008cabf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20762: 0092a6d8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20763: 00d9cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20764: 00d02d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_d │ │ │ │ - 20765: 00939cdc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20766: 009b7024 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20765: 00939e2c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20766: 009b7174 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20767: 00dc6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20768: 00dc662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20769: 00dc6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20770: 00d9e1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20771: 00cf9220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vv_w │ │ │ │ 20772: 00d8a3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20773: 0080b9c8 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20774: 009492e4 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20775: 0094b684 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20773: 0080bb18 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20774: 00949434 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20775: 0094b7d4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20776: 00dc6029 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20777: 00dc7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ 20778: 00d00f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_h │ │ │ │ - 20779: 008d6224 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20779: 008d6374 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20780: 00dc7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20781: 00c8119c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20782: 00d9c858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 20783: 00dc6096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20784: 00d97ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20785: 00d8cabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20786: 00d8b48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20787: 00dc8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20788: 008dfb18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20788: 008dfc68 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20789: 00dc8b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20790: 007974c8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20790: 00797618 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20791: 00dc6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20792: 00d9d97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20793: 0056f454 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20794: 00dc7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20795: 00d95710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20796: 00d8bcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20797: 006c913c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20797: 006c928c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20798: 00dc82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20799: 008f7438 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20799: 008f7588 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20800: 00dc7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ 20801: 00d0117c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fadd_s │ │ │ │ - 20802: 0090a03c 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20802: 0090a18c 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20803: 00dc6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20804: 008fbbc4 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20804: 008fbd14 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ 20805: 00cf16e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_d │ │ │ │ - 20806: 0099c598 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20806: 0099c6e8 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20807: 00564b1c 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20808: 0077e640 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20809: 00998440 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20808: 0077e790 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20809: 00998590 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ 20810: 00cf17ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_h │ │ │ │ - 20811: 008feac8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20812: 00932bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20811: 008fec18 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20812: 00932d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20813: 00d8d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20814: 00d8c7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20815: 00d845cc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20816: 00dc6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20817: 00d949e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ - 20818: 006a3084 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ + 20818: 006a31d4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_b │ │ │ │ 20819: 00dc76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ - 20820: 006a31a4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ + 20820: 006a32f4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_d │ │ │ │ 20821: 005fe4ec 616 FUNC GLOBAL DEFAULT 12 helper_vlxei8_8_v │ │ │ │ 20822: 00d96fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20823: 006a30e4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ - 20824: 0090e828 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20823: 006a3234 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_h │ │ │ │ + 20824: 0090e978 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20825: 00dc796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20826: 005224ec 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20827: 00dc6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20828: 0032abf8 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20829: 00d9eba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20830: 00dc7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20831: 00d97040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20832: 00cf1768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmerge_vfm_w │ │ │ │ 20833: 0050253c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20834: 0055e554 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20835: 008c6bd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20835: 008c6d28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20836: 00c6adb0 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20837: 00dc6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20838: 00853e14 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20839: 0099f80c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20838: 00853f64 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20839: 0099f95c 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20840: 002a1f74 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 20841: 006a3144 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ - 20842: 00765618 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20843: 00781360 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20844: 00927c44 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20841: 006a3294 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vv_w │ │ │ │ + 20842: 00765768 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20843: 007814b0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20844: 00927d94 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20845: 00dc648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20846: 00d92688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20847: 0047902c 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20848: 009a22cc 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20849: 009c9bf4 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20848: 009a241c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20849: 009c9d44 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20850: 00dc6046 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20851: 00d8c530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20852: 00d8dab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20853: 008fe7f8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20854: 0093ee48 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20855: 009690dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20856: 0095cbe4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20857: 007d84a4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20853: 008fe948 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20854: 0093ef98 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20855: 0096922c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20856: 0095cd34 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20857: 007d85f4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20858: 00da1240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 20859: 00745324 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20859: 00745474 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20860: 00d9fdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20861: 009be63c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20861: 009be78c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20862: 00304604 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20863: 003dd64c 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20864: 009244f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20864: 00924648 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20865: 00d9b574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20866: 0093beec 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20866: 0093c03c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20867: 00338064 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20868: 00d9fa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20869: 0091bb28 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20869: 0091bc78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20870: 00416838 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20871: 0061e840 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_b │ │ │ │ 20872: 0061e960 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_d │ │ │ │ - 20873: 0071a380 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20873: 0071a4d0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20874: 00d9a2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20875: 0058c1f0 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20876: 00dc7590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20877: 00d9fe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20878: 0061fc48 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_d │ │ │ │ 20879: 00438af4 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20880: 0061e8a0 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_h │ │ │ │ @@ -20889,304 +20889,304 @@ │ │ │ │ 20885: 0061f924 424 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_h │ │ │ │ 20886: 00dc85fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20887: 00dc70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20888: 00d925c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20889: 00dc837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20890: 00dc704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20891: 00dc6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20892: 00952e30 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20892: 00952f80 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20893: 00dc7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20894: 0098d0f4 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20895: 009a2170 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20894: 0098d244 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20895: 009a22c0 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20896: 00d96a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20897: 00969024 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20897: 00969174 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20898: 00d8eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20899: 0074f054 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20899: 0074f1a4 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20900: 00ce9578 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_b │ │ │ │ 20901: 00dc606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20902: 00ce93ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_d │ │ │ │ - 20903: 009a5260 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20903: 009a53b0 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20904: 00dc7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20905: 00d951d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20906: 00303170 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20907: 009c3938 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20907: 009c3a88 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20908: 00d9f78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20909: 00d99064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20910: 0061e900 96 FUNC GLOBAL DEFAULT 12 helper_vsmul_vx_w │ │ │ │ 20911: 00ce94f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_h │ │ │ │ 20912: 00ce3b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re8_v │ │ │ │ 20913: 00d98404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 20914: 0061facc 380 FUNC GLOBAL DEFAULT 12 helper_vfadd_vf_w │ │ │ │ 20915: 00d95f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20916: 005adac4 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20917: 00514940 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20918: 00969f88 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20918: 0096a0d8 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20919: 00cf79e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_b │ │ │ │ - 20920: 006d5a94 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20920: 006d5be4 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20921: 00cf7858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_d │ │ │ │ 20922: 00da07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20923: 00d8b5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20924: 00cba750 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20925: 008e7f84 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20925: 008e80d4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20926: 00d97170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20927: 00331f7c 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20928: 00cf7960 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_h │ │ │ │ 20929: 00d8bb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20930: 00dc7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20931: 00d97350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20932: 00d9a6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20933: 00329428 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 20934: 00c80ccc 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20935: 00dc8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20936: 002b4d28 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20937: 00d975a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20938: 007436cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20938: 0074381c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20939: 00d93314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20940: 00dc7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20941: 00ce9470 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vv_w │ │ │ │ 20942: 00d99bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20943: 00dc7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20944: 008faa34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20944: 008fab84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20945: 002b6054 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20946: 008cc260 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20946: 008cc3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20947: 00dc79de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20948: 00dc7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20949: 00dc77a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 20950: 00d90f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20951: 00cf78dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vv_w │ │ │ │ 20952: 00d97a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20953: 00d9e3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20954: 00c79e74 24 OBJECT GLOBAL DEFAULT 21 decoder_table │ │ │ │ 20955: 00d9fce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20956: 009b8ad0 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20956: 009b8c20 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20957: 00dc852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20958: 008e144c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20958: 008e159c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20959: 00d96ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20960: 005906d8 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20961: 00dc613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20962: 007276e8 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20963: 0096346c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20962: 00727838 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20963: 009635bc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20964: 00dc7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20965: 00dc7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20966: 00782b20 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20966: 00782c70 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20967: 00dc729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20968: 00928530 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20968: 00928680 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20969: 00d8acd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20970: 009bda60 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20970: 009bdbb0 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20971: 00dc8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20972: 00d942b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20973: 009c7de4 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20974: 00861f48 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20975: 0092352c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20973: 009c7f34 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20974: 00862098 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20975: 0092367c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20976: 00dc6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 20977: 006a071c 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ + 20977: 006a086c 68 FUNC GLOBAL DEFAULT 12 helper_aes32esi │ │ │ │ 20978: 00c81494 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20979: 00293b60 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20980: 00dc83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20981: 002970c4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20982: 00d94f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20983: 00dc8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20984: 005b305c 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20985: 00dc7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20986: 00dc69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20987: 00b2c150 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20988: 009b3ed8 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20989: 009ac294 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20990: 0094604c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20991: 008fadcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20992: 00917794 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20987: 00b2c2a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20988: 009b4028 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20989: 009ac3e4 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20990: 0094619c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20991: 008faf1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20992: 009178e4 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20993: 00da2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20994: 0093f184 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20994: 0093f2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20995: 0029ae58 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20996: 00d93f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20997: 00b2c148 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20998: 00824688 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20997: 00b2c298 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20998: 008247d8 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20999: 003e1eb4 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21000: 00d9a81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21001: 00cf4c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_b │ │ │ │ 21002: 0028a368 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21003: 00dc7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21004: 00dc72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21005: 00d976c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21006: 00919ff0 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21006: 0091a140 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21007: 00d98054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21008: 0093f014 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21009: 008d1544 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21008: 0093f164 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21009: 008d1694 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21010: 00cf4c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_h │ │ │ │ 21011: 00dc7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21012: 00d9ab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21013: 007d1d54 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21013: 007d1ea4 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21014: 002addb4 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21015: 003329cc 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21016: 00d9cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 21017: 0071a71c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 21017: 0071a86c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21018: 00dc6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21019: 00d9e6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21020: 00dc770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 21021: 00d97fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21022: 00748490 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21022: 007485e0 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21023: 0041761c 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21024: 0081a470 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21024: 0081a5c0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21025: 00dc6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21026: 0027e928 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21027: 00dc6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21028: 00d9ef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21029: 00dc71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21030: 00dc84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21031: 0092d3c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 21032: 00718d9c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 21031: 0092d514 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21032: 00718eec 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21033: 00dc6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21034: 0058eaa8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21035: 00dc5ff8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21036: 00cf4b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwredsum_vs_w │ │ │ │ 21037: 00d94694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 21038: 006cd6e8 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 21038: 006cd838 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 21039: 00dc7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21040: 00d9ec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21041: 00da1d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21042: 00d8fd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21043: 007abb4c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21043: 007abc9c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21044: 00549cd0 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21045: 00dc60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21046: 00dc81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21047: 009a5034 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21047: 009a5184 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21048: 00d8d640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21049: 00d95100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21050: 00d9fda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21051: 00c7460c 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 21052: 00d970d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21053: 002a3418 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21054: 00dc728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21055: 008bbfd8 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21055: 008bc128 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21056: 0031b1b0 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21057: 00d98da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 21058: 00dc6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21059: 00dc64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21060: 002bbd70 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21061: 00c7c568 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 21062: 0079a024 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 21062: 0079a174 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21063: 00d911b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 21064: 007337f4 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 21064: 00733944 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21065: 00d9bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21066: 0095e34c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21067: 0099909c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21066: 0095e49c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21067: 009991ec 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21068: 002b598c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21069: 0029d498 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21070: 00517670 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21071: 00dc642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 21072: 00ba4274 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 21072: 00ba43c4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 21073: 005ba224 268 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_event_map │ │ │ │ 21074: 00dc8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 21075: 007769d0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 21075: 00776b20 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21076: 0052267c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21077: 00d97660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21078: 00da0784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21079: 0070e8ac 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 21079: 0070e9fc 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21080: 00d9a85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21081: 0098f4ec 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21082: 007b42b8 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21081: 0098f63c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21082: 007b4408 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21083: 0051d5e8 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21084: 00d9d8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21085: 00955398 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21085: 009554e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21086: 00dc6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21087: 00dc8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21088: 00da0604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21089: 00d949f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21090: 00d8dbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 21091: 0079a200 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21092: 009bcf74 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21093: 00751968 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21091: 0079a350 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 21092: 009bd0c4 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21093: 00751ab8 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 21094: 0058f650 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 21095: 007156c8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 21095: 00715818 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21096: 00dc69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21097: 009cf1c0 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21097: 009cf310 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 21098: 00bcf530 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 21099: 00dc6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21100: 00804b88 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 21101: 0079cae0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21100: 00804cd8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21101: 0079cc30 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21102: 00d84acc 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21103: 002f69a8 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21104: 008d591c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 21105: 00700690 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 21104: 008d5a6c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21105: 007007e0 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ 21106: 00dc73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RISCV_IOMMU_DMA_DSTATE │ │ │ │ - 21107: 007f8a1c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21107: 007f8b6c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21108: 0055bff0 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21109: 00dc84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21110: 009825ec 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21110: 0098273c 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21111: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21112: 00d8d680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21113: 00dc8b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21114: 00519ec0 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 21115: 007223f0 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21116: 00969138 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21115: 00722540 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 21116: 00969288 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21117: 00dc6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 21118: 00700a14 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 21118: 00700b64 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21119: 00dc7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 21120: 0092404c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21120: 0092419c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21121: 00dc6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21122: 007f441c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21122: 007f456c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21123: 00d9f968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21124: 00dc82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21125: 00dc855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21126: 009b3054 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 21127: 0073e5b8 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21128: 00749d60 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 21129: 0070084c 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 21126: 009b31a4 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21127: 0073e708 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 21128: 00749eb0 10180 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21129: 0070099c 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21130: 00da0d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21131: 00d9b004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21132: 00d93e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21133: 00dc6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21134: 00dc6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21135: 00d9ce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21136: 00dc600b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21137: 0094a0ac 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21138: 009d4004 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21137: 0094a1fc 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21138: 009d4154 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21139: 00dc8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21140: 0090e344 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21141: 0096b50c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21140: 0090e494 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21141: 0096b65c 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21142: 00519f20 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21143: 0074ea10 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21144: 007e903c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21145: 00954d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21146: 007c402c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21143: 0074eb60 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21144: 007e918c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21145: 00954e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21146: 007c417c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21147: 002fb940 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 21148: 00764ad0 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21149: 008f68f8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 21150: 007404d4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 21148: 00764c20 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 21149: 008f6a48 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21150: 00740624 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 21151: 00dc78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21152: 0093eb0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21153: 00970694 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21152: 0093ec5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21153: 009707e4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21154: 00d95290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21155: 00d9ab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21156: 007f7f08 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21156: 007f8058 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21157: 00d9ddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21158: 00cbdf78 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21159: 003e6278 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21160: 0054cd50 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 21161: 0093b4f4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21161: 0093b644 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21162: 00dc62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21163: 00dc7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21164: 009932b8 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21164: 00993408 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21165: 00564ca4 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21166: 008f8bf4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21167: 008af04c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21168: 007ebd74 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21166: 008f8d44 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21167: 008af19c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21168: 007ebec4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21169: 00429188 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21170: 00758f60 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21170: 007590b0 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21171: 00cfa21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_b │ │ │ │ 21172: 003a8d40 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21173: 00d9f670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMPCFG_CSR_READ_EVENT │ │ │ │ 21174: 00cfa090 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_d │ │ │ │ 21175: 00dc79d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21176: 00dc764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21177: 007e5ad0 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21177: 007e5c20 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21178: 00dc8afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21179: 00cfa198 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_h │ │ │ │ 21180: 002a3528 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21181: 008edbf0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21181: 008edd40 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21182: 00dc6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21183: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21184: 00492fb8 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21185: 00dc840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21186: 0053bad8 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21187: 00dc697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 21188: 004bd4e8 412 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -21195,370 +21195,370 @@ │ │ │ │ 21191: 00dc669a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21192: 00d8f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21193: 00dc6f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21194: 00dc5ffa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21195: 00dc6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21196: 00dc7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ 21197: 00cfa114 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsra_vx_w │ │ │ │ - 21198: 00953540 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21198: 00953690 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21199: 00d9c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21200: 00dc7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 21201: 00745020 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 21201: 00745170 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21202: 00da014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21203: 00d00180 132 OBJECT GLOBAL DEFAULT 24 helper_info_aes32esmi │ │ │ │ 21204: 00dc8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21205: 00585ee8 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21206: 008d9898 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21206: 008d99e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21207: 005ecb70 200 FUNC GLOBAL DEFAULT 12 helper_csrr_i128 │ │ │ │ 21208: 00621ac4 424 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_h │ │ │ │ - 21209: 009af8ac 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21209: 009af9fc 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21210: 00d8bc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21211: 0041be24 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21212: 00dc8bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21213: 004226e8 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21214: 005a3598 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21215: 00983c2c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21215: 00983d7c 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21216: 00c817ec 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21217: 0025d548 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21218: 00d8f020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21219: 008671e0 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 21220: 008fb1a4 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21219: 00867330 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21220: 008fb2f4 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21221: 00dc6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21222: 00d8ca6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21223: 0090f980 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 21224: 00707a0c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 21223: 0090fad0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21224: 00707b5c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21225: 002ad620 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21226: 00486d68 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 21227: 00621c6c 456 FUNC GLOBAL DEFAULT 12 helper_vfwadd_wv_w │ │ │ │ 21228: 00dc7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 21229: 00d8b70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21230: 00dc744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21231: 00dc7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21232: 00d9bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21233: 00d9d54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21234: 00d9b054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21235: 009d3a14 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21235: 009d3b64 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21236: 00cf32bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_b │ │ │ │ 21237: 00d8b82c 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21238: 00d8c088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21239: 006056fc 804 FUNC GLOBAL DEFAULT 12 helper_vl4re64_v │ │ │ │ 21240: 00cf3130 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_d │ │ │ │ 21241: 0037abe8 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21242: 005ea1e0 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_lu │ │ │ │ 21243: 00d90504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21244: 00d9debc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 21245: 0071f424 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 21245: 0071f574 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 21246: 00cf3238 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_h │ │ │ │ 21247: 00d8fd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21248: 00758d3c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21248: 00758e8c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21249: 00dc655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21250: 00da0fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21251: 00dc79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 21252: 007401a4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 21252: 007402f4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 21253: 00d98b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21254: 008c9b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21254: 008c9ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21255: 00d9c1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21256: 00dc7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21257: 004286fc 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21258: 00d8bd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21259: 00943244 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21259: 00943394 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21260: 00cf31b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vv_w │ │ │ │ 21261: 00d988ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21262: 00d9c848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 21263: 00dc82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21264: 00d94734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21265: 00dc6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21266: 00dc7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21267: 006e5cac 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21267: 006e5dfc 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21268: 00569b14 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21269: 0038e9dc 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21270: 0025cdb4 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21271: 00d99a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21272: 00dc64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21273: 005ffb38 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_16_v │ │ │ │ 21274: 00d93724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21275: 007f5be0 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21275: 007f5d30 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21276: 00d9fa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 21277: 00754e2c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21277: 00754f7c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21278: 00d8e8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21279: 002f9324 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21280: 00dc6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21281: 00dc8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21282: 00d8f700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21283: 00298368 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21284: 00dc72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21285: 00dc687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21286: 00d9876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21287: 00d9a32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21288: 009b35b0 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21289: 009be128 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21290: 008fad14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21288: 009b3700 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21289: 009be278 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21290: 008fae64 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21291: 00dc6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21292: 00dc7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21293: 00d9a6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21294: 00d8ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21295: 00d9c41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21296: 00dc7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21297: 007f8d40 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21297: 007f8e90 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21298: 00d9a99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21299: 00dc753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21300: 0042ab70 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21301: 00dc7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21302: 00c78784 144 OBJECT GLOBAL DEFAULT 21 riscv_cpu_deprecated_exts │ │ │ │ 21303: 00d9c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21304: 00d9e57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21305: 0094363c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21305: 0094378c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21306: 005b32fc 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21307: 00d97280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21308: 00d8bdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21309: 00333858 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21310: 00dc746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21311: 008b10b4 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21311: 008b1204 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21312: 00dc6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21313: 00d93a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21314: 0038794c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21315: 008c5178 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21315: 008c52c8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21316: 00dc711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21317: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21318: 00d93804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21319: 00dc6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21320: 0075063c 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21320: 0075078c 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21321: 00da22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 21322: 0077582c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 21323: 00765798 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 21322: 0077597c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 21323: 007658e8 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21324: 00d93b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21325: 00dc8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21326: 00d8ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 21327: 00d8ba24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21328: 00dc7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21329: 002923a0 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21330: 00dc71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21331: 0094b34c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21331: 0094b49c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21332: 00d96fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21333: 00602afc 616 FUNC GLOBAL DEFAULT 12 helper_vsxei64_8_v │ │ │ │ 21334: 00da3c00 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21335: 00b81594 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21335: 00b816e4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21336: 00da1d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21337: 007c4e64 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21337: 007c4fb4 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ 21338: 005dcba0 72 FUNC GLOBAL DEFAULT 12 riscv_cpu_claim_interrupts │ │ │ │ - 21339: 007e3d10 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 21340: 0071a32c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 21339: 007e3e60 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21340: 0071a47c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 21341: 005ed7c8 8 FUNC GLOBAL DEFAULT 12 helper_tlb_flush_all │ │ │ │ - 21342: 0099c4f8 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21342: 0099c648 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21343: 00dc7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21344: 00d975f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21345: 0095b454 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21346: 008dea74 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21345: 0095b5a4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21346: 008debc4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21347: 0054f81c 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21348: 00dc6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21349: 00d99a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21350: 00d96c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21351: 00752bf4 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21352: 00915f14 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21353: 0093df80 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21351: 00752d44 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21352: 00916064 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21353: 0093e0d0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21354: 00dc65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21355: 00d8a238 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21356: 00d8e914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21357: 0096b150 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21357: 0096b2a0 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21358: 00dc7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21359: 00dc79a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21360: 00dc6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21361: 003e2b58 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21362: 008fdcd8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21362: 008fde28 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21363: 00304888 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21364: 00dbd91f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 21365: 00d90d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ 21366: 00d01620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcpop_m │ │ │ │ - 21367: 009611e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21367: 00961338 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21368: 00dc6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21369: 00dc6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21370: 0053b8d8 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21371: 00dc627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21372: 00982d7c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21372: 00982ecc 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21373: 00d986cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21374: 00968c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21374: 00968d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21375: 00dc61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21376: 00ce5bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_8_v │ │ │ │ 21377: 00d9988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21378: 00dc7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21379: 00d8aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21380: 00d8bd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21381: 00dc6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 21382: 0077eae4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 21382: 0077ec34 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21383: 00dc7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21384: 00dc721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21385: 00dc722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21386: 006016b8 616 FUNC GLOBAL DEFAULT 12 helper_vsxei16_8_v │ │ │ │ 21387: 00601194 656 FUNC GLOBAL DEFAULT 12 helper_vsxei8_32_v │ │ │ │ - 21388: 009bd6f0 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21388: 009bd840 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21389: 00dc6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21390: 00d94b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21391: 00c77c80 128 OBJECT GLOBAL DEFAULT 21 riscv_fpr_regnames │ │ │ │ 21392: 005629a4 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ 21393: 0061e9c0 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_b │ │ │ │ - 21394: 009b3e10 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21394: 009b3f60 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21395: 00d92348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21396: 0061eae0 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_d │ │ │ │ 21397: 00d93a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21398: 00dc83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21399: 00dc74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21400: 00dc85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21401: 00dc66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21402: 008af5f0 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21402: 008af740 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21403: 002a3360 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21404: 0094a640 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21404: 0094a790 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21405: 0061ea20 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_h │ │ │ │ 21406: 00585f64 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21407: 00d9b224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21408: 002d76d0 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21409: 007508c0 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21409: 00750a10 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21410: 00501e54 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21411: 00dc66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21412: 00d97db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21413: 002b0d78 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21414: 005554b0 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21415: 007c28f0 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 21416: 006eb8bc 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 21415: 007c2a40 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21416: 006eba0c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21417: 00dc65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21418: 00d8b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21419: 00d98d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 21420: 00d96c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 21421: 007a35c8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21422: 008fde40 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 21423: 007415a4 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 21421: 007a3718 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21422: 008fdf90 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21423: 007416f4 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21424: 002e132c 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21425: 00dc7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21426: 00d906f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21427: 00d9d3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21428: 009a5258 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 21429: 006eb8c4 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 21428: 009a53a8 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21429: 006eba14 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21430: 00d94fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21431: 00d91898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21432: 0061ea80 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vv_w │ │ │ │ 21433: 00d90a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21434: 009cb088 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 21435: 009980cc 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21434: 009cb1d8 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21435: 0099821c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21436: 00da0f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21437: 00293c68 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21438: 004215c4 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21439: 00ce5fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_8_v │ │ │ │ 21440: 00dc7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21441: 002b55c0 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 21442: 00ce60e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei8_32_v │ │ │ │ - 21443: 00949880 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21443: 009499d0 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21444: 00d9be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21445: 00b83950 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21445: 00b83aa0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21446: 00d920c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21447: 00d98fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21448: 00806858 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21448: 008069a8 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21449: 00d924e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 21450: 006eb8c0 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 21450: 006eba10 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21451: 004917ac 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 21452: 0070cb24 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21453: 00989608 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 21454: 0071607c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 21452: 0070cc74 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 21453: 00989758 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21454: 007161cc 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21455: 00d8fc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21456: 00dc7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21457: 00dc7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21458: 00d9dc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 21459: 0059b118 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 21460: 002fc060 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 21461: 00dc8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 21462: 00581438 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 21463: 00d96c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 21464: 006ffd7c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 21464: 006ffecc 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21465: 00dc7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21466: 00dc6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21467: 00dc6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21468: 008dc928 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21468: 008dca78 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21469: 00dc6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21470: 00d8faf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21471: 00d91204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21472: 00da05f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21473: 002ecb1c 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21474: 002eaf80 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21475: 00d93544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21476: 00332b14 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21477: 0081b0fc 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21477: 0081b24c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21478: 00d97620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21479: 00d0471c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 21480: 00d90b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21481: 0094d8e0 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21481: 0094da30 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21482: 00dc61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21483: 00757b58 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21484: 008c9a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21483: 00757ca8 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21484: 008c9b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21485: 00d97450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21486: 00dc7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21487: 00dc8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21488: 00304ef8 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21489: 00d938f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21490: 0063fb5c 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_d │ │ │ │ 21491: 00dc7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21492: 00dc62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21493: 0080b408 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21493: 0080b558 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21494: 00dc7cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21495: 00d91e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21496: 0037a618 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21497: 0063fb54 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_h │ │ │ │ 21498: 00d8e554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 21499: 0071f074 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 21499: 0071f1c4 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21500: 00dc79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21501: 00dc6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21502: 00d8aaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21503: 00d01ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaeskf1_vi │ │ │ │ 21504: 00d9c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21505: 009a2dc4 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21506: 007e1038 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21505: 009a2f14 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21506: 007e1188 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21507: 00d8f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21508: 00293a48 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21509: 005fbd2c 2000 FUNC GLOBAL DEFAULT 12 helper_vse16_v │ │ │ │ 21510: 005b8118 12 FUNC GLOBAL DEFAULT 12 tselect_csr_read │ │ │ │ 21511: 00d91a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21512: 00d8bc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21513: 00d8a2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21514: 00d98ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 21515: 0079ac04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 21515: 0079ad54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21516: 00d8c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21517: 00da0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 21518: 00d91b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 21519: 00d9f3f4 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 21520: 00d96f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21521: 00d95170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21522: 00dc7e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21523: 0059bb08 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21524: 00d8b9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21525: 0063fb58 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1down_vf_w │ │ │ │ - 21526: 00965f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 21527: 008ab3d8 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21526: 009660dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21527: 008ab528 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21528: 0061b9c0 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_b │ │ │ │ 21529: 00ce0728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_d │ │ │ │ 21530: 00dc6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 21531: 007090b0 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 21531: 00709200 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21532: 00da18f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21533: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21534: 00ce0830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_h │ │ │ │ 21535: 00da0764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 21536: 0061ba20 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_h │ │ │ │ 21537: 00d93c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 21538: 00d8f960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 21539: 00d90ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 21540: 004d2b50 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 21541: 0048efbc 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 21542: 00dc8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21543: 00c812c4 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21544: 00d97930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21545: 00d9b124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 21546: 007837e0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 21546: 00783930 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21547: 0050595c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21548: 00298a28 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21549: 008ca710 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21549: 008ca860 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21550: 00dc68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21551: 00dbeaf1 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21552: 00d8d790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21553: 00940fe0 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21553: 00941130 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21554: 00da0b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21555: 00ce07ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfcvt_xu_f_v_w │ │ │ │ 21556: 0061ba80 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vv_w │ │ │ │ 21557: 003e6280 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21558: 0040cb8c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21559: 00dc8b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21560: 00dc7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21571,38 +21571,38 @@ │ │ │ │ 21567: 00dc800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21568: 006089f4 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_h │ │ │ │ 21569: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21570: 0032e22c 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21571: 00cf9640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_b │ │ │ │ 21572: 00d97e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21573: 00d8eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 21574: 00917fd4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21574: 00918124 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21575: 00cf95bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_h │ │ │ │ 21576: 00dc6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21577: 00dc6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21578: 00618360 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_b │ │ │ │ 21579: 00dc80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21580: 005d8cfc 56 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_vendor │ │ │ │ 21581: 00d9b564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21582: 00da06f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21583: 00618480 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_d │ │ │ │ 21584: 00dc7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21585: 00da0744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21586: 00d93b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21587: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ 21588: 006183c0 96 FUNC GLOBAL DEFAULT 12 helper_vmin_vv_h │ │ │ │ - 21589: 008fa920 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21590: 0099b270 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21589: 008faa70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21590: 0099b3c0 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21591: 00dc6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ 21592: 00608a54 96 FUNC GLOBAL DEFAULT 12 helper_vwsub_wx_w │ │ │ │ - 21593: 00814168 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21593: 008142b8 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21594: 00d98294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 21595: 00d95a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21596: 00299f94 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21597: 006e6a1c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21597: 006e6b6c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21598: 00d9e14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21599: 00dbd912 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21600: 00cf9538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmacc_vv_w │ │ │ │ 21601: 00d9ff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21602: 00d8a980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21603: 00dc83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21604: 00dc7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ @@ -21616,203 +21616,203 @@ │ │ │ │ 21612: 00dc72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21613: 00d8b55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21614: 002fa330 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21615: 00417324 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21616: 00d98244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 21617: 0032aa54 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21618: 00cf433c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_b │ │ │ │ - 21619: 00823b68 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21620: 00923140 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21621: 007e1064 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21619: 00823cb8 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21620: 00923290 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21621: 007e11b4 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21622: 00cf41b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_d │ │ │ │ 21623: 00d9ddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21624: 002fe5a8 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21625: 00dc6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21626: 00dc85e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21627: 00cf42b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_h │ │ │ │ 21628: 00dc815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21629: 00d934f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21630: 00dc6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21631: 00dc6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21632: 00d99a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21633: 008cb3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21634: 0071a3d4 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21633: 008cb4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21634: 0071a524 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21635: 00d8b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21636: 00d8bcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21637: 00cbe548 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21638: 008e8268 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21638: 008e83b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21639: 00dc6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21640: 00da06b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21641: 00cf4234 132 OBJECT GLOBAL DEFAULT 24 helper_info_vssra_vv_w │ │ │ │ 21642: 00dc7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21643: 00dc77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21644: 00dc8660 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21645: 008ea6f8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21646: 009a3f7c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21647: 009cd428 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21645: 008ea848 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21646: 009a40cc 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21647: 009cd578 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21648: 00dc82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21649: 00d9867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21650: 00d9e19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21651: 0025c2c8 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21652: 00797684 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21652: 007977d4 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21653: 00d9c1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21654: 0060b548 516 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_b │ │ │ │ 21655: 0060bb54 544 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_d │ │ │ │ 21656: 00d8a990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21657: 00da03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21658: 0071a6c4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21658: 0071a814 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21659: 00dc80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21660: 0058f150 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21661: 0074470c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21661: 0074485c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21662: 00d98adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 21663: 00da161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21664: 003e1778 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21665: 0060b74c 520 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_h │ │ │ │ 21666: 00dc67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21667: 00dc6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21668: 002a5dfc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21669: 003376c8 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21670: 008e82dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21671: 00753714 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21670: 008e842c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21671: 00753864 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21672: 00dc8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21673: 00d90524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21674: 0042d564 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21675: 00da22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21676: 00c80f68 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21677: 00d9d96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21678: 00741728 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21678: 00741878 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21679: 00dc6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21680: 00d9a91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21681: 00d8db04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21682: 00d974d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21683: 00dc7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21684: 00da1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21685: 0060b954 512 FUNC GLOBAL DEFAULT 12 helper_vmsbc_vxm_w │ │ │ │ 21686: 002a6944 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21687: 002baf6c 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21688: 002aeb78 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21689: 00dc81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21690: 00b2c128 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21690: 00b2c278 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21691: 00cf7bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_b │ │ │ │ 21692: 00cf7a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_d │ │ │ │ 21693: 00dc77cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21694: 00555390 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21695: 00dc6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21696: 00dc8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21697: 00701690 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21697: 007017e0 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21698: 00511af8 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21699: 004372dc 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21700: 0071e3dc 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21700: 0071e52c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21701: 00cf7b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_h │ │ │ │ 21702: 00d93b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21703: 00dc7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21704: 00744374 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21705: 009b24c0 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21706: 007423e4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21707: 008a9c6c 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21704: 007444c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21705: 009b2610 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21706: 00742534 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21707: 008a9dbc 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21708: 005ab6ec 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21709: 00dc77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21710: 00da15b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21711: 00424ff4 240 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21712: 00dc76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 21713: 009c8818 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21713: 009c8968 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21714: 00dc82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21715: 00d97b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21716: 0059b090 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21717: 00dc765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21718: 00dc6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21719: 00d8a144 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21720: 0075c8f8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21720: 0075ca48 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21721: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21722: 00d923e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21723: 00ce3f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl2re32_v │ │ │ │ 21724: 00dc62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21725: 00d8bd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21726: 00cf7aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmadd_vv_w │ │ │ │ 21727: 00510a64 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21728: 00522580 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21729: 00dc7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 21730: 00dc6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21731: 00dc7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21732: 003dd248 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21733: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21734: 007ee710 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21734: 007ee860 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21735: 00dc804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21736: 008af068 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21736: 008af1b8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21737: 00dc6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21738: 00dc7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21739: 008ff918 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21739: 008ffa68 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21740: 00d913b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21741: 00dc8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21742: 00d8febc 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21743: 008c843c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21743: 008c858c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21744: 0033bec0 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21745: 00ce8b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_b │ │ │ │ - 21746: 0079a6b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21747: 0080961c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21746: 0079a800 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21747: 0080976c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21748: 00dc71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21749: 00ce899c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_d │ │ │ │ 21750: 002b5384 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21751: 00dc82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21752: 00591c08 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21753: 00dc7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21754: 00d94354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ 21755: 00ce8aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_h │ │ │ │ - 21756: 00904188 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21756: 009042d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ 21757: 005ea1b8 20 FUNC GLOBAL DEFAULT 12 helper_fcvt_d_wu │ │ │ │ - 21758: 006ec378 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21759: 00748a50 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21758: 006ec4c8 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21759: 00748ba0 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21760: 00d9e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21761: 00998c88 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21761: 00998dd8 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21762: 00d8e334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21763: 00d8bab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21764: 00dc7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21765: 00746944 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21766: 0070ac88 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21767: 0093ba14 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21765: 00746a94 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21766: 0070add8 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21767: 0093bb64 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21768: 00d8e674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21769: 00d8eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21770: 00962d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21771: 00816054 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21770: 00962e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21771: 008161a4 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21772: 005187c0 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21773: 00dc6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21774: 00dc628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21775: 00dc8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21776: 0082194c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21776: 00821a9c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21777: 00d99f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21778: 007c3d74 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21778: 007c3ec4 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21779: 00dc722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21780: 00ce8a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmseq_vv_w │ │ │ │ 21781: 002abf2c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21782: 00331a78 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21783: 00cee564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_b │ │ │ │ - 21784: 00823900 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21784: 00823a50 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21785: 00d8b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21786: 006083f4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_b │ │ │ │ 21787: 0051cf38 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21788: 004ee2a4 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21789: 00cee3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_d │ │ │ │ 21790: 00d9a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21791: 0071602c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21791: 0071617c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21792: 00dc6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21793: 00d95420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21794: 00dc7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21795: 00758304 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21795: 00758454 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21796: 00608454 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_h │ │ │ │ 21797: 00cee4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmerge_vxm_h │ │ │ │ 21798: 00dc60f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21799: 009943c8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21799: 00994518 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21800: 00dc7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21801: 0056bb8c 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21802: 002fdf20 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21803: 0058fcc4 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21804: 009bbe4c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21804: 009bbf9c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21805: 00dc625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21806: 00d8be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21807: 007927e4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21807: 00792934 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21808: 00d95790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21809: 00da1d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21810: 005868a4 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21811: 00d9bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21812: 00ce9788 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_d │ │ │ │ 21813: 00d9a48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21814: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ @@ -21820,675 +21820,675 @@ │ │ │ │ 21816: 006084b4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_vx_w │ │ │ │ 21817: 00dc7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21818: 00dc795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21819: 00514c50 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21820: 00ce9890 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_h │ │ │ │ 21821: 0060ec1c 400 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_b │ │ │ │ 21822: 00d8baa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21823: 007d8790 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21824: 009b314c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21825: 00993e20 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21823: 007d88e0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21824: 009b329c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21825: 00993f70 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21826: 00dc81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21827: 00dc7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21828: 00815bcc 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21828: 00815d1c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21829: 002eaf1c 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21830: 00747564 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21830: 007476b4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 21831: 0060edac 392 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_h │ │ │ │ - 21832: 0098f1f4 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21832: 0098f344 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21833: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21834: 00dc8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21835: 008f7890 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21835: 008f79e0 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21836: 00dc7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21837: 007a1af8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21837: 007a1c48 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21838: 0042b264 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21839: 0063c2f0 332 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_d │ │ │ │ 21840: 00ce980c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredusum_vs_w │ │ │ │ 21841: 00d9b074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21842: 0063c0a8 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_h │ │ │ │ 21843: 00d94264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21844: 00547704 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21845: 00dc83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21846: 005ed73c 140 FUNC GLOBAL DEFAULT 12 helper_tlb_flush │ │ │ │ 21847: 002a5200 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21848: 00d8e504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21849: 00983660 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21850: 007e9430 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21851: 0095e4cc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21849: 009837b0 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21850: 007e9580 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21851: 0095e61c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21852: 0060ef34 396 FUNC GLOBAL DEFAULT 12 helper_vnsrl_wv_w │ │ │ │ 21853: 00d8c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21854: 00748228 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21854: 00748378 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21855: 00d9b1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21856: 00435368 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21857: 00d8c200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21858: 00d94864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21859: 00d9b554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21860: 0038d1f4 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21861: 009166f0 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21862: 0077d658 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21861: 00916840 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21862: 0077d7a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21863: 00dc66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21864: 00da0694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21865: 00dc8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 21866: 0063c1cc 292 FUNC GLOBAL DEFAULT 12 helper_vfredmin_vs_w │ │ │ │ - 21867: 00868ba0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21868: 007d2658 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21867: 00868cf0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21868: 007d27a8 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21869: 00dc61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21870: 0042bb7c 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21871: 006e36bc 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21872: 009880f0 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21871: 006e380c 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21872: 00988240 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21873: 00dc715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21874: 002bc330 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21875: 009c7ab0 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21876: 007a82f8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21877: 0093eab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21875: 009c7c00 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21876: 007a8448 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21877: 0093ec00 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21878: 00518e14 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 21879: 00745714 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21880: 009852d4 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21879: 00745864 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21880: 00985424 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21881: 00dc8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21882: 00dc6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21883: 00d9c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21884: 00d97460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21885: 00dc7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21886: 00dc6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21887: 0059d93c 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21888: 005b0a2c 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21889: 00d8af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21890: 008cd068 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21890: 008cd1b8 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21891: 0048ee70 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21892: 00dc6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21893: 00608ab4 264 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_b │ │ │ │ 21894: 004186d8 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21895: 00d94514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21896: 0033f21c 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21897: 009d5a3c 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21897: 009d5b8c 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21898: 00608dd4 288 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_d │ │ │ │ 21899: 00dc6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21900: 007b4710 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21900: 007b4860 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21901: 00dc79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21902: 0054549c 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21903: 005b5a60 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21904: 008d3940 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21904: 008d3a90 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21905: 00608bbc 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_h │ │ │ │ 21906: 00d84568 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21907: 00d8feac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21908: 00dc80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21909: 007484fc 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21909: 0074864c 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21910: 00d92648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21911: 00d9a09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21912: 002ada98 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21913: 00d98474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ 21914: 00522f88 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21915: 00c80ec0 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21916: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21917: 0099a238 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21918: 007aed7c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21919: 009cd30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21917: 0099a388 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21918: 007aeecc 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21919: 009cd45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21920: 00dc72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21921: 0050e0e4 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21922: 0070b204 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21922: 0070b354 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21923: 00dc6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21924: 00747f2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21924: 0074807c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21925: 002d04c8 216 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21926: 0054f270 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21927: 00d98c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 21928: 00dc70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21929: 00d9d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21930: 00dc7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21931: 00dc647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21932: 00dc78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21933: 00415320 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21934: 00608cc8 268 FUNC GLOBAL DEFAULT 12 helper_vadc_vvm_w │ │ │ │ 21935: 00d8b60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 21936: 006e3b6c 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21936: 006e3cbc 1692 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21937: 00514550 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21938: 00dc682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21939: 0027f6c4 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21940: 00d91094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21941: 00dc6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21942: 00d8b150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21943: 0052f978 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21944: 00d91f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21945: 00d97c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21946: 00dc7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21947: 007b2690 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21947: 007b27e0 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21948: 00d9eea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21949: 009b8180 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 21950: 00746f60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21949: 009b82d0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21950: 007470b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21951: 00604e5c 600 FUNC GLOBAL DEFAULT 12 helper_vl4re8_v │ │ │ │ 21952: 00d8ace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21953: 002a5c10 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21954: 00dc7db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21955: 0096f570 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21955: 0096f6c0 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21956: 00d8c180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21957: 002b40d8 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21958: 00918db0 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21958: 00918f00 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21959: 00dc7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21960: 00dc80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21961: 00d9b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21962: 00dc68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21963: 0071dcf8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21963: 0071de48 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21964: 00dc75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21965: 008e9220 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21965: 008e9370 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21966: 002ab190 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21967: 00932ff4 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21967: 00933144 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21968: 005d741c 160 FUNC GLOBAL DEFAULT 12 riscv_cpu_has_work │ │ │ │ 21969: 002a6740 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21970: 00dc8bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21971: 007f4160 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21972: 006e6d98 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21971: 007f42b0 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21972: 006e6ee8 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21973: 00dc6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21974: 00dc65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21975: 00dc6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21976: 009345b8 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21976: 00934708 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21977: 00dc721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21978: 00952fcc 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21978: 0095311c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21979: 00d9a9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21980: 0095439c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21981: 009461ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21980: 009544ec 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21981: 009462fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21982: 00d9b914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21983: 00d954b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21984: 0077d4c4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21985: 009860b8 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21984: 0077d614 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21985: 00986208 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21986: 00dc82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21987: 009321bc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21988: 00781480 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21989: 0096c3a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21987: 0093230c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21988: 007815d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21989: 0096c4f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21990: 00d981b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 21991: 0079ab04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21991: 0079ac54 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21992: 00dc7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21993: 00dc7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21994: 00d99e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21995: 004ecaf0 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 21996: 00798730 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 21996: 00798880 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21997: 0054ee6c 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21998: 00957200 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21999: 008eb5c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21998: 00957350 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21999: 008eb718 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22000: 00410190 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22001: 00dc760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22002: 0057f2a4 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22003: 0098a5ec 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22003: 0098a73c 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22004: 00dc6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22005: 00dc7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22006: 00d920a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22007: 0086ae24 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22008: 00814dd4 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22007: 0086af74 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22008: 00814f24 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22009: 0061783c 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_b │ │ │ │ 22010: 00d9f958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22011: 0094b79c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22012: 0091ef74 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22011: 0094b8ec 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22012: 0091f0c4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22013: 00d91f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 22014: 00982758 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22014: 009828a8 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22015: 00617f90 592 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_d │ │ │ │ 22016: 00da02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22017: 00dc71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 22018: 0077dd28 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 22018: 0077de78 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22019: 00dc60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22020: 00cf4654 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_b │ │ │ │ 22021: 00c817a4 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22022: 00617ab0 628 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_h │ │ │ │ 22023: 00d94034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22024: 00dc8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22025: 0099857c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22026: 008d2e5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22025: 009986cc 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22026: 008d2fac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22027: 00dc6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22028: 00d95270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22029: 00cf45d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_h │ │ │ │ 22030: 0028d1dc 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22031: 00dc67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22032: 00826fb0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22033: 00b838f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22032: 00827100 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22033: 00b83a40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22034: 00d95000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22035: 00984788 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22036: 008201d0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22035: 009848d8 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22036: 00820320 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22037: 00dc6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22038: 007d8308 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22038: 007d8458 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22039: 00dc811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22040: 008fde24 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22041: 0086b088 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22040: 008fdf74 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22041: 0086b1d8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22042: 00c746a8 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22043: 00d9f270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22044: 00951cf0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 22045: 0073fe9c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 22044: 00951e40 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22045: 0073ffec 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 22046: 00d9fac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22047: 00929794 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22047: 009298e4 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22048: 00dc77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22049: 00d8c700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22050: 00dc680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22051: 00970dcc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22051: 00970f1c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22052: 00dc7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22053: 008e5134 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22053: 008e5284 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22054: 00617d24 620 FUNC GLOBAL DEFAULT 12 helper_vmsgt_vx_w │ │ │ │ 22055: 00590018 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22056: 00dc71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22057: 00cf454c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnsra_wv_w │ │ │ │ 22058: 00dc6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22059: 00da1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22060: 00d9f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22061: 00dc8bc8 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22062: 00dc6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22063: 00329264 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22064: 00508734 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22065: 00513330 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22066: 00dc7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22067: 006e6744 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22067: 006e6894 320 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22068: 002aa548 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22069: 00dc615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22070: 0082114c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22070: 0082129c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22071: 00d97700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22072: 00dc7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22073: 00dc75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22074: 0084b9ac 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22075: 009cd5a4 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22074: 0084bafc 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22075: 009cd6f4 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22076: 00d8a900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 22077: 0071a280 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 22077: 0071a3d0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22078: 00d8a358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22079: 00dc76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22080: 004cf650 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22081: 0091d3b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 22082: 0073a2f0 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22083: 0075a404 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22081: 0091d508 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22082: 0073a440 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 22083: 0075a554 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22084: 00dc74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22085: 00dc7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22086: 00dc7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 22087: 008559e8 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 22088: 009ce2cc 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22087: 00855b38 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22088: 009ce41c 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22089: 0058fe1c 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22090: 00d95240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22091: 00493e10 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22092: 004fa490 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22093: 00d9d50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22094: 00dc79a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22095: 00d94ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22096: 00da392c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22097: 00d90334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 22098: 0056f5bc 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22099: 005330ec 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22100: 00d95320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 22101: 0073a758 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 22101: 0073a8a8 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22102: 00dc7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22103: 002d1a28 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22104: 008cc094 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22104: 008cc1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22105: 00dc74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22106: 0061a460 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_b │ │ │ │ 22107: 00dc76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22108: 00da0b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22109: 0027e70c 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22110: 00d90464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22111: 0061a580 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_d │ │ │ │ 22112: 00625a64 460 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_d │ │ │ │ 22113: 00421c4c 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 22114: 007807c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 22114: 00780910 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22115: 0061a4c0 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_h │ │ │ │ 22116: 00dc7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22117: 00d9eb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ 22118: 00625724 432 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_h │ │ │ │ - 22119: 007eb5bc 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22120: 007df990 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22119: 007eb70c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22120: 007dfae0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22121: 00d9becc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22122: 00dc724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22123: 007bd398 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22123: 007bd4e8 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22124: 00dc76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22125: 00dc6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22126: 00dc63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22127: 00545f00 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22128: 00990bbc 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 22129: 00741168 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22130: 007a3974 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22128: 00990d0c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22129: 007412b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 22130: 007a3ac4 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22131: 0051386c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22132: 0061d7c0 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_b │ │ │ │ 22133: 0061d8e0 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_d │ │ │ │ 22134: 00dc605e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22135: 0037a5c0 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22136: 00983154 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22136: 009832a4 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22137: 0061a520 96 FUNC GLOBAL DEFAULT 12 helper_vrem_vx_w │ │ │ │ 22138: 00dc69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22139: 007f69f4 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22139: 007f6b44 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22140: 00d90614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22141: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22142: 006258d4 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vf_w │ │ │ │ 22143: 0061d820 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_h │ │ │ │ 22144: 00dc7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22145: 00dc6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22146: 00c809ac 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22147: 00da0774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22148: 0074300c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 22148: 0074315c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22149: 0058f148 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22150: 00299620 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22151: 00dc6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22152: 00dc66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22153: 006e7214 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22153: 006e7364 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22154: 00dc6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22155: 00dc8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 22156: 00781a14 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 22156: 00781b64 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22157: 00dc7e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 22158: 002ec6cc 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22159: 00d93374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22160: 00dc79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22161: 0061d880 96 FUNC GLOBAL DEFAULT 12 helper_vssub_vv_w │ │ │ │ 22162: 002aa5f4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22163: 00d95930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22164: 00dc7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22165: 00dc80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 22166: 00792b60 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22167: 00809c44 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22166: 00792cb0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 22167: 00809d94 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22168: 005ea10c 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_d │ │ │ │ 22169: 00d9dd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22170: 00dc7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22171: 002ecb7c 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22172: 0081a7cc 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22172: 0081a91c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22173: 00dc6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22174: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22175: 008fb6e8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22175: 008fb838 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22176: 00dc6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22177: 008a56ac 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22177: 008a57fc 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22178: 00dc6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22179: 00ce2408 132 OBJECT GLOBAL DEFAULT 24 helper_info_vzext_vf8_d │ │ │ │ 22180: 005eadc8 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_h │ │ │ │ - 22181: 0078178c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 22181: 007818dc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22182: 00d8e9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22183: 009aed78 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 22184: 007448e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22185: 007e8e00 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22186: 0091624c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22187: 0099e120 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22188: 008d987c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22183: 009aeec8 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22184: 00744a30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 22185: 007e8f50 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22186: 0091639c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22187: 0099e270 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22188: 008d99cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22189: 00dc64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22190: 00dc61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22191: 00dc6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22192: 00dc7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22193: 00d9d63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22194: 00da0754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22195: 005b7184 436 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_read │ │ │ │ 22196: 00d91908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22197: 0048f89c 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22198: 00807ff8 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 22199: 00760b10 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 22200: 00742cc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 22201: 0073a0f0 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 22198: 00808148 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22199: 00760c60 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 22200: 00742e18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 22201: 0073a240 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22202: 0029d150 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22203: 0075d790 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22203: 0075d8e0 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22204: 005e99e4 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_wu_s │ │ │ │ - 22205: 0090e80c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 22206: 0093f51c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22205: 0090e95c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22206: 0093f66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22207: 00da0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22208: 00d905d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22209: 00d9b5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22210: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22211: 00dc7bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22212: 00d8f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22213: 005ae910 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22214: 00ce0ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_h │ │ │ │ 22215: 00dc71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22216: 00933cd0 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22216: 00933e20 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22217: 00d8b090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22218: 00d9d53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22219: 00d844e8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 22220: 00d91144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22221: 00d94434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22222: 0081ff38 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22223: 0075aeec 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22222: 00820088 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22223: 0075b03c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22224: 00d9e04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22225: 00d9bf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22226: 00dc85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22227: 00d01ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vs │ │ │ │ 22228: 00d9b9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 22229: 0079a110 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 22229: 0079a260 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22230: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22231: 00dc848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22232: 004d750c 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22233: 00d01bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesef_vv │ │ │ │ 22234: 00dc770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 22235: 00da1860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 22236: 006f5d6c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 22236: 006f5ebc 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22237: 00d00078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_b │ │ │ │ 22238: 00da0b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 22239: 00ce0d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_xu_f_v_w │ │ │ │ - 22240: 00715358 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 22241: 00942264 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22240: 007154a8 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 22241: 009423b4 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22242: 0054fc98 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22243: 00dc7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 22244: 00777c18 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 22244: 00777d68 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22245: 00dc6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22246: 00dc6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22247: 00dc69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22248: 0029b918 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 22249: 00cffff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_h │ │ │ │ - 22250: 009c4848 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22250: 009c4998 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22251: 0058f780 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22252: 00b98b6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22252: 00b98cbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22253: 00421304 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22254: 00983d6c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22254: 00983ebc 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22255: 00da1950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 22256: 009681c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 22257: 007332a0 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 22256: 00968314 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22257: 007333f0 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22258: 00623a34 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_d │ │ │ │ 22259: 00d94474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22260: 00dc6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22261: 00d968d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22262: 00da01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22263: 00d96ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22264: 00d987dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22265: 00d9fec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22266: 00b83818 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 22267: 0073fa14 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 22266: 00b83968 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22267: 0073fb64 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ 22268: 00623710 424 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_h │ │ │ │ - 22269: 00780d98 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 22269: 00780ee8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22270: 00cfff70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmaccsu_vx_w │ │ │ │ 22271: 00dc6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22272: 007e463c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22272: 007e478c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22273: 00d9f3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22274: 00dc7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22275: 00581c9c 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 22276: 007473c0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 22276: 00747510 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22277: 0041f0e4 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22278: 0094dbfc 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22279: 00992994 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22278: 0094dd4c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22279: 00992ae4 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22280: 00dc785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ 22281: 00ce3488 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsif_m │ │ │ │ - 22282: 0097047c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22282: 009705cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22283: 00ce9aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_d │ │ │ │ 22284: 00da2198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ 22285: 006238b8 380 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vf_w │ │ │ │ - 22286: 009b3d34 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22286: 009b3e84 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22287: 00d8b79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22288: 0055e474 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22289: 008cef98 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22289: 008cf0e8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22290: 00dc6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22291: 008fad70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22291: 008faec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22292: 00d9f070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22293: 00d98cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 22294: 00d934a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22295: 0091a154 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22295: 0091a2a4 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22296: 00ce9ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_h │ │ │ │ 22297: 0061bf60 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_b │ │ │ │ 22298: 00501468 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22299: 00dc6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22300: 0051715c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22301: 00581264 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22302: 00d957e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22303: 00dc6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22304: 00638ce0 268 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_b │ │ │ │ 22305: 00dc789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22306: 0063900c 308 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_d │ │ │ │ 22307: 0061bfc0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_h │ │ │ │ 22308: 00dc8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22309: 009c70ec 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22309: 009c723c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22310: 00d8ea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22311: 00638dec 280 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_h │ │ │ │ 22312: 00ce39b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2cl64_vv │ │ │ │ 22313: 003e2630 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22314: 00d8df34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 22315: 0077d570 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 22315: 0077d6c0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22316: 00dc6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22317: 00442e50 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22318: 002aa6a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22319: 00ce9b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredosum_vs_w │ │ │ │ 22320: 002f8814 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22321: 00b2988c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22321: 00b299dc 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22322: 00dc83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22323: 00dc75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22324: 00d90ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22325: 00919e88 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22325: 00919fd8 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22326: 0061c020 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccus_vx_w │ │ │ │ 22327: 00dc61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22328: 00dc806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22329: 00dc650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 22330: 008ae2e4 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 22331: 00735ae4 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22332: 0074eb18 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22330: 008ae434 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22331: 00735c34 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 22332: 0074ec68 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22333: 004d7a50 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22334: 00638f04 264 FUNC GLOBAL DEFAULT 12 helper_vredsum_vs_w │ │ │ │ - 22335: 009cdeec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22335: 009ce03c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22336: 00d8ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22337: 0095f580 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22337: 0095f6d0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22338: 00da1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22339: 009b0f0c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22339: 009b105c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22340: 00d98aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22341: 0029c108 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22342: 009b8adc 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22342: 009b8c2c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22343: 00d9977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22344: 0061f780 420 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_d │ │ │ │ 22345: 00d9dd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22346: 00304f00 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22347: 006b5598 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22347: 006b56e8 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22348: 0061f440 436 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_h │ │ │ │ 22349: 00dc6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22350: 0052344c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22351: 00dc721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22352: 0098a14c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22352: 0098a29c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22353: 005bb714 288 FUNC GLOBAL DEFAULT 12 riscv_find_firmware │ │ │ │ 22354: 00d9f4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22355: 00d907d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22356: 00d9ebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22357: 00dc65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22358: 00dc78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22359: 007a84dc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22360: 007b89c0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22359: 007a862c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22360: 007b8b10 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22361: 002ad5a4 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22362: 007484e4 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22362: 00748634 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22363: 00300588 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22364: 008c3580 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22364: 008c36d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22365: 0061f5f4 396 FUNC GLOBAL DEFAULT 12 helper_vfadd_vv_w │ │ │ │ 22366: 00572a44 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22367: 00dc7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22368: 00da01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22369: 00d9f200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22370: 00dc84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22371: 009c7f48 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22372: 0099f68c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22371: 009c8098 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22372: 0099f7dc 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22373: 00dc6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22374: 00962c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 22375: 007425cc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 22376: 0078bec0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 22374: 00962d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22375: 0074271c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 22376: 0078c010 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22377: 00dc7a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22378: 00d981f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 22379: 00d9c818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 22380: 0054ad84 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22381: 00588628 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22382: 00824bac 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22382: 00824cfc 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22383: 00dc80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22384: 00491d00 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22385: 00dc82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22386: 00dc7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22387: 00d8c790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22388: 0093cd4c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22388: 0093ce9c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22389: 00d99b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22390: 00dc824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22391: 0061b8a0 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_b │ │ │ │ 22392: 00dc7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22393: 00d9e36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22394: 00821558 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22394: 008216a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22395: 00dc7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 22396: 00512488 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22397: 00da22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 22398: 00b98b68 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22399: 007f4f24 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22398: 00b98cb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22399: 007f5074 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22400: 00569d74 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22401: 0061b900 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_h │ │ │ │ 22402: 00dc6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22403: 00da15d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22404: 00dc74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22405: 008d647c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22405: 008d65cc 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22406: 00d952e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22407: 00d97d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22408: 0032ab04 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22409: 00dc658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22410: 00da0f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22411: 00dc7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22412: 00dc807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22413: 00dc7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22414: 00dc7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22415: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22416: 00d8cf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22417: 0054f8d0 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22418: 00d95c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22419: 00dc836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22420: 009c77d4 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 22421: 00745524 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22422: 008aab58 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22420: 009c7924 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22421: 00745674 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 22422: 008aaca8 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22423: 00d9ac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22424: 00cefe24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_b │ │ │ │ 22425: 002fe330 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22426: 0061b960 96 FUNC GLOBAL DEFAULT 12 helper_vwmaccu_vv_w │ │ │ │ 22427: 00dc656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22428: 00cefc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_d │ │ │ │ 22429: 0041ab54 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22430: 002a32b0 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 22431: 007000b0 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 22431: 00700200 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 22432: 00d92138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22433: 009815c8 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22433: 00981718 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22434: 005586c8 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22435: 002965d8 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22436: 00dc8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22437: 00cefda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_h │ │ │ │ 22438: 00553e00 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22439: 0072cf60 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22440: 00916e28 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22439: 0072d0b0 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 22440: 00916f78 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22441: 00da00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22442: 00d91928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22443: 009a1178 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22443: 009a12c8 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22444: 00dc62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22445: 00d8c94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22446: 00d97540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22447: 00d96900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22448: 00dc70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22449: 00d8b5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22450: 00d988cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22451: 00386e00 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22452: 00dc6007 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22453: 00821024 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22453: 00821174 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22454: 00c6bfb0 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ - 22455: 00745aac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 22455: 00745bfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22456: 00d9e73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22457: 0053bbd0 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ 22458: 00cefd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmax_vx_w │ │ │ │ - 22459: 007e6b84 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22459: 007e6cd4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ 22460: 00cf8014 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_b │ │ │ │ - 22461: 0099b250 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22461: 0099b3a0 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22462: 00dc7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 22463: 00c7e944 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22464: 00da1290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22465: 00cf7e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_d │ │ │ │ - 22466: 00781b34 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22467: 008ce174 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22466: 00781c84 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 22467: 008ce2c4 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22468: 00d90e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22469: 0060286c 656 FUNC GLOBAL DEFAULT 12 helper_vsxei32_64_v │ │ │ │ 22470: 002aed50 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22471: 00963a04 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22472: 0074d4dc 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22471: 00963b54 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22472: 0074d62c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22473: 00cf7f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_h │ │ │ │ 22474: 00d93714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22475: 003309c8 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22476: 00953d08 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 22477: 00743858 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22478: 006ffa58 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22476: 00953e58 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22477: 007439a8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 22478: 006ffba8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22479: 00d95450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22480: 008e73d8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22480: 008e7528 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22481: 00dc60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22482: 009c39ac 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22483: 0096f2e8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22482: 009c3afc 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22483: 0096f438 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22484: 00d8ca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22485: 00d968c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22486: 00dc7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22487: 003abcc4 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22488: 00d8e924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22489: 005aa734 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 22490: 00cb9bd4 12 OBJECT GLOBAL DEFAULT 24 none_xattr_ops │ │ │ │ @@ -22498,162 +22498,162 @@ │ │ │ │ 22494: 00dc683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 22495: 00da1aa8 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 22496: 00dc616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 22497: 0029c880 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22498: 005ed7d0 88 FUNC GLOBAL DEFAULT 12 helper_hyp_tlb_flush │ │ │ │ 22499: 00dc853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22500: 00dc6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 22501: 0077e314 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 22501: 0077e464 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22502: 00cf7f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmacc_vv_w │ │ │ │ 22503: 00dc608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22504: 00d93ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22505: 007b86e8 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22505: 007b8838 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22506: 00304efc 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22507: 00dc7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22508: 00dc60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22509: 00dc6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22510: 00758174 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22510: 007582c4 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22511: 00dc8804 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22512: 00968dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22512: 00968f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22513: 003e819c 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22514: 002a34b0 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22515: 00570bfc 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22516: 00da0f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22517: 00914098 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22517: 009141e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22518: 00dc6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22519: 00d8b32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22520: 0095df50 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22520: 0095e0a0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22521: 00dc706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22522: 009846e8 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22523: 00b98b4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22522: 00984838 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22523: 00b98c9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22524: 002b35d8 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22525: 00d99a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22526: 00dc7d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22527: 00cf5f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_h │ │ │ │ 22528: 00d93e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22529: 002b2c54 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22530: 008700dc 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22530: 0087022c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22531: 00547624 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22532: 00da393c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22533: 00d9f6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22534: 00dc71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22535: 00d9d44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22536: 008f8210 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22536: 008f8360 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22537: 002e1c9c 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22538: 008e59e4 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22539: 009bef68 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22538: 008e5b34 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22539: 009bf0b8 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22540: 00dc63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22541: 0052f854 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22542: 00d8b75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22543: 00da08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22544: 00b98b34 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22544: 00b98c84 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22545: 00ce392c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ch32_vv │ │ │ │ 22546: 00d91c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22547: 00d930d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22548: 003399e4 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22549: 00d99204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22550: 008e055c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22551: 00b83908 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22550: 008e06ac 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22551: 00b83a58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22552: 00d9b3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22553: 00cf5f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredusum_vs_w │ │ │ │ 22554: 00d8a7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22555: 002950c4 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22556: 00dc7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22557: 00c7c380 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 22558: 00d9aacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22559: 007581f8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22560: 00970904 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22561: 008bc974 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22559: 00758348 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22560: 00970a54 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22561: 008bcac4 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22562: 00dc80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22563: 009814a0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 22564: 0094d230 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22563: 009815f0 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22564: 0094d380 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22565: 00d92258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22566: 00dc6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22567: 00d8e684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22568: 00cba760 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22569: 00dc7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22570: 00d9ed40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22571: 00d9a7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22572: 00d90954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22573: 008df0bc 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 22574: 0071a228 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 22573: 008df20c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22574: 0071a378 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22575: 006078b4 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_b │ │ │ │ 22576: 00dc60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22577: 00d8725c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22578: 00d9b924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 22579: 0077d624 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 22579: 0077d774 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22580: 00dc6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22581: 00dc8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22582: 007e8558 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22582: 007e86a8 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22583: 004f667c 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22584: 00dc71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22585: 00607914 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_h │ │ │ │ 22586: 00c81fd0 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22587: 00dc7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22588: 00d9f140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22589: 00da0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22590: 00d8e5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22591: 004179b0 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22592: 008de144 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22592: 008de294 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22593: 00dc64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22594: 00d01e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesz_vs │ │ │ │ 22595: 00dc8b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22596: 00587eb8 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22597: 005587ec 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22598: 008675ec 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22598: 0086773c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ 22599: 006193e0 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_b │ │ │ │ - 22600: 009bced0 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22601: 00868758 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22600: 009bd020 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22601: 008688a8 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22602: 00619500 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_d │ │ │ │ - 22603: 007bc7d8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 22604: 0077c888 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22605: 00993da8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22603: 007bc928 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22604: 0077c9d8 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 22605: 00993ef8 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22606: 00d8fc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 22607: 0072bffc 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 22607: 0072c14c 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22608: 0040b6a0 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22609: 003aa680 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22610: 008e2a10 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22610: 008e2b60 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22611: 00dc847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ 22612: 00619440 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_h │ │ │ │ - 22613: 007ecc38 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22613: 007ecd88 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22614: 00dc6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 22615: 00607974 96 FUNC GLOBAL DEFAULT 12 helper_vwaddu_vv_w │ │ │ │ - 22616: 008ce9e8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22616: 008ceb38 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22617: 00dc640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 22618: 00db587c 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 22619: 00d9ab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22620: 00dc668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22621: 0081fe44 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22621: 0081ff94 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22622: 00da2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 22623: 0074158c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 22623: 007416dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22624: 00d0072c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rounding_mode │ │ │ │ 22625: 002e1004 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ 22626: 006194a0 96 FUNC GLOBAL DEFAULT 12 helper_vmul_vx_w │ │ │ │ - 22627: 006e37bc 944 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22627: 006e390c 944 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22628: 00dc70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22629: 00dc6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22630: 00dc6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22631: 00d8f060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22632: 00dc7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22633: 00d97d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22634: 005302d0 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22635: 00721b3c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22636: 00953130 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22635: 00721c8c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22636: 00953280 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22637: 00dc708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22638: 008db7e0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 22639: 0078284c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22638: 008db930 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22639: 0078299c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22640: 00dc80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22641: 005d3ee0 492 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpmcycle_read │ │ │ │ - 22642: 0070b4d4 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22642: 0070b624 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22643: 00dc7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22644: 002e3fbc 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22645: 00dc82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22646: 00dc8b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22647: 00dc77e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22648: 00aea28c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22648: 00aea3dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22649: 00c87c48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22650: 00dc6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22651: 00d957f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22652: 00dc6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22653: 00d97110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22654: 00501b84 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22655: 00d977c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ @@ -22661,218 +22661,218 @@ │ │ │ │ 22657: 00d9b424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22658: 0063ec4c 648 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_b │ │ │ │ 22659: 0053843c 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22660: 002d17ac 276 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22661: 00da2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22662: 00dc6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ 22663: 0063f3b0 620 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_d │ │ │ │ - 22664: 009a9624 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22664: 009a9774 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22665: 00d96f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22666: 00d9ac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22667: 0063eed4 640 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_h │ │ │ │ 22668: 00dc822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22669: 00dc79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22670: 00992d50 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22670: 00992ea0 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22671: 00dc69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22672: 00d91274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22673: 007e4444 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22673: 007e4594 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22674: 0036be34 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22675: 00dc727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22676: 0071466c 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22677: 009aeb9c 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22676: 007147bc 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22677: 009aecec 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22678: 00d90af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22679: 00dc7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22680: 0090d828 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22680: 0090d978 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22681: 00d9bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22682: 009cabdc 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22683: 007431b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22682: 009cad2c 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22683: 00743308 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22684: 00d9d98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22685: 002a1c38 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22686: 00dc60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22687: 008fe528 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22687: 008fe678 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22688: 00dc809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22689: 00d8c3c0 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22690: 00d9a41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22691: 00d8cd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22692: 00412044 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22693: 00dc6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ 22694: 0063f154 604 FUNC GLOBAL DEFAULT 12 helper_vslidedown_vx_w │ │ │ │ - 22695: 009687e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22696: 009823c4 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22695: 00968930 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22696: 00982514 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22697: 00dc7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22698: 00d91ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22699: 00dc63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22700: 00546850 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22701: 0095db28 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22702: 009139c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22703: 008b1338 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22704: 0094124c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22705: 00965570 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22701: 0095dc78 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22702: 00913b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22703: 008b1488 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22704: 0094139c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22705: 009656c0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22706: 00dc82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22707: 00dc7f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22708: 008af528 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22709: 009b395c 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22708: 008af678 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22709: 009b3aac 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22710: 00d90854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22711: 00dc6ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22712: 009823e4 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22712: 00982534 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22713: 00d9fb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22714: 009abe1c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22714: 009abf6c 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22715: 00dc66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22716: 00dc6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22717: 00d8dc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22718: 00c6c644 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22719: 00d99ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22720: 00dc696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22721: 00d945a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22722: 00cf8224 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_b │ │ │ │ 22723: 00641abc 396 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_d │ │ │ │ 22724: 00cf8098 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_d │ │ │ │ 22725: 00dc6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22726: 0055b214 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22727: 00dc8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22728: 00d9a77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 22729: 0078b190 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22729: 0078b2e0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22730: 0055a248 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22731: 00d90764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22732: 00d9ee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22733: 00cf81a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_h │ │ │ │ 22734: 00db52e8 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22735: 00da07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22736: 0041e880 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22737: 00ce50e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlxei64_16_v │ │ │ │ 22738: 00dc6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22739: 00781be4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22739: 00781d34 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22740: 00d9b7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22741: 0040b758 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22742: 0074850c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22742: 0074865c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22743: 00dc6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22744: 00817088 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22745: 0094fa94 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22744: 008171d8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22745: 0094fbe4 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22746: 005b9234 104 FUNC GLOBAL DEFAULT 12 riscv_trigger_reset_hold │ │ │ │ 22747: 00dc7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22748: 00dc6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22749: 00299cc0 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22750: 00d8cccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22751: 00dc825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22752: 0080918c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22752: 008092dc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22753: 00d89ef4 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22754: 00ce1c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_d │ │ │ │ 22755: 00d908f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 22756: 008e4a2c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22757: 007856e8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22758: 008c9b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22756: 008e4b7c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22757: 00785838 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22758: 008c9c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22759: 00d8fad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22760: 009ae67c 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22761: 007162fc 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22760: 009ae7cc 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22761: 0071644c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ 22762: 00cf811c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsac_vv_w │ │ │ │ 22763: 00d0537c 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrw_i128 │ │ │ │ 22764: 00641950 364 FUNC GLOBAL DEFAULT 12 helper_vzext_vf4_w │ │ │ │ 22765: 00ce1d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_h │ │ │ │ - 22766: 007e95e0 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22766: 007e9730 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22767: 00dc7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22768: 00d9e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22769: 00dc611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22770: 00dc7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22771: 00dc65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22772: 0090dea8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22772: 0090dff8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22773: 004fe254 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22774: 00d97ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22775: 00d9d6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22776: 00919c6c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22776: 00919dbc 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22777: 00ce00f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vle32ff_v │ │ │ │ 22778: 0027ec9c 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22779: 00dc833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22780: 00dc854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22781: 00dc704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22782: 0091379c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22782: 009138ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22783: 00cf0f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_d │ │ │ │ 22784: 002acf9c 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22785: 009a868c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22785: 009a87dc 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22786: 00dc79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22787: 00dc8b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22788: 0074f428 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22788: 0074f578 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22789: 00d96138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NOTIFY_INT_VECTOR_EVENT │ │ │ │ 22790: 005adb18 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22791: 00d93f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22792: 0029cd44 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ 22793: 00cf1030 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_h │ │ │ │ - 22794: 0079c3f4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22794: 0079c544 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22795: 00d95c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ 22796: 00ce1cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsqrt7_v_w │ │ │ │ - 22797: 009ae594 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22797: 009ae6e4 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22798: 00dc7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22799: 0082a384 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22799: 0082a4d4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22800: 00dc83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22801: 00da1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22802: 00d91db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22803: 004bd684 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22804: 00b0abb4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22804: 00b0ad04 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22805: 002b0d34 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22806: 00b0aa6c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22806: 00b0abbc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22807: 002bb284 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22808: 006a1e24 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ - 22809: 0075cd68 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22808: 006a1f74 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_b │ │ │ │ + 22809: 0075ceb8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22810: 00dc7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22811: 00b0a924 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22811: 00b0aa74 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22812: 00da3c04 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22813: 00d909a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 22814: 006a1f44 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ + 22814: 006a2094 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_d │ │ │ │ 22815: 00dc7874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ 22816: 00cf99dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_b │ │ │ │ - 22817: 0095860c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22817: 0095875c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22818: 00cf0fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vf_w │ │ │ │ 22819: 00cf9850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_d │ │ │ │ 22820: 00463488 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22821: 00d96ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22822: 00d95d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22823: 009c7c50 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22824: 006a1e84 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ - 22825: 007a2660 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22823: 009c7da0 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22824: 006a1fd4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_h │ │ │ │ + 22825: 007a27b0 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22826: 00cf9958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_h │ │ │ │ 22827: 00dc69fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22828: 00d9d3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22829: 00d9bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22830: 00d950a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22831: 00545c84 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22832: 0078c2e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22833: 007f4e2c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22832: 0078c430 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22833: 007f4f7c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22834: 00dc834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22835: 00dc8602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22836: 00dc7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22837: 0095a1d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22837: 0095a328 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22838: 002f94f8 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22839: 00d9d8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22840: 0041b1a4 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22841: 0095575c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22841: 009558ac 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22842: 00dc613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22843: 008ca31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22843: 008ca46c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22844: 002b6114 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22845: 006a1ee4 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ + 22845: 006a2034 96 FUNC GLOBAL DEFAULT 12 helper_vror_vx_w │ │ │ │ 22846: 00cf98d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsaddu_vx_w │ │ │ │ - 22847: 007536cc 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22847: 0075381c 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22848: 0055e390 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22849: 0059bd70 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 22850: 00915480 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22850: 009155d0 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22851: 00da1680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22852: 00dc6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22853: 007e0630 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22853: 007e0780 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22854: 004123ec 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22855: 00d8e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22856: 004153bc 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22857: 00d91d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22858: 00530094 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22859: 00d91938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22860: 00d99d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22861: 00da00c8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22862: 005ea0b0 24 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_d │ │ │ │ 22863: 00d909f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22864: 00d95ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22865: 009c1f08 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22865: 009c2058 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ 22866: 00ce3e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vl8re16_v │ │ │ │ - 22867: 009bc1b4 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22867: 009bc304 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22868: 00d91e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22869: 00dc8b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22870: 00304f14 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22871: 005ead84 68 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_h │ │ │ │ 22872: 00cf6b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_b │ │ │ │ 22873: 00d9d4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22874: 00d974f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ @@ -22884,143 +22884,143 @@ │ │ │ │ 22880: 00dc73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22881: 00dc76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22882: 002b909c 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22883: 00cf6af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_h │ │ │ │ 22884: 00d910e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22885: 00da2208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ 22886: 005e99ac 56 FUNC GLOBAL DEFAULT 12 helper_fcvt_w_s │ │ │ │ - 22887: 0093e8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22887: 0093ea34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22888: 00dc85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22889: 008e7a2c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22889: 008e7b7c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22890: 00d8cc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 22891: 00cfabe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_h │ │ │ │ - 22892: 0075cb48 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22893: 009ad33c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22894: 007e78c0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22892: 0075cc98 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22893: 009ad48c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22894: 007e7a10 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22895: 003cae70 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22896: 00570f0c 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22897: 007e0578 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22897: 007e06c8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22898: 00d8e3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22899: 0052e210 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22900: 0081aa60 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22901: 006cd3ec 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22900: 0081abb0 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22901: 006cd53c 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22902: 00dc6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22903: 00dc70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22904: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22905: 00d95b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22906: 0036f694 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22907: 00dc836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22908: 00dc69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22909: 0079c2c4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22909: 0079c414 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22910: 0055d5fc 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22911: 00cf6a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vdivu_vv_w │ │ │ │ - 22912: 008fa69c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22913: 008d40e0 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22914: 007509ec 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22912: 008fa7ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22913: 008d4230 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22914: 00750b3c 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22915: 003aa85c 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22916: 00cfab64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnclip_wx_w │ │ │ │ 22917: 00d95880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22918: 00d978b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22919: 00d93f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22920: 00dbd954 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22921: 00d8dc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22922: 00813d28 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22923: 00917404 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22924: 007e8770 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22922: 00813e78 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22923: 00917554 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22924: 007e88c0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22925: 00dc712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22926: 00dc71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22927: 0070c42c 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22927: 0070c57c 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22928: 00dc6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22929: 00d918d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22930: 0077e130 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22931: 00776f94 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22930: 0077e280 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22931: 007770e4 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22932: 00dc605f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22933: 00b2c174 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22934: 008f5af4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22935: 008c4938 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22933: 00b2c2c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22934: 008f5c44 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22935: 008c4a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22936: 00dc6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22937: 00dc7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 22938: 00b2c16c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22939: 00862344 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22938: 00b2c2bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22939: 00862494 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22940: 00d98f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22941: 00d8481c 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22942: 008cba1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22943: 00b2c164 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22942: 008cbb6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22943: 00b2c2b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22944: 00dc8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22945: 00dc6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22946: 00dc7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 22947: 0072a658 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22947: 0072a7a8 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22948: 00d937f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22949: 00dc7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22950: 002a99e4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22951: 00d9cedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22952: 00d98cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ 22953: 00dc6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22954: 00dc68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22955: 0042c944 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22956: 002b2494 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22957: 0041b378 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22958: 00d90994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22959: 00dc6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22960: 00dc642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22961: 00870474 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22961: 008705c4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22962: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 22963: 009a1138 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22963: 009a1288 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22964: 004d7ad8 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 22965: 005eb150 100 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_d │ │ │ │ - 22966: 00940aa4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22967: 009172c4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22966: 00940bf4 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22967: 00917414 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22968: 00dc77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 22969: 0075f4a4 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22970: 0084f340 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22969: 0075f5f4 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22970: 0084f490 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22971: 00dc8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22972: 00dc8ae8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22973: 005eaf94 96 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_l │ │ │ │ 22974: 00dc7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22975: 00912df0 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22975: 00912f40 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22976: 005ab8b8 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22977: 0050f668 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22978: 0095617c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22979: 0070ecac 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22978: 009562cc 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22979: 0070edfc 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22980: 00dc657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22981: 00dc76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 22982: 002eada8 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22983: 005eb054 128 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_s │ │ │ │ 22984: 00dc6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22985: 005143b8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 22986: 005eaee4 88 FUNC GLOBAL DEFAULT 12 helper_fcvt_h_w │ │ │ │ - 22987: 007420c0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22987: 00742210 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22988: 00dc7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22989: 00dc75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22990: 00dc83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22991: 0042aef4 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22992: 007e4874 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22992: 007e49c4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22993: 00d94844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22994: 00d9f55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22995: 00d94ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22996: 00dc71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22997: 00dc6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22998: 00dc61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22999: 002ffd40 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23000: 00dc6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 23001: 00745348 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 23001: 00745498 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23002: 00da10d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23003: 00dc8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23004: 009668f4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23004: 00966a44 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23005: 00dc7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23006: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23007: 002b0af4 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23008: 00dc6005 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23009: 00d95210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23010: 00d93cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23011: 008e49bc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 23012: 007160ac 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 23011: 008e4b0c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23012: 007161fc 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 23013: 002b516c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ 23014: 00624450 448 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_h │ │ │ │ - 23015: 009058c8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23015: 00905a18 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23016: 00cf61a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_h │ │ │ │ 23017: 00d8f830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23018: 00d95580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23019: 00dc822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23020: 00dc69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23021: 00d9f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSECCFG_CSR_WRITE_EVENT │ │ │ │ 23022: 002b7cbc 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ @@ -23031,1046 +23031,1046 @@ │ │ │ │ 23027: 00da0280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23028: 00dc7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23029: 002a9aa4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23030: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 23031: 0061c978 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_d │ │ │ │ 23032: 00d052f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_csrrw_i128 │ │ │ │ 23033: 00cfb8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_h │ │ │ │ - 23034: 009d169c 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23035: 008ca264 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23034: 009d17ec 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23035: 008ca3b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23036: 0061c774 260 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_h │ │ │ │ 23037: 00586e98 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23038: 005a990c 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23039: 00624610 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vf_w │ │ │ │ - 23040: 00726fe8 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 23040: 00727138 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23041: 00cf6124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwredosum_vs_w │ │ │ │ 23042: 00dc60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23043: 00dc7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23044: 00dc7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23045: 00d91124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23046: 00d8bb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23047: 00d9daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23048: 003420d8 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23049: 00d9c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23050: 00808b00 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23050: 00808c50 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23051: 00dc77a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23052: 00d95490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23053: 00514c18 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23054: 0072b480 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 23055: 0098a428 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23056: 00900de4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23054: 0072b5d0 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 23055: 0098a578 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23056: 00900f34 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23057: 00dc839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23058: 009092b8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23058: 00909408 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23059: 00dc7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23060: 0048f718 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23061: 00cfb848 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vf_w │ │ │ │ 23062: 002ecac4 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23063: 0061c878 256 FUNC GLOBAL DEFAULT 12 helper_vmerge_vvm_w │ │ │ │ 23064: 00d8fe6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23065: 004944d4 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23066: 002ad7d0 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23067: 00d988ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 23068: 00746020 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 23068: 00746170 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23069: 00dc6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23070: 002b0be8 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 23071: 007824a8 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23072: 009384d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23073: 008d6fc8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23071: 007825f8 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 23072: 00938624 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23073: 008d7118 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23074: 00290ad8 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23075: 00d9a19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23076: 00d94174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23077: 0090fcf0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 23078: 0072bebc 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 23077: 0090fe40 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23078: 0072c00c 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 23079: 00d942c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23080: 009d0dc8 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23080: 009d0f18 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23081: 00d9d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23082: 00d9fd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23083: 004cf880 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23084: 008e7d78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23084: 008e7ec8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23085: 00dc7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23086: 005ad130 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23087: 0055e2dc 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 23088: 00d94154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 23089: 00780a30 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 23089: 00780b80 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23090: 00d9ead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23091: 00d93074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23092: 005aa864 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23093: 00d005a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctr_add_entry │ │ │ │ 23094: 003ad8b0 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23095: 00dc7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23096: 009342e0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23096: 00934430 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23097: 00518f64 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23098: 005e9da4 72 FUNC GLOBAL DEFAULT 12 helper_fmin_d │ │ │ │ 23099: 00d00834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mret │ │ │ │ 23100: 00d928a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23101: 00dc67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23102: 00dc6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 23103: 00cfc5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_d │ │ │ │ 23104: 005ea54c 208 FUNC GLOBAL DEFAULT 12 helper_fmin_h │ │ │ │ - 23105: 00809240 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23105: 00809390 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23106: 00d95ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23107: 008ac830 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23107: 008ac980 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23108: 00cfc6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_h │ │ │ │ 23109: 00dc7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23110: 00d93894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23111: 009a3b90 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23111: 009a3ce0 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23112: 004ceb74 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23113: 00dc6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23114: 00862eac 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23114: 00862ffc 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23115: 005f9c94 1968 FUNC GLOBAL DEFAULT 12 helper_vle16_v │ │ │ │ 23116: 00dc79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23117: 00dc65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23118: 007df6b4 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23118: 007df804 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23119: 00d9d7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23120: 00463484 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23121: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23122: 00dc686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23123: 005e94ec 144 FUNC GLOBAL DEFAULT 12 helper_fmin_s │ │ │ │ 23124: 0036ccfc 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23125: 009cf354 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23126: 0072a68c 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23125: 009cf4a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23126: 0072a7dc 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23127: 003bf7dc 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23128: 009419f0 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23129: 007bd2e4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23128: 00941b40 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23129: 007bd434 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23130: 00da1d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23131: 00dc686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23132: 00bce8c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23133: 00cfc634 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vf_w │ │ │ │ 23134: 005dbd18 36 FUNC GLOBAL DEFAULT 12 cpu_get_fcfien │ │ │ │ 23135: 00dc6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23136: 005d271c 40 FUNC GLOBAL DEFAULT 12 riscv_iommu_set_cap_igs │ │ │ │ 23137: 00d8ac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23138: 00dc7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23139: 00d9b854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23140: 009be9c8 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23141: 006cbe74 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 23142: 009bdea4 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23140: 009beb18 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23141: 006cbfc4 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 23142: 009bdff4 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23143: 00d8b180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23144: 00d8fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23145: 00304510 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 23146: 0071ec20 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 23146: 0071ed70 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 23147: 00590838 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23148: 00d93aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23149: 00dc7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23150: 00dc7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23151: 009be5cc 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23152: 0093c66c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23151: 009be71c 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23152: 0093c7bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23153: 00dc751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23154: 00d8d630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23155: 0095f710 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23155: 0095f860 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23156: 00d8dbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23157: 00839528 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23158: 007ab554 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23157: 00839678 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23158: 007ab6a4 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23159: 00d99e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23160: 007a3228 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23160: 007a3378 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23161: 005212c0 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23162: 004ce524 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23163: 004dda18 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23164: 0094afe0 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 23165: 00746b50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 23164: 0094b130 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23165: 00746ca0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23166: 0056a650 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23167: 00750f88 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23167: 007510d8 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 23168: 006122c4 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_b │ │ │ │ - 23169: 0090f62c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23169: 0090f77c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23170: 002a9c2c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23171: 00d8e564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23172: 00d90ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23173: 00612984 592 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_d │ │ │ │ 23174: 00d90df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23175: 007a4b38 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23175: 007a4c88 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23176: 002a9b54 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 23177: 00746d70 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 23177: 00746ec0 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23178: 00612504 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_h │ │ │ │ 23179: 00d9c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23180: 00dc65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23181: 00337958 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 23182: 004cff80 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23183: 008cfdb0 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23183: 008cff00 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23184: 00d8e654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23185: 00dc6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23186: 00d953e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23187: 00d98bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23188: 005813b0 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23189: 00946b5c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23189: 00946cac 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23190: 00d99e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23191: 005104a4 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23192: 00607f74 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_b │ │ │ │ 23193: 00612744 576 FUNC GLOBAL DEFAULT 12 helper_vmsleu_vv_w │ │ │ │ 23194: 00d9fc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 23195: 00dc7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 23196: 004212d0 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23197: 00d980b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23198: 0055e124 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23199: 00607fd4 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_h │ │ │ │ 23200: 00d924b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23201: 00d8c5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23202: 00d95ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23203: 0095e40c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23203: 0095e55c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23204: 00dc78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23205: 00dc656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23206: 0032c738 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23207: 00d9a1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 23208: 007160a4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 23208: 007161f4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23209: 0051d060 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23210: 00514fac 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ - 23211: 00985348 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23211: 00985498 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23212: 00d9d3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23213: 00dc8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23214: 005ac0e8 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23215: 00dc69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23216: 00608034 96 FUNC GLOBAL DEFAULT 12 helper_vwadd_wv_w │ │ │ │ - 23217: 008cb234 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 23218: 00983588 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23217: 008cb384 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23218: 009836d8 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23219: 00dc68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 23220: 007812c0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 23220: 00781410 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23221: 00d9faa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23222: 007484dc 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23222: 0074862c 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23223: 003a8f90 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23224: 00dc6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23225: 0095da00 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23225: 0095db50 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23226: 0059bb14 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23227: 00dc8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23228: 00dc74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23229: 00dc6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23230: 00808c80 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23230: 00808dd0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23231: 00dc71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23232: 00dc6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23233: 00dc84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23234: 005b3f94 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23235: 00982c28 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23235: 00982d78 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23236: 00dc81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23237: 00d95ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23238: 0094cde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23238: 0094cf30 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23239: 00dc62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 23240: 0074707c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23241: 008e58a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23240: 007471cc 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 23241: 008e59f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23242: 002fb688 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23243: 0053940c 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23244: 008e6320 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23244: 008e6470 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23245: 0029b488 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23246: 00dc8b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 23247: 00929214 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23248: 00909b8c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23249: 00929ffc 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23247: 00929364 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23248: 00909cdc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23249: 0092a14c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23250: 00dc7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23251: 00d93b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23252: 009bd9b8 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23253: 008fcc98 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23254: 0097971c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23252: 009bdb08 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23253: 008fcde8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23254: 0097986c 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23255: 002ac1bc 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23256: 005d40cc 952 FUNC GLOBAL DEFAULT 12 riscv_iommu_hpm_incr_ctr │ │ │ │ 23257: 00d903d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23258: 0093557c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23259: 00999b04 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23260: 008cbf80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23261: 009af238 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23258: 009356cc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23259: 00999c54 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23260: 008cc0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23261: 009af388 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23262: 00dc659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23263: 00d8a3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23264: 008551a4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23265: 00952344 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23264: 008552f4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23265: 00952494 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23266: 00d91154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23267: 0062a848 476 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_h │ │ │ │ 23268: 00d99cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23269: 002c0904 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23270: 0054a59c 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23271: 00aea290 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23271: 00aea3e0 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23272: 00d9aa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23273: 0091403c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23273: 0091418c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23274: 00dc74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 23275: 00290c48 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23276: 00d9f948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23277: 00dc7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23278: 00dc6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23279: 00dc6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23280: 007dbc20 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23281: 0096118c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23282: 008ba6ac 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23280: 007dbd70 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23281: 009612dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23282: 008ba7fc 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23283: 0062aa24 524 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vf_w │ │ │ │ 23284: 00dc7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23285: 00d9a4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23286: 008cf9ec 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23287: 009d6978 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 23288: 0070a3bc 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 23286: 008cfb3c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23287: 009d6ac8 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23288: 0070a50c 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23289: 00dc6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23290: 004ef0f8 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23291: 006e4fd8 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23291: 006e5128 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23292: 00dc66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23293: 002c042c 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23294: 00d91304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23295: 0061df40 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_b │ │ │ │ 23296: 00d9ed30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23297: 00dc7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23298: 007afcc8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23298: 007afe18 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23299: 00486ba0 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 23300: 00dc85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23301: 0059bb18 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23302: 0061e060 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_d │ │ │ │ 23303: 00dc7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23304: 00d950b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23305: 00d9c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23306: 00620ac4 432 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_d │ │ │ │ 23307: 00d932c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23308: 00d8d058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23309: 0054c590 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23310: 00dc84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23311: 0061dfa0 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_h │ │ │ │ 23312: 00d8e984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23313: 00b98b48 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23313: 00b98c98 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23314: 006207a0 424 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_h │ │ │ │ - 23315: 007067e8 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 23315: 00706938 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23316: 00dc6928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23317: 00dc8b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23318: 005b0e6c 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23319: 00dc7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 23320: 00762c8c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 23320: 00762ddc 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23321: 00d8ea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23322: 00dc7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 23323: 00d8adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23324: 00da0b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23325: 0072c510 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23326: 009998ec 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23325: 0072c660 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 23326: 00999a3c 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23327: 00da13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23328: 00dc63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23329: 00d97fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23330: 0029d4e0 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23331: 00dc7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23332: 00dc6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23333: 00514ec0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23334: 0061e000 96 FUNC GLOBAL DEFAULT 12 helper_vaaddu_vx_w │ │ │ │ 23335: 00d93e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 23336: 00749a8c 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 23336: 00749bdc 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 23337: 00d941a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23338: 00dc74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23339: 005130ec 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ 23340: 00620948 380 FUNC GLOBAL DEFAULT 12 helper_vfrsub_vf_w │ │ │ │ - 23341: 00905bd0 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23341: 00905d20 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23342: 00d8abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23343: 00dbd921 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 23344: 0078ab70 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 23344: 0078acc0 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23345: 00dc668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23346: 009667a0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23346: 009668f0 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23347: 00d8f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23348: 00d9ce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23349: 00dc7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23350: 00dc7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23351: 00dc696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23352: 00dc7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23353: 00cfb950 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_d │ │ │ │ - 23354: 0070e718 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 23354: 0070e868 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 23355: 00dc6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 23356: 00642dd0 76 FUNC GLOBAL DEFAULT 12 helper_xperm4 │ │ │ │ 23357: 00dc7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 23358: 00d9b8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 23359: 005dc834 584 FUNC GLOBAL DEFAULT 12 riscv_cpu_swap_hypervisor_regs │ │ │ │ 23360: 00dc6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 23361: 005e89b4 76 FUNC GLOBAL DEFAULT 12 riscv_cpu_get_fflags │ │ │ │ 23362: 00dc7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23363: 00cfba58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_h │ │ │ │ 23364: 00da011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23365: 005555b8 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23366: 0033438c 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23367: 00dc6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23368: 0093c104 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23368: 0093c254 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23369: 00d94644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23370: 00dc6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23371: 00642e1c 80 FUNC GLOBAL DEFAULT 12 helper_xperm8 │ │ │ │ 23372: 00dc85f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23373: 005b6dfc 904 FUNC GLOBAL DEFAULT 12 pmpaddr_csr_write │ │ │ │ 23374: 00dc8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23375: 00d90a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23376: 00d8baf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23377: 00d94f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23378: 00dc6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23379: 009c7588 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23379: 009c76d8 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23380: 00d9a0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23381: 00dc753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23382: 002b9488 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23383: 006a0384 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ + 23383: 006a04d4 264 FUNC GLOBAL DEFAULT 12 helper_remu_i128 │ │ │ │ 23384: 00cfb9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfrsub_vf_w │ │ │ │ 23385: 00d03bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_d │ │ │ │ - 23386: 0072a628 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23386: 0072a778 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23387: 005dc3d8 112 FUNC GLOBAL DEFAULT 12 riscv_cpu_hviprio_index2irq │ │ │ │ 23388: 00d93ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23389: 0095ee30 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23389: 0095ef80 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23390: 00d8eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23391: 00d03e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_h │ │ │ │ 23392: 00641454 108 FUNC GLOBAL DEFAULT 12 helper_vmvr_v │ │ │ │ 23393: 0029d420 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23394: 008c9740 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23394: 008c9890 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23395: 004eefe4 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23396: 0099f740 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23396: 0099f890 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23397: 00d8d620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23398: 00da0d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23399: 00dc6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23400: 00909724 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23400: 00909874 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23401: 00dc6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 23402: 007403a0 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 23402: 007404f0 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 23403: 00d9b5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23404: 00dc6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23405: 00d03930 132 OBJECT GLOBAL DEFAULT 24 helper_info_flt_s │ │ │ │ 23406: 003dd360 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23407: 00dc850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23408: 009cddf8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23408: 009cdf48 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23409: 00d8c5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23410: 00dc79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23411: 00dc712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23412: 004fc150 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23413: 00d94b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23414: 0075e194 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23414: 0075e2e4 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23415: 00dc833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23416: 00820ea8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23416: 00820ff8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23417: 003aa9c8 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23418: 00dc5f0c 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23419: 005ecf0c 60 FUNC GLOBAL DEFAULT 12 helper_cbo_inval │ │ │ │ 23420: 00dc6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23421: 00b0a48c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23422: 008faff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23423: 00816ec4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23424: 00970a70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23421: 00b0a5dc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23422: 008fb144 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23423: 00817014 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23424: 00970bc0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23425: 00da0d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23426: 00cff100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_b │ │ │ │ 23427: 00da2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23428: 002abf24 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23429: 00d8fd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23430: 00cff07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_h │ │ │ │ 23431: 00dc6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23432: 00936d38 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23432: 00936e88 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23433: 00d934e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 23434: 007d8218 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23435: 008acec0 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23434: 007d8368 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23435: 008ad010 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 23436: 004cde24 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ 23437: 005e6e10 264 FUNC GLOBAL DEFAULT 12 smstateen_acc_ok │ │ │ │ - 23438: 0074e9e8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23438: 0074eb38 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23439: 005af94c 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23440: 00d8b74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23441: 00cfeff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwaddu_wx_w │ │ │ │ - 23442: 00813c6c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23443: 008e2058 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23444: 0094a8a4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23445: 00954ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23442: 00813dbc 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23443: 008e21a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23444: 0094a9f4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23445: 00954ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 23446: 00da1990 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 23447: 00857b84 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23447: 00857cd4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23448: 002e3f3c 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23449: 00dc7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23450: 008d6e88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23450: 008d6fd8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23451: 00dc7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23452: 005b8228 288 FUNC GLOBAL DEFAULT 12 helper_itrigger_match │ │ │ │ - 23453: 00951930 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23453: 00951a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23454: 00dc7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 23455: 0078ab6c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 23455: 0078acbc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23456: 00267f74 116 FUNC GLOBAL DEFAULT 12 decode_xtheadcondmov │ │ │ │ 23457: 00dc7986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23458: 00da130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23459: 00dc61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23460: 00d90ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23461: 00d8a038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23462: 00d99c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23463: 00972d00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23463: 00972e50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23464: 00dc6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23465: 007f8040 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23465: 007f8190 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23466: 00dc8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23467: 007a5760 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23467: 007a58b0 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23468: 00d92808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 23469: 00745ea4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ - 23470: 006a09f0 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ + 23469: 00745ff4 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 23470: 006a0b40 184 FUNC GLOBAL DEFAULT 12 helper_aes64dsm │ │ │ │ 23471: 00dc6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23472: 0055d6b0 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 23473: 0071d960 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 23473: 0071dab0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23474: 00dc60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23475: 0033f81c 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23476: 008c9db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23476: 008c9f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23477: 00d991f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 23478: 0072c4a8 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23479: 0099362c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23480: 008fd468 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23478: 0072c5f8 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 23479: 0099377c 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23480: 008fd5b8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23481: 00dc6066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23482: 008f52e8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23482: 008f5438 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23483: 00d9d5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23484: 00d03b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_d │ │ │ │ - 23485: 006e648c 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23485: 006e65dc 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23486: 00dc7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23487: 00d8d0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23488: 008e8b28 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23488: 008e8c78 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23489: 002afc18 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23490: 00dc7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 23491: 00744e5c 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 23491: 00744fac 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23492: 00d8bc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23493: 0093bb70 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23494: 009c6da8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23493: 0093bcc0 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23494: 009c6ef8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23495: 00d03dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_h │ │ │ │ 23496: 0032a89c 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23497: 00912138 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23497: 00912288 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23498: 00dc7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 23499: 00797998 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 23499: 00797ae8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23500: 0058f29c 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23501: 00dc698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23502: 00635f90 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_d │ │ │ │ 23503: 00d97dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 23504: 00513d28 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 23505: 00d038ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_fle_s │ │ │ │ - 23506: 0077d228 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 23506: 0077d378 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 23507: 00635c88 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_h │ │ │ │ 23508: 00dc8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 23509: 00dc6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 23510: 00c7e9b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 23511: 00c8156c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23512: 00dc72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23513: 005696e4 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23514: 00dc70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23515: 00dc8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23516: 00d8f920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23517: 006c3424 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23517: 006c3574 3028 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23518: 00dc78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23519: 00d9dc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23520: 0096c070 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23520: 0096c1c0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23521: 002a8798 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23522: 00dc76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23523: 00d8fdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23524: 00dc7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23525: 002a96e4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23526: 0032ace0 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 23527: 007bba38 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23527: 007bbb88 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23528: 00d99f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23529: 00d8e394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23530: 00dc6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23531: 00635e1c 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_f_xu_v_w │ │ │ │ 23532: 005b8124 24 FUNC GLOBAL DEFAULT 12 tselect_csr_write │ │ │ │ 23533: 00d99e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 23534: 00984b78 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23534: 00984cc8 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23535: 00dc7914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 23536: 00761e8c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 23536: 00761fdc 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23537: 00d9c39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23538: 00dc6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23539: 00474088 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23540: 00dc6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23541: 00d8eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23542: 00c708d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23543: 00c7c5b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23544: 00d8ceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23545: 00d8dd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23546: 0091a638 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23546: 0091a788 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23547: 00500118 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 23548: 00966dcc 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23548: 00966f1c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23549: 00d97ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 23550: 008e0c64 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23551: 009689ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23552: 0098dcb8 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 23553: 009032a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23550: 008e0db4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23551: 00968afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23552: 0098de08 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23553: 009033f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23554: 005735cc 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23555: 00dc850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23556: 00dc74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23557: 00dc6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23558: 00d937d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 23559: 007176e0 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 23559: 00717830 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23560: 00dc6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23561: 00d981e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 23562: 00dc7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23563: 00dc6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23564: 00dc6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23565: 007e5120 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23565: 007e5270 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23566: 0059149c 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23567: 0075084c 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23567: 0075099c 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23568: 00d946b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 23569: 00700bdc 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 23569: 00700d2c 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23570: 005b8348 4 FUNC GLOBAL DEFAULT 12 riscv_itrigger_update_priv │ │ │ │ 23571: 00dc7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 23572: 00740734 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23573: 00823b44 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 23574: 0070ee04 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 23572: 00740884 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 23573: 00823c94 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23574: 0070ef54 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23575: 00dc732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23576: 00ce5f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei16_16_v │ │ │ │ 23577: 002ac068 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23578: 00d8b71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23579: 00dc716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23580: 00d9a72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23581: 00903d88 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 23582: 006e4ffc 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 23583: 0070129c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 23584: 007162d0 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 23585: 0078036c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 23586: 0078c440 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 23581: 00903ed8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23582: 006e514c 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23583: 007013ec 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 23584: 00716420 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 23585: 007804bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 23586: 0078c590 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23587: 00296ec8 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23588: 00dc7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23589: 00d9dfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 23590: 006b8e50 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ + 23590: 006b8fa0 4 FUNC GLOBAL DEFAULT 12 riscv_aplic_set_kvm_msicfgaddr │ │ │ │ 23591: 00625548 476 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_d │ │ │ │ 23592: 00da1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23593: 00625204 436 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_h │ │ │ │ 23594: 002b5620 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23595: 00d9f51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23596: 007dea1c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23596: 007deb6c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23597: 00d980d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23598: 00d9f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 23599: 0099e4ac 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23599: 0099e5fc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23600: 00d8ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 23601: 00700f3c 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 23601: 0070108c 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23602: 00dc7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23603: 002fe3e4 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 23604: 00745610 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 23604: 00745760 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23605: 00dc72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 23606: 0073a5dc 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 23606: 0073a72c 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23607: 00dc72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23608: 002a8b6c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23609: 002a97ac 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23610: 0059109c 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 23611: 00781040 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23612: 00963120 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23613: 00806040 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23611: 00781190 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 23612: 00963270 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23613: 00806190 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23614: 00dc75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23615: 005ea00c 80 FUNC GLOBAL DEFAULT 12 helper_fltq_d │ │ │ │ 23616: 00dc644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23617: 00d9b774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23618: 00dbea7c 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 23619: 00719764 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 23619: 007198b4 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23620: 005eaad4 160 FUNC GLOBAL DEFAULT 12 helper_fltq_h │ │ │ │ 23621: 002af588 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23622: 006253b8 400 FUNC GLOBAL DEFAULT 12 helper_vfnmacc_vv_w │ │ │ │ 23623: 00dc8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23624: 00c8132c 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 23625: 0098c07c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23625: 0098c1cc 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23626: 00521d34 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23627: 005e98c8 112 FUNC GLOBAL DEFAULT 12 helper_fltq_s │ │ │ │ 23628: 00d8dc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23629: 0075ca38 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23630: 0093b110 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23629: 0075cb88 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23630: 0093b260 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23631: 00561b78 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23632: 00d9aff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23633: 004f9084 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23634: 006e4864 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23634: 006e49b4 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23635: 0060bd74 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_b │ │ │ │ - 23636: 007939b0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 23636: 00793b00 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23637: 00dc648c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23638: 002b84a4 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23639: 0029df28 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ 23640: 0060be94 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_d │ │ │ │ - 23641: 008c5984 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23641: 008c5ad4 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23642: 00dc7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23643: 00d931a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 23644: 0073f604 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 23644: 0073f754 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 23645: 00dc7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23646: 00d91be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23647: 008ec318 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23647: 008ec468 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23648: 0060bdd4 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_h │ │ │ │ 23649: 00d8f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23650: 005eda6c 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_d │ │ │ │ 23651: 00dc6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23652: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23653: 00948054 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23653: 009481a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23654: 00dc7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23655: 00547b1c 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23656: 005bbd50 416 FUNC GLOBAL DEFAULT 12 riscv_compute_fdt_addr │ │ │ │ 23657: 00d8ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23658: 00dc671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23659: 00c77d00 128 OBJECT GLOBAL DEFAULT 21 riscv_rvv_regnames │ │ │ │ 23660: 00dc839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 23661: 00783264 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 23661: 007833b4 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23662: 004cdb6c 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 23663: 00d98d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 23664: 0060be34 96 FUNC GLOBAL DEFAULT 12 helper_vand_vv_w │ │ │ │ 23665: 004b7d0c 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23666: 0029d5e0 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23667: 00d9d24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 23668: 0077d9d0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23669: 008e167c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23668: 0077db20 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 23669: 008e17cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23670: 00dc6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 23671: 00776d34 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 23671: 00776e84 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23672: 0025e284 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23673: 00da0fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23674: 00d95670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23675: 00dc80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23676: 00d943f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23677: 009ad92c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23677: 009ada7c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23678: 00dc66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23679: 00543d88 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23680: 00cf1d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_d │ │ │ │ 23681: 0029580c 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23682: 007a2864 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23682: 007a29b4 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23683: 00d8ab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23684: 008dcaa8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23684: 008dcbf8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23685: 00cf1e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_h │ │ │ │ 23686: 005b1f7c 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23687: 0038a5a0 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23688: 00dc7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23689: 00838e8c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23689: 00838fdc 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23690: 00dc8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23691: 00dc605a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23692: 0095cd54 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23692: 0095cea4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23693: 00d8aca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23694: 00515c58 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23695: 0095b870 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23695: 0095b9c0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23696: 0027e790 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23697: 006a0948 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ - 23698: 00993ed4 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23699: 009940dc 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23700: 0075a4d4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23697: 006a0a98 168 FUNC GLOBAL DEFAULT 12 helper_aes64ds │ │ │ │ + 23698: 00994024 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23699: 0099422c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23700: 0075a624 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23701: 00d93224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23702: 00793910 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23703: 006e43a8 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23702: 00793a60 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23703: 006e44f8 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23704: 00d9fa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23705: 007eeeec 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23706: 00995534 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23707: 009c0b90 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23705: 007ef03c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23706: 00995684 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23707: 009c0ce0 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23708: 00dc7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23709: 00dc65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23710: 00915e78 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23710: 00915fc8 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23711: 00cf1d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmfne_vf_w │ │ │ │ 23712: 00dc8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23713: 0060392c 808 FUNC GLOBAL DEFAULT 12 helper_vl1re16_v │ │ │ │ 23714: 00d961c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_NEW_EVENT │ │ │ │ 23715: 00c80bec 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23716: 00dc60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23717: 008c49f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23718: 0098f458 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23717: 008c4b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23718: 0098f5a8 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23719: 00dc7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23720: 00dc6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23721: 00d92958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23722: 00d8e994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23723: 00d8ca7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23724: 00dc71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23725: 0062356c 420 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_d │ │ │ │ 23726: 00dc6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23727: 00783084 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23728: 009a0f70 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23727: 007831d4 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23728: 009a10c0 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23729: 00dc845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23730: 00dc75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23731: 00d8401c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23732: 009644ac 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23732: 009645fc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23733: 00dc66d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23734: 00d8b974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23735: 00d92128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23736: 0062322c 436 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_h │ │ │ │ 23737: 00d90cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23738: 00d8b30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23739: 00d96ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23740: 0029d440 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23741: 00dc7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 23742: 004732a0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23743: 00957490 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23743: 009575e0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23744: 00d8db74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23745: 00d97a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23746: 00dc6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23747: 00d9d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23748: 00c81364 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23749: 00dc755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23750: 00dc6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23751: 008eab30 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23752: 009533f8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23751: 008eac80 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23752: 00953548 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23753: 00dc72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23754: 00d922b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23755: 00d94404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23756: 002a8f04 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23757: 006a08a0 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ - 23758: 008e2f4c 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23759: 00984838 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23757: 006a09f0 168 FUNC GLOBAL DEFAULT 12 helper_aes64es │ │ │ │ + 23758: 008e309c 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23759: 00984988 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23760: 002a9860 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23761: 00dc6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23762: 002f827c 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23763: 00dc64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23764: 003ac120 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23765: 00dc7ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23766: 006233e0 396 FUNC GLOBAL DEFAULT 12 helper_vfdiv_vv_w │ │ │ │ 23767: 00dc6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23768: 00515f40 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23769: 0092e004 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23770: 0096b3cc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23769: 0092e154 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23770: 0096b51c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23771: 00517888 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23772: 0080b260 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23773: 00b2c638 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23772: 0080b3b0 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23773: 00b2c788 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23774: 00635af0 408 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_d │ │ │ │ 23775: 0048fc04 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23776: 00da07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23777: 007ed7e0 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23777: 007ed930 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23778: 004ce8ec 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23779: 006357e8 404 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_h │ │ │ │ 23780: 00dc7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23781: 0072ada4 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23781: 0072aef4 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23782: 00d01c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vs │ │ │ │ 23783: 0055d71c 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23784: 00dc641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23785: 0093ec7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23785: 0093edcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23786: 00522c94 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 23787: 00d01a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaesdm_vv │ │ │ │ - 23788: 009ba9f0 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23788: 009bab40 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23789: 00d97370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23790: 007e894c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23790: 007e8a9c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23791: 00dc738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23792: 00515588 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23793: 00d8f404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23794: 00dc7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23795: 008ca0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23795: 008ca244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23796: 00d9fa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23797: 00dc8af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23798: 00d99d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23799: 00da00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23800: 00969524 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23800: 00969674 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23801: 0063597c 372 FUNC GLOBAL DEFAULT 12 helper_vfcvt_x_f_v_w │ │ │ │ 23802: 00d8e3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23803: 00d8a498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23804: 0074d354 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23805: 009060d4 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23804: 0074d4a4 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23805: 00906224 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23806: 00d8cc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23807: 00d97220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23808: 00d8afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23809: 00dc6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23810: 00d94724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23811: 00870754 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23811: 008708a4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23812: 00dc7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23813: 008fb628 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23814: 008cbd58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23813: 008fb778 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23814: 008cbea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23815: 0050487c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23816: 007834fc 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23816: 0078364c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23817: 005dbbd4 324 FUNC GLOBAL DEFAULT 12 riscv_env_mmu_index │ │ │ │ 23818: 00dc6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23819: 005e8008 304 FUNC GLOBAL DEFAULT 12 riscv_csrr │ │ │ │ 23820: 00da0d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23821: 00d95140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23822: 00c75114 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23823: 00943c1c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23823: 00943d6c 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23824: 00d98cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 23825: 00d8fb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23826: 00bcfec0 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23827: 00d9a26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23828: 00d91c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23829: 00d918a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23830: 0033265c 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23831: 007ecf48 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 23832: 00789e78 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23831: 007ed098 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23832: 00789fc8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23833: 00d9f59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23834: 00781cdc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23835: 008206b4 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23834: 00781e2c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23835: 00820804 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23836: 00d94604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23837: 00776dcc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23837: 00776f1c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23838: 002f92b8 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23839: 00d8f5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23840: 0073f304 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 23841: 007226b8 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23840: 0073f454 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23841: 00722808 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23842: 0032b5e0 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23843: 00da117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 23844: 009bf1ec 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23845: 008fac5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23844: 009bf33c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23845: 008fadac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23846: 00d9d9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23847: 00dc6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23848: 00dc8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23849: 00759b4c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23850: 008fbd18 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23849: 00759c9c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23850: 008fbe68 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23851: 0029f180 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23852: 00dc7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23853: 0053c344 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23854: 0094ab0c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23854: 0094ac5c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23855: 00561ad4 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23856: 009a4eb0 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23856: 009a5000 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23857: 00d8a860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23858: 00c6bef0 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23859: 00d91f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23860: 0055d5b4 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23861: 007b8250 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23861: 007b83a0 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23862: 00607114 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_b │ │ │ │ 23863: 00dc81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23864: 00dc7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23865: 00607234 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_d │ │ │ │ 23866: 00dc8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23867: 00747a40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23867: 00747b90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23868: 00607174 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_h │ │ │ │ 23869: 00dbd923 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23870: 00dc652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23871: 00d9c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23872: 00d8af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23873: 0091b048 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23873: 0091b198 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23874: 00dc842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23875: 00d9c44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23876: 00d8c6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23877: 00d96b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23878: 008f97b4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23879: 00991bf4 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23878: 008f9904 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23879: 00991d44 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23880: 00d8fbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23881: 00dc654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23882: 00d9b6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23883: 00dc6002 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23884: 002f88e4 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23885: 00dc69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23886: 00d8c018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23887: 0055d644 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23888: 005b4a04 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23889: 00d940c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ 23890: 005ff658 652 FUNC GLOBAL DEFAULT 12 helper_vlxei16_64_v │ │ │ │ - 23891: 00815288 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23892: 0074cee0 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23891: 008153d8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23892: 0074d030 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23893: 006071d4 96 FUNC GLOBAL DEFAULT 12 helper_vsub_vv_w │ │ │ │ 23894: 00dc6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23895: 00da0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23896: 008beeb8 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23896: 008bf008 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23897: 00d903e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23898: 00dc6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23899: 008123f4 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23900: 009888b8 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23899: 00812544 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23900: 00988a08 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23901: 00d99dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23902: 00da1340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23903: 00ce5a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsxei64_64_v │ │ │ │ 23904: 002f86e8 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23905: 00da1568 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23906: 00db5618 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ 23907: 00d96108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_INVAL_EVENT │ │ │ │ - 23908: 0094f8e8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23909: 007b4708 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23908: 0094fa38 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23909: 007b4858 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23910: 00dc6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23911: 00821548 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23911: 00821698 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23912: 0061a700 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_b │ │ │ │ 23913: 00d9f4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23914: 00dc7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23915: 00dc6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23916: 00dc63c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23917: 008c9a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23917: 008c9bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23918: 00dc69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23919: 00da0c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23920: 0025ee10 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23921: 0061a760 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_h │ │ │ │ 23922: 00cffa48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_b │ │ │ │ 23923: 00d9fa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23924: 00dc738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 23925: 00908368 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23925: 009084b8 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23926: 00d9a69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23927: 0055ac00 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23928: 00dc70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23929: 00cff9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_h │ │ │ │ 23930: 00dc6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23931: 00642564 412 FUNC GLOBAL DEFAULT 12 helper_vsext_vf8_d │ │ │ │ 23932: 002b8920 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23933: 00dc8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23934: 009196f0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23934: 00919840 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23935: 00d8fb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23936: 00dc7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23937: 00da34dc 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 23938: 00dc7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23939: 009b0f94 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23939: 009b10e4 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23940: 00dc80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23941: 00d97410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23942: 00d9d9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ 23943: 006278dc 460 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_d │ │ │ │ - 23944: 0094be60 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23944: 0094bfb0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23945: 00d9a1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23946: 00d925a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ 23947: 0061a7c0 96 FUNC GLOBAL DEFAULT 12 helper_vwmulu_vv_w │ │ │ │ - 23948: 0090762c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23948: 0090777c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23949: 00d9dd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23950: 005b999c 308 FUNC GLOBAL DEFAULT 12 riscv_pmu_generate_fdt_node │ │ │ │ - 23951: 00735f64 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23951: 007360b4 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23952: 0062759c 432 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_h │ │ │ │ 23953: 004634a8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23954: 007b2d6c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23954: 007b2ebc 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23955: 00d8c9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23956: 009a44a8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23956: 009a45f8 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23957: 00d9bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23958: 00dc68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ - 23959: 006a0b98 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ + 23959: 006a0ce8 164 FUNC GLOBAL DEFAULT 12 helper_aes64im │ │ │ │ 23960: 00d9ef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23961: 00328180 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23962: 00d92398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23963: 00cff940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmul_vx_w │ │ │ │ 23964: 002b9880 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23965: 005a3914 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 23966: 00d92328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23967: 00d96a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23968: 003a9e20 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23969: 00cf9010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_b │ │ │ │ 23970: 00d8e584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23971: 00d99f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23972: 004ffd40 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23973: 00d90f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23974: 007355ac 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23974: 007356fc 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23975: 00d9bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23976: 00dc7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 23977: 0062774c 400 FUNC GLOBAL DEFAULT 12 helper_vfmadd_vf_w │ │ │ │ - 23978: 007f2f50 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23978: 007f30a0 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23979: 00cf8f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_h │ │ │ │ 23980: 00dc807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23981: 007b8a38 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23981: 007b8b88 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23982: 00304ad0 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23983: 00dc8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23984: 009a199c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23985: 0071f2bc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23984: 009a1aec 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23985: 0071f40c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23986: 00da174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23987: 00940ea4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23987: 00940ff4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23988: 00dc6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23989: 00dc7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ - 23990: 006a3204 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ + 23990: 006a3354 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_b │ │ │ │ 23991: 002fd6b8 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23992: 00dc68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ 23993: 00cfbadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_d │ │ │ │ - 23994: 006a3324 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ - 23995: 008eaf68 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23994: 006a3474 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_d │ │ │ │ + 23995: 008eb0b8 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23996: 002c7cdc 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23997: 00da0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23998: 00d9efd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ 23999: 00cf8f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vwmulu_vv_w │ │ │ │ - 24000: 008c4634 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24000: 008c4784 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24001: 00dc658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24002: 004148dc 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ - 24003: 006a3264 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ + 24003: 006a33b4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_h │ │ │ │ 24004: 00cfbbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_h │ │ │ │ 24005: 00d96cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24006: 00dc70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24007: 00950b38 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24007: 00950c88 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24008: 00dc8b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24009: 00dc80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 24010: 002fd134 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 24011: 009a9154 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 24011: 009a92a4 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 24012: 00414660 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24013: 00dc6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24014: 00c7c6a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24015: 00943228 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24015: 00943378 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24016: 00dc6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 24017: 00924274 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24017: 009243c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24018: 00d98f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24019: 00d97360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ - 24020: 006a32c4 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ + 24020: 006a3414 96 FUNC GLOBAL DEFAULT 12 helper_vandn_vx_w │ │ │ │ 24021: 005ffdc0 648 FUNC GLOBAL DEFAULT 12 helper_vlxei32_32_v │ │ │ │ 24022: 00cfbb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmadd_vf_w │ │ │ │ 24023: 00424c84 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24024: 00292244 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24025: 007f8328 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24025: 007f8478 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24026: 005acfb4 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24027: 003aa770 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24028: 00d95590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24029: 0051d8d0 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24030: 00924f74 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24030: 009250c4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24031: 00d8e5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24032: 00c7ec84 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24033: 009848cc 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24033: 00984a1c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24034: 003e610c 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 24035: 0079ab44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 24035: 0079ac94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24036: 00dc710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24037: 002ac65c 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24038: 0098c038 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24038: 0098c188 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24039: 00dc67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 24040: 008a5564 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 24040: 008a56b4 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 24041: 005f9228 112 FUNC GLOBAL DEFAULT 12 helper_vlse64_v │ │ │ │ 24042: 002abe64 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24043: 00934784 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24044: 00ae9b3c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24043: 009348d4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24044: 00ae9c8c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24045: 00dc69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24046: 0048f148 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24047: 00dc8b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 24048: 006e6554 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24048: 006e66a4 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24049: 00535a1c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24050: 0029e420 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24051: 00dc6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24052: 00d960f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_ATS_PRGR_EVENT │ │ │ │ 24053: 00d94194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24054: 00dc7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24055: 00dc7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 24056: 0029ae94 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 24057: 00dc8aea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24058: 00d93664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24059: 00dc82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24060: 009c86c0 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24060: 009c8810 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24061: 00568a68 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24062: 0054eb10 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 24063: 00745008 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24064: 008a3f80 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24065: 009866b8 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24063: 00745158 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 24064: 008a40d0 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24065: 00986808 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24066: 00ce11fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_b │ │ │ │ 24067: 00dc6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24068: 002afb80 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24069: 00d92028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24070: 00d8de04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24071: 00c7f3b4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 24072: 00d973c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ @@ -24078,280 +24078,280 @@ │ │ │ │ 24074: 00dc750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24075: 00d9b964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24076: 00d8cff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24077: 00ce1178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_h │ │ │ │ 24078: 00dc85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24079: 005bc504 256 FUNC GLOBAL DEFAULT 12 riscv_setup_firmware_boot │ │ │ │ 24080: 00509f28 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24081: 008ff988 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24081: 008ffad8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 24082: 00ceeda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_b │ │ │ │ 24083: 00257314 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 24084: 00969b08 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24085: 0099b994 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24086: 007afa50 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24084: 00969c58 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24085: 0099bae4 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24086: 007afba0 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24087: 00ceec18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_d │ │ │ │ 24088: 00d90c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24089: 00d8db14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24090: 008616d8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24090: 00861828 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24091: 00ceed20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_h │ │ │ │ 24092: 00dc662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24093: 00cfe104 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_b │ │ │ │ 24094: 0057da24 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ 24095: 00cfdf78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_d │ │ │ │ - 24096: 00905a48 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24097: 0072abc8 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 24098: 00743ed0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 24096: 00905b98 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24097: 0072ad18 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24098: 00744020 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24099: 00dc8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24100: 00ce10f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfwcvt_f_x_v_w │ │ │ │ 24101: 00dc6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 24102: 00cfe080 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_h │ │ │ │ - 24103: 007b1e8c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24104: 00823fe0 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24103: 007b1fdc 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24104: 00824130 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24105: 002eaf88 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24106: 00296fc8 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24107: 00c7c680 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24108: 00d8743c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24109: 00dc64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24110: 00ceec9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmsle_vx_w │ │ │ │ 24111: 002955e4 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24112: 00dc8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24113: 007f188c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24113: 007f19dc 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24114: 00d04bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlb_flush_all │ │ │ │ 24115: 00dc7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24116: 00dc80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24117: 00dc7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24118: 008c6134 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24119: 0098ae80 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24118: 008c6284 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24119: 0098afd0 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24120: 00dc68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24121: 0090208c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24121: 009021dc 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24122: 002fa3c8 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24123: 00753648 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24124: 007b8a28 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24123: 00753798 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24124: 007b8b78 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24125: 002d1a30 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24126: 00dc6025 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24127: 005b471c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24128: 00d9cf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24129: 0098b194 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24129: 0098b2e4 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24130: 0051a274 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24131: 009178d4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24131: 00917a24 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24132: 00ce1f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_d │ │ │ │ 24133: 00dc60a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24134: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24135: 00cfdffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmulh_vx_w │ │ │ │ 24136: 00dc7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24137: 00d90814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 24138: 00925be8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24139: 009cefac 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24138: 00925d38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24139: 009cf0fc 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24140: 00d9b464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ 24141: 00ce206c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_h │ │ │ │ - 24142: 007e9c44 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24142: 007e9d94 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24143: 00dc7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24144: 005047b4 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24145: 00291f38 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24146: 00dc7e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 24147: 006a0ab4 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ + 24147: 006a0c04 228 FUNC GLOBAL DEFAULT 12 helper_aes64ks1i │ │ │ │ 24148: 00dc6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24149: 00dc68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 24150: 00549454 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 24151: 00d96d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 24152: 00d97230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 24153: 00dc6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 24154: 00d9890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 24155: 00d91334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 24156: 002f63c4 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 24157: 00d94044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 24158: 00ce1fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfclass_v_w │ │ │ │ 24159: 00383338 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 24160: 00717934 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 24160: 00717a84 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24161: 00d8d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24162: 00da1050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24163: 00d9fa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24164: 002968cc 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24165: 00dc6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24166: 00dc66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24167: 009cb06c 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24167: 009cb1bc 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24168: 00dc643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24169: 00da06d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24170: 00d9be8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 24171: 0076533c 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 24171: 0076548c 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24172: 002a4758 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24173: 00dc6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24174: 00da2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24175: 0093813c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24176: 007b0568 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24175: 0093828c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24176: 007b06b8 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24177: 00c79fc4 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24178: 00d939a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24179: 00dc6031 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24180: 002a4b44 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24181: 00dc639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24182: 00d9cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24183: 00dc7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24184: 00d9abac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24185: 00d95160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24186: 00dc6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24187: 00d8b7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24188: 0050412c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24189: 00d91ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24190: 009141ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24190: 009142fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24191: 00dc6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 24192: 009a9418 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 24192: 009a9568 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 24193: 0057b8b8 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24194: 00d8dc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24195: 00592170 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24196: 00dc705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24197: 006f4ae8 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 24198: 007e8714 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24199: 0092601c 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24200: 008e8fa8 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24197: 006f4c38 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24198: 007e8864 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24199: 0092616c 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24200: 008e90f8 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24201: 00d8b954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24202: 008cc42c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24202: 008cc57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24203: 00dc718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24204: 0094eae0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24205: 009527ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24204: 0094ec30 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24205: 009528fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24206: 00d9c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24207: 009c2830 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24207: 009c2980 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24208: 0053b9e8 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24209: 00d8ddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24210: 005b0954 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24211: 00dc8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24212: 00580db0 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24213: 002a2e64 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24214: 00984490 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24214: 009845e0 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24215: 00dc7bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24216: 005016ac 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24217: 00d925f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24218: 00511068 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24219: 00954c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24219: 00954dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24220: 00dc637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24221: 00b2c130 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24221: 00b2c280 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24222: 00dc7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24223: 00d93914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24224: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24225: 00d9dcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24226: 00da0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24227: 00dc857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24228: 00d90c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24229: 00dc7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24230: 00c7b5d0 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24231: 00d8bf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24232: 00d97b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24233: 008ce0ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24233: 008ce1fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24234: 00435044 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24235: 00dc8bc5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24236: 005abdcc 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24237: 00866e88 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 24238: 0093b9c8 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24237: 00866fd8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24238: 0093bb18 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 24239: 00d9d48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24240: 00dc7c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24241: 00ae9788 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24241: 00ae98d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24242: 005bbef0 216 FUNC GLOBAL DEFAULT 12 riscv_load_fdt │ │ │ │ 24243: 00d91234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24244: 00dc6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24245: 00dc8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 24246: 00831724 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24246: 00831874 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24247: 00dc7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24248: 00907110 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24248: 00907260 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24249: 00dc7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24250: 00cea25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_d │ │ │ │ 24251: 00d8df64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24252: 00cea364 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_h │ │ │ │ 24253: 00dc6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24254: 00dc7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24255: 00da0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24256: 00dc7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 24257: 005d8c80 8 FUNC GLOBAL DEFAULT 12 riscv_cpu_is_32bit │ │ │ │ 24258: 00c7c630 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24259: 00d8e384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ 24260: 00ced0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_b │ │ │ │ - 24261: 00750a8c 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24261: 00750bdc 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ 24262: 00cecf38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_d │ │ │ │ - 24263: 0099f564 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 24264: 0071ec30 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 24263: 0099f6b4 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24264: 0071ed80 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24265: 0055c854 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24266: 005fc56c 2012 FUNC GLOBAL DEFAULT 12 helper_vse32_v │ │ │ │ 24267: 00da22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24268: 00d931f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24269: 009283e4 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24269: 00928534 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24270: 00ced040 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_h │ │ │ │ 24271: 005382c4 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24272: 00d99d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24273: 00dc76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24274: 00d9de3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24275: 00cea2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfsgnj_vv_w │ │ │ │ 24276: 00dc6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24277: 00554524 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24278: 00280988 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24279: 0091dc60 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24280: 00807970 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24279: 0091ddb0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24280: 00807ac0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24281: 00dc7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24282: 00522984 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24283: 008c3860 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24283: 008c39b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24284: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24285: 00dc85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24286: 00dc81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 24287: 0077f68c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24288: 006dba94 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24287: 0077f7dc 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 24288: 006dbbe4 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24289: 00d9c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24290: 00dc760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24291: 00cecfbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsub_vx_w │ │ │ │ 24292: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24293: 009381f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24293: 00938344 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24294: 00c78850 24 OBJECT GLOBAL DEFAULT 21 riscv_cpu_experimental_exts │ │ │ │ 24295: 00dc69b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24296: 00dc7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 24297: 0073a7b4 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24298: 009951c4 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24299: 0094b5f8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24297: 0073a904 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 24298: 00995314 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24299: 0094b748 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24300: 00511ec4 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24301: 00dc6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24302: 0097a088 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24302: 0097a1d8 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24303: 00415b5c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24304: 003e29e4 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24305: 0096d16c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24306: 00757d48 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24305: 0096d2bc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24306: 00757e98 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24307: 002fbe14 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24308: 002ac1b8 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24309: 0092af94 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24310: 0081fe80 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24309: 0092b0e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24310: 0081ffd0 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24311: 002962f4 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24312: 00dc64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24313: 002a4800 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24314: 00d8eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24315: 00d90b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24316: 00da0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24317: 00d8d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24318: 00dc7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24319: 0098eb68 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24319: 0098ecb8 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24320: 00dc6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 24321: 00780960 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 24321: 00780ab0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24322: 00dc842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24323: 00750ab4 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 24324: 008de2cc 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24323: 00750c04 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24324: 008de41c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24325: 00dc757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 24326: 00797bac 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 24326: 00797cfc 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24327: 002b985c 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24328: 0048f4d4 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24329: 00416270 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24330: 009bc25c 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24330: 009bc3ac 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24331: 00dc6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24332: 00dc759e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 24333: 0073e9bc 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 24333: 0073eb0c 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24334: 00d94fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24335: 0095d8c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24335: 0095da10 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24336: 00cebd2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_b │ │ │ │ 24337: 00da2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24338: 0090ed14 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24338: 0090ee64 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24339: 00cebba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_d │ │ │ │ 24340: 0057dd24 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24341: 0027fc94 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 24342: 007458ec 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 24342: 00745a3c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24343: 0049173c 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24344: 00cebca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_h │ │ │ │ 24345: 00d9b4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24346: 00822830 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24346: 00822980 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24347: 00dc702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24348: 00d91838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24349: 00d95340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24350: 00dc78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24351: 003ac0c0 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24352: 00d8dfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 24353: 003e6228 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ @@ -24359,412 +24359,412 @@ │ │ │ │ 24355: 004d3254 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 24356: 00dc847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24357: 00d9fbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24358: 00dc746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24359: 00dc82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24360: 00cebc24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vredmax_vs_w │ │ │ │ 24361: 00495c80 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 24362: 00746494 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24363: 007e9cdc 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24362: 007465e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 24363: 007e9e2c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24364: 00da18c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24365: 009155e8 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 24366: 0079a35c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 24365: 00915738 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24366: 0079a4ac 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24367: 00dc8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24368: 00d96d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24369: 00d97fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24370: 00dc68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24371: 00d94274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24372: 00dc64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24373: 00513c04 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24374: 009b79a0 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24374: 009b7af0 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24375: 004cf328 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 24376: 00dc81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24377: 00dc6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24378: 00750a28 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24379: 009b68f0 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24378: 00750b78 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24379: 009b6a40 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ 24380: 005ed5d4 188 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 24381: 007c57a8 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 24382: 0071d044 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 24381: 007c58f8 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24382: 0071d194 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24383: 00d9870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ - 24384: 00995db0 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24384: 00995f00 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24385: 0063fb50 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_d │ │ │ │ 24386: 00dc7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24387: 00d97130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24388: 00d9be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24389: 00dc797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24390: 00dc78d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24391: 0063fb48 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_h │ │ │ │ 24392: 002a6170 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24393: 008c5c54 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24394: 00814e3c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24393: 008c5da4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24394: 00814f8c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24395: 00d974c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24396: 00816de4 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24396: 00816f34 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24397: 00d99094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24398: 00dc7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24399: 0058cbc0 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24400: 00c81270 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24401: 0063fb4c 4 FUNC GLOBAL DEFAULT 12 helper_vfslide1up_vf_w │ │ │ │ 24402: 002a6ce0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 24403: 007180d8 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24404: 008abf00 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 24405: 00740bc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 24406: 0094e02c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24407: 00989d90 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24408: 008cad88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24409: 00932b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24403: 00718228 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 24404: 008ac050 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24405: 00740d18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 24406: 0094e17c 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24407: 00989ee0 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24408: 008caed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24409: 00932c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24410: 00dc71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24411: 00d96e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24412: 00d99ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24413: 00d93c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24414: 00d97320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24415: 0038fb6c 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 24416: 00d94af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 24417: 00d9a7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 24418: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 24419: 00dc6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 24420: 002ec6f8 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 24421: 00d96078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RISCV_IOMMU_HPM_CYCLE_WRITE_EVENT │ │ │ │ - 24422: 007849ac 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 24422: 00784afc 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24423: 003e953c 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 24424: 0070c35c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 24424: 0070c4ac 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24425: 00cf9bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_b │ │ │ │ 24426: 00dc638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24427: 00cf9a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_d │ │ │ │ 24428: 00dc793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24429: 006ebb60 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24429: 006ebcb0 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24430: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24431: 00cf9b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_h │ │ │ │ 24432: 00d91988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24433: 0053cb68 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24434: 0099cd0c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24434: 0099ce5c 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ 24435: 00dc829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSECCFG_CSR_WRITE_DSTATE │ │ │ │ - 24436: 00962080 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24436: 009621d0 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24437: 002992e0 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24438: 00924218 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24439: 00905178 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24438: 00924368 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24439: 009052c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24440: 00d92558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24441: 00d8d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24442: 00dc631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24443: 00dc6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24444: 0095561c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24444: 0095576c 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24445: 00505ebc 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24446: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24447: 00da0fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24448: 00d9f7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24449: 00cf9ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsadd_vx_w │ │ │ │ - 24450: 00781188 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24451: 008c52b4 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24450: 007812d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 24451: 008c5404 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24452: 00d8d994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24453: 00554134 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24454: 00ce2abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_b │ │ │ │ 24455: 00d8c750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24456: 0075d1b0 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24456: 0075d300 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24457: 00d9e09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24458: 009b045c 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24458: 009b05ac 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ 24459: 00ce2930 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_d │ │ │ │ - 24460: 0090bd04 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24460: 0090be54 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24461: 004175f0 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24462: 006240b0 456 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_h │ │ │ │ 24463: 00db5440 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24464: 00da2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24465: 00ce2a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_h │ │ │ │ - 24466: 0073f270 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 24466: 0073f3c0 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 24467: 00d8be10 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24468: 00927d04 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24468: 00927e54 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24469: 00dc74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24470: 00553e34 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24471: 00d98274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ 24472: 00497bb8 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24473: 00d9ec50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 24474: 007400e4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 24474: 00740234 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 24475: 00cf5020 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_d │ │ │ │ 24476: 00dc63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24477: 00cb9d34 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 24478: 00cb9d84 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 24479: 00da1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24480: 00cb9dd4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24481: 009505dc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24481: 0095072c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24482: 005ac750 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24483: 00d9d76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24484: 00cf5128 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_h │ │ │ │ 24485: 00cb9e04 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24486: 00d9ef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24487: 009acd44 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24488: 00870134 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24487: 009ace94 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24488: 00870284 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24489: 00cb9e54 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24490: 00cb9ef4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24491: 00d8bae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 24492: 006bb1a8 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ + 24492: 006bb2f8 988 FUNC GLOBAL DEFAULT 12 sifive_plic_create │ │ │ │ 24493: 00624278 472 FUNC GLOBAL DEFAULT 12 helper_vfwmul_vv_w │ │ │ │ 24494: 00dc80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24495: 00dc7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 24496: 00ce29b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrev8_v_w │ │ │ │ - 24497: 009d3ffc 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 24498: 007975e0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 24497: 009d414c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24498: 00797730 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24499: 002af0ec 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 24500: 0075b18c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24500: 0075b2dc 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24501: 00dc78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24502: 00473660 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24503: 00dc728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24504: 00dc673e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24505: 00dc7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24506: 00d93584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24507: 009257d4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24508: 007dce20 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24507: 00925924 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24508: 007dcf70 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24509: 00d990a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24510: 00cf50a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfmul_vv_w │ │ │ │ 24511: 00384aa0 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24512: 00d9c7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 24513: 007975a0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24514: 0092ab70 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24513: 007976f0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 24514: 0092acc0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24515: 002fd5b8 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24516: 00dc6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24517: 007b4654 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24517: 007b47a4 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24518: 002ad22c 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 24519: 00799654 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 24519: 007997a4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24520: 00d8e514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24521: 0075c244 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24522: 009cd368 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24521: 0075c394 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24522: 009cd4b8 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24523: 00d8f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24524: 007e8b54 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24524: 007e8ca4 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24525: 00d9b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 24526: 008fa52c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24526: 008fa67c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24527: 0043824c 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24528: 009054b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24528: 00905604 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24529: 00d9ea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 24530: 00799254 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 24530: 007993a4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24531: 00ce63f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_b │ │ │ │ 24532: 00dc64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24533: 00d9991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24534: 00949110 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24534: 00949260 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24535: 00dc6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24536: 00412c40 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 24537: 00ce626c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_d │ │ │ │ 24538: 00d92718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 24539: 0079aa44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 24539: 0079ab94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24540: 00dc7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24541: 00dc7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 24542: 00799c48 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24543: 0081cc54 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 24544: 00799c9c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 24545: 00799cf8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 24542: 00799d98 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 24543: 0081cda4 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24544: 00799dec 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 24545: 00799e48 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24546: 00dc60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24547: 00d98bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24548: 00dc6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24549: 00ce6374 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_h │ │ │ │ 24550: 00c81288 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 24551: 007422d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 24551: 00742428 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24552: 00dc7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 24553: 00799d5c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 24553: 00799eac 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24554: 00dc6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24555: 00dc85f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24556: 006e2e88 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24556: 006e2fd8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24557: 00d953d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24558: 007dd6e8 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24558: 007dd838 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24559: 00d9a92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24560: 008f5fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24560: 008f60f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24561: 00d940a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24562: 00d84bc4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24563: 00dc71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24564: 00dc8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24565: 00d91918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24566: 0094dd7c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24566: 0094decc 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24567: 00dc7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24568: 00d941b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24569: 00cf5c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_d │ │ │ │ - 24570: 008e0560 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24571: 009504a0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24570: 008e06b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24571: 009505f0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24572: 00d9dfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24573: 00d8cfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 24574: 0073f87c 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 24574: 0073f9cc 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 24575: 00cf5d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_h │ │ │ │ 24576: 00d8f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24577: 00ce62f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vadd_vv_w │ │ │ │ 24578: 00dc6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24579: 00555588 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24580: 005a9af0 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24581: 00dc606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24582: 00d9c768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 24583: 00742890 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24584: 008ff578 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24583: 007429e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 24584: 008ff6c8 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24585: 00d96ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24586: 00dc70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24587: 00759d88 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24587: 00759ed8 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24588: 00d8df04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24589: 00dc7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24590: 0054c4ec 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24591: 00d8d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24592: 007f2930 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24593: 006d4ecc 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24592: 007f2a80 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24593: 006d501c 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24594: 00dc6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24595: 0053c298 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24596: 00cf5d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfnmsac_vv_w │ │ │ │ 24597: 00dc6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24598: 00dc6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24599: 00dc763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24600: 00952fb0 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 24601: 0073a55c 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 24600: 00953100 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24601: 0073a6ac 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24602: 00d96cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 24603: 0071b1c8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 24603: 0071b318 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24604: 00dc791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24605: 007d28dc 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24605: 007d2a2c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24606: 00642700 36 FUNC GLOBAL DEFAULT 12 vext_set_elems_1s │ │ │ │ - 24607: 0086b1b4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24607: 0086b304 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24608: 00bd1288 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24609: 00d907f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24610: 00dc719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24611: 008bf47c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 24612: 0073e074 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 24611: 008bf5cc 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24612: 0073e1c4 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24613: 00d9f73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24614: 00dc7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24615: 008cb628 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24615: 008cb778 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24616: 0042dbec 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24617: 0096a808 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24617: 0096a958 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24618: 00d9b404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 24619: 0061eb40 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_b │ │ │ │ 24620: 00dc6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24621: 00ce9db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_d │ │ │ │ 24622: 00d9e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24623: 009af0a0 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24623: 009af1f0 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24624: 005e9d50 28 FUNC GLOBAL DEFAULT 12 helper_fsub_d │ │ │ │ 24625: 0061ec60 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_d │ │ │ │ - 24626: 006cd540 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 24626: 006cd690 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 24627: 00ce3824 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsha2ms_vv │ │ │ │ 24628: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24629: 008ad118 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24629: 008ad268 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24630: 00ce9ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_h │ │ │ │ 24631: 0061eba0 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_h │ │ │ │ - 24632: 007777bc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 24632: 0077790c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24633: 005ea324 184 FUNC GLOBAL DEFAULT 12 helper_fsub_h │ │ │ │ 24634: 004cf760 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24635: 002b5b40 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24636: 006e371c 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24636: 006e386c 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24637: 00dc6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24638: 00d8b25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24639: 005e87b0 516 FUNC GLOBAL DEFAULT 12 riscv_csrrw_debug │ │ │ │ 24640: 00dc77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 24641: 0078b940 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 24642: 00721ef4 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 24643: 0070db44 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 24641: 0078ba90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 24642: 00722044 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 24643: 0070dc94 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24644: 005e9384 120 FUNC GLOBAL DEFAULT 12 helper_fsub_s │ │ │ │ 24645: 00da0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24646: 009243e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24647: 0093ebc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24648: 008c311c 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24649: 0086b6f4 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24646: 00924534 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24647: 0093ed14 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24648: 008c326c 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24649: 0086b844 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 24650: 00ce9e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfredmin_vs_w │ │ │ │ 24651: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ 24652: 0061ec00 96 FUNC GLOBAL DEFAULT 12 helper_vssrl_vx_w │ │ │ │ - 24653: 00950fd0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24653: 00951120 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24654: 00268d30 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24655: 00dc6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24656: 00d954a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24657: 00d97760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24658: 00dc7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24659: 009a5d84 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24659: 009a5ed4 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24660: 00d9d77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24661: 007a2858 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24661: 007a29a8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24662: 00dc6000 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24663: 003a4460 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24664: 00dc615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24665: 002969c8 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24666: 00d8d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24667: 00d973b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24668: 00dc78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24669: 00dc6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24670: 00d980c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 24671: 00734cec 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 24671: 00734e3c 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24672: 00dc8b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24673: 00dc7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24674: 0096e6a4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24674: 0096e7f4 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24675: 00d8b69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24676: 00d943c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24677: 00d949b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24678: 008c0218 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24678: 008c0368 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24679: 00da13d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24680: 009a8064 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24680: 009a81b4 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24681: 00dc6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24682: 008c0144 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24682: 008c0294 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24683: 00dc829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMPADDR_CSR_WRITE_DSTATE │ │ │ │ 24684: 00dc603e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24685: 00805c5c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24685: 00805dac 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24686: 00d940b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24687: 005b9ad0 1164 FUNC GLOBAL DEFAULT 12 riscv_pmu_update_fixed_ctrs │ │ │ │ 24688: 00d9b4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24689: 008cf14c 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24690: 009d1608 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24689: 008cf29c 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24690: 009d1758 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24691: 00dc6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24692: 00d927b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24693: 00d95510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24694: 00d923b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24695: 00d99c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24696: 007421fc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24696: 0074234c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24697: 00dc7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24698: 00d94f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24699: 005496f4 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24700: 00dc7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24701: 0084c10c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24701: 0084c25c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24702: 004eef64 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24703: 00dc8b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24704: 00dc65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24705: 00d936e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24706: 00d911d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24707: 0075d04c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24707: 0075d19c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24708: 00dc7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24709: 00d95400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24710: 00d8d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24711: 0032e478 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24712: 008344b8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24712: 00834608 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24713: 00625038 460 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_d │ │ │ │ - 24714: 00797b24 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24714: 00797c74 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24715: 00d9c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24716: 00d8daf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24717: 00da152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24718: 00da0614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24719: 002967c4 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24720: 002f61d0 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24721: 00d8ee44 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24722: 00dc729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24723: 00624cf8 432 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_h │ │ │ │ 24724: 002fbb48 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24725: 00924668 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24725: 009247b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24726: 00606abc 620 FUNC GLOBAL DEFAULT 12 helper_vs4r_v │ │ │ │ - 24727: 0084d9dc 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24727: 0084db2c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24728: 003abecc 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24729: 0092a67c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24730: 0091cb10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24731: 008c94bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24729: 0092a7cc 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24730: 0091cc60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24731: 008c960c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24732: 0054aaac 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24733: 008bff04 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24733: 008c0054 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24734: 00d8dc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24735: 0070ccb4 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24735: 0070ce04 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24736: 0061bd20 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_b │ │ │ │ 24737: 00d9f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24738: 00dc6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24739: 009ab604 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24740: 00820804 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24739: 009ab754 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24740: 00820954 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24741: 00d97be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 24742: 0099e4a4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24742: 0099e5f4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24743: 00624ea8 400 FUNC GLOBAL DEFAULT 12 helper_vfmacc_vf_w │ │ │ │ 24744: 00294a08 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24745: 0061bd80 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_h │ │ │ │ 24746: 00341dc4 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24747: 005ed87c 172 FUNC GLOBAL DEFAULT 12 helper_hyp_hlv_bu │ │ │ │ 24748: 00dc71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24749: 00dc6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24750: 002b32b4 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24751: 005149cc 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24752: 003293ac 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 24753: 00da148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24754: 005a8750 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24755: 00926554 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24755: 009266a4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24756: 0062a470 492 FUNC GLOBAL DEFAULT 12 helper_vfwnmacc_vv_h │ │ │ │ 24757: 00dc636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24758: 006f6750 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24759: 00998628 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24758: 006f68a0 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24759: 00998778 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24760: 00d95b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24761: 00dc87f4 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24762: 0061bde0 96 FUNC GLOBAL DEFAULT 12 helper_vwmacc_vx_w │ │ │ │ 24763: 00bd1390 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24764: 00425878 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24765: 00395da4 216 FUNC GLOBAL DEFAULT 12 sifive_e_prci_create │ │ │ │ 24766: 00dc83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x252edc │ │ │ │ - 0x0000000d (FINI) 0x9d9e24 │ │ │ │ + 0x0000000d (FINI) 0x9d9f74 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbfd50 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1928 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbc04d8 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x8c110 │ │ │ │ 0x00000006 (SYMTAB) 0x2b4f0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: a1cdb49dd0e0b177c7fdff7bde6c1d4da46c1137 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 69e6d66fe9695310c038f3db4a71656e7b25117d │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -7/lib/ld-linux.so.3 │ │ │ │ +}/lib/ld-linux.so.3 │ │ │ │ =D"tBR % │ │ │ │ !*C._!`&N6H │ │ │ │ GW(/H4>}, │ │ │ │ [}+G*P#z │ │ │ │ ^n>hv8!D │ │ │ │ mdl'ndl' │ │ │ │ ]{z[k1N>O"_(6b|c │ │ │ │ @@ -24452,29 +24452,29 @@ │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ ERSTSTOR │ │ │ │ -GFC UMEQT │ │ │ │ +GFC UMEQ │ │ │ │ DD@@"" │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ DDDD"""" │ │ │ │ UUUU3333 │ │ │ │ """"DDDD │ │ │ │ -IHAVEOPT4 │ │ │ │ +IHAVEOPT │ │ │ │ TPOEVAHI │ │ │ │ IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc8 │ │ │ │ -desczero4 │ │ │ │ -vhdxfile8qC │ │ │ │ +desczero │ │ │ │ +vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMVx;# │ │ │ │ FLATVMFSSPAR │ │ │ │ vmfsseSp │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ │ @@ -58586,16 +58586,17 @@ │ │ │ │ riscv_cpu_gdb_read_register │ │ │ │ riscv_cpu_gdb_write_register │ │ │ │ riscv_cpu_register_gdb_regs_for_features │ │ │ │ extract64 │ │ │ │ deposit64 │ │ │ │ 4320/.,+*)('&$#"! │ │ │ │ }{ywvtrqomljigfdca`_]\[ZXWVUTSRPONMLKJIHGFFEDCBA@??>=<;;:988765 │ │ │ │ -5}5y5u5q516-6)6%6 │ │ │ │ -#i"e"a"]"Y"U"Q"M"I" │ │ │ │ +_4[4W4S4O4K4 │ │ │ │ +5s6o6k6g6 │ │ │ │ +"{"w"s"o"k"g" │ │ │ │ gen_pc_plus_diff │ │ │ │ load_element │ │ │ │ RISCV_CPU_GET_CLASS │ │ │ │ RISCV_CPU │ │ │ │ decode_save_opc │ │ │ │ extract64 │ │ │ │ extract32 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1295 +12,1295 @@ │ │ │ │ ldr r1, [pc, #24] @ 255db4 │ │ │ │ ldr r0, [pc, #24] @ 255db8 │ │ │ │ ldr r2, [pc, #24] @ 255dbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0088e9bc │ │ │ │ - rsbseq r4, r8, r0, lsl #5 │ │ │ │ - @ instruction: 0x00784294 │ │ │ │ + addeq lr, r8, ip, lsl #22 │ │ │ │ + ldrsbeq r4, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r4, r8, r4, ror #7 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255df0 │ │ │ │ ldr r1, [pc, #24] @ 255df4 │ │ │ │ ldr r0, [pc, #24] @ 255df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r1, r9, r8, lsl r6 │ │ │ │ - rsbseq r9, r8, ip, ror sl │ │ │ │ - @ instruction: 0x00789a94 │ │ │ │ + addeq r1, r9, r8, ror #14 │ │ │ │ + rsbseq r9, r8, ip, asr #23 │ │ │ │ + rsbseq r9, r8, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255e2c │ │ │ │ ldr r1, [pc, #24] @ 255e30 │ │ │ │ ldr r0, [pc, #24] @ 255e34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r1, r9, ip, lsl #14 │ │ │ │ - rsbseq r9, r8, ip, lsl lr │ │ │ │ - rsbseq r9, r8, r8, lsr #28 │ │ │ │ + addeq r1, r9, ip, asr r8 │ │ │ │ + rsbseq r9, r8, ip, ror #30 │ │ │ │ + rsbseq r9, r8, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255e68 │ │ │ │ ldr r1, [pc, #24] @ 255e6c │ │ │ │ ldr r0, [pc, #24] @ 255e70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umulleq r3, r9, r0, r1 │ │ │ │ - rsbseq sl, r8, r4, lsl #22 │ │ │ │ - rsbseq sl, r8, r4, lsl fp │ │ │ │ + addeq r3, r9, r0, ror #5 │ │ │ │ + rsbseq sl, r8, r4, asr ip │ │ │ │ + rsbseq sl, r8, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255ea8 │ │ │ │ ldr r1, [pc, #28] @ 255eac │ │ │ │ ldr r0, [pc, #28] @ 255eb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r1, sp, r4, asr r4 │ │ │ │ - rsbseq sp, r8, r0, asr r6 │ │ │ │ - rsbseq sp, r8, ip, asr r6 │ │ │ │ + addeq r1, sp, r4, lsr #11 │ │ │ │ + rsbseq sp, r8, r0, lsr #15 │ │ │ │ + rsbseq sp, r8, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255ee8 │ │ │ │ ldr r1, [pc, #28] @ 255eec │ │ │ │ ldr r0, [pc, #28] @ 255ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, sp, r0, lsl #10 │ │ │ │ - ldrsheq r1, [r9], #-4 @ │ │ │ │ - rsbseq r1, r9, r4, lsl #2 │ │ │ │ + addeq r3, sp, r0, asr r6 │ │ │ │ + rsbseq r1, r9, r4, asr #4 │ │ │ │ + rsbseq r1, r9, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 255f24 │ │ │ │ ldr r1, [pc, #24] @ 255f28 │ │ │ │ ldr r0, [pc, #24] @ 255f2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, sp, r0, asr r5 │ │ │ │ - ldrsbeq r1, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r1, r9, r8, ror #5 │ │ │ │ + addeq r3, sp, r0, lsr #13 │ │ │ │ + rsbseq r1, r9, r4, lsr #8 │ │ │ │ + rsbseq r1, r9, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255f64 │ │ │ │ ldr r1, [pc, #28] @ 255f68 │ │ │ │ ldr r0, [pc, #28] @ 255f6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 255f70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, sp, ip, ror #11 │ │ │ │ - rsbseq r6, r9, ip, ror #30 │ │ │ │ - rsbseq r6, r9, r0, lsl #31 │ │ │ │ + addeq r4, sp, ip, lsr r7 │ │ │ │ + ldrheq r7, [r9], #-12 @ │ │ │ │ + ldrsbeq r7, [r9], #-0 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255fa8 │ │ │ │ ldr r1, [pc, #28] @ 255fac │ │ │ │ ldr r0, [pc, #28] @ 255fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 255fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, sp, r8, lsr #11 │ │ │ │ - rsbseq r6, r9, r8, lsr #30 │ │ │ │ - rsbseq r6, r9, ip, lsr pc │ │ │ │ + strdeq r4, [sp], r8 │ │ │ │ + rsbseq r7, r9, r8, ror r0 │ │ │ │ + rsbseq r7, r9, ip, lsl #1 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 255fec │ │ │ │ ldr r1, [pc, #28] @ 255ff0 │ │ │ │ ldr r0, [pc, #28] @ 255ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 255ff8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r5, sp, ip, lsr r8 │ │ │ │ - rsbseq r6, r9, r4, ror #29 │ │ │ │ - ldrsheq r6, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r5, sp, ip, lsl #19 │ │ │ │ + rsbseq r7, r9, r4, lsr r0 │ │ │ │ + rsbseq r7, r9, r8, asr #32 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256030 │ │ │ │ ldr r1, [pc, #28] @ 256034 │ │ │ │ ldr r0, [pc, #28] @ 256038 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25603c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - strdeq r5, [sp], r8 │ │ │ │ - rsbseq r6, r9, r0, lsr #29 │ │ │ │ - rsbseq r9, r9, r0, ror #10 │ │ │ │ + addeq r5, sp, r8, asr #18 │ │ │ │ + ldrsheq r6, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + ldrheq r9, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256070 │ │ │ │ ldr r1, [pc, #24] @ 256074 │ │ │ │ ldr r0, [pc, #24] @ 256078 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r5, sp, r0, ror #22 │ │ │ │ - @ instruction: 0x0079a498 │ │ │ │ - rsbseq sl, r9, r8, lsr #9 │ │ │ │ + @ instruction: 0x008d5cb0 │ │ │ │ + rsbseq sl, r9, r8, ror #11 │ │ │ │ + ldrsheq sl, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2560ac │ │ │ │ ldr r1, [pc, #24] @ 2560b0 │ │ │ │ ldr r0, [pc, #24] @ 2560b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r5, sp, ip, lsl #26 │ │ │ │ - ldrsbeq sl, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq sl, r9, r4, ror #21 │ │ │ │ + addeq r5, sp, ip, asr lr │ │ │ │ + rsbseq sl, r9, r8, lsr #24 │ │ │ │ + rsbseq sl, r9, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2560ec │ │ │ │ ldr r1, [pc, #28] @ 2560f0 │ │ │ │ ldr r0, [pc, #28] @ 2560f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2560f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008d62b8 │ │ │ │ - rsbseq sp, r9, r0, ror #28 │ │ │ │ - ldrheq lr, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r6, sp, r8, lsl #8 │ │ │ │ + ldrheq sp, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq lr, r9, r4, lsl #8 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256130 │ │ │ │ ldr r1, [pc, #28] @ 256134 │ │ │ │ ldr r0, [pc, #28] @ 256138 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25613c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r7, sp, r8, lsl r7 │ │ │ │ - rsbseq r6, r9, r0, lsr #27 │ │ │ │ - ldrheq r6, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r7, sp, r8, ror #16 │ │ │ │ + ldrsheq r6, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r6, r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256174 │ │ │ │ ldr r1, [pc, #28] @ 256178 │ │ │ │ ldr r0, [pc, #28] @ 25617c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [sp], r4 │ │ │ │ - rsbseq r6, r9, ip, asr sp │ │ │ │ - rsbseq r6, r9, r0, ror sp │ │ │ │ + addeq r7, sp, r4, lsr #16 │ │ │ │ + rsbseq r6, r9, ip, lsr #29 │ │ │ │ + rsbseq r6, r9, r0, asr #29 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2561b8 │ │ │ │ ldr r1, [pc, #28] @ 2561bc │ │ │ │ ldr r0, [pc, #28] @ 2561c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umulleq r8, sp, ip, r5 │ │ │ │ - rsbseq r5, sl, ip, asr #8 │ │ │ │ - ldrsbeq r5, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r8, sp, ip, ror #13 │ │ │ │ + @ instruction: 0x007a559c │ │ │ │ + rsbseq r5, sl, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2561f8 │ │ │ │ ldr r1, [pc, #28] @ 2561fc │ │ │ │ ldr r0, [pc, #28] @ 256200 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r4, lsl #21 │ │ │ │ - rsbseq r6, sl, r4, asr r5 │ │ │ │ - rsbseq r6, sl, r0, ror r5 │ │ │ │ + ldrdeq r8, [sp], r4 │ │ │ │ + rsbseq r6, sl, r4, lsr #13 │ │ │ │ + rsbseq r6, sl, r0, asr #13 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25623c │ │ │ │ ldr r1, [pc, #28] @ 256240 │ │ │ │ ldr r0, [pc, #28] @ 256244 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r8, sp, r0, asr #20 │ │ │ │ - rsbseq r6, sl, r0, lsl r5 │ │ │ │ - rsbseq r6, sl, ip, lsr #10 │ │ │ │ + umulleq r8, sp, r0, fp │ │ │ │ + rsbseq r6, sl, r0, ror #12 │ │ │ │ + rsbseq r6, sl, ip, ror r6 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256280 │ │ │ │ ldr r1, [pc, #28] @ 256284 │ │ │ │ ldr r0, [pc, #28] @ 256288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - strdeq r8, [sp], ip │ │ │ │ - ldrsbeq r6, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r6, sl, ip, lsl #10 │ │ │ │ + addeq r8, sp, ip, asr #22 │ │ │ │ + rsbseq r6, sl, r0, lsr #12 │ │ │ │ + rsbseq r6, sl, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2562c0 │ │ │ │ ldr r1, [pc, #28] @ 2562c4 │ │ │ │ ldr r0, [pc, #28] @ 2562c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2562cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008d89bc │ │ │ │ - rsbseq r6, sl, ip, lsl #9 │ │ │ │ - rsbseq r6, sl, r8, ror #9 │ │ │ │ + addeq r8, sp, ip, lsl #22 │ │ │ │ + ldrsbeq r6, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r6, sl, r8, lsr r6 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256300 │ │ │ │ ldr r1, [pc, #24] @ 256304 │ │ │ │ ldr r0, [pc, #24] @ 256308 │ │ │ │ ldr r2, [pc, #24] @ 25630c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r6, lr, ip, asr r9 │ │ │ │ - rsbseq r8, sl, r0, lsr #1 │ │ │ │ - strdeq sl, [r7], ip │ │ │ │ + addeq r6, lr, ip, lsr #21 │ │ │ │ + ldrsheq r8, [sl], #-16 @ │ │ │ │ + addeq sl, r7, ip, asr #26 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256340 │ │ │ │ ldr r1, [pc, #24] @ 256344 │ │ │ │ ldr r0, [pc, #24] @ 256348 │ │ │ │ ldr r2, [pc, #24] @ 25634c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r6, lr, ip, lsl #27 │ │ │ │ - ldrsheq sl, [sl], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sl, sl, r4, lsl #20 │ │ │ │ + ldrdeq r6, [lr], ip │ │ │ │ + rsbseq sl, sl, r0, asr #22 │ │ │ │ + rsbseq sl, sl, r4, asr fp │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256384 │ │ │ │ ldr r1, [pc, #28] @ 256388 │ │ │ │ ldr r0, [pc, #28] @ 25638c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r2, ip, lsl #27 │ │ │ │ - rsbseq r6, r9, ip, asr #22 │ │ │ │ - rsbseq r6, r9, r0, ror #22 │ │ │ │ + @ instruction: 0x00921edc │ │ │ │ + @ instruction: 0x00796c9c │ │ │ │ + ldrheq r6, [r9], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2563c8 │ │ │ │ ldr r1, [pc, #28] @ 2563cc │ │ │ │ ldr r0, [pc, #28] @ 2563d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2563d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r4, lsl r9 │ │ │ │ - ldrheq sl, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq sl, r9, ip, asr #31 │ │ │ │ + addseq r2, r2, r4, ror #20 │ │ │ │ + rsbseq fp, r9, r8, lsl #2 │ │ │ │ + rsbseq fp, r9, ip, lsl r1 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25640c │ │ │ │ ldr r1, [pc, #28] @ 256410 │ │ │ │ ldr r0, [pc, #28] @ 256414 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009228d0 │ │ │ │ - rsbseq r1, fp, ip, asr #19 │ │ │ │ - ldrsbeq r1, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + addseq r2, r2, r0, lsr #20 │ │ │ │ + rsbseq r1, fp, ip, lsl fp │ │ │ │ + rsbseq r1, fp, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25644c │ │ │ │ ldr r1, [pc, #28] @ 256450 │ │ │ │ ldr r0, [pc, #28] @ 256454 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq r2, r2, r0, r8 @ │ │ │ │ - rsbseq r1, fp, r8, lsl #19 │ │ │ │ - rsbseq r1, fp, ip, lsr #19 │ │ │ │ + addseq r2, r2, r0, ror #19 │ │ │ │ + ldrsbeq r1, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r1, [fp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256490 │ │ │ │ ldr r1, [pc, #28] @ 256494 │ │ │ │ ldr r0, [pc, #28] @ 256498 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, ip, asr #16 │ │ │ │ - rsbseq r1, fp, r8, asr #18 │ │ │ │ - rsbseq r1, fp, r8, lsl #19 │ │ │ │ + umullseq r2, r2, ip, r9 @ │ │ │ │ + @ instruction: 0x007b1a98 │ │ │ │ + ldrsbeq r1, [fp], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2564d0 │ │ │ │ ldr r1, [pc, #28] @ 2564d4 │ │ │ │ ldr r0, [pc, #28] @ 2564d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2564dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, ip, lsl #16 │ │ │ │ - rsbseq r1, fp, r4, lsr r3 │ │ │ │ - rsbseq r1, fp, r8, ror r9 │ │ │ │ + addseq r2, r2, ip, asr r9 │ │ │ │ + rsbseq r1, fp, r4, lsl #9 │ │ │ │ + rsbseq r1, fp, r8, asr #21 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256514 │ │ │ │ ldr r1, [pc, #28] @ 256518 │ │ │ │ ldr r0, [pc, #28] @ 25651c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256520 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r8, asr #15 │ │ │ │ - ldrsheq r1, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r1, fp, r4, lsr r9 │ │ │ │ + addseq r2, r2, r8, lsl r9 │ │ │ │ + rsbseq r1, fp, r0, asr #8 │ │ │ │ + rsbseq r1, fp, r4, lsl #21 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256558 │ │ │ │ ldr r1, [pc, #28] @ 25655c │ │ │ │ ldr r0, [pc, #28] @ 256560 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r2, r2, r4, lsl #15 │ │ │ │ - rsbseq r1, fp, ip, lsr #5 │ │ │ │ - rsbseq r1, fp, r0, lsl r9 │ │ │ │ + @ instruction: 0x009228d4 │ │ │ │ + ldrsheq r1, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r1, fp, r0, ror #20 │ │ │ │ andeq r2, r0, sp, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25659c │ │ │ │ ldr r1, [pc, #28] @ 2565a0 │ │ │ │ ldr r0, [pc, #28] @ 2565a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r2, ip, lsl #23 │ │ │ │ - rsbseq r1, fp, ip, lsr r8 │ │ │ │ - rsbseq r1, fp, r8, asr #16 │ │ │ │ + @ instruction: 0x00924cdc │ │ │ │ + rsbseq r1, fp, ip, lsl #19 │ │ │ │ + @ instruction: 0x007b1998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2565dc │ │ │ │ ldr r1, [pc, #28] @ 2565e0 │ │ │ │ ldr r0, [pc, #28] @ 2565e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2565e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r2, ip, asr #22 │ │ │ │ - ldrsheq r1, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r1, fp, ip, lsl r8 │ │ │ │ + umullseq r4, r2, ip, ip │ │ │ │ + rsbseq r1, fp, r8, asr #18 │ │ │ │ + rsbseq r1, fp, ip, ror #18 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256620 │ │ │ │ ldr r1, [pc, #28] @ 256624 │ │ │ │ ldr r0, [pc, #28] @ 256628 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq r5, r2, r4, r0 │ │ │ │ - rsbseq sp, r9, r8, lsr ip │ │ │ │ - rsbseq sp, r9, ip, asr #24 │ │ │ │ + addseq r5, r2, r4, ror #3 │ │ │ │ + rsbseq sp, r9, r8, lsl #27 │ │ │ │ + @ instruction: 0x0079dd9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256660 │ │ │ │ ldr r1, [pc, #28] @ 256664 │ │ │ │ ldr r0, [pc, #28] @ 256668 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25666c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r5, r2, r4, asr r0 │ │ │ │ - rsbseq sl, fp, r8, asr #24 │ │ │ │ - ldrsheq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + addseq r5, r2, r4, lsr #3 │ │ │ │ + @ instruction: 0x007bad98 │ │ │ │ + rsbseq sl, fp, r4, asr #28 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2566a4 │ │ │ │ ldr r1, [pc, #28] @ 2566a8 │ │ │ │ ldr r0, [pc, #28] @ 2566ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2566b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r5, r2, r4, ror #28 │ │ │ │ - @ instruction: 0x007bd79c │ │ │ │ - rsbseq sp, fp, ip, lsr #15 │ │ │ │ + @ instruction: 0x00925fb4 │ │ │ │ + rsbseq sp, fp, ip, ror #17 │ │ │ │ + ldrsheq sp, [fp], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2566e8 │ │ │ │ ldr r1, [pc, #28] @ 2566ec │ │ │ │ ldr r0, [pc, #28] @ 2566f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009275f8 │ │ │ │ - ldrheq r9, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - ldrheq r9, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + addseq r7, r2, r8, asr #14 │ │ │ │ + rsbseq r9, ip, r4, lsl #8 │ │ │ │ + rsbseq r9, ip, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256724 │ │ │ │ ldr r1, [pc, #24] @ 256728 │ │ │ │ ldr r0, [pc, #24] @ 25672c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r7, r2, ip, asr #30 │ │ │ │ - rsbseq ip, ip, r8, lsl #14 │ │ │ │ - rsbseq ip, ip, ip, lsl r7 │ │ │ │ + umullseq r8, r2, ip, r0 │ │ │ │ + rsbseq ip, ip, r8, asr r8 │ │ │ │ + rsbseq ip, ip, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256764 │ │ │ │ ldr r1, [pc, #28] @ 256768 │ │ │ │ ldr r0, [pc, #28] @ 25676c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r2, ip, lsr fp │ │ │ │ - ldrsheq r7, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r7, sp, r0, lsl #18 │ │ │ │ + addseq r9, r2, ip, lsl #25 │ │ │ │ + rsbseq r7, sp, r0, asr #20 │ │ │ │ + rsbseq r7, sp, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2567a4 │ │ │ │ ldr r1, [pc, #28] @ 2567a8 │ │ │ │ ldr r0, [pc, #28] @ 2567ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2567b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092a7f4 │ │ │ │ - rsbseq r5, r9, r4, lsl #19 │ │ │ │ - rsbseq fp, sp, r4, asr #20 │ │ │ │ + addseq sl, r2, r4, asr #18 │ │ │ │ + ldrsbeq r5, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x007dbb94 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2567e8 │ │ │ │ ldr r1, [pc, #28] @ 2567ec │ │ │ │ ldr r0, [pc, #28] @ 2567f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2567f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092a7b0 │ │ │ │ - rsbseq fp, sp, r4, lsl #18 │ │ │ │ - rsbseq r0, r9, ip, lsr r9 │ │ │ │ + addseq sl, r2, r0, lsl #18 │ │ │ │ + rsbseq fp, sp, r4, asr sl │ │ │ │ + rsbseq r0, r9, ip, lsl #21 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25682c │ │ │ │ ldr r1, [pc, #28] @ 256830 │ │ │ │ ldr r0, [pc, #28] @ 256834 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r2, r0, lsr #28 │ │ │ │ - rsbseq sp, r9, ip, lsr #20 │ │ │ │ - rsbseq sp, r9, ip, ror sl │ │ │ │ + addseq sl, r2, r0, ror pc │ │ │ │ + rsbseq sp, r9, ip, ror fp │ │ │ │ + rsbseq sp, r9, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25686c │ │ │ │ ldr r1, [pc, #28] @ 256870 │ │ │ │ ldr r0, [pc, #28] @ 256874 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r2, r0, ror #27 │ │ │ │ - rsbseq sp, r9, ip, ror #19 │ │ │ │ - rsbseq sp, r9, ip, lsr sl │ │ │ │ + addseq sl, r2, r0, lsr pc │ │ │ │ + rsbseq sp, r9, ip, lsr fp │ │ │ │ + rsbseq sp, r9, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568ac │ │ │ │ ldr r1, [pc, #28] @ 2568b0 │ │ │ │ ldr r0, [pc, #28] @ 2568b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2568b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r0, asr #1 │ │ │ │ - rsbseq r5, r9, ip, ror r8 │ │ │ │ - rsbseq fp, sp, ip, lsr r9 │ │ │ │ + addseq fp, r2, r0, lsl r2 │ │ │ │ + rsbseq r5, r9, ip, asr #19 │ │ │ │ + rsbseq fp, sp, ip, lsl #21 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2568f0 │ │ │ │ ldr r1, [pc, #28] @ 2568f4 │ │ │ │ ldr r0, [pc, #28] @ 2568f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2568fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, ip, ror r0 │ │ │ │ - @ instruction: 0x0079aa90 │ │ │ │ - rsbseq sl, r9, r4, lsr #21 │ │ │ │ + addseq fp, r2, ip, asr #3 │ │ │ │ + rsbseq sl, r9, r0, ror #23 │ │ │ │ + ldrsheq sl, [r9], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256934 │ │ │ │ ldr r1, [pc, #28] @ 256938 │ │ │ │ ldr r0, [pc, #28] @ 25693c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, r8, lsr r0 │ │ │ │ - rsbseq lr, sp, r4, lsr #6 │ │ │ │ - rsbseq lr, sp, r8, asr #14 │ │ │ │ + addseq fp, r2, r8, lsl #3 │ │ │ │ + rsbseq lr, sp, r4, ror r4 │ │ │ │ + @ instruction: 0x007de898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256974 │ │ │ │ ldr r1, [pc, #28] @ 256978 │ │ │ │ ldr r0, [pc, #28] @ 25697c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092aff8 │ │ │ │ - rsbseq r0, r9, r8, lsl #17 │ │ │ │ - @ instruction: 0x0079089c │ │ │ │ + addseq fp, r2, r8, asr #2 │ │ │ │ + ldrsbeq r0, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r0, r9, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2569b4 │ │ │ │ ldr r1, [pc, #28] @ 2569b8 │ │ │ │ ldr r0, [pc, #28] @ 2569bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2569c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r2, ip, lsr #14 │ │ │ │ - rsbseq sl, r9, ip, asr #19 │ │ │ │ - rsbseq sl, r9, r0, ror #19 │ │ │ │ + addseq fp, r2, ip, ror r8 │ │ │ │ + rsbseq sl, r9, ip, lsl fp │ │ │ │ + rsbseq sl, r9, r0, lsr fp │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2569f8 │ │ │ │ ldr r1, [pc, #28] @ 2569fc │ │ │ │ ldr r0, [pc, #28] @ 256a00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq ip, r2, r0, r4 │ │ │ │ - rsbseq r8, r8, r0, lsr #30 │ │ │ │ - rsbseq r8, r8, r8, lsr pc │ │ │ │ + addseq ip, r2, r0, ror #11 │ │ │ │ + rsbseq r9, r8, r0, ror r0 │ │ │ │ + rsbseq r9, r8, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a38 │ │ │ │ ldr r1, [pc, #28] @ 256a3c │ │ │ │ ldr r0, [pc, #28] @ 256a40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r0, lsr #22 │ │ │ │ - rsbseq r8, r8, r0, ror #29 │ │ │ │ - rsbseq r6, lr, r0, lsl #9 │ │ │ │ + addseq ip, r2, r0, ror ip │ │ │ │ + rsbseq r9, r8, r0, lsr r0 │ │ │ │ + ldrsbeq r6, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256a78 │ │ │ │ ldr r1, [pc, #28] @ 256a7c │ │ │ │ ldr r0, [pc, #28] @ 256a80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq ip, r2, r0, ror #21 │ │ │ │ - rsbseq r8, r8, r0, lsr #29 │ │ │ │ - ldrheq r8, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + addseq ip, r2, r0, lsr ip │ │ │ │ + ldrsheq r8, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r9, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256ab4 │ │ │ │ ldr r1, [pc, #24] @ 256ab8 │ │ │ │ ldr r0, [pc, #24] @ 256abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sp, r2, r4, lsr #26 │ │ │ │ - rsbseq r0, r9, r4, asr #14 │ │ │ │ - rsbseq r0, r9, r8, asr r7 │ │ │ │ + addseq sp, r2, r4, ror lr │ │ │ │ + @ instruction: 0x00790894 │ │ │ │ + rsbseq r0, r9, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256af4 │ │ │ │ ldr r1, [pc, #28] @ 256af8 │ │ │ │ ldr r0, [pc, #28] @ 256afc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sp, r2, r4, ror lr │ │ │ │ - rsbseq r6, pc, r4, lsl r1 @ │ │ │ │ - rsbseq r6, pc, r8, lsr #2 │ │ │ │ + addseq sp, r2, r4, asr #31 │ │ │ │ + rsbseq r6, pc, r4, ror #4 │ │ │ │ + rsbseq r6, pc, r8, ror r2 @ │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256b38 │ │ │ │ ldr r1, [pc, #28] @ 256b3c │ │ │ │ ldr r0, [pc, #28] @ 256b40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sp, r2, r0, lsr lr │ │ │ │ - ldrsbeq r6, [pc], #-4 @ │ │ │ │ - ldrsheq r6, [pc], #-12 @ │ │ │ │ + addseq sp, r2, r0, lsl #31 │ │ │ │ + rsbseq r6, pc, r4, lsr #4 │ │ │ │ + rsbseq r6, pc, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256b74 │ │ │ │ ldr r1, [pc, #24] @ 256b78 │ │ │ │ ldr r0, [pc, #24] @ 256b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0092e5d4 │ │ │ │ - rsbseq r8, r8, r0, lsr #27 │ │ │ │ - ldrheq r8, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + addseq lr, r2, r4, lsr #14 │ │ │ │ + ldrsheq r8, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r8, r8, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256bb4 │ │ │ │ ldr r1, [pc, #28] @ 256bb8 │ │ │ │ ldr r0, [pc, #28] @ 256bbc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256bc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq lr, r2, r8, r5 │ │ │ │ - rsbseq r9, pc, r4, asr #2 │ │ │ │ - rsbseq r9, pc, r4, asr r1 @ │ │ │ │ + addseq lr, r2, r8, ror #13 │ │ │ │ + @ instruction: 0x007f9294 │ │ │ │ + rsbseq r9, pc, r4, lsr #5 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256bf4 │ │ │ │ ldr r1, [pc, #24] @ 256bf8 │ │ │ │ ldr r0, [pc, #24] @ 256bfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r0, lsr #3 │ │ │ │ - umulleq r1, r0, r0, r8 │ │ │ │ - ldrdeq r1, [r0], r0 │ │ │ │ + @ instruction: 0x0092f2f0 │ │ │ │ + addeq r1, r0, r0, ror #19 │ │ │ │ + addeq r1, r0, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c34 │ │ │ │ ldr r1, [pc, #28] @ 256c38 │ │ │ │ ldr r0, [pc, #28] @ 256c3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r4, ror #2 │ │ │ │ - rsbseq r8, r8, r4, ror #25 │ │ │ │ - ldrsheq r8, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x0092f2b4 │ │ │ │ + rsbseq r8, r8, r4, lsr lr │ │ │ │ + rsbseq r8, r8, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256c74 │ │ │ │ ldr r1, [pc, #28] @ 256c78 │ │ │ │ ldr r0, [pc, #28] @ 256c7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r2, r8, asr #21 │ │ │ │ - addeq r4, r0, r4, ror #22 │ │ │ │ - @ instruction: 0x00804bb8 │ │ │ │ + addseq pc, r2, r8, lsl ip @ │ │ │ │ + @ instruction: 0x00804cb4 │ │ │ │ + addeq r4, r0, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256cb4 │ │ │ │ ldr r1, [pc, #28] @ 256cb8 │ │ │ │ ldr r0, [pc, #28] @ 256cbc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256cc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r6, r3, r0, asr #16 │ │ │ │ - rsbseq r6, r9, ip, lsl r2 │ │ │ │ - rsbseq r6, r9, r0, lsr r2 │ │ │ │ + umullseq r6, r3, r0, r9 │ │ │ │ + rsbseq r6, r9, ip, ror #6 │ │ │ │ + rsbseq r6, r9, r0, lsl #7 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256cf4 │ │ │ │ ldr r1, [pc, #24] @ 256cf8 │ │ │ │ ldr r0, [pc, #24] @ 256cfc │ │ │ │ ldr r2, [pc, #24] @ 256d00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r6, r3, ip, lsr fp │ │ │ │ - ldrsbeq r6, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r9, fp, r0, ror r7 │ │ │ │ + addseq r6, r3, ip, lsl #25 │ │ │ │ + rsbseq r6, r9, r8, lsr #6 │ │ │ │ + rsbseq r9, fp, r0, asr #17 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d38 │ │ │ │ ldr r1, [pc, #28] @ 256d3c │ │ │ │ ldr r0, [pc, #28] @ 256d40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256d44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r6, r3, r0, lsl #22 │ │ │ │ - @ instruction: 0x00796198 │ │ │ │ - rsbseq r9, fp, r0, lsr r7 │ │ │ │ + addseq r6, r3, r0, asr ip │ │ │ │ + rsbseq r6, r9, r8, ror #5 │ │ │ │ + rsbseq r9, fp, r0, lsl #17 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256d7c │ │ │ │ ldr r1, [pc, #28] @ 256d80 │ │ │ │ ldr r0, [pc, #28] @ 256d84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256d88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq r7, r3, r4, r3 │ │ │ │ - rsbseq r6, r9, r4, asr r1 │ │ │ │ - rsbseq r9, fp, ip, ror #13 │ │ │ │ + addseq r7, r3, r4, ror #9 │ │ │ │ + rsbseq r6, r9, r4, lsr #5 │ │ │ │ + rsbseq r9, fp, ip, lsr r8 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256dc0 │ │ │ │ ldr r1, [pc, #28] @ 256dc4 │ │ │ │ ldr r0, [pc, #28] @ 256dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256dcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, lsl #3 │ │ │ │ - rsbseq r5, r9, r8, ror #6 │ │ │ │ - rsbseq fp, sp, r8, lsr #8 │ │ │ │ + @ instruction: 0x009382d8 │ │ │ │ + ldrheq r5, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq fp, sp, r8, ror r5 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e04 │ │ │ │ ldr r1, [pc, #28] @ 256e08 │ │ │ │ ldr r0, [pc, #28] @ 256e0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, asr #2 │ │ │ │ - addeq r3, r1, r4, lsr r1 │ │ │ │ - strdeq r3, [r1], ip │ │ │ │ + umullseq r8, r3, r4, r2 │ │ │ │ + addeq r3, r1, r4, lsl #5 │ │ │ │ + addeq r3, r1, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256e44 │ │ │ │ ldr r1, [pc, #28] @ 256e48 │ │ │ │ ldr r0, [pc, #28] @ 256e4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, lsl #2 │ │ │ │ - ldrsbeq r8, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r8, r8, ip, ror #21 │ │ │ │ + addseq r8, r3, r4, asr r2 │ │ │ │ + rsbseq r8, r8, r4, lsr #24 │ │ │ │ + rsbseq r8, r8, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 256e80 │ │ │ │ ldr r1, [pc, #24] @ 256e84 │ │ │ │ ldr r0, [pc, #24] @ 256e88 │ │ │ │ ldr r2, [pc, #24] @ 256e8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, ror #15 │ │ │ │ - ldrsheq sl, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq sl, r9, r0, lsl r5 │ │ │ │ + addseq r8, r3, r8, lsr r9 │ │ │ │ + rsbseq sl, r9, ip, asr #12 │ │ │ │ + rsbseq sl, r9, r0, ror #12 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256ec4 │ │ │ │ ldr r1, [pc, #28] @ 256ec8 │ │ │ │ ldr r0, [pc, #28] @ 256ecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, lsr #15 │ │ │ │ - rsbseq r0, r9, r8, lsr r3 │ │ │ │ - rsbseq r0, r9, ip, asr #6 │ │ │ │ + @ instruction: 0x009388fc │ │ │ │ + rsbseq r0, r9, r8, lsl #9 │ │ │ │ + @ instruction: 0x0079049c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f04 │ │ │ │ ldr r1, [pc, #28] @ 256f08 │ │ │ │ ldr r0, [pc, #28] @ 256f0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256f10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r4, lsl #24 │ │ │ │ - addeq r8, r1, r8, lsl #1 │ │ │ │ - umulleq r8, r1, r4, r0 │ │ │ │ + addseq r8, r3, r4, asr sp │ │ │ │ + ldrdeq r8, [r1], r8 @ │ │ │ │ + addeq r8, r1, r4, ror #3 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f48 │ │ │ │ ldr r1, [pc, #28] @ 256f4c │ │ │ │ ldr r0, [pc, #28] @ 256f50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256f54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsr #29 │ │ │ │ - ldrheq r9, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq sl, [r1], r4 │ │ │ │ + @ instruction: 0x00938ff0 │ │ │ │ + rsbseq r9, sp, r0, lsl #8 │ │ │ │ + addeq sl, r1, r4, lsr #6 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256f8c │ │ │ │ ldr r1, [pc, #28] @ 256f90 │ │ │ │ ldr r0, [pc, #28] @ 256f94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256f98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, asr lr │ │ │ │ - rsbseq r9, sp, ip, ror #4 │ │ │ │ - umulleq sl, r1, r0, r1 │ │ │ │ + addseq r8, r3, ip, lsr #31 │ │ │ │ + ldrheq r9, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq sl, r1, r0, ror #5 │ │ │ │ andeq r0, r0, r2, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 256fd0 │ │ │ │ ldr r1, [pc, #28] @ 256fd4 │ │ │ │ ldr r0, [pc, #28] @ 256fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 256fdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, ip, lsl #5 │ │ │ │ - addeq ip, r1, r0, asr ip │ │ │ │ - ldrdeq ip, [r1], r0 │ │ │ │ + @ instruction: 0x009393dc │ │ │ │ + addeq ip, r1, r0, lsr #27 │ │ │ │ + addeq sp, r1, r0, lsr #2 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257014 │ │ │ │ ldr r1, [pc, #28] @ 257018 │ │ │ │ ldr r0, [pc, #28] @ 25701c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257020 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, asr #4 │ │ │ │ - addeq ip, r1, ip, lsl #24 │ │ │ │ - addeq ip, r1, r8, lsr #31 │ │ │ │ + umullseq r9, r3, r8, r3 │ │ │ │ + addeq ip, r1, ip, asr sp │ │ │ │ + strdeq sp, [r1], r8 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257058 │ │ │ │ ldr r1, [pc, #28] @ 25705c │ │ │ │ ldr r0, [pc, #28] @ 257060 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257064 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, ror lr │ │ │ │ - rsbseq sl, r9, r8, lsr #6 │ │ │ │ - rsbseq sl, r9, ip, lsr r3 │ │ │ │ + addseq r9, r3, r8, asr #31 │ │ │ │ + rsbseq sl, r9, r8, ror r4 │ │ │ │ + rsbseq sl, r9, ip, lsl #9 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25709c │ │ │ │ ldr r1, [pc, #28] @ 2570a0 │ │ │ │ ldr r0, [pc, #28] @ 2570a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2570a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r4, lsr lr │ │ │ │ - addeq pc, r1, r8, lsr sl @ │ │ │ │ - addeq pc, r1, r8, asr sl @ │ │ │ │ + addseq r9, r3, r4, lsl #31 │ │ │ │ + addeq pc, r1, r8, lsl #23 │ │ │ │ + addeq pc, r1, r8, lsr #23 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2570e0 │ │ │ │ ldr r1, [pc, #28] @ 2570e4 │ │ │ │ ldr r0, [pc, #28] @ 2570e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2570ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r4, ror #6 │ │ │ │ - rsbseq sl, r9, r0, lsr #5 │ │ │ │ - ldrheq sl, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0093a4b4 │ │ │ │ + ldrsheq sl, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sl, r9, r4, lsl #8 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257124 │ │ │ │ ldr r1, [pc, #28] @ 257128 │ │ │ │ ldr r0, [pc, #28] @ 25712c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r0, lsr #6 │ │ │ │ - addeq r0, r2, ip, asr #12 │ │ │ │ - addeq r0, r2, r4, ror #12 │ │ │ │ + addseq sl, r3, r0, ror r4 │ │ │ │ + umulleq r0, r2, ip, r7 │ │ │ │ + @ instruction: 0x008207b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257164 │ │ │ │ ldr r1, [pc, #28] @ 257168 │ │ │ │ ldr r0, [pc, #28] @ 25716c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r0, ror #5 │ │ │ │ - addeq r0, r2, r4, lsl #10 │ │ │ │ - addeq r0, r2, r4, asr #12 │ │ │ │ + addseq sl, r3, r0, lsr r4 │ │ │ │ + addeq r0, r2, r4, asr r6 │ │ │ │ + umulleq r0, r2, r4, r7 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2571a8 │ │ │ │ ldr r1, [pc, #28] @ 2571ac │ │ │ │ ldr r0, [pc, #28] @ 2571b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq sl, r3, ip, r2 │ │ │ │ - rsbseq r0, r9, r4, asr r0 │ │ │ │ - rsbseq r0, r9, r8, rrx │ │ │ │ + addseq sl, r3, ip, ror #7 │ │ │ │ + rsbseq r0, r9, r4, lsr #3 │ │ │ │ + ldrheq r0, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 2571fc │ │ │ │ ldr r4, [pc, #48] @ 257200 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1311,83 +1311,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 257208 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 253004 │ │ │ │ - ldrdeq r0, [r2], ip │ │ │ │ + addeq r0, r2, ip, lsr #14 │ │ │ │ adceq r3, r5, ip, asr #24 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - addeq r0, r2, ip, asr #11 │ │ │ │ + addeq r0, r2, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25723c │ │ │ │ ldr r1, [pc, #24] @ 257240 │ │ │ │ ldr r0, [pc, #24] @ 257244 │ │ │ │ ldr r2, [pc, #24] @ 257248 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r8, ror r6 │ │ │ │ - rsbseq sl, r9, r0, asr #2 │ │ │ │ - rsbseq sl, r9, r4, asr r1 │ │ │ │ + addseq sl, r3, r8, asr #15 │ │ │ │ + @ instruction: 0x0079a290 │ │ │ │ + rsbseq sl, r9, r4, lsr #5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257280 │ │ │ │ ldr r1, [pc, #28] @ 257284 │ │ │ │ ldr r0, [pc, #28] @ 257288 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25728c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, ip, lsr r6 │ │ │ │ - addeq r1, r2, ip, lsr r5 │ │ │ │ - addeq r1, r2, r8, asr #10 │ │ │ │ + addseq sl, r3, ip, lsl #15 │ │ │ │ + addeq r1, r2, ip, lsl #13 │ │ │ │ + umulleq r1, r2, r8, r6 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2572c0 │ │ │ │ ldr r1, [pc, #24] @ 2572c4 │ │ │ │ ldr r0, [pc, #24] @ 2572c8 │ │ │ │ ldr r2, [pc, #24] @ 2572cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r0, ror #21 │ │ │ │ - ldrheq sl, [r9], #-12 @ │ │ │ │ - ldrsbeq sl, [r9], #-0 @ │ │ │ │ + addseq sl, r3, r0, lsr ip │ │ │ │ + rsbseq sl, r9, ip, lsl #4 │ │ │ │ + rsbseq sl, r9, r0, lsr #4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257304 │ │ │ │ ldr r1, [pc, #28] @ 257308 │ │ │ │ ldr r0, [pc, #28] @ 25730c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r0, ror #23 │ │ │ │ - addeq r6, r2, r4, asr sp │ │ │ │ - @ instruction: 0x00826db4 │ │ │ │ + addseq sl, r3, r0, lsr sp │ │ │ │ + addeq r6, r2, r4, lsr #29 │ │ │ │ + addeq r6, r2, r4, lsl #30 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00257314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1401,622 +1401,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 257364 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, asr r0 │ │ │ │ - ldrdeq lr, [r2], r8 │ │ │ │ - addeq pc, r2, r0 │ │ │ │ + addseq fp, r3, ip, lsr #3 │ │ │ │ + addeq pc, r2, r8, lsr #32 │ │ │ │ + addeq pc, r2, r0, asr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25739c │ │ │ │ ldr r1, [pc, #28] @ 2573a0 │ │ │ │ ldr r0, [pc, #28] @ 2573a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, ip, lsl r0 │ │ │ │ - umulleq lr, r2, r8, lr │ │ │ │ - addeq lr, r2, r0, ror #31 │ │ │ │ + addseq fp, r3, ip, ror #2 │ │ │ │ + addeq lr, r2, r8, ror #31 │ │ │ │ + addeq pc, r2, r0, lsr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2573dc │ │ │ │ ldr r1, [pc, #28] @ 2573e0 │ │ │ │ ldr r0, [pc, #28] @ 2573e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, lsl r1 │ │ │ │ - addeq pc, r2, r8, ror #2 │ │ │ │ - addeq r7, r4, ip, lsl #5 │ │ │ │ + addseq fp, r3, r4, ror #4 │ │ │ │ + @ instruction: 0x0082f2b8 │ │ │ │ + ldrdeq r7, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257418 │ │ │ │ ldr r1, [pc, #24] @ 25741c │ │ │ │ ldr r0, [pc, #24] @ 257420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, lsl #7 │ │ │ │ - addeq pc, r2, ip, ror #21 │ │ │ │ - strdeq pc, [r2], r8 │ │ │ │ + @ instruction: 0x0093b4d8 │ │ │ │ + addeq pc, r2, ip, lsr ip @ │ │ │ │ + addeq pc, r2, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257454 │ │ │ │ ldr r1, [pc, #24] @ 257458 │ │ │ │ ldr r0, [pc, #24] @ 25745c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, lsl #8 │ │ │ │ - rsbseq r8, r8, r0, asr #9 │ │ │ │ - ldrsbeq r8, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + addseq fp, r3, r0, asr r5 │ │ │ │ + rsbseq r8, r8, r0, lsl r6 │ │ │ │ + rsbseq r8, r8, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257494 │ │ │ │ ldr r1, [pc, #28] @ 257498 │ │ │ │ ldr r0, [pc, #28] @ 25749c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, asr #7 │ │ │ │ - ldrdeq pc, [r2], r4 │ │ │ │ - strdeq pc, [r2], r4 │ │ │ │ + addseq fp, r3, r4, lsl r5 │ │ │ │ + addeq pc, r2, r4, lsr #30 │ │ │ │ + addeq pc, r2, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2574d4 │ │ │ │ ldr r1, [pc, #28] @ 2574d8 │ │ │ │ ldr r0, [pc, #28] @ 2574dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2574e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, lsl #7 │ │ │ │ - umulleq pc, r2, r0, sp @ │ │ │ │ - strdeq pc, [r2], ip │ │ │ │ + @ instruction: 0x0093b4d4 │ │ │ │ + addeq pc, r2, r0, ror #29 │ │ │ │ + addeq pc, r2, ip, asr #6 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257514 │ │ │ │ ldr r1, [pc, #24] @ 257518 │ │ │ │ ldr r0, [pc, #24] @ 25751c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, lsl #14 │ │ │ │ - rsbseq r8, r8, r0, lsl #8 │ │ │ │ - rsbseq r5, lr, r0, lsr #19 │ │ │ │ + addseq fp, r3, r0, asr r8 │ │ │ │ + rsbseq r8, r8, r0, asr r5 │ │ │ │ + ldrsheq r5, [lr], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257554 │ │ │ │ ldr r1, [pc, #28] @ 257558 │ │ │ │ ldr r0, [pc, #28] @ 25755c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, asr #13 │ │ │ │ - rsbseq r8, r8, r4, asr #7 │ │ │ │ - ldrsbeq r8, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + addseq fp, r3, r4, lsl r8 │ │ │ │ + rsbseq r8, r8, r4, lsl r5 │ │ │ │ + rsbseq r8, r8, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257594 │ │ │ │ ldr r1, [pc, #28] @ 257598 │ │ │ │ ldr r0, [pc, #28] @ 25759c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2575a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093bcd8 │ │ │ │ - rsbseq r5, r9, ip, lsr r9 │ │ │ │ - ldrsbeq r8, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + addseq fp, r3, r8, lsr #28 │ │ │ │ + rsbseq r5, r9, ip, lsl #21 │ │ │ │ + rsbseq r9, fp, r4, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2575d8 │ │ │ │ ldr r1, [pc, #28] @ 2575dc │ │ │ │ ldr r0, [pc, #28] @ 2575e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2575e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq fp, r3, r4, ip │ │ │ │ - ldrsheq r5, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x007b8e90 │ │ │ │ + addseq fp, r3, r4, ror #27 │ │ │ │ + rsbseq r5, r9, r8, asr #20 │ │ │ │ + rsbseq r8, fp, r0, ror #31 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25761c │ │ │ │ ldr r1, [pc, #28] @ 257620 │ │ │ │ ldr r0, [pc, #28] @ 257624 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257628 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r0, asr ip │ │ │ │ - ldrheq r5, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r8, fp, ip, asr #28 │ │ │ │ + addseq fp, r3, r0, lsr #27 │ │ │ │ + rsbseq r5, r9, r4, lsl #20 │ │ │ │ + @ instruction: 0x007b8f9c │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25765c │ │ │ │ ldr r1, [pc, #24] @ 257660 │ │ │ │ ldr r0, [pc, #24] @ 257664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, ip, ror #2 │ │ │ │ - ldrdeq r2, [r3], r8 │ │ │ │ - addeq r2, r3, r8, ror #29 │ │ │ │ + @ instruction: 0x0093d2bc │ │ │ │ + addeq r3, r3, r8, lsr #32 │ │ │ │ + addeq r3, r3, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25769c │ │ │ │ ldr r1, [pc, #28] @ 2576a0 │ │ │ │ ldr r0, [pc, #28] @ 2576a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq lr, r3, r0, lsr #31 │ │ │ │ - rsbseq r8, r8, ip, ror r2 │ │ │ │ - rsbseq r5, lr, ip, lsl r8 │ │ │ │ + ldrsheq pc, [r3], r0 @ │ │ │ │ + rsbseq r8, r8, ip, asr #7 │ │ │ │ + rsbseq r5, lr, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2576dc │ │ │ │ ldr r1, [pc, #28] @ 2576e0 │ │ │ │ ldr r0, [pc, #28] @ 2576e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq lr, r3, r0, ror #30 │ │ │ │ - rsbseq r8, r8, ip, lsr r2 │ │ │ │ - rsbseq r8, r8, r4, asr r2 │ │ │ │ + ldrheq pc, [r3], r0 @ │ │ │ │ + rsbseq r8, r8, ip, lsl #7 │ │ │ │ + rsbseq r8, r8, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25771c │ │ │ │ ldr r1, [pc, #28] @ 257720 │ │ │ │ ldr r0, [pc, #28] @ 257724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq lr, r3, r0, lsr #30 │ │ │ │ - addeq ip, r3, r4, lsr #18 │ │ │ │ - rsbseq ip, fp, ip, lsl r8 │ │ │ │ + addseq pc, r3, r0, ror r0 @ │ │ │ │ + addeq ip, r3, r4, ror sl │ │ │ │ + rsbseq ip, fp, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25775c │ │ │ │ ldr r1, [pc, #28] @ 257760 │ │ │ │ ldr r0, [pc, #28] @ 257764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, lsr r5 @ │ │ │ │ - ldrheq r8, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r5, lr, ip, asr r7 │ │ │ │ + addseq pc, r3, r4, lsl #13 │ │ │ │ + rsbseq r8, r8, ip, lsl #6 │ │ │ │ + rsbseq r5, lr, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25779c │ │ │ │ ldr r1, [pc, #28] @ 2577a0 │ │ │ │ ldr r0, [pc, #28] @ 2577a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2577a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f4f4 │ │ │ │ - addeq ip, r5, r0, asr r7 │ │ │ │ - @ instruction: 0x007bc798 │ │ │ │ + addseq pc, r3, r4, asr #12 │ │ │ │ + addeq ip, r5, r0, lsr #17 │ │ │ │ + rsbseq ip, fp, r8, ror #17 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2577e0 │ │ │ │ ldr r1, [pc, #28] @ 2577e4 │ │ │ │ ldr r0, [pc, #28] @ 2577e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2577ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f4b0 │ │ │ │ - addeq ip, r5, ip, lsl #14 │ │ │ │ - rsbseq ip, fp, r4, asr r7 │ │ │ │ + addseq pc, r3, r0, lsl #12 │ │ │ │ + addeq ip, r5, ip, asr r8 │ │ │ │ + rsbseq ip, fp, r4, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257824 │ │ │ │ ldr r1, [pc, #28] @ 257828 │ │ │ │ ldr r0, [pc, #28] @ 25782c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, ip, ror #8 │ │ │ │ - addeq ip, r5, r8, asr #13 │ │ │ │ - rsbseq ip, fp, r0, lsl r7 │ │ │ │ + @ instruction: 0x0093f5bc │ │ │ │ + addeq ip, r5, r8, lsl r8 │ │ │ │ + rsbseq ip, fp, r0, ror #16 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257868 │ │ │ │ ldr r1, [pc, #28] @ 25786c │ │ │ │ ldr r0, [pc, #28] @ 257870 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r8, lsr #8 │ │ │ │ - addeq ip, r5, r4, lsl #13 │ │ │ │ - rsbseq ip, fp, ip, asr #13 │ │ │ │ + addseq pc, r3, r8, ror r5 @ │ │ │ │ + ldrdeq ip, [r5], r4 │ │ │ │ + rsbseq ip, fp, ip, lsl r8 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2578ac │ │ │ │ ldr r1, [pc, #28] @ 2578b0 │ │ │ │ ldr r0, [pc, #28] @ 2578b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2578b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, ror #7 │ │ │ │ - addeq ip, r5, r0, asr #12 │ │ │ │ - rsbseq ip, fp, r8, lsl #13 │ │ │ │ + addseq pc, r3, r4, lsr r5 @ │ │ │ │ + umulleq ip, r5, r0, r7 │ │ │ │ + ldrsbeq ip, [fp], #-120 @ 0xffffff88 @ │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2578f0 │ │ │ │ ldr r1, [pc, #28] @ 2578f4 │ │ │ │ ldr r0, [pc, #28] @ 2578f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, lsr #7 │ │ │ │ - rsbseq r8, r8, r8, lsr #32 │ │ │ │ - rsbseq r8, r8, r0, asr #32 │ │ │ │ + @ instruction: 0x0093f4f0 │ │ │ │ + rsbseq r8, r8, r8, ror r1 │ │ │ │ + @ instruction: 0x00788190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257930 │ │ │ │ ldr r1, [pc, #28] @ 257934 │ │ │ │ ldr r0, [pc, #28] @ 257938 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25793c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, ror #6 │ │ │ │ - @ instruction: 0x0085c5bc │ │ │ │ - rsbseq ip, fp, r4, lsl #12 │ │ │ │ + @ instruction: 0x0093f4b0 │ │ │ │ + addeq ip, r5, ip, lsl #14 │ │ │ │ + rsbseq ip, fp, r4, asr r7 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257974 │ │ │ │ ldr r1, [pc, #28] @ 257978 │ │ │ │ ldr r0, [pc, #28] @ 25797c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, ip, lsl r3 @ │ │ │ │ - addeq ip, r5, r8, ror r5 │ │ │ │ - rsbseq ip, fp, r0, asr #11 │ │ │ │ + addseq pc, r3, ip, ror #8 │ │ │ │ + addeq ip, r5, r8, asr #13 │ │ │ │ + rsbseq ip, fp, r0, lsl r7 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2579b8 │ │ │ │ ldr r1, [pc, #28] @ 2579bc │ │ │ │ ldr r0, [pc, #28] @ 2579c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2579c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093f2d8 │ │ │ │ - addeq ip, r5, r4, lsr r5 │ │ │ │ - rsbseq ip, fp, ip, ror r5 │ │ │ │ + addseq pc, r3, r8, lsr #8 │ │ │ │ + addeq ip, r5, r4, lsl #13 │ │ │ │ + rsbseq ip, fp, ip, asr #13 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2579fc │ │ │ │ ldr r1, [pc, #28] @ 257a00 │ │ │ │ ldr r0, [pc, #28] @ 257a04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq pc, r3, r4, r2 @ │ │ │ │ - strdeq ip, [r5], r0 │ │ │ │ - addeq lr, r3, r0, lsl r1 │ │ │ │ + addseq pc, r3, r4, ror #7 │ │ │ │ + addeq ip, r5, r0, asr #12 │ │ │ │ + addeq lr, r3, r0, ror #4 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a40 │ │ │ │ ldr r1, [pc, #28] @ 257a44 │ │ │ │ ldr r0, [pc, #28] @ 257a48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, asr r2 @ │ │ │ │ - addeq ip, r5, ip, lsr #9 │ │ │ │ - ldrsheq ip, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + addseq pc, r3, r0, lsr #7 │ │ │ │ + strdeq ip, [r5], ip @ │ │ │ │ + rsbseq ip, fp, r4, asr #12 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257a84 │ │ │ │ ldr r1, [pc, #28] @ 257a88 │ │ │ │ ldr r0, [pc, #28] @ 257a8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257a90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, ip, lsl #4 │ │ │ │ - addeq ip, r5, r8, ror #8 │ │ │ │ - ldrdeq lr, [r3], ip │ │ │ │ + addseq pc, r3, ip, asr r3 @ │ │ │ │ + @ instruction: 0x0085c5b8 │ │ │ │ + addeq lr, r3, ip, lsr #4 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ac8 │ │ │ │ ldr r1, [pc, #28] @ 257acc │ │ │ │ ldr r0, [pc, #28] @ 257ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r8, asr #3 │ │ │ │ - addeq ip, r5, r4, lsr #8 │ │ │ │ - strheq lr, [r3], r8 │ │ │ │ + addseq pc, r3, r8, lsl r3 @ │ │ │ │ + addeq ip, r5, r4, ror r5 │ │ │ │ + addeq lr, r3, r8, lsl #4 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b0c │ │ │ │ ldr r1, [pc, #28] @ 257b10 │ │ │ │ ldr r0, [pc, #28] @ 257b14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, lsl #3 │ │ │ │ - addeq ip, r5, r4, ror #7 │ │ │ │ - rsbseq ip, fp, ip, lsr #8 │ │ │ │ + @ instruction: 0x0093f2d4 │ │ │ │ + addeq ip, r5, r4, lsr r5 │ │ │ │ + rsbseq ip, fp, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b4c │ │ │ │ ldr r1, [pc, #28] @ 257b50 │ │ │ │ ldr r0, [pc, #28] @ 257b54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r4, asr #2 │ │ │ │ - addeq ip, r5, r0, lsr #7 │ │ │ │ - rsbseq ip, fp, r8, ror #7 │ │ │ │ + umullseq pc, r3, r4, r2 @ │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ + rsbseq ip, fp, r8, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257b90 │ │ │ │ ldr r1, [pc, #28] @ 257b94 │ │ │ │ ldr r0, [pc, #28] @ 257b98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257b9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r3, r0, lsl #2 │ │ │ │ - addeq ip, r5, ip, asr r3 │ │ │ │ - rsbseq ip, fp, r4, lsr #7 │ │ │ │ + addseq pc, r3, r0, asr r2 @ │ │ │ │ + addeq ip, r5, ip, lsr #9 │ │ │ │ + ldrsheq ip, [fp], #-68 @ 0xffffffbc @ │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257bd0 │ │ │ │ ldr r1, [pc, #24] @ 257bd4 │ │ │ │ ldr r0, [pc, #24] @ 257bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r8, lsl #10 │ │ │ │ - addeq pc, r3, r4, asr #30 │ │ │ │ - addeq pc, r3, ip, asr pc @ │ │ │ │ + addseq r0, r4, r8, asr r6 │ │ │ │ + umulleq r0, r4, r4, r0 │ │ │ │ + addeq r0, r4, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c10 │ │ │ │ ldr r1, [pc, #28] @ 257c14 │ │ │ │ ldr r0, [pc, #28] @ 257c18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, ip, asr #9 │ │ │ │ - addeq pc, r3, r4, lsr pc @ │ │ │ │ - rsbseq ip, fp, r8, lsr #6 │ │ │ │ + addseq r0, r4, ip, lsl r6 │ │ │ │ + addeq r0, r4, r4, lsl #1 │ │ │ │ + rsbseq ip, fp, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c50 │ │ │ │ ldr r1, [pc, #28] @ 257c54 │ │ │ │ ldr r0, [pc, #28] @ 257c58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, asr #12 │ │ │ │ - addeq pc, r5, r4, ror sp @ │ │ │ │ - addeq r0, r4, r4, lsl #2 │ │ │ │ + umullseq r0, r4, r0, r7 │ │ │ │ + addeq pc, r5, r4, asr #29 │ │ │ │ + addeq r0, r4, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257c90 │ │ │ │ ldr r1, [pc, #28] @ 257c94 │ │ │ │ ldr r0, [pc, #28] @ 257c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, lsl #12 │ │ │ │ - addeq pc, r5, r4, lsr sp @ │ │ │ │ - ldrdeq r0, [r4], r0 @ │ │ │ │ + addseq r0, r4, r0, asr r7 │ │ │ │ + addeq pc, r5, r4, lsl #29 │ │ │ │ + addeq r0, r4, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257cd0 │ │ │ │ ldr r1, [pc, #28] @ 257cd4 │ │ │ │ ldr r0, [pc, #28] @ 257cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257cdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r0, r4, r0, asr #11 │ │ │ │ - strdeq pc, [r5], r0 │ │ │ │ - strheq r0, [r4], r4 │ │ │ │ + addseq r0, r4, r0, lsl r7 │ │ │ │ + addeq pc, r5, r0, asr #28 │ │ │ │ + addeq r0, r4, r4, lsl #4 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2554dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2028,17 +2028,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 257d30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, lsr #1 │ │ │ │ - ldrsheq r7, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r7, r8, r8, lsl #24 │ │ │ │ + @ instruction: 0x009411fc │ │ │ │ + rsbseq r7, r8, r0, asr #26 │ │ │ │ + rsbseq r7, r8, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2554dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2049,457 +2049,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 257d84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257d88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, asr #3 │ │ │ │ - addeq r6, r4, ip, asr #7 │ │ │ │ - ldrheq ip, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq r1, r4, r0, lsl r3 │ │ │ │ + addeq r6, r4, ip, lsl r5 │ │ │ │ + rsbseq ip, fp, r8, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257dc0 │ │ │ │ ldr r1, [pc, #28] @ 257dc4 │ │ │ │ ldr r0, [pc, #28] @ 257dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257dcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, ip, ror r1 │ │ │ │ - addeq r6, r4, r8, lsl #7 │ │ │ │ - rsbseq ip, fp, r4, ror r1 │ │ │ │ + addseq r1, r4, ip, asr #5 │ │ │ │ + ldrdeq r6, [r4], r8 │ │ │ │ + rsbseq ip, fp, r4, asr #5 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e04 │ │ │ │ ldr r1, [pc, #28] @ 257e08 │ │ │ │ ldr r0, [pc, #28] @ 257e0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r8, lsr r1 │ │ │ │ - addeq r6, r4, r8, asr #6 │ │ │ │ - rsbseq ip, fp, r4, lsr r1 │ │ │ │ + addseq r1, r4, r8, lsl #5 │ │ │ │ + umulleq r6, r4, r8, r4 │ │ │ │ + rsbseq ip, fp, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e44 │ │ │ │ ldr r1, [pc, #28] @ 257e48 │ │ │ │ ldr r0, [pc, #28] @ 257e4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257e50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsheq r1, [r4], r8 │ │ │ │ - addeq r6, r4, r4, lsl #6 │ │ │ │ - ldrsheq ip, [fp], #-0 @ │ │ │ │ + addseq r1, r4, r8, asr #4 │ │ │ │ + addeq r6, r4, r4, asr r4 │ │ │ │ + rsbseq ip, fp, r0, asr #4 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257e88 │ │ │ │ ldr r1, [pc, #28] @ 257e8c │ │ │ │ ldr r0, [pc, #28] @ 257e90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257e94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrheq r1, [r4], r4 │ │ │ │ - addeq r6, r4, r0, asr #5 │ │ │ │ - rsbseq ip, fp, ip, lsr #1 │ │ │ │ + addseq r1, r4, r4, lsl #4 │ │ │ │ + addeq r6, r4, r0, lsl r4 │ │ │ │ + ldrsheq ip, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257ecc │ │ │ │ ldr r1, [pc, #28] @ 257ed0 │ │ │ │ ldr r0, [pc, #28] @ 257ed4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257ed8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, ror r0 │ │ │ │ - addeq r6, r4, ip, ror r2 │ │ │ │ - rsbseq ip, fp, r8, rrx │ │ │ │ + addseq r1, r4, r0, asr #3 │ │ │ │ + addeq r6, r4, ip, asr #7 │ │ │ │ + ldrheq ip, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 257f0c │ │ │ │ ldr r1, [pc, #24] @ 257f10 │ │ │ │ ldr r0, [pc, #24] @ 257f14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r4, asr #13 │ │ │ │ - addeq pc, r3, r8, lsl #24 │ │ │ │ - addeq pc, r3, r0, lsr #24 │ │ │ │ + addseq r1, r4, r4, lsl r8 │ │ │ │ + addeq pc, r3, r8, asr sp @ │ │ │ │ + addeq pc, r3, r0, ror sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f4c │ │ │ │ ldr r1, [pc, #28] @ 257f50 │ │ │ │ ldr r0, [pc, #28] @ 257f54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, lsl #18 │ │ │ │ - rsbseq r7, r8, ip, asr #19 │ │ │ │ - rsbseq r7, r8, r4, ror #19 │ │ │ │ + addseq r1, r4, r0, asr sl │ │ │ │ + rsbseq r7, r8, ip, lsl fp │ │ │ │ + rsbseq r7, r8, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257f8c │ │ │ │ ldr r1, [pc, #28] @ 257f90 │ │ │ │ ldr r0, [pc, #28] @ 257f94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257f98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00941ad8 │ │ │ │ - ldrdeq r7, [r4], ip │ │ │ │ - addeq r7, r4, r8, asr r6 │ │ │ │ + addseq r1, r4, r8, lsr #24 │ │ │ │ + addeq r7, r4, ip, lsr #14 │ │ │ │ + addeq r7, r4, r8, lsr #15 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 257fd0 │ │ │ │ ldr r1, [pc, #28] @ 257fd4 │ │ │ │ ldr r0, [pc, #28] @ 257fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 257fdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq r1, r4, r4, sl │ │ │ │ - umulleq r7, r4, r8, r5 │ │ │ │ - addeq r7, r4, r4, lsl r6 │ │ │ │ + addseq r1, r4, r4, ror #23 │ │ │ │ + addeq r7, r4, r8, ror #13 │ │ │ │ + addeq r7, r4, r4, ror #14 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258014 │ │ │ │ ldr r1, [pc, #28] @ 258018 │ │ │ │ ldr r0, [pc, #28] @ 25801c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, lsl #27 │ │ │ │ - @ instruction: 0x00847ab0 │ │ │ │ - rsbseq fp, fp, r4, lsr #30 │ │ │ │ + @ instruction: 0x00941ed0 │ │ │ │ + addeq r7, r4, r0, lsl #24 │ │ │ │ + rsbseq ip, fp, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258054 │ │ │ │ ldr r1, [pc, #28] @ 258058 │ │ │ │ ldr r0, [pc, #28] @ 25805c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r1, r4, r0, asr #26 │ │ │ │ - addeq r7, r4, ip, ror #20 │ │ │ │ - addeq r7, r4, r4, lsr #21 │ │ │ │ + umullseq r1, r4, r0, lr │ │ │ │ + @ instruction: 0x00847bbc │ │ │ │ + strdeq r7, [r4], r4 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258094 │ │ │ │ ldr r1, [pc, #24] @ 258098 │ │ │ │ ldr r0, [pc, #24] @ 25809c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r8, lsr #16 │ │ │ │ - rsbseq r7, r8, r0, lsl #17 │ │ │ │ - rsbseq r4, lr, r0, lsr #28 │ │ │ │ + addseq r2, r4, r8, ror r9 │ │ │ │ + ldrsbeq r7, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r4, lr, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2580d4 │ │ │ │ ldr r1, [pc, #28] @ 2580d8 │ │ │ │ ldr r0, [pc, #28] @ 2580dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, ip, ror #16 │ │ │ │ - rsbseq r7, r8, r4, asr #16 │ │ │ │ - rsbseq r7, r8, ip, asr r8 │ │ │ │ + @ instruction: 0x009429bc │ │ │ │ + @ instruction: 0x00787994 │ │ │ │ + rsbseq r7, r8, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258110 │ │ │ │ ldr r1, [pc, #24] @ 258114 │ │ │ │ ldr r0, [pc, #24] @ 258118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r2, r4, r4, lsr #31 │ │ │ │ - addeq lr, r4, ip, lsr #7 │ │ │ │ - @ instruction: 0x0084e3bc │ │ │ │ + ldrsheq r3, [r4], r4 │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ + addeq lr, r4, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258150 │ │ │ │ ldr r1, [pc, #28] @ 258154 │ │ │ │ ldr r0, [pc, #28] @ 258158 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 25815c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, lsl r0 │ │ │ │ - addeq lr, r4, r4, asr #16 │ │ │ │ - addeq lr, r4, r0, asr r8 │ │ │ │ + addseq r3, r4, r8, ror #2 │ │ │ │ + umulleq lr, r4, r4, r9 │ │ │ │ + addeq lr, r4, r0, lsr #19 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258194 │ │ │ │ ldr r1, [pc, #28] @ 258198 │ │ │ │ ldr r0, [pc, #28] @ 25819c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2581a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r0, lsl r2 │ │ │ │ - addeq pc, r4, r0, lsl #15 │ │ │ │ - addeq pc, r4, ip, lsr #18 │ │ │ │ + addseq r3, r4, r0, ror #6 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ + addeq pc, r4, ip, ror sl @ │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2581d8 │ │ │ │ ldr r1, [pc, #28] @ 2581dc │ │ │ │ ldr r0, [pc, #28] @ 2581e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009436f4 │ │ │ │ - @ instruction: 0x008518b0 │ │ │ │ - rsbseq fp, fp, r0, ror #26 │ │ │ │ + addseq r3, r4, r4, asr #16 │ │ │ │ + addeq r1, r5, r0, lsl #20 │ │ │ │ + ldrheq fp, [fp], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258218 │ │ │ │ ldr r1, [pc, #28] @ 25821c │ │ │ │ ldr r0, [pc, #28] @ 258220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009436b4 │ │ │ │ - rsbseq r7, r8, r0, lsl #14 │ │ │ │ - rsbseq r7, r8, r8, lsl r7 │ │ │ │ + addseq r3, r4, r4, lsl #16 │ │ │ │ + rsbseq r7, r8, r0, asr r8 │ │ │ │ + rsbseq r7, r8, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258258 │ │ │ │ ldr r1, [pc, #28] @ 25825c │ │ │ │ ldr r0, [pc, #28] @ 258260 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r8, ror #21 │ │ │ │ - rsbseq r7, r8, r0, asr #13 │ │ │ │ - ldrsbeq r7, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + addseq r3, r4, r8, lsr ip │ │ │ │ + rsbseq r7, r8, r0, lsl r8 │ │ │ │ + rsbseq r7, r8, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258298 │ │ │ │ ldr r1, [pc, #28] @ 25829c │ │ │ │ ldr r0, [pc, #28] @ 2582a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq r4, r4, r0, r2 @ │ │ │ │ - addeq r4, r5, r0, asr #10 │ │ │ │ - addeq r4, r5, r8, lsr #11 │ │ │ │ + addseq r4, r4, r0, ror #7 │ │ │ │ + umulleq r4, r5, r0, r6 │ │ │ │ + strdeq r4, [r5], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2582d8 │ │ │ │ ldr r1, [pc, #28] @ 2582dc │ │ │ │ ldr r0, [pc, #28] @ 2582e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2582e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, asr r2 │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ - addeq r4, r5, r4, ror r5 │ │ │ │ + addseq r4, r4, r0, lsr #7 │ │ │ │ + addeq r4, r5, ip, asr #12 │ │ │ │ + addeq r4, r5, r4, asr #13 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25831c │ │ │ │ ldr r1, [pc, #28] @ 258320 │ │ │ │ ldr r0, [pc, #28] @ 258324 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, ip, lsl #4 │ │ │ │ - @ instruction: 0x008544b8 │ │ │ │ - addeq r4, r5, r0, asr #10 │ │ │ │ + addseq r4, r4, ip, asr r3 │ │ │ │ + addeq r4, r5, r8, lsl #12 │ │ │ │ + umulleq r4, r5, r0, r6 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258360 │ │ │ │ ldr r1, [pc, #28] @ 258364 │ │ │ │ ldr r0, [pc, #28] @ 258368 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, asr #3 │ │ │ │ - addeq r4, r5, r8, ror r4 │ │ │ │ - addeq r4, r5, r8, lsr r5 │ │ │ │ + addseq r4, r4, r8, lsl r3 │ │ │ │ + addeq r4, r5, r8, asr #11 │ │ │ │ + addeq r4, r5, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583a0 │ │ │ │ ldr r1, [pc, #28] @ 2583a4 │ │ │ │ ldr r0, [pc, #28] @ 2583a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, lsl #3 │ │ │ │ - addeq r4, r5, r8, lsr r4 │ │ │ │ - addeq r4, r5, r0, lsr #9 │ │ │ │ + @ instruction: 0x009442d8 │ │ │ │ + addeq r4, r5, r8, lsl #11 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2583e0 │ │ │ │ ldr r1, [pc, #28] @ 2583e4 │ │ │ │ ldr r0, [pc, #28] @ 2583e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r8, asr #2 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ + umullseq r4, r4, r8, r2 @ │ │ │ │ + addeq r4, r5, r8, asr #10 │ │ │ │ + addeq r4, r5, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258420 │ │ │ │ ldr r1, [pc, #28] @ 258424 │ │ │ │ ldr r0, [pc, #28] @ 258428 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, ror r3 │ │ │ │ - addeq r5, r5, r4, ror r4 │ │ │ │ - addeq r5, r5, ip, lsr #10 │ │ │ │ + addseq r4, r4, r0, asr #9 │ │ │ │ + addeq r5, r5, r4, asr #11 │ │ │ │ + addeq r5, r5, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25845c │ │ │ │ ldr r1, [pc, #24] @ 258460 │ │ │ │ ldr r0, [pc, #24] @ 258464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, asr #23 │ │ │ │ - addeq r9, r5, ip, ror #12 │ │ │ │ - rsbseq ip, fp, r4, asr #9 │ │ │ │ + addseq r4, r4, r0, lsl sp │ │ │ │ + @ instruction: 0x008597bc │ │ │ │ + rsbseq ip, fp, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2554dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2510,897 +2510,897 @@ │ │ │ │ ldr r0, [pc, #28] @ 2584b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq r5, r4, r8, r4 │ │ │ │ - rsbseq r7, r8, r8, ror #8 │ │ │ │ - rsbseq r7, r8, r0, lsl #9 │ │ │ │ + addseq r5, r4, r8, ror #11 │ │ │ │ + ldrheq r7, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq r7, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2584f0 │ │ │ │ ldr r1, [pc, #28] @ 2584f4 │ │ │ │ ldr r0, [pc, #28] @ 2584f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq r5, r4, ip, r6 │ │ │ │ - rsbseq r7, r8, r8, lsr #8 │ │ │ │ - rsbseq r7, r8, r0, asr #8 │ │ │ │ + addseq r5, r4, ip, ror #15 │ │ │ │ + rsbseq r7, r8, r8, ror r5 │ │ │ │ + @ instruction: 0x00787590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25852c │ │ │ │ ldr r1, [pc, #24] @ 258530 │ │ │ │ ldr r0, [pc, #24] @ 258534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, asr #16 │ │ │ │ - rsbseq r7, r8, r8, ror #7 │ │ │ │ - rsbseq r7, r8, r0, lsl #8 │ │ │ │ + umullseq r5, r4, r4, r9 │ │ │ │ + rsbseq r7, r8, r8, lsr r5 │ │ │ │ + rsbseq r7, r8, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258568 │ │ │ │ ldr r1, [pc, #24] @ 25856c │ │ │ │ ldr r0, [pc, #24] @ 258570 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00946bb0 │ │ │ │ - rsbseq r7, r8, ip, lsr #7 │ │ │ │ - rsbseq r7, r8, r4, asr #7 │ │ │ │ + addseq r6, r4, r0, lsl #26 │ │ │ │ + ldrsheq r7, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r7, r8, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2585a4 │ │ │ │ ldr r1, [pc, #24] @ 2585a8 │ │ │ │ ldr r0, [pc, #24] @ 2585ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r6, r4, ip, lsl sp │ │ │ │ - rsbseq r7, r8, r0, ror r3 │ │ │ │ - rsbseq r7, r8, r8, lsl #7 │ │ │ │ + addseq r6, r4, ip, ror #28 │ │ │ │ + rsbseq r7, r8, r0, asr #9 │ │ │ │ + ldrsbeq r7, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2585e0 │ │ │ │ ldr r1, [pc, #24] @ 2585e4 │ │ │ │ ldr r0, [pc, #24] @ 2585e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r0, asr #3 │ │ │ │ - rsbseq r7, r8, r4, lsr r3 │ │ │ │ - rsbseq r7, r8, ip, asr #6 │ │ │ │ + addseq r7, r4, r0, lsl r3 │ │ │ │ + rsbseq r7, r8, r4, lsl #9 │ │ │ │ + @ instruction: 0x0078749c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25861c │ │ │ │ ldr r1, [pc, #24] @ 258620 │ │ │ │ ldr r0, [pc, #24] @ 258624 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r8, lsr #11 │ │ │ │ - ldrsheq r7, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r7, r8, r0, lsl r3 │ │ │ │ + @ instruction: 0x009476f8 │ │ │ │ + rsbseq r7, r8, r8, asr #8 │ │ │ │ + rsbseq r7, r8, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258658 │ │ │ │ ldr r1, [pc, #24] @ 25865c │ │ │ │ ldr r0, [pc, #24] @ 258660 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, r4, lsr #14 │ │ │ │ - ldrheq r7, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r7, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + addseq r7, r4, r4, ror r8 │ │ │ │ + rsbseq r7, r8, ip, lsl #8 │ │ │ │ + rsbseq r7, r8, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258694 │ │ │ │ ldr r1, [pc, #24] @ 258698 │ │ │ │ ldr r0, [pc, #24] @ 25869c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r7, r4, ip, lsl #24 │ │ │ │ - rsbseq r7, r8, r0, lsl #5 │ │ │ │ - @ instruction: 0x00787298 │ │ │ │ + addseq r7, r4, ip, asr sp │ │ │ │ + ldrsbeq r7, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r7, r8, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2586d0 │ │ │ │ ldr r1, [pc, #24] @ 2586d4 │ │ │ │ ldr r0, [pc, #24] @ 2586d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, lsr #32 │ │ │ │ - rsbseq r7, r8, r4, asr #4 │ │ │ │ - rsbseq r7, r8, ip, asr r2 │ │ │ │ + addseq r8, r4, r0, ror r1 │ │ │ │ + @ instruction: 0x00787394 │ │ │ │ + rsbseq r7, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25870c │ │ │ │ ldr r1, [pc, #24] @ 258710 │ │ │ │ ldr r0, [pc, #24] @ 258714 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009482d4 │ │ │ │ - rsbseq r7, r8, r8, lsl #4 │ │ │ │ - rsbseq r7, r8, r0, lsr #4 │ │ │ │ + addseq r8, r4, r4, lsr #8 │ │ │ │ + rsbseq r7, r8, r8, asr r3 │ │ │ │ + rsbseq r7, r8, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258748 │ │ │ │ ldr r1, [pc, #24] @ 25874c │ │ │ │ ldr r0, [pc, #24] @ 258750 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, ip, lsl #21 │ │ │ │ - rsbseq r7, r8, ip, asr #3 │ │ │ │ - rsbseq r7, r8, r4, ror #3 │ │ │ │ + @ instruction: 0x00948bdc │ │ │ │ + rsbseq r7, r8, ip, lsl r3 │ │ │ │ + rsbseq r7, r8, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258784 │ │ │ │ ldr r1, [pc, #24] @ 258788 │ │ │ │ ldr r0, [pc, #24] @ 25878c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00948efc │ │ │ │ - @ instruction: 0x00787190 │ │ │ │ - rsbseq r7, r8, r8, lsr #3 │ │ │ │ + addseq r9, r4, ip, asr #32 │ │ │ │ + rsbseq r7, r8, r0, ror #5 │ │ │ │ + ldrsheq r7, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2587c0 │ │ │ │ ldr r1, [pc, #24] @ 2587c4 │ │ │ │ ldr r0, [pc, #24] @ 2587c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, lsl #8 │ │ │ │ - rsbseq r7, r8, r4, asr r1 │ │ │ │ - rsbseq r7, r8, ip, ror #2 │ │ │ │ + addseq r9, r4, ip, asr r5 │ │ │ │ + rsbseq r7, r8, r4, lsr #5 │ │ │ │ + ldrheq r7, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2587fc │ │ │ │ ldr r1, [pc, #24] @ 258800 │ │ │ │ ldr r0, [pc, #24] @ 258804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, lsr #21 │ │ │ │ - rsbseq r7, r8, r8, lsl r1 │ │ │ │ - rsbseq r7, r8, r0, lsr r1 │ │ │ │ + @ instruction: 0x00949bf4 │ │ │ │ + rsbseq r7, r8, r8, ror #4 │ │ │ │ + rsbseq r7, r8, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25883c │ │ │ │ ldr r1, [pc, #28] @ 258840 │ │ │ │ ldr r0, [pc, #28] @ 258844 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, lsl #21 │ │ │ │ - addeq r1, r8, r8, lsl #30 │ │ │ │ - addeq r2, r8, ip, lsr #32 │ │ │ │ + @ instruction: 0x00949bdc │ │ │ │ + addeq r2, r8, r8, asr r0 │ │ │ │ + addeq r2, r8, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25887c │ │ │ │ ldr r1, [pc, #28] @ 258880 │ │ │ │ ldr r0, [pc, #28] @ 258884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, asr #22 │ │ │ │ - addeq r2, r8, r4, lsl #1 │ │ │ │ - umulleq r2, r8, ip, r0 │ │ │ │ + umullseq r9, r4, ip, ip │ │ │ │ + ldrdeq r2, [r8], r4 │ │ │ │ + addeq r2, r8, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2588b8 │ │ │ │ ldr r1, [pc, #24] @ 2588bc │ │ │ │ ldr r0, [pc, #24] @ 2588c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949bd8 │ │ │ │ - rsbseq r7, r8, ip, asr r0 │ │ │ │ - rsbseq r7, r8, r4, ror r0 │ │ │ │ + addseq r9, r4, r8, lsr #26 │ │ │ │ + rsbseq r7, r8, ip, lsr #3 │ │ │ │ + rsbseq r7, r8, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2588f4 │ │ │ │ ldr r1, [pc, #24] @ 2588f8 │ │ │ │ ldr r0, [pc, #24] @ 2588fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949df0 │ │ │ │ - rsbseq r7, r8, r0, lsr #32 │ │ │ │ - rsbseq r4, lr, r0, asr #11 │ │ │ │ + addseq r9, r4, r0, asr #30 │ │ │ │ + rsbseq r7, r8, r0, ror r1 │ │ │ │ + rsbseq r4, lr, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258934 │ │ │ │ ldr r1, [pc, #28] @ 258938 │ │ │ │ ldr r0, [pc, #28] @ 25893c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258940 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949db4 │ │ │ │ - addeq r2, r8, r0, ror sp │ │ │ │ - addeq r2, r8, r4, asr #27 │ │ │ │ + addseq r9, r4, r4, lsl #30 │ │ │ │ + addeq r2, r8, r0, asr #29 │ │ │ │ + addeq r2, r8, r4, lsl pc │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258978 │ │ │ │ ldr r1, [pc, #28] @ 25897c │ │ │ │ ldr r0, [pc, #28] @ 258980 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r0, ror sp │ │ │ │ - rsbseq r6, r8, r0, lsr #31 │ │ │ │ - ldrheq r6, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + addseq r9, r4, r0, asr #29 │ │ │ │ + ldrsheq r7, [r8], #-0 @ │ │ │ │ + rsbseq r7, r8, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2589b8 │ │ │ │ ldr r1, [pc, #28] @ 2589bc │ │ │ │ ldr r0, [pc, #28] @ 2589c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, asr r0 │ │ │ │ - rsbseq r6, r8, r0, ror #30 │ │ │ │ - rsbseq r4, lr, r0, lsl #10 │ │ │ │ + addseq sl, r4, ip, lsr #3 │ │ │ │ + ldrheq r7, [r8], #-0 @ │ │ │ │ + rsbseq r4, lr, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2589f8 │ │ │ │ ldr r1, [pc, #28] @ 2589fc │ │ │ │ ldr r0, [pc, #28] @ 258a00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl r0 │ │ │ │ - addeq r2, r8, ip, asr pc │ │ │ │ - addeq r7, r0, ip, ror sp │ │ │ │ + addseq sl, r4, ip, ror #2 │ │ │ │ + addeq r3, r8, ip, lsr #1 │ │ │ │ + addeq r7, r0, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258a38 │ │ │ │ ldr r1, [pc, #28] @ 258a3c │ │ │ │ ldr r0, [pc, #28] @ 258a40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsr r2 │ │ │ │ - rsbseq r6, r8, r0, ror #29 │ │ │ │ - rsbseq r4, lr, r0, lsl #9 │ │ │ │ + addseq sl, r4, ip, lsl #7 │ │ │ │ + rsbseq r7, r8, r0, lsr r0 │ │ │ │ + ldrsbeq r4, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258a78 │ │ │ │ ldr r1, [pc, #28] @ 258a7c │ │ │ │ ldr r0, [pc, #28] @ 258a80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a1fc │ │ │ │ - rsbseq r6, r8, r0, lsr #29 │ │ │ │ - ldrheq r6, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + addseq sl, r4, ip, asr #6 │ │ │ │ + ldrsheq r6, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r7, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258ab4 │ │ │ │ ldr r1, [pc, #24] @ 258ab8 │ │ │ │ ldr r0, [pc, #24] @ 258abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a2f8 │ │ │ │ - addeq r3, r8, r4, lsr #9 │ │ │ │ - @ instruction: 0x008834b4 │ │ │ │ + addseq sl, r4, r8, asr #8 │ │ │ │ + strdeq r3, [r8], r4 │ │ │ │ + addeq r3, r8, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258af0 │ │ │ │ ldr r1, [pc, #24] @ 258af4 │ │ │ │ ldr r0, [pc, #24] @ 258af8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsl #6 │ │ │ │ - rsbseq r6, r8, r4, lsr #28 │ │ │ │ - rsbseq r6, r8, ip, lsr lr │ │ │ │ + addseq sl, r4, r8, asr r4 │ │ │ │ + rsbseq r6, r8, r4, ror pc │ │ │ │ + rsbseq r6, r8, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b2c │ │ │ │ ldr r1, [pc, #24] @ 258b30 │ │ │ │ ldr r0, [pc, #24] @ 258b34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsl r3 │ │ │ │ - rsbseq r6, r8, r8, ror #27 │ │ │ │ - rsbseq r6, r8, r0, lsl #28 │ │ │ │ + addseq sl, r4, r4, ror #8 │ │ │ │ + rsbseq r6, r8, r8, lsr pc │ │ │ │ + rsbseq r6, r8, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258b68 │ │ │ │ ldr r1, [pc, #24] @ 258b6c │ │ │ │ ldr r0, [pc, #24] @ 258b70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, asr r3 │ │ │ │ - rsbseq r6, r8, ip, lsr #27 │ │ │ │ - rsbseq r4, lr, ip, asr #6 │ │ │ │ + addseq sl, r4, r4, lsr #9 │ │ │ │ + ldrsheq r6, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x007e449c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ba8 │ │ │ │ ldr r1, [pc, #28] @ 258bac │ │ │ │ ldr r0, [pc, #28] @ 258bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, asr #6 │ │ │ │ - rsbseq r6, r8, r0, ror sp │ │ │ │ - rsbseq r4, lr, r0, lsl r3 │ │ │ │ + umullseq sl, r4, r4, r4 │ │ │ │ + rsbseq r6, r8, r0, asr #29 │ │ │ │ + rsbseq r4, lr, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258be8 │ │ │ │ ldr r1, [pc, #28] @ 258bec │ │ │ │ ldr r0, [pc, #28] @ 258bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsl #6 │ │ │ │ - rsbseq r6, r8, r0, lsr sp │ │ │ │ - rsbseq r6, r8, r8, asr #26 │ │ │ │ + addseq sl, r4, r4, asr r4 │ │ │ │ + rsbseq r6, r8, r0, lsl #29 │ │ │ │ + @ instruction: 0x00786e98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258c28 │ │ │ │ ldr r1, [pc, #28] @ 258c2c │ │ │ │ ldr r0, [pc, #28] @ 258c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsr #8 │ │ │ │ - ldrsheq r6, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, r8, r8, lsl #26 │ │ │ │ + addseq sl, r4, r0, ror r5 │ │ │ │ + rsbseq r6, r8, r0, asr #28 │ │ │ │ + rsbseq r6, r8, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258c64 │ │ │ │ ldr r1, [pc, #24] @ 258c68 │ │ │ │ ldr r0, [pc, #24] @ 258c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsl #9 │ │ │ │ - ldrheq r6, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r4, lr, r0, asr r2 │ │ │ │ + @ instruction: 0x0094a5d4 │ │ │ │ + rsbseq r6, r8, r0, lsl #28 │ │ │ │ + rsbseq r4, lr, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ca4 │ │ │ │ ldr r1, [pc, #28] @ 258ca8 │ │ │ │ ldr r0, [pc, #28] @ 258cac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, asr #8 │ │ │ │ - rsbseq r6, r8, r4, ror ip │ │ │ │ - rsbseq r6, r8, ip, lsl #25 │ │ │ │ + umullseq sl, r4, r8, r5 │ │ │ │ + rsbseq r6, r8, r4, asr #27 │ │ │ │ + ldrsbeq r6, [r8], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ce4 │ │ │ │ ldr r1, [pc, #28] @ 258ce8 │ │ │ │ ldr r0, [pc, #28] @ 258cec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl r5 │ │ │ │ - addeq r3, r8, ip, lsl #22 │ │ │ │ - addeq r3, r8, r4, lsr #22 │ │ │ │ + addseq sl, r4, ip, ror #12 │ │ │ │ + addeq r3, r8, ip, asr ip │ │ │ │ + addeq r3, r8, r4, ror ip │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258d28 │ │ │ │ ldr r1, [pc, #28] @ 258d2c │ │ │ │ ldr r0, [pc, #28] @ 258d30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 258d34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a4d8 │ │ │ │ - addeq r3, r8, r8, asr #21 │ │ │ │ - addeq r3, r8, r4, lsl fp │ │ │ │ + addseq sl, r4, r8, lsr #12 │ │ │ │ + addeq r3, r8, r8, lsl ip │ │ │ │ + addeq r3, r8, r4, ror #24 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258d68 │ │ │ │ ldr r1, [pc, #24] @ 258d6c │ │ │ │ ldr r0, [pc, #24] @ 258d70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl #14 │ │ │ │ - addeq r4, r8, ip, lsl #9 │ │ │ │ - addeq r4, r8, r4, lsr #9 │ │ │ │ + addseq sl, r4, ip, asr r8 │ │ │ │ + ldrdeq r4, [r8], ip │ │ │ │ + strdeq r4, [r8], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258da8 │ │ │ │ ldr r1, [pc, #28] @ 258dac │ │ │ │ ldr r0, [pc, #28] @ 258db0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094a6d0 │ │ │ │ - addeq r4, r8, r0, asr r4 │ │ │ │ - addeq r4, r8, r8, ror #8 │ │ │ │ + addseq sl, r4, r0, lsr #16 │ │ │ │ + addeq r4, r8, r0, lsr #11 │ │ │ │ + @ instruction: 0x008845b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258de8 │ │ │ │ ldr r1, [pc, #28] @ 258dec │ │ │ │ ldr r0, [pc, #28] @ 258df0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r0, r6 │ │ │ │ - addeq r4, r8, r0, lsl r4 │ │ │ │ - addeq r4, r8, ip, lsr r4 │ │ │ │ + addseq sl, r4, r0, ror #15 │ │ │ │ + addeq r4, r8, r0, ror #10 │ │ │ │ + addeq r4, r8, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e28 │ │ │ │ ldr r1, [pc, #28] @ 258e2c │ │ │ │ ldr r0, [pc, #28] @ 258e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, asr r6 │ │ │ │ - ldrdeq r4, [r8], r0 │ │ │ │ - strdeq r4, [r8], ip │ │ │ │ + addseq sl, r4, r0, lsr #15 │ │ │ │ + addeq r4, r8, r0, lsr #10 │ │ │ │ + addeq r4, r8, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258e68 │ │ │ │ ldr r1, [pc, #28] @ 258e6c │ │ │ │ ldr r0, [pc, #28] @ 258e70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, lsl #22 │ │ │ │ - ldrheq r6, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r6, r8, r8, asr #21 │ │ │ │ + addseq sl, r4, r8, asr ip │ │ │ │ + rsbseq r6, r8, r0, lsl #24 │ │ │ │ + rsbseq r6, r8, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258ea8 │ │ │ │ ldr r1, [pc, #28] @ 258eac │ │ │ │ ldr r0, [pc, #28] @ 258eb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, ror #22 │ │ │ │ - rsbseq r6, r8, r0, ror sl │ │ │ │ - rsbseq r4, lr, r0, lsl r0 │ │ │ │ + @ instruction: 0x0094acb4 │ │ │ │ + rsbseq r6, r8, r0, asr #23 │ │ │ │ + rsbseq r4, lr, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258ee4 │ │ │ │ ldr r1, [pc, #24] @ 258ee8 │ │ │ │ ldr r0, [pc, #24] @ 258eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094acd4 │ │ │ │ - rsbseq r6, r8, r0, lsr sl │ │ │ │ - ldrsbeq r3, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + addseq sl, r4, r4, lsr #28 │ │ │ │ + rsbseq r6, r8, r0, lsl #23 │ │ │ │ + rsbseq r4, lr, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258f24 │ │ │ │ ldr r1, [pc, #28] @ 258f28 │ │ │ │ ldr r0, [pc, #28] @ 258f2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r8, ip │ │ │ │ - ldrsheq r6, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r6, r8, ip, lsl #20 │ │ │ │ + addseq sl, r4, r8, ror #27 │ │ │ │ + rsbseq r6, r8, r4, asr #22 │ │ │ │ + rsbseq r6, r8, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258f64 │ │ │ │ ldr r1, [pc, #28] @ 258f68 │ │ │ │ ldr r0, [pc, #28] @ 258f6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsr r1 │ │ │ │ - @ instruction: 0x0078e298 │ │ │ │ - rsbseq lr, r8, ip, lsr #5 │ │ │ │ + addseq fp, r4, r4, lsl #5 │ │ │ │ + rsbseq lr, r8, r8, ror #7 │ │ │ │ + ldrsheq lr, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 258fa0 │ │ │ │ ldr r1, [pc, #24] @ 258fa4 │ │ │ │ ldr r0, [pc, #24] @ 258fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094b1f0 │ │ │ │ - ldrheq fp, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq fp, r9, r8, asr #5 │ │ │ │ + addseq fp, r4, r0, asr #6 │ │ │ │ + rsbseq fp, r9, r4, lsl #8 │ │ │ │ + rsbseq fp, r9, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 258fe0 │ │ │ │ ldr r1, [pc, #28] @ 258fe4 │ │ │ │ ldr r0, [pc, #28] @ 258fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094b1b4 │ │ │ │ - rsbseq fp, r9, r8, ror r2 │ │ │ │ - rsbseq fp, r9, r8, asr #5 │ │ │ │ + addseq fp, r4, r4, lsl #6 │ │ │ │ + rsbseq fp, r9, r8, asr #7 │ │ │ │ + rsbseq fp, r9, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259020 │ │ │ │ ldr r1, [pc, #28] @ 259024 │ │ │ │ ldr r0, [pc, #28] @ 259028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, ror r1 │ │ │ │ - rsbseq fp, r9, r8, lsr r2 │ │ │ │ - rsbseq fp, r9, r8, lsl #5 │ │ │ │ + addseq fp, r4, r4, asr #5 │ │ │ │ + rsbseq fp, r9, r8, lsl #7 │ │ │ │ + ldrsbeq fp, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 25905c │ │ │ │ ldr r1, [pc, #24] @ 259060 │ │ │ │ ldr r0, [pc, #24] @ 259064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq fp, r4, r4, r1 │ │ │ │ - ldrsheq fp, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq fp, r9, r8, asr #4 │ │ │ │ + addseq fp, r4, r4, ror #5 │ │ │ │ + rsbseq fp, r9, r8, asr #6 │ │ │ │ + @ instruction: 0x0079b398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25909c │ │ │ │ ldr r1, [pc, #28] @ 2590a0 │ │ │ │ ldr r0, [pc, #28] @ 2590a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, asr r1 │ │ │ │ - ldrheq fp, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq fp, r9, ip, lsl #4 │ │ │ │ + addseq fp, r4, r8, lsr #5 │ │ │ │ + rsbseq fp, r9, ip, lsl #6 │ │ │ │ + rsbseq fp, r9, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2590dc │ │ │ │ ldr r1, [pc, #28] @ 2590e0 │ │ │ │ ldr r0, [pc, #28] @ 2590e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsl r1 │ │ │ │ - rsbseq fp, r9, ip, ror r1 │ │ │ │ - rsbseq fp, r9, ip, asr #3 │ │ │ │ + addseq fp, r4, r8, ror #4 │ │ │ │ + rsbseq fp, r9, ip, asr #5 │ │ │ │ + rsbseq fp, r9, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 259118 │ │ │ │ ldr r1, [pc, #24] @ 25911c │ │ │ │ ldr r0, [pc, #24] @ 259120 │ │ │ │ ldr r2, [pc, #24] @ 259124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsl r8 │ │ │ │ - strdeq r6, [r8], r4 │ │ │ │ - addeq r6, r8, r8, lsl #25 │ │ │ │ + addseq fp, r4, r0, ror #18 │ │ │ │ + addeq r6, r8, r4, asr #26 │ │ │ │ + ldrdeq r6, [r8], r8 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25915c │ │ │ │ ldr r1, [pc, #28] @ 259160 │ │ │ │ ldr r0, [pc, #28] @ 259164 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umullseq fp, r4, r0, sl │ │ │ │ - addeq r7, r8, r4, ror r5 │ │ │ │ - addeq r5, r2, ip, asr #3 │ │ │ │ + addseq fp, r4, r0, ror #23 │ │ │ │ + addeq r7, r8, r4, asr #13 │ │ │ │ + addeq r5, r2, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 25919c │ │ │ │ ldr r1, [pc, #28] @ 2591a0 │ │ │ │ ldr r0, [pc, #28] @ 2591a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2591a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, asr sl │ │ │ │ - addeq r7, r8, r0, lsr r5 │ │ │ │ - addeq r5, r2, r8, lsl #3 │ │ │ │ + addseq fp, r4, r0, lsr #23 │ │ │ │ + addeq r7, r8, r0, lsl #13 │ │ │ │ + ldrdeq r5, [r2], r8 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2591e0 │ │ │ │ ldr r1, [pc, #28] @ 2591e4 │ │ │ │ ldr r0, [pc, #28] @ 2591e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2591ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsl #20 │ │ │ │ - addeq r7, r8, ip, ror #9 │ │ │ │ - addeq r7, r8, ip, ror r5 │ │ │ │ + addseq fp, r4, ip, asr fp │ │ │ │ + addeq r7, r8, ip, lsr r6 │ │ │ │ + addeq r7, r8, ip, asr #13 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 259224 │ │ │ │ ldr r1, [pc, #28] @ 259228 │ │ │ │ ldr r0, [pc, #28] @ 25922c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, ror r5 @ │ │ │ │ - @ instruction: 0x008896b8 │ │ │ │ - ldrdeq r9, [r8], r0 │ │ │ │ + addseq pc, r4, r4, asr #13 │ │ │ │ + addeq r9, r8, r8, lsl #16 │ │ │ │ + addeq r9, r8, r0, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 259240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r3, r0, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 259310 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 2550ec │ │ │ │ ldr r5, [pc, #156] @ 259314 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 9928b0 │ │ │ │ + bl 992a00 │ │ │ │ ldr r2, [pc, #148] @ 259318 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 25931c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3424,72 +3424,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a4dac │ │ │ │ + bl 9a4efc │ │ │ │ ldr r0, [pc, #40] @ 25932c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9d9df8 │ │ │ │ + b 9d9f48 │ │ │ │ adcseq r9, r4, r4, lsr r3 │ │ │ │ adceq r1, r5, r4, lsr #23 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r1, r0, ip, lsl lr │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ andeq r4, r0, ip, lsl #12 │ │ │ │ ldrdeq r3, [r5], -r0 │ │ │ │ ldrdeq r3, [r5], -ip │ │ │ │ ldr r0, [pc, #8] @ 259340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r5, r5, ip, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 259354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r6, r5, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 259368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r6, r5, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 25937c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq ip, r5, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 259390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r4, r6, r8, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 2593a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r4, r6, r4, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 2593b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ muleq r6, ip, r5 │ │ │ │ ldr r0, [pc, #8] @ 2593cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r9, r6, r8, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 2593e0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq fp, r6, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 259500 │ │ │ │ ldr r2, [pc, #260] @ 259504 │ │ │ │ @@ -3550,1517 +3550,1517 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 25951c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r5, r8, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bge fed03fbc <__bss_end__@@Base+0xfdf3b3f4> │ │ │ │ bge fed03fbc <__bss_end__@@Base+0xfdf3b3f4> │ │ │ │ adcseq r9, r4, r4, lsr #12 │ │ │ │ adcseq r9, r4, r8, lsl #12 │ │ │ │ adceq r1, r5, ip, ror r9 │ │ │ │ - rsbseq pc, r8, r4, asr sp @ │ │ │ │ + rsbseq pc, r8, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 259530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq pc, [r9], -ip │ │ │ │ ldr r0, [pc, #8] @ 259544 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ muleq sl, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 259558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq fp, [sl], -r4 │ │ │ │ ldr r0, [pc, #8] @ 25956c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq fp, [sl], -r0 │ │ │ │ ldr r0, [pc, #8] @ 259580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq ip, sl, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 259594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x000affbc │ │ │ │ ldr r0, [pc, #8] @ 2595a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r1, fp, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 2595bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r3, fp, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 2595d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x000b67b4 │ │ │ │ ldr r0, [pc, #8] @ 2595e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r8, fp, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2595f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq ip, fp, r0, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 25960c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq lr, fp, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 259620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r1, ip, ip, asr sp │ │ │ │ ldr r0, [pc, #8] @ 259634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strheq r5, [ip], -ip │ │ │ │ ldr r0, [pc, #8] @ 259648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r6, ip, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25965c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r7, ip, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 259670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r8, ip, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 259684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r9, ip, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 259698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq sl, ip, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 2596ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq sl, ip, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 2596c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ muleq ip, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 2596d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq fp, ip, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2596e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq ip, ip, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 2596fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq sp, ip, r8, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 259710 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq lr, ip, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 259724 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq lr, [ip], -ip │ │ │ │ ldr r0, [pc, #8] @ 259738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq pc, ip, r4, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25974c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r1, sp, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 259760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r1, sp, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 259774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq sl, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 259788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq pc, sp, r0, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 25979c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq pc, sp, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 2597b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r5, lr, r0, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 2597c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r5, lr, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 2597d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r6, lr, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 2597ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r7, lr, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 259800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r7, lr, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 259814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r8, lr, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 259828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andeq r1, pc, r8, ror r5 @ │ │ │ │ ldr r0, [pc, #8] @ 25983c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r2, r1, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 259850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r3, r1, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 259864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mulseq r1, r4, lr │ │ │ │ ldr r0, [pc, #8] @ 259878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq sp, r1, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 25988c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x0011ebd8 │ │ │ │ ldr r0, [pc, #8] @ 2598a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq pc, r1, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 2598b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mulseq r2, r0, r9 │ │ │ │ ldr r0, [pc, #8] @ 2598c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mulseq r2, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 2598dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r8, r2, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 2598f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r9, r2, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 259904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r9, r2, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 259918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r3, r3, r8, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25992c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x001352bc │ │ │ │ ldr r0, [pc, #8] @ 259940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r6, r3, r4, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 259954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x001373b4 │ │ │ │ ldr r0, [pc, #8] @ 259968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r7, r3, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 25997c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x00137ef4 │ │ │ │ ldr r0, [pc, #8] @ 259990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r8, r3, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 2599a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x00138bfc │ │ │ │ ldr r0, [pc, #8] @ 2599b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r9, r3, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 2599cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq sl, r3, r4, ror fp │ │ │ │ ldr r0, [pc, #8] @ 2599e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq sl, r3, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2599f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq fp, r3, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 259a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq fp, r3, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 259a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq ip, r3, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 259a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq ip, r3, r0, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 259a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq ip, r3, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 259a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq sp, r3, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 259a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq sp, r3, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 259a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mulseq r4, r4, r0 │ │ │ │ ldr r0, [pc, #8] @ 259a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x001417f4 │ │ │ │ ldr r0, [pc, #8] @ 259aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mulseq r4, r4, r9 │ │ │ │ ldr r0, [pc, #8] @ 259abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r3, r4, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 259ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r3, r4, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 259ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r6, r4, r0, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 259af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq fp, r4, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 259b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r4, r5, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 259b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r3, r6, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 259b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x00165cb4 │ │ │ │ ldr r0, [pc, #8] @ 259b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r1, r7, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 259b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x00175cd8 │ │ │ │ ldr r0, [pc, #8] @ 259b70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r9, r7, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 259b84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq lr, r7, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 259b98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x0017fcfc │ │ │ │ ldr r0, [pc, #8] @ 259bac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r2, r8, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 259bc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x00184db0 │ │ │ │ ldr r0, [pc, #8] @ 259bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq lr, r8, r0, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 259be8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq lr, r8, r4, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 259bfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrsbeq pc, [r8], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 259c10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r0, r9, r0, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 259c24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r1, r9, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 259c38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrsheq r4, [fp], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 259c4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrheq r6, [fp], -ip │ │ │ │ ldr r0, [pc, #8] @ 259c60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x001b6bf0 │ │ │ │ ldr r0, [pc, #8] @ 259c74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r6, fp, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 259c88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq fp, fp, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 259c9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mulseq fp, ip, r7 │ │ │ │ ldr r0, [pc, #8] @ 259cb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq pc, fp, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 259cc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r7, ip, r8, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 259cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x001c8cb0 │ │ │ │ ldr r0, [pc, #8] @ 259cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r4, sp, ip, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 259d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r4, sp, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 259d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r5, sp, r4 │ │ │ │ ldr r0, [pc, #8] @ 259d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r5, sp, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 259d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r5, sp, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 259d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x001d5eb4 │ │ │ │ ldr r0, [pc, #8] @ 259d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r6, sp, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 259d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r6, sp, r4, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 259d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r6, sp, r4, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 259da0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x001d87d0 │ │ │ │ ldr r0, [pc, #8] @ 259db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r9, sp, r0, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 259dc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq pc, sp, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 259ddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r7, lr, r0, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 259df0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r9, lr, r4, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 259e04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq lr, lr, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 259e18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r0, pc, r0, lsl r8 @ │ │ │ │ ldr r0, [pc, #8] @ 259e2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ andseq r8, pc, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 259e40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r3, r0, ip, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 259e54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r9, r0, ip, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 259e68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r0, r1, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 259e7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq r1, [r1], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 259e90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r2, r1, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 259ea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r9, r1, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 259eb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sl, r1, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 259ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r0, r2, r8, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 259ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r0, r2, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 259ef4 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaeq r2, r0, r7, r1 │ │ │ │ ldr r0, [pc, #8] @ 259f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r6, r2, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 259f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r6, r2, ip, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 259f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, r2, ip, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 259f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r8, r2, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 259f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x002292b4 │ │ │ │ ldr r0, [pc, #8] @ 259f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r9, r2, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 259f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strheq sp, [r2], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 259f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sp, r2, ip, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 259fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r3, r3, r0, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 259fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r4, r3, r0, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 259fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaeq r3, r0, r4, sp │ │ │ │ ldr r0, [pc, #8] @ 259fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, r4, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 259ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r2, r5, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25a00c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r3, r5, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 25a020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sp, r5, r4, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25a034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq lr, r5, r8, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 25a048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq lr, r5, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 25a05c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq pc, [r5], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq r0, [r6], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x002615b8 │ │ │ │ ldr r0, [pc, #8] @ 25a098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r1, r6, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 25a0ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r3, r6, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25a0c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strdeq r3, [r6], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a0d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r3, r6, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25a0e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strdeq r5, [r6], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a0fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strdeq r6, [r6], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r8, r6, ip, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 25a124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r9, r6, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 25a138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x0026f6bc │ │ │ │ ldr r0, [pc, #8] @ 25a14c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r1, r7, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 25a160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq r1, [r7], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x00272db0 │ │ │ │ ldr r0, [pc, #8] @ 25a188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r2, r7, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 25a19c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaeq r7, r0, r8, r5 │ │ │ │ ldr r0, [pc, #8] @ 25a1b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq ip, r7, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 25a1c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq lr, r7, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a1d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r3, r8, ip, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 25a1ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq r6, [r8], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq r8, [r8], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r9, r8, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25a228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq lr, r8, ip, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25a23c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r6, r9, r0, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 25a250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, r9, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 25a264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strdeq r7, [r9], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaeq r9, r4, r5, r7 │ │ │ │ ldr r0, [pc, #8] @ 25a28c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, r9, ip, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 25a2a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, r9, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 25a2b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, r9, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 25a2c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, r9, r4, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 25a2dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, r9, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 25a2f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaeq r9, r8, r0, r8 │ │ │ │ ldr r0, [pc, #8] @ 25a304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq r8, [r9], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 25a318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r8, r9, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a32c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaeq r9, r0, r7, r8 │ │ │ │ ldr r0, [pc, #8] @ 25a340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strdeq r0, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strdeq sl, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 25a368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sl, sl, r0, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 25a37c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq fp, sl, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 25a390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq ip, sl, ip, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 25a3a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sp, sl, r0, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 25a3b8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sp, sl, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 25a3cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x002b42b8 │ │ │ │ ldr r0, [pc, #4] @ 25a3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9921f0 │ │ │ │ + b 992340 │ │ │ │ adcseq r9, r4, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25a3f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r3, ip, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 25a404 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r3, sp, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 25a418 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r6, sp, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25a42c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r7, sp, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 25a440 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strdeq r8, [sp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25a454 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r8, sp, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25a468 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sl, sp, ip, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 25a47c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sl, sp, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 25a490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq fp, sp, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 25a4a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq fp, [sp], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a4b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq fp, [sp], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a4cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq fp, sp, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 25a4e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq ip, sp, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 25a4f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaeq sp, r4, r1, sp │ │ │ │ ldr r0, [pc, #8] @ 25a508 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sp, sp, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 25a51c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq sp, [sp], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaeq sp, r4, r6, lr │ │ │ │ ldr r0, [pc, #8] @ 25a544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq pc, sp, ip, ror r1 @ │ │ │ │ ldr r0, [pc, #8] @ 25a558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r0, lr, r0, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 25a56c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq r2, lr, r8, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25a580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrdeq r3, [lr], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eoreq sl, lr, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 25a5a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ strdeq r2, [pc], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25a5bc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r1, r0, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 25a5d0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaseq r0, r8, r4, r2 │ │ │ │ ldr r0, [pc, #4] @ 25a5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9921f0 │ │ │ │ + b 992340 │ │ │ │ adcseq sl, r4, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a5f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ mlaseq r1, r8, r5, r9 │ │ │ │ ldr r0, [pc, #8] @ 25a608 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ ldrheq r5, [r2], -r4 @ │ │ │ │ ldr r0, [pc, #4] @ 25a618 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9921f0 │ │ │ │ + b 992340 │ │ │ │ adcseq sl, r5, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 25a6c8 │ │ │ │ ldr r3, [pc, #148] @ 25a6cc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 749d60 │ │ │ │ + bl 749eb0 │ │ │ │ ldr r2, [pc, #128] @ 25a6d0 │ │ │ │ ldr r1, [pc, #128] @ 25a6d4 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9821b0 │ │ │ │ + bl 982300 │ │ │ │ ldr r0, [pc, #92] @ 25a6d8 │ │ │ │ ldr r2, [pc, #92] @ 25a6dc │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 25a6e0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9821b0 │ │ │ │ + bl 982300 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strdeq r0, [r5], r0 @ │ │ │ │ andeq r1, r0, r4, asr #15 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbseq lr, pc, ip, lsl r4 @ │ │ │ │ + rsbseq lr, pc, ip, ror #10 │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ @ instruction: 0x000042bc │ │ │ │ - ldrsheq lr, [pc], #-56 @ │ │ │ │ + rsbseq lr, pc, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 25a6f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq ip, r2, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 25a708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x0032eab8 │ │ │ │ ldr r0, [pc, #8] @ 25a71c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq pc, r2, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r0, r3, r4, ror #11 │ │ │ │ ldr r3, [pc, #16] @ 25a74c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 9921f0 │ │ │ │ + b 992340 │ │ │ │ adcseq sl, r5, ip, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 25a760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq fp, r3, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 25a774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r1, r4, r0, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 25a788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r2, r4, ip, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 25a79c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq sp, r4, r8, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 25a7b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq sp, r4, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 25a7c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq lr, r4, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a7d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r6, r5, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25a7ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r7, r5, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 25a800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r8, r5, r4, lsr r3 │ │ │ │ ldr r1, [pc, #12] @ 25a818 │ │ │ │ ldr r2, [pc, #12] @ 25a81c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5b4a04 │ │ │ │ - addseq ip, r2, r4, lsl #24 │ │ │ │ + addseq ip, r2, r4, asr sp │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25a830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r2, r6, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 25a844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r2, r6, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 25a858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ @ instruction: 0x003649b0 │ │ │ │ ldr r0, [pc, #8] @ 25a86c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq sl, r6, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 25a880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq sl, r6, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 25a894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq fp, r6, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a8a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq fp, r6, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25a8bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq lr, r6, r8, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 25a8d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r2, r7, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25a8e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r8, r7, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 25a8f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq r8, r7, ip, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 25a90c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq sl, r7, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 25a920 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ + b 9953ec │ │ │ │ eorseq fp, r7, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 25a934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrdeq sp, [r4], #-252 @ 0xffffff04 │ │ │ │ + b 9953ec │ │ │ │ + subeq lr, r4, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 25a948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r1, r5, r4, ror r4 │ │ │ │ + b 9953ec │ │ │ │ + subeq r1, r5, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 25a95c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r1, r5, r4, asr #31 │ │ │ │ + b 9953ec │ │ │ │ + subeq r2, r5, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25a970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r6, r5, r4, lsr #22 │ │ │ │ + b 9953ec │ │ │ │ + subeq r6, r5, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 25a984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r8, r5, ip, ror #8 │ │ │ │ + b 9953ec │ │ │ │ + strheq r8, [r5], #-92 @ 0xffffffa4 │ │ │ │ ldr r0, [pc, #8] @ 25a998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq fp, r5, r4, ror #9 │ │ │ │ + b 9953ec │ │ │ │ + subeq fp, r5, r4, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 25a9ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq ip, r5, r0, asr #23 │ │ │ │ + b 9953ec │ │ │ │ + subeq ip, r5, r0, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 25a9c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq lr, r5, r8, ror #18 │ │ │ │ + b 9953ec │ │ │ │ + strheq lr, [r5], #-168 @ 0xffffff58 │ │ │ │ ldr r0, [pc, #8] @ 25a9d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq pc, r5, r4, lsr #17 │ │ │ │ + b 9953ec │ │ │ │ + strdeq pc, [r5], #-148 @ 0xffffff6c │ │ │ │ ldr r0, [pc, #8] @ 25a9e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r0, r6, r0, lsr #30 │ │ │ │ + b 9953ec │ │ │ │ + subeq r1, r6, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25a9fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r9, r6, r8, ror #16 │ │ │ │ + b 9953ec │ │ │ │ + strheq r9, [r6], #-152 @ 0xffffff68 │ │ │ │ ldr r0, [pc, #8] @ 25aa10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq sp, r6, r0, ror r6 │ │ │ │ + b 9953ec │ │ │ │ + subeq sp, r6, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 25aa24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrdeq sp, [r6], #-220 @ 0xffffff24 │ │ │ │ + b 9953ec │ │ │ │ + subeq sp, r6, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 25aa38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r2, r7, ip, lsr sp │ │ │ │ + b 9953ec │ │ │ │ + subeq r2, r7, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 25aa4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strheq fp, [r7], #-144 @ 0xffffff70 │ │ │ │ + b 9953ec │ │ │ │ + subeq fp, r7, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 25aa60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strheq r4, [r8], #-8 │ │ │ │ + b 9953ec │ │ │ │ + subeq r4, r8, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 25aa74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r5, r8, r4, lsr fp │ │ │ │ + b 9953ec │ │ │ │ + subeq r5, r8, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 25aa88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq fp, r9, r4, ror lr │ │ │ │ + b 9953ec │ │ │ │ + subeq fp, r9, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 25aa9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x0049eb9c │ │ │ │ + b 9953ec │ │ │ │ + subeq lr, r9, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 25aab0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq pc, r9, r8, lsr ip @ │ │ │ │ + b 9953ec │ │ │ │ + subeq pc, r9, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 25aac4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strheq r0, [sl], #-72 @ 0xffffffb8 │ │ │ │ + b 9953ec │ │ │ │ + subeq r0, sl, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25aad8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r0, sl, r8, lsl fp │ │ │ │ + b 9953ec │ │ │ │ + subeq r0, sl, r8, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25aaec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r1, sl, ip, asr fp │ │ │ │ + b 9953ec │ │ │ │ + subeq r1, sl, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 25ab00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strdeq r1, [sl], #-220 @ 0xffffff24 │ │ │ │ + b 9953ec │ │ │ │ + subeq r1, sl, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25ab14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r2, sl, r0, rrx │ │ │ │ + b 9953ec │ │ │ │ + strheq r2, [sl], #-16 │ │ │ │ ldr r0, [pc, #8] @ 25ab28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r2, sl, ip, lsr #6 │ │ │ │ + b 9953ec │ │ │ │ + subeq r2, sl, ip, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 25ab3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r2, sl, r8, ror #11 │ │ │ │ + b 9953ec │ │ │ │ + subeq r2, sl, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 25ab50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r2, sl, r4, lsr #17 │ │ │ │ + b 9953ec │ │ │ │ + strdeq r2, [sl], #-148 @ 0xffffff6c │ │ │ │ ldr r0, [pc, #8] @ 25ab64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r2, sl, r4, asr #22 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x004a2c94 │ │ │ │ ldr r0, [pc, #8] @ 25ab78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strdeq r2, [sl], #-212 @ 0xffffff2c │ │ │ │ + b 9953ec │ │ │ │ + subeq r2, sl, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25ab8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r2, sl, r0, ror #28 │ │ │ │ + b 9953ec │ │ │ │ + strheq r2, [sl], #-240 @ 0xffffff10 │ │ │ │ ldr r0, [pc, #8] @ 25aba0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r3, sl, r8, lsr #6 │ │ │ │ + b 9953ec │ │ │ │ + subeq r3, sl, r8, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 25abb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r3, sl, r4, lsl #11 │ │ │ │ + b 9953ec │ │ │ │ + ldrdeq r3, [sl], #-100 @ 0xffffff9c │ │ │ │ ldr r0, [pc, #8] @ 25abc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r3, sl, r8, lsr #16 │ │ │ │ + b 9953ec │ │ │ │ + subeq r3, sl, r8, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25abdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r3, sl, r0, ror #20 │ │ │ │ + b 9953ec │ │ │ │ + strheq r3, [sl], #-176 @ 0xffffff50 │ │ │ │ ldr r0, [pc, #8] @ 25abf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r3, sl, ip, lsl #27 │ │ │ │ + b 9953ec │ │ │ │ + ldrdeq r3, [sl], #-236 @ 0xffffff14 │ │ │ │ ldr r0, [pc, #8] @ 25ac04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r4, sl, ip, asr r0 │ │ │ │ + b 9953ec │ │ │ │ + subeq r4, sl, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25ac18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r4, sl, ip, lsl #7 │ │ │ │ + b 9953ec │ │ │ │ + ldrdeq r4, [sl], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 25ac2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strheq r4, [sl], #-96 @ 0xffffffa0 │ │ │ │ + b 9953ec │ │ │ │ + subeq r4, sl, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 25ac40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r4, sl, ip, ror fp │ │ │ │ + b 9953ec │ │ │ │ + subeq r4, sl, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25ac54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r5, sl, r0, ror r6 │ │ │ │ + b 9953ec │ │ │ │ + subeq r5, sl, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 25ac68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r7, sl, r4, ror sp │ │ │ │ + b 9953ec │ │ │ │ + subeq r7, sl, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 25acb8 │ │ │ │ ldr r0, [pc, #52] @ 25acbc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -5072,514 +5072,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 25acc0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ b 2534e4 │ │ │ │ - subeq r0, sp, r8, ror #7 │ │ │ │ + subeq r0, sp, r8, lsr r5 │ │ │ │ adceq fp, sl, ip, asr #20 │ │ │ │ adceq fp, sl, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25acd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r4, sp, ip, lsr r7 │ │ │ │ + b 9953ec │ │ │ │ + subeq r4, sp, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 25ace8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r4, sp, r4, ror fp │ │ │ │ + b 9953ec │ │ │ │ + subeq r4, sp, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25acfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strdeq r1, [pc], #-168 @ │ │ │ │ + b 9953ec │ │ │ │ + subeq r1, pc, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 25ad10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r4, pc, r4, ror #19 │ │ │ │ + b 9953ec │ │ │ │ + subeq r4, pc, r4, lsr fp @ │ │ │ │ ldr r0, [pc, #8] @ 25ad24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r6, pc, r4, asr #25 │ │ │ │ + b 9953ec │ │ │ │ + subeq r6, pc, r4, lsl lr @ │ │ │ │ ldr r0, [pc, #8] @ 25ad38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r6, pc, r0, ror pc @ │ │ │ │ + b 9953ec │ │ │ │ + subeq r7, pc, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25ad4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r8, pc, r4, lsl #13 │ │ │ │ + b 9953ec │ │ │ │ + ldrdeq r8, [pc], #-116 @ │ │ │ │ ldr r0, [pc, #8] @ 25ad60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x004f8698 │ │ │ │ + b 9953ec │ │ │ │ + subeq r8, pc, r8, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 25ad74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq r8, pc, r0, lsl #22 │ │ │ │ + b 9953ec │ │ │ │ + subeq r8, pc, r0, asr ip @ │ │ │ │ ldr r0, [pc, #8] @ 25ad88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq sl, pc, r4, asr #5 │ │ │ │ + b 9953ec │ │ │ │ + subeq sl, pc, r4, lsl r4 @ │ │ │ │ ldr r0, [pc, #8] @ 25ad9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subeq fp, pc, r8, lsl #18 │ │ │ │ + b 9953ec │ │ │ │ + subeq fp, pc, r8, asr sl @ │ │ │ │ ldr r0, [pc, #8] @ 25adb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r2, r0, r0, ror #6 │ │ │ │ + b 9953ec │ │ │ │ + ldrheq r2, [r0], #-64 @ 0xffffffc0 │ │ │ │ ldr r0, [pc, #8] @ 25adc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r3, r0, r8, ror r6 │ │ │ │ + b 9953ec │ │ │ │ + subseq r3, r0, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 25add8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x0050919c │ │ │ │ + b 9953ec │ │ │ │ + subseq r9, r0, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25adec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r9, r4, r4, lsr #16 │ │ │ │ + b 9953ec │ │ │ │ + subseq r9, r4, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 25ae00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r9, r4, ip, ror #27 │ │ │ │ + b 9953ec │ │ │ │ + subseq r9, r4, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 25ae14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq sl, r4, r8, ror #23 │ │ │ │ + b 9953ec │ │ │ │ + subseq sl, r4, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25ae28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq fp, r4, r0, ror #22 │ │ │ │ + b 9953ec │ │ │ │ + ldrheq fp, [r4], #-192 @ 0xffffff40 │ │ │ │ ldr r0, [pc, #8] @ 25ae3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrheq ip, [r4], #-12 │ │ │ │ + b 9953ec │ │ │ │ + subseq ip, r4, ip, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 25ae50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq pc, r4, r0, lsr #12 │ │ │ │ + b 9953ec │ │ │ │ + subseq pc, r4, r0, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 25ae64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r0, r5, ip, asr pc │ │ │ │ + b 9953ec │ │ │ │ + subseq r1, r5, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25ae78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r4, r5, ip, asr r3 │ │ │ │ + b 9953ec │ │ │ │ + subseq r4, r5, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25ae8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r6, r5, ip, lsr #9 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq r6, [r5], #-92 @ 0xffffffa4 │ │ │ │ ldr r0, [pc, #8] @ 25aea0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r6, r5, r0, asr #25 │ │ │ │ + b 9953ec │ │ │ │ + subseq r6, r5, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 25aeb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r3, r6, r4, ror r2 │ │ │ │ + b 9953ec │ │ │ │ + subseq r3, r6, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25aec8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r3, r6, r0, lsr #29 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq r3, [r6], #-240 @ 0xffffff10 │ │ │ │ ldr r0, [pc, #8] @ 25aedc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r4, r6, r8, asr #6 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x00564498 │ │ │ │ ldr r0, [pc, #8] @ 25aef0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r4, r6, r0, asr #31 │ │ │ │ + b 9953ec │ │ │ │ + subseq r5, r6, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25af04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r5, r6, ip, lsr #7 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq r5, [r6], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 25af18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r5, r6, ip, ror #22 │ │ │ │ + b 9953ec │ │ │ │ + ldrheq r5, [r6], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 25af2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq sl, r6, ip, asr r2 │ │ │ │ + b 9953ec │ │ │ │ + subseq sl, r6, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 25af40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq sl, r6, ip, lsr #13 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq sl, [r6], #-124 @ 0xffffff84 │ │ │ │ ldr r0, [pc, #8] @ 25af54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq sl, r6, r0, lsr #19 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq sl, [r6], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 25af68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq fp, r6, ip, lsl #7 │ │ │ │ + b 9953ec │ │ │ │ + ldrsbeq fp, [r6], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 25af7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq fp, r6, r8, lsl #31 │ │ │ │ + b 9953ec │ │ │ │ + ldrsbeq ip, [r6], #-8 │ │ │ │ ldr r0, [pc, #8] @ 25af90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r3, r8, r4, lsl #23 │ │ │ │ + b 9953ec │ │ │ │ + ldrsbeq r3, [r8], #-196 @ 0xffffff3c │ │ │ │ ldr r0, [pc, #4] @ 25afa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9921f0 │ │ │ │ + b 992340 │ │ │ │ adcseq sl, r6, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 25b0a8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 7ff270 │ │ │ │ + bl 7ff3c0 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ff270 │ │ │ │ + b 7ff3c0 │ │ │ │ adceq r4, r2, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 25b0bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq lr, sl, r0, asr #17 │ │ │ │ + b 9953ec │ │ │ │ + subseq lr, sl, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 25b0d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq lr, sl, ip, lsl #26 │ │ │ │ + b 9953ec │ │ │ │ + subseq lr, sl, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 25b0e4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r1, fp, r4, asr sp │ │ │ │ + b 9953ec │ │ │ │ + subseq r1, fp, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 25b0f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r4, fp, r4, ror #6 │ │ │ │ + b 9953ec │ │ │ │ + ldrheq r4, [fp], #-68 @ 0xffffffbc │ │ │ │ ldr r0, [pc, #8] @ 25b10c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrheq r5, [fp], #-84 @ 0xffffffac │ │ │ │ + b 9953ec │ │ │ │ + subseq r5, fp, r4, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 25b120 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsheq r0, [ip], #-192 @ 0xffffff40 │ │ │ │ + b 9953ec │ │ │ │ + subseq r0, ip, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 25b134 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r1, ip, r8, lsl lr │ │ │ │ + b 9953ec │ │ │ │ + subseq r1, ip, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 25b148 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r2, ip, r4, asr #15 │ │ │ │ + b 9953ec │ │ │ │ + subseq r2, ip, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25b15c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r6, ip, r8, lsr #24 │ │ │ │ + b 9953ec │ │ │ │ + subseq r6, ip, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 25b18c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b0c78 │ │ │ │ + b 9b0dc8 │ │ │ │ adcseq sl, r6, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 25b1a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r6, sp, r8, ror r9 │ │ │ │ + b 9953ec │ │ │ │ + subseq r6, sp, r8, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 25b1b4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq ip, sp, r4, asr #2 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x005dc294 │ │ │ │ ldr r0, [pc, #8] @ 25b1c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq ip, sp, r8, asr #21 │ │ │ │ + b 9953ec │ │ │ │ + subseq ip, sp, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 25b1dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - subseq r3, lr, ip, lsl #23 │ │ │ │ + b 9953ec │ │ │ │ + ldrsbeq r3, [lr], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 25b1f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r8, r0, ip, lsr pc │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r9, r0, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 25b204 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strdeq sl, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbeq sl, r0, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 25b218 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq lr, r0, r4, asr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq lr, r0, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25b22c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq lr, r0, r8, ror r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq lr, r0, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 25b240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq lr, r0, r4, asr #26 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x0060ee94 │ │ │ │ ldr r0, [pc, #8] @ 25b254 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrdeq r0, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r0, r1, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 25b268 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r3, r1, r8, lsl #8 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r3, r1, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 25b27c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r7, r1, r4, lsl r6 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r7, r1, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 25b290 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq fp, r1, r4, asr #10 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x0061b694 │ │ │ │ ldr r0, [pc, #8] @ 25b2a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r2, r2, r8, lsl #5 │ │ │ │ + b 9953ec │ │ │ │ + ldrdeq r2, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b2b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r4, r2, r0, asr #16 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x00624990 │ │ │ │ ldr r0, [pc, #8] @ 25b2cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r5, r2, r0, lsl #3 │ │ │ │ + b 9953ec │ │ │ │ + ldrdeq r5, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ ldr r0, [pc, #8] @ 25b2e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r5, r2, r8, asr #22 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x00625c98 │ │ │ │ ldr r0, [pc, #8] @ 25b2f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq sp, r2, r0, asr ip │ │ │ │ + b 9953ec │ │ │ │ + rsbeq sp, r2, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 25b308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r0, r3, ip, asr pc │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r1, r3, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25b31c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strdeq r5, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r5, r3, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 25b330 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrdeq fp, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbeq fp, r3, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25b344 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - strdeq r0, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r1, r4, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 25b358 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r1, r4, r0, asr r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r1, r4, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 25b36c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r6, r4, ip, ror #23 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r6, r4, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25b380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r4, r5, r0, ror #26 │ │ │ │ + b 9953ec │ │ │ │ + strheq r4, [r5], #-224 @ 0xffffff20 @ │ │ │ │ ldr r0, [pc, #8] @ 25b394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r5, r5, r8, asr r3 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r5, r5, r8, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25b3a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x00656790 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r6, r5, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 25b3bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r6, r5, ip, asr #31 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r7, r5, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 25b3d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r7, r5, ip, lsr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r7, r5, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25b3e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r7, r5, ip, asr r3 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r7, r5, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 25b3f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r7, r5, r0, lsr #23 │ │ │ │ + b 9953ec │ │ │ │ + strdeq r7, [r5], #-192 @ 0xffffff40 @ │ │ │ │ ldr r0, [pc, #8] @ 25b40c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x00658494 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r8, r5, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 25b420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x0065d398 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq sp, r5, r8, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 25b434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq sp, r5, r4, asr r9 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq sp, r5, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 25b448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq lr, r5, ip, ror #10 │ │ │ │ + b 9953ec │ │ │ │ + strheq lr, [r5], #-108 @ 0xffffff94 @ │ │ │ │ ldr r0, [pc, #8] @ 25b45c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r1, r6, ip, asr #17 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r1, r6, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 25b470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r2, r6, r0, ror r2 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r2, r6, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25b484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbeq r2, r6, r8, ror r8 │ │ │ │ + b 9953ec │ │ │ │ + rsbeq r2, r6, r8, asr #19 │ │ │ │ │ │ │ │ 0025b488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 25b53c │ │ │ │ @@ -5603,446 +5603,446 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 993988 │ │ │ │ + bl 993ad8 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 25b550 │ │ │ │ ldr r3, [pc, #44] @ 25b540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 25b538 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c3428 │ │ │ │ + bl 8c3578 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r4, r4, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adcseq sl, r6, r8, lsr fp │ │ │ │ - rsbeq r7, r6, r8, lsr pc │ │ │ │ - umulleq r8, r5, r4, r5 │ │ │ │ + rsbeq r8, r6, r8, lsl #1 │ │ │ │ + addeq r8, r5, r4, ror #13 │ │ │ │ adceq pc, r4, r4, lsl r9 @ │ │ │ │ ldr r0, [pc, #8] @ 25b564 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, asr #2 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x0071a294 │ │ │ │ ldr r0, [pc, #8] @ 25b578 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, asr #2 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x0071a290 │ │ │ │ ldr r0, [pc, #8] @ 25b58c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsr r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25b5a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsr r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25b5b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsr r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25b5c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsr r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25b5dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsr #2 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 25b5f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsr #2 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 25b604 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsr #2 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 25b618 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsr #2 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 25b62c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsl r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25b640 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsl r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25b654 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsl r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25b668 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsl r1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 25b67c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsl #2 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 25b690 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsl #2 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 25b6a4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsl #2 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 25b6b8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsl #2 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 25b6cc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsheq sl, [r1], #-12 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b6e0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsheq sl, [r1], #-8 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b6f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsheq sl, [r1], #-4 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b708 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsheq sl, [r1], #-0 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b71c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, ror #1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 25b730 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, ror #1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 25b744 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, ror #1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 25b758 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, ror #1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 25b76c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsbeq sl, [r1], #-12 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b780 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsbeq sl, [r1], #-8 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b794 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsbeq sl, [r1], #-4 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b7a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsbeq sl, [r1], #-0 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 25b7bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, asr #1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 25b7d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, asr #1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 25b7e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, asr #1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 25b7f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, asr #1 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 25b80c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrheq sl, [r1], #-12 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 25b820 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrheq sl, [r1], #-8 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 25b834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrheq sl, [r1], #-4 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 25b848 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrheq sl, [r1], #-0 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 25b85c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsr #1 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b870 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsr #1 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq sl, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b884 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsr #1 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq sl, [r1], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 25b898 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsr #1 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq sl, [r1], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 25b8ac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x0071a09c │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25b8c0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x0071a098 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25b8d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x0071a094 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25b8e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - @ instruction: 0x0071a090 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 25b8fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsl #1 │ │ │ │ + b 9953ec │ │ │ │ + ldrsbeq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b910 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsl #1 │ │ │ │ + b 9953ec │ │ │ │ + ldrsbeq sl, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b924 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsl #1 │ │ │ │ + b 9953ec │ │ │ │ + ldrsbeq sl, [r1], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 25b938 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsl #1 │ │ │ │ + b 9953ec │ │ │ │ + ldrsbeq sl, [r1], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 25b94c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, ror r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25b960 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, ror r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25b974 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, ror r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25b988 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, ror r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 25b99c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, rrx │ │ │ │ + b 9953ec │ │ │ │ + ldrheq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 25b9b0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, rrx │ │ │ │ + b 9953ec │ │ │ │ + ldrheq sl, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r0, [pc, #8] @ 25b9c4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, rrx │ │ │ │ + b 9953ec │ │ │ │ + ldrheq sl, [r1], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 25b9d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, rrx │ │ │ │ + b 9953ec │ │ │ │ + ldrheq sl, [r1], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 25b9ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, asr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25ba00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, asr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25ba14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, asr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25ba28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, asr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 25ba3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, asr #32 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x0071a19c │ │ │ │ ldr r0, [pc, #8] @ 25ba50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, asr #32 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x0071a198 │ │ │ │ ldr r0, [pc, #8] @ 25ba64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, asr #32 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x0071a194 │ │ │ │ ldr r0, [pc, #8] @ 25ba78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, asr #32 │ │ │ │ + b 9953ec │ │ │ │ + @ instruction: 0x0071a190 │ │ │ │ ldr r0, [pc, #8] @ 25ba8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25baa0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25bab4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25bac8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsr r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 25badc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsr #32 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25baf0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsr #32 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25bb04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsr #32 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25bb18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsr #32 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 25bb2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip, lsl r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25bb40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8, lsl r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25bb54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4, lsl r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25bb68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0, lsl r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 25bb7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, ip │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25bb90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r8 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25bba4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r4 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 25bbb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq sl, r1, r0 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq sl, r1, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 25bd10 │ │ │ │ ldr r2, [pc, #316] @ 25bd14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -6160,15 +6160,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98d0f4 │ │ │ │ + b 98d244 │ │ │ │ bl 2548ac │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 25bd74 │ │ │ │ mov r1, r4 │ │ │ │ b 25bd5c │ │ │ │ @@ -6185,61 +6185,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 25be28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adcseq ip, r6, r8, asr sl │ │ │ │ - umullseq r7, r4, r8, sl │ │ │ │ - addeq r1, r8, r8, asr #21 │ │ │ │ - strdeq r1, [r8], r4 │ │ │ │ - addseq r7, r4, r8, ror sl │ │ │ │ - addeq r1, r8, r8, lsr #21 │ │ │ │ - @ instruction: 0x00881ab8 │ │ │ │ + addseq r7, r4, r8, ror #23 │ │ │ │ + addeq r1, r8, r8, lsl ip │ │ │ │ + addeq r1, r8, r4, asr #24 │ │ │ │ + addseq r7, r4, r8, asr #23 │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ + addeq r1, r8, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 25be60 │ │ │ │ ldr r1, [pc, #28] @ 25be64 │ │ │ │ ldr r0, [pc, #28] @ 25be68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9d9e10 │ │ │ │ + bl 9d9f60 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a1e94 │ │ │ │ - rsbseq r6, r4, r4, lsr r1 │ │ │ │ - rsbseq r5, r4, r4, asr #18 │ │ │ │ - rsbseq r5, r4, r0, asr #19 │ │ │ │ + b 9a1fe4 │ │ │ │ + rsbseq r6, r4, r4, lsl #5 │ │ │ │ + @ instruction: 0x00745a94 │ │ │ │ + rsbseq r5, r4, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 25be7c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 9921f0 │ │ │ │ + b 992340 │ │ │ │ adcseq ip, r6, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 25be90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq r3, r5, r4, lsr r7 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq r3, r5, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 25bf94 │ │ │ │ ldr r3, [pc, #232] @ 25bf98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 25bf9c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ ldr r0, [pc, #200] @ 25bfa0 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -6270,29 +6270,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98acf8 │ │ │ │ + bl 98ae48 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 25befc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 25bfac │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 25bf00 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r4, r8, ror pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adcseq ip, r6, ip, ror fp │ │ │ │ - addeq r3, r8, r8, asr #22 │ │ │ │ + umulleq r3, r8, r8, ip │ │ │ │ adcseq ip, r6, r8, lsr #22 │ │ │ │ adceq lr, r4, r8, lsl #30 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 25bfdc │ │ │ │ ldr r2, [pc, #36] @ 25bfe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -6300,35 +6300,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq ip, r6, ip, ror #21 │ │ │ │ - @ instruction: 0x0075d19c │ │ │ │ + rsbseq sp, r5, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 25bff4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 9921f0 │ │ │ │ + b 992340 │ │ │ │ adcseq ip, r6, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 25c008 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq r1, r7, r0, lsl #30 │ │ │ │ + b 9953ec │ │ │ │ + rsbseq r2, r7, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25c01c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - ldrsheq r1, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + b 9953ec │ │ │ │ + rsbseq r2, r7, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 25c030 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99529c │ │ │ │ - rsbseq r2, r7, r8, lsr #5 │ │ │ │ + b 9953ec │ │ │ │ + ldrsheq r2, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0025c034 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -6507,15 +6507,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 75fad4 │ │ │ │ + bl 75fc24 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsbeq r6, [r4], r0 @ │ │ │ │ │ │ │ │ @@ -6578,24 +6578,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 25c478 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25c3cc │ │ │ │ ldr r0, [pc, #392] @ 25c5a8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 764b00 │ │ │ │ + bl 764c50 │ │ │ │ ldr r2, [pc, #372] @ 25c5ac │ │ │ │ ldr r3, [pc, #344] @ 25c594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6681,23 +6681,23 @@ │ │ │ │ b 25c418 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r4], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq lr, [r4], r4 @ │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ adcseq r6, r4, ip, lsl r0 │ │ │ │ - rsbseq sp, r7, r0, lsr #22 │ │ │ │ + rsbseq sp, r7, r0, ror ip │ │ │ │ adcseq r5, r4, ip, ror pc │ │ │ │ adceq lr, r4, ip, ror #19 │ │ │ │ @ instruction: 0x00b45ef4 │ │ │ │ - addeq fp, r1, ip, lsr #1 │ │ │ │ + strdeq fp, [r1], ip │ │ │ │ adcseq r5, r4, r4, lsr #29 │ │ │ │ - rsbseq r2, pc, r8, asr r7 @ │ │ │ │ + rsbseq r2, pc, r8, lsr #17 │ │ │ │ adcseq r5, r4, r8, asr lr │ │ │ │ - rsbseq sp, r7, r0, ror r9 │ │ │ │ + rsbseq sp, r7, r0, asr #21 │ │ │ │ │ │ │ │ 0025c5c8 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 25c6b8 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 25c690 │ │ │ │ @@ -6741,39 +6741,39 @@ │ │ │ │ bls 25c684 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 25c694 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 765618 │ │ │ │ - b 765618 │ │ │ │ + b 765768 │ │ │ │ + b 765768 │ │ │ │ ldr r0, [pc, #48] @ 25c6cc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75fad4 │ │ │ │ + b 75fc24 │ │ │ │ mov r0, #22 │ │ │ │ b 25c63c │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 25c63c │ │ │ │ adceq lr, r4, r0, asr r8 │ │ │ │ adcseq r5, r4, r8, lsr #27 │ │ │ │ - addeq r8, r8, r6, lsr r0 │ │ │ │ + addeq r8, r8, r6, lsl #3 │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ adcseq r5, r4, ip, lsr sp │ │ │ │ - rsbseq sp, r7, r8, asr r8 │ │ │ │ + rsbseq sp, r7, r8, lsr #19 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 25c6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ @ instruction: 0x00963df0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 25c840 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -6808,15 +6808,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 25586c │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74edd8 │ │ │ │ + bl 74ef28 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 255a58 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25c7f4 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -6830,15 +6830,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -6851,22 +6851,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 25c860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umlalseq r5, r4, r8, sp │ │ │ │ - addeq fp, r2, ip, asr #30 │ │ │ │ - addeq fp, r2, r4, lsr #30 │ │ │ │ - addeq r7, r8, r4, ror #29 │ │ │ │ - rsbseq sp, r7, r4, asr r7 │ │ │ │ - rsbseq sp, r7, ip, lsl r7 │ │ │ │ - addeq r7, r8, r8, lsl #29 │ │ │ │ - rsbseq sp, r7, r4, asr #13 │ │ │ │ - ldrsbeq sp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + umulleq ip, r2, ip, r0 │ │ │ │ + addeq ip, r2, r4, ror r0 │ │ │ │ + addeq r8, r8, r4, lsr r0 │ │ │ │ + rsbseq sp, r7, r4, lsr #17 │ │ │ │ + rsbseq sp, r7, ip, ror #16 │ │ │ │ + ldrdeq r7, [r8], r8 │ │ │ │ + rsbseq sp, r7, r4, lsl r8 │ │ │ │ + rsbseq sp, r7, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 25c8e8 │ │ │ │ ldr r2, [pc, #108] @ 25c8ec │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6879,19 +6879,19 @@ │ │ │ │ bl 25ef28 │ │ │ │ ldr r0, [r4, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 25c8b0 │ │ │ │ mov r1, #1 │ │ │ │ bl 253088 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9abe30 │ │ │ │ + bl 9abf80 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 992248 │ │ │ │ + bl 992398 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 992ca4 │ │ │ │ + bl 992df4 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 2535bc │ │ │ │ @@ -6900,33 +6900,33 @@ │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr r6, [pc, #144] @ 25c9a4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 25c960 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #112] @ 25c9a8 │ │ │ │ ldr r2, [pc, #112] @ 25c9ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25c98c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -6939,17 +6939,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 514598 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 51508c │ │ │ │ - @ instruction: 0x0077db90 │ │ │ │ - addeq r7, r8, ip, ror sp │ │ │ │ - rsbseq sp, r7, ip, lsl #12 │ │ │ │ + rsbseq sp, r7, r0, ror #25 │ │ │ │ + addeq r7, r8, ip, asr #29 │ │ │ │ + rsbseq sp, r7, ip, asr r7 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 25cad8 │ │ │ │ @@ -6959,35 +6959,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 25cadc │ │ │ │ ldr r1, [pc, #248] @ 25cae0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #228] @ 25cae4 │ │ │ │ ldr r1, [pc, #228] @ 25cae8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #196] @ 25caec │ │ │ │ ldr r1, [pc, #196] @ 25caf0 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #164] @ 25caf4 │ │ │ │ ldr r3, [pc, #164] @ 25caf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 25cafc │ │ │ │ @@ -7016,21 +7016,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r7, r8, r4, ror #25 │ │ │ │ - rsbseq sp, r7, r4, lsl #11 │ │ │ │ - rsbseq r5, ip, r0, lsr #16 │ │ │ │ - rsbseq sp, r7, r4, lsl #11 │ │ │ │ - @ instruction: 0x0077d59c │ │ │ │ - rsbseq sp, r7, r0, lsl #11 │ │ │ │ - ldrsheq r6, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r7, r8, r4, lsr lr │ │ │ │ + ldrsbeq sp, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r5, ip, r0, ror r9 │ │ │ │ + ldrsbeq sp, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sp, r7, ip, ror #13 │ │ │ │ + ldrsbeq sp, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r6, r9, r8, asr #14 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -7043,54 +7043,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 25cc64 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ bl 32ac78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 25cc68 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 762428 │ │ │ │ + bl 762578 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #608] @ 0x260 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ bl 2532b0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 2532b0 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 992b9c │ │ │ │ + bl 992cec │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9abe1c │ │ │ │ + bl 9abf6c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #640]! @ 0x280 │ │ │ │ str r3, [r4, #644] @ 0x284 │ │ │ │ mov r3, r4 │ │ │ │ @@ -7113,17 +7113,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2acfe0 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2acfe8 │ │ │ │ - addeq r7, r8, r8, lsl #23 │ │ │ │ - rsbseq sp, r7, r0, ror r4 │ │ │ │ - ldrsheq r6, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r7, [r8], r8 │ │ │ │ + rsbseq sp, r7, r0, asr #11 │ │ │ │ + rsbseq r6, r9, r8, asr #12 │ │ │ │ umlaleq lr, r4, r8, r2 │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ 25ccc4 │ │ │ │ @@ -7136,15 +7136,15 @@ │ │ │ │ bne 25ccbc │ │ │ │ mov r0, r4 │ │ │ │ bl 32addc │ │ │ │ mov r0, r4 │ │ │ │ bl 25e75c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 72f714 │ │ │ │ + b 72f864 │ │ │ │ bl 2acffc │ │ │ │ b 25cca0 │ │ │ │ umlaleq lr, r4, ip, r1 │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -7175,18 +7175,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 514610 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 25cdb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a2dc4 │ │ │ │ + bl 9a2f14 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 25ccfc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25cd9c │ │ │ │ mov r0, r4 │ │ │ │ @@ -7194,19 +7194,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a2dcc │ │ │ │ + bl 9a2f1c │ │ │ │ b 25ccfc │ │ │ │ adceq lr, r4, r0, asr #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq sp, r7, r4, ror r2 │ │ │ │ + rsbseq sp, r7, r4, asr #7 │ │ │ │ │ │ │ │ 0025cdb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 25ce4c │ │ │ │ @@ -7270,29 +7270,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr ip, [pc, #160] @ 25cf64 │ │ │ │ ldr r2, [pc, #160] @ 25cf68 │ │ │ │ ldr r1, [pc, #160] @ 25cf6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7508c4 │ │ │ │ + bl 750a14 │ │ │ │ cmp r0, r5 │ │ │ │ beq 25cf40 │ │ │ │ ldr r2, [pc, #108] @ 25cf70 │ │ │ │ ldr r3, [pc, #88] @ 25cf60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -7305,25 +7305,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r4, ip, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r8, ip, ror #15 │ │ │ │ - @ instruction: 0x0077d098 │ │ │ │ - rsbseq r5, ip, r4, lsr r3 │ │ │ │ + addeq r7, r8, ip, lsr r9 │ │ │ │ + rsbseq sp, r7, r8, ror #3 │ │ │ │ + rsbseq r5, ip, r4, lsl #9 │ │ │ │ adceq sp, r4, r0, lsr #30 │ │ │ │ │ │ │ │ 0025cf74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7347,25 +7347,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 514d4c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 514df0 │ │ │ │ - rsbseq ip, r7, ip, lsr #30 │ │ │ │ + rsbseq sp, r7, ip, ror r0 │ │ │ │ │ │ │ │ 0025cfe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -7414,16 +7414,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 25d20c │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 7508b8 │ │ │ │ + bl 75778c │ │ │ │ + bl 750a08 │ │ │ │ ldr r3, [pc, #296] @ 25d210 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25d138 │ │ │ │ ldr r2, [pc, #276] @ 25d214 │ │ │ │ @@ -7461,22 +7461,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 25d224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 25d0f8 │ │ │ │ ldr r2, [pc, #104] @ 25d228 │ │ │ │ ldr r3, [pc, #60] @ 25d200 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -7484,64 +7484,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 25d1f4 │ │ │ │ ldr r0, [pc, #72] @ 25d22c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r8, r0, lsr #12 │ │ │ │ + addeq r7, r8, r0, ror r7 │ │ │ │ adceq sp, r4, ip, ror sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r7, ip, lsr #29 │ │ │ │ - rsbseq r5, ip, ip, asr #2 │ │ │ │ + ldrsheq ip, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x007c529c │ │ │ │ adceq sp, r4, r0, asr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq sp, r4, r4, lsr #26 │ │ │ │ andeq r4, r0, r0, lsl fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r7, ip, lsr #28 │ │ │ │ + rsbseq ip, r7, ip, ror pc │ │ │ │ adceq sp, r4, r4, ror #24 │ │ │ │ - rsbseq ip, r7, r0, lsl lr │ │ │ │ + rsbseq ip, r7, r0, ror #30 │ │ │ │ │ │ │ │ 0025d230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 25d334 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757b68 │ │ │ │ + bl 757cb8 │ │ │ │ ldr r2, [pc, #216] @ 25d338 │ │ │ │ ldr r1, [pc, #216] @ 25d33c │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 25d2fc │ │ │ │ cmp r4, #0 │ │ │ │ beq 25d318 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757350 │ │ │ │ + bl 7574a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 25d2d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b48 │ │ │ │ + bl 757c98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25d2d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -7567,29 +7567,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 25d348 │ │ │ │ ldr r0, [pc, #40] @ 25d34c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r7, r8, r4, ror #8 │ │ │ │ - rsbseq ip, r7, r4, asr #26 │ │ │ │ - rsbseq r5, r9, r0, asr #27 │ │ │ │ - ldrsheq ip, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsheq ip, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsbeq ip, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - ldrsheq ip, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x008875b4 │ │ │ │ + @ instruction: 0x0077ce94 │ │ │ │ + rsbseq r5, r9, r0, lsl pc │ │ │ │ + rsbseq ip, r7, r0, asr #26 │ │ │ │ + rsbseq ip, r7, ip, asr #28 │ │ │ │ + rsbseq ip, r7, r4, lsr #26 │ │ │ │ + rsbseq ip, r7, r4, asr #28 │ │ │ │ │ │ │ │ 0025d350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72f648 │ │ │ │ + bl 72f798 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 25d380 │ │ │ │ mov r0, r5 │ │ │ │ bl 25e5f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 32ad04 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7605,32 +7605,32 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 32addc │ │ │ │ mov r0, r4 │ │ │ │ bl 25e75c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 72f714 │ │ │ │ + b 72f864 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #312] @ 25d51c │ │ │ │ ldr r2, [pc, #312] @ 25d520 │ │ │ │ ldr r1, [pc, #312] @ 25d524 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 253a60 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 25d4a0 │ │ │ │ @@ -7693,46 +7693,46 @@ │ │ │ │ b 25d458 │ │ │ │ ldr r1, [pc, #56] @ 25d544 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253d48 │ │ │ │ b 25d44c │ │ │ │ - addeq r7, r8, r4, ror r3 │ │ │ │ - rsbseq ip, r7, ip, asr fp │ │ │ │ - rsbseq sp, r7, r8, lsr #1 │ │ │ │ - rsbseq ip, r7, r8, ror #24 │ │ │ │ - rsbseq ip, r7, r0, ror ip │ │ │ │ - rsbseq ip, r7, ip, ror #24 │ │ │ │ - ldrsbeq ip, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq ip, r7, r8, asr #23 │ │ │ │ - ldrsheq ip, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq ip, r7, r8, asr #23 │ │ │ │ - rsbseq ip, r7, r0, lsr #23 │ │ │ │ + addeq r7, r8, r4, asr #9 │ │ │ │ + rsbseq ip, r7, ip, lsr #25 │ │ │ │ + ldrsheq sp, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrheq ip, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq ip, r7, r0, asr #27 │ │ │ │ + ldrheq ip, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq ip, r7, r4, lsr #26 │ │ │ │ + rsbseq ip, r7, r8, lsl sp │ │ │ │ + rsbseq ip, r7, r4, asr #26 │ │ │ │ + rsbseq ip, r7, r8, lsl sp │ │ │ │ + ldrsheq ip, [r7], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 0025d548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #2164] @ 25dde8 │ │ │ │ ldr r2, [pc, #2164] @ 25ddec │ │ │ │ ldr r1, [pc, #2164] @ 25ddf0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -7927,15 +7927,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25d900 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 25d6b0 │ │ │ │ ldr r3, [pc, #1316] @ 25de00 │ │ │ │ ldr ip, [pc, #1316] @ 25de04 │ │ │ │ @@ -7943,15 +7943,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -7990,15 +7990,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -8040,15 +8040,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dd00 │ │ │ │ @@ -8059,15 +8059,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25d9c0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 25de18 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 25de1c │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -8076,15 +8076,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25d900 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d740 │ │ │ │ ldr r3, [pc, #752] @ 25de24 │ │ │ │ @@ -8093,15 +8093,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25d900 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 25d760 │ │ │ │ ldr r3, [pc, #696] @ 25de30 │ │ │ │ @@ -8110,15 +8110,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25d900 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -8147,15 +8147,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25da84 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 25d780 │ │ │ │ ldr r3, [pc, #504] @ 25de48 │ │ │ │ @@ -8164,15 +8164,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25d900 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 25d7a0 │ │ │ │ ldr r3, [pc, #448] @ 25de54 │ │ │ │ @@ -8181,15 +8181,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25d900 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 25d7c0 │ │ │ │ ldr r3, [pc, #392] @ 25de60 │ │ │ │ @@ -8198,15 +8198,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25d900 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25dd4c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 25d984 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -8216,15 +8216,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 25d9c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 25d9c0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -8233,15 +8233,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 25d9c0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 25dba0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -8258,47 +8258,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 25da38 │ │ │ │ - addeq r7, r8, r4, ror #3 │ │ │ │ - rsbseq ip, r7, ip, asr #19 │ │ │ │ - rsbseq ip, r7, r0, lsr #30 │ │ │ │ - @ instruction: 0x00886ebc │ │ │ │ - ldrsbeq ip, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq ip, r7, r4, ror r7 │ │ │ │ - addeq r6, r8, ip, ror lr │ │ │ │ - rsbseq ip, r7, ip, lsl r8 │ │ │ │ - rsbseq ip, r7, r8, lsr r7 │ │ │ │ - addeq r6, r8, r0, lsl #26 │ │ │ │ - rsbseq ip, r7, ip, ror #16 │ │ │ │ - ldrheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq r6, r8, r8, ror #24 │ │ │ │ - rsbseq ip, r7, ip, lsr r8 │ │ │ │ - rsbseq ip, r7, r0, lsr #10 │ │ │ │ - addeq r6, r8, r0, lsr #24 │ │ │ │ - rsbseq ip, r7, r0, lsl r6 │ │ │ │ - rsbseq ip, r7, r0, ror #9 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - rsbseq ip, r7, r8, lsl #12 │ │ │ │ - @ instruction: 0x0077c49c │ │ │ │ - addeq r6, r8, r4, asr fp │ │ │ │ - rsbseq ip, r7, r8, ror #12 │ │ │ │ - rsbseq ip, r7, r4, lsl r4 │ │ │ │ - addeq r6, r8, r4, lsl #22 │ │ │ │ - rsbseq ip, r7, ip, ror #10 │ │ │ │ - rsbseq ip, r7, r4, asr #7 │ │ │ │ - addeq r6, r8, r0, asr #21 │ │ │ │ - rsbseq ip, r7, r0, ror #10 │ │ │ │ - rsbseq ip, r7, r0, lsl #7 │ │ │ │ - addeq r6, r8, ip, ror sl │ │ │ │ - rsbseq ip, r7, r4, asr r5 │ │ │ │ - rsbseq ip, r7, ip, lsr r3 │ │ │ │ + addeq r7, r8, r4, lsr r3 │ │ │ │ + rsbseq ip, r7, ip, lsl fp │ │ │ │ + rsbseq sp, r7, r0, ror r0 │ │ │ │ + addeq r7, r8, ip │ │ │ │ + rsbseq ip, r7, r4, lsr #24 │ │ │ │ + rsbseq ip, r7, r4, asr #17 │ │ │ │ + addeq r6, r8, ip, asr #31 │ │ │ │ + rsbseq ip, r7, ip, ror #18 │ │ │ │ + rsbseq ip, r7, r8, lsl #17 │ │ │ │ + addeq r6, r8, r0, asr lr │ │ │ │ + ldrheq ip, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq ip, r7, ip, lsl #14 │ │ │ │ + @ instruction: 0x00886db8 │ │ │ │ + rsbseq ip, r7, ip, lsl #19 │ │ │ │ + rsbseq ip, r7, r0, ror r6 │ │ │ │ + addeq r6, r8, r0, ror sp │ │ │ │ + rsbseq ip, r7, r0, ror #14 │ │ │ │ + rsbseq ip, r7, r0, lsr r6 │ │ │ │ + addeq r6, r8, ip, lsr #26 │ │ │ │ + rsbseq ip, r7, r8, asr r7 │ │ │ │ + rsbseq ip, r7, ip, ror #11 │ │ │ │ + addeq r6, r8, r4, lsr #25 │ │ │ │ + ldrheq ip, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq ip, r7, r4, ror #10 │ │ │ │ + addeq r6, r8, r4, asr ip │ │ │ │ + ldrheq ip, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq ip, r7, r4, lsl r5 │ │ │ │ + addeq r6, r8, r0, lsl ip │ │ │ │ + ldrheq ip, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsbeq ip, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r6, r8, ip, asr #23 │ │ │ │ + rsbseq ip, r7, r4, lsr #13 │ │ │ │ + rsbseq ip, r7, ip, lsl #9 │ │ │ │ │ │ │ │ 0025de6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -8308,25 +8308,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #860] @ 25e210 │ │ │ │ ldr r2, [pc, #860] @ 25e214 │ │ │ │ ldr r1, [pc, #860] @ 25e218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r7, [pc, #832] @ 25e21c │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 25df9c │ │ │ │ @@ -8355,27 +8355,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 25defc │ │ │ │ ldr r3, [pc, #708] @ 25e220 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #692] @ 25e224 │ │ │ │ ldr ip, [pc, #692] @ 25e228 │ │ │ │ ldr r1, [pc, #692] @ 25e22c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 25e230 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25e0a0 │ │ │ │ ldr r9, [pc, #656] @ 25e234 │ │ │ │ ldr r3, [pc, #656] @ 25e238 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -8388,21 +8388,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e188 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25e13c │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r1, [pc, #584] @ 25e23c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ cmp r4, #2 │ │ │ │ beq 25e04c │ │ │ │ cmp r4, #3 │ │ │ │ beq 25e0fc │ │ │ │ cmp r4, #4 │ │ │ │ beq 25e0e0 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -8421,27 +8421,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25e030 │ │ │ │ ldr r3, [pc, #480] @ 25e240 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #460] @ 25e244 │ │ │ │ ldr ip, [pc, #460] @ 25e248 │ │ │ │ ldr r1, [pc, #460] @ 25e24c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 25e250 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 25e254 │ │ │ │ ldr r3, [pc, #348] @ 25e20c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -8478,91 +8478,91 @@ │ │ │ │ bne 25dfbc │ │ │ │ b 25e03c │ │ │ │ ldr r3, [pc, #252] @ 25e240 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #252] @ 25e258 │ │ │ │ ldr ip, [pc, #252] @ 25e25c │ │ │ │ ldr r1, [pc, #252] @ 25e260 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 25e264 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25e0a0 │ │ │ │ ldr r3, [pc, #144] @ 25e220 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #196] @ 25e268 │ │ │ │ ldr ip, [pc, #196] @ 25e26c │ │ │ │ ldr r1, [pc, #196] @ 25e270 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 25e274 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25e0a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #148] @ 25e278 │ │ │ │ ldr r2, [pc, #148] @ 25e27c │ │ │ │ ldr r1, [pc, #148] @ 25e280 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ b 25e030 │ │ │ │ umlaleq ip, r4, ip, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r8, r4, lsr #17 │ │ │ │ - rsbseq ip, r7, ip, lsl #1 │ │ │ │ - ldrsbeq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r6, [r8], r4 │ │ │ │ + ldrsbeq ip, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq ip, r7, r4, lsr #14 │ │ │ │ adceq ip, r4, r4, asr #30 │ │ │ │ andeq r3, r0, r8, ror sl │ │ │ │ - addeq r6, r8, r4, ror #15 │ │ │ │ - rsbseq ip, r7, r0, asr #8 │ │ │ │ - rsbseq ip, r7, r0, lsr #1 │ │ │ │ + addeq r6, r8, r4, lsr r9 │ │ │ │ + @ instruction: 0x0077c590 │ │ │ │ + ldrsheq ip, [r7], #-16 @ │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - @ instruction: 0x008867b8 │ │ │ │ - rsbseq fp, r7, r8, lsr #31 │ │ │ │ - rsbseq ip, r7, ip, lsr #9 │ │ │ │ + addeq r6, r8, r8, lsl #18 │ │ │ │ + ldrsheq ip, [r7], #-8 @ │ │ │ │ + ldrsheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r1, r0, r0, ror #24 │ │ │ │ - addeq r6, r8, r0, ror #13 │ │ │ │ - ldrsbeq ip, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x0077bf98 │ │ │ │ + addeq r6, r8, r0, lsr r8 │ │ │ │ + rsbseq ip, r7, r8, lsr #10 │ │ │ │ + rsbseq ip, r7, r8, ror #1 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ adceq ip, r4, r8, ror sp │ │ │ │ - strdeq r6, [r8], r8 │ │ │ │ - rsbseq ip, r7, r8, asr #5 │ │ │ │ - ldrheq fp, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r6, r8, r8, asr #14 │ │ │ │ + rsbseq ip, r7, r8, lsl r4 │ │ │ │ + rsbseq ip, r7, r4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - @ instruction: 0x008865b0 │ │ │ │ - rsbseq ip, r7, r0, asr r2 │ │ │ │ - rsbseq fp, r7, ip, ror #28 │ │ │ │ + addeq r6, r8, r0, lsl #14 │ │ │ │ + rsbseq ip, r7, r0, lsr #7 │ │ │ │ + ldrheq fp, [r7], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - addeq r6, r8, r4, ror r5 │ │ │ │ - rsbseq fp, r7, ip, asr sp │ │ │ │ - rsbseq ip, r7, r8, lsr #5 │ │ │ │ + addeq r6, r8, r4, asr #13 │ │ │ │ + rsbseq fp, r7, ip, lsr #29 │ │ │ │ + ldrsheq ip, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0025e284 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -8637,15 +8637,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 25e400 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 25e404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -8655,42 +8655,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 25e410 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 25e414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 25e3a8 │ │ │ │ bl 255d80 │ │ │ │ - ldrdeq r6, [r8], r0 │ │ │ │ - rsbseq ip, r7, r8, lsl r1 │ │ │ │ - rsbseq fp, r7, ip, lsl #25 │ │ │ │ + addeq r6, r8, r0, lsr #10 │ │ │ │ + rsbseq ip, r7, r8, ror #4 │ │ │ │ + ldrsbeq fp, [r7], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - addeq r6, r8, r4, lsl #7 │ │ │ │ - rsbseq ip, r7, ip, lsr #2 │ │ │ │ - rsbseq fp, r7, r4, asr #24 │ │ │ │ + ldrdeq r6, [r8], r4 │ │ │ │ + rsbseq ip, r7, ip, ror r2 │ │ │ │ + @ instruction: 0x0077bd94 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 25e43c │ │ │ │ ldr r2, [pc, #28] @ 25e440 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 25e444 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq ip, r4, r4, lsl #20 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq ip, r7, r4, lsr #2 │ │ │ │ + rsbseq ip, r7, r4, ror r2 │ │ │ │ ldr r1, [pc, #8] @ 25e458 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9926e4 │ │ │ │ - rsbseq ip, r7, r8, lsl #2 │ │ │ │ + b 992834 │ │ │ │ + rsbseq ip, r7, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 25e4d8 │ │ │ │ ldr r2, [pc, #100] @ 25e4dc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8710,40 +8710,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 514b1c │ │ │ │ @ instruction: 0x00a4c9b0 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r7, ip, ror #20 │ │ │ │ + ldrheq fp, [r7], #-188 @ 0xffffff44 @ │ │ │ │ │ │ │ │ 0025e4e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 25e528 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 992b9c │ │ │ │ + bl 992cec │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 992b9c │ │ │ │ + bl 992cec │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 992b9c │ │ │ │ + b 992cec │ │ │ │ adcseq r3, r4, ip, lsr #31 │ │ │ │ │ │ │ │ 0025e52c : │ │ │ │ ldr r3, [pc, #40] @ 25e55c │ │ │ │ ldr r2, [pc, #40] @ 25e560 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -8754,26 +8754,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ strdeq ip, [r4], r0 @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, r0, ror #30 │ │ │ │ - ldrheq fp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq fp, r7, r0, lsl #22 │ │ │ │ │ │ │ │ 0025e56c : │ │ │ │ ldr r0, [pc, #20] @ 25e588 │ │ │ │ ldr r1, [pc, #20] @ 25e58c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ adcseq r3, r4, r4, lsr pc │ │ │ │ - rsbseq fp, r7, r4, lsl #19 │ │ │ │ + ldrsbeq fp, [r7], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 0025e590 : │ │ │ │ ldr r3, [pc, #68] @ 25e5dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25e5cc │ │ │ │ @@ -8827,15 +8827,15 @@ │ │ │ │ bne 25e708 │ │ │ │ ldr r5, [pc, #220] @ 25e738 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #632] @ 0x278 │ │ │ │ str r6, [r4, #636] @ 0x27c │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 25e73c │ │ │ │ add r4, r4, #632 @ 0x278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -8877,24 +8877,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq ip, r4, r4, lsl r8 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, r0, lsl #29 │ │ │ │ - rsbseq fp, r7, ip, lsr #30 │ │ │ │ + rsbseq ip, r7, ip, ror r0 │ │ │ │ adceq r1, r5, r4, lsr #19 │ │ │ │ adcseq r3, r4, ip, lsr #28 │ │ │ │ adceq r1, r5, ip, asr r9 │ │ │ │ - addeq r6, r8, r0, lsl #2 │ │ │ │ - rsbseq fp, r7, ip, lsl #16 │ │ │ │ - rsbseq fp, r7, r0, lsl #29 │ │ │ │ - ldrdeq r6, [r8], r8 │ │ │ │ - rsbseq fp, r7, r4, ror #15 │ │ │ │ - rsbseq fp, r7, r0, lsl #29 │ │ │ │ + addeq r6, r8, r0, asr r2 │ │ │ │ + rsbseq fp, r7, ip, asr r9 │ │ │ │ + ldrsbeq fp, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r6, r8, r8, lsr #4 │ │ │ │ + rsbseq fp, r7, r4, lsr r9 │ │ │ │ + ldrsbeq fp, [r7], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 0025e75c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 25e814 │ │ │ │ @@ -8938,15 +8938,15 @@ │ │ │ │ b 25e7c4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 25e448 │ │ │ │ @ instruction: 0x00a4c6b0 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, ip, lsl sp │ │ │ │ - rsbseq fp, r7, r0, asr #27 │ │ │ │ + rsbseq fp, r7, r0, lsl pc │ │ │ │ @ instruction: 0x00b43cd8 │ │ │ │ adceq r1, r5, r4, lsl #16 │ │ │ │ │ │ │ │ 0025e82c : │ │ │ │ ldr r3, [pc, #60] @ 25e870 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9024,41 +9024,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 25e9c8 │ │ │ │ bl 25e45c │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 25e998 │ │ │ │ ldr r3, [pc, #96] @ 25e9cc │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 25e9d0 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 25e964 │ │ │ │ b 25e8e8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq ip, r4, r0, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq ip, r4, r4, asr r5 │ │ │ │ adceq ip, r4, r4, lsr r5 │ │ │ │ adcseq r3, r4, r8, ror #22 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq fp, r7, r8, ror r5 │ │ │ │ + rsbseq fp, r7, r8, asr #13 │ │ │ │ │ │ │ │ 0025e9d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -9077,15 +9077,15 @@ │ │ │ │ │ │ │ │ 0025ea18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 25ec1c │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 25ec20 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 25ebf0 │ │ │ │ @@ -9128,15 +9128,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25eac4 │ │ │ │ ldr r3, [pc, #324] @ 25ec34 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [pc, #308] @ 25ec38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 25eb24 │ │ │ │ b 25eb54 │ │ │ │ @@ -9177,16 +9177,16 @@ │ │ │ │ bgt 25eb80 │ │ │ │ ldr r0, [pc, #152] @ 25ec44 │ │ │ │ ldr r1, [pc, #152] @ 25ec48 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9926e4 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 992834 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9205,33 +9205,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq ip, r4, r8, ror #7 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adcseq r3, r4, r4, lsl sl │ │ │ │ - rsbseq fp, r7, r4, ror #8 │ │ │ │ + ldrheq fp, [r7], #-84 @ 0xffffffac @ │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ @ instruction: 0x00b439b8 │ │ │ │ adceq r1, r5, r0, lsl #10 │ │ │ │ adcseq r3, r4, r0, asr r9 │ │ │ │ - rsbseq fp, r7, r4, lsl #7 │ │ │ │ + ldrsbeq fp, [r7], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0x00b438fc │ │ │ │ - rsbseq fp, r7, ip, asr #6 │ │ │ │ - strdeq r5, [r8], r0 │ │ │ │ - ldrheq fp, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsheq fp, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x0077b49c │ │ │ │ + addeq r5, r8, r0, asr #26 │ │ │ │ + rsbseq fp, r7, r8, lsl #22 │ │ │ │ + rsbseq fp, r7, r8, asr #8 │ │ │ │ │ │ │ │ 0025ec58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 25ecf8 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 25ecfc │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -9252,37 +9252,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 992d50 │ │ │ │ + bl 992ea0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq ip, r4, r8, lsr #3 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ @ instruction: 0x00b437f0 │ │ │ │ - rsbseq fp, r7, r0, asr #4 │ │ │ │ + @ instruction: 0x0077b390 │ │ │ │ │ │ │ │ 0025ed0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 25edf4 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r5, [pc, #188] @ 25edf8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9326,30 +9326,30 @@ │ │ │ │ bne 25edc4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 25ed90 │ │ │ │ adceq ip, r4, r0, lsl #2 │ │ │ │ adcseq r3, r4, r0, ror r7 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r7, r4, ror #15 │ │ │ │ + rsbseq fp, r7, r4, lsr r9 │ │ │ │ adcseq r3, r4, r0, lsl r7 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq fp, r7, ip, lsr r1 │ │ │ │ + rsbseq fp, r7, ip, lsl #5 │ │ │ │ │ │ │ │ 0025ee10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 25eecc │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r5, [pc, #144] @ 25eed0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -9377,20 +9377,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 25ee90 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 992d00 │ │ │ │ + bl 992e50 │ │ │ │ b 25ee90 │ │ │ │ strdeq fp, [r4], ip @ │ │ │ │ adcseq r3, r4, ip, ror #12 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r7, r0, ror #13 │ │ │ │ + rsbseq fp, r7, r0, lsr r8 │ │ │ │ adcseq r3, r4, r0, lsl r6 │ │ │ │ │ │ │ │ 0025eee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9465,15 +9465,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25f090 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -9482,30 +9482,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 25efd8 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 25efe8 │ │ │ │ ldr r1, [pc, #108] @ 25f0dc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 25f0e0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r0, [pc, #96] @ 25f0e4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 992d50 │ │ │ │ + b 992ea0 │ │ │ │ bl 514df0 │ │ │ │ bl 25ea18 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 25ec58 │ │ │ │ @@ -9513,19 +9513,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 514d4c │ │ │ │ b 25f02c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 25f0e8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ adceq fp, r4, ip, lsl #29 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r7, ip, asr #30 │ │ │ │ - rsbseq sl, r7, r8, lsl #29 │ │ │ │ + @ instruction: 0x0077b09c │ │ │ │ + ldrsbeq sl, [r7], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r3, r4, r4, lsr #8 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0025f0ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -9617,44 +9617,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 25f1a4 │ │ │ │ ldr r0, [pc, #60] @ 25f2d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 25f1a4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r4, r8, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq fp, [r4], r4 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq fp, r4, r8, ror ip │ │ │ │ muleq r0, r4, fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq fp, r7, r8, asr #6 │ │ │ │ - rsbseq fp, r7, r0, ror r3 │ │ │ │ + @ instruction: 0x0077b498 │ │ │ │ + rsbseq fp, r7, r0, asr #9 │ │ │ │ │ │ │ │ 0025f2dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 25f440 │ │ │ │ @@ -9718,44 +9718,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25f460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 25f358 │ │ │ │ ldr r0, [pc, #60] @ 25f464 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 25f358 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r4, ip, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq fp, r4, r8, ror #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq fp, r4, r4, asr #21 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq fp, r7, r8, lsr #4 │ │ │ │ - rsbseq fp, r7, ip, asr #4 │ │ │ │ + rsbseq fp, r7, r8, ror r3 │ │ │ │ + @ instruction: 0x0077b39c │ │ │ │ │ │ │ │ 0025f468 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -10913,71 +10913,71 @@ │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ b 25f7d0 │ │ │ │ and r2, r2, #133169152 @ 0x7f00000 │ │ │ │ cmp r2, #15728640 @ 0xf00000 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #396 @ 0x18c │ │ │ │ b 25f7d0 │ │ │ │ - strdeq r5, [r8], ip │ │ │ │ - ldrdeq r5, [r8], r4 │ │ │ │ - ldrdeq r5, [r8], r6 │ │ │ │ - addeq r5, r8, r5, lsr #1 │ │ │ │ + addeq r5, r8, ip, asr #4 │ │ │ │ + addeq r5, r8, r4, lsr #4 │ │ │ │ + addeq r5, r8, r6, lsr #4 │ │ │ │ + strdeq r5, [r8], r5 @ │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r4, r8, r0, lsr pc │ │ │ │ + addeq r5, r8, r0, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq r4, r8, lr, ror #29 │ │ │ │ + addeq r5, r8, lr, lsr r0 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #6 │ │ │ │ andeq r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, sl, lsl #6 │ │ │ │ - addeq r4, r8, lr, lsr lr │ │ │ │ - addeq r6, r8, ip, asr r7 │ │ │ │ - ldrdeq r4, [r8], r6 │ │ │ │ - addeq r6, r8, r0, asr #13 │ │ │ │ - addeq r4, r8, ip, asr #26 │ │ │ │ - addeq r4, r8, r2, lsl sp │ │ │ │ - strdeq r4, [r8], r6 │ │ │ │ - @ instruction: 0x00884cb0 │ │ │ │ - addeq r6, r8, r0, ror #10 │ │ │ │ - addeq r4, r8, r4, asr #24 │ │ │ │ - addeq r4, r8, sl, asr #23 │ │ │ │ - addeq r4, r8, lr, lsr #22 │ │ │ │ + addeq r4, r8, lr, lsl #31 │ │ │ │ + addeq r6, r8, ip, lsr #17 │ │ │ │ + addeq r4, r8, r6, lsr #30 │ │ │ │ + addeq r6, r8, r0, lsl r8 │ │ │ │ + umulleq r4, r8, ip, lr │ │ │ │ + addeq r4, r8, r2, ror #28 │ │ │ │ + addeq r4, r8, r6, asr #28 │ │ │ │ + addeq r4, r8, r0, lsl #28 │ │ │ │ + @ instruction: 0x008866b0 │ │ │ │ + umulleq r4, r8, r4, sp │ │ │ │ + addeq r4, r8, sl, lsl sp │ │ │ │ + addeq r4, r8, lr, ror ip │ │ │ │ andeq r0, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ - @ instruction: 0x008849b8 │ │ │ │ + addeq r4, r8, r8, lsl #22 │ │ │ │ @ instruction: 0x000001b7 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq r4, r8, ip, asr #18 │ │ │ │ + umulleq r4, r8, ip, sl │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - addeq r4, r8, r0, ror #17 │ │ │ │ + addeq r4, r8, r0, lsr sl │ │ │ │ biclt r0, r0, #0 │ │ │ │ bichi r0, r0, r0 │ │ │ │ andeq r8, pc, r0, lsl #31 │ │ │ │ muleq r0, r5, r3 │ │ │ │ @ instruction: 0x000003b5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, r8, r4, asr #15 │ │ │ │ - umulleq r4, r8, r8, r7 │ │ │ │ - addeq r4, r8, r8, ror #14 │ │ │ │ - addeq r4, r8, r0, asr #14 │ │ │ │ - addeq r4, r8, ip, lsl r7 │ │ │ │ - addeq r4, r8, r4, ror #14 │ │ │ │ - @ instruction: 0x008847b8 │ │ │ │ - addeq r4, r8, ip, ror #15 │ │ │ │ - addeq r4, r8, r0, lsr r8 │ │ │ │ - addeq r4, r8, lr, lsl r8 │ │ │ │ - addeq r4, r8, sl, ror r8 │ │ │ │ + addeq r4, r8, r4, lsl r9 │ │ │ │ + addeq r4, r8, r8, ror #17 │ │ │ │ + @ instruction: 0x008848b8 │ │ │ │ + umulleq r4, r8, r0, r8 │ │ │ │ + addeq r4, r8, ip, ror #16 │ │ │ │ + @ instruction: 0x008848b4 │ │ │ │ + addeq r4, r8, r8, lsl #18 │ │ │ │ + addeq r4, r8, ip, lsr r9 │ │ │ │ + addeq r4, r8, r0, lsl #19 │ │ │ │ + addeq r4, r8, lr, ror #18 │ │ │ │ + addeq r4, r8, sl, asr #19 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ @@ -11004,51 +11004,51 @@ │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, sl, asr #6 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, r3, ror #6 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - addeq r5, r8, r0, lsl #23 │ │ │ │ - addeq r4, r8, sl, asr r2 │ │ │ │ + ldrdeq r5, [r8], r0 │ │ │ │ + addeq r4, r8, sl, lsr #7 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r2, ror #6 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ - umulleq r4, r8, lr, r1 │ │ │ │ + addeq r4, r8, lr, ror #5 │ │ │ │ andeq r0, r0, r7, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ andeq r0, r0, r3, lsl r3 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ @ instruction: 0x000003ba │ │ │ │ @ instruction: 0x000003bb │ │ │ │ - addeq r4, r8, r2, lsr r0 │ │ │ │ - addeq r4, r8, sl, lsl #2 │ │ │ │ + addeq r4, r8, r2, lsl #3 │ │ │ │ + addeq r4, r8, sl, asr r2 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - addeq r4, r8, ip, asr #3 │ │ │ │ + addeq r4, r8, ip, lsl r3 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ - addeq r4, r8, sl, lsl #3 │ │ │ │ + ldrdeq r4, [r8], sl │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ - addeq r4, r8, sl, ror r1 │ │ │ │ + addeq r4, r8, sl, asr #5 │ │ │ │ muleq r0, sp, r1 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r4, r8, sl, lsr #1 │ │ │ │ + strdeq r4, [r8], sl │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ - addeq r4, r8, sl, ror r3 │ │ │ │ + addeq r4, r8, sl, asr #9 │ │ │ │ muleq r0, r9, r1 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, pc, lsl #3 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ @@ -11103,34 +11103,34 @@ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ andeq r0, r0, r5, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r2, lsr #6 │ │ │ │ - addeq r4, r8, r8, lsl sp │ │ │ │ + addeq r4, r8, r8, ror #28 │ │ │ │ + addeq r4, r8, r0, asr #28 │ │ │ │ + addeq r4, r8, r8, lsl lr │ │ │ │ strdeq r4, [r8], r0 │ │ │ │ - addeq r4, r8, r8, asr #25 │ │ │ │ - addeq r4, r8, r0, lsr #25 │ │ │ │ - addeq r3, r8, lr, lsr #27 │ │ │ │ - addeq r4, r8, r8, asr #24 │ │ │ │ + strdeq r3, [r8], lr │ │ │ │ + umulleq r4, r8, r8, sp │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r7, lsr r3 │ │ │ │ - addeq r3, r8, r8, asr #26 │ │ │ │ + umulleq r3, r8, r8, lr │ │ │ │ andeq r0, r0, r1, asr #6 │ │ │ │ - addeq r3, r8, r0, lsl #26 │ │ │ │ - ldrdeq r3, [r8], ip │ │ │ │ + addeq r3, r8, r0, asr lr │ │ │ │ + addeq r3, r8, ip, lsr #28 │ │ │ │ andeq r0, r0, r1, lsr #6 │ │ │ │ andeq r0, r0, r3, lsr r3 │ │ │ │ - addeq r3, r8, r4, ror fp │ │ │ │ - addeq r3, r8, r2, asr #22 │ │ │ │ - addeq r4, r8, r0, lsl #19 │ │ │ │ - addeq r4, r8, r8, asr r9 │ │ │ │ - addeq r3, r8, r6, lsl #21 │ │ │ │ - addeq r4, r8, r4, lsr #17 │ │ │ │ + addeq r3, r8, r4, asr #25 │ │ │ │ + umulleq r3, r8, r2, ip │ │ │ │ + ldrdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, r8, lsr #21 │ │ │ │ + ldrdeq r3, [r8], r6 │ │ │ │ + strdeq r4, [r8], r4 @ │ │ │ │ lsr r3, r2, #20 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ cmp r3, #5 │ │ │ │ bhi 261f84 │ │ │ │ ldr r2, [pc, #-496] @ 2607ec │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ @@ -13160,15 +13160,15 @@ │ │ │ │ @ instruction: 0x000003b2 │ │ │ │ muleq r0, r3, r1 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ @ instruction: 0x000003b6 │ │ │ │ muleq r0, r2, r1 │ │ │ │ muleq r0, r1, r1 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - addeq r3, r8, r4, asr r8 │ │ │ │ + addeq r3, r8, r4, lsr #19 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, r9, asr #6 │ │ │ │ andeq r0, r0, r3, asr #6 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ @@ -13194,17 +13194,17 @@ │ │ │ │ andeq r0, r0, fp, ror r2 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ muleq r0, pc, r3 @ │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ andeq r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - addeq r3, r8, lr, lsl r6 │ │ │ │ + addeq r3, r8, lr, ror #14 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - addeq r3, r8, r4, lsl #12 │ │ │ │ + addeq r3, r8, r4, asr r7 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ andeq r0, r0, lr, lsr #5 │ │ │ │ muleq r0, r7, r2 │ │ │ │ muleq r0, r6, r2 │ │ │ │ muleq r0, r5, r2 │ │ │ │ @@ -13274,29 +13274,29 @@ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ - addeq r3, r8, r5, asr #3 │ │ │ │ - @ instruction: 0x008831b6 │ │ │ │ + addeq r3, r8, r5, lsl r3 │ │ │ │ + addeq r3, r8, r6, lsl #6 │ │ │ │ andeq r0, r0, r6, asr r3 │ │ │ │ andeq r0, r0, r3, ror #5 │ │ │ │ andeq r0, r0, r1, ror #5 │ │ │ │ andeq r0, r0, r2, ror #5 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ andeq r0, r0, r5, asr r3 │ │ │ │ andeq r0, r0, pc, asr #6 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ - strdeq r3, [r8], fp │ │ │ │ + addeq r3, r8, fp, asr #4 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, lr, asr #4 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ @@ -13412,15 +13412,15 @@ │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, pc, ror #4 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r0, r0, lr, ror r2 │ │ │ │ andeq r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r2, r8, r4, lsl #22 │ │ │ │ + addeq r2, r8, r4, asr ip │ │ │ │ andeq r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, pc, lsl r2 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ @@ -14449,15 +14449,15 @@ │ │ │ │ strb r3, [r4, #43] @ 0x2b │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008824b4 │ │ │ │ + addeq r2, r8, r4, lsl #12 │ │ │ │ lsl r1, r0, #12 │ │ │ │ lsr r1, r1, #27 │ │ │ │ lsl ip, r0, #20 │ │ │ │ lsl r2, r0, #7 │ │ │ │ lsl r3, r0, #17 │ │ │ │ lsr ip, ip, #27 │ │ │ │ lsr r2, r2, #27 │ │ │ │ @@ -15679,98 +15679,98 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, #0 │ │ │ │ b 265264 │ │ │ │ adceq r6, r4, r4, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq lr, r1, ip, r1 │ │ │ │ addseq ip, r5, ip, lsr r2 │ │ │ │ - addeq r1, r8, lr, lsr r1 │ │ │ │ + addeq r1, r8, lr, lsl #5 │ │ │ │ andeq r0, r0, r2, lsl #25 │ │ │ │ andeq r0, r0, r1, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ - addeq r1, r8, r0, ror r0 │ │ │ │ - addeq r6, r2, ip, rrx │ │ │ │ - addeq r1, r3, r8, lsr #4 │ │ │ │ + addeq r1, r8, r0, asr #3 │ │ │ │ + @ instruction: 0x008261bc │ │ │ │ + addeq r1, r3, r8, ror r3 │ │ │ │ adceq r6, r4, ip, asr #15 │ │ │ │ - rsbseq r6, r7, r4, asr #21 │ │ │ │ - rsbseq r6, r7, r8, lsl #21 │ │ │ │ - rsbseq r6, r7, ip, lsr #20 │ │ │ │ - rsbseq r6, r7, r4, lsl #20 │ │ │ │ - addeq lr, r2, r0, ror sp │ │ │ │ - rsbseq sp, pc, r4, ror #8 │ │ │ │ - rsbseq r6, r7, ip, lsl #19 │ │ │ │ - ldrsheq r5, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - addeq r1, r8, r4, ror r7 │ │ │ │ - addeq r1, r8, ip, lsl #14 │ │ │ │ - addeq r1, r8, ip, lsl #13 │ │ │ │ - addeq r1, r8, ip, lsl r5 │ │ │ │ - addeq r1, r8, r0, lsr #9 │ │ │ │ - addeq r5, r2, r4, asr #17 │ │ │ │ - strdeq r1, [r8], ip │ │ │ │ - addeq r5, r2, ip, lsl r8 │ │ │ │ - strdeq r5, [r2], r4 │ │ │ │ - rsbseq r6, r7, r8, lsr r3 │ │ │ │ - rsbseq r6, r7, r0, lsl r3 │ │ │ │ - rsbseq r6, r7, r4, asr #5 │ │ │ │ - @ instruction: 0x0077629c │ │ │ │ + rsbseq r6, r7, r4, lsl ip │ │ │ │ + ldrsbeq r6, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r6, r7, ip, ror fp │ │ │ │ + rsbseq r6, r7, r4, asr fp │ │ │ │ + addeq lr, r2, r0, asr #29 │ │ │ │ + ldrheq sp, [pc], #-84 @ │ │ │ │ + ldrsbeq r6, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r5, sp, ip, asr #20 │ │ │ │ + addeq r1, r8, r4, asr #17 │ │ │ │ + addeq r1, r8, ip, asr r8 │ │ │ │ + ldrdeq r1, [r8], ip │ │ │ │ + addeq r1, r8, ip, ror #12 │ │ │ │ + strdeq r1, [r8], r0 │ │ │ │ + addeq r5, r2, r4, lsl sl │ │ │ │ + addeq r1, r8, ip, asr #10 │ │ │ │ + addeq r5, r2, ip, ror #18 │ │ │ │ + addeq r5, r2, r4, asr #18 │ │ │ │ + rsbseq r6, r7, r8, lsl #9 │ │ │ │ + rsbseq r6, r7, r0, ror #8 │ │ │ │ + rsbseq r6, r7, r4, lsl r4 │ │ │ │ + rsbseq r6, r7, ip, ror #7 │ │ │ │ + addeq r5, r2, r0, lsr #16 │ │ │ │ + addeq r5, r2, r8, lsl #14 │ │ │ │ + rsbseq r6, r7, r4, ror r0 │ │ │ │ + strdeq r0, [r8], r4 │ │ │ │ ldrdeq r5, [r2], r0 │ │ │ │ - @ instruction: 0x008255b8 │ │ │ │ - rsbseq r5, r7, r4, lsr #30 │ │ │ │ - addeq r0, r8, r4, lsr #5 │ │ │ │ - addeq r5, r2, r0, lsl #7 │ │ │ │ - rsbseq r5, r7, ip, lsr #29 │ │ │ │ - rsbseq r5, r7, r4, lsl #29 │ │ │ │ - addeq r0, r8, r8, lsr #27 │ │ │ │ - addeq r0, r8, r4, asr #1 │ │ │ │ + ldrsheq r5, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq r5, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, r4, lsl r2 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - strdeq r0, [r8], r4 │ │ │ │ - addeq r0, r8, r4, ror ip │ │ │ │ - ldrsheq r5, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsbeq r5, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r0, r8, ip, asr fp │ │ │ │ - ldrdeq r0, [r8], r4 │ │ │ │ - addeq r0, r8, ip, asr #20 │ │ │ │ - ldrsbeq r5, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - addeq r0, r8, r8, lsl #19 │ │ │ │ - addeq r0, r8, r0, lsr #18 │ │ │ │ - @ instruction: 0x008808b8 │ │ │ │ - addeq r0, r8, r0, asr r8 │ │ │ │ - rsbseq r5, r7, r4, asr #15 │ │ │ │ - rsbseq fp, pc, ip, lsl #6 │ │ │ │ - rsbseq r4, r7, r0, lsl #25 │ │ │ │ + addeq r0, r8, r4, asr #28 │ │ │ │ + addeq r0, r8, r4, asr #27 │ │ │ │ + rsbseq r5, r7, r8, asr #26 │ │ │ │ + rsbseq r5, r7, r0, lsr #26 │ │ │ │ + addeq r0, r8, ip, lsr #25 │ │ │ │ + addeq r0, r8, r4, lsr #24 │ │ │ │ + umulleq r0, r8, ip, fp │ │ │ │ + rsbseq r5, r7, r0, lsr #22 │ │ │ │ + ldrdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, r0, ror sl │ │ │ │ + addeq r0, r8, r8, lsl #20 │ │ │ │ + addeq r0, r8, r0, lsr #19 │ │ │ │ + rsbseq r5, r7, r4, lsl r9 │ │ │ │ + rsbseq fp, pc, ip, asr r4 @ │ │ │ │ + ldrsbeq r4, [r7], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r2, lsl #26 │ │ │ │ - addeq r0, r8, r8, ror #5 │ │ │ │ + addeq r0, r8, r8, lsr r4 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - rsbseq r5, r7, ip, lsl r7 │ │ │ │ - addeq r4, r2, r4, asr #21 │ │ │ │ - ldrsheq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq r5, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrsbeq r5, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r5, r7, ip, lsr #9 │ │ │ │ - rsbseq r5, r7, r4, lsl #9 │ │ │ │ - rsbseq r5, r7, r8, lsr r4 │ │ │ │ - rsbseq r5, r7, r0, lsl r4 │ │ │ │ - rsbseq r5, r7, r4, asr #7 │ │ │ │ - @ instruction: 0x0077539c │ │ │ │ - rsbseq r5, r7, r0, asr r3 │ │ │ │ - rsbseq r5, r7, r8, lsr #6 │ │ │ │ - ldrsbeq r5, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrheq r5, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r5, r7, r8, ror #4 │ │ │ │ + rsbseq r5, r7, ip, ror #16 │ │ │ │ + addeq r4, r2, r4, lsl ip │ │ │ │ + rsbseq r4, r7, r4, asr #24 │ │ │ │ + rsbseq r5, r7, r0, asr #14 │ │ │ │ + rsbseq r5, r7, r0, lsr #14 │ │ │ │ + ldrsheq r5, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq r5, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r5, r7, r8, lsl #11 │ │ │ │ + rsbseq r5, r7, r0, ror #10 │ │ │ │ + rsbseq r5, r7, r4, lsl r5 │ │ │ │ + rsbseq r5, r7, ip, ror #9 │ │ │ │ + rsbseq r5, r7, r0, lsr #9 │ │ │ │ + rsbseq r5, r7, r8, ror r4 │ │ │ │ + rsbseq r5, r7, ip, lsr #8 │ │ │ │ + rsbseq r5, r7, r4, lsl #8 │ │ │ │ + ldrheq r5, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x00775390 │ │ │ │ + rsbseq r5, r7, r0, ror #6 │ │ │ │ + rsbseq r5, r7, r8, lsr r3 │ │ │ │ + rsbseq r5, r7, r4, lsl r3 │ │ │ │ + rsbseq r5, r7, ip, ror #5 │ │ │ │ rsbseq r5, r7, r0, asr #4 │ │ │ │ - rsbseq r5, r7, r0, lsl r2 │ │ │ │ - rsbseq r5, r7, r8, ror #3 │ │ │ │ + rsbseq r5, r7, r8, lsl r2 │ │ │ │ rsbseq r5, r7, r4, asr #3 │ │ │ │ @ instruction: 0x0077519c │ │ │ │ - ldrsheq r5, [r7], #-0 @ │ │ │ │ - rsbseq r5, r7, r8, asr #1 │ │ │ │ - rsbseq r5, r7, r4, ror r0 │ │ │ │ - rsbseq r5, r7, ip, asr #32 │ │ │ │ - ldrsbeq r4, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, r7, r4, lsr #2 │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r4] │ │ │ │ strb r7, [r2, r3] │ │ │ │ ldm r4, {r2, r3} │ │ │ │ strb r5, [r2, r3] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ @@ -17811,326 +17811,326 @@ │ │ │ │ b 2666e8 │ │ │ │ ldr r5, [pc, #836] @ 267578 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2666e8 │ │ │ │ ldr r5, [pc, #828] @ 26757c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2666e8 │ │ │ │ - ldrheq r4, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r4, r7, ip, lsr #31 │ │ │ │ - addeq r9, r2, ip, rrx │ │ │ │ - addeq r9, r2, r4, asr #32 │ │ │ │ - rsbseq r4, r7, r8, asr #29 │ │ │ │ + rsbseq r5, r7, r8, lsl #2 │ │ │ │ + ldrsheq r5, [r7], #-12 @ │ │ │ │ + @ instruction: 0x008291bc │ │ │ │ + umulleq r9, r2, r4, r1 │ │ │ │ + rsbseq r5, r7, r8, lsl r0 │ │ │ │ + ldrsheq r4, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r4, r7, r0, lsr #30 │ │ │ │ + rsbseq r4, r7, r0, asr #30 │ │ │ │ + ldrheq r4, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r4, r7, r4, lsr #29 │ │ │ │ + rsbseq r4, r7, ip, lsl #29 │ │ │ │ + rsbseq r4, r7, r4, ror lr │ │ │ │ rsbseq r4, r7, r0, lsr #29 │ │ │ │ - ldrsbeq r4, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - ldrsheq r4, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r4, r7, ip, ror #26 │ │ │ │ - rsbseq r4, r7, r4, asr sp │ │ │ │ - rsbseq r4, r7, ip, lsr sp │ │ │ │ - rsbseq r4, r7, r4, lsr #26 │ │ │ │ - rsbseq r4, r7, r0, asr sp │ │ │ │ - rsbseq r4, r7, r8, lsl #26 │ │ │ │ - rsbseq r4, r7, ip, ror ip │ │ │ │ - rsbseq r4, r7, ip, ror #24 │ │ │ │ - rsbseq r4, r7, r8, asr ip │ │ │ │ - rsbseq r4, r7, ip, lsr #24 │ │ │ │ - rsbseq r4, r7, ip, lsr #23 │ │ │ │ - ldrdeq pc, [r7], lr │ │ │ │ + rsbseq r4, r7, r8, asr lr │ │ │ │ + rsbseq r4, r7, ip, asr #27 │ │ │ │ + ldrheq r4, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r4, r7, r8, lsr #27 │ │ │ │ + rsbseq r4, r7, ip, ror sp │ │ │ │ + ldrsheq r4, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + addeq pc, r7, lr, lsr #24 │ │ │ │ andeq r0, r0, r1, lsl #27 │ │ │ │ - rsbseq r4, r7, ip, lsr r0 │ │ │ │ - rsbseq r4, r7, r4, ror sl │ │ │ │ - rsbseq r4, r7, r8, asr sl │ │ │ │ - rsbseq r4, r7, r8, lsl #20 │ │ │ │ - ldrsheq r4, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r4, r7, r8, lsl #20 │ │ │ │ - addeq r8, r2, r8, lsr #22 │ │ │ │ - ldrheq r4, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r8, pc, r0, ror #9 │ │ │ │ - rsbseq r8, pc, r8, asr #9 │ │ │ │ - rsbseq r4, r7, r0, asr #5 │ │ │ │ - ldrheq r4, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrheq r4, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrheq r4, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - ldrheq r4, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrheq r4, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r4, r7, ip, lsl #3 │ │ │ │ + rsbseq r4, r7, r4, asr #23 │ │ │ │ + rsbseq r4, r7, r8, lsr #23 │ │ │ │ + rsbseq r4, r7, r8, asr fp │ │ │ │ + rsbseq r4, r7, r0, asr #22 │ │ │ │ + rsbseq r4, r7, r8, asr fp │ │ │ │ + addeq r8, r2, r8, ror ip │ │ │ │ + rsbseq r4, r7, r0, lsl #22 │ │ │ │ + rsbseq r8, pc, r0, lsr r6 @ │ │ │ │ + rsbseq r8, pc, r8, lsl r6 @ │ │ │ │ + rsbseq r4, r7, r0, lsl r4 │ │ │ │ + rsbseq r4, r7, ip, lsl #8 │ │ │ │ + rsbseq r4, r7, r8, lsl #8 │ │ │ │ + rsbseq r4, r7, r4, lsl #8 │ │ │ │ + rsbseq r4, r7, r0, lsl #8 │ │ │ │ + rsbseq r4, r7, r0, lsl #8 │ │ │ │ + rsbseq r4, r7, r0, lsr r3 │ │ │ │ + rsbseq r4, r7, r4, lsr r3 │ │ │ │ + rsbseq r4, r7, r8, lsr r3 │ │ │ │ + rsbseq r4, r7, ip, lsr r3 │ │ │ │ + rsbseq r4, r7, r0, asr #6 │ │ │ │ + rsbseq r4, r7, r4, asr #6 │ │ │ │ + rsbseq r4, r7, r4, asr #6 │ │ │ │ + rsbseq r4, r7, r0, asr #6 │ │ │ │ + ldrsbeq r4, [r7], #-16 @ │ │ │ │ + ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq r4, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq r4, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ rsbseq r4, r7, r0, ror #3 │ │ │ │ rsbseq r4, r7, r4, ror #3 │ │ │ │ rsbseq r4, r7, r8, ror #3 │ │ │ │ rsbseq r4, r7, ip, ror #3 │ │ │ │ ldrsheq r4, [r7], #-16 @ │ │ │ │ ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsheq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ - ldrsheq r4, [r7], #-16 @ │ │ │ │ - rsbseq r4, r7, r0, lsl #1 │ │ │ │ - rsbseq r4, r7, r4, lsl #1 │ │ │ │ - rsbseq r4, r7, r8, lsl #1 │ │ │ │ - rsbseq r4, r7, ip, lsl #1 │ │ │ │ - @ instruction: 0x00774090 │ │ │ │ - @ instruction: 0x00774094 │ │ │ │ - @ instruction: 0x00774098 │ │ │ │ - @ instruction: 0x0077409c │ │ │ │ - rsbseq r4, r7, r0, lsr #1 │ │ │ │ - rsbseq r4, r7, r4, lsr #1 │ │ │ │ - rsbseq r4, r7, r8, lsr #1 │ │ │ │ - rsbseq r4, r7, ip, lsr #1 │ │ │ │ - ldrheq r4, [r7], #-0 @ │ │ │ │ - ldrheq r4, [r7], #-4 @ │ │ │ │ - ldrheq r4, [r7], #-8 @ │ │ │ │ - ldrheq r4, [r7], #-12 @ │ │ │ │ - addeq r8, r2, r4, asr #18 │ │ │ │ - ldrheq r3, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r4, r7, r4, asr #15 │ │ │ │ - rsbseq r4, r7, r8, lsl #15 │ │ │ │ - rsbseq r4, r7, ip, asr #14 │ │ │ │ - rsbseq r4, r7, ip, lsr #14 │ │ │ │ - rsbseq r4, r7, ip, lsl #14 │ │ │ │ - rsbseq r4, r7, ip, ror #13 │ │ │ │ - rsbseq r4, r7, ip, asr #13 │ │ │ │ - ldrsbeq r3, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r3, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r3, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r3, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsbeq r3, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r8, pc, r0, ror #3 │ │ │ │ - rsbseq r3, r7, r8, asr #22 │ │ │ │ + ldrsheq r4, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r4, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r4, r7, r0, lsl #4 │ │ │ │ + rsbseq r4, r7, r4, lsl #4 │ │ │ │ + rsbseq r4, r7, r8, lsl #4 │ │ │ │ + rsbseq r4, r7, ip, lsl #4 │ │ │ │ + umulleq r8, r2, r4, sl │ │ │ │ + rsbseq r3, r7, ip, lsl #28 │ │ │ │ + rsbseq r4, r7, r4, lsl r9 │ │ │ │ + ldrsbeq r4, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x0077489c │ │ │ │ + rsbseq r4, r7, ip, ror r8 │ │ │ │ + rsbseq r4, r7, ip, asr r8 │ │ │ │ + rsbseq r4, r7, ip, lsr r8 │ │ │ │ + rsbseq r4, r7, ip, lsl r8 │ │ │ │ + rsbseq r4, r7, ip, lsr #2 │ │ │ │ + rsbseq r4, r7, ip, lsr #2 │ │ │ │ + rsbseq r4, r7, ip, lsr #2 │ │ │ │ + rsbseq r4, r7, r4, lsr #2 │ │ │ │ + rsbseq r4, r7, r0, lsr #2 │ │ │ │ + rsbseq r8, pc, r0, lsr r3 @ │ │ │ │ + @ instruction: 0x00773c98 │ │ │ │ andeq r0, r0, r4, lsl pc │ │ │ │ - strdeq pc, [r7], r2 │ │ │ │ - rsbseq r3, r7, r8, ror #21 │ │ │ │ - rsbseq r4, r7, r8, lsl r6 │ │ │ │ - @ instruction: 0x00773a98 │ │ │ │ - @ instruction: 0x00773a94 │ │ │ │ - rsbseq r7, pc, ip, lsl lr @ │ │ │ │ - ldrsbeq r3, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + addeq pc, r7, r2, asr #14 │ │ │ │ + rsbseq r3, r7, r8, lsr ip │ │ │ │ + rsbseq r4, r7, r8, ror #14 │ │ │ │ + rsbseq r3, r7, r8, ror #23 │ │ │ │ + rsbseq r3, r7, r4, ror #23 │ │ │ │ + rsbseq r7, pc, ip, ror #30 │ │ │ │ + rsbseq r3, r7, r4, lsr #24 │ │ │ │ andeq r0, r0, r1, lsl #28 │ │ │ │ - rsbseq r3, r7, r4, lsl #21 │ │ │ │ - rsbseq r3, r7, r4, ror #20 │ │ │ │ - rsbseq r3, r7, r4, ror sl │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbseq r4, r7, r4, lsr #8 │ │ │ │ - rsbseq r4, r7, r0, asr #7 │ │ │ │ - rsbseq r3, r7, ip, asr #17 │ │ │ │ + ldrsbeq r3, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq r3, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r3, r7, r4, asr #23 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, ip, asr #1 │ │ │ │ + rsbseq r4, r7, r4, ror r5 │ │ │ │ + rsbseq r4, r7, r0, lsl r5 │ │ │ │ + rsbseq r3, r7, ip, lsl sl │ │ │ │ + rsbseq r3, r7, ip, lsl sl │ │ │ │ + rsbseq r3, r7, r8, lsl sl │ │ │ │ + rsbseq r3, r7, r4, lsl sl │ │ │ │ + rsbseq r3, r7, r4, ror lr │ │ │ │ + rsbseq r3, r7, r4, ror lr │ │ │ │ + rsbseq r3, r7, r4, ror lr │ │ │ │ + rsbseq r3, r7, r4, ror lr │ │ │ │ + rsbseq r3, r7, r4, ror lr │ │ │ │ + rsbseq r3, r7, r4, ror lr │ │ │ │ + rsbseq r3, r7, r4, ror lr │ │ │ │ + rsbseq r3, r7, r4, ror lr │ │ │ │ + ldrheq r3, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r3, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r3, r7, ip, lsr #19 │ │ │ │ + rsbseq r8, pc, ip, rrx │ │ │ │ + rsbseq r8, pc, ip, asr #32 │ │ │ │ + @ instruction: 0x00773990 │ │ │ │ + ldrsheq lr, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r3, r7, r0, lsl #19 │ │ │ │ + rsbseq r3, r7, ip, ror r9 │ │ │ │ + rsbseq r3, r7, r0, lsl #19 │ │ │ │ + rsbseq r3, r7, r4, lsl #19 │ │ │ │ + rsbseq r3, r7, r8, lsl #19 │ │ │ │ + rsbseq r3, r7, ip, lsl #19 │ │ │ │ + @ instruction: 0x00773990 │ │ │ │ + @ instruction: 0x00773994 │ │ │ │ + @ instruction: 0x00773998 │ │ │ │ + @ instruction: 0x0077399c │ │ │ │ + rsbseq r3, r7, r0, lsr #19 │ │ │ │ + rsbseq r3, r7, r4, lsr #19 │ │ │ │ + rsbseq r3, r7, r8, lsr #19 │ │ │ │ + rsbseq r3, r7, ip, lsr #19 │ │ │ │ + ldrheq r3, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + ldrheq r3, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r3, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrheq r3, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r3, r7, r0, asr #19 │ │ │ │ + rsbseq r3, r7, r4, asr #19 │ │ │ │ + rsbseq r3, r7, r8, asr #19 │ │ │ │ + rsbseq r3, r7, ip, asr #19 │ │ │ │ + ldrsbeq r3, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbeq r3, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsbeq r3, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq r3, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r3, r7, r0, ror #19 │ │ │ │ + rsbseq r3, r7, r4, ror #19 │ │ │ │ + rsbseq r3, r7, r8, ror #19 │ │ │ │ + rsbseq r3, r7, ip, ror #19 │ │ │ │ + ldrsheq r3, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq r3, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r3, r7, ip, ror #19 │ │ │ │ + rsbseq r3, r7, r8, ror #19 │ │ │ │ + rsbseq r3, r7, ip, ror #19 │ │ │ │ + ldrsheq r3, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq r3, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + ldrsheq r3, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsheq r3, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r3, r7, r0, lsl #20 │ │ │ │ + rsbseq r3, r7, r4, lsl #20 │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ rsbseq r3, r7, ip, asr #17 │ │ │ │ rsbseq r3, r7, r8, asr #17 │ │ │ │ rsbseq r3, r7, r4, asr #17 │ │ │ │ - rsbseq r3, r7, r4, lsr #26 │ │ │ │ - rsbseq r3, r7, r4, lsr #26 │ │ │ │ - rsbseq r3, r7, r4, lsr #26 │ │ │ │ - rsbseq r3, r7, r4, lsr #26 │ │ │ │ - rsbseq r3, r7, r4, lsr #26 │ │ │ │ - rsbseq r3, r7, r4, lsr #26 │ │ │ │ - rsbseq r3, r7, r4, lsr #26 │ │ │ │ - rsbseq r3, r7, r4, lsr #26 │ │ │ │ - rsbseq r3, r7, r4, ror #16 │ │ │ │ - rsbseq r3, r7, r0, ror #16 │ │ │ │ - rsbseq r3, r7, ip, asr r8 │ │ │ │ - rsbseq r7, pc, ip, lsl pc @ │ │ │ │ - ldrsheq r7, [pc], #-236 @ │ │ │ │ - rsbseq r3, r7, r0, asr #16 │ │ │ │ - rsbseq lr, r8, ip, lsr #21 │ │ │ │ - rsbseq r3, r7, r0, lsr r8 │ │ │ │ - rsbseq r3, r7, ip, lsr #16 │ │ │ │ - rsbseq r3, r7, r0, lsr r8 │ │ │ │ - rsbseq r3, r7, r4, lsr r8 │ │ │ │ - rsbseq r3, r7, r8, lsr r8 │ │ │ │ - rsbseq r3, r7, ip, lsr r8 │ │ │ │ - rsbseq r3, r7, r0, asr #16 │ │ │ │ - rsbseq r3, r7, r4, asr #16 │ │ │ │ - rsbseq r3, r7, r8, asr #16 │ │ │ │ - rsbseq r3, r7, ip, asr #16 │ │ │ │ - rsbseq r3, r7, r0, asr r8 │ │ │ │ - rsbseq r3, r7, r4, asr r8 │ │ │ │ - rsbseq r3, r7, r8, asr r8 │ │ │ │ - rsbseq r3, r7, ip, asr r8 │ │ │ │ - rsbseq r3, r7, r0, ror #16 │ │ │ │ - rsbseq r3, r7, r4, ror #16 │ │ │ │ - rsbseq r3, r7, r8, ror #16 │ │ │ │ - rsbseq r3, r7, ip, ror #16 │ │ │ │ - rsbseq r3, r7, r0, ror r8 │ │ │ │ - rsbseq r3, r7, r4, ror r8 │ │ │ │ - rsbseq r3, r7, r8, ror r8 │ │ │ │ - rsbseq r3, r7, ip, ror r8 │ │ │ │ - rsbseq r3, r7, r0, lsl #17 │ │ │ │ - rsbseq r3, r7, r4, lsl #17 │ │ │ │ - rsbseq r3, r7, r8, lsl #17 │ │ │ │ - rsbseq r3, r7, ip, lsl #17 │ │ │ │ - @ instruction: 0x00773890 │ │ │ │ - @ instruction: 0x00773894 │ │ │ │ - @ instruction: 0x00773898 │ │ │ │ - @ instruction: 0x0077389c │ │ │ │ - rsbseq r3, r7, r0, lsr #17 │ │ │ │ + rsbseq r3, r7, r0, asr #17 │ │ │ │ + ldrheq r3, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + ldrheq r3, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrheq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + ldrheq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r3, r7, ip, lsr #17 │ │ │ │ + rsbseq r3, r7, r8, lsr #17 │ │ │ │ + rsbseq r3, r7, r4, lsr #17 │ │ │ │ rsbseq r3, r7, r0, lsr #17 │ │ │ │ @ instruction: 0x0077389c │ │ │ │ @ instruction: 0x00773898 │ │ │ │ - @ instruction: 0x0077389c │ │ │ │ - rsbseq r3, r7, r0, lsr #17 │ │ │ │ - rsbseq r3, r7, r4, lsr #17 │ │ │ │ - rsbseq r3, r7, r8, lsr #17 │ │ │ │ - rsbseq r3, r7, ip, lsr #17 │ │ │ │ - ldrheq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - ldrheq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, ror #24 │ │ │ │ - rsbseq r3, r7, r4, lsl #15 │ │ │ │ - rsbseq r3, r7, r4, lsl #15 │ │ │ │ - rsbseq r3, r7, r4, lsl #15 │ │ │ │ - rsbseq r3, r7, r4, lsl #15 │ │ │ │ - rsbseq r3, r7, r4, lsl #15 │ │ │ │ - rsbseq r3, r7, r4, lsl #15 │ │ │ │ - rsbseq r3, r7, r4, lsl #15 │ │ │ │ - rsbseq r3, r7, r0, lsl #15 │ │ │ │ - rsbseq r3, r7, ip, ror r7 │ │ │ │ - rsbseq r3, r7, r8, ror r7 │ │ │ │ - rsbseq r3, r7, r4, ror r7 │ │ │ │ - rsbseq r3, r7, r0, ror r7 │ │ │ │ - rsbseq r3, r7, ip, ror #14 │ │ │ │ - rsbseq r3, r7, r8, ror #14 │ │ │ │ - rsbseq r3, r7, r4, ror #14 │ │ │ │ + rsbseq r7, pc, r8, lsl #7 │ │ │ │ + rsbseq r7, pc, r0, lsr r4 @ │ │ │ │ + rsbseq r7, pc, r8, lsl r4 @ │ │ │ │ + rsbseq r7, pc, r0, lsl #8 │ │ │ │ + rsbseq r7, pc, r8, asr #9 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + rsbseq r3, r7, r8, asr r8 │ │ │ │ + ldrheq r7, [pc], #-44 @ │ │ │ │ + rsbseq r7, pc, r0, asr r2 @ │ │ │ │ + rsbseq r7, pc, r8, asr #3 │ │ │ │ + rsbseq r7, pc, r4, ror #3 │ │ │ │ + ldrsheq r7, [pc], #-28 @ │ │ │ │ + rsbseq r3, r7, ip, lsl r8 │ │ │ │ + rsbseq r7, pc, r8, ror r1 @ │ │ │ │ + rsbseq r8, pc, ip, lsr r8 @ │ │ │ │ + rsbseq r3, r7, r0, lsl #16 │ │ │ │ + rsbseq r3, r7, r0, lsl #16 │ │ │ │ + ldrsheq r3, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsheq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r3, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r7, pc, r0, lsr #10 │ │ │ │ + rsbseq r7, pc, r8, lsl #10 │ │ │ │ + ldrsheq r7, [pc], #-64 @ │ │ │ │ + rsbseq r7, pc, r8, asr #2 │ │ │ │ + ldrheq r3, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r7, pc, ip, lsr r1 @ │ │ │ │ + rsbseq r7, pc, r0, ror #2 │ │ │ │ + rsbseq r7, pc, r8, asr #2 │ │ │ │ + rsbseq r7, pc, r4, lsr #4 │ │ │ │ + @ instruction: 0x007f7198 │ │ │ │ + rsbseq r7, pc, r8, lsl r1 @ │ │ │ │ + ldrsbeq r7, [pc], #-4 @ │ │ │ │ rsbseq r3, r7, r0, ror #14 │ │ │ │ rsbseq r3, r7, ip, asr r7 │ │ │ │ - rsbseq r3, r7, r8, asr r7 │ │ │ │ rsbseq r3, r7, r4, asr r7 │ │ │ │ rsbseq r3, r7, r0, asr r7 │ │ │ │ rsbseq r3, r7, ip, asr #14 │ │ │ │ rsbseq r3, r7, r8, asr #14 │ │ │ │ - rsbseq r7, pc, r8, lsr r2 @ │ │ │ │ - rsbseq r7, pc, r0, ror #5 │ │ │ │ - rsbseq r7, pc, r8, asr #5 │ │ │ │ - ldrheq r7, [pc], #-32 @ │ │ │ │ - rsbseq r7, pc, r8, ror r3 @ │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r3, r7, r8, lsl #14 │ │ │ │ - rsbseq r7, pc, ip, ror #2 │ │ │ │ - rsbseq r7, pc, r0, lsl #2 │ │ │ │ - rsbseq r7, pc, r8, ror r0 @ │ │ │ │ - @ instruction: 0x007f7094 │ │ │ │ - rsbseq r7, pc, ip, lsr #1 │ │ │ │ - rsbseq r3, r7, ip, asr #13 │ │ │ │ - rsbseq r7, pc, r8, lsr #32 │ │ │ │ - rsbseq r8, pc, ip, ror #13 │ │ │ │ - ldrheq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrheq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r3, r7, ip, lsr #13 │ │ │ │ - rsbseq r3, r7, r8, lsr #13 │ │ │ │ - rsbseq r3, r7, r8, lsr #13 │ │ │ │ - rsbseq r3, r7, r4, lsr #13 │ │ │ │ - ldrsbeq r7, [pc], #-48 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #4 │ │ │ │ + @ instruction: 0x007dfb94 │ │ │ │ + rsbseq r7, pc, ip, asr #3 │ │ │ │ + rsbseq r3, r7, r4, lsr #14 │ │ │ │ + ldrheq r7, [pc], #-48 @ │ │ │ │ + ldrheq r7, [pc], #-48 @ │ │ │ │ ldrheq r7, [pc], #-56 @ │ │ │ │ - rsbseq r7, pc, r0, lsr #7 │ │ │ │ - ldrsheq r6, [pc], #-248 @ │ │ │ │ - rsbseq r3, r7, ip, ror #12 │ │ │ │ - rsbseq r6, pc, ip, ror #31 │ │ │ │ - rsbseq r7, pc, r0, lsl r0 @ │ │ │ │ - ldrsheq r6, [pc], #-248 @ │ │ │ │ - ldrsbeq r7, [pc], #-4 @ │ │ │ │ - rsbseq r7, pc, r8, asr #32 │ │ │ │ - rsbseq r6, pc, r8, asr #31 │ │ │ │ - rsbseq r6, pc, r4, lsl #31 │ │ │ │ - rsbseq r3, r7, r0, lsl r6 │ │ │ │ - rsbseq r3, r7, ip, lsl #12 │ │ │ │ - rsbseq r3, r7, r4, lsl #12 │ │ │ │ - rsbseq r3, r7, r0, lsl #12 │ │ │ │ - ldrsheq r3, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq r3, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrheq r7, [pc], #-4 @ │ │ │ │ - rsbseq pc, sp, r4, asr #20 │ │ │ │ - rsbseq r7, pc, ip, ror r0 @ │ │ │ │ - ldrsbeq r3, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r7, pc, r0, ror #4 │ │ │ │ - rsbseq r7, pc, r0, ror #4 │ │ │ │ - rsbseq r7, pc, r8, ror #4 │ │ │ │ - rsbseq r3, r7, ip, lsr #11 │ │ │ │ - rsbseq r3, r7, r8, lsr #11 │ │ │ │ - rsbseq r3, r7, r0, lsr #11 │ │ │ │ - ldrheq r6, [pc], #-216 @ │ │ │ │ - @ instruction: 0x00773590 │ │ │ │ - rsbseq r2, r7, ip, lsr #21 │ │ │ │ - ldrheq r2, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq r3, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq r3, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsheq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r6, pc, r8, lsl #30 │ │ │ │ + rsbseq r3, r7, r0, ror #13 │ │ │ │ + ldrsheq r2, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, r7, ip, lsl #24 │ │ │ │ ldr r5, [pc, #-428] @ 267580 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2666e8 │ │ │ │ ldr r5, [pc, #-436] @ 267584 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2666e8 │ │ │ │ ldr r5, [pc, #-444] @ 267588 │ │ │ │ @@ -18547,15 +18547,15 @@ │ │ │ │ b 267ca4 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ moveq r3, #10 │ │ │ │ beq 267ca4 │ │ │ │ b 267ca0 │ │ │ │ mov r3, #3 │ │ │ │ b 267ca4 │ │ │ │ - @ instruction: 0x0087e9b8 │ │ │ │ + addeq lr, r7, r8, lsl #22 │ │ │ │ │ │ │ │ 00267da0 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 267dd0 │ │ │ │ @@ -18668,15 +18668,15 @@ │ │ │ │ moveq r3, #12 │ │ │ │ beq 267e18 │ │ │ │ b 267e14 │ │ │ │ mov r3, #16 │ │ │ │ b 267e18 │ │ │ │ mov r3, #15 │ │ │ │ b 267e18 │ │ │ │ - @ instruction: 0x0087e8b1 │ │ │ │ + addeq lr, r7, r1, lsl #20 │ │ │ │ │ │ │ │ 00267f74 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 267fa4 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18778,16 +18778,16 @@ │ │ │ │ b 268050 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ b 268050 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ b 268050 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ b 268050 │ │ │ │ - addeq lr, r7, r9, asr #13 │ │ │ │ - addeq lr, r7, ip, ror r6 │ │ │ │ + addeq lr, r7, r9, lsl r8 │ │ │ │ + addeq lr, r7, ip, asr #15 │ │ │ │ │ │ │ │ 00268120 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ beq 268150 │ │ │ │ mov r3, #0 │ │ │ │ @@ -18859,15 +18859,15 @@ │ │ │ │ cmp r2, #5 │ │ │ │ bhi 2681e8 │ │ │ │ ldr r3, [pc, #12] @ 26824c │ │ │ │ lsl r2, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ b 2681e8 │ │ │ │ - addeq lr, r7, r4, lsr #10 │ │ │ │ + addeq lr, r7, r4, ror r6 │ │ │ │ │ │ │ │ 00268250 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 268280 │ │ │ │ @@ -18911,16 +18911,16 @@ │ │ │ │ lsr r2, r2, #27 │ │ │ │ bhi 2682d4 │ │ │ │ ldr r3, [pc, #16] @ 268318 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ b 2682d4 │ │ │ │ - umulleq lr, r7, ip, r4 │ │ │ │ - addeq lr, r7, r0, ror #8 │ │ │ │ + addeq lr, r7, ip, ror #11 │ │ │ │ + @ instruction: 0x0087e5b0 │ │ │ │ │ │ │ │ 0026831c : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 26834c │ │ │ │ @@ -19010,15 +19010,15 @@ │ │ │ │ cmp r2, #3 │ │ │ │ bhi 268460 │ │ │ │ ldr r3, [pc, #12] @ 268490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #1 │ │ │ │ ldrh r3, [r3, #100] @ 0x64 │ │ │ │ b 26840c │ │ │ │ - addeq lr, r7, r4, ror #5 │ │ │ │ + addeq lr, r7, r4, lsr r4 │ │ │ │ │ │ │ │ 00268494 : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ and r3, r2, #3 │ │ │ │ subs r3, r3, #3 │ │ │ │ movne r3, #0 │ │ │ │ beq 2684c4 │ │ │ │ @@ -19196,20 +19196,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 268734 │ │ │ │ b 2685cc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, r4, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r7, r8, lsl #19 │ │ │ │ + ldrsbeq r5, [r7], #-168 @ 0xffffff58 @ │ │ │ │ adceq r2, r4, r0, asr r8 │ │ │ │ - addeq r1, r0, ip, lsl r1 │ │ │ │ - rsbseq r5, r7, r4, lsr #17 │ │ │ │ - rsbseq r5, r7, ip, asr #16 │ │ │ │ - addeq r1, r0, r8, lsl r0 │ │ │ │ + addeq r1, r0, ip, ror #4 │ │ │ │ + ldrsheq r5, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x0077599c │ │ │ │ + addeq r1, r0, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 2688ec │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -19232,15 +19232,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 268540 │ │ │ │ cmp r6, fp │ │ │ │ bge 26884c │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 2688f0 │ │ │ │ ldr r1, [pc, #224] @ 2688f4 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -19291,20 +19291,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x00775798 │ │ │ │ - addeq r3, r1, r4, lsl #13 │ │ │ │ - rsbseq r5, r7, r4, lsr r7 │ │ │ │ - rsbseq r5, r7, r0, lsr #14 │ │ │ │ - ldrsheq r5, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r5, [r7], r0 │ │ │ │ + rsbseq r5, r7, r8, ror #17 │ │ │ │ + ldrdeq r3, [r1], r4 │ │ │ │ + rsbseq r5, r7, r4, lsl #17 │ │ │ │ + rsbseq r5, r7, r0, ror r8 │ │ │ │ + rsbseq r5, r7, ip, asr #16 │ │ │ │ + addeq r5, r7, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -19330,15 +19330,15 @@ │ │ │ │ bl 254b64 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 2689d4 │ │ │ │ cmp r1, #6 │ │ │ │ beq 2689c0 │ │ │ │ ldr r7, [pc, #92] @ 2689e8 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 268944 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 2531e4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -19391,15 +19391,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 268904 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 268b34 │ │ │ │ ldr r3, [pc, #356] @ 268bd8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -19482,16 +19482,16 @@ │ │ │ │ blx r4 │ │ │ │ b 268b28 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, r0, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r2, r4, r8, ror #5 │ │ │ │ - ldrsbeq r5, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r5, r7, ip, lsl #8 │ │ │ │ + rsbseq r5, r7, r8, lsr #10 │ │ │ │ + rsbseq r5, r7, ip, asr r5 │ │ │ │ │ │ │ │ 00268be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -19516,15 +19516,15 @@ │ │ │ │ bl 268904 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 268cc0 │ │ │ │ ldr r3, [pc, #200] @ 268d24 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 268c88 │ │ │ │ mov r1, r4 │ │ │ │ @@ -19567,15 +19567,15 @@ │ │ │ │ blx r3 │ │ │ │ b 268cb4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r4, ip, lsl r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r2, r4, ip, asr r1 │ │ │ │ - rsbseq r5, r7, r4, ror #5 │ │ │ │ + rsbseq r5, r7, r4, lsr r4 │ │ │ │ │ │ │ │ 00268d30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 268f70 │ │ │ │ @@ -19602,15 +19602,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 268904 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 268f3c │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -19717,19 +19717,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldrdeq r2, [r4], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ - rsbseq r5, r7, r8, ror #1 │ │ │ │ + rsbseq r5, r7, r8, lsr r2 │ │ │ │ adceq r1, r4, r0, lsr #30 │ │ │ │ - addeq sp, r7, r0, ror r8 │ │ │ │ - ldrsheq r5, [r7], #-4 @ │ │ │ │ - rsbseq r5, r7, r4, lsl #2 │ │ │ │ + addeq sp, r7, r0, asr #19 │ │ │ │ + rsbseq r5, r7, r4, asr #4 │ │ │ │ + rsbseq r5, r7, r4, asr r2 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00268f94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -19762,15 +19762,15 @@ │ │ │ │ bhi 2690d0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 2690fc │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -19817,30 +19817,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r1, r4, r0, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip │ │ │ │ @ instruction: 0x00a41dbc │ │ │ │ - ldrsbeq r4, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - strdeq sp, [r7], r4 │ │ │ │ - rsbseq r4, r7, r4, ror pc │ │ │ │ - @ instruction: 0x00774f90 │ │ │ │ + rsbseq r5, r7, r8, lsr #2 │ │ │ │ + addeq sp, r7, r4, asr #16 │ │ │ │ + rsbseq r5, r7, r4, asr #1 │ │ │ │ + rsbseq r5, r7, r0, ror #1 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 269140 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - ldrsbeq r0, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r0, lr, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -19978,28 +19978,28 @@ │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, ip, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ ldrdeq r1, [r4], r4 @ │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq r4, r7, r4, ror #27 │ │ │ │ + rsbseq r4, r7, r4, lsr pc │ │ │ │ adceq r1, r4, ip, lsl #22 │ │ │ │ @ instruction: 0x00004bb0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 7355c8 │ │ │ │ + bl 735718 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -20019,15 +20019,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 7355ac │ │ │ │ + bl 7356fc │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 2695ac │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -20122,18 +20122,18 @@ │ │ │ │ b 269508 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r4, ip, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r1, [r4], r0 @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rsbseq r4, r7, r4, lsl #24 │ │ │ │ + rsbseq r4, r7, r4, asr sp │ │ │ │ adceq r1, r4, r4, lsl r9 │ │ │ │ andeq r3, r0, ip, lsr #4 │ │ │ │ - rsbseq r4, r7, r8, asr #19 │ │ │ │ + rsbseq r4, r7, r8, lsl fp │ │ │ │ │ │ │ │ 002695c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -20283,42 +20283,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 26983c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 2697f4 │ │ │ │ - ldrsbeq r4, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r4, r7, ip, lsl #18 │ │ │ │ - @ instruction: 0x00774898 │ │ │ │ + rsbseq r4, ip, r8, lsr #14 │ │ │ │ + rsbseq r4, r7, ip, asr sl │ │ │ │ + rsbseq r4, r7, r8, ror #19 │ │ │ │ │ │ │ │ 00269840 : │ │ │ │ ldr r3, [pc, #4] @ 26984c │ │ │ │ add r3, pc, r3 │ │ │ │ b 26972c │ │ │ │ - @ instruction: 0x00774894 │ │ │ │ + rsbseq r4, r7, r4, ror #19 │ │ │ │ │ │ │ │ 00269850 : │ │ │ │ ldr r3, [pc, #4] @ 26985c │ │ │ │ add r3, pc, r3 │ │ │ │ b 26972c │ │ │ │ - rsbseq r4, r7, ip, lsl #17 │ │ │ │ + ldrsbeq r4, [r7], #-156 @ 0xffffff64 @ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 269890 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - strdeq r1, [r3], r8 │ │ │ │ + addeq r1, r3, r8, asr #20 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 2698cc │ │ │ │ @@ -20332,16 +20332,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 2698ec │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbseq r4, r7, r8, lsr #16 │ │ │ │ - rsbseq r4, r7, ip, lsl r8 │ │ │ │ + rsbseq r4, r7, r8, ror r9 │ │ │ │ + rsbseq r4, r7, ip, ror #18 │ │ │ │ │ │ │ │ 002698f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -20424,17 +20424,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbseq r4, r7, r8, lsl r7 │ │ │ │ - ldrdeq ip, [r7], r4 │ │ │ │ - ldrsheq r4, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r4, r7, r8, ror #16 │ │ │ │ + addeq ip, r7, r4, lsr #30 │ │ │ │ + rsbseq r4, r7, r8, asr #16 │ │ │ │ │ │ │ │ 00269a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -20513,15 +20513,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adcseq r8, r3, r8, ror sl │ │ │ │ - addeq r2, r1, r8, lsl r3 │ │ │ │ + addeq r2, r1, r8, ror #8 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -21059,21 +21059,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26a43c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq ip, r7, ip, ror #21 │ │ │ │ - addeq ip, r7, r8, ror r6 │ │ │ │ - rsbseq r3, r7, ip, ror #26 │ │ │ │ + addeq ip, r7, ip, lsr ip │ │ │ │ + addeq ip, r7, r8, asr #15 │ │ │ │ + ldrheq r3, [r7], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq ip, r7, ip, asr r6 │ │ │ │ - rsbseq r3, r7, r0, asr sp │ │ │ │ - rsbseq r3, r7, r8, ror #26 │ │ │ │ + addeq ip, r7, ip, lsr #15 │ │ │ │ + rsbseq r3, r7, r0, lsr #29 │ │ │ │ + ldrheq r3, [r7], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -21157,24 +21157,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 26a5d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq ip, r7, r0, lsr r5 │ │ │ │ - rsbseq r3, r7, ip, lsl ip │ │ │ │ + addeq ip, r7, r0, lsl #13 │ │ │ │ + rsbseq r3, r7, ip, ror #26 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r7, r8, lsl #10 │ │ │ │ - rsbseq r3, r7, r8, asr #24 │ │ │ │ - ldrsheq r3, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + addeq ip, r7, r8, asr r6 │ │ │ │ + @ instruction: 0x00773d98 │ │ │ │ + rsbseq r3, r7, r4, asr #26 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - ldrdeq ip, [r7], ip @ │ │ │ │ - rsbseq r3, r7, ip, lsl ip │ │ │ │ - rsbseq r3, r7, r8, asr #23 │ │ │ │ + addeq ip, r7, ip, lsr #12 │ │ │ │ + rsbseq r3, r7, ip, ror #26 │ │ │ │ + rsbseq r3, r7, r8, lsl sp │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 26b42c │ │ │ │ ldr ip, [pc, #3644] @ 26b430 │ │ │ │ @@ -22088,46 +22088,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r0, r4, r4, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq r0, r4, r8, r6 │ │ │ │ - addeq fp, r7, r4, lsr pc │ │ │ │ + addeq ip, r7, r4, lsl #1 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - umulleq fp, r7, r8, sp │ │ │ │ - rsbseq r3, r7, ip, lsl #9 │ │ │ │ - rsbseq r3, r7, r4, lsr #9 │ │ │ │ + addeq fp, r7, r8, ror #29 │ │ │ │ + ldrsbeq r3, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsheq r3, [r7], #-84 @ 0xffffffac @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq fp, [r7], r8 │ │ │ │ - addeq fp, r7, r0, ror #15 │ │ │ │ - rsbseq r2, r7, r0, lsr pc │ │ │ │ - rsbseq r2, r7, ip, asr #30 │ │ │ │ - addeq fp, r7, ip, asr #14 │ │ │ │ - rsbseq r2, r7, r4, ror #29 │ │ │ │ - rsbseq r2, r7, r8, lsr lr │ │ │ │ + addeq fp, r7, r8, lsr #18 │ │ │ │ + addeq fp, r7, r0, lsr r9 │ │ │ │ + rsbseq r3, r7, r0, lsl #1 │ │ │ │ + @ instruction: 0x0077309c │ │ │ │ + umulleq fp, r7, ip, r8 │ │ │ │ + rsbseq r3, r7, r4, lsr r0 │ │ │ │ + rsbseq r2, r7, r8, lsl #31 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r7, r0, lsr #14 │ │ │ │ - rsbseq r2, r7, r8, ror #29 │ │ │ │ - rsbseq r2, r7, ip, ror #28 │ │ │ │ - strdeq fp, [r7], r4 │ │ │ │ - rsbseq r2, r7, r8, lsr #29 │ │ │ │ - rsbseq r2, r7, r0, ror #27 │ │ │ │ + addeq fp, r7, r0, ror r8 │ │ │ │ + rsbseq r3, r7, r8, lsr r0 │ │ │ │ + ldrheq r2, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + addeq fp, r7, r4, asr #16 │ │ │ │ + ldrsheq r2, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r2, r7, r0, lsr pc │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r7, r4, asr #13 │ │ │ │ - ldrheq r2, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + addeq fp, r7, r4, lsl r8 │ │ │ │ + rsbseq r2, r7, r0, lsl #30 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - umulleq fp, r7, ip, r6 │ │ │ │ - rsbseq r2, r7, r0, lsr #28 │ │ │ │ - rsbseq r2, r7, r8, lsl #27 │ │ │ │ + addeq fp, r7, ip, ror #15 │ │ │ │ + rsbseq r2, r7, r0, ror pc │ │ │ │ + ldrsbeq r2, [r7], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r7, r8, ror r6 │ │ │ │ - rsbseq r2, r7, r8, ror #26 │ │ │ │ - addeq fp, r7, ip, asr #12 │ │ │ │ - rsbseq r2, r7, r0, asr #26 │ │ │ │ + addeq fp, r7, r8, asr #15 │ │ │ │ + ldrheq r2, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + umulleq fp, r7, ip, r7 │ │ │ │ + @ instruction: 0x00772e90 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 26c2fc │ │ │ │ ldr ip, [pc, #3624] @ 26c300 │ │ │ │ @@ -23037,44 +23037,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq pc, r3, r0, asr r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq pc, r3, ip, lsr #15 │ │ │ │ - addeq fp, r7, sp, asr r0 │ │ │ │ - addeq sl, r7, ip, ror sp │ │ │ │ - rsbseq r2, r7, r0, ror r4 │ │ │ │ - rsbseq r2, r7, r8, lsl #9 │ │ │ │ - addeq sl, r7, r9, lsl r9 │ │ │ │ - addeq sl, r7, ip, lsl #18 │ │ │ │ - rsbseq r2, r7, ip, asr r0 │ │ │ │ - rsbseq r2, r7, r8, ror r0 │ │ │ │ - addeq sl, r7, ip, ror r8 │ │ │ │ - rsbseq r2, r7, r4, lsl r0 │ │ │ │ - rsbseq r1, r7, r8, ror #30 │ │ │ │ + addeq fp, r7, sp, lsr #3 │ │ │ │ + addeq sl, r7, ip, asr #29 │ │ │ │ + rsbseq r2, r7, r0, asr #11 │ │ │ │ + ldrsbeq r2, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq sl, r7, r9, ror #20 │ │ │ │ + addeq sl, r7, ip, asr sl │ │ │ │ + rsbseq r2, r7, ip, lsr #3 │ │ │ │ + rsbseq r2, r7, r8, asr #3 │ │ │ │ + addeq sl, r7, ip, asr #19 │ │ │ │ + rsbseq r2, r7, r4, ror #2 │ │ │ │ + ldrheq r2, [r7], #-8 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sl, r7, r0, asr r8 │ │ │ │ - rsbseq r2, r7, r8, lsl r0 │ │ │ │ - @ instruction: 0x00771f9c │ │ │ │ - addeq sl, r7, r4, lsr #16 │ │ │ │ - ldrsbeq r1, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r1, r7, r0, lsl pc │ │ │ │ + addeq sl, r7, r0, lsr #19 │ │ │ │ + rsbseq r2, r7, r8, ror #2 │ │ │ │ + rsbseq r2, r7, ip, ror #1 │ │ │ │ + addeq sl, r7, r4, ror r9 │ │ │ │ + rsbseq r2, r7, r8, lsr #2 │ │ │ │ + rsbseq r2, r7, r0, rrx │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strdeq sl, [r7], r4 │ │ │ │ - rsbseq r1, r7, r0, ror #29 │ │ │ │ + addeq sl, r7, r4, asr #18 │ │ │ │ + rsbseq r2, r7, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r7, ip, asr #15 │ │ │ │ - rsbseq r1, r7, r0, asr pc │ │ │ │ - ldrheq r1, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + addeq sl, r7, ip, lsl r9 │ │ │ │ + rsbseq r2, r7, r0, lsr #1 │ │ │ │ + rsbseq r2, r7, r8 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sl, r7, r8, lsr #15 │ │ │ │ - @ instruction: 0x00771e98 │ │ │ │ - addeq sl, r7, ip, ror r7 │ │ │ │ - rsbseq r1, r7, r0, ror lr │ │ │ │ + strdeq sl, [r7], r8 │ │ │ │ + rsbseq r1, r7, r8, ror #31 │ │ │ │ + addeq sl, r7, ip, asr #17 │ │ │ │ + rsbseq r1, r7, r0, asr #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 26d294 │ │ │ │ ldr ip, [pc, #3828] @ 26d298 │ │ │ │ @@ -24036,48 +24036,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq lr, r3, r4, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a3e8bc │ │ │ │ - addeq sl, r7, lr, ror r1 │ │ │ │ + addeq sl, r7, lr, asr #5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x00879fb4 │ │ │ │ - rsbseq r1, r7, r8, lsr #13 │ │ │ │ - rsbseq r1, r7, r0, asr #13 │ │ │ │ + addeq sl, r7, r4, lsl #2 │ │ │ │ + ldrsheq r1, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r1, r7, r0, lsl r8 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrdeq r9, [r7], sl │ │ │ │ + addeq r9, r7, sl, lsr #22 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r9, r7, r8, ror r9 │ │ │ │ - rsbseq r1, r7, r8, asr #1 │ │ │ │ - rsbseq r1, r7, r4, ror #1 │ │ │ │ - addeq r9, r7, r4, ror #17 │ │ │ │ - rsbseq r1, r7, ip, ror r0 │ │ │ │ - ldrsbeq r0, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r9, r7, r8, asr #21 │ │ │ │ + rsbseq r1, r7, r8, lsl r2 │ │ │ │ + rsbseq r1, r7, r4, lsr r2 │ │ │ │ + addeq r9, r7, r4, lsr sl │ │ │ │ + rsbseq r1, r7, ip, asr #3 │ │ │ │ + rsbseq r1, r7, r0, lsr #2 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x008798b8 │ │ │ │ - rsbseq r1, r7, r0, lsl #1 │ │ │ │ - rsbseq r1, r7, r4 │ │ │ │ - addeq r9, r7, ip, lsl #17 │ │ │ │ - rsbseq r1, r7, r0, asr #32 │ │ │ │ - rsbseq r0, r7, r8, ror pc │ │ │ │ + addeq r9, r7, r8, lsl #20 │ │ │ │ + ldrsbeq r1, [r7], #-16 @ │ │ │ │ + rsbseq r1, r7, r4, asr r1 │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ + @ instruction: 0x00771190 │ │ │ │ + rsbseq r1, r7, r8, asr #1 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r9, r7, ip, asr r8 │ │ │ │ - rsbseq r0, r7, r8, asr #30 │ │ │ │ + addeq r9, r7, ip, lsr #19 │ │ │ │ + @ instruction: 0x00771098 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r7, r4, lsr r8 │ │ │ │ - ldrheq r0, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r0, r7, r0, lsr #30 │ │ │ │ + addeq r9, r7, r4, lsl #19 │ │ │ │ + rsbseq r1, r7, r8, lsl #2 │ │ │ │ + rsbseq r1, r7, r0, ror r0 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r9, r7, r0, lsl r8 │ │ │ │ - rsbseq r0, r7, r0, lsl #30 │ │ │ │ - addeq r9, r7, r4, ror #15 │ │ │ │ - ldrsbeq r0, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r9, r7, r0, ror #18 │ │ │ │ + rsbseq r1, r7, r0, asr r0 │ │ │ │ + addeq r9, r7, r4, lsr r9 │ │ │ │ + rsbseq r1, r7, r8, lsr #32 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 26e164 │ │ │ │ ldr ip, [pc, #3608] @ 26e168 │ │ │ │ @@ -24983,44 +24983,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ ldrdeq sp, [r3], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r3, r0, asr #18 │ │ │ │ - addeq r9, r7, r3, lsl #4 │ │ │ │ - addeq r8, r7, r0, lsl pc │ │ │ │ - rsbseq r0, r7, r4, lsl #12 │ │ │ │ - rsbseq r0, r7, ip, lsl r6 │ │ │ │ - addeq r8, r7, fp, asr #21 │ │ │ │ - addeq r8, r7, r4, lsr #21 │ │ │ │ - ldrsheq r0, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r0, r7, r0, lsl r2 │ │ │ │ - addeq r8, r7, r4, lsl sl │ │ │ │ - rsbseq r0, r7, ip, lsr #3 │ │ │ │ - rsbseq r0, r7, r0, lsl #2 │ │ │ │ + addeq r9, r7, r3, asr r3 │ │ │ │ + addeq r9, r7, r0, rrx │ │ │ │ + rsbseq r0, r7, r4, asr r7 │ │ │ │ + rsbseq r0, r7, ip, ror #14 │ │ │ │ + addeq r8, r7, fp, lsl ip │ │ │ │ + strdeq r8, [r7], r4 │ │ │ │ + rsbseq r0, r7, r4, asr #6 │ │ │ │ + rsbseq r0, r7, r0, ror #6 │ │ │ │ + addeq r8, r7, r4, ror #22 │ │ │ │ + ldrsheq r0, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r0, r7, r0, asr r2 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r8, r7, r8, ror #19 │ │ │ │ - ldrheq r0, [r7], #-16 @ │ │ │ │ - rsbseq r0, r7, r4, lsr r1 │ │ │ │ - @ instruction: 0x008789bc │ │ │ │ - rsbseq r0, r7, r0, ror r1 │ │ │ │ - rsbseq r0, r7, r8, lsr #1 │ │ │ │ + addeq r8, r7, r8, lsr fp │ │ │ │ + rsbseq r0, r7, r0, lsl #6 │ │ │ │ + rsbseq r0, r7, r4, lsl #5 │ │ │ │ + addeq r8, r7, ip, lsl #22 │ │ │ │ + rsbseq r0, r7, r0, asr #5 │ │ │ │ + ldrsheq r0, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r8, r7, ip, lsl #19 │ │ │ │ - rsbseq r0, r7, r8, ror r0 │ │ │ │ + ldrdeq r8, [r7], ip │ │ │ │ + rsbseq r0, r7, r8, asr #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r7, r4, ror #18 │ │ │ │ - rsbseq r0, r7, r8, ror #1 │ │ │ │ - rsbseq r0, r7, r0, asr r0 │ │ │ │ + @ instruction: 0x00878ab4 │ │ │ │ + rsbseq r0, r7, r8, lsr r2 │ │ │ │ + rsbseq r0, r7, r0, lsr #3 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r8, r7, r0, asr #18 │ │ │ │ - rsbseq r0, r7, r0, lsr r0 │ │ │ │ - addeq r8, r7, r4, lsl r9 │ │ │ │ - rsbseq r0, r7, r8 │ │ │ │ + umulleq r8, r7, r0, sl │ │ │ │ + rsbseq r0, r7, r0, lsl #3 │ │ │ │ + addeq r8, r7, r4, ror #20 │ │ │ │ + rsbseq r0, r7, r8, asr r1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 26e384 │ │ │ │ mov r4, r0 │ │ │ │ @@ -25115,22 +25115,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26e3a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r8, r7, r0, ror #16 │ │ │ │ - addeq r8, r7, r4, lsr r6 │ │ │ │ + @ instruction: 0x008789b0 │ │ │ │ + addeq r8, r7, r4, lsl #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - addeq r8, r7, r0, lsl #14 │ │ │ │ - ldrsbeq pc, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r8, r7, r0, asr r8 │ │ │ │ + rsbseq r0, r7, ip, lsr #32 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -26149,51 +26149,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 26e93c │ │ │ │ adceq ip, r3, ip, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x00a3c7b4 │ │ │ │ - addeq r7, r7, r6, lsl pc │ │ │ │ + addeq r8, r7, r6, rrx │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r7, sl, lsl #3 │ │ │ │ + ldrdeq r7, [r7], sl │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r7, r7, r8, rrx │ │ │ │ - ldrheq lr, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsbeq lr, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x008771b8 │ │ │ │ + rsbseq lr, r6, r8, lsl #18 │ │ │ │ + rsbseq lr, r6, r4, lsr #18 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r6, r7, r0, asr #28 │ │ │ │ - rsbseq lr, r6, ip, lsr #10 │ │ │ │ + umulleq r6, r7, r0, pc @ │ │ │ │ + rsbseq lr, r6, ip, ror r6 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r7, r8, lsl lr │ │ │ │ - @ instruction: 0x0076e59c │ │ │ │ - rsbseq lr, r6, r4, lsl #10 │ │ │ │ + addeq r6, r7, r8, ror #30 │ │ │ │ + rsbseq lr, r6, ip, ror #13 │ │ │ │ + rsbseq lr, r6, r4, asr r6 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - strdeq r6, [r7], r0 │ │ │ │ - ldrheq lr, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq lr, r6, ip, lsr r5 │ │ │ │ - addeq r6, r7, r4, asr #27 │ │ │ │ - rsbseq lr, r6, r8, ror r5 │ │ │ │ - ldrheq lr, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r6, r7, r0, asr #30 │ │ │ │ + rsbseq lr, r6, r8, lsl #14 │ │ │ │ + rsbseq lr, r6, ip, lsl #13 │ │ │ │ + addeq r6, r7, r4, lsl pc │ │ │ │ + rsbseq lr, r6, r8, asr #13 │ │ │ │ + rsbseq lr, r6, r0, lsl #12 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - umulleq r6, r7, ip, sp │ │ │ │ - rsbseq lr, r6, r4, lsr r5 │ │ │ │ - rsbseq lr, r6, r8, lsl #9 │ │ │ │ + addeq r6, r7, ip, ror #29 │ │ │ │ + rsbseq lr, r6, r4, lsl #13 │ │ │ │ + ldrsbeq lr, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r6, r7, r4, ror sp │ │ │ │ - rsbseq lr, r6, r0, ror #8 │ │ │ │ + addeq r6, r7, r4, asr #29 │ │ │ │ + ldrheq lr, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r6, r7, r0, asr sp │ │ │ │ - rsbseq lr, r6, r0, asr #8 │ │ │ │ - addeq r6, r7, r8, lsr #26 │ │ │ │ - rsbseq lr, r6, ip, lsl r4 │ │ │ │ - rsbseq lr, r6, r4, lsr r4 │ │ │ │ + addeq r6, r7, r0, lsr #29 │ │ │ │ + @ instruction: 0x0076e590 │ │ │ │ + addeq r6, r7, r8, ror lr │ │ │ │ + rsbseq lr, r6, ip, ror #10 │ │ │ │ + rsbseq lr, r6, r4, lsl #11 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 26fa18 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 26f83c │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -26860,15 +26860,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -26888,15 +26888,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 27002c │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -27615,38 +27615,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 270af4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq fp, r3, r0, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008768bb │ │ │ │ + addeq r6, r7, fp, lsl #20 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r3, r0, lsr #26 │ │ │ │ - addeq r6, r7, r4, asr r6 │ │ │ │ - rsbseq sp, r6, r8, asr #28 │ │ │ │ - rsbseq sp, r6, r0, asr #26 │ │ │ │ + addeq r6, r7, r4, lsr #15 │ │ │ │ + @ instruction: 0x0076df98 │ │ │ │ + @ instruction: 0x0076de90 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r6, r7, ip, lsr #11 │ │ │ │ - rsbseq sp, r6, r0, lsr #25 │ │ │ │ - ldrheq sp, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x008761bb │ │ │ │ - addeq r6, r7, r4, asr r1 │ │ │ │ - rsbseq sp, r6, r4, lsr #17 │ │ │ │ - rsbseq sp, r6, r0, asr #17 │ │ │ │ - addeq r6, r7, ip, ror r0 │ │ │ │ - rsbseq sp, r6, r8, ror #14 │ │ │ │ + strdeq r6, [r7], ip │ │ │ │ + ldrsheq sp, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sp, r6, r8, lsl #28 │ │ │ │ + addeq r6, r7, fp, lsl #6 │ │ │ │ + addeq r6, r7, r4, lsr #5 │ │ │ │ + ldrsheq sp, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sp, r6, r0, lsl sl │ │ │ │ + addeq r6, r7, ip, asr #3 │ │ │ │ + ldrheq sp, [r6], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r7, r0, asr #32 │ │ │ │ - rsbseq sp, r6, r8, lsl #16 │ │ │ │ - rsbseq sp, r6, ip, lsl #15 │ │ │ │ - addeq r6, r7, r8, lsl r0 │ │ │ │ - rsbseq sp, r6, r8, lsl #14 │ │ │ │ - addeq r5, r7, ip, ror #31 │ │ │ │ - rsbseq sp, r6, r0, ror #13 │ │ │ │ + umulleq r6, r7, r0, r1 │ │ │ │ + rsbseq sp, r6, r8, asr r9 │ │ │ │ + ldrsbeq sp, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r6, r7, r8, ror #2 │ │ │ │ + rsbseq sp, r6, r8, asr r8 │ │ │ │ + addeq r6, r7, ip, lsr r1 │ │ │ │ + rsbseq sp, r6, r0, lsr r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 271914 │ │ │ │ ldr ip, [pc, #3588] @ 271918 │ │ │ │ @@ -27741,15 +27741,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -27769,15 +27769,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 270df0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -28546,42 +28546,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq sl, r3, r4, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r7, r4, lsl #22 │ │ │ │ + addeq r5, r7, r4, asr ip │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r3, r8, asr #30 │ │ │ │ - addeq r5, r7, r8, lsr #18 │ │ │ │ - rsbseq sp, r6, ip, lsl r0 │ │ │ │ - rsbseq sp, r6, r4, lsr r0 │ │ │ │ + addeq r5, r7, r8, ror sl │ │ │ │ + rsbseq sp, r6, ip, ror #2 │ │ │ │ + rsbseq sp, r6, r4, lsl #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r5, r7, r0, lsl #16 │ │ │ │ - ldrsheq ip, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq ip, r6, ip, ror #29 │ │ │ │ + addeq r5, r7, r0, asr r9 │ │ │ │ + rsbseq sp, r6, r4, asr #2 │ │ │ │ + rsbseq sp, r6, ip, lsr r0 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r5, r7, ip, lsl #7 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrdeq r5, [r7], r0 │ │ │ │ - rsbseq ip, r6, r0, lsr #20 │ │ │ │ - rsbseq ip, r6, ip, lsr sl │ │ │ │ - strdeq r5, [r7], r8 │ │ │ │ - rsbseq ip, r6, r4, ror #17 │ │ │ │ + addeq r5, r7, r0, lsr #8 │ │ │ │ + rsbseq ip, r6, r0, ror fp │ │ │ │ + rsbseq ip, r6, ip, lsl #23 │ │ │ │ + addeq r5, r7, r8, asr #6 │ │ │ │ + rsbseq ip, r6, r4, lsr sl │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008751b8 │ │ │ │ - rsbseq ip, r6, r0, lsl #19 │ │ │ │ - rsbseq ip, r6, r4, lsl #18 │ │ │ │ - umulleq r5, r7, r0, r1 │ │ │ │ - rsbseq ip, r6, r0, lsl #17 │ │ │ │ - addeq r5, r7, r4, ror #2 │ │ │ │ - rsbseq ip, r6, r8, asr r8 │ │ │ │ + addeq r5, r7, r8, lsl #6 │ │ │ │ + ldrsbeq ip, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq ip, r6, r4, asr sl │ │ │ │ + addeq r5, r7, r0, ror #5 │ │ │ │ + ldrsbeq ip, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x008752b4 │ │ │ │ + rsbseq ip, r6, r8, lsr #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -28762,23 +28762,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 271ca0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umulleq r4, r7, sp, lr │ │ │ │ + addeq r4, r7, sp, ror #31 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r4, r7, ip, lsl lr │ │ │ │ - rsbseq ip, r6, r0, lsl r5 │ │ │ │ + addeq r4, r7, ip, ror #30 │ │ │ │ + rsbseq ip, r6, r0, ror #12 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r4, r7, r0, lsl #28 │ │ │ │ - rsbseq ip, r6, r0, asr r5 │ │ │ │ - rsbseq ip, r6, ip, ror #10 │ │ │ │ + addeq r4, r7, r0, asr pc │ │ │ │ + rsbseq ip, r6, r0, lsr #13 │ │ │ │ + ldrheq ip, [r6], #-108 @ 0xffffff94 @ │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 271db4 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 271d7c │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -28839,18 +28839,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 271dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - ldrdeq r4, [r7], r9 │ │ │ │ + addeq r4, r7, r9, lsr #26 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - ldrdeq r4, [r7], r0 │ │ │ │ - rsbseq ip, r6, ip, lsr #9 │ │ │ │ + addeq r4, r7, r0, lsr #28 │ │ │ │ + ldrsheq ip, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 27205c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29010,21 +29010,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 27207c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r4, r7, pc, lsr sl │ │ │ │ - addeq r4, r7, r5, lsl #20 │ │ │ │ - addeq r4, r7, ip, asr #20 │ │ │ │ - rsbseq ip, r6, r8, lsr r1 │ │ │ │ + addeq r4, r7, pc, lsl #23 │ │ │ │ + addeq r4, r7, r5, asr fp │ │ │ │ + umulleq r4, r7, ip, fp │ │ │ │ + rsbseq ip, r6, r8, lsl #5 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r4, r7, r8, lsr #20 │ │ │ │ - rsbseq ip, r6, r4, lsl r1 │ │ │ │ + addeq r4, r7, r8, ror fp │ │ │ │ + rsbseq ip, r6, r4, ror #4 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29120,19 +29120,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - strdeq r4, [r7], r3 │ │ │ │ + addeq r4, r7, r3, asr #18 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r4, r7, ip, ror #16 │ │ │ │ - rsbseq fp, r6, ip, asr pc │ │ │ │ + @ instruction: 0x008749bc │ │ │ │ + rsbseq ip, r6, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 272400 │ │ │ │ @@ -29242,19 +29242,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 272414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r4, r7, r5, asr r6 │ │ │ │ + addeq r4, r7, r5, lsr #15 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r4, r7, r4, lsl #13 │ │ │ │ - rsbseq fp, r6, r0, ror sp │ │ │ │ + ldrdeq r4, [r7], r4 @ │ │ │ │ + rsbseq fp, r6, r0, asr #29 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -29336,19 +29336,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 27258c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r4, r7, fp, ror #8 │ │ │ │ + @ instruction: 0x008745bb │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r4, r7, ip, lsl #10 │ │ │ │ - ldrsheq fp, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r4, r7, ip, asr r6 │ │ │ │ + rsbseq fp, r6, r8, asr #26 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -29570,17 +29570,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 2725d8 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 272764 │ │ │ │ - addeq r4, r7, ip, asr #4 │ │ │ │ - rsbseq fp, r6, ip, asr sl │ │ │ │ - rsbseq fp, r6, r8, lsr r9 │ │ │ │ + umulleq r4, r7, ip, r3 │ │ │ │ + rsbseq fp, r6, ip, lsr #23 │ │ │ │ + rsbseq fp, r6, r8, lsl #21 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -29804,17 +29804,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 272978 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 272b04 │ │ │ │ - addeq r3, r7, ip, lsr #29 │ │ │ │ - ldrheq fp, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x0076b598 │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + rsbseq fp, r6, ip, lsl #16 │ │ │ │ + rsbseq fp, r6, r8, ror #13 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -30062,17 +30062,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 272d40 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 272ee8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r3, r7, r8, asr #21 │ │ │ │ - ldrsbeq fp, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrheq fp, [r6], #-20 @ 0xffffffec @ │ │ │ │ + addeq r3, r7, r8, lsl ip │ │ │ │ + rsbseq fp, r6, r8, lsr #8 │ │ │ │ + rsbseq fp, r6, r4, lsl #6 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -30295,17 +30295,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 273128 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 2732b0 │ │ │ │ - addeq r3, r7, r0, lsl #14 │ │ │ │ - rsbseq sl, r6, r0, lsl pc │ │ │ │ - rsbseq sl, r6, ip, ror #27 │ │ │ │ + addeq r3, r7, r0, asr r8 │ │ │ │ + rsbseq fp, r6, r0, rrx │ │ │ │ + rsbseq sl, r6, ip, lsr pc │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -30714,17 +30714,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 2739b0 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 273708 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r7, r4, asr r2 │ │ │ │ - rsbseq sl, r6, r4, ror #20 │ │ │ │ - rsbseq sl, r6, r0, asr #18 │ │ │ │ + addeq r3, r7, r4, lsr #7 │ │ │ │ + ldrheq sl, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x0076aa90 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -30943,22 +30943,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 273eb0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 273eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r2, r7, r4, ror #29 │ │ │ │ - addeq r2, r7, r1, lsl #25 │ │ │ │ + addeq r3, r7, r4, lsr r0 │ │ │ │ + ldrdeq r2, [r7], r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ - addeq r2, r7, r8, lsr ip │ │ │ │ - rsbseq sl, r6, r8, lsl #7 │ │ │ │ - rsbseq sl, r6, r4, lsr #7 │ │ │ │ - addeq r2, r7, r4, ror #23 │ │ │ │ - ldrsbeq sl, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r2, r7, r8, lsl #27 │ │ │ │ + ldrsbeq sl, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq sl, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r2, r7, r4, lsr sp │ │ │ │ + rsbseq sl, r6, r8, lsr #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 274998 │ │ │ │ @@ -31032,15 +31032,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2740dc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -31650,38 +31650,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 274a00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r6, r3, r8, asr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r7, r1, asr r8 │ │ │ │ + addeq r2, r7, r1, lsr #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r6, r3, r0, ror ip │ │ │ │ - addeq r2, r7, r4, asr r5 │ │ │ │ - rsbseq r9, r6, r8, asr #24 │ │ │ │ - rsbseq r9, r6, r0, ror #24 │ │ │ │ - strdeq r2, [r7], r9 │ │ │ │ - addeq r2, r7, r8, ror r2 │ │ │ │ - rsbseq r9, r6, r8, ror #18 │ │ │ │ + addeq r2, r7, r4, lsr #13 │ │ │ │ + @ instruction: 0x00769d98 │ │ │ │ + ldrheq r9, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r2, r7, r9, asr #6 │ │ │ │ + addeq r2, r7, r8, asr #7 │ │ │ │ + ldrheq r9, [r6], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r2, r7, r8, lsl #4 │ │ │ │ - rsbseq r9, r6, r8, asr r9 │ │ │ │ - rsbseq r9, r6, r4, ror r9 │ │ │ │ - addeq r2, r7, ip, ror #2 │ │ │ │ - @ instruction: 0x00769998 │ │ │ │ - rsbseq r9, r6, r8, asr r8 │ │ │ │ + addeq r2, r7, r8, asr r3 │ │ │ │ + rsbseq r9, r6, r8, lsr #21 │ │ │ │ + rsbseq r9, r6, r4, asr #21 │ │ │ │ + @ instruction: 0x008722bc │ │ │ │ + rsbseq r9, r6, r8, ror #21 │ │ │ │ + rsbseq r9, r6, r8, lsr #19 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r2, r7, r4, asr #2 │ │ │ │ - rsbseq r9, r6, ip, lsl #18 │ │ │ │ - @ instruction: 0x00769890 │ │ │ │ - addeq r2, r7, ip, lsl #2 │ │ │ │ - ldrsheq r9, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - addeq r2, r7, r0, ror #1 │ │ │ │ - ldrsbeq r9, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + umulleq r2, r7, r4, r2 │ │ │ │ + rsbseq r9, r6, ip, asr sl │ │ │ │ + rsbseq r9, r6, r0, ror #19 │ │ │ │ + addeq r2, r7, ip, asr r2 │ │ │ │ + rsbseq r9, r6, ip, asr #18 │ │ │ │ + addeq r2, r7, r0, lsr r2 │ │ │ │ + rsbseq r9, r6, r4, lsr #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 2755e0 │ │ │ │ ldr ip, [pc, #3012] @ 2755e4 │ │ │ │ @@ -31764,15 +31764,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 274c5c │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -32437,42 +32437,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r6, r3, r8, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r1, r7, lr, ror #25 │ │ │ │ + addeq r1, r7, lr, lsr lr │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq r6, [r3], ip @ │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r1, r7, r4, ror #18 │ │ │ │ - rsbseq r9, r6, r8, asr r0 │ │ │ │ - rsbseq r9, r6, r0, ror r0 │ │ │ │ - addeq r1, r7, r6, ror #11 │ │ │ │ - addeq r1, r7, r8, asr #12 │ │ │ │ - rsbseq r8, r6, r8, lsr sp │ │ │ │ + @ instruction: 0x00871ab4 │ │ │ │ + rsbseq r9, r6, r8, lsr #3 │ │ │ │ + rsbseq r9, r6, r0, asr #3 │ │ │ │ + addeq r1, r7, r6, lsr r7 │ │ │ │ + umulleq r1, r7, r8, r7 │ │ │ │ + rsbseq r8, r6, r8, lsl #29 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r1, r7, r8, asr #11 │ │ │ │ - rsbseq r8, r6, r8, lsl sp │ │ │ │ - rsbseq r8, r6, r4, lsr sp │ │ │ │ - addeq r1, r7, r4, lsr #10 │ │ │ │ - rsbseq r8, r6, r0, asr sp │ │ │ │ - rsbseq r8, r6, r0, lsl ip │ │ │ │ + addeq r1, r7, r8, lsl r7 │ │ │ │ + rsbseq r8, r6, r8, ror #28 │ │ │ │ + rsbseq r8, r6, r4, lsl #29 │ │ │ │ + addeq r1, r7, r4, ror r6 │ │ │ │ + rsbseq r8, r6, r0, lsr #29 │ │ │ │ + rsbseq r8, r6, r0, ror #26 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strdeq r1, [r7], ip │ │ │ │ - rsbseq r8, r6, r4, asr #25 │ │ │ │ - rsbseq r8, r6, r8, asr #24 │ │ │ │ - addeq r1, r7, r4, asr #9 │ │ │ │ - ldrheq r8, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - umulleq r1, r7, r8, r4 │ │ │ │ - rsbseq r8, r6, ip, lsl #23 │ │ │ │ + addeq r1, r7, ip, asr #12 │ │ │ │ + rsbseq r8, r6, r4, lsl lr │ │ │ │ + @ instruction: 0x00768d98 │ │ │ │ + addeq r1, r7, r4, lsl r6 │ │ │ │ + rsbseq r8, r6, r4, lsl #26 │ │ │ │ + addeq r1, r7, r8, ror #11 │ │ │ │ + ldrsbeq r8, [r6], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -32537,30 +32537,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -32799,24 +32799,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ umlaleq r5, r3, ip, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r1, r7, r0, asr r3 │ │ │ │ - addeq r1, r7, r7, ror r0 │ │ │ │ + addeq r1, r7, r0, lsr #9 │ │ │ │ + addeq r1, r7, r7, asr #3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, ip, lsl r5 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r0, r7, ip, asr pc │ │ │ │ - rsbseq r8, r6, ip, lsr #13 │ │ │ │ - rsbseq r8, r6, r8, asr #13 │ │ │ │ - strdeq r0, [r7], r0 @ │ │ │ │ - rsbseq r8, r6, r4, ror #11 │ │ │ │ + addeq r1, r7, ip, lsr #1 │ │ │ │ + ldrsheq r8, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r8, r6, r8, lsl r8 │ │ │ │ + addeq r1, r7, r0, asr #32 │ │ │ │ + rsbseq r8, r6, r4, lsr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 275c00 │ │ │ │ ldr ip, [pc, #40] @ 275c04 │ │ │ │ @@ -32826,17 +32826,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r0, r7, r8, lsl #29 │ │ │ │ - rsbseq r8, r6, r0, asr r6 │ │ │ │ - ldrsbeq r8, [r6], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq r0, [r7], r8 │ │ │ │ + rsbseq r8, r6, r0, lsr #15 │ │ │ │ + rsbseq r8, r6, r4, lsr #14 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -33297,20 +33297,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 276374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, r0, lsl r8 │ │ │ │ - rsbseq r8, r6, r0, lsr #32 │ │ │ │ - ldrsheq r7, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r0, r7, r0, ror #18 │ │ │ │ + rsbseq r8, r6, r0, ror r1 │ │ │ │ + rsbseq r8, r6, ip, asr #32 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r0, r7, ip, lsr #14 │ │ │ │ - rsbseq r7, r6, r8, lsl #30 │ │ │ │ + addeq r0, r7, ip, ror r8 │ │ │ │ + rsbseq r8, r6, r8, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -34266,64 +34266,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 276afc │ │ │ │ adceq r4, r3, ip, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, r3, r8, lsr r8 │ │ │ │ - addeq r0, r7, r0, lsr #7 │ │ │ │ - addeq pc, r6, r8, asr #31 │ │ │ │ - addeq pc, r6, r4, lsr #31 │ │ │ │ - addeq r0, r7, r8, ror #1 │ │ │ │ - addeq r0, r7, r4, asr #1 │ │ │ │ - addeq pc, r6, ip, asr #30 │ │ │ │ - addeq pc, r6, ip, asr sp @ │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ + addeq r0, r7, r8, lsl r1 │ │ │ │ + strdeq r0, [r7], r4 │ │ │ │ + addeq r0, r7, r8, lsr r2 │ │ │ │ + addeq r0, r7, r4, lsl r2 │ │ │ │ + umulleq r0, r7, ip, r0 │ │ │ │ + addeq pc, r6, ip, lsr #29 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq pc, r6, r0, asr #22 │ │ │ │ - addeq pc, r6, ip, asr #21 │ │ │ │ - ldrdeq pc, [r6], r4 │ │ │ │ - strdeq pc, [r6], r4 │ │ │ │ - rsbseq r6, r6, r8, ror #25 │ │ │ │ - rsbseq r6, r6, r0, lsl #26 │ │ │ │ + umulleq pc, r6, r0, ip @ │ │ │ │ + addeq pc, r6, ip, lsl ip @ │ │ │ │ + addeq pc, r6, r4, lsr #16 │ │ │ │ + addeq pc, r6, r4, asr #14 │ │ │ │ + rsbseq r6, r6, r8, lsr lr │ │ │ │ + rsbseq r6, r6, r0, asr lr │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq pc, r6, r4, ror #3 │ │ │ │ + addeq pc, r6, r4, lsr r3 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq lr, r6, ip, ror sp │ │ │ │ - rsbseq r6, r6, ip, asr #9 │ │ │ │ - rsbseq r6, r6, r8, ror #9 │ │ │ │ - addeq lr, r6, ip, ror #21 │ │ │ │ - rsbseq r6, r6, ip, asr #5 │ │ │ │ + addeq lr, r6, ip, asr #29 │ │ │ │ + rsbseq r6, r6, ip, lsl r6 │ │ │ │ + rsbseq r6, r6, r8, lsr r6 │ │ │ │ + addeq lr, r6, ip, lsr ip │ │ │ │ + rsbseq r6, r6, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq lr, r6, r0, asr #19 │ │ │ │ - rsbseq r6, r6, r4, asr #2 │ │ │ │ - rsbseq r6, r6, ip, lsr #1 │ │ │ │ + addeq lr, r6, r0, lsl fp │ │ │ │ + @ instruction: 0x00766294 │ │ │ │ + ldrsheq r6, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - umulleq lr, r6, r8, r9 │ │ │ │ - rsbseq r6, r6, r0, ror #2 │ │ │ │ - rsbseq r6, r6, r4, ror #1 │ │ │ │ - addeq lr, r6, ip, ror #18 │ │ │ │ - rsbseq r6, r6, r0, lsr #2 │ │ │ │ - rsbseq r6, r6, r8, asr r0 │ │ │ │ + addeq lr, r6, r8, ror #21 │ │ │ │ + ldrheq r6, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r6, r6, r4, lsr r2 │ │ │ │ + @ instruction: 0x0086eabc │ │ │ │ + rsbseq r6, r6, r0, ror r2 │ │ │ │ + rsbseq r6, r6, r8, lsr #3 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq lr, r6, r4, asr #18 │ │ │ │ - ldrsbeq r6, [r6], #-12 @ │ │ │ │ - rsbseq r6, r6, r0, lsr r0 │ │ │ │ + umulleq lr, r6, r4, sl │ │ │ │ + rsbseq r6, r6, ip, lsr #4 │ │ │ │ + rsbseq r6, r6, r0, lsl #3 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - strdeq lr, [r6], ip │ │ │ │ - ldrsheq r5, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r6, r6, r8 │ │ │ │ - ldrdeq lr, [r6], ip │ │ │ │ - rsbseq r5, r6, r8, asr #31 │ │ │ │ - @ instruction: 0x0086e8b8 │ │ │ │ - @ instruction: 0x00766094 │ │ │ │ + addeq lr, r6, ip, asr #20 │ │ │ │ + rsbseq r6, r6, r0, asr #2 │ │ │ │ + rsbseq r6, r6, r8, asr r1 │ │ │ │ + addeq lr, r6, ip, lsr #20 │ │ │ │ + rsbseq r6, r6, r8, lsl r1 │ │ │ │ + addeq lr, r6, r8, lsl #20 │ │ │ │ + rsbseq r6, r6, r4, ror #3 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - umulleq lr, r6, r4, r8 │ │ │ │ - rsbseq r5, r6, r4, lsl #31 │ │ │ │ - addeq lr, r6, r8, ror #16 │ │ │ │ - rsbseq r5, r6, ip, asr pc │ │ │ │ + addeq lr, r6, r4, ror #19 │ │ │ │ + ldrsbeq r6, [r6], #-4 @ │ │ │ │ + @ instruction: 0x0086e9b8 │ │ │ │ + rsbseq r6, r6, ip, lsr #1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 277d70 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -35582,17 +35582,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 27871c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq lr, r6, r4, lsr #8 │ │ │ │ - addeq lr, r6, r8, ror r3 │ │ │ │ - rsbseq r5, r6, r4, asr fp │ │ │ │ + addeq lr, r6, r4, ror r5 │ │ │ │ + addeq lr, r6, r8, asr #9 │ │ │ │ + rsbseq r5, r6, r4, lsr #25 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 2787c8 │ │ │ │ @@ -35856,17 +35856,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 278b60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq sp, r6, r8, lsr #30 │ │ │ │ - rsbseq r5, r6, r8, ror r6 │ │ │ │ - @ instruction: 0x00765694 │ │ │ │ + addeq lr, r6, r8, ror r0 │ │ │ │ + rsbseq r5, r6, r8, asr #15 │ │ │ │ + rsbseq r5, r6, r4, ror #15 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 278bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -35920,16 +35920,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 275bc0 │ │ │ │ - addeq sp, r6, r0, lsr lr │ │ │ │ - rsbseq r5, r6, r0, lsr #10 │ │ │ │ + addeq sp, r6, r0, lsl #31 │ │ │ │ + rsbseq r5, r6, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -36062,17 +36062,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq sp, r6, sp, asr ip │ │ │ │ - strdeq sp, [r6], r4 │ │ │ │ - rsbseq r5, r6, r4, ror #5 │ │ │ │ + addeq sp, r6, sp, lsr #27 │ │ │ │ + addeq sp, r6, r4, asr #26 │ │ │ │ + rsbseq r5, r6, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -36248,21 +36248,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 279194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - @ instruction: 0x0086d9b0 │ │ │ │ - rsbseq r5, r6, r0, lsr #1 │ │ │ │ + addeq sp, r6, r0, lsl #22 │ │ │ │ + ldrsheq r5, [r6], #-16 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sp, r6, r0, lsl r9 │ │ │ │ - ldrsheq r4, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + addeq sp, r6, r0, ror #20 │ │ │ │ + rsbseq r5, r6, ip, asr #2 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -36356,23 +36356,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 279330 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -36397,15 +36397,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 2793d4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -36416,21 +36416,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -36531,23 +36531,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 2795ec │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -36576,15 +36576,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 279aa8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 279aa0 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -36605,24 +36605,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -37065,17 +37065,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 279a4c │ │ │ │ adceq r1, r3, r4, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [r3], r0 @ │ │ │ │ - addeq ip, r6, r8, lsr lr │ │ │ │ - rsbseq r4, r6, r0, lsl #13 │ │ │ │ - rsbseq r4, r6, r4, lsr #10 │ │ │ │ + addeq ip, r6, r8, lsl #31 │ │ │ │ + ldrsbeq r4, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r4, r6, r4, ror r6 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq r1, r3, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -37371,21 +37371,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 27a320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq ip, r6, sl, lsr #20 │ │ │ │ - addeq ip, r6, r8, ror #19 │ │ │ │ - addeq ip, r6, r4, lsr #15 │ │ │ │ - @ instruction: 0x00763e90 │ │ │ │ + addeq ip, r6, sl, ror fp │ │ │ │ + addeq ip, r6, r8, lsr fp │ │ │ │ + strdeq ip, [r6], r4 │ │ │ │ + rsbseq r3, r6, r0, ror #31 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - addeq ip, r6, r0, lsl #15 │ │ │ │ - rsbseq r3, r6, ip, ror #28 │ │ │ │ + ldrdeq ip, [r6], r0 │ │ │ │ + ldrheq r3, [r6], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 27a4c0 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -37482,19 +37482,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - ldrdeq ip, [r6], r6 │ │ │ │ + addeq ip, r6, r6, lsr #14 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq ip, r6, r8, asr #11 │ │ │ │ - ldrheq r3, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + addeq ip, r6, r8, lsl r7 │ │ │ │ + rsbseq r3, r6, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 27a640 │ │ │ │ @@ -37578,19 +37578,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 27a654 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq ip, r6, r8, lsr #8 │ │ │ │ + addeq ip, r6, r8, ror r5 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq ip, r6, r8, asr #8 │ │ │ │ - rsbseq r3, r6, r0, lsr fp │ │ │ │ + umulleq ip, r6, r8, r5 │ │ │ │ + rsbseq r3, r6, r0, lsl #25 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -37773,21 +37773,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ umlaleq r0, r3, r4, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r6, r4, lsr #7 │ │ │ │ - addeq ip, r6, sl, lsl r2 │ │ │ │ + strdeq ip, [r6], r4 │ │ │ │ + addeq ip, r6, sl, ror #6 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r0, r3, r0, lsl r6 │ │ │ │ - addeq ip, r6, r0, asr #2 │ │ │ │ - rsbseq r3, r6, r0, lsr #18 │ │ │ │ + umulleq ip, r6, r0, r2 │ │ │ │ + rsbseq r3, r6, r0, ror sl │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -37952,21 +37952,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 27ac34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r0, r3, r4, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq ip, r6, r4, r0 │ │ │ │ - addeq fp, r6, r0, lsl pc │ │ │ │ + addeq ip, r6, r4, ror #3 │ │ │ │ + addeq ip, r6, r0, rrx │ │ │ │ andeq r1, r0, r1 │ │ │ │ adceq r0, r3, r0, lsl #6 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq fp, r6, r8, ror lr │ │ │ │ - rsbseq r3, r6, r0, asr r6 │ │ │ │ + addeq fp, r6, r8, asr #31 │ │ │ │ + rsbseq r3, r6, r0, lsr #15 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -38497,20 +38497,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 27b4b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - umulleq fp, r6, lr, ip │ │ │ │ - addeq fp, r6, r8, lsl #12 │ │ │ │ - ldrsheq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r2, r6, r4, lsl sp │ │ │ │ - addeq fp, r6, r8, ror #11 │ │ │ │ - ldrsbeq r2, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + addeq fp, r6, lr, ror #27 │ │ │ │ + addeq fp, r6, r8, asr r7 │ │ │ │ + rsbseq r2, r6, ip, asr #28 │ │ │ │ + rsbseq r2, r6, r4, ror #28 │ │ │ │ + addeq fp, r6, r8, lsr r7 │ │ │ │ + rsbseq r2, r6, r4, lsr #28 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 27b6d0 │ │ │ │ @@ -38640,22 +38640,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 27b6f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq pc, r2, r4, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r6, r6, asr #8 │ │ │ │ - addeq fp, r6, r4, asr #10 │ │ │ │ + umulleq fp, r6, r6, r5 │ │ │ │ + umulleq fp, r6, r4, r6 │ │ │ │ @ instruction: 0x00a2f8b0 │ │ │ │ - @ instruction: 0x0086b4b4 │ │ │ │ - addeq fp, r6, r4, asr #8 │ │ │ │ - addeq fp, r6, ip, lsl r4 │ │ │ │ - @ instruction: 0x0086b3b4 │ │ │ │ - @ instruction: 0x00762b90 │ │ │ │ + addeq fp, r6, r4, lsl #12 │ │ │ │ + umulleq fp, r6, r4, r5 │ │ │ │ + addeq fp, r6, ip, ror #10 │ │ │ │ + addeq fp, r6, r4, lsl #10 │ │ │ │ + rsbseq r2, r6, r0, ror #25 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -38749,19 +38749,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 27b8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq fp, r6, r0, lsr r3 │ │ │ │ + addeq fp, r6, r0, lsl #9 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq fp, [r6], r8 │ │ │ │ - rsbseq r2, r6, r4, ror #17 │ │ │ │ + addeq fp, r6, r8, asr #6 │ │ │ │ + rsbseq r2, r6, r4, lsr sl │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -38864,19 +38864,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 27ba68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq fp, r6, r8, asr r0 │ │ │ │ - rsbseq r2, r6, r4, asr #14 │ │ │ │ - addeq fp, r6, r8, lsr #32 │ │ │ │ - rsbseq r2, r6, r8, ror r7 │ │ │ │ - @ instruction: 0x00762794 │ │ │ │ + addeq fp, r6, r8, lsr #3 │ │ │ │ + @ instruction: 0x00762894 │ │ │ │ + addeq fp, r6, r8, ror r1 │ │ │ │ + rsbseq r2, r6, r8, asr #17 │ │ │ │ + rsbseq r2, r6, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -39027,20 +39027,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq sl, r6, ip, lsl #29 │ │ │ │ - addeq sl, r6, r0, asr #27 │ │ │ │ - rsbseq r2, r6, r0, lsl r5 │ │ │ │ - rsbseq r2, r6, ip, lsr #10 │ │ │ │ - addeq sl, r6, r0, lsr #27 │ │ │ │ - @ instruction: 0x00762490 │ │ │ │ + ldrdeq sl, [r6], ip │ │ │ │ + addeq sl, r6, r0, lsl pc │ │ │ │ + rsbseq r2, r6, r0, ror #12 │ │ │ │ + rsbseq r2, r6, ip, ror r6 │ │ │ │ + strdeq sl, [r6], r0 │ │ │ │ + rsbseq r2, r6, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -39191,29 +39191,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 27bfac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq sl, r6, r8, lsl #23 │ │ │ │ - rsbseq r2, r6, ip, lsl #6 │ │ │ │ - rsbseq r2, r6, r4, ror r2 │ │ │ │ + ldrdeq sl, [r6], r8 │ │ │ │ + rsbseq r2, r6, ip, asr r4 │ │ │ │ + rsbseq r2, r6, r4, asr #7 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sl, r6, r0, ror #22 │ │ │ │ - ldrsheq r2, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r2, r6, ip, asr #4 │ │ │ │ + @ instruction: 0x0086acb0 │ │ │ │ + rsbseq r2, r6, r8, asr #8 │ │ │ │ + @ instruction: 0x0076239c │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sl, r6, r4, lsr fp │ │ │ │ - rsbseq r2, r6, r8, ror #5 │ │ │ │ - rsbseq r2, r6, r0, lsr #4 │ │ │ │ + addeq sl, r6, r4, lsl #25 │ │ │ │ + rsbseq r2, r6, r8, lsr r4 │ │ │ │ + rsbseq r2, r6, r0, ror r3 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sl, r6, ip, lsl #22 │ │ │ │ - rsbseq r2, r6, ip, asr r2 │ │ │ │ - rsbseq r2, r6, r8, ror r2 │ │ │ │ + addeq sl, r6, ip, asr ip │ │ │ │ + rsbseq r2, r6, ip, lsr #7 │ │ │ │ + rsbseq r2, r6, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -39381,21 +39381,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 27c288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - @ instruction: 0x0086a8bc │ │ │ │ - rsbseq r1, r6, r8, lsr #31 │ │ │ │ + addeq sl, r6, ip, lsl #20 │ │ │ │ + ldrsheq r2, [r6], #-8 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq sl, r6, r0, lsr #16 │ │ │ │ - rsbseq r1, r6, r8, lsl #30 │ │ │ │ + addeq sl, r6, r0, ror r9 │ │ │ │ + rsbseq r2, r6, r8, asr r0 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 27c3f0 │ │ │ │ @@ -39480,15 +39480,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r8, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq sl, r6, r4, r7 │ │ │ │ + addeq sl, r6, r4, ror #17 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq lr, r2, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -39574,15 +39574,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r0, lsl #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, r8, lsr #12 │ │ │ │ + addeq sl, r6, r8, ror r7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq lr, r2, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -39667,15 +39667,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, r8, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, r4, lsr #9 │ │ │ │ + strdeq sl, [r6], r4 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq lr, r2, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -39764,15 +39764,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r2, ip, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r6, r4, lsr #6 │ │ │ │ + addeq sl, r6, r4, ror r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq lr, r2, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -39948,35 +39948,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40024,15 +40024,15 @@ │ │ │ │ b 27c9e8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 27c9e8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -40191,21 +40191,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umlaleq lr, r2, r4, r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r2, r0, asr r3 │ │ │ │ - addeq r9, r6, r5, ror fp │ │ │ │ - @ instruction: 0x00869bbc │ │ │ │ - rsbseq r1, r6, r4, lsr #5 │ │ │ │ + addeq r9, r6, r5, asr #25 │ │ │ │ + addeq r9, r6, ip, lsl #26 │ │ │ │ + ldrsheq r1, [r6], #-52 @ 0xffffffcc @ │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - addeq r9, r6, r8, ror fp │ │ │ │ - rsbseq r1, r6, r8, asr #5 │ │ │ │ - rsbseq r1, r6, r4, ror #5 │ │ │ │ + addeq r9, r6, r8, asr #25 │ │ │ │ + rsbseq r1, r6, r8, lsl r4 │ │ │ │ + rsbseq r1, r6, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 27d768 │ │ │ │ ldr r3, [pc, #2080] @ 27d76c │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -40272,23 +40272,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27d060 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40313,29 +40313,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 27d104 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -40466,23 +40466,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 27d368 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40510,15 +40510,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 27d55c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 27d554 │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -40530,15 +40530,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -40727,22 +40727,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldrdeq sp, [r2], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq sp, r2, r4, asr fp │ │ │ │ - addeq r9, r6, r8, asr r4 │ │ │ │ - rsbseq r0, r6, r0, lsr #25 │ │ │ │ - rsbseq r0, r6, r0, asr #22 │ │ │ │ + addeq r9, r6, r8, lsr #11 │ │ │ │ + ldrsheq r0, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x00760c90 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq sp, r2, r4, asr r7 │ │ │ │ - addeq r9, r6, r8, lsl r3 │ │ │ │ - rsbseq r0, r6, r8, ror #20 │ │ │ │ - rsbseq r0, r6, r4, lsl #21 │ │ │ │ + addeq r9, r6, r8, ror #8 │ │ │ │ + ldrheq r0, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r0, [r6], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -40776,15 +40776,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -40804,15 +40804,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 27d968 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -40944,21 +40944,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 27daf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ - rsbseq r0, r6, r8, asr #15 │ │ │ │ - rsbseq r0, r6, r0, asr #13 │ │ │ │ + addeq r9, r6, r4, lsr #2 │ │ │ │ + rsbseq r0, r6, r8, lsl r9 │ │ │ │ + rsbseq r0, r6, r0, lsl r8 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r8, r6, r8, lsr #31 │ │ │ │ - ldrsheq r0, [r6], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r0, r6, r4, lsl r7 │ │ │ │ + strdeq r9, [r6], r8 │ │ │ │ + rsbseq r0, r6, r8, asr #16 │ │ │ │ + rsbseq r0, r6, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 27dd4c │ │ │ │ ldr r3, [pc, #576] @ 27dd50 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -40991,15 +40991,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -41104,22 +41104,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq sp, r2, r8, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq sp, r2, r0, lsr r2 │ │ │ │ - addeq r8, r6, ip, ror #27 │ │ │ │ - rsbseq r0, r6, r8, lsl r6 │ │ │ │ - ldrsbeq r0, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r8, r6, ip, lsr pc │ │ │ │ + rsbseq r0, r6, r8, ror #14 │ │ │ │ + rsbseq r0, r6, r8, lsr #12 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ adceq sp, r2, r8, lsr #2 │ │ │ │ - addeq r8, r6, r4, lsr sp │ │ │ │ - rsbseq r0, r6, r4, lsl #9 │ │ │ │ - rsbseq r0, r6, r0, lsr #9 │ │ │ │ + addeq r8, r6, r4, lsl #29 │ │ │ │ + ldrsbeq r0, [r6], #-84 @ 0xffffffac @ │ │ │ │ + ldrsheq r0, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 27e5c8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -41179,15 +41179,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 27ded8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -41647,29 +41647,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq sp, r2, ip, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq ip, r2, r0, lsl #28 │ │ │ │ - addeq r8, r6, r4, lsl r6 │ │ │ │ - ldrheq pc, [r5], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq pc, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r8, r6, r4, ror #14 │ │ │ │ + rsbseq r0, r6, r4 │ │ │ │ + rsbseq pc, r5, ip, asr #28 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ + addeq r8, r6, r4, lsr #14 │ │ │ │ + rsbseq pc, r5, r4, ror lr @ │ │ │ │ + @ instruction: 0x0075fe90 │ │ │ │ + @ instruction: 0x008686bc │ │ │ │ + rsbseq pc, r5, r8, lsr #27 │ │ │ │ + addeq r8, r6, r8, lsr r6 │ │ │ │ + rsbseq pc, r5, r4, ror #28 │ │ │ │ rsbseq pc, r5, r4, lsr #26 │ │ │ │ - rsbseq pc, r5, r0, asr #26 │ │ │ │ - addeq r8, r6, ip, ror #10 │ │ │ │ - rsbseq pc, r5, r8, asr ip @ │ │ │ │ - addeq r8, r6, r8, ror #9 │ │ │ │ - rsbseq pc, r5, r4, lsl sp @ │ │ │ │ - ldrsbeq pc, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x008684b8 │ │ │ │ - rsbseq pc, r5, ip, lsr #23 │ │ │ │ - rsbseq pc, r5, r4, lsr sp @ │ │ │ │ + addeq r8, r6, r8, lsl #12 │ │ │ │ + ldrsheq pc, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq pc, r5, r4, lsl #29 │ │ │ │ │ │ │ │ 0027e610 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27e66c │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -41701,17 +41701,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r8, r6, r0, ror #7 │ │ │ │ - rsbseq pc, r5, r0, lsr fp @ │ │ │ │ - rsbseq pc, r5, ip, asr #22 │ │ │ │ + addeq r8, r6, r0, lsr r5 │ │ │ │ + rsbseq pc, r5, r0, lsl #25 │ │ │ │ + @ instruction: 0x0075fc9c │ │ │ │ │ │ │ │ 0027e6b0 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -42176,17 +42176,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 27edb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27edbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [r6], r0 │ │ │ │ - rsbseq pc, r5, ip, lsl r4 @ │ │ │ │ - rsbseq pc, r5, r4, lsl #11 │ │ │ │ + addeq r7, r6, r0, lsr #28 │ │ │ │ + rsbseq pc, r5, ip, ror #10 │ │ │ │ + ldrsbeq pc, [r5], #-100 @ 0xffffff9c @ │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0027edc0 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -42313,23 +42313,23 @@ │ │ │ │ beq 27eff4 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f018 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8374 │ │ │ │ + bl 9d84c4 │ │ │ │ ldr r3, [pc, #268] @ 27f0c4 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f050 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8970 │ │ │ │ + bl 9d8ac0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f060 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42412,23 +42412,23 @@ │ │ │ │ beq 27f178 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27f19c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8370 │ │ │ │ + bl 9d84c0 │ │ │ │ ldr r3, [pc, #268] @ 27f248 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27f1d4 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8970 │ │ │ │ + bl 9d8ac0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f1e4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -42520,29 +42520,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f390 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7890 │ │ │ │ + bl 9d79e0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f484 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f3d8 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d81a4 │ │ │ │ + bl 9d82f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f3e8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42665,29 +42665,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 27f5cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d788c │ │ │ │ + bl 9d79dc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 27f6c0 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27f614 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d81a4 │ │ │ │ + bl 9d82f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27f624 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -42855,15 +42855,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, ip, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r6, r4, asr r3 │ │ │ │ + addeq r7, r6, r4, lsr #9 │ │ │ │ adceq fp, r2, r0, ror #12 │ │ │ │ │ │ │ │ 0027f80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -42939,15 +42939,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r2], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r6, ip, lsl #4 │ │ │ │ + addeq r7, r6, ip, asr r3 │ │ │ │ adceq fp, r2, r8, lsl r5 │ │ │ │ │ │ │ │ 0027f954 : │ │ │ │ mov r3, #0 │ │ │ │ b 26d334 │ │ │ │ │ │ │ │ 0027f95c : │ │ │ │ @@ -43243,15 +43243,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 27feb0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -43870,39 +43870,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 280804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq fp, r2, ip, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r6, fp, lsl #22 │ │ │ │ + addeq r6, r6, fp, asr ip │ │ │ │ umlaleq sl, r2, r4, lr │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r6, r6, ip, asr r7 │ │ │ │ - rsbseq sp, r5, r0, asr lr │ │ │ │ - rsbseq sp, r5, r8, ror #28 │ │ │ │ - addeq r6, r6, pc, lsl #9 │ │ │ │ - addeq r6, r6, r4, ror r4 │ │ │ │ - rsbseq sp, r5, r4, ror #22 │ │ │ │ + addeq r6, r6, ip, lsr #17 │ │ │ │ + rsbseq sp, r5, r0, lsr #31 │ │ │ │ + ldrheq sp, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r6, [r6], pc @ │ │ │ │ + addeq r6, r6, r4, asr #11 │ │ │ │ + ldrheq sp, [r5], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r6, r8, lsl #8 │ │ │ │ - rsbseq sp, r5, r8, asr fp │ │ │ │ - rsbseq sp, r5, r4, ror fp │ │ │ │ - addeq r6, r6, ip, ror #6 │ │ │ │ - @ instruction: 0x0075db98 │ │ │ │ - rsbseq sp, r5, r8, asr sl │ │ │ │ + addeq r6, r6, r8, asr r5 │ │ │ │ + rsbseq sp, r5, r8, lsr #25 │ │ │ │ + rsbseq sp, r5, r4, asr #25 │ │ │ │ + @ instruction: 0x008664bc │ │ │ │ + rsbseq sp, r5, r8, ror #25 │ │ │ │ + rsbseq sp, r5, r8, lsr #23 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r6, r6, r4, asr #6 │ │ │ │ - rsbseq sp, r5, ip, lsl #22 │ │ │ │ - @ instruction: 0x0075da90 │ │ │ │ - addeq r6, r6, ip, lsl #6 │ │ │ │ - ldrsheq sp, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r6, r6, r0, ror #5 │ │ │ │ - ldrsbeq sp, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + umulleq r6, r6, r4, r4 @ │ │ │ │ + rsbseq sp, r5, ip, asr ip │ │ │ │ + rsbseq sp, r5, r0, ror #23 │ │ │ │ + addeq r6, r6, ip, asr r4 │ │ │ │ + rsbseq sp, r5, ip, asr #22 │ │ │ │ + addeq r6, r6, r0, lsr r4 │ │ │ │ + rsbseq sp, r5, r4, lsr #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00280808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -43924,23 +43924,23 @@ │ │ │ │ beq 2808b8 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2808d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d85b8 │ │ │ │ + bl 9d8708 │ │ │ │ ldr r3, [pc, #264] @ 280984 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 280910 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8970 │ │ │ │ + bl 9d8ac0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280920 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -44031,29 +44031,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 280aa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7c44 │ │ │ │ + bl 9d7d94 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 280b98 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 280aec │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d81a4 │ │ │ │ + bl 9d82f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 280afc │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -44210,15 +44210,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r4, ror #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r6, ip, ror lr │ │ │ │ + addeq r5, r6, ip, asr #31 │ │ │ │ adceq sl, r2, ip, lsl #3 │ │ │ │ │ │ │ │ 00280ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -44292,15 +44292,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 280efc │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -44912,38 +44912,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 281828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq sl, r2, r0, lsr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r5, [r6], r4 │ │ │ │ + addeq r5, r6, r4, lsr #24 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r2, r4, ror #28 │ │ │ │ - addeq r5, r6, r4, lsr r7 │ │ │ │ - rsbseq ip, r5, r8, lsr #28 │ │ │ │ - rsbseq ip, r5, r0, asr #28 │ │ │ │ - addeq r5, r6, ip, ror r4 │ │ │ │ - addeq r5, r6, r4, asr r4 │ │ │ │ - rsbseq ip, r5, r4, asr #22 │ │ │ │ + addeq r5, r6, r4, lsl #17 │ │ │ │ + rsbseq ip, r5, r8, ror pc │ │ │ │ + @ instruction: 0x0075cf90 │ │ │ │ + addeq r5, r6, ip, asr #11 │ │ │ │ + addeq r5, r6, r4, lsr #11 │ │ │ │ + @ instruction: 0x0075cc94 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r6, r4, ror #7 │ │ │ │ - rsbseq ip, r5, r4, lsr fp │ │ │ │ - rsbseq ip, r5, r0, asr fp │ │ │ │ - addeq r5, r6, r4, asr #6 │ │ │ │ - rsbseq ip, r5, r0, ror fp │ │ │ │ - rsbseq ip, r5, r0, lsr sl │ │ │ │ + addeq r5, r6, r4, lsr r5 │ │ │ │ + rsbseq ip, r5, r4, lsl #25 │ │ │ │ + rsbseq ip, r5, r0, lsr #25 │ │ │ │ + umulleq r5, r6, r4, r4 │ │ │ │ + rsbseq ip, r5, r0, asr #25 │ │ │ │ + rsbseq ip, r5, r0, lsl #23 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r6, ip, lsl r3 │ │ │ │ - rsbseq ip, r5, r4, ror #21 │ │ │ │ - rsbseq ip, r5, r8, ror #20 │ │ │ │ - addeq r5, r6, r4, ror #5 │ │ │ │ - ldrsbeq ip, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x008652b8 │ │ │ │ - rsbseq ip, r5, ip, lsr #19 │ │ │ │ + addeq r5, r6, ip, ror #8 │ │ │ │ + rsbseq ip, r5, r4, lsr ip │ │ │ │ + ldrheq ip, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r5, r6, r4, lsr r4 │ │ │ │ + rsbseq ip, r5, r4, lsr #22 │ │ │ │ + addeq r5, r6, r8, lsl #8 │ │ │ │ + ldrsheq ip, [r5], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028182c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -45073,30 +45073,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -45921,45 +45921,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a295bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r6, r5, lsl #27 │ │ │ │ + ldrdeq r4, [r6], r5 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq r9, r2, r0, rrx │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r4, r6, r1, asr #8 │ │ │ │ - addeq r4, r6, ip, asr #7 │ │ │ │ - ldrheq fp, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + umulleq r4, r6, r1, r5 │ │ │ │ + addeq r4, r6, ip, lsl r5 │ │ │ │ + rsbseq fp, r5, ip, lsl #24 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r4, r6, r8, lsl #6 │ │ │ │ - rsbseq fp, r5, r8, asr sl │ │ │ │ - rsbseq fp, r5, r4, ror sl │ │ │ │ + addeq r4, r6, r8, asr r4 │ │ │ │ + rsbseq fp, r5, r8, lsr #23 │ │ │ │ + rsbseq fp, r5, r4, asr #23 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - umulleq r4, r6, ip, r0 │ │ │ │ - rsbseq fp, r5, r8, asr #17 │ │ │ │ - rsbseq fp, r5, r4, lsl #15 │ │ │ │ + addeq r4, r6, ip, ror #3 │ │ │ │ + rsbseq fp, r5, r8, lsl sl │ │ │ │ + ldrsbeq fp, [r5], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r4, r6, r0, rrx │ │ │ │ - rsbseq fp, r5, r8, lsr #16 │ │ │ │ - rsbseq fp, r5, ip, lsr #15 │ │ │ │ - addeq r4, r6, r8, lsr r0 │ │ │ │ - rsbseq fp, r5, r4, lsr #14 │ │ │ │ + @ instruction: 0x008641b0 │ │ │ │ + rsbseq fp, r5, r8, ror r9 │ │ │ │ + ldrsheq fp, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r4, r6, r8, lsl #3 │ │ │ │ + rsbseq fp, r5, r4, ror r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r4, r6, r4, lsl r0 │ │ │ │ - rsbseq fp, r5, r4, lsl #14 │ │ │ │ - addeq r3, r6, ip, ror #31 │ │ │ │ - rsbseq fp, r5, r0, ror #13 │ │ │ │ - ldrsheq fp, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r4, r6, r4, ror #2 │ │ │ │ + rsbseq fp, r5, r4, asr r8 │ │ │ │ + addeq r4, r6, ip, lsr r1 │ │ │ │ + rsbseq fp, r5, r0, lsr r8 │ │ │ │ + rsbseq fp, r5, r8, asr #16 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -46260,34 +46260,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -47067,58 +47067,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 283494 │ │ │ │ adceq r8, r2, r4, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r6, r2, lsl #22 │ │ │ │ - ldrdeq r3, [r6], ip │ │ │ │ - addeq r3, r6, r4, asr #22 │ │ │ │ + addeq r3, r6, r2, asr ip │ │ │ │ + addeq r3, r6, ip, lsr #24 │ │ │ │ + umulleq r3, r6, r4, ip │ │ │ │ @ instruction: 0x00a27eb4 │ │ │ │ - addeq r3, r6, ip, asr sl │ │ │ │ - addeq r3, r6, r8, asr r9 │ │ │ │ - rsbseq fp, r5, r4, lsl #3 │ │ │ │ - rsbseq fp, r5, r0, asr #32 │ │ │ │ + addeq r3, r6, ip, lsr #23 │ │ │ │ + addeq r3, r6, r8, lsr #21 │ │ │ │ + ldrsbeq fp, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0075b190 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - @ instruction: 0x008638b0 │ │ │ │ - addeq r3, r6, r4, asr r7 │ │ │ │ - addeq r3, r6, r8, lsl #12 │ │ │ │ + addeq r3, r6, r0, lsl #20 │ │ │ │ + addeq r3, r6, r4, lsr #17 │ │ │ │ + addeq r3, r6, r8, asr r7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r3, r6, r4, lsr #11 │ │ │ │ - addeq r3, r6, r0, lsr r5 │ │ │ │ - addeq r3, r6, ip, asr #5 │ │ │ │ + strdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, r0, lsl #13 │ │ │ │ + addeq r3, r6, ip, lsl r4 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r3, r6, ip │ │ │ │ - addeq r2, r6, r8, lsr #30 │ │ │ │ - rsbseq sl, r5, ip, lsl r6 │ │ │ │ - rsbseq sl, r5, r4, lsr r6 │ │ │ │ + addeq r3, r6, ip, asr r1 │ │ │ │ + addeq r3, r6, r8, ror r0 │ │ │ │ + rsbseq sl, r5, ip, ror #14 │ │ │ │ + rsbseq sl, r5, r4, lsl #15 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq r2, [r6], ip │ │ │ │ - rsbseq sl, r5, ip, lsr #4 │ │ │ │ - rsbseq sl, r5, r8, asr #4 │ │ │ │ - addeq r2, r6, ip, asr #16 │ │ │ │ - rsbseq sl, r5, ip, lsr #32 │ │ │ │ + addeq r2, r6, ip, lsr #24 │ │ │ │ + rsbseq sl, r5, ip, ror r3 │ │ │ │ + @ instruction: 0x0075a398 │ │ │ │ + umulleq r2, r6, ip, r9 │ │ │ │ + rsbseq sl, r5, ip, ror r1 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - ldrdeq r2, [r6], ip │ │ │ │ - rsbseq r9, r5, r4, lsr #29 │ │ │ │ - rsbseq r9, r5, r8, lsr #28 │ │ │ │ - umulleq r2, r6, r0, r6 │ │ │ │ - rsbseq r9, r5, ip, ror sp │ │ │ │ - addeq r2, r6, ip, ror #12 │ │ │ │ - rsbseq r9, r5, r8, asr #28 │ │ │ │ + addeq r2, r6, ip, lsr #16 │ │ │ │ + ldrsheq r9, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r9, r5, r8, ror pc │ │ │ │ + addeq r2, r6, r0, ror #15 │ │ │ │ + rsbseq r9, r5, ip, asr #29 │ │ │ │ + @ instruction: 0x008627bc │ │ │ │ + @ instruction: 0x00759f98 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r2, r6, r0, asr #12 │ │ │ │ - rsbseq r9, r5, r4, lsr sp │ │ │ │ + umulleq r2, r6, r0, r7 │ │ │ │ + rsbseq r9, r5, r4, lsl #29 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r2, r6, r4, lsr #12 │ │ │ │ - rsbseq r9, r5, r8, lsl sp │ │ │ │ - rsbseq r9, r5, r0, lsr sp │ │ │ │ - addeq r2, r6, r4, lsl #12 │ │ │ │ - ldrsheq r9, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r2, r6, r4, ror r7 │ │ │ │ + rsbseq r9, r5, r8, ror #28 │ │ │ │ + rsbseq r9, r5, r0, lsl #29 │ │ │ │ + addeq r2, r6, r4, asr r7 │ │ │ │ + rsbseq r9, r5, r4, asr #28 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2840a8 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 283a3c │ │ │ │ @@ -47908,15 +47908,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2846cc │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -48799,45 +48799,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 2851c0 │ │ │ │ adceq r6, r2, r4, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r2, r6, sl, r1 │ │ │ │ + addeq r2, r6, sl, ror #5 │ │ │ │ adceq r6, r2, r0, asr #7 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r1, r6, r8, lsl #24 │ │ │ │ - ldrsheq r9, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r9, r5, r4, lsl r3 │ │ │ │ - addeq r1, r6, r8, asr r9 │ │ │ │ - rsbseq r9, r5, r4, asr #32 │ │ │ │ + addeq r1, r6, r8, asr sp │ │ │ │ + rsbseq r9, r5, ip, asr #8 │ │ │ │ + rsbseq r9, r5, r4, ror #8 │ │ │ │ + addeq r1, r6, r8, lsr #21 │ │ │ │ + @ instruction: 0x00759194 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ - @ instruction: 0x00759194 │ │ │ │ - ldrsbeq r8, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r1, r6, r4, asr #20 │ │ │ │ + rsbseq r9, r5, r4, ror #5 │ │ │ │ + rsbseq r9, r5, ip, lsr #2 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r1, r6, r4, ror #16 │ │ │ │ - ldrheq r8, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsbeq r8, [r5], #-240 @ 0xffffff10 @ │ │ │ │ - addeq r1, r6, r8, lsl #2 │ │ │ │ - ldrsbeq r8, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r8, r5, r4, asr r8 │ │ │ │ - ldrdeq r1, [r6], ip │ │ │ │ - rsbseq r8, r5, r8, lsl #18 │ │ │ │ - rsbseq r8, r5, r8, asr #15 │ │ │ │ - strheq r1, [r6], r0 │ │ │ │ - @ instruction: 0x0075879c │ │ │ │ - addeq r1, r6, r0, lsl #1 │ │ │ │ - rsbseq r8, r5, r4, ror r7 │ │ │ │ + @ instruction: 0x008619b4 │ │ │ │ + rsbseq r9, r5, r4, lsl #2 │ │ │ │ + rsbseq r9, r5, r0, lsr #2 │ │ │ │ + addeq r1, r6, r8, asr r2 │ │ │ │ + rsbseq r8, r5, r0, lsr #20 │ │ │ │ + rsbseq r8, r5, r4, lsr #19 │ │ │ │ + addeq r1, r6, ip, lsr #4 │ │ │ │ + rsbseq r8, r5, r8, asr sl │ │ │ │ + rsbseq r8, r5, r8, lsl r9 │ │ │ │ + addeq r1, r6, r0, lsl #4 │ │ │ │ + rsbseq r8, r5, ip, ror #17 │ │ │ │ + ldrdeq r1, [r6], r0 │ │ │ │ + rsbseq r8, r5, r4, asr #17 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r1, r6, r4, rrx │ │ │ │ - rsbseq r8, r5, r8, asr r7 │ │ │ │ - rsbseq r8, r5, r0, ror #17 │ │ │ │ + @ instruction: 0x008611b4 │ │ │ │ + rsbseq r8, r5, r8, lsr #17 │ │ │ │ + rsbseq r8, r5, r0, lsr sl │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2851c0 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 284c0c │ │ │ │ mov r5, #6 │ │ │ │ @@ -49313,15 +49313,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 285cb0 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -50200,44 +50200,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 286754 │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 286754 │ │ │ │ adceq r5, r2, r0, lsr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00860bbe │ │ │ │ + addeq r0, r6, lr, lsl #26 │ │ │ │ svcvc 0x00800000 │ │ │ │ strdeq r4, [r2], r0 @ │ │ │ │ - addeq r0, r6, r0, asr #7 │ │ │ │ - rsbseq r7, r5, ip, lsr #21 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r0, r6, ip, asr r3 │ │ │ │ + addeq r0, r6, r0, lsl r5 │ │ │ │ ldrsheq r7, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r7, r5, r4, asr #20 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + addeq r0, r6, ip, lsr #9 │ │ │ │ + rsbseq r7, r5, ip, asr #26 │ │ │ │ + @ instruction: 0x00757b94 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - umulleq r0, r6, ip, r2 │ │ │ │ - @ instruction: 0x00757990 │ │ │ │ - rsbseq r7, r5, r8, lsr #19 │ │ │ │ - addeq r0, r6, r4, ror #4 │ │ │ │ - ldrheq r7, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsbeq r7, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - addeq pc, r5, r4, asr #22 │ │ │ │ - rsbseq r7, r5, ip, lsl #6 │ │ │ │ - @ instruction: 0x00757290 │ │ │ │ - addeq pc, r5, r8, lsl fp @ │ │ │ │ - rsbseq r7, r5, r4, asr #6 │ │ │ │ - rsbseq r7, r5, r4, lsl #4 │ │ │ │ - addeq pc, r5, ip, ror #21 │ │ │ │ - ldrsbeq r7, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x0085fabc │ │ │ │ - ldrheq r7, [r5], #-16 @ │ │ │ │ + addeq r0, r6, ip, ror #7 │ │ │ │ + rsbseq r7, r5, r0, ror #21 │ │ │ │ + ldrsheq r7, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x008603b4 │ │ │ │ + rsbseq r7, r5, r4, lsl #22 │ │ │ │ + rsbseq r7, r5, r0, lsr #22 │ │ │ │ + umulleq pc, r5, r4, ip @ │ │ │ │ + rsbseq r7, r5, ip, asr r4 │ │ │ │ + rsbseq r7, r5, r0, ror #7 │ │ │ │ + addeq pc, r5, r8, ror #24 │ │ │ │ + @ instruction: 0x00757494 │ │ │ │ + rsbseq r7, r5, r4, asr r3 │ │ │ │ + addeq pc, r5, ip, lsr ip @ │ │ │ │ + rsbseq r7, r5, r8, lsr #6 │ │ │ │ + addeq pc, r5, ip, lsl #24 │ │ │ │ + rsbseq r7, r5, r0, lsl #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq pc, r5, r0, lsr #21 │ │ │ │ - @ instruction: 0x00757194 │ │ │ │ - rsbseq r7, r5, ip, lsl r3 │ │ │ │ + strdeq pc, [r5], r0 │ │ │ │ + rsbseq r7, r5, r4, ror #5 │ │ │ │ + rsbseq r7, r5, ip, ror #8 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2861e0 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -50704,15 +50704,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 287264 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -51579,48 +51579,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 2879f0 │ │ │ │ mov r2, #0 │ │ │ │ b 2879f0 │ │ │ │ adceq r3, r2, ip, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq pc, r5, r2, lsl r6 @ │ │ │ │ + addeq pc, r5, r2, ror #14 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r3, r2, r8, lsl r8 │ │ │ │ - addeq lr, r5, ip, lsr #27 │ │ │ │ - @ instruction: 0x00756498 │ │ │ │ + strdeq lr, [r5], ip │ │ │ │ + rsbseq r6, r5, r8, ror #11 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq lr, r5, r0, asr #26 │ │ │ │ - rsbseq r6, r5, r0, ror #11 │ │ │ │ - rsbseq r6, r5, r8, lsr #8 │ │ │ │ + umulleq lr, r5, r0, lr │ │ │ │ + rsbseq r6, r5, r0, lsr r7 │ │ │ │ + rsbseq r6, r5, r8, ror r5 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq lr, r5, r0, ror ip │ │ │ │ - rsbseq r6, r5, r4, ror #6 │ │ │ │ - rsbseq r6, r5, ip, ror r3 │ │ │ │ - addeq lr, r5, r8, lsr ip │ │ │ │ - rsbseq r6, r5, r8, lsl #7 │ │ │ │ - rsbseq r6, r5, r4, lsr #7 │ │ │ │ + addeq lr, r5, r0, asr #27 │ │ │ │ + ldrheq r6, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r6, r5, ip, asr #9 │ │ │ │ + addeq lr, r5, r8, lsl #27 │ │ │ │ + ldrsbeq r6, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq r6, [r5], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - umulleq lr, r5, r4, r4 │ │ │ │ - rsbseq r5, r5, ip, asr ip │ │ │ │ - rsbseq r5, r5, r0, ror #23 │ │ │ │ - addeq lr, r5, r8, ror #8 │ │ │ │ - @ instruction: 0x00755c94 │ │ │ │ - rsbseq r5, r5, r4, asr fp │ │ │ │ - addeq lr, r5, r0, asr #8 │ │ │ │ - rsbseq r5, r5, ip, lsr #22 │ │ │ │ - addeq lr, r5, r0, lsl r4 │ │ │ │ - rsbseq r5, r5, r4, lsl #22 │ │ │ │ + addeq lr, r5, r4, ror #11 │ │ │ │ + rsbseq r5, r5, ip, lsr #27 │ │ │ │ + rsbseq r5, r5, r0, lsr sp │ │ │ │ + @ instruction: 0x0085e5b8 │ │ │ │ + rsbseq r5, r5, r4, ror #27 │ │ │ │ + rsbseq r5, r5, r4, lsr #25 │ │ │ │ + umulleq lr, r5, r0, r5 │ │ │ │ + rsbseq r5, r5, ip, ror ip │ │ │ │ + addeq lr, r5, r0, ror #10 │ │ │ │ + rsbseq r5, r5, r4, asr ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ - rsbseq r5, r5, r8, ror #21 │ │ │ │ - rsbseq r5, r5, r0, ror ip │ │ │ │ + addeq lr, r5, r4, asr #10 │ │ │ │ + rsbseq r5, r5, r8, lsr ip │ │ │ │ + rsbseq r5, r5, r0, asr #27 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -52098,26 +52098,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 2888b0 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 2888a0 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8970 │ │ │ │ + bl 9d8ac0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28880c │ │ │ │ b 288718 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d8374 │ │ │ │ + bl 9d84c4 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -52266,15 +52266,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 288bb4 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 288bcc │ │ │ │ - bl 9d81a4 │ │ │ │ + bl 9d82f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 288ac4 │ │ │ │ b 288964 │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -52284,15 +52284,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d7890 │ │ │ │ + bl 9d79e0 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -52460,15 +52460,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r5, ip, asr #28 │ │ │ │ + umulleq sp, r5, ip, pc @ │ │ │ │ strdeq r2, [r2], r4 @ │ │ │ │ │ │ │ │ 00288d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -52587,15 +52587,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 288fb8 │ │ │ │ @@ -53480,44 +53480,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2891d8 │ │ │ │ umlaleq r2, r2, r0, r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r5, sl, asr #17 │ │ │ │ + addeq sp, r5, sl, lsl sl │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r1, r2, r4, ror #21 │ │ │ │ - umulleq sp, r5, r4, r0 │ │ │ │ - rsbseq r4, r5, r0, lsl #15 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r5, r0, lsr r0 │ │ │ │ + addeq sp, r5, r4, ror #3 │ │ │ │ ldrsbeq r4, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r4, r5, r8, lsl r7 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + addeq sp, r5, r0, lsl #3 │ │ │ │ + rsbseq r4, r5, r0, lsr #20 │ │ │ │ + rsbseq r4, r5, r8, ror #16 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq ip, r5, r4, ror pc │ │ │ │ - rsbseq r4, r5, r8, ror #12 │ │ │ │ - rsbseq r4, r5, r0, lsl #13 │ │ │ │ - addeq ip, r5, ip, lsr pc │ │ │ │ - rsbseq r4, r5, ip, lsl #13 │ │ │ │ - rsbseq r4, r5, r8, lsr #13 │ │ │ │ - @ instruction: 0x0085c7b8 │ │ │ │ - rsbseq r3, r5, r0, lsl #31 │ │ │ │ - rsbseq r3, r5, r4, lsl #30 │ │ │ │ - addeq ip, r5, ip, lsl #15 │ │ │ │ - ldrheq r3, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r3, r5, r8, ror lr │ │ │ │ - addeq ip, r5, r4, ror #14 │ │ │ │ - rsbseq r3, r5, r0, asr lr │ │ │ │ - addeq ip, r5, r4, lsr r7 │ │ │ │ - rsbseq r3, r5, r8, lsr #28 │ │ │ │ + addeq sp, r5, r4, asr #1 │ │ │ │ + ldrheq r4, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsbeq r4, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + addeq sp, r5, ip, lsl #1 │ │ │ │ + ldrsbeq r4, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsheq r4, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + addeq ip, r5, r8, lsl #18 │ │ │ │ + ldrsbeq r4, [r5], #-0 @ │ │ │ │ + rsbseq r4, r5, r4, asr r0 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + rsbseq r4, r5, r8, lsl #2 │ │ │ │ + rsbseq r3, r5, r8, asr #31 │ │ │ │ + @ instruction: 0x0085c8b4 │ │ │ │ + rsbseq r3, r5, r0, lsr #31 │ │ │ │ + addeq ip, r5, r4, lsl #17 │ │ │ │ + rsbseq r3, r5, r8, ror pc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq ip, r5, r8, lsl r7 │ │ │ │ - rsbseq r3, r5, ip, lsl #28 │ │ │ │ - @ instruction: 0x00753f94 │ │ │ │ + addeq ip, r5, r8, ror #16 │ │ │ │ + rsbseq r3, r5, ip, asr pc │ │ │ │ + rsbseq r4, r5, r4, ror #1 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -54069,31 +54069,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -54852,30 +54852,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 28b4ac │ │ │ │ adceq r0, r2, ip, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r5, r2, asr sp │ │ │ │ + addeq fp, r5, r2, lsr #29 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq pc, r1, r0, ror #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq fp, r5, r8, asr r0 │ │ │ │ - ldrsheq r2, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r5, r4, asr #14 │ │ │ │ + addeq fp, r5, r8, lsr #3 │ │ │ │ + rsbseq r2, r5, r8, asr #20 │ │ │ │ + @ instruction: 0x00752894 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq fp, r5, ip │ │ │ │ - rsbseq r2, r5, ip, asr r7 │ │ │ │ - rsbseq r2, r5, r8, ror r7 │ │ │ │ - ldrdeq sl, [r5], r8 │ │ │ │ - rsbseq r2, r5, r4, asr #13 │ │ │ │ + addeq fp, r5, ip, asr r1 │ │ │ │ + rsbseq r2, r5, ip, lsr #17 │ │ │ │ + rsbseq r2, r5, r8, asr #17 │ │ │ │ + addeq fp, r5, r8, lsr #2 │ │ │ │ + rsbseq r2, r5, r4, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -56433,31 +56433,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r9, r5, r8, ror #31 │ │ │ │ - ldrsbeq r1, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x00859fbc │ │ │ │ - rsbseq r1, r5, r8, ror #15 │ │ │ │ - rsbseq r1, r5, ip, lsr #13 │ │ │ │ - umulleq r9, r5, r0, pc @ │ │ │ │ - rsbseq r1, r5, r8, asr r7 │ │ │ │ - ldrsbeq r1, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - addeq r9, r5, r8, ror #30 │ │ │ │ - rsbseq r1, r5, r4, asr r6 │ │ │ │ + addeq sl, r5, r8, lsr r1 │ │ │ │ + rsbseq r1, r5, r4, lsr #16 │ │ │ │ + addeq sl, r5, ip, lsl #2 │ │ │ │ + rsbseq r1, r5, r8, lsr r9 │ │ │ │ + ldrsheq r1, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + addeq sl, r5, r0, ror #1 │ │ │ │ + rsbseq r1, r5, r8, lsr #17 │ │ │ │ + rsbseq r1, r5, ip, lsr #16 │ │ │ │ + strheq sl, [r5], r8 │ │ │ │ + rsbseq r1, r5, r4, lsr #15 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r9, r5, r0, asr #30 │ │ │ │ - rsbseq r1, r5, r0, lsr r6 │ │ │ │ - ldrheq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - addeq r9, r5, r8, lsl pc │ │ │ │ - rsbseq r1, r5, ip, lsl #12 │ │ │ │ - rsbseq r1, r5, r4, lsr #12 │ │ │ │ + umulleq sl, r5, r0, r0 │ │ │ │ + rsbseq r1, r5, r0, lsl #15 │ │ │ │ + rsbseq r1, r5, r8, lsl #18 │ │ │ │ + addeq sl, r5, r8, rrx │ │ │ │ + rsbseq r1, r5, ip, asr r7 │ │ │ │ + rsbseq r1, r5, r4, ror r7 │ │ │ │ │ │ │ │ 0028cbb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -56541,15 +56541,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r8, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r5, r4, ror #28 │ │ │ │ + @ instruction: 0x00859fb4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq lr, r1, r4, asr r1 │ │ │ │ │ │ │ │ 0028cd28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56572,23 +56572,23 @@ │ │ │ │ beq 28cdd8 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 28cde4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8750 │ │ │ │ + bl 9d88a0 │ │ │ │ ldr r3, [pc, #248] @ 28ce94 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 28ce24 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d8970 │ │ │ │ + bl 9d8ac0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ce34 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -56676,29 +56676,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 28cf98 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7eb0 │ │ │ │ + bl 9d8000 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 28d094 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 28cff0 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d81a4 │ │ │ │ + bl 9d82f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28d000 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -56849,15 +56849,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r1, r8, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r5, r0, lsl #19 │ │ │ │ + ldrdeq r9, [r5], r0 │ │ │ │ umlaleq sp, r1, r0, ip │ │ │ │ │ │ │ │ 0028d1dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -56943,15 +56943,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -56971,15 +56971,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 28d4a8 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -57696,38 +57696,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 28df68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq sp, r1, ip, lsl ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r5, r2, lsr #11 │ │ │ │ + strdeq r9, [r5], r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a1d8b0 │ │ │ │ - addeq r9, r5, r0, ror #3 │ │ │ │ - ldrsbeq r0, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r0, r5, ip, asr #17 │ │ │ │ + addeq r9, r5, r0, lsr r3 │ │ │ │ + rsbseq r0, r5, r4, lsr #22 │ │ │ │ + rsbseq r0, r5, ip, lsl sl │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r9, r5, r8, lsr r1 │ │ │ │ - rsbseq r0, r5, ip, lsr #16 │ │ │ │ - rsbseq r0, r5, r4, asr #16 │ │ │ │ - addeq r8, r5, lr, lsr #29 │ │ │ │ - addeq r8, r5, r4, ror #25 │ │ │ │ - rsbseq r0, r5, r4, lsr r4 │ │ │ │ - rsbseq r0, r5, r0, asr r4 │ │ │ │ - addeq r8, r5, ip, lsl #24 │ │ │ │ - ldrsheq r0, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r9, r5, r8, lsl #5 │ │ │ │ + rsbseq r0, r5, ip, ror r9 │ │ │ │ + @ instruction: 0x00750994 │ │ │ │ + strdeq r8, [r5], lr │ │ │ │ + addeq r8, r5, r4, lsr lr │ │ │ │ + rsbseq r0, r5, r4, lsl #11 │ │ │ │ + rsbseq r0, r5, r0, lsr #11 │ │ │ │ + addeq r8, r5, ip, asr sp │ │ │ │ + rsbseq r0, r5, r8, asr #8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r5, ip, asr #23 │ │ │ │ - @ instruction: 0x00750394 │ │ │ │ - rsbseq r0, r5, r8, lsl r3 │ │ │ │ - addeq r8, r5, r4, lsr #23 │ │ │ │ - @ instruction: 0x00750294 │ │ │ │ - addeq r8, r5, r8, ror fp │ │ │ │ - rsbseq r0, r5, ip, ror #4 │ │ │ │ + addeq r8, r5, ip, lsl sp │ │ │ │ + rsbseq r0, r5, r4, ror #9 │ │ │ │ + rsbseq r0, r5, r8, ror #8 │ │ │ │ + strdeq r8, [r5], r4 │ │ │ │ + rsbseq r0, r5, r4, ror #7 │ │ │ │ + addeq r8, r5, r8, asr #25 │ │ │ │ + ldrheq r0, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028df6c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57868,26 +57868,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28e1b8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -57916,15 +57916,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28e274 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -57933,26 +57933,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -58020,23 +58020,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28e418 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -58065,35 +58065,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28e4cc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -58724,44 +58724,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 28ebb8 │ │ │ │ adceq ip, r1, r8, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r8, r5, fp, ror r3 │ │ │ │ + addeq r8, r5, fp, asr #9 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq ip, r1, r8, asr #11 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r7, r5, r8, lsr #26 │ │ │ │ - rsbseq pc, r4, ip, lsl r5 @ │ │ │ │ - rsbseq pc, r4, r0, lsl r4 @ │ │ │ │ + addeq r7, r5, r8, ror lr │ │ │ │ + rsbseq pc, r4, ip, ror #12 │ │ │ │ + rsbseq pc, r4, r0, ror #10 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - ldrdeq r7, [r5], fp │ │ │ │ + addeq r7, r5, fp, lsr #20 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq r7, r5, r0, lsl #12 │ │ │ │ - rsbseq lr, r4, r0, asr sp │ │ │ │ - rsbseq lr, r4, ip, ror #26 │ │ │ │ + addeq r7, r5, r0, asr r7 │ │ │ │ + rsbseq lr, r4, r0, lsr #29 │ │ │ │ + ldrheq lr, [r4], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - @ instruction: 0x008574b4 │ │ │ │ - rsbseq lr, r4, r0, lsr #23 │ │ │ │ + addeq r7, r5, r4, lsl #12 │ │ │ │ + ldrsheq lr, [r4], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r7, r5, r0, lsr #8 │ │ │ │ - rsbseq lr, r4, r8, ror #23 │ │ │ │ - rsbseq lr, r4, ip, ror #22 │ │ │ │ - ldrdeq r7, [r5], ip │ │ │ │ - ldrsbeq lr, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq lr, r4, r8, ror #21 │ │ │ │ - @ instruction: 0x008573bc │ │ │ │ - rsbseq lr, r4, ip, lsr #21 │ │ │ │ - umulleq r7, r5, r8, r3 │ │ │ │ - rsbseq lr, r4, r4, lsl #21 │ │ │ │ + addeq r7, r5, r0, ror r5 │ │ │ │ + rsbseq lr, r4, r8, lsr sp │ │ │ │ + ldrheq lr, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r7, r5, ip, lsr #10 │ │ │ │ + rsbseq lr, r4, r0, lsr #24 │ │ │ │ + rsbseq lr, r4, r8, lsr ip │ │ │ │ + addeq r7, r5, ip, lsl #10 │ │ │ │ + ldrsheq lr, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r7, r5, r8, ror #9 │ │ │ │ + ldrsbeq lr, [r4], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -59368,26 +59368,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 28f920 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -59416,15 +59416,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 28f9dc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -59433,26 +59433,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -59520,23 +59520,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 28fb80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -59565,35 +59565,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 28fc34 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -59767,17 +59767,17 @@ │ │ │ │ bl 278c60 │ │ │ │ mov r1, r0 │ │ │ │ b 28fdac │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r1, r8, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq fp, r1, ip, asr r6 │ │ │ │ - strdeq r6, [r5], ip │ │ │ │ - ldrsheq lr, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq lr, r4, r4, ror #5 │ │ │ │ + addeq r6, r5, ip, asr #26 │ │ │ │ + rsbseq lr, r4, r0, asr #10 │ │ │ │ + rsbseq lr, r4, r4, lsr r4 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0028ff64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59861,15 +59861,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq sl, r1, ip, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00856ab8 │ │ │ │ + addeq r6, r5, r8, lsl #24 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, r4, lsr #27 │ │ │ │ │ │ │ │ 002900d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -59959,15 +59959,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, ip, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r4, asr #18 │ │ │ │ + umulleq r6, r5, r4, sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, r4, lsr #24 │ │ │ │ │ │ │ │ 00290250 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -60062,15 +60062,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, ip, asr #15 │ │ │ │ + addeq r6, r5, ip, lsl r9 │ │ │ │ umlaleq sl, r1, r8, sl │ │ │ │ │ │ │ │ 002903e0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60421,19 +60421,19 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290894 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r5, r8, lsr #4 │ │ │ │ - addeq r6, r5, r4, asr #3 │ │ │ │ + addeq r6, r5, r8, ror r3 │ │ │ │ + addeq r6, r5, r4, lsl r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, r0, asr #10 │ │ │ │ - addeq r6, r5, r8, asr #2 │ │ │ │ + umulleq r6, r5, r8, r2 │ │ │ │ │ │ │ │ 00290968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -60515,19 +60515,19 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290a00 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq sl, r1, ip, r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r6, [r5], ip │ │ │ │ - addeq r6, r5, r8, asr r0 │ │ │ │ + addeq r6, r5, ip, lsl #4 │ │ │ │ + addeq r6, r5, r8, lsr #3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq sl, [r1], r0 @ │ │ │ │ - ldrdeq r5, [r5], r8 │ │ │ │ + addeq r6, r5, r8, lsr #2 │ │ │ │ │ │ │ │ 00290ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -60611,28 +60611,28 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290b74 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, r8, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, ip, lsr #30 │ │ │ │ - addeq r5, r5, r0, ror #29 │ │ │ │ + addeq r6, r5, ip, ror r0 │ │ │ │ + addeq r6, r5, r0, lsr r0 │ │ │ │ adceq sl, r1, r4, ror #4 │ │ │ │ │ │ │ │ 00290c48 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 290c80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7b88 │ │ │ │ + bl 9d7cd8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 290ca0 │ │ │ │ @@ -60731,16 +60731,16 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 290d40 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, ip, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r0, ror sp │ │ │ │ - addeq r5, r5, ip, lsl sp │ │ │ │ + addeq r5, r5, r0, asr #29 │ │ │ │ + addeq r5, r5, ip, ror #28 │ │ │ │ adceq sl, r1, r8, lsr #1 │ │ │ │ │ │ │ │ 00290e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60817,16 +60817,16 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290eac │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, ip, ror #23 │ │ │ │ - addeq r5, r5, ip, lsr #23 │ │ │ │ + addeq r5, r5, ip, lsr sp │ │ │ │ + strdeq r5, [r5], ip │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r4, lsr #30 │ │ │ │ │ │ │ │ 00290f6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60902,16 +60902,16 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 290ff8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq r9, r1, r4, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, ip, lsr #21 │ │ │ │ - addeq r5, r5, r0, ror #20 │ │ │ │ + strdeq r5, [r5], ip │ │ │ │ + @ instruction: 0x00855bb0 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r9, [r1], r8 @ │ │ │ │ │ │ │ │ 002910b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60987,16 +60987,16 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291144 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r0, ror #18 │ │ │ │ - addeq r5, r5, r4, lsl r9 │ │ │ │ + @ instruction: 0x00855ab0 │ │ │ │ + addeq r5, r5, r4, ror #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r1, ip, lsl #25 │ │ │ │ │ │ │ │ 00291204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61074,16 +61074,16 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 291290 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r0, lsl r8 │ │ │ │ - addeq r5, r5, ip, asr #15 │ │ │ │ + addeq r5, r5, r0, ror #18 │ │ │ │ + addeq r5, r5, ip, lsl r9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, r0, asr #22 │ │ │ │ │ │ │ │ 00291358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61163,16 +61163,16 @@ │ │ │ │ bl 27b8a4 │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2913ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, ip, lsr #13 │ │ │ │ - addeq r5, r5, r0, ror r6 │ │ │ │ + strdeq r5, [r5], ip │ │ │ │ + addeq r5, r5, r0, asr #15 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r1, r4, ror #19 │ │ │ │ │ │ │ │ 002914b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61278,17 +61278,17 @@ │ │ │ │ b 2915a8 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 29162c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r0, lsr #18 │ │ │ │ - addeq r5, r5, ip, asr #10 │ │ │ │ + umulleq r5, r5, ip, r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008554b8 │ │ │ │ + addeq r5, r5, r8, lsl #12 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r8, lsr r8 │ │ │ │ │ │ │ │ 0029167c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61394,17 +61394,17 @@ │ │ │ │ b 291770 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2917f4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r8, asr r7 │ │ │ │ - addeq r5, r5, r4, lsl #7 │ │ │ │ + ldrdeq r5, [r5], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r5, [r5], r0 │ │ │ │ + addeq r5, r5, r0, asr #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r1, r0, ror r6 │ │ │ │ │ │ │ │ 00291844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61485,15 +61485,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278b64 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 291910 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a195b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008551b0 │ │ │ │ + addeq r5, r5, r0, lsl #6 │ │ │ │ adceq r9, r1, ip, ror #9 │ │ │ │ │ │ │ │ 0029199c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -61574,15 +61574,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278b64 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 291a6c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r1, r4, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r5, r4, ror r0 │ │ │ │ + addeq r5, r5, r4, asr #3 │ │ │ │ umlaleq r9, r1, r0, r3 │ │ │ │ │ │ │ │ 00291af8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61708,20 +61708,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ strdeq r9, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, asr #28 │ │ │ │ + umulleq r4, r5, r4, pc @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r4, asr #3 │ │ │ │ - addeq r4, r5, r8, lsl #27 │ │ │ │ - ldrsbeq ip, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrsheq ip, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r4, [r5], r8 │ │ │ │ + rsbseq ip, r4, r8, lsr #12 │ │ │ │ + rsbseq ip, r4, r4, asr #12 │ │ │ │ │ │ │ │ 00291d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -61846,20 +61846,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldrdeq r9, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, lsr #24 │ │ │ │ + addeq r4, r5, r4, ror sp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, r4, lsr #31 │ │ │ │ - addeq r4, r5, r8, ror #22 │ │ │ │ - ldrheq ip, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsbeq ip, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00854cb8 │ │ │ │ + rsbseq ip, r4, r8, lsl #8 │ │ │ │ + rsbseq ip, r4, r4, lsr #8 │ │ │ │ │ │ │ │ 00291f38 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -61960,17 +61960,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r8, r1, r4, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r8, r1, ip, lsr lr │ │ │ │ - addeq r4, r5, ip, lsr #19 │ │ │ │ - ldrsheq ip, [r4], #-12 @ │ │ │ │ - rsbseq ip, r4, r8, lsl r1 │ │ │ │ + strdeq r4, [r5], ip │ │ │ │ + rsbseq ip, r4, ip, asr #4 │ │ │ │ + rsbseq ip, r4, r8, ror #4 │ │ │ │ │ │ │ │ 002920ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -62049,15 +62049,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 278b64 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2921b8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, r0, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r8, lsl #18 │ │ │ │ + addeq r4, r5, r8, asr sl │ │ │ │ adceq r8, r1, r4, asr #24 │ │ │ │ │ │ │ │ 00292244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -62138,15 +62138,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 278b64 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 292314 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a18bbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, ip, asr #15 │ │ │ │ + addeq r4, r5, ip, lsl r9 │ │ │ │ adceq r8, r1, r8, ror #21 │ │ │ │ │ │ │ │ 002923a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62221,15 +62221,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 278b64 │ │ │ │ ldrb r3, [sp] │ │ │ │ b 292454 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r1, ip, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, ip, ror #12 │ │ │ │ + @ instruction: 0x008547bc │ │ │ │ adceq r8, r1, r8, lsr #19 │ │ │ │ │ │ │ │ 002924e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -62323,20 +62323,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r8, r1, r0, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r0, lsr r5 │ │ │ │ - addeq r4, r5, ip, ror r4 │ │ │ │ - addeq r4, r5, ip, asr #9 │ │ │ │ + addeq r4, r5, r0, lsl #13 │ │ │ │ + addeq r4, r5, ip, asr #11 │ │ │ │ + addeq r4, r5, ip, lsl r6 │ │ │ │ adceq r8, r1, r0, asr r8 │ │ │ │ - addeq r4, r5, r0, lsr #8 │ │ │ │ - rsbseq fp, r4, r0, lsl fp │ │ │ │ + addeq r4, r5, r0, ror r5 │ │ │ │ + rsbseq fp, r4, r0, ror #24 │ │ │ │ │ │ │ │ 00292684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 292800 │ │ │ │ @@ -62428,21 +62428,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r8, r1, r0, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r4, r5, r0, r3 │ │ │ │ - addeq r4, r5, r2, ror #5 │ │ │ │ - addeq r4, r5, ip, lsr #6 │ │ │ │ + addeq r4, r5, r0, ror #9 │ │ │ │ + addeq r4, r5, r2, lsr r4 │ │ │ │ + addeq r4, r5, ip, ror r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r8, r1, ip, lsr #13 │ │ │ │ - addeq r4, r5, r4, lsl #5 │ │ │ │ - rsbseq fp, r4, r4, ror r9 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ + rsbseq fp, r4, r4, asr #21 │ │ │ │ │ │ │ │ 00292824 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -62537,21 +62537,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ ldrdeq r8, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [r5], ip │ │ │ │ - addeq r4, r5, ip, lsr r1 │ │ │ │ - addeq r4, r5, r0, lsl #3 │ │ │ │ + addeq r4, r5, ip, lsr #6 │ │ │ │ + addeq r4, r5, ip, lsl #5 │ │ │ │ + ldrdeq r4, [r5], r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r8, r1, r0, lsl #10 │ │ │ │ - ldrdeq r4, [r5], r8 │ │ │ │ - rsbseq fp, r4, r8, asr #15 │ │ │ │ + addeq r4, r5, r8, lsr #4 │ │ │ │ + rsbseq fp, r4, r8, lsl r9 │ │ │ │ │ │ │ │ 002929d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 292b54 │ │ │ │ @@ -62645,21 +62645,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r8, r1, r4, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, r4, asr r0 │ │ │ │ - addeq r3, r5, r2, lsr #31 │ │ │ │ - addeq r3, r5, r0, ror #31 │ │ │ │ + addeq r4, r5, r4, lsr #3 │ │ │ │ + strdeq r4, [r5], r2 │ │ │ │ + addeq r4, r5, r0, lsr r1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r8, r1, r0, ror #6 │ │ │ │ - addeq r3, r5, r0, lsr pc │ │ │ │ - rsbseq fp, r4, r0, lsr #12 │ │ │ │ + addeq r4, r5, r0, lsl #1 │ │ │ │ + rsbseq fp, r4, r0, ror r7 │ │ │ │ │ │ │ │ 00292b78 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62752,19 +62752,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r8, r1, r4, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r8, lsl #29 │ │ │ │ - ldrdeq r3, [r5], r4 │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ + addeq r3, r5, r4, lsr #30 │ │ │ │ @ instruction: 0x00a181bc │ │ │ │ - umulleq r3, r5, r0, sp │ │ │ │ - rsbseq fp, r4, ip, ror r4 │ │ │ │ + addeq r3, r5, r0, ror #29 │ │ │ │ + rsbseq fp, r4, ip, asr #11 │ │ │ │ │ │ │ │ 00292d14 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -62857,19 +62857,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r8, r1, r8, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, lr, asr ip │ │ │ │ + addeq r3, r5, lr, lsr #27 │ │ │ │ adceq r8, r1, r4, asr #32 │ │ │ │ - addeq r3, r5, ip, lsr ip │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - rsbseq fp, r4, r0, ror #5 │ │ │ │ + addeq r3, r5, ip, lsl #27 │ │ │ │ + addeq r3, r5, r4, asr #26 │ │ │ │ + rsbseq fp, r4, r0, lsr r4 │ │ │ │ │ │ │ │ 00292eb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -62930,15 +62930,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, ip, asr fp │ │ │ │ + addeq r3, r5, ip, lsr #25 │ │ │ │ @ instruction: 0x00a17eb8 │ │ │ │ │ │ │ │ 00292fc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63000,15 +63000,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, ip, asr #20 │ │ │ │ + umulleq r3, r5, ip, fp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r8, lsr #27 │ │ │ │ │ │ │ │ 002930d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63070,15 +63070,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r4, lsr r9 │ │ │ │ + addeq r3, r5, r4, lsl #21 │ │ │ │ umlaleq r7, r1, r0, ip │ │ │ │ │ │ │ │ 002931e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63137,15 +63137,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, ip, lsr #16 │ │ │ │ + addeq r3, r5, ip, ror r9 │ │ │ │ adceq r7, r1, r8, lsl #23 │ │ │ │ │ │ │ │ 002932e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63207,15 +63207,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r8, lsr #14 │ │ │ │ + addeq r3, r5, r8, ror r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r4, lsl #21 │ │ │ │ │ │ │ │ 002933fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63277,15 +63277,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r8, lsl #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r0, lsl r6 │ │ │ │ + addeq r3, r5, r0, ror #14 │ │ │ │ adceq r7, r1, ip, ror #18 │ │ │ │ │ │ │ │ 00293504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63344,15 +63344,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r0, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r8, lsl #10 │ │ │ │ + addeq r3, r5, r8, asr r6 │ │ │ │ adceq r7, r1, r4, ror #16 │ │ │ │ │ │ │ │ 00293608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63413,15 +63413,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r5, r0, asr #8 │ │ │ │ + umulleq r3, r5, r0, r5 │ │ │ │ adceq r7, r1, r8, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, ip, asr r7 │ │ │ │ │ │ │ │ 00293724 : │ │ │ │ @@ -63484,15 +63484,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r5, r4, lsr #6 │ │ │ │ + addeq r3, r5, r4, ror r4 │ │ │ │ adceq r7, r1, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r7, r1, r0, asr #12 │ │ │ │ │ │ │ │ 00293830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63552,15 +63552,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r5, r8, lsl r2 │ │ │ │ + addeq r3, r5, r8, ror #6 │ │ │ │ adceq r7, r1, r0, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r7, r1, r4, lsr r5 │ │ │ │ │ │ │ │ 00293938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63624,15 +63624,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, ip, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, r8, ror #1 │ │ │ │ + addeq r3, r5, r8, lsr r2 │ │ │ │ adceq r7, r1, r0, lsr r4 │ │ │ │ │ │ │ │ 00293a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63694,15 +63694,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a173bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r2, [r5], r8 │ │ │ │ + addeq r3, r5, r8, lsr #2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r1, r0, lsr #6 │ │ │ │ │ │ │ │ 00293b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -63764,15 +63764,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r1, r4, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, asr #29 │ │ │ │ + addeq r3, r5, r0, lsl r0 │ │ │ │ adceq r7, r1, r8, lsl #4 │ │ │ │ │ │ │ │ 00293c68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63831,15 +63831,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r1, ip, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00852db8 │ │ │ │ + addeq r2, r5, r8, lsl #30 │ │ │ │ adceq r7, r1, r0, lsl #2 │ │ │ │ │ │ │ │ 00293d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63899,15 +63899,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r1, r8, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00852cb0 │ │ │ │ + addeq r2, r5, r0, lsl #28 │ │ │ │ adceq r7, r1, r4 │ │ │ │ │ │ │ │ 00293e74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -63967,15 +63967,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq r6, r1, r0, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r8, lsr #23 │ │ │ │ + strdeq r2, [r5], r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strdeq r6, [r1], ip @ │ │ │ │ │ │ │ │ 00293f84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64035,15 +64035,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r2, r5, r8, sl │ │ │ │ + addeq r2, r5, r8, ror #23 │ │ │ │ adceq r6, r1, ip, ror #27 │ │ │ │ │ │ │ │ 00294084 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64100,15 +64100,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, lsl #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r2, r5, r8, r9 │ │ │ │ + addeq r2, r5, r8, ror #21 │ │ │ │ adceq r6, r1, ip, ror #25 │ │ │ │ │ │ │ │ 00294180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64168,15 +64168,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r2, r5, ip, r8 │ │ │ │ + addeq r2, r5, ip, ror #19 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strdeq r6, [r1], r0 @ │ │ │ │ │ │ │ │ 00294290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64236,15 +64236,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, ip, lsl #15 │ │ │ │ + ldrdeq r2, [r5], ip │ │ │ │ adceq r6, r1, r0, ror #21 │ │ │ │ │ │ │ │ 00294390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64301,15 +64301,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, ip, lsl #13 │ │ │ │ + ldrdeq r2, [r5], ip │ │ │ │ adceq r6, r1, r0, ror #19 │ │ │ │ │ │ │ │ 0029448c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64372,15 +64372,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r8, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r8, ror r5 │ │ │ │ + addeq r2, r5, r8, asr #13 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r6, [r1], r8 @ │ │ │ │ │ │ │ │ 002945a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -64443,15 +64443,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, ip, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, ip, asr r4 │ │ │ │ + addeq r2, r5, ip, lsr #11 │ │ │ │ @ instruction: 0x00a167bc │ │ │ │ │ │ │ │ 002946b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -64511,15 +64511,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, asr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r0, asr r3 │ │ │ │ + addeq r2, r5, r0, lsr #9 │ │ │ │ @ instruction: 0x00a166b0 │ │ │ │ │ │ │ │ 002947bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -64587,15 +64587,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r4, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, r4, lsr r2 │ │ │ │ + addeq r2, r5, r4, lsl #7 │ │ │ │ adceq r6, r1, ip, lsl #11 │ │ │ │ │ │ │ │ 002948e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -64662,15 +64662,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r2, r5, ip, lsl #2 │ │ │ │ + addeq r2, r5, ip, asr r2 │ │ │ │ adceq r6, r1, r4, ror #8 │ │ │ │ │ │ │ │ 00294a08 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64809,17 +64809,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r6, r1, r0, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a162b4 │ │ │ │ - addeq r1, r5, r0, asr lr │ │ │ │ - rsbseq r9, r4, r0, lsr #11 │ │ │ │ - ldrheq r9, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r1, r5, r0, lsr #31 │ │ │ │ + ldrsheq r9, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r9, r4, ip, lsl #14 │ │ │ │ │ │ │ │ 00294c48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -64906,17 +64906,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a161b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, r1, r4, lsr r1 │ │ │ │ - ldrdeq r1, [r5], r4 │ │ │ │ - rsbseq r9, r4, r4, lsr #8 │ │ │ │ - rsbseq r9, r4, r0, asr #8 │ │ │ │ + addeq r1, r5, r4, lsr #28 │ │ │ │ + rsbseq r9, r4, r4, ror r5 │ │ │ │ + @ instruction: 0x00749590 │ │ │ │ │ │ │ │ 00294dc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 294eb8 │ │ │ │ @@ -64974,15 +64974,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r1, r0, asr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, asr ip │ │ │ │ + addeq r1, r5, r8, lsr #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a15fb0 │ │ │ │ │ │ │ │ 00294ed0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65041,15 +65041,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r4, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, ip, asr #22 │ │ │ │ + umulleq r1, r5, ip, ip │ │ │ │ adceq r5, r1, r4, lsr #29 │ │ │ │ │ │ │ │ 00294fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65105,15 +65105,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, asr sl │ │ │ │ + addeq r1, r5, r0, lsr #23 │ │ │ │ adceq r5, r1, r8, lsr #27 │ │ │ │ │ │ │ │ 002950c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65172,15 +65172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, asr r9 │ │ │ │ + addeq r1, r5, r8, lsr #21 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a15cb0 │ │ │ │ │ │ │ │ 002951d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65239,15 +65239,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, ip, asr #16 │ │ │ │ + umulleq r1, r5, ip, r9 │ │ │ │ adceq r5, r1, r4, lsr #23 │ │ │ │ │ │ │ │ 002952cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65303,15 +65303,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, asr r7 │ │ │ │ + addeq r1, r5, r0, lsr #17 │ │ │ │ adceq r5, r1, r8, lsr #21 │ │ │ │ │ │ │ │ 002953c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65373,15 +65373,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, asr #12 │ │ │ │ + umulleq r1, r5, r0, r7 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r5, r1, r4, lsr #19 │ │ │ │ │ │ │ │ 002954dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -65443,15 +65443,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r8, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, lsr #10 │ │ │ │ + addeq r1, r5, r8, ror r6 │ │ │ │ adceq r5, r1, ip, lsl #17 │ │ │ │ │ │ │ │ 002955e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -65510,15 +65510,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r0, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r0, lsr #8 │ │ │ │ + addeq r1, r5, r0, ror r5 │ │ │ │ adceq r5, r1, r4, lsl #15 │ │ │ │ │ │ │ │ 002956e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65585,15 +65585,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r8, lsl #6 │ │ │ │ + addeq r1, r5, r8, asr r4 │ │ │ │ adceq r5, r1, r4, ror #12 │ │ │ │ │ │ │ │ 0029580c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -65659,15 +65659,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r1, r5, r4, ror #3 │ │ │ │ + addeq r1, r5, r4, lsr r3 │ │ │ │ adceq r5, r1, r0, asr #10 │ │ │ │ │ │ │ │ 0029592c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65803,17 +65803,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r5, r1, ip, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq r5, r1, r4, r3 │ │ │ │ - addeq r0, r5, r8, lsr pc │ │ │ │ - rsbseq r8, r4, r8, lsl #13 │ │ │ │ - rsbseq r8, r4, r4, lsr #13 │ │ │ │ + addeq r1, r5, r8, lsl #1 │ │ │ │ + ldrsbeq r8, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r8, [r4], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 00295b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -65897,17 +65897,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umlaleq r5, r1, r8, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, r1, r0, lsr #4 │ │ │ │ - addeq r0, r5, r8, asr #27 │ │ │ │ - rsbseq r8, r4, r8, lsl r5 │ │ │ │ - rsbseq r8, r4, r4, lsr r5 │ │ │ │ + addeq r0, r5, r8, lsl pc │ │ │ │ + rsbseq r8, r4, r8, ror #12 │ │ │ │ + rsbseq r8, r4, r4, lsl #13 │ │ │ │ │ │ │ │ 00295cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 295dc8 │ │ │ │ @@ -65966,15 +65966,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, r4, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r4, asr sp │ │ │ │ + addeq r0, r5, r4, lsr #29 │ │ │ │ adceq r5, r1, r0, lsr #1 │ │ │ │ │ │ │ │ 00295dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66034,15 +66034,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r1, ip, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, asr #24 │ │ │ │ + umulleq r0, r5, ip, sp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ umlaleq r4, r1, r8, pc @ │ │ │ │ │ │ │ │ 00295ee8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66102,15 +66102,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsl pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, lsr fp │ │ │ │ + addeq r0, r5, ip, lsl #25 │ │ │ │ adceq r4, r1, r8, lsl #29 │ │ │ │ │ │ │ │ 00295fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66167,15 +66167,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, lsr sl │ │ │ │ + addeq r0, r5, ip, lsl #23 │ │ │ │ adceq r4, r1, r8, lsl #27 │ │ │ │ │ │ │ │ 002960e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66234,15 +66234,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r0, asr #18 │ │ │ │ + umulleq r0, r5, r0, sl │ │ │ │ umlaleq r4, r1, r0, ip │ │ │ │ │ │ │ │ 002961e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66301,15 +66301,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsl ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, ip, lsr r8 │ │ │ │ + addeq r0, r5, ip, lsl #19 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r4, r1, ip, lsl #23 │ │ │ │ │ │ │ │ 002962f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -66368,15 +66368,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, lsl fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r0, lsr r7 │ │ │ │ + addeq r0, r5, r0, lsl #17 │ │ │ │ adceq r4, r1, r0, lsl #21 │ │ │ │ │ │ │ │ 002963f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -66432,15 +66432,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, lsl sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r4, lsr r6 │ │ │ │ + addeq r0, r5, r4, lsl #15 │ │ │ │ adceq r4, r1, r4, lsl #19 │ │ │ │ │ │ │ │ 002964e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66492,15 +66492,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r5, r4, ror #10 │ │ │ │ + @ instruction: 0x008506b4 │ │ │ │ adceq r4, r1, r8, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq r4, r1, r8, r8 │ │ │ │ │ │ │ │ 002965d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -66553,15 +66553,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r5, r4, ror r4 │ │ │ │ + addeq r0, r5, r4, asr #11 │ │ │ │ adceq r4, r1, r8, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, r1, r8, lsr #15 │ │ │ │ │ │ │ │ 002966c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -66621,15 +66621,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r8, asr #6 │ │ │ │ + umulleq r0, r5, r8, r4 │ │ │ │ @ instruction: 0x00a146b0 │ │ │ │ │ │ │ │ 002967c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66688,15 +66688,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r8, asr #4 │ │ │ │ + umulleq r0, r5, r8, r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00a145b0 │ │ │ │ │ │ │ │ 002968cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66754,15 +66754,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r8, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r0, asr #2 │ │ │ │ + umulleq r0, r5, r0, r2 │ │ │ │ adceq r4, r1, r8, lsr #9 │ │ │ │ │ │ │ │ 002969c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66818,15 +66818,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r5, r4, asr #32 │ │ │ │ + umulleq r0, r5, r4, r1 │ │ │ │ adceq r4, r1, ip, lsr #7 │ │ │ │ │ │ │ │ 00296ac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66885,15 +66885,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r4, asr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, asr #30 │ │ │ │ + umulleq r0, r5, ip, r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00a142b4 │ │ │ │ │ │ │ │ 00296bc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66951,15 +66951,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, ip, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, asr #28 │ │ │ │ + umulleq pc, r4, r4, pc @ │ │ │ │ adceq r4, r1, ip, lsr #3 │ │ │ │ │ │ │ │ 00296cc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67015,15 +67015,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r1, r0, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r8, asr #26 │ │ │ │ + umulleq pc, r4, r8, lr @ │ │ │ │ strheq r4, [r1], r0 @ │ │ │ │ │ │ │ │ 00296dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67081,15 +67081,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r4, ip, lsl #25 │ │ │ │ + ldrdeq pc, [r4], ip │ │ │ │ adceq r4, r1, r4, lsr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00a13fb4 │ │ │ │ │ │ │ │ 00296ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -67148,15 +67148,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r4, r0, lsl #23 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ adceq r3, r1, r8, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, r1, r8, lsr #29 │ │ │ │ │ │ │ │ 00296fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67213,15 +67213,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r4, r0, lsl #21 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ adceq r3, r1, r8, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, r1, r8, lsr #27 │ │ │ │ │ │ │ │ 002970c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -67281,15 +67281,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, asr r9 @ │ │ │ │ + addeq pc, r4, ip, lsr #21 │ │ │ │ @ instruction: 0x00a13cb0 │ │ │ │ │ │ │ │ 002971c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67348,15 +67348,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r0, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, asr r8 @ │ │ │ │ + addeq pc, r4, ip, lsr #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00a13bb0 │ │ │ │ │ │ │ │ 002972cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67414,15 +67414,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, asr r7 @ │ │ │ │ + addeq pc, r4, r4, lsr #17 │ │ │ │ adceq r3, r1, r8, lsr #21 │ │ │ │ │ │ │ │ 002973c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67478,15 +67478,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r8, asr r6 @ │ │ │ │ + addeq pc, r4, r8, lsr #15 │ │ │ │ adceq r3, r1, ip, lsr #19 │ │ │ │ │ │ │ │ 002974c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67542,15 +67542,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, ip, asr r5 @ │ │ │ │ + addeq pc, r4, ip, lsr #13 │ │ │ │ @ instruction: 0x00a138bc │ │ │ │ │ │ │ │ 002975b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67607,15 +67607,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, ror #8 │ │ │ │ + @ instruction: 0x0084f5b4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r4, asr #15 │ │ │ │ │ │ │ │ 002976b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67671,15 +67671,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, ip, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r4, ror #6 │ │ │ │ + @ instruction: 0x0084f4b4 │ │ │ │ adceq r3, r1, r4, asr #13 │ │ │ │ │ │ │ │ 002977ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67733,15 +67733,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, ror r2 @ │ │ │ │ + addeq pc, r4, r0, asr #7 │ │ │ │ ldrdeq r3, [r1], r0 @ │ │ │ │ │ │ │ │ 0029789c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67798,15 +67798,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, lsl #3 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r1, r0, ror #9 │ │ │ │ │ │ │ │ 0029799c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67862,15 +67862,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, lsl #1 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ adceq r3, r1, r0, ror #7 │ │ │ │ │ │ │ │ 00297a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67924,15 +67924,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, ip, lsl #31 │ │ │ │ + ldrdeq pc, [r4], ip │ │ │ │ adceq r3, r1, ip, ror #5 │ │ │ │ │ │ │ │ 00297b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -67992,15 +67992,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r4, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, lsl #29 │ │ │ │ + ldrdeq lr, [r4], r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r3, [r1], r0 @ │ │ │ │ │ │ │ │ 00297c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68059,15 +68059,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r8, ror sp │ │ │ │ + addeq lr, r4, r8, asr #29 │ │ │ │ adceq r3, r1, r4, ror #1 │ │ │ │ │ │ │ │ 00297d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68124,15 +68124,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r1, r8, ror r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r8, ror ip │ │ │ │ + addeq lr, r4, r8, asr #27 │ │ │ │ adceq r2, r1, r4, ror #31 │ │ │ │ │ │ │ │ 00297e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68197,15 +68197,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r8, ror #22 │ │ │ │ + @ instruction: 0x0084ecb8 │ │ │ │ adceq r2, r1, ip, asr #29 │ │ │ │ │ │ │ │ 00297fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68269,15 +68269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, ip, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, ip, asr #20 │ │ │ │ + umulleq lr, r4, ip, fp │ │ │ │ @ instruction: 0x00a12db0 │ │ │ │ │ │ │ │ 002980bc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68383,15 +68383,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r8, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq lr, r4, r8, r8 │ │ │ │ + addeq lr, r4, r8, ror #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r4, lsl #24 │ │ │ │ │ │ │ │ 00298278 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68446,15 +68446,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, ip, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r4, lsr #15 │ │ │ │ + strdeq lr, [r4], r4 │ │ │ │ adceq r2, r1, r8, lsl #22 │ │ │ │ │ │ │ │ 00298368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68507,15 +68507,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq r2, r1, ip, sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084e6b4 │ │ │ │ + addeq lr, r4, r4, lsl #16 │ │ │ │ adceq r2, r1, r8, lsl sl │ │ │ │ │ │ │ │ 00298454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68571,15 +68571,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a129b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, asr #11 │ │ │ │ + addeq lr, r4, r0, lsl r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, ip, lsr #18 │ │ │ │ │ │ │ │ 00298550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68634,15 +68634,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a128b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, ip, asr #9 │ │ │ │ + addeq lr, r4, ip, lsl r6 │ │ │ │ adceq r2, r1, r0, lsr r8 │ │ │ │ │ │ │ │ 00298640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68695,15 +68695,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r4, asr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], ip │ │ │ │ + addeq lr, r4, ip, lsr #10 │ │ │ │ adceq r2, r1, r0, asr #14 │ │ │ │ │ │ │ │ 0029872c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68762,15 +68762,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], r4 │ │ │ │ + addeq lr, r4, r4, lsr #8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r2, r1, r8, asr #12 │ │ │ │ │ │ │ │ 00298834 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68828,15 +68828,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], r0 │ │ │ │ + addeq lr, r4, r0, lsr #6 │ │ │ │ adceq r2, r1, r0, asr #10 │ │ │ │ │ │ │ │ 00298930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -68892,15 +68892,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], r4 │ │ │ │ + addeq lr, r4, r4, lsr #4 │ │ │ │ adceq r2, r1, r4, asr #8 │ │ │ │ │ │ │ │ 00298a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -68964,15 +68964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a123b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r8, asr #31 │ │ │ │ + addeq lr, r4, r8, lsl r1 │ │ │ │ adceq r2, r1, r0, lsr r3 │ │ │ │ │ │ │ │ 00298b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -69035,15 +69035,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r1, r0, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0084deb0 │ │ │ │ + addeq lr, r4, r0 │ │ │ │ adceq r2, r1, r8, lsl r2 │ │ │ │ │ │ │ │ 00298c54 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69149,15 +69149,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r1], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r0, lsl sp │ │ │ │ + addeq sp, r4, r0, ror #28 │ │ │ │ adceq r2, r1, r8, rrx │ │ │ │ │ │ │ │ 00298e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69214,15 +69214,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r8, lsl ip │ │ │ │ + addeq sp, r4, r8, ror #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r1, r1, r0, ror pc │ │ │ │ │ │ │ │ 00298f0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69278,15 +69278,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r1], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r8, lsl fp │ │ │ │ + addeq sp, r4, r8, ror #24 │ │ │ │ adceq r1, r1, r0, ror lr │ │ │ │ │ │ │ │ 00299000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69340,15 +69340,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r4, lsr #20 │ │ │ │ + addeq sp, r4, r4, ror fp │ │ │ │ adceq r1, r1, ip, ror sp │ │ │ │ │ │ │ │ 002990f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69403,15 +69403,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r4, lsr r9 │ │ │ │ + addeq sp, r4, r4, lsl #21 │ │ │ │ umlaleq r1, r1, r0, ip @ │ │ │ │ │ │ │ │ 002991e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69467,15 +69467,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r0, asr #16 │ │ │ │ + umulleq sp, r4, r0, r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ umlaleq r1, r1, ip, fp @ │ │ │ │ │ │ │ │ 002992e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69530,15 +69530,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r4, asr #14 │ │ │ │ + umulleq sp, r4, r4, r8 │ │ │ │ adceq r1, r1, r0, lsr #21 │ │ │ │ │ │ │ │ 002993d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69591,15 +69591,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r4, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r4, asr r6 │ │ │ │ + addeq sp, r4, r4, lsr #15 │ │ │ │ @ instruction: 0x00a119b0 │ │ │ │ │ │ │ │ 002994bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69682,15 +69682,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 299530 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, r4, ror #9 │ │ │ │ + addeq sp, r4, r4, lsr r6 │ │ │ │ adceq r1, r1, ip, ror #16 │ │ │ │ │ │ │ │ 00299620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69774,15 +69774,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, ip, ror r3 │ │ │ │ + addeq sp, r4, ip, asr #9 │ │ │ │ adceq r1, r1, r4, lsl #14 │ │ │ │ │ │ │ │ 00299788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -69866,15 +69866,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299800 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sp, r4, r4, lsl r2 │ │ │ │ + addeq sp, r4, r4, ror #6 │ │ │ │ umlaleq r1, r1, ip, r5 @ │ │ │ │ │ │ │ │ 002998f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -69950,15 +69950,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 299964 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r0, lsl r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, r8, asr #1 │ │ │ │ + addeq sp, r4, r8, lsl r2 │ │ │ │ adceq r1, r1, r0, asr r4 │ │ │ │ │ │ │ │ 00299a38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70033,15 +70033,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299aa8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r4, r4, lsl #31 │ │ │ │ + ldrdeq sp, [r4], r4 │ │ │ │ adceq r1, r1, ip, lsl #6 │ │ │ │ │ │ │ │ 00299b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70116,15 +70116,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299bec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r1, r0, r2 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r4, r0, asr #28 │ │ │ │ + umulleq ip, r4, r0, pc @ │ │ │ │ adceq r1, r1, r8, asr #3 │ │ │ │ │ │ │ │ 00299cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70199,15 +70199,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 299d30 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq ip, [r4], ip @ │ │ │ │ + addeq ip, r4, ip, asr #28 │ │ │ │ adceq r1, r1, r4, lsl #1 │ │ │ │ │ │ │ │ 00299e04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70225,15 +70225,15 @@ │ │ │ │ bne 299ea0 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 299ea0 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 299ea0 │ │ │ │ - bl 9d853c │ │ │ │ + bl 9d868c │ │ │ │ ldr r2, [pc, #284] @ 299f84 │ │ │ │ ldr r3, [pc, #276] @ 299f80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70301,15 +70301,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 299e60 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a10fbc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, r4, lsr #22 │ │ │ │ + addeq ip, r4, r4, ror ip │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00299f94 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 299e04 │ │ │ │ @@ -70337,15 +70337,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29a048 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29a048 │ │ │ │ - bl 9d853c │ │ │ │ + bl 9d868c │ │ │ │ ldr r2, [pc, #260] @ 29a114 │ │ │ │ ldr r3, [pc, #252] @ 29a110 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70406,15 +70406,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a008 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r4, lsl lr │ │ │ │ - umulleq ip, r4, r4, r9 │ │ │ │ + addeq ip, r4, r4, ror #21 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70429,15 +70429,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a1b0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a1b0 │ │ │ │ - bl 9d850c │ │ │ │ + bl 9d865c │ │ │ │ ldr r2, [pc, #260] @ 29a27c │ │ │ │ ldr r3, [pc, #252] @ 29a278 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70498,15 +70498,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a170 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r8, ror #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, ip, lsr #25 │ │ │ │ - addeq ip, r4, ip, lsr #16 │ │ │ │ + addeq ip, r4, ip, ror r9 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70521,15 +70521,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29a318 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a318 │ │ │ │ - bl 9d850c │ │ │ │ + bl 9d865c │ │ │ │ ldr r2, [pc, #260] @ 29a3e4 │ │ │ │ ldr r3, [pc, #252] @ 29a3e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70590,15 +70590,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 29a2d8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r4, asr #22 │ │ │ │ - addeq ip, r4, r4, asr #13 │ │ │ │ + addeq ip, r4, r4, lsl r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029a3f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70616,15 +70616,15 @@ │ │ │ │ bne 29a488 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29a488 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29a488 │ │ │ │ - bl 9d7be4 │ │ │ │ + bl 9d7d34 │ │ │ │ ldr r2, [pc, #284] @ 29a570 │ │ │ │ ldr r3, [pc, #276] @ 29a56c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70692,15 +70692,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a44c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, lsl sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r1], r0 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, ip, lsr r5 │ │ │ │ + addeq ip, r4, ip, lsl #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70718,15 +70718,15 @@ │ │ │ │ bne 29a618 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29a618 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a618 │ │ │ │ - bl 9d7b60 │ │ │ │ + bl 9d7cb0 │ │ │ │ ldr r2, [pc, #284] @ 29a700 │ │ │ │ ldr r3, [pc, #276] @ 29a6fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70794,15 +70794,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a5dc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r4, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r0, asr #16 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, ip, lsr #7 │ │ │ │ + strdeq ip, [r4], ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -70820,15 +70820,15 @@ │ │ │ │ bne 29a7a8 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29a7a8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29a7a8 │ │ │ │ - bl 9d7b60 │ │ │ │ + bl 9d7cb0 │ │ │ │ ldr r2, [pc, #284] @ 29a890 │ │ │ │ ldr r3, [pc, #276] @ 29a88c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70896,15 +70896,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a76c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r1], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00a106b0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r4, ip, lsl r2 │ │ │ │ + addeq ip, r4, ip, ror #6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029a8a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -70920,15 +70920,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 29a930 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 29a930 │ │ │ │ - bl 9d7be4 │ │ │ │ + bl 9d7d34 │ │ │ │ ldr r2, [pc, #260] @ 29aa00 │ │ │ │ ldr r3, [pc, #252] @ 29a9fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -70989,15 +70989,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29a8f4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r8, lsr #10 │ │ │ │ - addeq ip, r4, ip, lsr #1 │ │ │ │ + strdeq ip, [r4], ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029aa0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71012,15 +71012,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29aa98 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29aa98 │ │ │ │ - bl 9d7b60 │ │ │ │ + bl 9d7cb0 │ │ │ │ ldr r2, [pc, #260] @ 29ab68 │ │ │ │ ldr r3, [pc, #252] @ 29ab64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71081,15 +71081,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29aa5c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r1], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r0, asr #7 │ │ │ │ - addeq fp, r4, r4, asr #30 │ │ │ │ + umulleq ip, r4, r4, r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029ab74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71104,15 +71104,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29ac00 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ac00 │ │ │ │ - bl 9d7b60 │ │ │ │ + bl 9d7cb0 │ │ │ │ ldr r2, [pc, #260] @ 29acd0 │ │ │ │ ldr r3, [pc, #252] @ 29accc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -71173,15 +71173,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 29abc4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r1, r4, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r0, r1, r8, asr r2 │ │ │ │ - ldrdeq fp, [r4], ip │ │ │ │ + addeq fp, r4, ip, lsr #30 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029acdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -71265,15 +71265,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 29ad50 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, r0, lsr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r4, asr #25 │ │ │ │ + addeq fp, r4, r4, lsl lr │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r0, r1, r8, asr #32 │ │ │ │ │ │ │ │ 0029ae48 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -71840,15 +71840,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, asr r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, ip, lsl r4 │ │ │ │ + addeq fp, r4, ip, ror #10 │ │ │ │ umlaleq pc, r0, ip, r7 @ │ │ │ │ │ │ │ │ 0029b6d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71914,15 +71914,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r0, lsl #6 │ │ │ │ + addeq fp, r4, r0, asr r4 │ │ │ │ adceq pc, r0, ip, ror r6 @ │ │ │ │ │ │ │ │ 0029b7f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -71988,15 +71988,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r4, r0, ror #3 │ │ │ │ + addeq fp, r4, r0, lsr r3 │ │ │ │ adceq pc, r0, ip, asr r5 @ │ │ │ │ │ │ │ │ 0029b918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72058,15 +72058,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r8, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq fp, r4, r8, asr #1 │ │ │ │ + addeq fp, r4, r8, lsl r2 │ │ │ │ adceq pc, r0, r8, asr #8 │ │ │ │ │ │ │ │ 0029ba28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72121,15 +72121,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq sl, [r4], r8 │ │ │ │ + addeq fp, r4, r8, lsr #2 │ │ │ │ adceq pc, r0, r0, asr r3 @ │ │ │ │ │ │ │ │ 0029bb1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72184,15 +72184,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r0], r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r4, r4, ror #29 │ │ │ │ + addeq fp, r4, r4, lsr r0 │ │ │ │ adceq pc, r0, ip, asr r2 @ │ │ │ │ │ │ │ │ 0029bc10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72247,15 +72247,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r0], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq sl, [r4], r0 │ │ │ │ + addeq sl, r4, r0, asr #30 │ │ │ │ adceq pc, r0, r8, ror #2 │ │ │ │ │ │ │ │ 0029bd04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72273,15 +72273,15 @@ │ │ │ │ bne 29bda0 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29bda0 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29bda0 │ │ │ │ - bl 9d852c │ │ │ │ + bl 9d867c │ │ │ │ ldr r2, [pc, #240] @ 29be58 │ │ │ │ ldr r3, [pc, #232] @ 29be54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72337,15 +72337,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29bdb8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r8, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strheq pc, [r0], ip @ │ │ │ │ - addeq sl, r4, r4, lsr #25 │ │ │ │ + strdeq sl, [r4], r4 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029be68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72364,15 +72364,15 @@ │ │ │ │ bne 29bf04 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29bf04 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29bf04 │ │ │ │ - bl 9d8504 │ │ │ │ + bl 9d8654 │ │ │ │ ldr r2, [pc, #220] @ 29bfa8 │ │ │ │ ldr r3, [pc, #212] @ 29bfa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72423,15 +72423,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29bf1c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r0, ip, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, asr pc │ │ │ │ - addeq sl, r4, r4, asr #22 │ │ │ │ + umulleq sl, r4, r4, ip │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029bfb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72450,15 +72450,15 @@ │ │ │ │ bne 29c054 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c054 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c054 │ │ │ │ - bl 9d8504 │ │ │ │ + bl 9d8654 │ │ │ │ ldr r2, [pc, #220] @ 29c0f8 │ │ │ │ ldr r3, [pc, #212] @ 29c0f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72509,15 +72509,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c06c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, lsl #28 │ │ │ │ - strdeq sl, [r4], r4 │ │ │ │ + addeq sl, r4, r4, asr #22 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72534,15 +72534,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29c19c │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29c19c │ │ │ │ - bl 9d852c │ │ │ │ + bl 9d867c │ │ │ │ ldr r2, [pc, #212] @ 29c238 │ │ │ │ ldr r3, [pc, #204] @ 29c234 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72591,15 +72591,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c15c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, asr #25 │ │ │ │ - addeq sl, r4, r8, ror r8 │ │ │ │ + addeq sl, r4, r8, asr #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72614,15 +72614,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c2d0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c2d0 │ │ │ │ - bl 9d8504 │ │ │ │ + bl 9d8654 │ │ │ │ ldr r2, [pc, #184] @ 29c354 │ │ │ │ ldr r3, [pc, #176] @ 29c350 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72664,15 +72664,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c294 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, lsl #23 │ │ │ │ - addeq sl, r4, r8, ror #14 │ │ │ │ + @ instruction: 0x0084a8b8 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72687,15 +72687,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29c3ec │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c3ec │ │ │ │ - bl 9d8504 │ │ │ │ + bl 9d8654 │ │ │ │ ldr r2, [pc, #184] @ 29c470 │ │ │ │ ldr r3, [pc, #176] @ 29c46c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72737,15 +72737,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 29c3b0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r8, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, ip, ror #20 │ │ │ │ - addeq sl, r4, ip, asr #12 │ │ │ │ + umulleq sl, r4, ip, r7 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0029c47c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -72763,15 +72763,15 @@ │ │ │ │ bne 29c514 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 29c514 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c514 │ │ │ │ - bl 9d7bd0 │ │ │ │ + bl 9d7d20 │ │ │ │ ldr r2, [pc, #240] @ 29c5d0 │ │ │ │ ldr r3, [pc, #232] @ 29c5cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72827,15 +72827,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 29c52c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r0, r0, r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r4, asr #18 │ │ │ │ - addeq sl, r4, r0, lsr r5 │ │ │ │ + addeq sl, r4, r0, lsl #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c5e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72854,15 +72854,15 @@ │ │ │ │ bne 29c678 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c678 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c678 │ │ │ │ - bl 9d7b3c │ │ │ │ + bl 9d7c8c │ │ │ │ ldr r2, [pc, #220] @ 29c720 │ │ │ │ ldr r3, [pc, #212] @ 29c71c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72913,15 +72913,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c690 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, ror #15 │ │ │ │ - ldrdeq sl, [r4], r0 │ │ │ │ + addeq sl, r4, r0, lsr #10 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72940,15 +72940,15 @@ │ │ │ │ bne 29c7c8 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 29c7c8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29c7c8 │ │ │ │ - bl 9d7b3c │ │ │ │ + bl 9d7c8c │ │ │ │ ldr r2, [pc, #220] @ 29c870 │ │ │ │ ldr r3, [pc, #212] @ 29c86c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -72999,15 +72999,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 29c7e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq lr, r0, r0, r6 │ │ │ │ - addeq sl, r4, r0, lsl #5 │ │ │ │ + ldrdeq sl, [r4], r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0029c880 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73024,15 +73024,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 29c910 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29c910 │ │ │ │ - bl 9d7bd0 │ │ │ │ + bl 9d7d20 │ │ │ │ ldr r2, [pc, #212] @ 29c9b0 │ │ │ │ ldr r3, [pc, #204] @ 29c9ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73081,15 +73081,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29c8d4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsl #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r8, asr #10 │ │ │ │ - addeq sl, r4, r4, lsl #2 │ │ │ │ + addeq sl, r4, r4, asr r2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029c9bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73104,15 +73104,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29ca44 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29ca44 │ │ │ │ - bl 9d7b3c │ │ │ │ + bl 9d7c8c │ │ │ │ ldr r2, [pc, #184] @ 29cacc │ │ │ │ ldr r3, [pc, #176] @ 29cac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73154,15 +73154,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29ca0c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq lr, r0, r0, lsl r4 │ │ │ │ - strdeq r9, [r4], r4 │ │ │ │ + addeq sl, r4, r4, asr #2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73177,15 +73177,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 29cb60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29cb60 │ │ │ │ - bl 9d7b3c │ │ │ │ + bl 9d7c8c │ │ │ │ ldr r2, [pc, #184] @ 29cbe8 │ │ │ │ ldr r3, [pc, #176] @ 29cbe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -73227,15 +73227,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 29cb28 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq lr, [r0], r4 @ │ │ │ │ - ldrdeq r9, [r4], r8 │ │ │ │ + addeq sl, r4, r8, lsr #32 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0029cbf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -73304,15 +73304,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r9, [r4], r4 │ │ │ │ + addeq r9, r4, r4, lsr #30 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq lr, r0, r4, asr r1 │ │ │ │ │ │ │ │ 0029cd24 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -73393,15 +73393,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, ip, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, ip, lsl #25 │ │ │ │ + ldrdeq r9, [r4], ip │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq lr, r0, ip │ │ │ │ │ │ │ │ 0029ce68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73457,15 +73457,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r9, r4, r8, fp │ │ │ │ + addeq r9, r4, r8, ror #25 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r0, lsl pc │ │ │ │ │ │ │ │ 0029cf60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73521,15 +73521,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r0, lsr #21 │ │ │ │ + strdeq r9, [r4], r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r8, lsl lr │ │ │ │ │ │ │ │ 0029d058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73585,15 +73585,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0ddb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r8, lsr #19 │ │ │ │ + strdeq r9, [r4], r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r0, r0, lsr #26 │ │ │ │ │ │ │ │ 0029d150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74118,15 +74118,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r0, lsr #6 │ │ │ │ + addeq r9, r4, r0, ror r4 │ │ │ │ strdeq sp, [r0], r0 @ │ │ │ │ │ │ │ │ 0029d888 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74226,15 +74226,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, ror r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r4, r8, ror r1 │ │ │ │ + addeq r9, r4, r8, asr #5 │ │ │ │ adceq sp, r0, r8, asr #8 │ │ │ │ │ │ │ │ 0029da30 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74334,15 +74334,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r8, [r4], r0 │ │ │ │ + addeq r9, r4, r0, lsr #2 │ │ │ │ adceq sp, r0, r0, lsr #5 │ │ │ │ │ │ │ │ 0029dbd8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74442,15 +74442,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r8, lsr #28 │ │ │ │ + addeq r8, r4, r8, ror pc │ │ │ │ strdeq sp, [r0], r8 @ │ │ │ │ │ │ │ │ 0029dd80 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74550,15 +74550,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, ror r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r0, lsl #25 │ │ │ │ + ldrdeq r8, [r4], r0 │ │ │ │ adceq ip, r0, r0, asr pc │ │ │ │ │ │ │ │ 0029df28 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74658,15 +74658,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r8, [r4], r8 @ │ │ │ │ + addeq r8, r4, r8, lsr #24 │ │ │ │ adceq ip, r0, r8, lsr #27 │ │ │ │ │ │ │ │ 0029e0d0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74766,15 +74766,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r0, lsr r9 │ │ │ │ + addeq r8, r4, r0, lsl #21 │ │ │ │ adceq ip, r0, r0, lsl #24 │ │ │ │ │ │ │ │ 0029e278 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -74874,15 +74874,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, lsl #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r4, r8, lsl #15 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ adceq ip, r0, r8, asr sl │ │ │ │ │ │ │ │ 0029e420 : │ │ │ │ mov r3, #0 │ │ │ │ b 272590 │ │ │ │ │ │ │ │ 0029e428 : │ │ │ │ @@ -74911,46 +74911,46 @@ │ │ │ │ b 272930 │ │ │ │ ldr r3, [pc, #180] @ 29e538 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e4e8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d89ac │ │ │ │ + bl 9d8afc │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e4f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d895c │ │ │ │ + bl 9d8aac │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e4f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8970 │ │ │ │ + bl 9d8ac0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e464 │ │ │ │ b 29e48c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d89ac │ │ │ │ + bl 9d8afc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e464 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8984 │ │ │ │ + bl 9d8ad4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e464 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -74980,46 +74980,46 @@ │ │ │ │ b 272930 │ │ │ │ ldr r3, [pc, #180] @ 29e644 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e5f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d89ac │ │ │ │ + bl 9d8afc │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e600 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d895c │ │ │ │ + bl 9d8aac │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e600 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8970 │ │ │ │ + bl 9d8ac0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 29e570 │ │ │ │ b 29e598 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d89ac │ │ │ │ + bl 9d8afc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e570 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d8984 │ │ │ │ + bl 9d8ad4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e570 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75066,33 +75066,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29e760 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d81e0 │ │ │ │ + bl 9d8330 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e770 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8190 │ │ │ │ + bl 9d82e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e770 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d81a4 │ │ │ │ + bl 9d82f4 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75102,22 +75102,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29e68c │ │ │ │ b 29e6e0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d81e0 │ │ │ │ + bl 9d8330 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e68c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d81b8 │ │ │ │ + bl 9d8308 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29e68c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75164,33 +75164,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 29e8e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d81e0 │ │ │ │ + bl 9d8330 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e8f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8190 │ │ │ │ + bl 9d82e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e8f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d81a4 │ │ │ │ + bl 9d82f4 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -75200,22 +75200,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 29e80c │ │ │ │ b 29e860 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d81e0 │ │ │ │ + bl 9d8330 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29e80c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d81b8 │ │ │ │ + bl 9d8308 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 29e80c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -75414,21 +75414,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29ec3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq ip, r0, r4, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r4, lsl #31 │ │ │ │ - strdeq r7, [r4], r4 │ │ │ │ + ldrdeq r8, [r4], r4 │ │ │ │ + addeq r8, r4, r4, asr #32 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r4, r4, lsl #30 │ │ │ │ + addeq r8, r4, r4, asr r0 │ │ │ │ adceq ip, r0, r8, lsl #5 │ │ │ │ - addeq r7, r4, ip, ror #28 │ │ │ │ - rsbseq pc, r3, r8, asr r5 @ │ │ │ │ + @ instruction: 0x00847fbc │ │ │ │ + rsbseq pc, r3, r8, lsr #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029ec40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75526,22 +75526,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29edf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq ip, r0, r0, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r0, asr #27 │ │ │ │ - addeq r7, r4, lr, lsr sp │ │ │ │ + addeq r7, r4, r0, lsl pc │ │ │ │ + addeq r7, r4, lr, lsl #29 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r4, r8, asr #26 │ │ │ │ + umulleq r7, r4, r8, lr │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x00847cb4 │ │ │ │ - rsbseq pc, r3, r0, lsr #7 │ │ │ │ + addeq r7, r4, r4, lsl #28 │ │ │ │ + ldrsheq pc, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029edfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75638,24 +75638,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 29efb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r7, r4, r0, asr ip │ │ │ │ + addeq r7, r4, r0, lsr #27 │ │ │ │ strdeq fp, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r4, lsl #23 │ │ │ │ + ldrdeq r7, [r4], r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r4, r8, lsl #23 │ │ │ │ + ldrdeq r7, [r4], r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r0, r8, lsl #30 │ │ │ │ - strdeq r7, [r4], r4 │ │ │ │ - rsbseq pc, r3, r0, ror #3 │ │ │ │ + addeq r7, r4, r4, asr #24 │ │ │ │ + rsbseq pc, r3, r0, lsr r3 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029efbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -75755,22 +75755,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29f17c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq fp, r0, r4, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r4, asr sl │ │ │ │ - addeq r7, r4, lr, asr #19 │ │ │ │ + addeq r7, r4, r4, lsr #23 │ │ │ │ + addeq r7, r4, lr, lsl fp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r7, r4, ip, asr #19 │ │ │ │ + addeq r7, r4, ip, lsl fp │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r0, ip, asr #26 │ │ │ │ - addeq r7, r4, r0, lsr r9 │ │ │ │ - rsbseq pc, r3, ip, lsl r0 @ │ │ │ │ + addeq r7, r4, r0, lsl #21 │ │ │ │ + rsbseq pc, r3, ip, ror #2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f180 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75867,20 +75867,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 29f32c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq fp, r0, ip, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r0, lsl #17 │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ + addeq r7, r4, r0, asr #18 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ umlaleq fp, r0, r0, fp │ │ │ │ - addeq r7, r4, r8, ror r7 │ │ │ │ - rsbseq lr, r3, r4, ror #28 │ │ │ │ + addeq r7, r4, r8, asr #17 │ │ │ │ + ldrheq lr, [r3], #-244 @ 0xffffff0c @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f330 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -75973,19 +75973,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 29f4c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq fp, r0, ip, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r6, ror #12 │ │ │ │ + @ instruction: 0x008477b6 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq fp, r0, r4, lsl #20 │ │ │ │ - ldrdeq r7, [r4], r8 │ │ │ │ - rsbseq lr, r3, r4, asr #25 │ │ │ │ + addeq r7, r4, r8, lsr #14 │ │ │ │ + rsbseq lr, r3, r4, lsl lr │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0029f4cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -76203,22 +76203,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 29f860 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29f864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r7, r4, r4, lsr r5 │ │ │ │ - addeq r7, r4, r0, asr r4 │ │ │ │ + addeq r7, r4, r4, lsl #13 │ │ │ │ + addeq r7, r4, r0, lsr #11 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r7, r4, r8, lsl #5 │ │ │ │ - ldrsbeq lr, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsheq lr, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r7, r4, r4, lsr r2 │ │ │ │ - rsbseq lr, r3, r8, lsr #18 │ │ │ │ + ldrdeq r7, [r4], r8 │ │ │ │ + rsbseq lr, r3, r8, lsr #22 │ │ │ │ + rsbseq lr, r3, r4, asr #22 │ │ │ │ + addeq r7, r4, r4, lsl #7 │ │ │ │ + rsbseq lr, r3, r8, ror sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0029f868 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 29f8d8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -76388,31 +76388,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -76538,23 +76538,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq fp, r0, ip, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r4, r4, lsr r0 │ │ │ │ - addeq r6, r4, r4, asr #31 │ │ │ │ + addeq r7, r4, r4, lsl #3 │ │ │ │ + addeq r7, r4, r4, lsl r1 │ │ │ │ adceq fp, r0, ip, lsl r2 │ │ │ │ - addeq r6, r4, r8, asr #27 │ │ │ │ - addeq r6, r4, ip, asr #26 │ │ │ │ - rsbseq lr, r3, ip, lsr r4 │ │ │ │ - addeq r6, r4, r0, lsr #26 │ │ │ │ - rsbseq lr, r3, r0, ror r4 │ │ │ │ - rsbseq lr, r3, ip, lsl #9 │ │ │ │ + addeq r6, r4, r8, lsl pc │ │ │ │ + umulleq r6, r4, ip, lr │ │ │ │ + rsbseq lr, r3, ip, lsl #11 │ │ │ │ + addeq r6, r4, r0, ror lr │ │ │ │ + rsbseq lr, r3, r0, asr #11 │ │ │ │ + ldrsbeq lr, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 0029fd8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -76769,22 +76769,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2a0118 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2a011c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r6, r4, r8, ror ip │ │ │ │ - addeq r6, r4, r2, lsr #23 │ │ │ │ + addeq r6, r4, r8, asr #27 │ │ │ │ + strdeq r6, [r4], r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - ldrdeq r6, [r4], r0 │ │ │ │ - rsbseq lr, r3, r0, lsr #2 │ │ │ │ - rsbseq lr, r3, ip, lsr r1 │ │ │ │ - addeq r6, r4, ip, ror r9 │ │ │ │ - rsbseq lr, r3, r0, ror r0 │ │ │ │ + addeq r6, r4, r0, lsr #22 │ │ │ │ + rsbseq lr, r3, r0, ror r2 │ │ │ │ + rsbseq lr, r3, ip, lsl #5 │ │ │ │ + addeq r6, r4, ip, asr #21 │ │ │ │ + rsbseq lr, r3, r0, asr #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a0120 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -76884,59 +76884,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -76964,43 +76964,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -77056,33 +77056,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -77142,37 +77142,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -77228,15 +77228,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -77721,35 +77721,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq sl, r0, ip, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r6, [r4], ip │ │ │ │ - strheq r6, [r4], lr │ │ │ │ + addeq r6, r4, ip, asr #18 │ │ │ │ + addeq r6, r4, lr, lsl #4 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ umlaleq sl, r0, r8, r3 │ │ │ │ - addeq r5, r4, sl, ror lr │ │ │ │ + addeq r5, r4, sl, asr #31 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r5, r4, r8, asr #25 │ │ │ │ - rsbseq sp, r3, r8, lsl r4 │ │ │ │ - rsbseq sp, r3, r4, lsr r4 │ │ │ │ - addeq r5, r4, r4, asr ip │ │ │ │ - rsbseq sp, r3, r4, asr #6 │ │ │ │ + addeq r5, r4, r8, lsl lr │ │ │ │ + rsbseq sp, r3, r8, ror #10 │ │ │ │ + rsbseq sp, r3, r4, lsl #11 │ │ │ │ + addeq r5, r4, r4, lsr #27 │ │ │ │ + @ instruction: 0x0073d494 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - addeq r5, r4, r0, ror #21 │ │ │ │ - rsbseq sp, r3, r8, lsr #5 │ │ │ │ - rsbseq sp, r3, ip, lsr #4 │ │ │ │ - @ instruction: 0x00845abc │ │ │ │ - rsbseq sp, r3, r8, lsr #3 │ │ │ │ + addeq r5, r4, r0, lsr ip │ │ │ │ + ldrsheq sp, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sp, r3, ip, ror r3 │ │ │ │ + addeq r5, r4, ip, lsl #24 │ │ │ │ + ldrsheq sp, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a102c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -77845,59 +77845,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -77923,39 +77923,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -78012,33 +78012,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -78098,35 +78098,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -78184,15 +78184,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -78366,19 +78366,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r8, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r4, r0, lsl #18 │ │ │ │ + addeq r5, r4, r0, asr sl │ │ │ │ adceq r9, r0, r4, ror #10 │ │ │ │ - addeq r5, r4, r8, lsl r1 │ │ │ │ - strheq r5, [r4], r0 │ │ │ │ - rsbseq ip, r3, r0, lsr #15 │ │ │ │ + addeq r5, r4, r8, ror #4 │ │ │ │ + addeq r5, r4, r0, lsl #4 │ │ │ │ + ldrsheq ip, [r3], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 002a19f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2a1afc │ │ │ │ @@ -78441,15 +78441,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r0, r4, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r5, r4, r8, lsr #32 │ │ │ │ + addeq r5, r4, r8, ror r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r0, r4, ror #6 │ │ │ │ │ │ │ │ 002a1b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -78517,15 +78517,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r4, r0, lsl #30 │ │ │ │ + addeq r5, r4, r0, asr r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r0, ip, lsr r2 │ │ │ │ │ │ │ │ 002a1c38 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1c80 │ │ │ │ @@ -78553,17 +78553,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1cbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r4, ip, asr #27 │ │ │ │ - rsbseq ip, r3, ip, lsl r5 │ │ │ │ - rsbseq ip, r3, r8, lsr r5 │ │ │ │ + addeq r4, r4, ip, lsl pc │ │ │ │ + rsbseq ip, r3, ip, ror #12 │ │ │ │ + rsbseq ip, r3, r8, lsl #13 │ │ │ │ │ │ │ │ 002a1cc0 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1d0c │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -78590,17 +78590,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1d48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r4, r0, asr #26 │ │ │ │ - @ instruction: 0x0073c490 │ │ │ │ - rsbseq ip, r3, ip, lsr #9 │ │ │ │ + umulleq r4, r4, r0, lr @ │ │ │ │ + rsbseq ip, r3, r0, ror #11 │ │ │ │ + ldrsheq ip, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 002a1d4c : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1da4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -78630,17 +78630,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r4, r8, lsr #25 │ │ │ │ - ldrsheq ip, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq ip, r3, r4, lsl r4 │ │ │ │ + strdeq r4, [r4], r8 │ │ │ │ + rsbseq ip, r3, r8, asr #10 │ │ │ │ + rsbseq ip, r3, r4, ror #10 │ │ │ │ │ │ │ │ 002a1de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -78679,17 +78679,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1e9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r4, ip, ror #23 │ │ │ │ - rsbseq ip, r3, ip, lsr r3 │ │ │ │ - rsbseq ip, r3, r8, asr r3 │ │ │ │ + addeq r4, r4, ip, lsr sp │ │ │ │ + rsbseq ip, r3, ip, lsl #9 │ │ │ │ + rsbseq ip, r3, r8, lsr #9 │ │ │ │ │ │ │ │ 002a1ea0 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1ed8 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -78711,17 +78711,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1f14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r4, r4, ror fp │ │ │ │ - rsbseq ip, r3, r4, asr #5 │ │ │ │ - rsbseq ip, r3, r0, ror #5 │ │ │ │ + addeq r4, r4, r4, asr #25 │ │ │ │ + rsbseq ip, r3, r4, lsl r4 │ │ │ │ + rsbseq ip, r3, r0, lsr r4 │ │ │ │ │ │ │ │ 002a1f18 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2a1f60 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -79622,21 +79622,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2a2adc │ │ │ │ b 2a29d4 │ │ │ │ bl 2554dc │ │ │ │ - addeq r4, r4, r6, lsr #11 │ │ │ │ - addeq r4, r4, r7, ror r5 │ │ │ │ + strdeq r4, [r4], r6 │ │ │ │ + addeq r4, r4, r7, asr #13 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00843db8 │ │ │ │ - @ instruction: 0x0073b594 │ │ │ │ + addeq r3, r4, r8, lsl #30 │ │ │ │ + rsbseq fp, r3, r4, ror #13 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002a2d08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -79910,22 +79910,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ umlaleq r7, r0, ip, pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r4, ip, ror fp │ │ │ │ - strdeq r3, [r4], ip │ │ │ │ + addeq r3, r4, ip, asr #25 │ │ │ │ + addeq r3, r4, ip, asr #24 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00a07db0 │ │ │ │ - addeq r3, r4, ip, lsr #19 │ │ │ │ - addeq r3, r4, r8, lsl #19 │ │ │ │ - addeq r3, r4, r4, asr #18 │ │ │ │ - rsbseq fp, r3, ip, lsl r1 │ │ │ │ + strdeq r3, [r4], ip │ │ │ │ + ldrdeq r3, [r4], r8 │ │ │ │ + umulleq r3, r4, r4, sl │ │ │ │ + rsbseq fp, r3, ip, ror #4 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002a317c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -80070,15 +80070,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2a33a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a3334 │ │ │ │ - bl 733f60 │ │ │ │ + bl 7340b0 │ │ │ │ b 2a3398 │ │ │ │ │ │ │ │ 002a33a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80098,59 +80098,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ ldr r2, [pc, #16] @ 2a3414 │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2a337c │ │ │ │ - rsbseq sl, r3, r0, lsl #31 │ │ │ │ - addeq r3, r4, r4, ror #27 │ │ │ │ - rsbseq sl, r3, ip, asr pc │ │ │ │ + ldrsbeq fp, [r3], #-0 @ │ │ │ │ + addeq r3, r4, r4, lsr pc │ │ │ │ + rsbseq fp, r3, ip, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002a3418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a343c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a34b0 : │ │ │ │ @@ -80190,53 +80190,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a3528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a35a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80259,15 +80259,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 9968ec │ │ │ │ + bl 996a3c │ │ │ │ ldr r2, [pc, #64] @ 2a3678 │ │ │ │ ldr r3, [pc, #56] @ 2a3674 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80302,15 +80302,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 99695c │ │ │ │ + bl 996aac │ │ │ │ ldr r2, [pc, #64] @ 2a371c │ │ │ │ ldr r3, [pc, #56] @ 2a3718 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -80372,15 +80372,15 @@ │ │ │ │ 002a37b0 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2a37e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8b7c │ │ │ │ + bl 9d8ccc │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -80398,36 +80398,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a3810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8c4c │ │ │ │ + bl 9d8d9c │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3834 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8ba4 │ │ │ │ + bl 9d8cf4 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d8be8 │ │ │ │ + bl 9d8d38 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a3878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88097,20 +88097,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2aab3c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r0, r0, ip, lsl #6 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - rsbseq pc, r2, ip, lsr #20 │ │ │ │ + rsbseq pc, r2, ip, ror fp @ │ │ │ │ ldr r1, [pc, #8] @ 2aab50 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992b98 │ │ │ │ - rsbseq pc, r2, r0, lsl sl @ │ │ │ │ + b 992ce8 │ │ │ │ + rsbseq pc, r2, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2aad5c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -88187,26 +88187,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r6] │ │ │ │ bl 2535bc │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aa850 │ │ │ │ + bl 9aa9a0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2535bc │ │ │ │ bl 25409c │ │ │ │ ldr r1, [pc, #160] @ 2aad64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2aad68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ b 2aac58 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2aac24 │ │ │ │ ldr ip, [pc, #132] @ 2aad6c │ │ │ │ ldr r3, [pc, #132] @ 2aad70 │ │ │ │ ldr r1, [pc, #132] @ 2aad74 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -88231,32 +88231,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2aad94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ ldr r0, [pc, #68] @ 2aad98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ bl 2554dc │ │ │ │ adceq r0, r0, ip, lsr #5 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - addeq ip, r3, r0, lsr #10 │ │ │ │ - rsbseq r5, lr, ip, asr pc │ │ │ │ - addeq r4, r1, r0, lsr #21 │ │ │ │ - strdeq ip, [r3], r0 │ │ │ │ - rsbseq r4, r3, ip, asr r7 │ │ │ │ - rsbseq r4, r3, r4, asr r7 │ │ │ │ - addeq ip, r3, r8, asr #9 │ │ │ │ - rsbseq r4, r3, r4, lsr r7 │ │ │ │ + addeq ip, r3, r0, ror r6 │ │ │ │ + rsbseq r6, lr, ip, lsr #1 │ │ │ │ + strdeq r4, [r1], r0 │ │ │ │ + addeq ip, r3, r0, asr #12 │ │ │ │ + rsbseq r4, r3, ip, lsr #17 │ │ │ │ + rsbseq r4, r3, r4, lsr #17 │ │ │ │ + addeq ip, r3, r8, lsl r6 │ │ │ │ + rsbseq r4, r3, r4, lsl #17 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - rsbseq r4, r3, r0, asr #14 │ │ │ │ - addeq ip, r3, r4, lsr #9 │ │ │ │ - rsbseq r4, r3, r0, lsl r7 │ │ │ │ + @ instruction: 0x00734890 │ │ │ │ + strdeq ip, [r3], r4 │ │ │ │ + rsbseq r4, r3, r0, ror #16 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - rsbseq r4, r3, r8, lsr r7 │ │ │ │ + rsbseq r4, r3, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ab070 │ │ │ │ mov r7, r3 │ │ │ │ @@ -88360,58 +88360,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978748 │ │ │ │ + bl 978898 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aaec4 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 253ba4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab04c │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ab098 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ ldr r0, [pc, #256] @ 2ab09c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ b 2aaedc │ │ │ │ ldr r3, [pc, #240] @ 2ab0a0 │ │ │ │ ldr ip, [pc, #240] @ 2ab0a4 │ │ │ │ ldr r1, [pc, #240] @ 2ab0a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #1 │ │ │ │ b 2aaf0c │ │ │ │ ldr r3, [pc, #200] @ 2ab0ac │ │ │ │ ldr ip, [pc, #200] @ 2ab0b0 │ │ │ │ ldr r1, [pc, #200] @ 2ab0b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2aafd4 │ │ │ │ mov r0, #20 │ │ │ │ bl 2532b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -88432,44 +88432,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 253328 │ │ │ │ mov r7, r0 │ │ │ │ b 2aaf84 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r8, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r3, r0, lsl #14 │ │ │ │ - rsbseq r4, r3, r4, lsl #14 │ │ │ │ - rsbseq r4, r3, r4, lsl r7 │ │ │ │ - rsbseq r4, r3, r8, asr #13 │ │ │ │ - rsbseq pc, lr, r0, lsl r8 @ │ │ │ │ - ldrsbeq r4, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r4, r3, r8, asr #13 │ │ │ │ + rsbseq r4, r3, r0, asr r8 │ │ │ │ + rsbseq r4, r3, r4, asr r8 │ │ │ │ + rsbseq r4, r3, r4, ror #16 │ │ │ │ + rsbseq r4, r3, r8, lsl r8 │ │ │ │ + rsbseq pc, lr, r0, ror #18 │ │ │ │ + rsbseq r4, r3, ip, lsr #16 │ │ │ │ + rsbseq r4, r3, r8, lsl r8 │ │ │ │ addseq pc, pc, r0, lsl pc @ │ │ │ │ - rsbseq r4, r3, r0, lsl r6 │ │ │ │ - rsbseq r4, r3, r0, lsr #12 │ │ │ │ - addeq ip, r3, ip, lsr #4 │ │ │ │ - @ instruction: 0x00734590 │ │ │ │ - @ instruction: 0x00734494 │ │ │ │ - strdeq ip, [r3], r4 │ │ │ │ - rsbseq r4, r3, r0, lsl #11 │ │ │ │ - rsbseq r4, r3, r0, ror #8 │ │ │ │ - rsbseq r9, ip, ip, asr r9 │ │ │ │ - rsbseq r4, r3, ip, lsr r5 │ │ │ │ + rsbseq r4, r3, r0, ror #14 │ │ │ │ + rsbseq r4, r3, r0, ror r7 │ │ │ │ + addeq ip, r3, ip, ror r3 │ │ │ │ + rsbseq r4, r3, r0, ror #13 │ │ │ │ + rsbseq r4, r3, r4, ror #11 │ │ │ │ + addeq ip, r3, r4, asr #6 │ │ │ │ + ldrsbeq r4, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r4, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r9, ip, ip, lsr #21 │ │ │ │ + rsbseq r4, r3, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ab16c │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ab140 │ │ │ │ mov r6, r1 │ │ │ │ - bl 73359c │ │ │ │ + bl 7336ec │ │ │ │ ldr r3, [pc, #120] @ 2ab170 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ab174 │ │ │ │ ldr r5, [pc, #112] @ 2ab178 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -88481,35 +88481,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2aab54 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ab180 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 992b98 │ │ │ │ + b 992ce8 │ │ │ │ ldr r3, [pc, #60] @ 2ab184 │ │ │ │ ldr lr, [pc, #60] @ 2ab188 │ │ │ │ ldr r1, [pc, #60] @ 2ab18c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 2532c8 │ │ │ │ addseq pc, pc, r4, asr #26 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - rsbseq r4, r3, r8, asr #6 │ │ │ │ + @ instruction: 0x00734498 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - umulleq ip, r3, r4, r0 │ │ │ │ - rsbseq r4, r3, r8, lsl #9 │ │ │ │ - ldrsheq r4, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq ip, r3, r4, ror #3 │ │ │ │ + ldrsbeq r4, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r4, r3, ip, asr #8 │ │ │ │ │ │ │ │ 002ab190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2ab26c │ │ │ │ @@ -88539,15 +88539,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2ab288 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a5260 │ │ │ │ + bl 9a53b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab244 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -88562,22 +88562,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 98e538 │ │ │ │ + blhi 98e538 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ addseq pc, pc, ip, lsr ip @ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - umulleq fp, r3, r0, pc @ │ │ │ │ - ldrsbeq pc, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsheq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq ip, r3, r0, ror #1 │ │ │ │ + rsbseq pc, r8, r0, lsr #12 │ │ │ │ + rsbseq r4, r3, r8, asr #6 │ │ │ │ │ │ │ │ 002ab298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ab384 │ │ │ │ @@ -88591,34 +88591,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 99c2d0 │ │ │ │ + bl 99c420 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 99f564 │ │ │ │ + bl 99f6b4 │ │ │ │ ldr r6, [pc, #148] @ 2ab390 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ab378 │ │ │ │ ldr r3, [pc, #136] @ 2ab394 │ │ │ │ ldr r1, [pc, #136] @ 2ab398 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99eb94 │ │ │ │ + bl 99ece4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99f184 │ │ │ │ + bl 99f2d4 │ │ │ │ ldr r2, [pc, #96] @ 2ab39c │ │ │ │ ldr r3, [pc, #72] @ 2ab388 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -88633,15 +88633,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, r4, ror fp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r3, r0, lsr r3 │ │ │ │ + rsbseq r4, r3, r0, lsl #9 │ │ │ │ addseq pc, pc, ip, lsr #22 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ addseq pc, pc, r8, ror #21 │ │ │ │ │ │ │ │ 002ab3a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -88687,15 +88687,15 @@ │ │ │ │ bl 255a7c │ │ │ │ ldr r1, [pc, #136] @ 2ab4d4 │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ab48c │ │ │ │ ldr r1, [pc, #100] @ 2ab4d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -88712,22 +88712,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aab54 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2ab4e4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 992b98 │ │ │ │ + b 992ce8 │ │ │ │ addseq pc, pc, ip, ror #20 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - rsbseq pc, r2, r4, ror r1 @ │ │ │ │ + rsbseq pc, r2, r4, asr #5 │ │ │ │ adceq r2, r0, r0, ror sp │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - ldrheq r3, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r4, r3, r8, lsl #2 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002ab4e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -88746,15 +88746,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 2532b0 │ │ │ │ ldr fp, [pc, #1248] @ 2aba18 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 7000b8 │ │ │ │ + bl 700208 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5b471c │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -88773,15 +88773,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2ab9b0 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9aa7bc │ │ │ │ + bl 9aa90c │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 2550ec │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -88881,15 +88881,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2ab910 │ │ │ │ ldr r1, [pc, #744] @ 2aba3c │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ab578 │ │ │ │ @@ -88903,17 +88903,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aa850 │ │ │ │ + bl 9aa9a0 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #632] @ 2aba4c │ │ │ │ ldr r3, [pc, #572] @ 2aba14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -88940,15 +88940,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 2552e4 │ │ │ │ b 2ab7b8 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2aba5c │ │ │ │ @@ -88959,44 +88959,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2ab84c │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2aba68 │ │ │ │ ldr r2, [pc, #448] @ 2aba6c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2aba70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2ab84c │ │ │ │ ldr r4, [r4] │ │ │ │ bl 25409c │ │ │ │ ldr r3, [pc, #400] @ 2aba74 │ │ │ │ ldr r1, [pc, #400] @ 2aba78 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2aba7c │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2ab84c │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2aba80 │ │ │ │ ldr r3, [pc, #348] @ 2aba84 │ │ │ │ ldr r2, [pc, #348] @ 2aba88 │ │ │ │ @@ -89004,22 +89004,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab9b8 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ b 2ab7c4 │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2aba8c │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2aba90 │ │ │ │ @@ -89028,25 +89028,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2ab84c │ │ │ │ mov r7, #0 │ │ │ │ b 2ab7c4 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ab3a0 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ b 2ab7c4 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2ab674 │ │ │ │ ldr r3, [pc, #172] @ 2aba98 │ │ │ │ ldr ip, [pc, #172] @ 2aba9c │ │ │ │ ldr r1, [pc, #172] @ 2abaa0 │ │ │ │ @@ -89058,47 +89058,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, pc, r4, lsl r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009ff8f0 │ │ │ │ andeq r2, r0, ip, ror #23 │ │ │ │ - rsbseq r4, r3, ip, lsr r0 │ │ │ │ - rsbseq r4, r3, ip, asr r0 │ │ │ │ + rsbseq r4, r3, ip, lsl #3 │ │ │ │ + rsbseq r4, r3, ip, lsr #3 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, lsr #31 │ │ │ │ - rsbseq r3, r3, r0, lsl #28 │ │ │ │ + rsbseq r3, r3, r0, asr pc │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - ldrsheq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - addeq fp, r3, r0, asr sl │ │ │ │ - rsbseq r3, r3, ip, ror #28 │ │ │ │ - ldrheq r3, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r3, ip, asr #28 │ │ │ │ + addeq fp, r3, r0, lsr #23 │ │ │ │ + ldrheq r3, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r3, r3, r8, lsl #28 │ │ │ │ addseq pc, pc, r0, asr r6 @ │ │ │ │ - @ instruction: 0x0083b9bc │ │ │ │ - ldrsbeq r3, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r3, r3, r4, lsr #24 │ │ │ │ - addeq fp, r3, r4, ror #18 │ │ │ │ - ldrheq r3, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r3, r3, r4, asr #23 │ │ │ │ - addeq fp, r3, ip, lsr #18 │ │ │ │ - rsbseq r3, r3, r4, lsl #27 │ │ │ │ - rsbseq r3, r3, ip, lsl #23 │ │ │ │ - @ instruction: 0x00733d9c │ │ │ │ - rsbseq r3, r3, r8, asr fp │ │ │ │ - addeq fp, r3, ip, ror #17 │ │ │ │ - rsbseq r3, r3, r0, lsr #22 │ │ │ │ - @ instruction: 0x0083b8b8 │ │ │ │ - rsbseq r3, r3, r0, ror lr │ │ │ │ - rsbseq r3, r3, r8, lsr sp │ │ │ │ - addeq fp, r3, r0, asr r8 │ │ │ │ - rsbseq r3, r3, ip, lsr #21 │ │ │ │ - strdeq fp, [r3], r0 │ │ │ │ - umulleq r3, r1, r8, sp │ │ │ │ - rsbseq r3, r3, r8, asr sl │ │ │ │ + addeq fp, r3, ip, lsl #22 │ │ │ │ + rsbseq r3, r3, r8, lsr #30 │ │ │ │ + rsbseq r3, r3, r4, ror sp │ │ │ │ + @ instruction: 0x0083bab4 │ │ │ │ + rsbseq r4, r3, ip │ │ │ │ + rsbseq r3, r3, r4, lsl sp │ │ │ │ + addeq fp, r3, ip, ror sl │ │ │ │ + ldrsbeq r3, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsbeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r3, r3, ip, ror #29 │ │ │ │ + rsbseq r3, r3, r8, lsr #25 │ │ │ │ + addeq fp, r3, ip, lsr sl │ │ │ │ + rsbseq r3, r3, r0, ror ip │ │ │ │ + addeq fp, r3, r8, lsl #20 │ │ │ │ + rsbseq r3, r3, r0, asr #31 │ │ │ │ + rsbseq r3, r3, r8, lsl #29 │ │ │ │ + addeq fp, r3, r0, lsr #19 │ │ │ │ + ldrsheq r3, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + addeq fp, r3, r0, asr #18 │ │ │ │ + addeq r3, r1, r8, ror #29 │ │ │ │ + rsbseq r3, r3, r8, lsr #23 │ │ │ │ │ │ │ │ 002abaa4 : │ │ │ │ mov r3, #0 │ │ │ │ b 2ab3a0 │ │ │ │ │ │ │ │ 002abaac : │ │ │ │ mov r3, #1 │ │ │ │ @@ -89115,15 +89115,15 @@ │ │ │ │ b 2acf9c │ │ │ │ │ │ │ │ 002abacc : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abb0c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89138,15 +89138,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abba4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89181,15 +89181,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2abc50 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abc14 │ │ │ │ @@ -89219,15 +89219,15 @@ │ │ │ │ adceq r2, r0, r0, ror #28 │ │ │ │ │ │ │ │ 002abc54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2abc94 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89242,15 +89242,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2abd2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -89285,15 +89285,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2abdd8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2abd9c │ │ │ │ @@ -89367,15 +89367,15 @@ │ │ │ │ 002abe5c : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002abe64 : │ │ │ │ ldr r3, [pc, #40] @ 2abe94 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89400,21 +89400,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2abf20 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7355c8 │ │ │ │ + bl 735718 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89432,15 +89432,15 @@ │ │ │ │ │ │ │ │ 002abf34 : │ │ │ │ ldr r3, [pc, #192] @ 2abffc │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2ac000 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2ac004 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -89489,15 +89489,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2ac064 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -89551,15 +89551,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2ac1a4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2ac1a8 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89598,17 +89598,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2ac1b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r2, r0, r0, ror #1 │ │ │ │ - addeq fp, r3, r4, asr #2 │ │ │ │ - addeq fp, r3, r0, asr #1 │ │ │ │ - rsbseq r3, r3, ip, asr #12 │ │ │ │ + umulleq fp, r3, r4, r2 │ │ │ │ + addeq fp, r3, r0, lsl r2 │ │ │ │ + @ instruction: 0x0073379c │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002ac1b8 : │ │ │ │ b 2addb4 │ │ │ │ │ │ │ │ 002ac1bc : │ │ │ │ ldr r3, [pc, #52] @ 2ac1f8 │ │ │ │ @@ -89621,33 +89621,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2ac200 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ addseq lr, pc, r0, ror #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r9, lr, r4, ror r6 │ │ │ │ + rsbseq r9, lr, r4, asr #15 │ │ │ │ │ │ │ │ 002ac204 : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2ac230 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 978748 │ │ │ │ + b 978898 │ │ │ │ │ │ │ │ 002ac238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2ac39c │ │ │ │ @@ -89656,19 +89656,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2ac3a4 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac370 │ │ │ │ - bl 7620d8 │ │ │ │ + bl 762228 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 255740 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89735,27 +89735,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009febd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r1, r0, ip, asr pc │ │ │ │ @ instruction: 0x009feaf0 │ │ │ │ - ldrdeq sl, [r3], r8 │ │ │ │ - rsbseq r3, r3, r4, ror r4 │ │ │ │ - rsbseq r3, r3, r0, ror #8 │ │ │ │ + addeq fp, r3, r8, lsr #32 │ │ │ │ + rsbseq r3, r3, r4, asr #11 │ │ │ │ + ldrheq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 002ac3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2ac474 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac44c │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -89767,15 +89767,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2ac478 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71deec │ │ │ │ + bl 71e03c │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -89789,49 +89789,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ strdeq r1, [r0], r8 @ │ │ │ │ @ instruction: 0x00a01db8 │ │ │ │ - strdeq sl, [r3], ip │ │ │ │ - @ instruction: 0x00733398 │ │ │ │ - rsbseq r3, r3, r4, lsl #7 │ │ │ │ + addeq sl, r3, ip, asr #30 │ │ │ │ + rsbseq r3, r3, r8, ror #9 │ │ │ │ + ldrsbeq r3, [r3], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 002ac488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2ac4f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac4c8 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 762200 │ │ │ │ + b 762350 │ │ │ │ ldr r3, [pc, #36] @ 2ac4f4 │ │ │ │ ldr ip, [pc, #36] @ 2ac4f8 │ │ │ │ ldr r1, [pc, #36] @ 2ac4fc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq r1, r0, r8, lsr #26 │ │ │ │ - addeq sl, r3, r0, lsl #27 │ │ │ │ - rsbseq r3, r3, ip, lsl r3 │ │ │ │ - rsbseq r3, r3, r8, lsl #6 │ │ │ │ + ldrdeq sl, [r3], r0 │ │ │ │ + rsbseq r3, r3, ip, ror #8 │ │ │ │ + rsbseq r3, r3, r8, asr r4 │ │ │ │ │ │ │ │ 002ac500 : │ │ │ │ b 2addcc │ │ │ │ │ │ │ │ 002ac504 : │ │ │ │ b 2adeac │ │ │ │ │ │ │ │ @@ -89864,17 +89864,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac594 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq sl, r3, ip, ror #25 │ │ │ │ - @ instruction: 0x00733294 │ │ │ │ - rsbseq r3, r3, r0, ror r2 │ │ │ │ + addeq sl, r3, ip, lsr lr │ │ │ │ + rsbseq r3, r3, r4, ror #7 │ │ │ │ + rsbseq r3, r3, r0, asr #7 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -89915,17 +89915,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq sl, r3, r8, lsr #24 │ │ │ │ - ldrsbeq r3, [r3], #-16 @ │ │ │ │ - rsbseq r3, r3, ip, lsr #3 │ │ │ │ + addeq sl, r3, r8, ror sp │ │ │ │ + rsbseq r3, r3, r0, lsr #6 │ │ │ │ + ldrsheq r3, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac65c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89956,17 +89956,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac6f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq sl, r3, ip, lsl #23 │ │ │ │ - rsbseq r3, r3, r4, lsr r1 │ │ │ │ - rsbseq r3, r3, r0, lsl r1 │ │ │ │ + ldrdeq sl, [r3], ip │ │ │ │ + rsbseq r3, r3, r4, lsl #5 │ │ │ │ + rsbseq r3, r3, r0, ror #4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac6f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90000,17 +90000,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac79c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq sl, r3, r4, ror #21 │ │ │ │ - rsbseq r3, r3, ip, lsl #1 │ │ │ │ - rsbseq r3, r3, r8, rrx │ │ │ │ + addeq sl, r3, r4, lsr ip │ │ │ │ + ldrsbeq r3, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrheq r3, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002ac7a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90067,17 +90067,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ac8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq sl, r3, r0, ror #19 │ │ │ │ - rsbseq r2, r3, r8, lsl #31 │ │ │ │ - rsbseq r2, r3, r4, ror #30 │ │ │ │ + addeq sl, r3, r0, lsr fp │ │ │ │ + ldrsbeq r3, [r3], #-8 @ │ │ │ │ + ldrheq r3, [r3], #-4 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -90091,32 +90091,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ac8f4 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq lr, pc, r4, asr r5 @ │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - rsbseq sp, r2, r4, ror ip │ │ │ │ + rsbseq sp, r2, r4, asr #27 │ │ │ │ ldr r3, [pc, #20] @ 2ac914 │ │ │ │ ldr r1, [pc, #20] @ 2ac918 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 25e9d4 │ │ │ │ umlaleq r5, pc, r0, ip @ │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 734cec │ │ │ │ + b 734e3c │ │ │ │ ldr r1, [pc, #8] @ 2ac938 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 992b98 │ │ │ │ - rsbseq sp, r2, r8, lsr #24 │ │ │ │ + b 992ce8 │ │ │ │ + rsbseq sp, r2, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2ac9b8 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -90199,15 +90199,15 @@ │ │ │ │ beq 2acb08 │ │ │ │ ldr r9, [pc, #256] @ 2acb94 │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ bl 25ea18 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -90222,23 +90222,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2acad8 │ │ │ │ ldr r3, [pc, #160] @ 2acb98 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 73359c │ │ │ │ + bl 7336ec │ │ │ │ bl 25ec58 │ │ │ │ ldr r0, [pc, #140] @ 2acb9c │ │ │ │ ldr r1, [pc, #140] @ 2acba0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2acba4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2ac93c │ │ │ │ ldr r3, [pc, #104] @ 2acba8 │ │ │ │ ldr ip, [pc, #104] @ 2acbac │ │ │ │ @@ -90255,29 +90255,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq lr, pc, r8, asr #8 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - rsbseq r2, r3, ip, lsr #28 │ │ │ │ + rsbseq r2, r3, ip, ror pc │ │ │ │ umlaleq r5, pc, r0, fp @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r5, pc, r8, lsl fp @ │ │ │ │ - @ instruction: 0x00732d94 │ │ │ │ + rsbseq r2, r3, r4, ror #29 │ │ │ │ umlaleq r5, pc, r8, sl @ │ │ │ │ adceq r5, pc, r0, lsl #21 │ │ │ │ - rsbseq r2, r3, r0, lsl sp │ │ │ │ + rsbseq r2, r3, r0, ror #28 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - addeq sl, r3, r4, lsr #15 │ │ │ │ - addeq r2, r1, r8, asr #24 │ │ │ │ + strdeq sl, [r3], r4 │ │ │ │ + umulleq r2, r1, r8, sp │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq sl, r3, ip, ror r7 │ │ │ │ - ldrheq r2, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sp, r2, r0, lsl #20 │ │ │ │ + addeq sl, r3, ip, asr #17 │ │ │ │ + rsbseq r2, r3, r8, lsl #28 │ │ │ │ + rsbseq sp, r2, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2acc18 │ │ │ │ @@ -90489,15 +90489,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2acf94 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -90518,15 +90518,15 @@ │ │ │ │ b 2ace9c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, pc, ip, lsl r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009fdffc │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, r8, asr #14 │ │ │ │ - rsbseq sp, r2, ip, lsl #14 │ │ │ │ + rsbseq sp, r2, ip, asr r8 │ │ │ │ addseq sp, pc, r0, lsl #31 │ │ │ │ adceq r5, pc, ip, asr #13 │ │ │ │ adceq r5, pc, ip, ror #12 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002acf9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -90592,15 +90592,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad08c │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 992b98 │ │ │ │ + b 992ce8 │ │ │ │ ldr r3, [pc, #84] @ 2ad0e8 │ │ │ │ ldr ip, [pc, #84] @ 2ad0ec │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2ad0f0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -90614,22 +90614,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009fddfc │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, ip, asr #10 │ │ │ │ - rsbseq r2, r3, r0, ror #15 │ │ │ │ + rsbseq r2, r3, r0, lsr r9 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq sl, r3, r0, asr r2 │ │ │ │ - strdeq r2, [r1], r4 │ │ │ │ + addeq sl, r3, r0, lsr #7 │ │ │ │ + addeq r2, r1, r4, asr #16 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq sl, r3, r8, lsr #4 │ │ │ │ - rsbseq r2, r3, r8, ror #14 │ │ │ │ - ldrheq sp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq sl, r3, r8, ror r3 │ │ │ │ + ldrheq r2, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sp, r2, r0, lsl #12 │ │ │ │ │ │ │ │ 002ad100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -90673,15 +90673,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 253064 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ ldr r2, [pc, #88] @ 2ad228 │ │ │ │ ldr r3, [pc, #60] @ 2ad210 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90696,15 +90696,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, r4, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009fdcdc │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r5, pc, r4, lsr #8 │ │ │ │ - ldrheq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, r3, r8, lsl #16 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ addseq sp, pc, r4, asr ip @ │ │ │ │ │ │ │ │ 002ad22c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -90754,16 +90754,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ad308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq sl, r3, r0 │ │ │ │ - rsbseq r2, r3, ip, lsr r5 │ │ │ │ + addeq sl, r3, r0, asr r1 │ │ │ │ + rsbseq r2, r3, ip, lsl #13 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002ad30c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90802,17 +90802,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad3c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq fp, r0, ip, asr #26 │ │ │ │ - addeq r9, r3, r8, asr #30 │ │ │ │ - rsbseq r2, r3, r4, lsl #9 │ │ │ │ - @ instruction: 0x00732490 │ │ │ │ + umulleq sl, r3, r8, r0 │ │ │ │ + ldrsbeq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r2, r3, r0, ror #11 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002ad3c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90860,17 +90860,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad4a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq fp, r0, ip, ror ip │ │ │ │ - addeq r9, r3, r8, ror #28 │ │ │ │ - rsbseq r2, r3, r4, lsr #7 │ │ │ │ - ldrheq r2, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00839fb8 │ │ │ │ + ldrsheq r2, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r2, r3, r0, lsl #10 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002ad4a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90925,17 +90925,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ad5a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umlaleq fp, r0, r8, fp │ │ │ │ - addeq r9, r3, ip, ror #26 │ │ │ │ - rsbseq r2, r3, r8, lsr #5 │ │ │ │ - ldrheq r2, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00839ebc │ │ │ │ + ldrsheq r2, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r2, r3, r4, lsl #8 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002ad5a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91177,17 +91177,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2ad9a8 │ │ │ │ ldr r1, [pc, #128] @ 2ad9ac │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a5898 │ │ │ │ + bl 9a59e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a4ee0 │ │ │ │ + bl 9a5030 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -91264,16 +91264,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r9, r3, r0, ror r8 │ │ │ │ - rsbseq r1, r3, ip, lsr #27 │ │ │ │ + addeq r9, r3, r0, asr #19 │ │ │ │ + ldrsheq r1, [r3], #-236 @ 0xffffff14 @ │ │ │ │ │ │ │ │ 002ada98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -91344,16 +91344,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2adbd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r9, r3, r8, lsr r7 │ │ │ │ - rsbseq r1, r3, r0, ror ip │ │ │ │ + addeq r9, r3, r8, lsl #17 │ │ │ │ + rsbseq r1, r3, r0, asr #27 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002adbd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91420,31 +91420,31 @@ │ │ │ │ bne 2adcbc │ │ │ │ ldr r0, [pc, #76] @ 2add24 │ │ │ │ ldr r1, [pc, #76] @ 2add28 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ ldr r3, [pc, #56] @ 2add2c │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 73359c │ │ │ │ + bl 7336ec │ │ │ │ bl 25ec58 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2acc68 │ │ │ │ addseq sp, pc, ip, ror #3 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r4, pc, r4, asr #18 │ │ │ │ - ldrsbeq r1, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r1, r3, r0, lsr #26 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ @ instruction: 0x00af48b8 │ │ │ │ - rsbseq r1, r3, ip, asr #22 │ │ │ │ + @ instruction: 0x00731c9c │ │ │ │ ldrdeq r0, [r0], r4 @ │ │ │ │ │ │ │ │ 002add30 : │ │ │ │ ldr r3, [pc, #40] @ 2add60 │ │ │ │ ldr r2, [pc, #40] @ 2add64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -91455,34 +91455,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2add70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ addseq sp, pc, ip, ror #1 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ adceq r4, pc, r4, asr #16 │ │ │ │ - ldrsbeq r1, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, r3, r4, lsr #24 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002add74 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2add8c │ │ │ │ ldr r0, [pc, #36] @ 2adda8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 9928b0 │ │ │ │ + b 992a00 │ │ │ │ ldr r0, [pc, #24] @ 2addac │ │ │ │ ldr r1, [pc, #24] @ 2addb0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 992b98 │ │ │ │ + b 992ce8 │ │ │ │ adceq r4, pc, r0, lsl r8 @ │ │ │ │ strdeq r4, [pc], ip @ │ │ │ │ - @ instruction: 0x00731a90 │ │ │ │ + rsbseq r1, r3, r0, ror #23 │ │ │ │ │ │ │ │ 002addb4 : │ │ │ │ ldr r3, [pc, #12] @ 2addc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -91525,28 +91525,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2adea4 │ │ │ │ ldr r2, [pc, #72] @ 2adea8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umlaleq r4, pc, r8, r7 @ │ │ │ │ addseq sp, pc, r8, lsr #32 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ - ldrsheq r1, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r1, r3, r8, asr #22 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - ldrsbeq r1, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r1, r3, ip, lsr #22 │ │ │ │ adceq r4, pc, r4, lsr r7 @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002adeac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -91576,27 +91576,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2adf60 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2adf64 │ │ │ │ - bl 992b98 │ │ │ │ + bl 992ce8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 253088 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 2535bc │ │ │ │ addseq ip, pc, r0, ror #30 │ │ │ │ andeq r3, r0, r0, lsl #7 │ │ │ │ @ instruction: 0x00af46b4 │ │ │ │ - rsbseq r1, r3, r4, asr #18 │ │ │ │ + @ instruction: 0x00731a94 │ │ │ │ umlaleq r4, pc, r0, r6 @ │ │ │ │ - rsbseq r1, r3, r0, lsl #18 │ │ │ │ + rsbseq r1, r3, r0, asr sl │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002adf68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91638,17 +91638,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r4, lsr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - strdeq r9, [r3], r4 │ │ │ │ - rsbseq r1, r3, r0, lsl #17 │ │ │ │ - @ instruction: 0x00731894 │ │ │ │ + addeq r9, r3, r4, asr #10 │ │ │ │ + ldrsbeq r1, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r1, r3, r4, ror #19 │ │ │ │ │ │ │ │ 002ae02c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2ae0dc │ │ │ │ @@ -91689,17 +91689,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r0, ror #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r9, r3, r0, lsr r3 │ │ │ │ - ldrheq r1, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq r1, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r9, r3, r0, lsl #9 │ │ │ │ + rsbseq r1, r3, ip, lsl #18 │ │ │ │ + rsbseq r1, r3, r0, lsr #18 │ │ │ │ │ │ │ │ 002ae0f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2ae1c4 │ │ │ │ @@ -91710,33 +91710,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #148] @ 2ae1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983660 │ │ │ │ + bl 9837b0 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9caf38 │ │ │ │ + bl 9cb088 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae17c │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ ldr r2, [pc, #80] @ 2ae1d4 │ │ │ │ ldr r3, [pc, #64] @ 2ae1c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91749,16 +91749,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, lsl sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, ip, r4, ror #11 │ │ │ │ - rsbseq r1, r3, r0, asr r4 │ │ │ │ + rsbseq pc, ip, r4, lsr r7 @ │ │ │ │ + rsbseq r1, r3, r0, lsr #11 │ │ │ │ addseq ip, pc, r0, lsr #25 │ │ │ │ │ │ │ │ 002ae1d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91771,21 +91771,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2ae2f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae2dc │ │ │ │ mov r1, sp │ │ │ │ - bl 9cadc4 │ │ │ │ + bl 9caf14 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ae2d4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2ae288 │ │ │ │ ldr r6, [pc, #160] @ 2ae2f8 │ │ │ │ @@ -91794,20 +91794,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ae25c │ │ │ │ mov r0, r7 │ │ │ │ - bl 95198c │ │ │ │ + bl 951adc │ │ │ │ ldr r2, [pc, #100] @ 2ae2fc │ │ │ │ ldr r3, [pc, #84] @ 2ae2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91817,26 +91817,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ b 2ae290 │ │ │ │ ldr r0, [pc, #28] @ 2ae300 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ae230 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq pc, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, r3, r8, ror #12 │ │ │ │ + rsbseq pc, ip, r4, asr #12 │ │ │ │ + ldrheq r1, [r3], #-120 @ 0xffffff88 @ │ │ │ │ addseq ip, pc, ip, lsl #23 │ │ │ │ - rsbseq lr, lr, ip, lsr #16 │ │ │ │ + rsbseq lr, lr, ip, ror r9 │ │ │ │ │ │ │ │ 002ae304 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91850,15 +91850,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 254918 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bfaf0 │ │ │ │ + bl 9bfc40 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2ae3a0 │ │ │ │ ldr r2, [pc, #172] @ 2ae410 │ │ │ │ ldr r3, [pc, #164] @ 2ae40c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -91883,31 +91883,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 253328 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca3a4 │ │ │ │ + bl 9ca4f4 │ │ │ │ b 2ae3e8 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bf9e8 │ │ │ │ + bl 9bfb38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca3f4 │ │ │ │ + bl 9ca544 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae3dc │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ b 2ae35c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009fcafc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, pc, r0, asr #21 │ │ │ │ - rsbseq r1, r3, r4, lsr #10 │ │ │ │ + rsbseq r1, r3, r4, ror r6 │ │ │ │ │ │ │ │ 002ae418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91921,15 +91921,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 254918 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bfaf0 │ │ │ │ + bl 9bfc40 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2ae4bc │ │ │ │ cmp r5, #3 │ │ │ │ beq 2ae520 │ │ │ │ ldr r2, [pc, #256] @ 2ae580 │ │ │ │ ldr r3, [pc, #248] @ 2ae57c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91956,31 +91956,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 253328 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca3a4 │ │ │ │ + bl 9ca4f4 │ │ │ │ b 2ae504 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bf9e8 │ │ │ │ + bl 9bfb38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ca3f4 │ │ │ │ + bl 9ca544 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2ae4f8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ b 2ae478 │ │ │ │ ldr r2, [pc, #96] @ 2ae588 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bfa90 │ │ │ │ + bl 9bfbe0 │ │ │ │ ldr r2, [pc, #80] @ 2ae58c │ │ │ │ ldr r3, [pc, #60] @ 2ae57c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91988,58 +91988,58 @@ │ │ │ │ bne 2ae574 │ │ │ │ ldr r2, [pc, #48] @ 2ae590 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9bfa90 │ │ │ │ + b 9bfbe0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, pc, r4, lsr #19 │ │ │ │ - rsbseq r1, r3, r4, lsl #8 │ │ │ │ - rsbseq r6, ip, r8, lsl #9 │ │ │ │ + rsbseq r1, r3, r4, asr r5 │ │ │ │ + ldrsbeq r6, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ addseq ip, pc, r8, ror #17 │ │ │ │ - rsbseq r9, r8, ip, lsr #29 │ │ │ │ + ldrsheq r9, [r8], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 255740 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75aadc │ │ │ │ + bl 75ac2c │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ae67c │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r3, [pc, #152] @ 2ae688 │ │ │ │ ldr r1, [pc, #152] @ 2ae68c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #124] @ 2ae690 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757f74 │ │ │ │ + bl 7580c4 │ │ │ │ ldr r1, [pc, #108] @ 2ae694 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2543f0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -92058,29 +92058,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253088 │ │ │ │ ldr r8, [pc, #20] @ 2ae698 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2ae5e0 │ │ │ │ - rsbseq sp, ip, r8, lsr #17 │ │ │ │ - ldrsbeq r1, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq sp, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r1, r3, ip, lsr #8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbseq sp, ip, r8, lsl r8 │ │ │ │ + rsbseq sp, ip, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 254d08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -92115,21 +92115,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2ae840 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2ae820 │ │ │ │ mov r1, sp │ │ │ │ - bl 8bebbc │ │ │ │ + bl 8bed0c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ae7dc │ │ │ │ mov r0, r5 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #164] @ 2ae844 │ │ │ │ @@ -92154,34 +92154,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2ae848 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2ae7f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93e888 │ │ │ │ + bl 93e9d8 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2ae790 │ │ │ │ ldr r1, [pc, #36] @ 2ae84c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 2ae798 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r0, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq sl, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sl, r9, r8, asr #20 │ │ │ │ addseq ip, pc, r4, lsl #13 │ │ │ │ - rsbseq r1, r3, ip, ror #1 │ │ │ │ - ldrheq r1, [r3], #-12 @ │ │ │ │ + rsbseq r1, r3, ip, lsr r2 │ │ │ │ + rsbseq r1, r3, ip, lsl #4 │ │ │ │ │ │ │ │ 002ae850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2ae9d0 │ │ │ │ @@ -92194,44 +92194,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 983958 │ │ │ │ + bl 983aa8 │ │ │ │ ldr r1, [pc, #312] @ 2ae9dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #296] @ 2ae9e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #280] @ 2ae9e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2ae960 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75c230 │ │ │ │ + bl 75c380 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ae994 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 75a8c8 │ │ │ │ + bl 75aa18 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #196] @ 2ae9e8 │ │ │ │ ldr r3, [pc, #172] @ 2ae9d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92246,50 +92246,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 985154 │ │ │ │ + bl 9852a4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ae914 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bed68 │ │ │ │ + bl 8beeb8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2ae914 │ │ │ │ ldr r2, [pc, #80] @ 2ae9ec │ │ │ │ ldr r3, [pc, #80] @ 2ae9f0 │ │ │ │ ldr r1, [pc, #80] @ 2ae9f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 99a570 │ │ │ │ + bl 99a6c0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2ae914 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009fc5bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, r3, r8, rrx │ │ │ │ - rsbseq sl, r9, ip, lsr #15 │ │ │ │ - rsbseq r6, ip, r4, lsl #30 │ │ │ │ - @ instruction: 0x007b1e9c │ │ │ │ + ldrheq r1, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq sl, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r7, ip, r4, asr r0 │ │ │ │ + rsbseq r1, fp, ip, ror #31 │ │ │ │ addseq ip, pc, r0, lsl #10 │ │ │ │ - @ instruction: 0x007aa490 │ │ │ │ - addeq r8, r3, r4, lsr #21 │ │ │ │ - rsbseq r0, r3, r8, asr #30 │ │ │ │ + rsbseq sl, sl, r0, ror #11 │ │ │ │ + strdeq r8, [r3], r4 │ │ │ │ + @ instruction: 0x00731098 │ │ │ │ │ │ │ │ 002ae9f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2aeb54 │ │ │ │ @@ -92301,26 +92301,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #280] @ 2aeb60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bee14 │ │ │ │ + bl 8bef64 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2aeafc │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aeaa0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -92347,24 +92347,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 98549c │ │ │ │ + bl 9855ec │ │ │ │ b 2aeaa0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98542c │ │ │ │ + bl 98557c │ │ │ │ ldr r1, [pc, #92] @ 2aeb68 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 253160 │ │ │ │ b 2aea7c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2aeb6c │ │ │ │ ldr r1, [pc, #52] @ 2aeb70 │ │ │ │ @@ -92373,21 +92373,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq ip, pc, r4, lsl r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r8, lsr #12 │ │ │ │ - rsbseq r6, ip, r4, ror sp │ │ │ │ + rsbseq sl, r9, r8, ror r7 │ │ │ │ + rsbseq r6, ip, r4, asr #29 │ │ │ │ addseq ip, pc, r0, ror r3 @ │ │ │ │ - rsbseq r9, r8, r4, asr r4 │ │ │ │ - addeq r8, r3, ip, lsl r9 │ │ │ │ - rsbseq r0, r3, r4, asr #27 │ │ │ │ - ldrsbeq r0, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r9, r8, r4, lsr #11 │ │ │ │ + addeq r8, r3, ip, ror #20 │ │ │ │ + rsbseq r0, r3, r4, lsl pc │ │ │ │ + rsbseq r0, r3, ip, lsr #30 │ │ │ │ │ │ │ │ 002aeb78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -92399,21 +92399,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2aec84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2aec3c │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 75c230 │ │ │ │ + bl 75c380 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2aec60 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2aec48 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -92431,36 +92431,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ mov r1, r0 │ │ │ │ b 2aebec │ │ │ │ ldr r1, [pc, #60] @ 2aec8c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 2aebf8 │ │ │ │ ldr r1, [pc, #40] @ 2aec90 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 2aebf8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r0, lsr #9 │ │ │ │ + ldrsheq sl, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ addseq ip, pc, r4, lsr #4 │ │ │ │ - rsbseq r0, r3, r0, lsl sp │ │ │ │ - ldrsbeq r0, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r0, r3, r0, ror #28 │ │ │ │ + rsbseq r0, r3, r4, lsr #28 │ │ │ │ │ │ │ │ 002aec94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2aed40 │ │ │ │ @@ -92472,19 +92472,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2aed48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e044 │ │ │ │ + bl 75e194 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #76] @ 2aed4c │ │ │ │ ldr r3, [pc, #64] @ 2aed44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92500,15 +92500,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, ip, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, ip, r8, lsl r8 │ │ │ │ + rsbseq sp, ip, r8, ror #18 │ │ │ │ addseq ip, pc, r4, lsr #2 │ │ │ │ │ │ │ │ 002aed50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92521,19 +92521,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2aee04 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75e194 │ │ │ │ + bl 75e2e4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #76] @ 2aee08 │ │ │ │ ldr r3, [pc, #64] @ 2aee00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92549,15 +92549,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrheq ip, [pc], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, r6, r4, ror #9 │ │ │ │ + rsbseq r1, r6, r4, lsr r6 │ │ │ │ addseq ip, pc, r8, rrx │ │ │ │ │ │ │ │ 002aee0c : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -92569,43 +92569,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 254918 │ │ │ │ ldr r8, [pc, #120] @ 2aeebc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bfaf0 │ │ │ │ + bl 9bfc40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757f8c │ │ │ │ + bl 7580dc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2aeeb0 │ │ │ │ mov r4, r9 │ │ │ │ b 2aee78 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2aeeb0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 757b58 │ │ │ │ + bl 757ca8 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2aee6c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bfa90 │ │ │ │ + bl 9bfbe0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2aee78 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 254618 │ │ │ │ - rsbseq r0, r3, r4, asr #22 │ │ │ │ + @ instruction: 0x00730c94 │ │ │ │ │ │ │ │ 002aeec0 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -92614,19 +92614,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 254918 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bfaf0 │ │ │ │ + bl 9bfc40 │ │ │ │ ldr r0, [pc, #112] @ 2aef74 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bebbc │ │ │ │ + bl 8bed0c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2aef68 │ │ │ │ ldr r8, [pc, #92] @ 2aef78 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2aef30 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -92638,26 +92638,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 253670 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aef24 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bfa90 │ │ │ │ + bl 9bfbe0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2aef30 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93e888 │ │ │ │ - @ instruction: 0x00730a90 │ │ │ │ - rsbseq r0, r3, r4, lsl #21 │ │ │ │ + b 93e9d8 │ │ │ │ + rsbseq r0, r3, r0, ror #23 │ │ │ │ + ldrsbeq r0, [r3], #-180 @ 0xffffff4c @ │ │ │ │ ldr r0, [pc, #4] @ 2aef88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ @ instruction: 0x00917bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2af028 │ │ │ │ ldr r2, [pc, #132] @ 2af02c │ │ │ │ @@ -92665,44 +92665,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #100] @ 2af034 │ │ │ │ ldr r1, [pc, #100] @ 2af038 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #68] @ 2af03c │ │ │ │ ldr r3, [pc, #68] @ 2af040 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r3, ip, asr #9 │ │ │ │ - ldrsheq r0, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r0, r3, ip, asr #19 │ │ │ │ - ldrsheq r0, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r0, r3, r0, lsl sl │ │ │ │ + addeq r8, r3, ip, lsl r6 │ │ │ │ + rsbseq r0, r3, r4, asr #22 │ │ │ │ + rsbseq r0, r3, ip, lsl fp │ │ │ │ + rsbseq r0, r3, r8, asr #22 │ │ │ │ + rsbseq r0, r3, r0, ror #22 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2af0d8 │ │ │ │ @@ -92712,15 +92712,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2af0e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af0b0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92732,21 +92732,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2af0e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2af090 │ │ │ │ - addeq r8, r3, ip, lsl r4 │ │ │ │ - rsbseq r0, r3, ip, lsl #19 │ │ │ │ - rsbseq r0, r3, r4, lsr #19 │ │ │ │ - rsbseq r0, r3, ip, lsl #19 │ │ │ │ - rsbseq r0, r3, ip, ror #18 │ │ │ │ + addeq r8, r3, ip, ror #10 │ │ │ │ + ldrsbeq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq r0, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + ldrheq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 002af0ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2af4c0 │ │ │ │ @@ -92763,15 +92763,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr fp, [pc, #900] @ 2af4d4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2af4d8 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -92872,27 +92872,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2af4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2af1fc │ │ │ │ bl 25466c │ │ │ │ ldr r3, [pc, #436] @ 2af4f0 │ │ │ │ ldr ip, [pc, #436] @ 2af4f4 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2af4f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92900,15 +92900,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2af23c │ │ │ │ ldr r3, [pc, #380] @ 2af4fc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -92925,22 +92925,22 @@ │ │ │ │ beq 2af490 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2af500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af178 │ │ │ │ ldr r3, [pc, #264] @ 2af504 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af234 │ │ │ │ @@ -92959,63 +92959,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2af508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2af234 │ │ │ │ ldr r0, [pc, #140] @ 2af50c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2af1fc │ │ │ │ ldr r0, [pc, #120] @ 2af510 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2af178 │ │ │ │ ldr r0, [pc, #100] @ 2af514 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2af234 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r3, r4, ror r3 │ │ │ │ + addeq r8, r3, r4, asr #9 │ │ │ │ addseq fp, pc, ip, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r3, ip, asr #17 │ │ │ │ - ldrsheq r0, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r0, r3, ip, lsl sl │ │ │ │ + rsbseq r0, r3, r0, asr #20 │ │ │ │ @ instruction: 0x009fbcd0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, pc, r0, ror #23 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq r0, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - addeq r8, r3, r0, lsr r1 │ │ │ │ - @ instruction: 0x00730790 │ │ │ │ - ldrsbeq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r0, r3, r8, lsr #18 │ │ │ │ + addeq r8, r3, r0, lsl #5 │ │ │ │ + rsbseq r0, r3, r0, ror #17 │ │ │ │ + rsbseq r0, r3, r8, lsr #16 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - rsbseq r0, r3, r0, lsl #13 │ │ │ │ + ldrsbeq r0, [r3], #-112 @ 0xffffff90 @ │ │ │ │ andeq r3, r0, r0, ror #3 │ │ │ │ - rsbseq r0, r3, ip, lsr #14 │ │ │ │ - ldrsbeq r0, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r0, r3, ip, lsl #12 │ │ │ │ - rsbseq r0, r3, r0, lsr #14 │ │ │ │ + rsbseq r0, r3, ip, ror r8 │ │ │ │ + rsbseq r0, r3, r0, lsr #16 │ │ │ │ + rsbseq r0, r3, ip, asr r7 │ │ │ │ + rsbseq r0, r3, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2af568 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2af56c │ │ │ │ @@ -93023,28 +93023,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2af0ec │ │ │ │ - addeq r7, r3, r0, asr #30 │ │ │ │ - ldrheq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsbeq r0, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + umulleq r8, r3, r0, r0 │ │ │ │ + rsbseq r0, r3, r8, lsl #16 │ │ │ │ + rsbseq r0, r3, ip, lsr #16 │ │ │ │ │ │ │ │ 002af574 : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2af584 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99cbb0 │ │ │ │ + b 99cd00 │ │ │ │ umlaleq r3, pc, ip, r0 @ │ │ │ │ │ │ │ │ 002af588 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2af5c8 │ │ │ │ ldr r3, [pc, #68] @ 2af5dc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -93125,23 +93125,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2af84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2af714 │ │ │ │ ldr r3, [pc, #312] @ 2af83c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2af764 │ │ │ │ mov r4, #1 │ │ │ │ @@ -93183,55 +93183,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2af854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2af710 │ │ │ │ ldr r0, [pc, #96] @ 2af858 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2af710 │ │ │ │ ldr r0, [pc, #72] @ 2af85c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2af714 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, r4, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, pc, r4, lsl r8 @ │ │ │ │ adceq r2, pc, ip, ror #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, lsl #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r3, r4, lsl #11 │ │ │ │ + ldrsbeq r0, [r3], #-100 @ 0xffffff9c @ │ │ │ │ addseq fp, pc, r8, lsl #14 │ │ │ │ - @ instruction: 0x00730490 │ │ │ │ - ldrheq r0, [r3], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x00730498 │ │ │ │ + rsbseq r0, r3, r0, ror #11 │ │ │ │ + rsbseq r0, r3, r4, lsl #12 │ │ │ │ + rsbseq r0, r3, r8, ror #11 │ │ │ │ │ │ │ │ 002af860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -93255,15 +93255,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2af984 │ │ │ │ ldr r5, [pc, #292] @ 2af9f0 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99cc1c │ │ │ │ + bl 99cd6c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2af940 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -93329,20 +93329,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq fp, pc, r4, lsr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r2, pc, ip, asr #26 │ │ │ │ adceq r2, pc, ip, ror #25 │ │ │ │ @ instruction: 0x009fb4dc │ │ │ │ - addeq r7, r3, ip, ror fp │ │ │ │ - rsbseq r0, r3, ip, lsl #5 │ │ │ │ - rsbseq r0, r3, ip, asr r3 │ │ │ │ - addeq r7, r3, r4, asr fp │ │ │ │ - rsbseq r0, r3, r4, ror #4 │ │ │ │ - rsbseq r0, r3, r0, lsl #6 │ │ │ │ + addeq r7, r3, ip, asr #25 │ │ │ │ + ldrsbeq r0, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r0, r3, ip, lsr #9 │ │ │ │ + addeq r7, r3, r4, lsr #25 │ │ │ │ + ldrheq r0, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r0, r3, r0, asr r4 │ │ │ │ │ │ │ │ 002afa14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -93410,15 +93410,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2afb34 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2afb04 │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99cbe0 │ │ │ │ + b 99cd30 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -93541,17 +93541,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2afd1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r7, r3, r8, lsr #16 │ │ │ │ - rsbseq pc, r2, r8, lsr pc @ │ │ │ │ - rsbseq r0, r3, ip, lsr #32 │ │ │ │ + addeq r7, r3, r8, ror r9 │ │ │ │ + rsbseq r0, r3, r8, lsl #1 │ │ │ │ + rsbseq r0, r3, ip, ror r1 │ │ │ │ │ │ │ │ 002afd20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2afe9c │ │ │ │ @@ -93589,15 +93589,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2afeb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 99cc1c │ │ │ │ + bl 99cd6c │ │ │ │ ldr r2, [pc, #228] @ 2afebc │ │ │ │ ldr r3, [pc, #196] @ 2afea0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93628,41 +93628,41 @@ │ │ │ │ beq 2afe88 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2afecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2afd78 │ │ │ │ ldr r0, [pc, #64] @ 2afed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2afd78 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, ip, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrsbeq fp, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umlaleq r2, pc, r8, r8 @ │ │ │ │ umlaleq r2, pc, r0, r8 @ │ │ │ │ adceq r2, pc, r8, ror r8 @ │ │ │ │ adceq r2, pc, r0, ror #16 │ │ │ │ addseq fp, pc, ip, asr #32 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r2, ip, asr #29 │ │ │ │ - rsbseq pc, r2, r4, ror #29 │ │ │ │ + rsbseq r0, r3, ip, lsl r0 │ │ │ │ + rsbseq r0, r3, r4, lsr r0 │ │ │ │ │ │ │ │ 002afed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -93710,20 +93710,20 @@ │ │ │ │ bl 255b24 │ │ │ │ mov r2, #1 │ │ │ │ b 2aff44 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2affac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addseq r6, r1, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 2affc0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ @ instruction: 0x00916bb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2b005c │ │ │ │ ldr r3, [pc, #128] @ 2b0060 │ │ │ │ @@ -93734,45 +93734,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75b1bc │ │ │ │ + bl 75b30c │ │ │ │ ldr r3, [pc, #84] @ 2b0068 │ │ │ │ ldr r2, [pc, #84] @ 2b006c │ │ │ │ ldr r1, [pc, #84] @ 2b0070 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq sl, pc, r0, asr #28 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - rsbseq r2, r7, r0, lsr #4 │ │ │ │ + rsbseq r2, r7, r0, ror r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq pc, r2, ip, ror #26 │ │ │ │ - ldrdeq r1, [r2], r4 │ │ │ │ + ldrheq pc, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r1, r2, r4, lsr #8 │ │ │ │ ldr r0, [pc, #4] @ 2b0080 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99b320 │ │ │ │ - rsbseq pc, r2, ip, lsl sp @ │ │ │ │ + b 99b470 │ │ │ │ + rsbseq pc, r2, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -93860,39 +93860,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b025c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b016c │ │ │ │ ldr r0, [pc, #52] @ 2b0260 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b016c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009facf0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009facd0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, pc, r8, lsr #25 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r2, r8, lsr #23 │ │ │ │ - rsbseq pc, r2, r4, asr #23 │ │ │ │ + ldrsheq pc, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, r2, r4, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2b0440 │ │ │ │ ldr r2, [pc, #452] @ 2b0444 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -93937,18 +93937,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b02f0 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2b0384 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #272] @ 2b0450 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldr r2, [pc, #264] @ 2b0454 │ │ │ │ ldr r3, [pc, #244] @ 2b0444 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -93956,15 +93956,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b043c │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ ldr r3, [pc, #204] @ 2b0458 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0330 │ │ │ │ @@ -93986,44 +93986,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2b0468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b0330 │ │ │ │ ldr r7, [pc, #40] @ 2b044c │ │ │ │ mov r4, #0 │ │ │ │ b 2b0320 │ │ │ │ ldr r0, [pc, #60] @ 2b046c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b0330 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, r4, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, pc, r0, lsl #23 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x009faad8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r2, r0, lsl #20 │ │ │ │ - rsbseq pc, r2, r0, lsl sl @ │ │ │ │ + rsbseq pc, r2, r0, asr fp @ │ │ │ │ + rsbseq pc, r2, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -94049,15 +94049,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b04c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94072,27 +94072,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2b0588 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #32] @ 2b0588 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2b0650 │ │ │ │ @@ -94100,75 +94100,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2b0658 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2b05e0 │ │ │ │ bl 2b011c │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2b0604 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2b0630 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2535bc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x00836fbc │ │ │ │ - rsbseq pc, r2, ip, lsr #17 │ │ │ │ - rsbseq pc, r2, r0, asr #17 │ │ │ │ + addeq r7, r3, ip, lsl #2 │ │ │ │ + ldrsheq pc, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq pc, r2, r0, lsl sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2b08c8 │ │ │ │ ldr r2, [pc, #596] @ 2b08cc │ │ │ │ ldr r1, [pc, #596] @ 2b08d0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #568] @ 2b08d4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2b0860 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b0c78 │ │ │ │ + bl 9b0dc8 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr ip, [pc, #520] @ 2b08d8 │ │ │ │ ldr r6, [pc, #520] @ 2b08dc │ │ │ │ @@ -94176,48 +94176,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2b08e0 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0824 │ │ │ │ ldr r7, [pc, #472] @ 2b08e4 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b07cc │ │ │ │ mov r0, #5 │ │ │ │ - bl 751944 │ │ │ │ + bl 751a94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b07cc │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0754 │ │ │ │ b 2b0768 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0768 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0744 │ │ │ │ ldr r1, [pc, #376] @ 2b08e8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0874 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94294,23 +94294,23 @@ │ │ │ │ bne 2b089c │ │ │ │ b 2b0804 │ │ │ │ ldr r3, [pc, #52] @ 2b08f0 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2b07a4 │ │ │ │ - addeq r6, r3, ip, ror #29 │ │ │ │ - rsbseq pc, r2, r0, ror #15 │ │ │ │ - ldrsheq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r7, r3, ip, lsr r0 │ │ │ │ + rsbseq pc, r2, r0, lsr r9 @ │ │ │ │ + rsbseq pc, r2, r4, asr #18 │ │ │ │ umlaleq r1, pc, r0, pc @ │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ adceq r8, r0, ip, asr lr │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbseq pc, r2, ip, ror r7 @ │ │ │ │ - rsbseq pc, r2, r8, lsl r7 @ │ │ │ │ + rsbseq pc, r2, ip, asr #17 │ │ │ │ + rsbseq pc, r2, r8, ror #16 │ │ │ │ adceq r8, r0, r8, ror #26 │ │ │ │ adceq r8, r0, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2b0958 │ │ │ │ @@ -94322,96 +94322,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97ac6c │ │ │ │ - addeq r6, r3, r0, asr ip │ │ │ │ - rsbseq pc, r2, r4, ror #10 │ │ │ │ - rsbseq pc, r2, r8, lsr r5 @ │ │ │ │ + b 97adbc │ │ │ │ + addeq r6, r3, r0, lsr #27 │ │ │ │ + ldrheq pc, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq pc, r2, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2b09e4 │ │ │ │ ldr r2, [pc, #104] @ 2b09e8 │ │ │ │ ldr r1, [pc, #104] @ 2b09ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2b09c4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 758304 │ │ │ │ + b 758454 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r3, r8, ror #23 │ │ │ │ - ldrsbeq pc, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsheq pc, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r6, r3, r8, lsr sp │ │ │ │ + rsbseq pc, r2, r4, lsr #12 │ │ │ │ + rsbseq pc, r2, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2b0a58 │ │ │ │ ldr r5, [pc, #92] @ 2b0a74 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2b0a58 │ │ │ │ ldr r0, [pc, #68] @ 2b0a78 │ │ │ │ ldr r2, [pc, #68] @ 2b0a7c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq pc, r2, r4, ror r4 @ │ │ │ │ - addeq r6, r3, r4, lsr fp │ │ │ │ - rsbseq pc, r2, ip, lsl r4 @ │ │ │ │ + rsbseq pc, r2, r4, asr #11 │ │ │ │ + addeq r6, r3, r4, lsl #25 │ │ │ │ + rsbseq pc, r2, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94432,24 +94432,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b0e74 │ │ │ │ + b 9b0fc4 │ │ │ │ │ │ │ │ 002b0af4 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9b0e74 │ │ │ │ + b 9b0fc4 │ │ │ │ │ │ │ │ 002b0b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -94472,41 +94472,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b0e74 │ │ │ │ + b 9b0fc4 │ │ │ │ │ │ │ │ 002b0b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0f78 │ │ │ │ + bl 9b10c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0bc0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0c90 │ │ │ │ - bl 9af898 │ │ │ │ + b 9b0de0 │ │ │ │ + bl 9af9e8 │ │ │ │ ldr r3, [pc, #20] @ 2b0be0 │ │ │ │ ldr r1, [pc, #20] @ 2b0be4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9ae928 │ │ │ │ + bl 9aea78 │ │ │ │ b 2b0bac │ │ │ │ - ldrsbeq pc, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq pc, r2, r4, lsr #8 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002b0be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94531,23 +94531,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #176] @ 2b0d18 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2b0cd0 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -94559,15 +94559,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b3e10 │ │ │ │ + b 9b3f60 │ │ │ │ ldr r3, [pc, #68] @ 2b0d1c │ │ │ │ ldr r1, [pc, #68] @ 2b0d20 │ │ │ │ ldr r0, [pc, #68] @ 2b0d24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -94579,20 +94579,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r6, r3, ip, lsl #17 │ │ │ │ - ldrsbeq pc, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsheq pc, [r2], #-16 @ │ │ │ │ - addeq r6, r3, r8, ror #16 │ │ │ │ - ldrheq pc, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq pc, r2, r0, asr #3 │ │ │ │ + ldrdeq r6, [r3], ip │ │ │ │ + rsbseq pc, r2, r8, lsr #6 │ │ │ │ + rsbseq pc, r2, r0, asr #6 │ │ │ │ + @ instruction: 0x008369b8 │ │ │ │ + rsbseq pc, r2, r4, lsl #6 │ │ │ │ + rsbseq pc, r2, r0, lsl r3 @ │ │ │ │ │ │ │ │ 002b0d34 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002b0d3c : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -94658,16 +94658,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008367b4 │ │ │ │ - addeq r6, r3, r4, lsl #15 │ │ │ │ + addeq r6, r3, r4, lsl #18 │ │ │ │ + ldrdeq r6, [r3], r4 │ │ │ │ │ │ │ │ 002b0e30 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -94714,17 +94714,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r6, r3, ip, lsl #13 │ │ │ │ - ldrsbeq lr, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq pc, r2, r0 │ │ │ │ + ldrdeq r6, [r3], ip │ │ │ │ + rsbseq pc, r2, r4, lsr #2 │ │ │ │ + rsbseq pc, r2, r0, asr r1 @ │ │ │ │ │ │ │ │ 002b0f04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -94813,30 +94813,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b1114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b0f70 │ │ │ │ ldr r0, [pc, #112] @ 2b1118 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b0f70 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2b111c │ │ │ │ ldr r1, [pc, #80] @ 2b1120 │ │ │ │ ldr r0, [pc, #80] @ 2b1124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -94847,23 +94847,23 @@ │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r9, pc, r0, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, ip, asr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, pc, r8, ror lr @ │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x0072ef94 │ │ │ │ + rsbseq pc, r2, r4, ror #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, ip, ror lr │ │ │ │ - ldrheq lr, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - umulleq r6, r3, r8, r4 │ │ │ │ - ldrsbeq lr, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq lr, r2, r4, asr #29 │ │ │ │ + rsbseq lr, r2, ip, asr #31 │ │ │ │ + rsbseq pc, r2, r0 │ │ │ │ + addeq r6, r3, r8, ror #11 │ │ │ │ + rsbseq lr, r2, ip, lsr #30 │ │ │ │ + rsbseq pc, r2, r4, lsl r0 @ │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002b112c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94925,41 +94925,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2b1298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b1180 │ │ │ │ ldr r0, [pc, #60] @ 2b129c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b1180 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, r0, ror #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, r0, asr #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq r9, pc, r0, lsl #25 │ │ │ │ andeq r1, r0, r4, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, r0, ror sp │ │ │ │ - rsbseq lr, r2, r8, lsl #27 │ │ │ │ + rsbseq lr, r2, r0, asr #29 │ │ │ │ + ldrsbeq lr, [r2], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 002b12a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2b13e8 │ │ │ │ @@ -95021,39 +95021,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b1408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b12fc │ │ │ │ ldr r0, [pc, #52] @ 2b140c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b12fc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, pc, ip, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, r0, asr #22 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, pc, r0, lsl fp @ │ │ │ │ andeq r1, r0, r4, ror #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, r4, asr #24 │ │ │ │ - rsbseq lr, r2, r8, ror #24 │ │ │ │ + @ instruction: 0x0072ed94 │ │ │ │ + ldrheq lr, [r2], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 002b1410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -95147,17 +95147,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f99f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r3, r0, lsl r1 │ │ │ │ + addeq r6, r3, r0, ror #4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x008368b0 │ │ │ │ + addeq r6, r3, r0, lsl #20 │ │ │ │ addseq r9, pc, ip, asr #17 │ │ │ │ │ │ │ │ 002b15ac : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2b011c │ │ │ │ @@ -95185,23 +95185,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2b1768 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d8218 │ │ │ │ + bl 9d8368 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d8218 │ │ │ │ + bl 9d8368 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2b16ec │ │ │ │ @@ -95285,18 +95285,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2b17bc │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a618 │ │ │ │ - addeq r5, r3, r8, ror #27 │ │ │ │ - rsbseq lr, r2, r4, ror #17 │ │ │ │ - rsbseq lr, r2, r8, lsr #14 │ │ │ │ + b 99a768 │ │ │ │ + addeq r5, r3, r8, lsr pc │ │ │ │ + rsbseq lr, r2, r4, lsr sl │ │ │ │ + rsbseq lr, r2, r8, ror r8 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002b17c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95310,31 +95310,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2b183c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r3, [pc, #36] @ 2b1840 │ │ │ │ ldr r1, [pc, #36] @ 2b1844 │ │ │ │ ldr r0, [pc, #36] @ 2b1848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0072e898 │ │ │ │ - addeq r5, r3, r8, asr #26 │ │ │ │ - @ instruction: 0x0072e690 │ │ │ │ - rsbseq lr, r2, ip, ror #16 │ │ │ │ + rsbseq lr, r2, r8, ror #19 │ │ │ │ + umulleq r5, r3, r8, lr │ │ │ │ + rsbseq lr, r2, r0, ror #15 │ │ │ │ + ldrheq lr, [r2], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 002b184c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2b1e28 │ │ │ │ @@ -95427,27 +95427,27 @@ │ │ │ │ beq 2b1d44 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b1c04 │ │ │ │ ldr r5, [pc, #1136] @ 2b1e3c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2b1b5c │ │ │ │ ldr ip, [pc, #1108] @ 2b1e40 │ │ │ │ ldr r2, [pc, #1108] @ 2b1e44 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2b1a58 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1a38 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -95498,15 +95498,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2b1e5c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r6, [pc, #868] @ 2b1e60 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1d6c │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95528,27 +95528,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b0084 │ │ │ │ b 2b19c4 │ │ │ │ ldr r5, [pc, #776] @ 2b1e6c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b1a58 │ │ │ │ ldr ip, [pc, #756] @ 2b1e70 │ │ │ │ ldr r2, [pc, #756] @ 2b1e74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 2c07a8 │ │ │ │ b 2b1a58 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1d34 │ │ │ │ mov r0, r4 │ │ │ │ @@ -95565,15 +95565,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2b1e84 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2b1af4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b19c4 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95609,15 +95609,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2b1e94 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2b1af4 │ │ │ │ ldr r3, [pc, #476] @ 2b1e98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b18a8 │ │ │ │ ldr r3, [pc, #460] @ 2b1e9c │ │ │ │ @@ -95634,22 +95634,22 @@ │ │ │ │ beq 2b1de4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2b1ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b18a8 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b1970 │ │ │ │ b 2b1bc4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95691,15 +95691,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2b1dc8 │ │ │ │ ldr r0, [pc, #196] @ 2b1eb0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b18a8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2b1eb4 │ │ │ │ ldr r1, [pc, #172] @ 2b1eb8 │ │ │ │ ldr r0, [pc, #172] @ 2b1ebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -95709,47 +95709,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r9, pc, r0, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, pc, r8, lsr #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r0, pc, ip, ror sp @ │ │ │ │ - ldrheq lr, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq r5, r3, ip, ror fp │ │ │ │ - rsbseq lr, r2, r8, ror #8 │ │ │ │ + rsbseq lr, r2, ip, lsl #12 │ │ │ │ + addeq r5, r3, ip, asr #25 │ │ │ │ + ldrheq lr, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ addseq r9, pc, r4, asr #7 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - umulleq r5, r3, r8, sl │ │ │ │ - rsbseq lr, r2, ip, asr #7 │ │ │ │ - rsbseq lr, r2, r4, ror #12 │ │ │ │ + addeq r5, r3, r8, ror #23 │ │ │ │ + rsbseq lr, r2, ip, lsl r5 │ │ │ │ + ldrheq lr, [r2], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ adceq r0, pc, r0, lsr fp @ │ │ │ │ strdeq r0, [pc], ip @ │ │ │ │ adceq r0, pc, ip, ror #21 │ │ │ │ - rsbseq lr, r2, ip, asr r6 │ │ │ │ - addeq r5, r3, ip, ror #19 │ │ │ │ - ldrsbeq lr, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - addeq r5, r3, ip, lsl #19 │ │ │ │ - rsbseq lr, r2, ip, lsr #11 │ │ │ │ - rsbseq lr, r2, r0, asr #5 │ │ │ │ - andeq r0, r0, r1, asr r2 │ │ │ │ + rsbseq lr, r2, ip, lsr #15 │ │ │ │ + addeq r5, r3, ip, lsr fp │ │ │ │ + rsbseq lr, r2, r8, lsr #8 │ │ │ │ ldrdeq r5, [r3], ip │ │ │ │ - ldrsbeq lr, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq lr, r2, r0, lsl r2 │ │ │ │ + ldrsheq lr, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq lr, r2, r0, lsl r4 │ │ │ │ + andeq r0, r0, r1, asr r2 │ │ │ │ + addeq r5, r3, ip, lsr #20 │ │ │ │ + rsbseq lr, r2, r8, lsr #12 │ │ │ │ + rsbseq lr, r2, r0, ror #6 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r0, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, ip, lsr #7 │ │ │ │ - strdeq r5, [r3], r4 │ │ │ │ - addeq r5, r3, ip, asr #15 │ │ │ │ - rsbseq lr, r2, r0, lsr #6 │ │ │ │ - addeq r5, r3, ip, asr r7 │ │ │ │ - rsbseq lr, r2, r0, lsr #1 │ │ │ │ - rsbseq lr, r2, ip, lsr #5 │ │ │ │ + ldrsheq lr, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r5, r3, r4, asr #18 │ │ │ │ + addeq r5, r3, ip, lsl r9 │ │ │ │ + rsbseq lr, r2, r0, ror r4 │ │ │ │ + addeq r5, r3, ip, lsr #17 │ │ │ │ + ldrsheq lr, [r2], #-16 @ │ │ │ │ + ldrsheq lr, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002b1ec4 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -95764,15 +95764,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ │ │ │ │ 002b1f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2b207c │ │ │ │ @@ -95841,40 +95841,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b209c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b1f68 │ │ │ │ ldr r0, [pc, #56] @ 2b20a0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b1f68 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f8ef8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009f8ed8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, pc, r4, ror lr @ │ │ │ │ andeq r1, r0, r0, ror fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r2, ip, ror r1 │ │ │ │ - rsbseq lr, r2, r4, lsr #3 │ │ │ │ + rsbseq lr, r2, ip, asr #5 │ │ │ │ + ldrsheq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 002b20a4 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -95906,17 +95906,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2b213c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r4, asr r4 │ │ │ │ - @ instruction: 0x0072dd98 │ │ │ │ - rsbseq lr, r2, r4, lsl r1 │ │ │ │ + addeq r5, r3, r4, lsr #11 │ │ │ │ + rsbseq sp, r2, r8, ror #29 │ │ │ │ + rsbseq lr, r2, r4, ror #4 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002b2140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95945,24 +95945,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #76] @ 2b221c │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -96075,19 +96075,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2b23d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r5, r3, r0, lsr #4 │ │ │ │ - addeq r5, r3, r8, ror #3 │ │ │ │ - addeq r5, r3, r0, asr #3 │ │ │ │ - rsbseq sp, r2, r4, lsl #22 │ │ │ │ - @ instruction: 0x0072de9c │ │ │ │ + addeq r5, r3, r0, ror r3 │ │ │ │ + addeq r5, r3, r8, lsr r3 │ │ │ │ + addeq r5, r3, r0, lsl r3 │ │ │ │ + rsbseq sp, r2, r4, asr ip │ │ │ │ + rsbseq sp, r2, ip, ror #31 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002b23dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96283,15 +96283,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b2754 │ │ │ │ @@ -96321,17 +96321,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r4, r3, ip, lsr #29 │ │ │ │ - ldrheq sp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x0072d798 │ │ │ │ + strdeq r4, [r3], ip │ │ │ │ + rsbseq sp, r2, r8, lsl #18 │ │ │ │ + rsbseq sp, r2, r8, ror #17 │ │ │ │ │ │ │ │ 002b2780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2b285c │ │ │ │ @@ -96342,15 +96342,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2b4d28 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b4d10 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96381,17 +96381,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r4, r3, r8, asr #27 │ │ │ │ - ldrheq sp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsbeq sp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r4, r3, r8, lsl pc │ │ │ │ + rsbseq sp, r2, r4, lsl #16 │ │ │ │ + rsbseq sp, r2, r8, lsr #16 │ │ │ │ │ │ │ │ 002b2868 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2880 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96406,17 +96406,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2b28c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, ip, asr #25 │ │ │ │ - rsbseq sp, r2, r0, lsl r6 │ │ │ │ - rsbseq sp, r2, r4, asr #19 │ │ │ │ + addeq r4, r3, ip, lsl lr │ │ │ │ + rsbseq sp, r2, r0, ror #14 │ │ │ │ + rsbseq sp, r2, r4, lsl fp │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002b28c8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b28e0 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96432,17 +96432,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2b2924 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, ip, ror #24 │ │ │ │ - ldrheq sp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq sp, r2, r4, ror #18 │ │ │ │ + @ instruction: 0x00834dbc │ │ │ │ + rsbseq sp, r2, r0, lsl #14 │ │ │ │ + ldrheq sp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002b2928 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2940 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -96458,17 +96458,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2b2984 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, ip, lsl #24 │ │ │ │ - rsbseq sp, r2, r0, asr r5 │ │ │ │ - rsbseq sp, r2, r4, lsl #18 │ │ │ │ + addeq r4, r3, ip, asr sp │ │ │ │ + rsbseq sp, r2, r0, lsr #13 │ │ │ │ + rsbseq sp, r2, r4, asr sl │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002b2988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96774,17 +96774,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2b2e3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r3, r4, asr r7 │ │ │ │ - @ instruction: 0x0072d098 │ │ │ │ - rsbseq sp, r2, ip, asr #8 │ │ │ │ + addeq r4, r3, r4, lsr #17 │ │ │ │ + rsbseq sp, r2, r8, ror #3 │ │ │ │ + @ instruction: 0x0072d59c │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002b2e40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96797,33 +96797,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 253328 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75b89c │ │ │ │ + bl 75b9ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75b18c │ │ │ │ + bl 75b2dc │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b2e70 │ │ │ │ ldr r3, [pc, #32] @ 2b2ed0 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, r0, r8, ror #13 │ │ │ │ - rsbseq sp, r2, r0, lsl r4 │ │ │ │ - rsbseq r6, r9, r4, ror r3 │ │ │ │ + rsbseq sp, r2, r0, ror #10 │ │ │ │ + rsbseq r6, r9, r4, asr #9 │ │ │ │ adceq pc, lr, ip, ror r7 @ │ │ │ │ │ │ │ │ 002b2ed4 : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -96843,15 +96843,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b2f24 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b2f4c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2f18 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -96860,15 +96860,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, r0, ip, lsr r6 │ │ │ │ - rsbseq ip, r2, r8, ror pc │ │ │ │ + rsbseq sp, r2, r8, asr #1 │ │ │ │ adceq r6, r0, ip, ror #11 │ │ │ │ │ │ │ │ 002b2f78 : │ │ │ │ ldr r3, [pc, #56] @ 2b2fb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -96913,27 +96913,27 @@ │ │ │ │ b 2b3028 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3090 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75be5c │ │ │ │ + bl 75bfac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r7, r0 │ │ │ │ bne 2b301c │ │ │ │ ldr r1, [pc, #108] @ 2b30c8 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a654 │ │ │ │ + bl 75a7a4 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2b301c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -96946,32 +96946,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r6, r0, r8, ror #10 │ │ │ │ addseq r7, pc, r4, asr #28 │ │ │ │ - addeq r4, r3, r0, ror r5 │ │ │ │ + addeq r4, r3, r0, asr #13 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq pc, r6, r0, lsl #4 │ │ │ │ - rsbseq r6, r2, r4, asr pc │ │ │ │ - umulleq lr, r1, ip, r2 │ │ │ │ + rsbseq pc, r6, r0, asr r3 @ │ │ │ │ + rsbseq r7, r2, r4, lsr #1 │ │ │ │ + addeq lr, r1, ip, ror #7 │ │ │ │ │ │ │ │ 002b30cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 3403f4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 750c18 │ │ │ │ + bl 750d68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b3130 │ │ │ │ mov r1, r6 │ │ │ │ bl 2b2fbc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b316c │ │ │ │ mov r0, r4 │ │ │ │ @@ -96991,73 +96991,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2b31b0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a570 │ │ │ │ + bl 99a6c0 │ │ │ │ b 2b3110 │ │ │ │ ldr r3, [pc, #64] @ 2b31b4 │ │ │ │ ldr r2, [pc, #64] @ 2b31b8 │ │ │ │ ldr r1, [pc, #64] @ 2b31bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2b31c0 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2b3110 │ │ │ │ - addeq r4, r3, r8, lsr #8 │ │ │ │ - rsbseq r5, sl, r8, ror #25 │ │ │ │ - rsbseq ip, r2, r8, asr sp │ │ │ │ + addeq r4, r3, r8, ror r5 │ │ │ │ + rsbseq r5, sl, r8, lsr lr │ │ │ │ + rsbseq ip, r2, r8, lsr #29 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - strdeq r4, [r3], r0 │ │ │ │ - rsbseq sp, r2, r8, lsl #2 │ │ │ │ - rsbseq ip, r2, r4, lsr #26 │ │ │ │ + addeq r4, r3, r0, asr #10 │ │ │ │ + rsbseq sp, r2, r8, asr r2 │ │ │ │ + rsbseq ip, r2, r4, ror lr │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002b31c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2b323c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3220 │ │ │ │ ldr ip, [pc, #68] @ 2b3240 │ │ │ │ ldr r2, [pc, #68] @ 2b3244 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r2, ip, lsr #25 │ │ │ │ - addeq r4, r3, ip, ror #6 │ │ │ │ - rsbseq ip, r2, ip, asr ip │ │ │ │ + ldrsheq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x008344bc │ │ │ │ + rsbseq ip, r2, ip, lsr #27 │ │ │ │ │ │ │ │ 002b3248 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -97067,62 +97067,62 @@ │ │ │ │ beq 2b329c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2b32b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq ip, r2, r0, lsl ip │ │ │ │ + rsbseq ip, r2, r0, ror #26 │ │ │ │ │ │ │ │ 002b32b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b32f4 │ │ │ │ ldr r1, [pc, #88] @ 2b332c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3304 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2b3330 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq ip, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq ip, r2, ip, lsr #31 │ │ │ │ + rsbseq ip, r2, r8, lsl #26 │ │ │ │ + ldrsheq sp, [r2], #-12 @ │ │ │ │ │ │ │ │ 002b3334 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b335c │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -97140,55 +97140,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b3398 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2b339c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - strdeq r4, [r3], r0 │ │ │ │ - rsbseq ip, r2, r8, lsr fp │ │ │ │ - rsbseq ip, r2, r4, asr #22 │ │ │ │ + addeq r4, r3, r0, asr #6 │ │ │ │ + rsbseq ip, r2, r8, lsl #25 │ │ │ │ + @ instruction: 0x0072cc94 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002b33a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2b3590 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b34d0 │ │ │ │ ldr r7, [pc, #444] @ 2b3594 │ │ │ │ ldr r2, [pc, #444] @ 2b3598 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b355c │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2b359c │ │ │ │ ldr r1, [pc, #384] @ 2b35a0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #368] @ 2b35a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b352c │ │ │ │ ldr r7, [pc, #348] @ 2b35a8 │ │ │ │ @@ -97196,24 +97196,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2b3460 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b352c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ ldr r2, [pc, #312] @ 2b35ac │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3454 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2b3454 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97226,38 +97226,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253328 │ │ │ │ ldr r5, [pc, #220] @ 2b35b4 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3544 │ │ │ │ ldr r0, [pc, #196] @ 2b35b8 │ │ │ │ ldr r2, [pc, #196] @ 2b35bc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 2c041c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3544 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 25586c │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3520 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ b 2b3520 │ │ │ │ ldr r0, [pc, #116] @ 2b35c0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253328 │ │ │ │ @@ -97266,32 +97266,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2b35c4 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2540a8 │ │ │ │ mov r0, r3 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2b34bc │ │ │ │ - ldrsbeq ip, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - umulleq r4, r3, r0, r1 │ │ │ │ - rsbseq ip, r2, ip, ror sl │ │ │ │ - rsbseq r6, r2, r8, asr #22 │ │ │ │ - rsbseq lr, r6, r8, ror #27 │ │ │ │ + rsbseq ip, r2, r0, lsr #24 │ │ │ │ + addeq r4, r3, r0, ror #5 │ │ │ │ + rsbseq ip, r2, ip, asr #23 │ │ │ │ + @ instruction: 0x00726c98 │ │ │ │ + rsbseq lr, r6, r8, lsr pc │ │ │ │ adceq r6, r0, ip, lsl #2 │ │ │ │ - addeq r4, r3, r0, lsr #2 │ │ │ │ - rsbseq ip, r2, ip, ror #19 │ │ │ │ - rsbseq ip, r2, r0, lsl lr │ │ │ │ - rsbseq ip, r2, r4, ror #25 │ │ │ │ - addeq r4, r3, r4, ror r0 │ │ │ │ - rsbseq ip, r2, r4, ror #18 │ │ │ │ - rsbseq ip, r2, ip, lsl #27 │ │ │ │ - rsbseq r3, r9, ip, lsr r3 │ │ │ │ + addeq r4, r3, r0, ror r2 │ │ │ │ + rsbseq ip, r2, ip, lsr fp │ │ │ │ + rsbseq ip, r2, r0, ror #30 │ │ │ │ + rsbseq ip, r2, r4, lsr lr │ │ │ │ + addeq r4, r3, r4, asr #3 │ │ │ │ + ldrheq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq ip, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r3, r9, ip, lsl #9 │ │ │ │ │ │ │ │ 002b35c8 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -97303,37 +97303,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2b363c │ │ │ │ ldr r5, [pc, #84] @ 2b3654 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b363c │ │ │ │ ldr ip, [pc, #64] @ 2b3658 │ │ │ │ ldr r2, [pc, #64] @ 2b365c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq ip, r2, ip, lsl #17 │ │ │ │ - addeq r3, r3, r0, asr pc │ │ │ │ - rsbseq ip, r2, r0, asr #16 │ │ │ │ + ldrsbeq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r4, r3, r0, lsr #1 │ │ │ │ + @ instruction: 0x0072c990 │ │ │ │ │ │ │ │ 002b3660 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2b3698 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2b36b0 │ │ │ │ @@ -97525,28 +97525,28 @@ │ │ │ │ b 2b3948 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3ac4 │ │ │ │ ldr r1, [pc, #728] @ 2b3c28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b393c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2b393c │ │ │ │ ldr r3, [pc, #696] @ 2b3c2c │ │ │ │ ldr r1, [pc, #696] @ 2b3c30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75be5c │ │ │ │ + bl 75bfac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b393c │ │ │ │ ldr r3, [pc, #664] @ 2b3c34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3af4 │ │ │ │ @@ -97564,28 +97564,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2b3a28 │ │ │ │ ldr r3, [pc, #540] @ 2b3c2c │ │ │ │ ldr r1, [pc, #560] @ 2b3c44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ ldr r2, [pc, #536] @ 2b3c48 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b1410 │ │ │ │ @@ -97598,15 +97598,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2b3c50 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ ldr r2, [pc, #464] @ 2b3c54 │ │ │ │ ldr r3, [pc, #400] @ 2b3c18 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -97625,15 +97625,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b3b74 │ │ │ │ ldr r0, [pc, #376] @ 2b3c58 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2b39c8 │ │ │ │ ldr r3, [pc, #352] @ 2b3c5c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -97652,22 +97652,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2b3c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b39a8 │ │ │ │ ldr r3, [pc, #240] @ 2b3c6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3ad8 │ │ │ │ ldr r3, [pc, #208] @ 2b3c60 │ │ │ │ @@ -97683,58 +97683,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2b3c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b3ad8 │ │ │ │ ldr r0, [pc, #128] @ 2b3c74 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b39a8 │ │ │ │ ldr r0, [pc, #112] @ 2b3c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b3ad8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r4, lsr r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, r0, ip, lsr #24 │ │ │ │ addseq r7, pc, r0, lsl r5 @ │ │ │ │ - addeq r3, r3, ip, lsr ip │ │ │ │ - rsbseq ip, r2, r8, lsr r5 │ │ │ │ + addeq r3, r3, ip, lsl #27 │ │ │ │ + rsbseq ip, r2, r8, lsl #13 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - @ instruction: 0x0076e894 │ │ │ │ + rsbseq lr, r6, r4, ror #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - umulleq r3, r3, r4, fp @ │ │ │ │ - rsbseq ip, r2, r0, lsl #9 │ │ │ │ - rsbseq ip, r2, r4, lsr #9 │ │ │ │ - ldrsheq lr, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - addeq r3, r3, r8, lsr fp │ │ │ │ + addeq r3, r3, r4, ror #25 │ │ │ │ + ldrsbeq ip, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq ip, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq lr, r6, r4, asr #18 │ │ │ │ + addeq r3, r3, r8, lsl #25 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, pc, r0, lsr #7 │ │ │ │ - rsbseq ip, r2, r8, lsr #7 │ │ │ │ + ldrsheq ip, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r3, r0, r8, lsl #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r2, r8, ror r7 │ │ │ │ + rsbseq ip, r2, r8, asr #17 │ │ │ │ andeq r3, r0, ip, asr #15 │ │ │ │ - rsbseq ip, r2, ip, lsr r7 │ │ │ │ - rsbseq ip, r2, r0, lsl r7 │ │ │ │ - rsbseq ip, r2, r8, lsr r7 │ │ │ │ + rsbseq ip, r2, ip, lsl #17 │ │ │ │ + rsbseq ip, r2, r0, ror #16 │ │ │ │ + rsbseq ip, r2, r8, lsl #17 │ │ │ │ │ │ │ │ 002b3c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2b3e24 │ │ │ │ @@ -97763,15 +97763,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2b3e34 │ │ │ │ ldr r1, [pc, #324] @ 2b3e38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ ldr r3, [pc, #300] @ 2b3e3c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -97820,43 +97820,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b3e54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b3ce8 │ │ │ │ ldr r0, [pc, #68] @ 2b3e58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b3ce8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, pc, r0, r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, pc, r4, ror #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq lr, r6, r4, lsl r5 │ │ │ │ - addeq r3, r3, r8, asr r8 │ │ │ │ - addeq r3, r3, r8, lsr #16 │ │ │ │ + rsbseq lr, r6, r4, ror #12 │ │ │ │ + addeq r3, r3, r8, lsr #19 │ │ │ │ + addeq r3, r3, r8, ror r9 │ │ │ │ addseq r7, pc, r8, asr #1 │ │ │ │ andeq r2, r0, r8, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r2, r0, asr r5 │ │ │ │ - rsbseq ip, r2, r0, ror #10 │ │ │ │ + rsbseq ip, r2, r0, lsr #13 │ │ │ │ + ldrheq ip, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 002b3e5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2b3f10 │ │ │ │ @@ -97868,15 +97868,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2b3e98 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b3ee0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3e8c │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2b3e8c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -97897,15 +97897,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r5, r0, ip, asr #13 │ │ │ │ - rsbseq ip, r2, r4 │ │ │ │ + rsbseq ip, r2, r4, asr r1 │ │ │ │ │ │ │ │ 002b3f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -97913,15 +97913,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2b4008 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3fe0 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b3f80 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2b3f94 │ │ │ │ @@ -97960,18 +97960,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2b4018 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r2, r0, asr pc │ │ │ │ - addeq r3, r3, ip, ror r5 │ │ │ │ - rsbseq fp, r2, r0, asr #29 │ │ │ │ - @ instruction: 0x0072c390 │ │ │ │ + rsbseq ip, r2, r0, lsr #1 │ │ │ │ + addeq r3, r3, ip, asr #13 │ │ │ │ + rsbseq ip, r2, r0, lsl r0 │ │ │ │ + rsbseq ip, r2, r0, ror #9 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002b401c : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -98045,17 +98045,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2b4150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq lr, lr, r0, asr #10 │ │ │ │ - addeq r3, r3, r0, asr #8 │ │ │ │ - rsbseq fp, r2, r8, lsl #27 │ │ │ │ - rsbseq ip, r2, r4, ror r2 │ │ │ │ + umulleq r3, r3, r0, r5 @ │ │ │ │ + ldrsbeq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq ip, r2, r4, asr #7 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002b4154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -98102,45 +98102,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2b4294 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2b4298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 995534 │ │ │ │ + bl 995684 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b426c │ │ │ │ ldr r3, [pc, #84] @ 2b429c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b41c4 │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2b41cc │ │ │ │ mov r9, #1 │ │ │ │ b 2b41ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ b 2b4240 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f6cb4 │ │ │ │ - addeq r3, r3, ip, ror #7 │ │ │ │ + addeq r3, r3, ip, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umlaleq lr, lr, ip, r4 @ │ │ │ │ addseq r6, pc, ip, ror ip @ │ │ │ │ addseq r6, pc, r0, asr ip @ │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ - @ instruction: 0x0072c198 │ │ │ │ + rsbseq ip, r2, r8, ror #5 │ │ │ │ adceq lr, lr, r4, ror #7 │ │ │ │ │ │ │ │ 002b42a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98199,55 +98199,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2b449c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2b44a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 995534 │ │ │ │ + bl 995684 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b4424 │ │ │ │ ldr r3, [pc, #224] @ 2b44a4 │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4308 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r1, [pc, #176] @ 2b44a8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b4434 │ │ │ │ ldr r2, [pc, #160] @ 2b44ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2b44b0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ b 2b43bc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r1, [pc, #108] @ 2b44b4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4404 │ │ │ │ ldr r2, [pc, #92] @ 2b44b8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -98264,24 +98264,24 @@ │ │ │ │ addseq r6, pc, r4, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, pc, r0, asr fp @ │ │ │ │ adceq lr, lr, r4, lsr r3 │ │ │ │ addseq r6, pc, r8, lsl #22 │ │ │ │ @ instruction: 0x009f6ad4 │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ - rsbseq ip, r2, ip, lsl r0 │ │ │ │ + rsbseq ip, r2, ip, ror #2 │ │ │ │ adceq lr, lr, r4, ror #4 │ │ │ │ - @ instruction: 0x007ffa90 │ │ │ │ - rsbseq fp, r2, r4, asr #31 │ │ │ │ - rsbseq ip, r2, r4, lsl r0 │ │ │ │ - ldrsbeq fp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x0072bf90 │ │ │ │ - strdeq r3, [r3], ip │ │ │ │ - rsbseq fp, r2, r4, asr #20 │ │ │ │ - rsbseq fp, r2, r0, lsl #31 │ │ │ │ + rsbseq pc, pc, r0, ror #23 │ │ │ │ + rsbseq ip, r2, r4, lsl r1 │ │ │ │ + rsbseq ip, r2, r4, ror #2 │ │ │ │ + rsbseq ip, r2, r4, lsr #2 │ │ │ │ + rsbseq ip, r2, r0, ror #1 │ │ │ │ + addeq r3, r3, ip, asr #4 │ │ │ │ + @ instruction: 0x0072bb94 │ │ │ │ + ldrsbeq ip, [r2], #-0 @ │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002b44cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98318,21 +98318,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2b458c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq lr, lr, ip, lsr #2 │ │ │ │ - addeq r3, r3, r0, asr #32 │ │ │ │ - rsbseq fp, r2, r4, lsl #19 │ │ │ │ - rsbseq fp, r2, r0, asr #29 │ │ │ │ + umulleq r3, r3, r0, r1 @ │ │ │ │ + ldrsbeq fp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, r2, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r3, r3, r8, lsl r0 │ │ │ │ - rsbseq fp, r2, ip, asr r9 │ │ │ │ - rsbseq fp, r2, r0, lsl pc │ │ │ │ + addeq r3, r3, r8, ror #2 │ │ │ │ + rsbseq fp, r2, ip, lsr #21 │ │ │ │ + rsbseq ip, r2, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002b4590 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2b4608 │ │ │ │ ldr r3, [pc, #156] @ 2b4640 │ │ │ │ @@ -98373,19 +98373,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2b4658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq lr, lr, r8, lsl #1 │ │ │ │ - ldrheq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - @ instruction: 0x0072be9c │ │ │ │ - addeq r2, r3, r4, asr #30 │ │ │ │ - rsbseq fp, r2, r8, lsl #17 │ │ │ │ - rsbseq fp, r2, r4, asr #27 │ │ │ │ + rsbseq ip, r2, r8 │ │ │ │ + rsbseq fp, r2, ip, ror #31 │ │ │ │ + umulleq r3, r3, r4, r0 @ │ │ │ │ + ldrsbeq fp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq fp, r2, r4, lsl pc │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002b465c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98413,30 +98413,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2b46f0 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 253ad8 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2b473c │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b46d4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 995534 │ │ │ │ + bl 995684 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b4774 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b46d4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98452,27 +98452,27 @@ │ │ │ │ bne 2b4780 │ │ │ │ ldr r0, [pc, #64] @ 2b47a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253ad8 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ b 2b4724 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f67b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r2, r4, lsl lr │ │ │ │ - ldrsbeq fp, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, r2, r4, ror #30 │ │ │ │ + rsbseq fp, r3, r4, lsr #28 │ │ │ │ addseq r6, pc, r0, ror r7 @ │ │ │ │ adceq sp, lr, r0, ror pc │ │ │ │ - rsbseq fp, r2, ip, lsl #26 │ │ │ │ + rsbseq fp, r2, ip, asr lr │ │ │ │ andeq r4, r0, ip, ror r6 │ │ │ │ addseq r6, pc, r0, ror #13 │ │ │ │ - rsbseq fp, r2, r8, asr sp │ │ │ │ + rsbseq fp, r2, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2b4ae4 │ │ │ │ ldr r3, [pc, #800] @ 2b4ae8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -98673,31 +98673,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r6, pc, r0, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r2, r8, ror #26 │ │ │ │ + ldrheq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0x009f65d0 │ │ │ │ - rsbseq fp, r2, ip, ror #26 │ │ │ │ - rsbseq fp, r2, ip, ror sp │ │ │ │ + ldrheq fp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq fp, r2, ip, asr #29 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - addeq r4, r3, r4, ror r4 │ │ │ │ - rsbseq fp, r2, r8, lsl #26 │ │ │ │ + addeq r4, r3, r4, asr #11 │ │ │ │ + rsbseq fp, r2, r8, asr lr │ │ │ │ addseq r6, pc, r0, lsl #10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ + addeq r4, r3, ip, asr #8 │ │ │ │ + rsbseq fp, r2, r4, lsl #25 │ │ │ │ + addeq r4, r3, r0, lsr #8 │ │ │ │ + rsbseq fp, r2, r8, ror ip │ │ │ │ strdeq r4, [r3], ip │ │ │ │ - rsbseq fp, r2, r4, lsr fp │ │ │ │ - ldrdeq r4, [r3], r0 │ │ │ │ - rsbseq fp, r2, r8, lsr #22 │ │ │ │ - addeq r4, r3, ip, lsr #5 │ │ │ │ - rsbseq fp, r2, r0, ror #22 │ │ │ │ - rsbseq fp, r2, r8, ror #22 │ │ │ │ + ldrheq fp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq fp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 002b4b30 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2b4c70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -98774,16 +98774,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 253784 │ │ │ │ b 2b4bdc │ │ │ │ addseq r6, pc, r8, ror #5 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq fp, r2, r4, asr #21 │ │ │ │ - rsbseq fp, r2, r4, ror #21 │ │ │ │ + rsbseq fp, r2, r4, lsl ip │ │ │ │ + rsbseq fp, r2, r4, lsr ip │ │ │ │ │ │ │ │ 002b4c80 : │ │ │ │ ldr r0, [pc, #4] @ 2b4c8c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2b47ac │ │ │ │ adceq r4, r0, r0, asr #17 │ │ │ │ │ │ │ │ @@ -99133,17 +99133,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b51c0 │ │ │ │ ldr r0, [pc, #24] @ 2b51c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - strdeq r3, [r3], r8 │ │ │ │ - @ instruction: 0x0072b794 │ │ │ │ - @ instruction: 0x0072b79c │ │ │ │ + addeq r3, r3, r8, asr #26 │ │ │ │ + rsbseq fp, r2, r4, ror #17 │ │ │ │ + rsbseq fp, r2, ip, ror #17 │ │ │ │ │ │ │ │ 002b51c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b51f8 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b51e0 │ │ │ │ @@ -99163,17 +99163,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5234 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, lsl #23 │ │ │ │ - rsbseq fp, r2, r8, lsr #14 │ │ │ │ - rsbseq fp, r2, r0, lsr r7 │ │ │ │ + ldrdeq r3, [r3], ip │ │ │ │ + rsbseq fp, r2, r8, ror r8 │ │ │ │ + rsbseq fp, r2, r0, lsl #17 │ │ │ │ │ │ │ │ 002b5238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -99200,17 +99200,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b52c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, lsl #22 │ │ │ │ - @ instruction: 0x0072b69c │ │ │ │ - rsbseq fp, r2, r4, lsr #13 │ │ │ │ + addeq r3, r3, r0, asr ip │ │ │ │ + rsbseq fp, r2, ip, ror #15 │ │ │ │ + ldrsheq fp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 002b52c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b52e4 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99226,17 +99226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5320 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, lsr #21 │ │ │ │ - rsbseq fp, r2, ip, lsr r6 │ │ │ │ - rsbseq fp, r2, r4, asr #12 │ │ │ │ + strdeq r3, [r3], r0 │ │ │ │ + rsbseq fp, r2, ip, lsl #15 │ │ │ │ + @ instruction: 0x0072b794 │ │ │ │ │ │ │ │ 002b5324 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5344 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99252,17 +99252,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, asr #20 │ │ │ │ - ldrsbeq fp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq fp, r2, r4, ror #11 │ │ │ │ + umulleq r3, r3, r0, fp @ │ │ │ │ + rsbseq fp, r2, ip, lsr #14 │ │ │ │ + rsbseq fp, r2, r4, lsr r7 │ │ │ │ │ │ │ │ 002b5384 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b53a4 │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99278,17 +99278,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b53e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, ror #19 │ │ │ │ - rsbseq fp, r2, ip, ror r5 │ │ │ │ - rsbseq fp, r2, r4, lsl #11 │ │ │ │ + addeq r3, r3, r0, lsr fp │ │ │ │ + rsbseq fp, r2, ip, asr #13 │ │ │ │ + ldrsbeq fp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 002b53e4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5404 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99304,17 +99304,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5440 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, lsl #19 │ │ │ │ - rsbseq fp, r2, ip, lsl r5 │ │ │ │ - rsbseq fp, r2, r4, lsr #10 │ │ │ │ + ldrdeq r3, [r3], r0 │ │ │ │ + rsbseq fp, r2, ip, ror #12 │ │ │ │ + rsbseq fp, r2, r4, ror r6 │ │ │ │ │ │ │ │ 002b5444 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5460 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -99329,17 +99329,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b549c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, lsr #18 │ │ │ │ - rsbseq fp, r2, r0, asr #9 │ │ │ │ - rsbseq fp, r2, r8, asr #9 │ │ │ │ + addeq r3, r3, r4, ror sl │ │ │ │ + rsbseq fp, r2, r0, lsl r6 │ │ │ │ + rsbseq fp, r2, r8, lsl r6 │ │ │ │ │ │ │ │ 002b54a0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b54c0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99355,17 +99355,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b54fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, asr #17 │ │ │ │ - rsbseq fp, r2, r0, ror #8 │ │ │ │ - rsbseq fp, r2, r8, ror #8 │ │ │ │ + addeq r3, r3, r4, lsl sl │ │ │ │ + ldrheq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq fp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 002b5500 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5520 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99381,17 +99381,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b555c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, ror #16 │ │ │ │ - rsbseq fp, r2, r0, lsl #8 │ │ │ │ - rsbseq fp, r2, r8, lsl #8 │ │ │ │ + @ instruction: 0x008339b4 │ │ │ │ + rsbseq fp, r2, r0, asr r5 │ │ │ │ + rsbseq fp, r2, r8, asr r5 │ │ │ │ │ │ │ │ 002b5560 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5580 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99407,17 +99407,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b55bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, lsl #16 │ │ │ │ - rsbseq fp, r2, r0, lsr #7 │ │ │ │ - rsbseq fp, r2, r8, lsr #7 │ │ │ │ + addeq r3, r3, r4, asr r9 │ │ │ │ + ldrsheq fp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq fp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 002b55c0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b55e0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99433,17 +99433,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b561c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, lsr #15 │ │ │ │ - rsbseq fp, r2, r0, asr #6 │ │ │ │ - rsbseq fp, r2, r8, asr #6 │ │ │ │ + strdeq r3, [r3], r4 │ │ │ │ + @ instruction: 0x0072b490 │ │ │ │ + @ instruction: 0x0072b498 │ │ │ │ │ │ │ │ 002b5620 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5640 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99459,17 +99459,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b567c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, asr #14 │ │ │ │ - rsbseq fp, r2, r0, ror #5 │ │ │ │ - rsbseq fp, r2, r8, ror #5 │ │ │ │ + umulleq r3, r3, r4, r8 @ │ │ │ │ + rsbseq fp, r2, r0, lsr r4 │ │ │ │ + rsbseq fp, r2, r8, lsr r4 │ │ │ │ │ │ │ │ 002b5680 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b56a0 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99485,17 +99485,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b56dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, ror #13 │ │ │ │ - rsbseq fp, r2, r0, lsl #5 │ │ │ │ - rsbseq fp, r2, r8, lsl #5 │ │ │ │ + addeq r3, r3, r4, lsr r8 │ │ │ │ + ldrsbeq fp, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq fp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 002b56e0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5700 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99511,17 +99511,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b573c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, lsl #13 │ │ │ │ - rsbseq fp, r2, r0, lsr #4 │ │ │ │ - rsbseq fp, r2, r8, lsr #4 │ │ │ │ + ldrdeq r3, [r3], r4 │ │ │ │ + rsbseq fp, r2, r0, ror r3 │ │ │ │ + rsbseq fp, r2, r8, ror r3 │ │ │ │ │ │ │ │ 002b5740 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5760 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99537,17 +99537,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b579c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, lsr #12 │ │ │ │ - rsbseq fp, r2, r0, asr #3 │ │ │ │ - rsbseq fp, r2, r8, asr #3 │ │ │ │ + addeq r3, r3, r4, ror r7 │ │ │ │ + rsbseq fp, r2, r0, lsl r3 │ │ │ │ + rsbseq fp, r2, r8, lsl r3 │ │ │ │ │ │ │ │ 002b57a0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b57c0 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99563,17 +99563,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b57fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, asr #11 │ │ │ │ - rsbseq fp, r2, r0, ror #2 │ │ │ │ - rsbseq fp, r2, r8, ror #2 │ │ │ │ + addeq r3, r3, r4, lsl r7 │ │ │ │ + ldrheq fp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrheq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 002b5800 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5820 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99589,17 +99589,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b585c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r4, ror #10 │ │ │ │ - rsbseq fp, r2, r0, lsl #2 │ │ │ │ - rsbseq fp, r2, r8, lsl #2 │ │ │ │ + @ instruction: 0x008336b4 │ │ │ │ + rsbseq fp, r2, r0, asr r2 │ │ │ │ + rsbseq fp, r2, r8, asr r2 │ │ │ │ │ │ │ │ 002b5860 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5884 │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99616,17 +99616,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b58c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, lsl #10 │ │ │ │ - @ instruction: 0x0072b09c │ │ │ │ - rsbseq fp, r2, r4, lsr #1 │ │ │ │ + addeq r3, r3, r0, asr r6 │ │ │ │ + rsbseq fp, r2, ip, ror #3 │ │ │ │ + ldrsheq fp, [r2], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 002b58c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b58e8 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99643,17 +99643,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umulleq r3, r3, ip, r4 @ │ │ │ │ - rsbseq fp, r2, r8, lsr r0 │ │ │ │ - rsbseq fp, r2, r0, asr #32 │ │ │ │ + addeq r3, r3, ip, ror #11 │ │ │ │ + rsbseq fp, r2, r8, lsl #3 │ │ │ │ + @ instruction: 0x0072b190 │ │ │ │ │ │ │ │ 002b5928 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b594c │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99670,17 +99670,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5988 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r8, lsr r4 │ │ │ │ - ldrsbeq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsbeq sl, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r3, r3, r8, lsl #11 │ │ │ │ + rsbseq fp, r2, r4, lsr #2 │ │ │ │ + rsbseq fp, r2, ip, lsr #2 │ │ │ │ │ │ │ │ 002b598c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b59b0 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99697,17 +99697,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b59ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r3], r4 │ │ │ │ - rsbseq sl, r2, r0, ror pc │ │ │ │ - rsbseq sl, r2, r8, ror pc │ │ │ │ + addeq r3, r3, r4, lsr #10 │ │ │ │ + rsbseq fp, r2, r0, asr #1 │ │ │ │ + rsbseq fp, r2, r8, asr #1 │ │ │ │ │ │ │ │ 002b59f0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5a14 │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99724,31 +99724,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2b5a50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, r0, ror r3 │ │ │ │ - rsbseq sl, r2, ip, lsl #30 │ │ │ │ - rsbseq sl, r2, r4, lsl pc │ │ │ │ + addeq r3, r3, r0, asr #9 │ │ │ │ + rsbseq fp, r2, ip, asr r0 │ │ │ │ + rsbseq fp, r2, r4, rrx │ │ │ │ │ │ │ │ 002b5a54 : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2b5a74 │ │ │ │ ldr r3, [pc, #28] @ 2b5a80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r3, r3, r4, lsl #11 │ │ │ │ + ldrdeq r3, [r3], r4 │ │ │ │ │ │ │ │ 002b5a84 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5ab0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -99776,30 +99776,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255e38 │ │ │ │ - addeq r3, r3, r0, lsl r5 │ │ │ │ + addeq r3, r3, r0, ror #12 │ │ │ │ │ │ │ │ 002b5b0c : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2b5b30 │ │ │ │ ldr r3, [pc, #32] @ 2b5b3c │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r3, r3, r8, asr #9 │ │ │ │ + addeq r3, r3, r8, lsl r6 │ │ │ │ │ │ │ │ 002b5b40 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2b5ba0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5bb8 │ │ │ │ @@ -99838,18 +99838,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r3, r3, ip, ror r4 │ │ │ │ - addeq r3, r3, r0, lsl r4 │ │ │ │ - rsbseq sl, r2, r0, lsl #27 │ │ │ │ - @ instruction: 0x0072ad90 │ │ │ │ + addeq r3, r3, ip, asr #11 │ │ │ │ + addeq r3, r3, r0, ror #10 │ │ │ │ + ldrsbeq sl, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sl, r2, r0, ror #29 │ │ │ │ │ │ │ │ 002b5c00 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2b5c40 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -99905,15 +99905,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 255e38 │ │ │ │ - addeq r3, r3, r4, asr r3 │ │ │ │ + addeq r3, r3, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -100021,16 +100021,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b5dc0 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b5d70 │ │ │ │ - addeq r1, r7, ip, lsr #1 │ │ │ │ - ldrdeq r0, [r7], r8 │ │ │ │ + strdeq r1, [r7], ip │ │ │ │ + addeq r1, r7, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -100101,24 +100101,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2b5ff4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2b6030 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 253670 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b5fe8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5fe8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -100310,15 +100310,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00a033b0 │ │ │ │ ldr r0, [pc, #4] @ 2b630c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ @ instruction: 0x009108d0 │ │ │ │ ldr r2, [pc, #192] @ 2b63d8 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2b6338 │ │ │ │ ldr r0, [pc, #176] @ 2b63dc │ │ │ │ @@ -100381,201 +100381,201 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #248] @ 2b6528 │ │ │ │ ldr r3, [pc, #248] @ 2b652c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2b6530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2b6534 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r3, [pc, #220] @ 2b6538 │ │ │ │ ldr r2, [pc, #220] @ 2b653c │ │ │ │ ldr r1, [pc, #220] @ 2b6540 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r3, [pc, #200] @ 2b6544 │ │ │ │ ldr r2, [pc, #200] @ 2b6548 │ │ │ │ ldr r1, [pc, #200] @ 2b654c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r3, [pc, #180] @ 2b6550 │ │ │ │ ldr r2, [pc, #180] @ 2b6554 │ │ │ │ ldr r1, [pc, #180] @ 2b6558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r3, [pc, #160] @ 2b655c │ │ │ │ ldr r2, [pc, #160] @ 2b6560 │ │ │ │ ldr r1, [pc, #160] @ 2b6564 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r3, [pc, #140] @ 2b6568 │ │ │ │ ldr r2, [pc, #140] @ 2b656c │ │ │ │ ldr r1, [pc, #140] @ 2b6570 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r3, [pc, #120] @ 2b6574 │ │ │ │ ldr r2, [pc, #120] @ 2b6578 │ │ │ │ ldr r1, [pc, #120] @ 2b657c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75c56c │ │ │ │ - addeq r0, r7, r4, ror sl │ │ │ │ - @ instruction: 0x00729594 │ │ │ │ - rsbseq r9, r2, ip, ror #10 │ │ │ │ + b 75c6bc │ │ │ │ + addeq r0, r7, r4, asr #23 │ │ │ │ + rsbseq r9, r2, r4, ror #13 │ │ │ │ + ldrheq r9, [r2], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - ldrheq r7, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r7, ip, r4, lsl #8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - rsbseq fp, lr, r4, lsl #1 │ │ │ │ + ldrsbeq fp, [lr], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - addeq r9, r2, r0, lsr #30 │ │ │ │ + addeq sl, r2, r0, ror r0 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - ldrsheq sl, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, r2, r0, asr #12 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - ldrsbeq sl, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sl, r2, ip, lsr #12 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsbseq sp, r3, r0, asr #4 │ │ │ │ + @ instruction: 0x0073d390 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsbseq sl, r2, r8, lsr #9 │ │ │ │ + ldrsheq sl, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b65d4 │ │ │ │ ldr r2, [pc, #60] @ 2b65d8 │ │ │ │ ldr r1, [pc, #60] @ 2b65dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2b65e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253328 │ │ │ │ - addeq r0, r7, r4, ror #17 │ │ │ │ - rsbseq sl, r2, r0, lsl r4 │ │ │ │ - rsbseq sl, r2, r0, lsr #8 │ │ │ │ - ldrheq r4, [sp], #-4 @ │ │ │ │ + addeq r0, r7, r4, lsr sl │ │ │ │ + rsbseq sl, r2, r0, ror #10 │ │ │ │ + rsbseq sl, r2, r0, ror r5 │ │ │ │ + rsbseq r4, sp, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6638 │ │ │ │ ldr r2, [pc, #60] @ 2b663c │ │ │ │ ldr r1, [pc, #60] @ 2b6640 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2b6644 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253328 │ │ │ │ - addeq r0, r7, r0, lsl #17 │ │ │ │ - rsbseq sl, r2, ip, lsr #7 │ │ │ │ - ldrheq sl, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r4, sp, r0, asr r0 │ │ │ │ + ldrdeq r0, [r7], r0 @ │ │ │ │ + ldrsheq sl, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sl, r2, ip, lsl #10 │ │ │ │ + rsbseq r4, sp, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b669c │ │ │ │ ldr r2, [pc, #60] @ 2b66a0 │ │ │ │ ldr r1, [pc, #60] @ 2b66a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2b66a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253328 │ │ │ │ - addeq r0, r7, ip, lsl r8 │ │ │ │ - rsbseq sl, r2, r8, asr #6 │ │ │ │ - rsbseq sl, r2, r8, asr r3 │ │ │ │ - rsbseq r3, sp, ip, ror #31 │ │ │ │ + addeq r0, r7, ip, ror #18 │ │ │ │ + @ instruction: 0x0072a498 │ │ │ │ + rsbseq sl, r2, r8, lsr #9 │ │ │ │ + rsbseq r4, sp, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2b6700 │ │ │ │ ldr r2, [pc, #60] @ 2b6704 │ │ │ │ ldr r1, [pc, #60] @ 2b6708 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2b670c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 253328 │ │ │ │ - @ instruction: 0x008707b8 │ │ │ │ - rsbseq sl, r2, r4, ror #5 │ │ │ │ - ldrsheq sl, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r3, sp, r8, lsl #31 │ │ │ │ + addeq r0, r7, r8, lsl #18 │ │ │ │ + rsbseq sl, r2, r4, lsr r4 │ │ │ │ + rsbseq sl, r2, r4, asr #8 │ │ │ │ + ldrsbeq r4, [sp], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #400] @ 2b68b8 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #396] @ 2b68bc │ │ │ │ @@ -100591,46 +100591,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2b6888 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a8308 │ │ │ │ + bl 7a8458 │ │ │ │ ldr r9, [pc, #312] @ 2b68cc │ │ │ │ ldr r8, [pc, #312] @ 2b68d0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #276] @ 2b68d4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af43c │ │ │ │ + bl 7af58c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a8664 │ │ │ │ + bl 7a87b4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b6830 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #228] @ 2b68d8 │ │ │ │ ldr r3, [pc, #200] @ 2b68c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100645,55 +100645,55 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r6 │ │ │ │ - bl 7b01fc │ │ │ │ + bl 7b034c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #108] @ 2b68dc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ str r0, [r4, #24] │ │ │ │ b 2b67ec │ │ │ │ ldr ip, [pc, #80] @ 2b68e0 │ │ │ │ ldr r2, [pc, #80] @ 2b68e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2b67ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, r0, asr r7 │ │ │ │ + addeq r0, r7, r0, lsr #17 │ │ │ │ addseq r4, pc, ip, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r8, ror #4 │ │ │ │ - rsbseq sl, r2, r8, ror #4 │ │ │ │ - rsbseq sl, r2, r4, ror #4 │ │ │ │ - rsbseq sl, r2, r8, ror r2 │ │ │ │ - rsbseq sl, r2, r0, ror #4 │ │ │ │ + ldrheq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq sl, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq sl, r2, r8, asr #7 │ │ │ │ + ldrheq sl, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ addseq r4, pc, r0, lsr r6 @ │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - rsbseq r6, ip, r0, ror lr │ │ │ │ - rsbseq sl, r2, r8, asr #2 │ │ │ │ + rsbseq r6, ip, r0, asr #31 │ │ │ │ + @ instruction: 0x0072a298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b69f4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2b69f8 │ │ │ │ @@ -100709,22 +100709,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6a04 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98acf8 │ │ │ │ + bl 98ae48 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b697c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2b69ac │ │ │ │ ldr r1, [pc, #132] @ 2b6a08 │ │ │ │ @@ -100734,15 +100734,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6a14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6a18 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #104] @ 2b6a1c │ │ │ │ ldr r3, [pc, #68] @ 2b69fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100753,23 +100753,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, ip, ror r5 │ │ │ │ + addeq r0, r7, ip, asr #13 │ │ │ │ addseq r4, pc, ip, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r2, ip, lsl #1 │ │ │ │ - rsbseq sl, r2, ip, ror r0 │ │ │ │ - rsbseq sl, r2, r8, lsr #1 │ │ │ │ + ldrsbeq sl, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sl, r2, ip, asr #3 │ │ │ │ + ldrsheq sl, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, ip, ror #9 │ │ │ │ - rsbseq sl, r2, r4, lsl r0 │ │ │ │ + addeq r0, r7, ip, lsr r6 │ │ │ │ + rsbseq sl, r2, r4, ror #2 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ addseq r4, pc, r0, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2b6b28 │ │ │ │ @@ -100787,22 +100787,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2b6b38 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98acf8 │ │ │ │ + bl 98ae48 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6ab4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2b6ae4 │ │ │ │ ldr r3, [pc, #128] @ 2b6b3c │ │ │ │ @@ -100812,15 +100812,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #664 @ 0x298 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #96] @ 2b6b4c │ │ │ │ ldr r3, [pc, #64] @ 2b6b30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100830,23 +100830,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, r4, asr #8 │ │ │ │ + umulleq r0, r7, r4, r5 │ │ │ │ @ instruction: 0x009f43d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r9, r2, r4, asr pc │ │ │ │ - rsbseq r9, r2, r4, asr #30 │ │ │ │ - @ instruction: 0x008703bc │ │ │ │ - @ instruction: 0x00729f94 │ │ │ │ + rsbseq sl, r2, r4, lsr #1 │ │ │ │ + @ instruction: 0x0072a094 │ │ │ │ + addeq r0, r7, ip, lsl #10 │ │ │ │ + rsbseq sl, r2, r4, ror #1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbseq r9, r2, ip, ror #29 │ │ │ │ + rsbseq sl, r2, ip, lsr r0 │ │ │ │ addseq r4, pc, r8, lsr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2b6c5c │ │ │ │ mov r4, r1 │ │ │ │ @@ -100863,22 +100863,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2b6c6c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98acf8 │ │ │ │ + bl 98ae48 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6be4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2b6c14 │ │ │ │ ldr r1, [pc, #132] @ 2b6c70 │ │ │ │ @@ -100888,15 +100888,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2b6c7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2b6c80 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #104] @ 2b6c84 │ │ │ │ ldr r3, [pc, #68] @ 2b6c64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100907,23 +100907,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r7, r4, lsl r3 │ │ │ │ + addeq r0, r7, r4, ror #8 │ │ │ │ addseq r4, pc, r4, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r9, r2, r4, lsr #28 │ │ │ │ - rsbseq r9, r2, r4, lsl lr │ │ │ │ - rsbseq r9, r2, r0, lsr #29 │ │ │ │ + rsbseq r9, r2, r4, ror pc │ │ │ │ + rsbseq r9, r2, r4, ror #30 │ │ │ │ + ldrsheq r9, [r2], #-240 @ 0xffffff10 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r0, r7, r4, lsl #5 │ │ │ │ - rsbseq r9, r2, ip, lsr #27 │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ + ldrsheq r9, [r2], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ addseq r4, pc, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2b6d90 │ │ │ │ @@ -100941,22 +100941,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2b6da0 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98acf8 │ │ │ │ + bl 98ae48 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b6d1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2b6d4c │ │ │ │ ldr r3, [pc, #128] @ 2b6da4 │ │ │ │ @@ -100966,15 +100966,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #620 @ 0x26c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #96] @ 2b6db4 │ │ │ │ ldr r3, [pc, #64] @ 2b6d98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100984,23 +100984,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ + addeq r0, r7, ip, lsr #6 │ │ │ │ addseq r4, pc, ip, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r9, r2, ip, ror #25 │ │ │ │ - ldrsbeq r9, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - addeq r0, r7, r4, asr r1 │ │ │ │ - rsbseq r9, r2, r8, lsl #27 │ │ │ │ + rsbseq r9, r2, ip, lsr lr │ │ │ │ + rsbseq r9, r2, ip, lsr #28 │ │ │ │ + addeq r0, r7, r4, lsr #5 │ │ │ │ + ldrsbeq r9, [r2], #-232 @ 0xffffff18 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbseq r9, r2, r4, lsl #25 │ │ │ │ + ldrsbeq r9, [r2], #-212 @ 0xffffff2c @ │ │ │ │ ldrsbeq r4, [pc], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6e04 │ │ │ │ ldr r2, [pc, #52] @ 2b6e08 │ │ │ │ @@ -101008,66 +101008,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - addeq r0, r7, ip, lsr #1 │ │ │ │ - ldrsbeq r9, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r9, r2, r8, ror #23 │ │ │ │ + strdeq r0, [r7], ip │ │ │ │ + rsbseq r9, r2, r8, lsr #26 │ │ │ │ + rsbseq r9, r2, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6e5c │ │ │ │ ldr r2, [pc, #52] @ 2b6e60 │ │ │ │ ldr r1, [pc, #52] @ 2b6e64 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - addeq r0, r7, r4, asr r0 │ │ │ │ - rsbseq r9, r2, r0, lsl #23 │ │ │ │ - @ instruction: 0x00729b90 │ │ │ │ + addeq r0, r7, r4, lsr #3 │ │ │ │ + ldrsbeq r9, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r9, r2, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b6eb4 │ │ │ │ ldr r2, [pc, #52] @ 2b6eb8 │ │ │ │ ldr r1, [pc, #52] @ 2b6ebc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - strdeq pc, [r6], ip │ │ │ │ - rsbseq r9, r2, r8, lsr #22 │ │ │ │ - rsbseq r9, r2, r8, lsr fp │ │ │ │ + addeq r0, r7, ip, asr #2 │ │ │ │ + rsbseq r9, r2, r8, ror ip │ │ │ │ + rsbseq r9, r2, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b6f38 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b6f3c │ │ │ │ @@ -101075,32 +101075,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq pc, r6, r0, lsr #31 │ │ │ │ - rsbseq r9, r2, ip, asr #21 │ │ │ │ - ldrsbeq r9, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ + rsbseq r9, r2, ip, lsl ip │ │ │ │ + rsbseq r9, r2, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2b6fbc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2b6fc0 │ │ │ │ @@ -101108,47 +101108,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq pc, r6, ip, lsl pc @ │ │ │ │ - rsbseq r9, r2, r8, asr #20 │ │ │ │ - rsbseq r9, r2, r8, asr sl │ │ │ │ + addeq r0, r7, ip, rrx │ │ │ │ + @ instruction: 0x00729b98 │ │ │ │ + rsbseq r9, r2, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2b7088 │ │ │ │ ldr r2, [pc, #168] @ 2b708c │ │ │ │ ldr r1, [pc, #168] @ 2b7090 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b7078 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b7058 │ │ │ │ @@ -101157,37 +101157,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2b709c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7afad4 │ │ │ │ + bl 7afc24 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2535bc │ │ │ │ bl 25391c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2b7014 │ │ │ │ - umulleq pc, r6, ip, lr @ │ │ │ │ - rsbseq r9, r2, r8, asr #19 │ │ │ │ - ldrsbeq r9, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - addeq pc, r6, r4, asr lr @ │ │ │ │ - rsbseq r9, r2, r4, asr #19 │ │ │ │ - ldrsbeq r9, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq pc, r6, ip, ror #31 │ │ │ │ + rsbseq r9, r2, r8, lsl fp │ │ │ │ + rsbseq r9, r2, r8, lsr #22 │ │ │ │ + addeq pc, r6, r4, lsr #31 │ │ │ │ + rsbseq r9, r2, r4, lsl fp │ │ │ │ + rsbseq r9, r2, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b7164 │ │ │ │ ldr r6, [pc, #172] @ 2b7168 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -101197,15 +101197,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7124 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -101220,42 +101220,42 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b7170 │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq pc, r6, r8, asr #27 │ │ │ │ - rsbseq r9, r2, ip, ror #17 │ │ │ │ - ldrsheq r9, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - ldrheq r9, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + addeq pc, r6, r8, lsl pc @ │ │ │ │ + rsbseq r9, r2, ip, lsr sl │ │ │ │ + rsbseq r9, r2, r0, asr #20 │ │ │ │ + rsbseq r9, r2, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2b7278 │ │ │ │ ldr r2, [pc, #236] @ 2b727c │ │ │ │ ldr r1, [pc, #236] @ 2b7280 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #204] @ 2b7284 │ │ │ │ ldr r3, [pc, #204] @ 2b7288 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101298,22 +101298,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2ba2d4 │ │ │ │ str r0, [r6] │ │ │ │ b 2b71e4 │ │ │ │ - strdeq pc, [r6], r0 │ │ │ │ - rsbseq r9, r2, r4, lsl r8 │ │ │ │ - rsbseq r9, r2, r0, lsr r8 │ │ │ │ + addeq pc, r6, r0, asr #28 │ │ │ │ + rsbseq r9, r2, r4, ror #18 │ │ │ │ + rsbseq r9, r2, r0, lsl #19 │ │ │ │ addseq r3, pc, ip, ror #24 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ adceq fp, lr, r4, lsl #9 │ │ │ │ - rsbseq r9, r2, r8, lsl #18 │ │ │ │ - ldrsheq r9, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r9, r2, r8, asr sl │ │ │ │ + rsbseq r9, r2, r4, asr #20 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ addseq pc, r0, ip, lsl sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -101341,19 +101341,19 @@ │ │ │ │ bl 2550ec │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7af880 │ │ │ │ + bl 7af9d0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b7360 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -101380,19 +101380,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7af880 │ │ │ │ + bl 7af9d0 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2b7360 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2b7480 │ │ │ │ ldr r2, [pc, #1612] @ 2b7a3c │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -101497,19 +101497,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7af968 │ │ │ │ + bl 7afab8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b7360 │ │ │ │ mov r0, #1 │ │ │ │ b 2b736c │ │ │ │ cmp r2, #0 │ │ │ │ ble 2b7360 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -101791,32 +101791,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2b7818 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, pc, r0, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r6, r8, lsr #23 │ │ │ │ - rsbseq r9, r2, ip, lsl #14 │ │ │ │ - rsbseq r9, r2, r0, lsr #14 │ │ │ │ + strdeq pc, [r6], r8 │ │ │ │ + rsbseq r9, r2, ip, asr r8 │ │ │ │ + rsbseq r9, r2, r0, ror r8 │ │ │ │ @ instruction: 0x009f3ab0 │ │ │ │ addseq pc, r0, r4, ror #15 │ │ │ │ - addeq pc, r6, r0, asr #19 │ │ │ │ - @ instruction: 0x00729690 │ │ │ │ - rsbseq r9, r2, r8, lsr #12 │ │ │ │ + addeq pc, r6, r0, lsl fp @ │ │ │ │ + rsbseq r9, r2, r0, ror #15 │ │ │ │ + rsbseq r9, r2, r8, ror r7 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq pc, r6, r8, lsl #18 │ │ │ │ - rsbseq r9, r2, r4, ror r4 │ │ │ │ - rsbseq r9, r2, r8, lsl #9 │ │ │ │ - addeq pc, r6, r2, lsl #17 │ │ │ │ - rsbseq r9, r2, r0, lsr #10 │ │ │ │ - ldrsheq r9, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - addeq pc, r6, r4, ror r7 @ │ │ │ │ - addeq pc, r6, ip, lsr r7 @ │ │ │ │ - rsbseq r9, r2, ip, ror r3 │ │ │ │ + addeq pc, r6, r8, asr sl @ │ │ │ │ + rsbseq r9, r2, r4, asr #11 │ │ │ │ + ldrsbeq r9, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq pc, [r6], r2 │ │ │ │ + rsbseq r9, r2, r0, ror r6 │ │ │ │ + rsbseq r9, r2, r4, asr #12 │ │ │ │ + addeq pc, r6, r4, asr #17 │ │ │ │ + addeq pc, r6, ip, lsl #17 │ │ │ │ + rsbseq r9, r2, ip, asr #9 │ │ │ │ ldr r3, [pc, #172] @ 2b7b28 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2b7b10 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2b7a9c │ │ │ │ @@ -101885,15 +101885,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2b7bc4 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cc1c │ │ │ │ + bl 99cd6c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -101924,15 +101924,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2b7c48 │ │ │ │ ldr r0, [pc, #44] @ 2b7c4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 99cc1c │ │ │ │ + b 99cd6c │ │ │ │ ldr r0, [pc, #20] @ 2b7c50 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2b7be4 │ │ │ │ adceq r1, r0, r4, lsl #21 │ │ │ │ adceq r1, r0, r4, asr sl │ │ │ │ adceq sl, lr, ip, lsr sl │ │ │ │ @@ -101953,15 +101953,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2b7cb4 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99cc1c │ │ │ │ + b 99cd6c │ │ │ │ ldr r2, [pc, #16] @ 2b7cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2b7c6c │ │ │ │ strdeq r1, [r0], ip @ │ │ │ │ adceq sl, lr, r4, asr #19 │ │ │ │ adceq r1, r0, ip, asr #19 │ │ │ │ @@ -101982,15 +101982,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [pc, #28] @ 2b7d1c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99cc1c │ │ │ │ + b 99cd6c │ │ │ │ ldr r1, [pc, #12] @ 2b7d20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2b7ce4 │ │ │ │ adceq sl, lr, ip, asr r9 │ │ │ │ adceq r1, r0, r0, ror #18 │ │ │ │ │ │ │ │ @@ -102017,15 +102017,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2b30cc │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2b7d90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #72] @ 2b7de0 │ │ │ │ ldr r3, [pc, #64] @ 2b7ddc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102075,15 +102075,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2b8440 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #1484] @ 2b8444 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2b82e8 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -102126,15 +102126,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2b7e8c │ │ │ │ ldr r3, [pc, #1312] @ 2b844c │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #1280] @ 2b8444 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7e88 │ │ │ │ ldr r3, [pc, #1268] @ 2b8450 │ │ │ │ @@ -102156,32 +102156,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2b845c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ ldr r3, [pc, #1148] @ 2b8460 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #1092] @ 2b8444 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7e88 │ │ │ │ ldr r3, [pc, #1100] @ 2b8464 │ │ │ │ @@ -102203,32 +102203,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2b8468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ ldr r3, [pc, #928] @ 2b8440 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #904] @ 2b8444 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7e88 │ │ │ │ ldr r3, [pc, #920] @ 2b846c │ │ │ │ @@ -102250,32 +102250,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2b8470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ ldr r3, [pc, #740] @ 2b8440 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #716] @ 2b8444 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2b7e88 │ │ │ │ ldr r3, [pc, #740] @ 2b8474 │ │ │ │ @@ -102297,33 +102297,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2b8478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2b5b0c │ │ │ │ ldr r3, [pc, #556] @ 2b844c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r2, [pc, #524] @ 2b8444 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2b7e88 │ │ │ │ ldr r2, [pc, #556] @ 2b847c │ │ │ │ @@ -102348,26 +102348,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2b8480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ ldr r3, [pc, #404] @ 2b8484 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7e88 │ │ │ │ @@ -102385,102 +102385,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b8488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b848c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2b8490 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2b8494 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b7e88 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2b8498 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ ldr r0, [pc, #168] @ 2b849c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2b84a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2b7e8c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, pc, r8, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, pc, r4, lsl r0 @ │ │ │ │ - addeq pc, r6, r4, lsr #2 │ │ │ │ + addeq pc, r6, r4, ror r2 @ │ │ │ │ andeq r1, r0, r0, ror r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, pc, r8, asr pc @ │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r8, ror #15 │ │ │ │ + rsbseq sl, r2, r8, lsr r9 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - rsbseq sl, r2, r8, lsr #15 │ │ │ │ + ldrsheq sl, [r2], #-136 @ 0xffffff78 @ │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbseq sl, r2, r4, asr r7 │ │ │ │ + rsbseq sl, r2, r4, lsr #17 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrsheq sl, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sl, r2, ip, asr #16 │ │ │ │ andeq r3, r0, r8, ror r1 │ │ │ │ - rsbseq sl, r2, r0, asr r4 │ │ │ │ + rsbseq sl, r2, r0, lsr #11 │ │ │ │ andeq r4, r0, ip, lsr #11 │ │ │ │ - rsbseq sl, r2, r8, lsl #12 │ │ │ │ - ldrheq sl, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq sl, r2, r0, lsr r5 │ │ │ │ - rsbseq sl, r2, r4, ror #11 │ │ │ │ - @ instruction: 0x0072a490 │ │ │ │ - rsbseq sl, r2, ip, ror r3 │ │ │ │ - ldrsbeq sl, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sl, r2, r8, asr r7 │ │ │ │ + rsbseq sl, r2, r8, lsl #14 │ │ │ │ + rsbseq sl, r2, r0, lsl #13 │ │ │ │ + rsbseq sl, r2, r4, lsr r7 │ │ │ │ + rsbseq sl, r2, r0, ror #11 │ │ │ │ + rsbseq sl, r2, ip, asr #9 │ │ │ │ + rsbseq sl, r2, ip, lsr #10 │ │ │ │ │ │ │ │ 002b84a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -102518,17 +102518,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2b8554 │ │ │ │ ldr r0, [pc, #24] @ 2b8558 │ │ │ │ ldr r2, [pc, #24] @ 2b855c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq lr, r6, r8, lsr #20 │ │ │ │ - @ instruction: 0x0072a490 │ │ │ │ - @ instruction: 0x0072a498 │ │ │ │ + addeq lr, r6, r8, ror fp │ │ │ │ + rsbseq sl, r2, r0, ror #11 │ │ │ │ + rsbseq sl, r2, r8, ror #11 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -102564,30 +102564,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2b8634 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2b86b0 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2b8648 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #292] @ 2b8738 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2b84a4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 968c8c │ │ │ │ + bl 968ddc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -102641,20 +102641,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ adceq sl, lr, ip, lsr #1 │ │ │ │ adceq sl, lr, r8, ror r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq lr, r6, r0, lsl #17 │ │ │ │ - rsbseq sl, r2, r0, asr r3 │ │ │ │ - rsbseq sl, r2, r4, ror #5 │ │ │ │ - addeq lr, r6, r8, asr r8 │ │ │ │ - rsbseq sl, r2, r0, asr #6 │ │ │ │ - ldrheq sl, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq lr, [r6], r0 │ │ │ │ + rsbseq sl, r2, r0, lsr #9 │ │ │ │ + rsbseq sl, r2, r4, lsr r4 │ │ │ │ + addeq lr, r6, r8, lsr #19 │ │ │ │ + @ instruction: 0x0072a490 │ │ │ │ + rsbseq sl, r2, ip, lsl #8 │ │ │ │ │ │ │ │ 002b8754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2b88b4 │ │ │ │ @@ -102724,38 +102724,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b88d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b87a0 │ │ │ │ ldr r0, [pc, #52] @ 2b88dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b87a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f26b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, pc, r4, lsr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r0, r0, ip, asr #29 │ │ │ │ addseq r2, pc, r4, lsr r6 @ │ │ │ │ andeq r1, r0, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sl, r2, r8, ror #3 │ │ │ │ - ldrsheq sl, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, r2, r8, lsr r3 │ │ │ │ + rsbseq sl, r2, r8, asr #6 │ │ │ │ │ │ │ │ 002b88e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5223a0 │ │ │ │ @@ -102843,15 +102843,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 522074 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8a44 │ │ │ │ bl 5acee0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 968c8c │ │ │ │ + b 968ddc │ │ │ │ adceq r0, r0, ip, lsl #26 │ │ │ │ adceq r9, lr, r0, ror #25 │ │ │ │ │ │ │ │ 002b8a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -102900,27 +102900,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8aec │ │ │ │ ldr r3, [pc, #380] @ 2b8c98 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #360] @ 2b8c9c │ │ │ │ ldr ip, [pc, #360] @ 2b8ca0 │ │ │ │ ldr r1, [pc, #360] @ 2b8ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #324] @ 2b8ca8 │ │ │ │ ldr r3, [pc, #296] @ 2b8c90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -102943,27 +102943,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2b8b5c │ │ │ │ bl 5223a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8bf8 │ │ │ │ mov r0, #12 │ │ │ │ bl 522074 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8b5c │ │ │ │ bl 5acee0 │ │ │ │ b 2b8b5c │ │ │ │ mov r0, sl │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 2b8b5c │ │ │ │ mov r7, #1 │ │ │ │ b 2b8c2c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b84a4 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -102993,21 +102993,21 @@ │ │ │ │ bl 2b8920 │ │ │ │ b 2b8c20 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f23b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r2, pc, r0, r3 @ │ │ │ │ andeq r4, r0, r8, asr ip │ │ │ │ - addeq lr, r6, r0, lsr r4 │ │ │ │ - rsbseq r9, r2, r4, lsl #31 │ │ │ │ - @ instruction: 0x00729e94 │ │ │ │ + addeq lr, r6, r0, lsl #11 │ │ │ │ + ldrsbeq sl, [r2], #-4 @ │ │ │ │ + rsbseq r9, r2, r4, ror #31 │ │ │ │ addseq r2, pc, r0, asr #5 │ │ │ │ - addeq lr, r6, ip, lsr #7 │ │ │ │ - ldrsheq r9, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r9, r2, r4, lsl lr │ │ │ │ + strdeq lr, [r6], ip │ │ │ │ + rsbseq sl, r2, r8, asr #32 │ │ │ │ + rsbseq r9, r2, r4, ror #30 │ │ │ │ │ │ │ │ 002b8cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -103100,41 +103100,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 522074 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b8d6c │ │ │ │ b 2b8df8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #116] @ 2b8eb0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr r3, [pc, #68] @ 2b8eb4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2b8eb8 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2b8eb0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2b8d80 │ │ │ │ adceq r9, lr, ip, ror #17 │ │ │ │ ldrdeq r9, [lr], r8 @ │ │ │ │ adceq r0, r0, r0, asr #17 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r0, r0, r0, lsl #16 │ │ │ │ @@ -103303,15 +103303,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -103410,15 +103410,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -103563,15 +103563,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -103615,19 +103615,19 @@ │ │ │ │ umullseq r1, pc, r8, r8 @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002b95e8 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2b95f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99cbb0 │ │ │ │ + b 99cd00 │ │ │ │ adceq r9, lr, ip, rrx │ │ │ │ │ │ │ │ 002b95fc : │ │ │ │ - b 99cbe0 │ │ │ │ + b 99cd30 │ │ │ │ │ │ │ │ 002b9600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2b96d4 │ │ │ │ @@ -103705,15 +103705,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2b9764 │ │ │ │ mov r0, r3 │ │ │ │ bl 2b7bc8 │ │ │ │ ldr r0, [pc, #148] @ 2b97d4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cc1c │ │ │ │ + bl 99cd6c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -103724,39 +103724,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2b97e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2b97e4 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ b 2b974c │ │ │ │ ldr r3, [pc, #68] @ 2b97e8 │ │ │ │ ldr lr, [pc, #68] @ 2b97ec │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2b97f0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2b97f4 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2b9794 │ │ │ │ addseq pc, pc, r0, lsl #31 │ │ │ │ adceq r8, lr, ip, lsl pc │ │ │ │ - strdeq sp, [r6], r0 │ │ │ │ - @ instruction: 0x00729390 │ │ │ │ - rsbseq r9, r2, ip, asr #4 │ │ │ │ + addeq sp, r6, r0, asr #18 │ │ │ │ + rsbseq r9, r2, r0, ror #9 │ │ │ │ + @ instruction: 0x0072939c │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - @ instruction: 0x0086d7b8 │ │ │ │ - rsbseq r9, r2, r0, asr #6 │ │ │ │ - rsbseq r9, r2, r8, lsl r2 │ │ │ │ + addeq sp, r6, r8, lsl #18 │ │ │ │ + @ instruction: 0x00729490 │ │ │ │ + rsbseq r9, r2, r8, ror #6 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -103892,16 +103892,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2b9944 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2b9944 │ │ │ │ - ldrdeq sp, [r6], r3 │ │ │ │ - @ instruction: 0x0086d6b3 │ │ │ │ + addeq sp, r6, r3, lsr #16 │ │ │ │ + addeq sp, r6, r3, lsl #16 │ │ │ │ │ │ │ │ 002b9a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -104040,15 +104040,15 @@ │ │ │ │ bne 2b9d40 │ │ │ │ ldr r0, [pc, #296] @ 2b9d58 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 99b320 │ │ │ │ + b 99b470 │ │ │ │ mov r0, #12 │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -104077,23 +104077,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2b9d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b9bc0 │ │ │ │ ldr r2, [pc, #108] @ 2b9d70 │ │ │ │ ldr r3, [pc, #64] @ 2b9d48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -104103,29 +104103,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2b9d74 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f12b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, pc, ip, lsl #5 │ │ │ │ addseq r1, pc, ip, asr r2 @ │ │ │ │ addseq r1, pc, r8, lsl r2 @ │ │ │ │ - rsbseq r8, r2, r0, lsl #30 │ │ │ │ + rsbseq r9, r2, r0, asr r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r2, r8, ror #28 │ │ │ │ + ldrheq r8, [r2], #-248 @ 0xffffff08 @ │ │ │ │ addseq r1, pc, r0, lsr #2 │ │ │ │ - rsbseq r8, r2, ip, ror #28 │ │ │ │ + ldrheq r8, [r2], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2b9e80 │ │ │ │ ldr r3, [pc, #240] @ 2b9e84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -104386,27 +104386,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2ba2b0 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba134 │ │ │ │ ldr r1, [pc, #248] @ 2ba2b4 │ │ │ │ ldr r3, [pc, #248] @ 2ba2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2ba2bc │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mvn r4, #0 │ │ │ │ b 2ba12c │ │ │ │ ldr r3, [pc, #212] @ 2ba2c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9f24 │ │ │ │ @@ -104423,52 +104423,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2ba2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b9f24 │ │ │ │ ldr r0, [pc, #104] @ 2ba2d0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2b9f24 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r0, pc, r0, ror pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, pc, r8, lsl pc @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r6, ip, r0, asr fp │ │ │ │ - ldrsbeq r8, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r8, r2, r0, ror #25 │ │ │ │ - rsbseq r1, r8, r8, asr #1 │ │ │ │ - rsbseq r8, r2, r4, lsl #24 │ │ │ │ - rsbseq r7, r3, r8, ror lr │ │ │ │ - ldrheq r8, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r6, ip, r0, lsr #25 │ │ │ │ + rsbseq r8, r2, ip, lsr #28 │ │ │ │ + rsbseq r8, r2, r0, lsr lr │ │ │ │ + rsbseq r1, r8, r8, lsl r2 │ │ │ │ + rsbseq r8, r2, r4, asr sp │ │ │ │ + rsbseq r7, r3, r8, asr #31 │ │ │ │ + rsbseq r8, r2, ip, lsl #26 │ │ │ │ addseq r0, pc, r8, ror #25 │ │ │ │ - rsbseq r8, r2, r4, lsl #21 │ │ │ │ - addeq ip, r6, r4, lsr lr │ │ │ │ - rsbseq r8, r2, ip, asr sl │ │ │ │ - rsbseq r8, r2, ip, lsl #21 │ │ │ │ - addeq ip, r6, r4, lsl #28 │ │ │ │ - rsbseq r8, r2, ip, lsr #20 │ │ │ │ + ldrsbeq r8, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + addeq ip, r6, r4, lsl #31 │ │ │ │ + rsbseq r8, r2, ip, lsr #23 │ │ │ │ + ldrsbeq r8, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + addeq ip, r6, r4, asr pc │ │ │ │ + rsbseq r8, r2, ip, ror fp │ │ │ │ andeq r1, r0, r4, asr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r2, r0, ror r9 │ │ │ │ - rsbseq r8, r2, r0, lsl #19 │ │ │ │ + rsbseq r8, r2, r0, asr #21 │ │ │ │ + ldrsbeq r8, [r2], #-160 @ 0xffffff60 @ │ │ │ │ │ │ │ │ 002ba2d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -104597,15 +104597,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ba4f0 │ │ │ │ ldr r0, [pc, #184] @ 2ba598 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ mov r0, #0 │ │ │ │ b 2ba408 │ │ │ │ ldr r3, [pc, #164] @ 2ba59c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba4d8 │ │ │ │ @@ -104622,40 +104622,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ba5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ba4d8 │ │ │ │ ldr r0, [pc, #56] @ 2ba5ac │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ba4d8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r0, pc, r8, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, pc, r0, lsl #21 │ │ │ │ addseq r0, pc, r4, lsl sl @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrsheq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r8, r2, r4, asr #18 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r2, ip, lsr #14 │ │ │ │ - rsbseq r8, r2, r4, asr #14 │ │ │ │ + rsbseq r8, r2, ip, ror r8 │ │ │ │ + @ instruction: 0x00728894 │ │ │ │ │ │ │ │ 002ba5b0 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -104685,15 +104685,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253190 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 994300 │ │ │ │ + b 994450 │ │ │ │ │ │ │ │ 002ba638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -104830,17 +104830,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2ba878 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq ip, r6, r8, lsl r9 │ │ │ │ - umulleq ip, r6, r4, r7 │ │ │ │ - @ instruction: 0x00728494 │ │ │ │ + addeq ip, r6, r8, ror #20 │ │ │ │ + addeq ip, r6, r4, ror #17 │ │ │ │ + rsbseq r8, r2, r4, ror #11 │ │ │ │ │ │ │ │ 002ba87c : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ba8a0 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2ba8c4 │ │ │ │ @@ -104865,15 +104865,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2ba8f8 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - addeq ip, r6, r8, lsr #14 │ │ │ │ + addeq ip, r6, r8, ror r8 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002ba8fc : │ │ │ │ ldr r2, [pc, #140] @ 2ba990 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2ba950 │ │ │ │ @@ -105118,17 +105118,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2bacc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq ip, r6, r0, asr r3 │ │ │ │ - rsbseq r8, r2, r0, asr r0 │ │ │ │ - rsbseq r8, r2, r0, rrx │ │ │ │ + addeq ip, r6, r0, lsr #9 │ │ │ │ + rsbseq r8, r2, r0, lsr #3 │ │ │ │ + ldrheq r8, [r2], #-16 @ │ │ │ │ │ │ │ │ 002bacc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -105341,15 +105341,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bb098 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 9940dc │ │ │ │ + bl 99422c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bb0b4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -105360,15 +105360,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2bb130 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254198 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #216] @ 2bb134 │ │ │ │ ldr r3, [pc, #196] @ 2bb124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105397,19 +105397,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2bb14c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 994300 │ │ │ │ + bl 994450 │ │ │ │ b 2bb0b4 │ │ │ │ ldr r1, [pc, #76] @ 2bb150 │ │ │ │ ldr r2, [pc, #76] @ 2bb154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -105418,22 +105418,22 @@ │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r0, lsr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, lr, r0, ror lr @ │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ addseq pc, lr, r8, asr #27 │ │ │ │ - addeq fp, r6, r0, asr pc │ │ │ │ - rsbseq r7, r2, r4, ror ip │ │ │ │ - addeq fp, r6, r4, lsr #30 │ │ │ │ - rsbseq r7, r2, r0, ror #24 │ │ │ │ - rsbseq r7, r2, r4, lsl ip │ │ │ │ + addeq ip, r6, r0, lsr #1 │ │ │ │ + rsbseq r7, r2, r4, asr #27 │ │ │ │ + addeq ip, r6, r4, ror r0 │ │ │ │ + ldrheq r7, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r7, r2, r4, ror #26 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - addeq fp, r6, ip, ror #29 │ │ │ │ - rsbseq r7, r2, r0, lsl #24 │ │ │ │ + addeq ip, r6, ip, lsr r0 │ │ │ │ + rsbseq r7, r2, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -105449,25 +105449,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2bb278 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #196] @ 2bb27c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #180] @ 2bb280 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 254f48 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105500,28 +105500,28 @@ │ │ │ │ bl 2b88e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2b8ebc │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2b88e0 │ │ │ │ - @ instruction: 0x00727b9c │ │ │ │ - @ instruction: 0x00727b98 │ │ │ │ - rsbseq r7, r2, ip, lsl #23 │ │ │ │ + rsbseq r7, r2, ip, ror #25 │ │ │ │ + rsbseq r7, r2, r8, ror #25 │ │ │ │ + ldrsbeq r7, [r2], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 002bb284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2bb304 │ │ │ │ ldr r5, [pc, #100] @ 2bb308 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9835f4 │ │ │ │ + bl 983744 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -105537,15 +105537,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r7, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r7, r2, ip, lsl #24 │ │ │ │ adceq r7, lr, r0, asr #7 │ │ │ │ @ instruction: 0x009fe3b0 │ │ │ │ │ │ │ │ 002bb310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -105561,15 +105561,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9835f4 │ │ │ │ + bl 983744 │ │ │ │ mov r1, sp │ │ │ │ bl 2b96d8 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #76] @ 2bb3c8 │ │ │ │ ldr r3, [pc, #64] @ 2bb3c0 │ │ │ │ @@ -105587,15 +105587,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009efaf0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq pc, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq pc, fp, r8, lsr #26 │ │ │ │ addseq pc, lr, r8, lsr #21 │ │ │ │ │ │ │ │ 002bb3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105624,32 +105624,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2bb410 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9687e0 │ │ │ │ + b 968930 │ │ │ │ ldr r1, [pc, #28] @ 2bb494 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8c0144 │ │ │ │ - @ instruction: 0x007c0a98 │ │ │ │ - rsbseq r7, r2, r8, ror #18 │ │ │ │ - rsbseq r7, r2, ip, lsl #19 │ │ │ │ - rsbseq r7, r2, r0, lsl #18 │ │ │ │ + b 8c0294 │ │ │ │ + rsbseq r0, ip, r8, ror #23 │ │ │ │ + ldrheq r7, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq r7, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r7, r2, r0, asr sl │ │ │ │ │ │ │ │ 002bb498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2bb874 │ │ │ │ @@ -105691,15 +105691,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb7c8 │ │ │ │ ldr r3, [pc, #804] @ 2bb890 │ │ │ │ ldr r2, [pc, #804] @ 2bb894 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2bb898 │ │ │ │ @@ -105710,59 +105710,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2bb8a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2bb5d8 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2bb8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2bb8a8 │ │ │ │ ldr r1, [pc, #752] @ 2bb8ac │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bb65c │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2bb8b0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2bb5a0 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r2, [pc, #628] @ 2bb8b4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2bb5b0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb734 │ │ │ │ @@ -105771,44 +105771,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2bb6c0 │ │ │ │ ldr r1, [pc, #556] @ 2bb8bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb724 │ │ │ │ ldr r1, [pc, #532] @ 2bb8c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bb730 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2bb8c4 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bb688 │ │ │ │ ldr r2, [pc, #424] @ 2bb8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2bb688 │ │ │ │ ldr r2, [pc, #416] @ 2bb8cc │ │ │ │ @@ -105822,23 +105822,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bb764 │ │ │ │ ldr r1, [pc, #372] @ 2bb8d0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bb538 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 968728 │ │ │ │ + bl 968878 │ │ │ │ ldr r2, [pc, #328] @ 2bb8d4 │ │ │ │ ldr r3, [pc, #232] @ 2bb878 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -105860,73 +105860,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2bb890 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2bb828 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2bb8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2bb8dc │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 2bb744 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #128] @ 2bb8b4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ b 2bb808 │ │ │ │ ldr r2, [pc, #60] @ 2bb894 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2bb670 │ │ │ │ ldr r1, [pc, #124] @ 2bb8e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 2bb784 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r4, ror r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, lr, r0, asr #18 │ │ │ │ - ldrheq r7, [r2], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r0, ip, r0, lsl #19 │ │ │ │ - @ instruction: 0x00767a9c │ │ │ │ - rsbseq r7, r2, r0, lsl #17 │ │ │ │ + rsbseq r7, r2, r8, lsl #20 │ │ │ │ + ldrsbeq r0, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r7, r6, ip, ror #23 │ │ │ │ + ldrsbeq r7, [r2], #-144 @ 0xffffff70 @ │ │ │ │ andeq r5, r0, r4, lsl r1 │ │ │ │ @ instruction: 0x000048bc │ │ │ │ - rsbseq r7, r2, r4, lsr r8 │ │ │ │ - rsbseq r7, r2, r4, asr #16 │ │ │ │ - rsbseq r0, ip, ip, lsl #18 │ │ │ │ - rsbseq r4, r3, ip, asr #27 │ │ │ │ - rsbseq r5, r2, r0, ror r3 │ │ │ │ - rsbseq r7, r2, r8, lsr #16 │ │ │ │ - ldrsbeq r7, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r7, r2, r4, lsl #19 │ │ │ │ + @ instruction: 0x00727994 │ │ │ │ + rsbseq r0, ip, ip, asr sl │ │ │ │ + rsbseq r4, r3, ip, lsl pc │ │ │ │ + rsbseq r5, r2, r0, asr #9 │ │ │ │ + rsbseq r7, r2, r8, ror r9 │ │ │ │ + rsbseq r7, r2, r4, lsr #18 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r2, r8, lsl #15 │ │ │ │ - rsbseq r7, r2, r8, ror r7 │ │ │ │ - rsbseq r7, r2, r0, ror r7 │ │ │ │ - rsbseq r7, r2, r8, ror #13 │ │ │ │ - rsbseq r4, r3, ip, asr ip │ │ │ │ - rsbseq r4, r3, r0, asr ip │ │ │ │ - ldrsbeq r7, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r7, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r7, r2, r8, asr #17 │ │ │ │ + rsbseq r7, r2, r0, asr #17 │ │ │ │ + rsbseq r7, r2, r8, lsr r8 │ │ │ │ + rsbseq r4, r3, ip, lsr #27 │ │ │ │ + rsbseq r4, r3, r0, lsr #27 │ │ │ │ + rsbseq r7, r2, r8, lsr #16 │ │ │ │ umullseq pc, lr, r8, r6 @ │ │ │ │ - rsbseq r4, r3, r4, ror fp │ │ │ │ - ldrsbeq r7, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r7, r2, r8, asr r5 │ │ │ │ + rsbseq r4, r3, r4, asr #25 │ │ │ │ + rsbseq r7, r2, r0, lsr #14 │ │ │ │ + rsbseq r7, r2, r8, lsr #13 │ │ │ │ │ │ │ │ 002bb8e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -105938,51 +105938,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbb48 │ │ │ │ ldr r1, [pc, #584] @ 2bbb6c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbafc │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbad0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bbac4 │ │ │ │ ldr r2, [pc, #536] @ 2bbb70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2bbb74 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #520] @ 2bbb78 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #504] @ 2bbb7c │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [pc, #488] @ 2bbb80 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r1, [pc, #468] @ 2bbb84 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbb28 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbb28 │ │ │ │ ldr r9, [pc, #428] @ 2bbb88 │ │ │ │ @@ -105991,46 +105991,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2bba0c │ │ │ │ ldr r1, [pc, #412] @ 2bbb94 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bbb38 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2bbb98 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2bbb9c │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2bbba0 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2bbba4 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2bbba8 │ │ │ │ @@ -106050,69 +106050,69 @@ │ │ │ │ b 2bb958 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2bbbb4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb950 │ │ │ │ b 2bbac4 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2bbbb8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb944 │ │ │ │ b 2bbad0 │ │ │ │ ldr r1, [pc, #140] @ 2bbbbc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9683ec │ │ │ │ + b 96853c │ │ │ │ ldr r1, [pc, #112] @ 2bbbc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9683ec │ │ │ │ + b 96853c │ │ │ │ addseq pc, lr, ip, lsl r5 @ │ │ │ │ - rsbseq r7, r2, r4, asr #10 │ │ │ │ - ldrsheq r7, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r7, r2, ip, asr #10 │ │ │ │ - rsbseq r7, r2, r0, asr r5 │ │ │ │ - rsbseq r7, r2, r0, asr r5 │ │ │ │ + @ instruction: 0x00727694 │ │ │ │ + rsbseq r7, r2, r0, asr #12 │ │ │ │ + @ instruction: 0x0072769c │ │ │ │ + rsbseq r7, r2, r0, lsr #13 │ │ │ │ + rsbseq r7, r2, r0, lsr #13 │ │ │ │ andeq r5, r0, r0, ror #1 │ │ │ │ - rsbseq r7, r2, ip, lsr r5 │ │ │ │ - rsbseq r7, r2, ip, lsr #10 │ │ │ │ - ldrheq r0, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r7, r2, r4, ror #8 │ │ │ │ - rsbseq r7, r2, r8, ror #10 │ │ │ │ - ldrsheq r7, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r7, r2, r0, ror #9 │ │ │ │ - ldrsbeq r7, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r7, r2, ip, lsl #13 │ │ │ │ + rsbseq r7, r2, ip, ror r6 │ │ │ │ + rsbseq r0, ip, r4, lsl #12 │ │ │ │ + ldrheq r7, [r2], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq r7, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r7, r2, r4, asr #12 │ │ │ │ + rsbseq r7, r2, r0, lsr r6 │ │ │ │ + rsbseq r7, r2, r8, lsr #12 │ │ │ │ @ instruction: 0x0090c7b4 │ │ │ │ - addeq r1, r1, r4, ror #6 │ │ │ │ - addeq r1, r1, ip, asr #6 │ │ │ │ - ldrsbeq r2, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r7, r2, r8, lsr #7 │ │ │ │ - rsbseq r7, r2, r4, ror #6 │ │ │ │ - rsbseq r7, r2, ip, asr #7 │ │ │ │ - rsbseq r7, r2, r4, lsl #6 │ │ │ │ + @ instruction: 0x008114b4 │ │ │ │ + umulleq r1, r1, ip, r4 @ │ │ │ │ + rsbseq r2, lr, r8, lsr #20 │ │ │ │ + ldrsheq r7, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrheq r7, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r7, r2, ip, lsl r5 │ │ │ │ + rsbseq r7, r2, r4, asr r4 │ │ │ │ │ │ │ │ 002bbbc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2bbd48 │ │ │ │ @@ -106124,32 +106124,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #320] @ 2bbd54 │ │ │ │ ldr r6, [pc, #320] @ 2bbd58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #300] @ 2bbd5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ ldr r1, [pc, #284] @ 2bbd60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2bbd64 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -106159,15 +106159,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 978670 │ │ │ │ + bl 9787c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2bbcf4 │ │ │ │ mov r0, r5 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #176] @ 2bbd68 │ │ │ │ @@ -106190,15 +106190,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2bbd6c │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 978670 │ │ │ │ + bl 9787c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bbca8 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -106206,19 +106206,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2bc63c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2bbca8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, lr, r8, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq fp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r3, lr, r8, asr #15 │ │ │ │ + rsbseq fp, sp, r4, lsl #10 │ │ │ │ + rsbseq r3, lr, r8, lsl r9 │ │ │ │ addseq pc, lr, ip, lsl #4 │ │ │ │ - rsbseq r7, r2, ip, asr #6 │ │ │ │ - rsbseq lr, r9, r0, lsr pc │ │ │ │ + @ instruction: 0x0072749c │ │ │ │ + rsbseq pc, r9, r0, lsl #1 │ │ │ │ andeq r1, r0, r8, lsl #10 │ │ │ │ addseq pc, lr, ip, ror #2 │ │ │ │ andeq r3, r0, r8, ror #24 │ │ │ │ │ │ │ │ 002bbd70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -106233,41 +106233,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #232] @ 2bbea8 │ │ │ │ ldr r5, [pc, #232] @ 2bbeac │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #212] @ 2bbeb0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ ldr ip, [pc, #196] @ 2bbeb4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 978670 │ │ │ │ + bl 9787c0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2bbe4c │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -106293,18 +106293,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq pc, lr, ip, r0 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, sp, r8, lsl #4 │ │ │ │ - rsbseq r9, r3, ip, lsl ip │ │ │ │ + rsbseq fp, sp, r8, asr r3 │ │ │ │ + rsbseq r9, r3, ip, ror #26 │ │ │ │ addseq pc, lr, r0, rrx │ │ │ │ - rsbseq r7, r2, r0, lsr #3 │ │ │ │ + ldrsheq r7, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, ror #24 │ │ │ │ addseq lr, lr, r8, asr #31 │ │ │ │ │ │ │ │ 002bbebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106340,15 +106340,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 99a618 │ │ │ │ + b 99a768 │ │ │ │ ldr r1, [pc, #80] @ 2bbfb4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 584ea8 │ │ │ │ ldr ip, [pc, #60] @ 2bbfb8 │ │ │ │ @@ -106357,24 +106357,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 99a618 │ │ │ │ - rsbseq r7, r2, r0, ror #1 │ │ │ │ - ldrsbeq r3, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r7, r2, r8, asr r0 │ │ │ │ - addeq fp, r6, ip, asr #2 │ │ │ │ - rsbseq r7, r2, r0, lsr r0 │ │ │ │ + b 99a768 │ │ │ │ + rsbseq r7, r2, r0, lsr r2 │ │ │ │ + rsbseq r3, lr, r4, lsr #12 │ │ │ │ + rsbseq r7, r2, r8, lsr #3 │ │ │ │ + umulleq fp, r6, ip, r2 │ │ │ │ + rsbseq r7, r2, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r7, r2, ip, asr #32 │ │ │ │ - addeq fp, r6, r8, lsl #2 │ │ │ │ - rsbseq r6, r2, ip, ror #31 │ │ │ │ + @ instruction: 0x0072719c │ │ │ │ + addeq fp, r6, r8, asr r2 │ │ │ │ + rsbseq r7, r2, ip, lsr r1 │ │ │ │ │ │ │ │ 002bbfc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2bc224 │ │ │ │ @@ -106386,46 +106386,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r6, [pc, #540] @ 2bc230 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2bc234 │ │ │ │ ldr r9, [pc, #524] @ 2bc238 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983490 │ │ │ │ + bl 9835e0 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 983858 │ │ │ │ + bl 9839a8 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2bc0dc │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 98acf8 │ │ │ │ + bl 98ae48 │ │ │ │ cmp r0, sl │ │ │ │ blt 2bc148 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2bc200 │ │ │ │ bne 2bc148 │ │ │ │ @@ -106455,15 +106455,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 2532b0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98aa44 │ │ │ │ + bl 98ab94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc068 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5fb8 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -106472,20 +106472,20 @@ │ │ │ │ bne 2bc0b8 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2bc23c │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9688f4 │ │ │ │ + bl 968a44 │ │ │ │ mov r0, r5 │ │ │ │ - bl 968950 │ │ │ │ + bl 968aa0 │ │ │ │ ldr r2, [pc, #192] @ 2bc240 │ │ │ │ ldr r3, [pc, #164] @ 2bc228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106523,23 +106523,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2bc250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r8, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r1, [r2], r0 │ │ │ │ - ldrsbeq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsheq r4, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r6, r2, ip, asr #31 │ │ │ │ - rsbseq r6, r2, r4, asr #29 │ │ │ │ + addeq r1, r2, r0, asr #26 │ │ │ │ + rsbseq r7, r2, r8, lsr #2 │ │ │ │ + rsbseq r4, r2, r8, asr #10 │ │ │ │ + rsbseq r7, r2, ip, lsl r1 │ │ │ │ + rsbseq r7, r2, r4, lsl r0 │ │ │ │ addseq lr, lr, r4, lsr #25 │ │ │ │ - addeq sl, r6, r8, lsl #29 │ │ │ │ - rsbseq r6, r2, ip, ror #26 │ │ │ │ - rsbseq r6, r2, r4, ror #27 │ │ │ │ + ldrdeq sl, [r6], r8 │ │ │ │ + ldrheq r6, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r6, r2, r4, lsr pc │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002bc254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106559,42 +106559,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 254918 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bfaf0 │ │ │ │ + bl 9bfc40 │ │ │ │ ldr r3, [pc, #108] @ 2bc32c │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2bc2e8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253670 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bc2c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bf9e8 │ │ │ │ + bl 9bfb38 │ │ │ │ b 2bc2c4 │ │ │ │ @ instruction: 0x009eebb8 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ │ │ │ │ 002bc330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -106609,46 +106609,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #276] @ 2bc494 │ │ │ │ ldr r5, [pc, #276] @ 2bc498 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ ldr r1, [pc, #256] @ 2bc49c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983858 │ │ │ │ + bl 9839a8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2bc4a0 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ ldr r3, [pc, #212] @ 2bc4a4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 978670 │ │ │ │ + bl 9787c0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2bc44c │ │ │ │ mov r0, r6 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #152] @ 2bc4a8 │ │ │ │ ldr r3, [pc, #120] @ 2bc48c │ │ │ │ @@ -106680,19 +106680,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2bcfe0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2bc400 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009eead8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq fp, [r8], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r5, r6, ip, lsl #29 │ │ │ │ + rsbseq fp, r8, ip, lsl #26 │ │ │ │ + ldrsbeq r5, [r6], #-252 @ 0xffffff04 @ │ │ │ │ addseq lr, lr, r0, lsr #21 │ │ │ │ - addeq r4, r1, r8, asr pc │ │ │ │ - @ instruction: 0x007d2b94 │ │ │ │ + addeq r5, r1, r8, lsr #1 │ │ │ │ + rsbseq r2, sp, r4, ror #25 │ │ │ │ andeq r2, r0, ip, asr #13 │ │ │ │ addseq lr, lr, r4, lsl sl │ │ │ │ │ │ │ │ 002bc4ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -106708,49 +106708,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #292] @ 2bc628 │ │ │ │ ldr r5, [pc, #292] @ 2bc62c │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2bc630 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983490 │ │ │ │ + bl 9835e0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983858 │ │ │ │ + bl 9839a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983490 │ │ │ │ + bl 9835e0 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983858 │ │ │ │ + bl 9839a8 │ │ │ │ ldr r1, [pc, #188] @ 2bc634 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9839e4 │ │ │ │ + bl 983b34 │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -106783,19 +106783,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, r0, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, sp, r4, asr #21 │ │ │ │ - rsbseq r4, r9, ip, lsl #4 │ │ │ │ - addeq r3, r2, r0, lsr #29 │ │ │ │ - rsbseq r6, r2, r4, lsr #22 │ │ │ │ - rsbseq pc, fp, r8, lsr #32 │ │ │ │ + rsbseq sl, sp, r4, lsl ip │ │ │ │ + rsbseq r4, r9, ip, asr r3 │ │ │ │ + strdeq r3, [r2], r0 │ │ │ │ + rsbseq r6, r2, r4, ror ip │ │ │ │ + rsbseq pc, fp, r8, ror r1 @ │ │ │ │ addseq lr, lr, r8, asr #16 │ │ │ │ │ │ │ │ 002bc63c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -106830,15 +106830,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106868,15 +106868,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -106888,40 +106888,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2bc818 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a570 │ │ │ │ + bl 99a6c0 │ │ │ │ b 2bc690 │ │ │ │ ldr r3, [pc, #76] @ 2bc81c │ │ │ │ ldr r1, [pc, #76] @ 2bc820 │ │ │ │ ldr r0, [pc, #76] @ 2bc824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r8, asr #15 │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - rsbseq r6, r2, r4, lsr sl │ │ │ │ - ldrsheq r6, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + addeq sl, r6, r0, asr #22 │ │ │ │ + rsbseq r6, r2, r4, lsl #23 │ │ │ │ + rsbseq r6, r2, r0, asr #22 │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - addeq sl, r6, r8, asr r9 │ │ │ │ - ldrsbeq r6, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r6, r2, r8, asr r9 │ │ │ │ - rsbseq r6, r2, r4, lsl #18 │ │ │ │ - addeq sl, r6, r4, lsl #18 │ │ │ │ - rsbseq r6, r2, ip, asr #17 │ │ │ │ - ldrdeq sl, [r6], ip │ │ │ │ - ldrsbeq r6, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r6, r2, ip, ror #17 │ │ │ │ + addeq sl, r6, r8, lsr #21 │ │ │ │ + rsbseq r6, r2, ip, lsr #22 │ │ │ │ + rsbseq r6, r2, r8, lsr #21 │ │ │ │ + rsbseq r6, r2, r4, asr sl │ │ │ │ + addeq sl, r6, r4, asr sl │ │ │ │ + rsbseq r6, r2, ip, lsl sl │ │ │ │ + addeq sl, r6, ip, lsr #20 │ │ │ │ + rsbseq r6, r2, ip, lsr #20 │ │ │ │ + rsbseq r6, r2, ip, lsr sl │ │ │ │ │ │ │ │ 002bc828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -106976,15 +106976,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2bc948 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2bc8bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bca54 │ │ │ │ @@ -107014,15 +107014,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2bc9d0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 98b430 │ │ │ │ + bl 98b580 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bca1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2bc924 │ │ │ │ @@ -107039,59 +107039,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2bcaac │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a570 │ │ │ │ + bl 99a6c0 │ │ │ │ b 2bc948 │ │ │ │ ldr r3, [pc, #140] @ 2bcab0 │ │ │ │ ldr ip, [pc, #140] @ 2bcab4 │ │ │ │ ldr r1, [pc, #140] @ 2bcab8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2bc948 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2bcabc │ │ │ │ ldr r1, [pc, #96] @ 2bcac0 │ │ │ │ ldr r0, [pc, #96] @ 2bcac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009ee5d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r2, r0, ror #17 │ │ │ │ + rsbseq r6, r2, r0, lsr sl │ │ │ │ addseq lr, lr, r0, lsr #11 │ │ │ │ - ldrheq r6, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r6, r2, r4, lsl #20 │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x0086a7b0 │ │ │ │ - rsbseq r6, r2, r4, lsl #17 │ │ │ │ - ldrheq r6, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + addeq sl, r6, r0, lsl #18 │ │ │ │ + ldrsbeq r6, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r6, r2, r0, lsl #18 │ │ │ │ @ instruction: 0x009ee4d4 │ │ │ │ - ldrheq r6, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - @ instruction: 0x0086a6b0 │ │ │ │ - rsbseq r6, r2, r8, ror r6 │ │ │ │ - addeq sl, r6, r4, lsl #13 │ │ │ │ - rsbseq r6, r2, ip, lsr #14 │ │ │ │ - rsbseq r6, r2, r4, lsl #13 │ │ │ │ - addeq sl, r6, r0, asr r6 │ │ │ │ - rsbseq r6, r2, r0, asr r6 │ │ │ │ - rsbseq r6, r2, r0, ror #12 │ │ │ │ + rsbseq r6, r2, r0, lsl #16 │ │ │ │ + addeq sl, r6, r0, lsl #16 │ │ │ │ + rsbseq r6, r2, r8, asr #15 │ │ │ │ + ldrdeq sl, [r6], r4 │ │ │ │ + rsbseq r6, r2, ip, ror r8 │ │ │ │ + ldrsbeq r6, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + addeq sl, r6, r0, lsr #15 │ │ │ │ + rsbseq r6, r2, r0, lsr #15 │ │ │ │ + ldrheq r6, [r2], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 002bcac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -107116,26 +107116,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r6, r8, lsl #11 │ │ │ │ - rsbseq r6, r2, ip, lsl #12 │ │ │ │ - rsbseq r6, r2, r8, lsl #11 │ │ │ │ + ldrdeq sl, [r6], r8 │ │ │ │ + rsbseq r6, r2, ip, asr r7 │ │ │ │ + ldrsbeq r6, [r2], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 002bcb70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2bcc64 │ │ │ │ @@ -107170,15 +107170,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a570 │ │ │ │ + bl 99a6c0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -107189,25 +107189,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2bcc14 │ │ │ │ umullseq lr, lr, ip, r2 @ │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - ldrheq r6, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x0086a4b4 │ │ │ │ - rsbseq r6, r2, r0, lsl #9 │ │ │ │ - addeq sl, r6, ip, ror #8 │ │ │ │ - rsbseq r6, r2, r4, ror #10 │ │ │ │ - rsbseq r6, r2, r8, ror #8 │ │ │ │ + rsbseq r6, r2, r0, lsl #12 │ │ │ │ + addeq sl, r6, r4, lsl #12 │ │ │ │ + ldrsbeq r6, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x0086a5bc │ │ │ │ + ldrheq r6, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + ldrheq r6, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 002bcc88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -107249,29 +107249,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a570 │ │ │ │ + bl 99a6c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq lr, lr, ip, asr #2 │ │ │ │ andeq r2, r0, r4, asr #18 │ │ │ │ andeq r2, r0, r4, lsl #9 │ │ │ │ - addeq sl, r6, ip, lsl #7 │ │ │ │ - ldrheq r6, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x00726490 │ │ │ │ + ldrdeq sl, [r6], ip │ │ │ │ + rsbseq r6, r2, ip, lsl #12 │ │ │ │ + rsbseq r6, r2, r0, ror #11 │ │ │ │ │ │ │ │ 002bcd78 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bcdb8 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107369,28 +107369,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a618 │ │ │ │ + b 99a768 │ │ │ │ ldr r3, [pc, #172] @ 2bcfbc │ │ │ │ ldr ip, [pc, #172] @ 2bcfc0 │ │ │ │ ldr r1, [pc, #172] @ 2bcfc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a618 │ │ │ │ + b 99a768 │ │ │ │ ldr r3, [pc, #132] @ 2bcfc8 │ │ │ │ ldr ip, [pc, #132] @ 2bcfcc │ │ │ │ ldr r1, [pc, #132] @ 2bcfd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -107405,33 +107405,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a570 │ │ │ │ - rsbseq fp, r7, ip, lsr #27 │ │ │ │ + b 99a6c0 │ │ │ │ + ldrsheq fp, [r7], #-236 @ 0xffffff14 @ │ │ │ │ addseq lr, lr, r0 │ │ │ │ andeq r1, r0, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #28 │ │ │ │ - rsbseq r6, r2, r8, lsl #7 │ │ │ │ - ldrdeq sl, [r6], r4 │ │ │ │ - rsbseq sl, sp, ip, asr #1 │ │ │ │ - rsbseq r6, r2, r4, ror r3 │ │ │ │ - rsbseq r6, r2, r4, asr #3 │ │ │ │ - umulleq sl, r6, ip, r1 │ │ │ │ - rsbseq r6, r2, r0, ror #5 │ │ │ │ - @ instruction: 0x00726198 │ │ │ │ - addeq sl, r6, r8, ror #2 │ │ │ │ - ldrsbeq r6, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r6, r2, r4, ror #2 │ │ │ │ - rsbseq r6, r2, r8, lsr r1 │ │ │ │ - addeq sl, r6, r8, lsr r1 │ │ │ │ - rsbseq r6, r2, r0, lsl #2 │ │ │ │ + ldrsbeq r6, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq sl, r6, r4, lsr #6 │ │ │ │ + rsbseq sl, sp, ip, lsl r2 │ │ │ │ + rsbseq r6, r2, r4, asr #9 │ │ │ │ + rsbseq r6, r2, r4, lsl r3 │ │ │ │ + addeq sl, r6, ip, ror #5 │ │ │ │ + rsbseq r6, r2, r0, lsr r4 │ │ │ │ + rsbseq r6, r2, r8, ror #5 │ │ │ │ + @ instruction: 0x0086a2b8 │ │ │ │ + rsbseq r6, r2, r8, lsr #8 │ │ │ │ + ldrheq r6, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r6, r2, r8, lsl #5 │ │ │ │ + addeq sl, r6, r8, lsl #5 │ │ │ │ + rsbseq r6, r2, r0, asr r2 │ │ │ │ │ │ │ │ 002bcfe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2bd7a0 │ │ │ │ @@ -107466,15 +107466,15 @@ │ │ │ │ beq 2bd4e0 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 254a20 │ │ │ │ ldr r2, [pc, #1844] @ 2bd7ac │ │ │ │ ldr r1, [pc, #1844] @ 2bd7b0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98a200 │ │ │ │ + bl 98a350 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bd538 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -107581,15 +107581,15 @@ │ │ │ │ bl 253a00 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 255ce0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a6418 │ │ │ │ + bl 7a6568 │ │ │ │ ldr r2, [pc, #1388] @ 2bd7c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd5fc │ │ │ │ @@ -107610,23 +107610,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 254918 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b1234 │ │ │ │ + bl 7b1384 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bd464 │ │ │ │ ldr r0, [pc, #1216] @ 2bd7b4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2bac4c │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107645,39 +107645,39 @@ │ │ │ │ bl 2bacc4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2533d0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 253190 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7b1234 │ │ │ │ + bl 7b1384 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2bd310 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2bd398 │ │ │ │ mov r0, r4 │ │ │ │ bl 2badb0 │ │ │ │ mov r0, fp │ │ │ │ bl 2535bc │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd3b0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd47c │ │ │ │ cmp r5, #0 │ │ │ │ bne 2bd1f4 │ │ │ │ ldr r2, [pc, #1036] @ 2bd7d8 │ │ │ │ ldr r3, [pc, #980] @ 2bd7a4 │ │ │ │ @@ -107720,17 +107720,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd520 │ │ │ │ mov r0, fp │ │ │ │ bl 2535bc │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd47c │ │ │ │ mov r0, r8 │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 98a310 │ │ │ │ + bl 98a460 │ │ │ │ b 2bd1ec │ │ │ │ ldr r2, [pc, #864] @ 2bd7f0 │ │ │ │ ldr r3, [pc, #784] @ 2bd7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -107745,15 +107745,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a618 │ │ │ │ + b 99a768 │ │ │ │ ldr r2, [pc, #792] @ 2bd800 │ │ │ │ ldr r3, [pc, #696] @ 2bd7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107785,15 +107785,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2bd820 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2bd3c4 │ │ │ │ ldr r2, [pc, #660] @ 2bd824 │ │ │ │ ldr r3, [pc, #528] @ 2bd7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -107811,15 +107811,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2bd834 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ cmp r9, #0 │ │ │ │ beq 2bd47c │ │ │ │ mov r0, r9 │ │ │ │ bl 2badb0 │ │ │ │ b 2bd47c │ │ │ │ ldr r2, [pc, #564] @ 2bd838 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -107839,73 +107839,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2bd844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2bd26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bd6a4 │ │ │ │ bl 2badb0 │ │ │ │ mov r0, fp │ │ │ │ bl 2535bc │ │ │ │ cmp r8, #0 │ │ │ │ beq 2bd1ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ b 2bd1ec │ │ │ │ mov r0, fp │ │ │ │ bl 2535bc │ │ │ │ cmp r8, #0 │ │ │ │ bne 2bd698 │ │ │ │ b 2bd1ec │ │ │ │ ldr r0, [pc, #392] @ 2bd848 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2bd26c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2bd84c │ │ │ │ ldr r3, [pc, #368] @ 2bd850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2bd854 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ cmp r9, r4 │ │ │ │ bne 2bd5f0 │ │ │ │ b 2bd47c │ │ │ │ ldr r3, [pc, #316] @ 2bd858 │ │ │ │ ldr r2, [pc, #316] @ 2bd85c │ │ │ │ ldr r1, [pc, #316] @ 2bd860 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, fp │ │ │ │ bl 2534c0 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd5f0 │ │ │ │ b 2bd47c │ │ │ │ ldr r3, [pc, #264] @ 2bd864 │ │ │ │ ldr r2, [pc, #264] @ 2bd868 │ │ │ │ @@ -107913,75 +107913,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2bd870 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, fp │ │ │ │ bl 2534c0 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 253130 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2bd5f0 │ │ │ │ b 2bd47c │ │ │ │ addseq sp, lr, r4, lsr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, lr, r4, lsl lr │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - rsbseq r6, r2, r4, lsl r2 │ │ │ │ - rsbseq r6, r2, r4, lsr #4 │ │ │ │ + rsbseq r6, r2, r4, ror #6 │ │ │ │ + rsbseq r6, r2, r4, ror r3 │ │ │ │ addseq sp, lr, r8, lsr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r6, r2, r0, lsl #3 │ │ │ │ - addeq r9, r6, r0, lsr #28 │ │ │ │ - rsbseq r3, r2, ip, ror r7 │ │ │ │ - rsbseq r3, r2, r0, ror #14 │ │ │ │ + ldrsbeq r6, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq r9, r6, r0, ror pc │ │ │ │ + rsbseq r3, r2, ip, asr #17 │ │ │ │ + ldrheq r3, [r2], #-128 @ 0xffffff80 @ │ │ │ │ addseq sp, lr, r8, asr sl │ │ │ │ @ instruction: 0x009ed9fc │ │ │ │ - addeq r9, r6, ip, asr ip │ │ │ │ - rsbseq r5, r2, r8, asr #28 │ │ │ │ - rsbseq r5, r2, r8, asr ip │ │ │ │ + addeq r9, r6, ip, lsr #27 │ │ │ │ + @ instruction: 0x00725f98 │ │ │ │ + rsbseq r5, r2, r8, lsr #27 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ umullseq sp, lr, r4, r9 │ │ │ │ - strdeq r9, [r6], r8 │ │ │ │ - ldrheq r5, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsheq r5, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r9, r6, r8, asr #26 │ │ │ │ + rsbseq r5, r2, r4, lsl #30 │ │ │ │ + rsbseq r5, r2, r4, asr #26 │ │ │ │ addseq sp, lr, ip, lsr r9 │ │ │ │ - umulleq r9, r6, ip, fp │ │ │ │ - ldrheq r5, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x00725b98 │ │ │ │ + addeq r9, r6, ip, ror #25 │ │ │ │ + rsbseq r5, r2, r8, lsl #30 │ │ │ │ + rsbseq r5, r2, r8, ror #25 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - @ instruction: 0x00725d90 │ │ │ │ - addeq r9, r6, r0, asr fp │ │ │ │ - rsbseq r5, r2, ip, asr #22 │ │ │ │ + rsbseq r5, r2, r0, ror #29 │ │ │ │ + addeq r9, r6, r0, lsr #25 │ │ │ │ + @ instruction: 0x00725c9c │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ umullseq sp, lr, r4, r8 │ │ │ │ - ldrsbeq r5, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - addeq r9, r6, r8, ror #21 │ │ │ │ - rsbseq r5, r2, r4, ror #21 │ │ │ │ + rsbseq r5, r2, r0, lsr #30 │ │ │ │ + addeq r9, r6, r8, lsr ip │ │ │ │ + rsbseq r5, r2, r4, lsr ip │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, r8, lsl r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r5, r2, r8, asr #26 │ │ │ │ - rsbseq r5, r2, r0, lsr #26 │ │ │ │ - rsbseq r5, r2, r4, lsr #24 │ │ │ │ - addeq r9, r6, r8, asr #19 │ │ │ │ - rsbseq r5, r2, r4, asr #19 │ │ │ │ - addeq r9, r6, ip, lsl #19 │ │ │ │ - rsbseq r5, r2, r4, lsl ip │ │ │ │ - rsbseq r5, r2, r4, lsl #19 │ │ │ │ - addeq r9, r6, ip, asr #18 │ │ │ │ - rsbseq r5, r2, r0, lsl #24 │ │ │ │ - rsbseq r5, r2, r8, asr #18 │ │ │ │ + @ instruction: 0x00725e98 │ │ │ │ + rsbseq r5, r2, r0, ror lr │ │ │ │ + rsbseq r5, r2, r4, ror sp │ │ │ │ + addeq r9, r6, r8, lsl fp │ │ │ │ + rsbseq r5, r2, r4, lsl fp │ │ │ │ + ldrdeq r9, [r6], ip │ │ │ │ + rsbseq r5, r2, r4, ror #26 │ │ │ │ + ldrsbeq r5, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + umulleq r9, r6, ip, sl │ │ │ │ + rsbseq r5, r2, r0, asr sp │ │ │ │ + @ instruction: 0x00725a98 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2bd96c │ │ │ │ mov r7, r2 │ │ │ │ @@ -107992,24 +107992,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r2, [pc, #176] @ 2bd978 │ │ │ │ ldr r1, [pc, #176] @ 2bd97c │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bd8f8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bd874 │ │ │ │ mov r0, r6 │ │ │ │ @@ -108037,20 +108037,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r9, r6, r0, lsl #18 │ │ │ │ - rsbseq ip, r1, r4, asr #13 │ │ │ │ - rsbseq r4, r6, r4, ror #18 │ │ │ │ - rsbseq r5, r2, r0, asr #22 │ │ │ │ - rsbseq r9, r4, r0, ror #27 │ │ │ │ - rsbseq r5, r2, r4, lsl fp │ │ │ │ + addeq r9, r6, r0, asr sl │ │ │ │ + rsbseq ip, r1, r4, lsl r8 │ │ │ │ + ldrheq r4, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00725c90 │ │ │ │ + rsbseq r9, r4, r0, lsr pc │ │ │ │ + rsbseq r5, r2, r4, ror #24 │ │ │ │ │ │ │ │ 002bd984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2bdab4 │ │ │ │ @@ -108063,25 +108063,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2bdac0 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75be5c │ │ │ │ + bl 75bfac │ │ │ │ ldr r2, [pc, #236] @ 2bdac4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #212] @ 2bdac8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bda48 │ │ │ │ ldr r1, [pc, #196] @ 2bdacc │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2540f0 │ │ │ │ @@ -108102,15 +108102,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2bdad4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108119,37 +108119,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bdadc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2bda6c │ │ │ │ addseq sp, lr, r4, lsl #9 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq r4, r6, r0, ror #16 │ │ │ │ - addeq r9, r6, r8, asr #15 │ │ │ │ - rsbseq ip, r1, ip, lsl #11 │ │ │ │ - rsbseq r5, r2, r0, asr #20 │ │ │ │ - rsbseq r5, r2, r0, lsl #21 │ │ │ │ - ldrsheq r5, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r5, r2, r8, ror #19 │ │ │ │ - rsbseq r5, r2, r0, lsl #20 │ │ │ │ - rsbseq r5, r2, r4, lsr #19 │ │ │ │ + ldrheq r4, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r9, r6, r8, lsl r9 │ │ │ │ + ldrsbeq ip, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x00725b90 │ │ │ │ + ldrsbeq r5, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r5, r2, r8, asr #22 │ │ │ │ + rsbseq r5, r2, r8, lsr fp │ │ │ │ + rsbseq r5, r2, r0, asr fp │ │ │ │ + ldrsheq r5, [r2], #-164 @ 0xffffff5c @ │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2bdaf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ umullseq sl, r0, r8, r7 │ │ │ │ ldr r0, [pc, #8] @ 2bdb08 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addseq sl, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2bdcb0 │ │ │ │ @@ -108250,60 +108250,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009ed2f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r9, r6, r8, asr #14 │ │ │ │ + umulleq r9, r6, r8, r8 │ │ │ │ adceq r4, lr, r8, lsr #21 │ │ │ │ addseq sp, lr, r4, lsr #4 │ │ │ │ - addeq r9, r6, r4, lsr #13 │ │ │ │ - umulleq r9, r6, r4, r7 │ │ │ │ - addeq r9, r6, r8, asr #12 │ │ │ │ - rsbseq r5, r2, r4, asr #16 │ │ │ │ - rsbseq r5, r2, r0, asr r8 │ │ │ │ + strdeq r9, [r6], r4 │ │ │ │ + addeq r9, r6, r4, ror #17 │ │ │ │ + umulleq r9, r6, r8, r7 │ │ │ │ + @ instruction: 0x00725994 │ │ │ │ + rsbseq r5, r2, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2bdde0 │ │ │ │ ldr r3, [pc, #240] @ 2bdde4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8ba6ac │ │ │ │ + bl 8ba7fc │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999e48 │ │ │ │ + bl 999f98 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2bdd98 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 999c20 │ │ │ │ + bl 999d70 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8ba71c │ │ │ │ + bl 8ba86c │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8ba6ac │ │ │ │ + bl 8ba7fc │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -108341,89 +108341,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 2532b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bb514 │ │ │ │ + bl 8bb664 │ │ │ │ ldr r1, [pc, #212] @ 2bdf04 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ ldr r1, [pc, #192] @ 2bdf08 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ ldr r1, [pc, #148] @ 2bdf0c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ ldr r1, [pc, #104] @ 2bdf10 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r5, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r2, r2, ip, ror #22 │ │ │ │ - addeq sl, r0, r4, ror lr │ │ │ │ - addeq r4, r0, r0, lsr r3 │ │ │ │ + rsbseq r5, r3, r4, asr #20 │ │ │ │ + ldrheq r2, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + addeq sl, r0, r4, asr #31 │ │ │ │ + addeq r4, r0, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2bdfac │ │ │ │ ldr r2, [pc, #128] @ 2bdfb0 │ │ │ │ ldr r1, [pc, #128] @ 2bdfb4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #96] @ 2bdfb8 │ │ │ │ ldr ip, [pc, #96] @ 2bdfbc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2bdfc0 │ │ │ │ ldr r2, [pc, #92] @ 2bdfc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -108439,17 +108439,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x008693b4 │ │ │ │ - ldrheq r5, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq lr, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r9, r6, r4, lsl #10 │ │ │ │ + rsbseq r5, r2, ip, lsl #14 │ │ │ │ + rsbseq lr, fp, r4, lsr #26 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -108474,15 +108474,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2be068 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -108504,28 +108504,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2be0e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r6, r0, asr r2 │ │ │ │ - rsbseq r5, r2, r0, asr #8 │ │ │ │ - rsbseq r5, r2, r0, ror r4 │ │ │ │ + addeq r9, r6, r0, lsr #7 │ │ │ │ + @ instruction: 0x00725590 │ │ │ │ + rsbseq r5, r2, r0, asr #11 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2be138 │ │ │ │ ldr r2, [pc, #52] @ 2be13c │ │ │ │ @@ -108533,22 +108533,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2be144 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2bdcd8 │ │ │ │ - ldrdeq r9, [r6], ip │ │ │ │ - rsbseq r5, r2, ip, asr #7 │ │ │ │ - ldrsheq r5, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r9, r6, ip, lsr #6 │ │ │ │ + rsbseq r5, r2, ip, lsl r5 │ │ │ │ + rsbseq r5, r2, ip, asr #10 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2be1bc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -108562,23 +108562,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #28] @ 2be1c0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ adceq r4, lr, r0, lsl r5 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2be28c │ │ │ │ @@ -108588,53 +108588,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #140] @ 2be298 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 9998a4 │ │ │ │ + bl 9999f4 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 2be29c │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r9, r6, r8, lsl #2 │ │ │ │ - rsbseq r1, r2, r8, ror ip │ │ │ │ - rsbseq r1, r2, r4, asr #31 │ │ │ │ - rsbseq r1, r2, ip, ror #24 │ │ │ │ + addeq r9, r6, r8, asr r2 │ │ │ │ + rsbseq r1, r2, r8, asr #27 │ │ │ │ + rsbseq r2, r2, r4, lsl r1 │ │ │ │ + ldrheq r1, [r2], #-220 @ 0xffffff24 @ │ │ │ │ addseq sl, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2be354 │ │ │ │ mov r6, r1 │ │ │ │ @@ -108645,15 +108645,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 2b3248 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be334 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -108673,17 +108673,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r6, ip, lsr #32 │ │ │ │ - rsbseq r1, r2, r4, lsr #23 │ │ │ │ - @ instruction: 0x00721b90 │ │ │ │ + addeq r9, r6, ip, ror r1 │ │ │ │ + ldrsheq r1, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r1, r2, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2be588 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -108691,15 +108691,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2be58c │ │ │ │ ldr r1, [pc, #512] @ 2be590 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2be56c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 253a00 │ │ │ │ @@ -108814,19 +108814,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2be594 │ │ │ │ ldr r0, [pc, #32] @ 2be598 │ │ │ │ ldr r2, [pc, #32] @ 2be59c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r8, r6, ip, ror #30 │ │ │ │ - ldrsbeq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r1, r2, r4, ror #21 │ │ │ │ - rsbseq r4, r2, ip, ror #30 │ │ │ │ - rsbseq r4, r2, r8, lsr #31 │ │ │ │ + strheq r9, [r6], ip │ │ │ │ + rsbseq r1, r2, r0, lsr #24 │ │ │ │ + rsbseq r1, r2, r4, lsr ip │ │ │ │ + ldrheq r5, [r2], #-12 @ │ │ │ │ + ldrsheq r5, [r2], #-8 @ │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -108847,15 +108847,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2be6a0 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -108872,15 +108872,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdb0c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -108892,29 +108892,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - umulleq r8, r6, r8, ip │ │ │ │ - rsbseq r1, r2, r4, lsl #16 │ │ │ │ - rsbseq r1, r2, r8, lsl r8 │ │ │ │ + addeq r8, r6, r8, ror #27 │ │ │ │ + rsbseq r1, r2, r4, asr r9 │ │ │ │ + rsbseq r1, r2, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -108949,15 +108949,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2beac4 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2beac8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2beacc │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2be994 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -108975,37 +108975,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be9bc │ │ │ │ cmp r4, #0 │ │ │ │ bne 2be950 │ │ │ │ ldr r0, [pc, #712] @ 2bead4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r3, [pc, #704] @ 2bead8 │ │ │ │ ldr r2, [pc, #704] @ 2beadc │ │ │ │ ldr r1, [pc, #704] @ 2beae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2beae4 │ │ │ │ ldr r2, [pc, #672] @ 2beae8 │ │ │ │ ldr r1, [pc, #672] @ 2beaec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b112c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -109028,15 +109028,15 @@ │ │ │ │ bl 253328 │ │ │ │ mov r4, r0 │ │ │ │ bl 254918 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ba514 │ │ │ │ + bl 8ba664 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2beaf4 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2beab8 │ │ │ │ @@ -109060,24 +109060,24 @@ │ │ │ │ bne 2be9b0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bea14 │ │ │ │ ldr r4, [pc, #416] @ 2beaf8 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r3, [pc, #400] @ 2beafc │ │ │ │ ldr r2, [pc, #400] @ 2beb00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2be83c │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -109103,15 +109103,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bea70 │ │ │ │ ldr r0, [pc, #268] @ 2beb10 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2be7fc │ │ │ │ ldr r3, [pc, #232] @ 2beb04 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2be950 │ │ │ │ ldr r3, [pc, #216] @ 2beb08 │ │ │ │ @@ -109124,61 +109124,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bea68 │ │ │ │ ldr r0, [pc, #188] @ 2beb14 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2be950 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2beb18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2be7fc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r4, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r6, r4, ror #22 │ │ │ │ - rsbseq r4, r2, ip, ror sp │ │ │ │ - rsbseq r4, r2, r0, asr sp │ │ │ │ + @ instruction: 0x00868cb4 │ │ │ │ + rsbseq r4, r2, ip, asr #29 │ │ │ │ + rsbseq r4, r2, r0, lsr #29 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ addseq ip, lr, r0, ror r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrheq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - addeq r8, r6, r8, asr #21 │ │ │ │ - rsbseq r1, r2, r8, lsr r6 │ │ │ │ - @ instruction: 0x00721990 │ │ │ │ - umulleq r8, r6, ip, sl │ │ │ │ - rsbseq r1, r2, r0, lsl r6 │ │ │ │ - rsbseq r1, r2, r4, lsr #12 │ │ │ │ - rsbseq r4, r2, r8, asr #25 │ │ │ │ + rsbseq r1, r2, r0, lsl #24 │ │ │ │ + addeq r8, r6, r8, lsl ip │ │ │ │ + rsbseq r1, r2, r8, lsl #15 │ │ │ │ + rsbseq r1, r2, r0, ror #21 │ │ │ │ + addeq r8, r6, ip, ror #23 │ │ │ │ + rsbseq r1, r2, r0, ror #14 │ │ │ │ + rsbseq r1, r2, r4, ror r7 │ │ │ │ + rsbseq r4, r2, r8, lsl lr │ │ │ │ addseq ip, lr, r4, lsr #10 │ │ │ │ - rsbseq r1, r2, r4, ror #16 │ │ │ │ - addeq r8, r6, r8, ror r9 │ │ │ │ - rsbseq r1, r2, r4, ror #9 │ │ │ │ + ldrheq r1, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r8, r6, r8, asr #21 │ │ │ │ + rsbseq r1, r2, r4, lsr r6 │ │ │ │ andeq r3, r0, r0, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r2, r8, ror #22 │ │ │ │ - rsbseq r4, r2, r0, lsl fp │ │ │ │ - rsbseq r4, r2, r4, lsr #21 │ │ │ │ + ldrheq r4, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r4, r2, r0, ror #24 │ │ │ │ + ldrsheq r4, [r2], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2becf0 │ │ │ │ ldr r2, [pc, #444] @ 2becf4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109186,15 +109186,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2becf8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2bec64 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -109238,15 +109238,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2b253c │ │ │ │ @@ -109274,37 +109274,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2b2494 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x008687b0 │ │ │ │ + addeq r8, r6, r0, lsl #18 │ │ │ │ + rsbseq r1, r2, r8, ror #8 │ │ │ │ + ldrheq r1, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r8, r6, r8, lsr #16 │ │ │ │ + @ instruction: 0x0072139c │ │ │ │ + ldrheq r1, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + umulleq r8, r6, r8, r7 │ │ │ │ + rsbseq r1, r2, r4, lsl #6 │ │ │ │ rsbseq r1, r2, r8, lsl r3 │ │ │ │ - rsbseq r1, r2, ip, ror #12 │ │ │ │ - ldrdeq r8, [r6], r8 @ │ │ │ │ - rsbseq r1, r2, ip, asr #4 │ │ │ │ - rsbseq r1, r2, r0, ror #4 │ │ │ │ - addeq r8, r6, r8, asr #12 │ │ │ │ - ldrheq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r1, r2, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2beed8 │ │ │ │ ldr r2, [pc, #424] @ 2beedc │ │ │ │ @@ -109322,15 +109322,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2bee40 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -109351,15 +109351,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2bdb0c │ │ │ │ ldr r2, [pc, #228] @ 2beef0 │ │ │ │ ldr r3, [pc, #204] @ 2beedc │ │ │ │ @@ -109401,34 +109401,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2bef04 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2bdb0c │ │ │ │ b 2bee04 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrsheq ip, [lr], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00ae38bc │ │ │ │ - addeq r8, r6, r8, lsl r5 │ │ │ │ - rsbseq r1, r2, ip, lsl #1 │ │ │ │ - rsbseq r1, r2, r0, lsr #1 │ │ │ │ + addeq r8, r6, r8, ror #12 │ │ │ │ + ldrsbeq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsheq r1, [r2], #-16 @ │ │ │ │ addseq ip, lr, r8, lsl r0 │ │ │ │ @ instruction: 0x009ebfdc │ │ │ │ - addeq r8, r6, r8, asr r4 │ │ │ │ - ldrheq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r0, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r8, r6, r8, lsr #11 │ │ │ │ + rsbseq r1, r2, ip, lsl #2 │ │ │ │ + rsbseq r1, r2, r0, lsr #2 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2bf1b8 │ │ │ │ ldr r2, [pc, #664] @ 2bf1bc │ │ │ │ @@ -109446,15 +109446,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 2b401c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2bf19c │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -109466,15 +109466,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 253a00 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255ce0 │ │ │ │ @@ -109521,15 +109521,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2bdb0c │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -109554,15 +109554,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 253a00 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 255ce0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -109594,28 +109594,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2bf1e8 │ │ │ │ ldr r0, [pc, #68] @ 2bf1ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r8, r6, r0, asr #7 │ │ │ │ + addeq r8, r6, r0, lsl r5 │ │ │ │ @ instruction: 0x009ebef8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r2, ip, lsl pc │ │ │ │ - rsbseq r0, r2, r0, lsr pc │ │ │ │ - addeq r8, r6, ip, lsr #5 │ │ │ │ - rsbseq r0, r2, r8, lsl lr │ │ │ │ - rsbseq r0, r2, r4, lsl #28 │ │ │ │ - addeq r8, r6, r8, ror #3 │ │ │ │ - rsbseq r0, r2, ip, asr sp │ │ │ │ - rsbseq r0, r2, r0, ror sp │ │ │ │ + rsbseq r1, r2, ip, rrx │ │ │ │ + rsbseq r1, r2, r0, lsl #1 │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ + rsbseq r0, r2, r8, ror #30 │ │ │ │ + rsbseq r0, r2, r4, asr pc │ │ │ │ + addeq r8, r6, r8, lsr r3 │ │ │ │ + rsbseq r0, r2, ip, lsr #29 │ │ │ │ + rsbseq r0, r2, r0, asr #29 │ │ │ │ addseq fp, lr, ip, asr #25 │ │ │ │ - rsbseq r4, r2, r0, asr #6 │ │ │ │ - rsbseq r4, r2, ip, asr #6 │ │ │ │ + @ instruction: 0x00724490 │ │ │ │ + @ instruction: 0x0072449c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2bf288 │ │ │ │ ldr r7, [pc, #128] @ 2bf28c │ │ │ │ ldr r6, [pc, #128] @ 2bf290 │ │ │ │ @@ -109624,40 +109624,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #88] @ 2bf294 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf25c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2bef08 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 2be360 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2bef08 │ │ │ │ - ldrdeq r8, [r6], r8 @ │ │ │ │ - rsbseq r0, r2, ip, asr #24 │ │ │ │ - rsbseq r0, r2, r4, lsr #31 │ │ │ │ - rsbseq r1, r2, r0, lsl #1 │ │ │ │ + addeq r8, r6, r8, lsr #4 │ │ │ │ + @ instruction: 0x00720d9c │ │ │ │ + ldrsheq r1, [r2], #-4 @ │ │ │ │ + ldrsbeq r1, [r2], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2bf558 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2bf55c │ │ │ │ @@ -109685,15 +109685,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2bf37c │ │ │ │ @@ -109752,15 +109752,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2b401c │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf53c │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -109782,15 +109782,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 254240 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -109829,19 +109829,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq fp, lr, ip, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq fp, lr, r4, sl │ │ │ │ - strdeq r7, [r6], r4 │ │ │ │ - rsbseq r0, r2, r0, ror #20 │ │ │ │ - rsbseq r0, r2, r4, ror sl │ │ │ │ - rsbseq r3, r2, r0, lsr #31 │ │ │ │ - rsbseq r3, r2, ip, lsr #31 │ │ │ │ + addeq r8, r6, r4, asr #32 │ │ │ │ + ldrheq r0, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r0, r2, r4, asr #23 │ │ │ │ + ldrsheq r4, [r2], #-0 @ │ │ │ │ + ldrsheq r4, [r2], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2c03ac │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -109860,15 +109860,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2c03c0 │ │ │ │ ldr r3, [pc, #3560] @ 2c03c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -109995,15 +109995,15 @@ │ │ │ │ bge 2bf990 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -110088,15 +110088,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b3730 │ │ │ │ b 2bf6a0 │ │ │ │ @@ -110130,22 +110130,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2c03fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2bf670 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -110395,15 +110395,15 @@ │ │ │ │ bl 253328 │ │ │ │ mov r9, r0 │ │ │ │ bl 254918 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8ba71c │ │ │ │ + bl 8ba86c │ │ │ │ b 2bf674 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2bfb84 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110541,45 +110541,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2c040c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2bf7a8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2c0410 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8ba71c │ │ │ │ + bl 8ba86c │ │ │ │ b 2bf670 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -110697,15 +110697,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -110735,50 +110735,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2bfbe0 │ │ │ │ ldr r0, [pc, #148] @ 2c0414 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2bf7a8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2c0418 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2bf670 │ │ │ │ - addeq r7, r6, r4, asr sp │ │ │ │ + addeq r7, r6, r4, lsr #29 │ │ │ │ addseq fp, lr, r4, ror r8 │ │ │ │ addseq fp, lr, r0, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r3, r2, ip, lsr pc │ │ │ │ - rsbseq r3, r2, ip, lsl #30 │ │ │ │ + rsbseq r4, r2, ip, lsl #1 │ │ │ │ + rsbseq r4, r2, ip, asr r0 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq r7, r6, lr, lsr #23 │ │ │ │ - umulleq r7, r6, r4, fp │ │ │ │ - addeq r7, r6, r0, asr #23 │ │ │ │ + strdeq r7, [r6], lr │ │ │ │ + addeq r7, r6, r4, ror #25 │ │ │ │ + addeq r7, r6, r0, lsl sp │ │ │ │ addseq fp, lr, ip, ror r7 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r7, r6, sl, asr sl │ │ │ │ - umulleq r7, r6, r0, r9 │ │ │ │ - rsbseq r0, r2, r0, lsl #10 │ │ │ │ - rsbseq r0, r2, r4, lsl r5 │ │ │ │ + addeq r7, r6, sl, lsr #23 │ │ │ │ + addeq r7, r6, r0, ror #21 │ │ │ │ + rsbseq r0, r2, r0, asr r6 │ │ │ │ + rsbseq r0, r2, r4, ror #12 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r3, r2, r4, lsl #24 │ │ │ │ - addeq r7, r6, r6, lsr #14 │ │ │ │ - rsbseq r3, r2, ip, lsl #16 │ │ │ │ + rsbseq r3, r2, r4, asr sp │ │ │ │ + addeq r7, r6, r6, ror r8 │ │ │ │ + rsbseq r3, r2, ip, asr r9 │ │ │ │ andeq r2, r0, r8, lsl r8 │ │ │ │ - rsbseq r3, r2, r0, ror #9 │ │ │ │ - rsbseq r3, r2, r4, asr r5 │ │ │ │ - rsbseq r3, r2, ip, asr r2 │ │ │ │ - ldrsbeq r3, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, r2, r0, lsr r6 │ │ │ │ + rsbseq r3, r2, r4, lsr #13 │ │ │ │ + rsbseq r3, r2, ip, lsr #7 │ │ │ │ + rsbseq r3, r2, ip, lsr #8 │ │ │ │ │ │ │ │ 002c041c : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -110822,21 +110822,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c06c8 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999e34 │ │ │ │ + bl 999f84 │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99998c │ │ │ │ + bl 999adc │ │ │ │ mov r0, r4 │ │ │ │ bl 2bdcd8 │ │ │ │ b 2c0538 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -110949,36 +110949,36 @@ │ │ │ │ beq 2c06dc │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8ba514 │ │ │ │ + bl 8ba664 │ │ │ │ b 2c04d0 │ │ │ │ ldr r1, [pc, #68] @ 2c0728 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8ba514 │ │ │ │ + bl 8ba664 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2c04c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ea9dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r6, sl, ror lr │ │ │ │ + addeq r6, r6, sl, asr #31 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq sl, lr, r4, ror #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - ldrheq r1, [pc], #-112 @ │ │ │ │ + rsbseq r1, pc, r0, lsl #18 │ │ │ │ │ │ │ │ 002c072c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2c07a0 │ │ │ │ @@ -110993,23 +110993,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #28] @ 2c07a4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ adceq r1, lr, ip, lsr #30 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002c07a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -111021,43 +111021,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b25ec │ │ │ │ - addeq r6, r6, r0, lsr #22 │ │ │ │ - @ instruction: 0x0071f690 │ │ │ │ - rsbseq pc, r1, r4, lsr #13 │ │ │ │ + addeq r6, r6, r0, ror ip │ │ │ │ + rsbseq pc, r1, r0, ror #15 │ │ │ │ + ldrsheq pc, [r1], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 002c0808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2c084c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757b68 │ │ │ │ + bl 757cb8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2c0850 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 756f94 │ │ │ │ - ldrsheq r2, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + b 7570e4 │ │ │ │ + rsbseq r2, r2, ip, asr #28 │ │ │ │ addseq r7, r0, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c08b0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -111065,26 +111065,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2c08b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r2, r2, r4, asr lr │ │ │ │ - addeq r7, r6, r8, lsl #23 │ │ │ │ - rsbseq r2, r2, r8, lsr lr │ │ │ │ + rsbseq r2, r2, r4, lsr #31 │ │ │ │ + ldrdeq r7, [r6], r8 │ │ │ │ + rsbseq r2, r2, r8, lsl #31 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -111092,17 +111092,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2c0900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ bl 2554dc │ │ │ │ - ldrsheq r2, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r2, r2, r4, asr #30 │ │ │ │ │ │ │ │ 002c0904 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2c0950 │ │ │ │ @@ -111119,15 +111119,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ umullseq r8, pc, r4, sp @ │ │ │ │ ldr r0, [pc, #4] @ 2c0960 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addseq r7, r0, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -111193,15 +111193,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2c0a88 │ │ │ │ bl 2b90e0 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2c09cc │ │ │ │ - addeq r7, r6, r4, lsr sl │ │ │ │ + addeq r7, r6, r4, lsl #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -111209,55 +111209,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 2532b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bb514 │ │ │ │ + bl 8bb664 │ │ │ │ ldr r1, [pc, #84] @ 2c0b24 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ ldr r1, [pc, #60] @ 2c0b28 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r2, r4, rrx │ │ │ │ - rsbseq r3, r2, r0, asr #2 │ │ │ │ + ldrheq r3, [r2], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x00723290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2c0bc4 │ │ │ │ ldr r2, [pc, #128] @ 2c0bc8 │ │ │ │ ldr r1, [pc, #128] @ 2c0bcc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #96] @ 2c0bd0 │ │ │ │ ldr ip, [pc, #96] @ 2c0bd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2c0bd8 │ │ │ │ ldr r2, [pc, #92] @ 2c0bdc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111273,17 +111273,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r7, [r6], r0 │ │ │ │ - rsbseq r2, r2, r4, lsr #19 │ │ │ │ - ldrheq fp, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r7, r6, r0, asr #20 │ │ │ │ + ldrsheq r2, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, fp, ip, lsl #2 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -111297,53 +111297,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2c0c74 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ - bl 8ba6ac │ │ │ │ + bl 75778c │ │ │ │ + bl 8ba7fc │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2c0c94 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8ba71c │ │ │ │ + bl 8ba86c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8cc4 │ │ │ │ + bl 9b8e14 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8aac │ │ │ │ + bl 9b8bfc │ │ │ │ ldr r4, [pc, #56] @ 2c0cbc │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c0c18 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r7, r6, ip, lsr r8 │ │ │ │ - ldrsheq r2, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - @ instruction: 0x007bbe94 │ │ │ │ + addeq r7, r6, ip, lsl #19 │ │ │ │ + rsbseq r2, r2, r4, asr #20 │ │ │ │ + rsbseq fp, fp, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -111404,23 +111404,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b8c74 │ │ │ │ + bl 9b8dc4 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9b8c74 │ │ │ │ + bl 9b8dc4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2c0db4 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c0be4 │ │ │ │ ldr r2, [pc, #268] @ 2c0f20 │ │ │ │ @@ -111441,15 +111441,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2c0f24 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0d6c │ │ │ │ ldr r0, [pc, #196] @ 2c0f28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 2c0e0c │ │ │ │ ldr r4, [pc, #184] @ 2c0f2c │ │ │ │ add r4, pc, r4 │ │ │ │ b 2c0d6c │ │ │ │ ldr r3, [pc, #176] @ 2c0f30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -111468,43 +111468,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c0f3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c0d80 │ │ │ │ ldr r0, [pc, #68] @ 2c0f40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c0d80 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r0, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, lr, r8, ror #1 │ │ │ │ addseq r7, r0, r4, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, lr, r0, lsl r0 │ │ │ │ - ldrheq r2, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r2, r2, r4, ror #17 │ │ │ │ - @ instruction: 0x00722894 │ │ │ │ + rsbseq r2, r2, r0, lsl #20 │ │ │ │ + rsbseq r2, r2, r4, lsr sl │ │ │ │ + rsbseq r2, r2, r4, ror #19 │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r2, r2, r0, lsr #16 │ │ │ │ - rsbseq r2, r2, r0, lsr r8 │ │ │ │ + rsbseq r2, r2, r0, ror r9 │ │ │ │ + rsbseq r2, r2, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -111994,22 +111994,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2c1ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c15a0 │ │ │ │ ldr r2, [pc, #1940] @ 2c1ed8 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -112036,22 +112036,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2c1edc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -112226,25 +112226,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2c1920 │ │ │ │ b 2c191c │ │ │ │ ldr r0, [pc, #1132] @ 2c1f10 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2c15a0 │ │ │ │ ldr r0, [pc, #1100] @ 2c1f14 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c17d0 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2c1b2c │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2c198c │ │ │ │ mov r0, r9 │ │ │ │ bl 2af860 │ │ │ │ @@ -112286,22 +112286,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2c1f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c19ec │ │ │ │ ldr r2, [pc, #852] @ 2c1f1c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c19ec │ │ │ │ @@ -112330,23 +112330,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2c1f2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c192c │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2afbbc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112367,15 +112367,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2c1b20 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2c1f34 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2c19ec │ │ │ │ cmp fp, #0 │ │ │ │ beq 2c1d90 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c1af8 │ │ │ │ @@ -112398,41 +112398,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2c1f3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c1af8 │ │ │ │ bl 2af860 │ │ │ │ b 2c1af8 │ │ │ │ ldr fp, [pc, #424] @ 2c1f40 │ │ │ │ add fp, pc, fp │ │ │ │ b 2c1cf0 │ │ │ │ ldr r0, [pc, #416] @ 2c1f44 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c192c │ │ │ │ ldr r0, [pc, #400] @ 2c1f48 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c1af8 │ │ │ │ ldr r3, [pc, #380] @ 2c1f4c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1c90 │ │ │ │ ldr r3, [pc, #232] @ 2c1ecc │ │ │ │ @@ -112448,21 +112448,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2c1f50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c1c90 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2c1f54 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2c1e94 │ │ │ │ @@ -112474,67 +112474,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c1ccc │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2afc70 │ │ │ │ ldr r0, [pc, #208] @ 2c1f58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c1c90 │ │ │ │ addseq r9, lr, ip, asr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, lr, r8, asr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, lr, r4, lsl sl │ │ │ │ @ instruction: 0x00906ef0 │ │ │ │ - addeq r6, r6, r0, asr #30 │ │ │ │ + umulleq r7, r6, r0, r0 │ │ │ │ addseq r6, r0, ip, ror #27 │ │ │ │ - @ instruction: 0x00722198 │ │ │ │ + rsbseq r2, r2, r8, ror #5 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - @ instruction: 0x00722198 │ │ │ │ + rsbseq r2, r2, r8, ror #5 │ │ │ │ addseq r9, lr, r4, asr #15 │ │ │ │ - rsbseq r2, r2, ip, rrx │ │ │ │ + ldrheq r2, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r4, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00722098 │ │ │ │ + rsbseq r2, r2, r8, ror #3 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - @ instruction: 0x00721f9c │ │ │ │ - addeq r6, r6, r8, lsr ip │ │ │ │ - rsbseq r1, r2, r4, asr #29 │ │ │ │ + rsbseq r2, r2, ip, ror #1 │ │ │ │ + addeq r6, r6, r8, lsl #27 │ │ │ │ + rsbseq r2, r2, r4, lsl r0 │ │ │ │ @ instruction: 0x009e95d0 │ │ │ │ addseq r9, lr, r4, asr #10 │ │ │ │ - rsbseq r2, r2, r4, lsl r3 │ │ │ │ + rsbseq r2, r2, r4, ror #8 │ │ │ │ umullseq r6, r0, ip, r9 │ │ │ │ - rsbseq r1, r2, ip, asr sp │ │ │ │ - addeq r6, r6, r0, ror #19 │ │ │ │ - rsbseq r1, r2, r4, lsl pc │ │ │ │ + rsbseq r1, r2, ip, lsr #29 │ │ │ │ + addeq r6, r6, r0, lsr fp │ │ │ │ + rsbseq r2, r2, r4, rrx │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq r6, r0, r0, asr #17 │ │ │ │ - rsbseq r1, r2, r4, ror ip │ │ │ │ - rsbseq r1, r2, ip, lsr sp │ │ │ │ - rsbseq r1, r2, r8, asr #25 │ │ │ │ + rsbseq r1, r2, r4, asr #27 │ │ │ │ + rsbseq r1, r2, ip, lsl #29 │ │ │ │ + rsbseq r1, r2, r8, lsl lr │ │ │ │ addseq r9, lr, r4, lsr #6 │ │ │ │ andeq r2, r0, ip, lsr #2 │ │ │ │ - rsbseq r1, r2, r0, lsr #23 │ │ │ │ - rsbseq r1, r2, r0, lsr sp │ │ │ │ + ldrsheq r1, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r1, r2, r0, lsl #29 │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - rsbseq r1, r2, r0, lsr #23 │ │ │ │ + ldrsheq r1, [r2], #-192 @ 0xffffff40 @ │ │ │ │ addseq r9, lr, r8, ror r1 │ │ │ │ - rsbseq r1, r2, r4, lsr ip │ │ │ │ + rsbseq r1, r2, r4, lsl #27 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbseq r1, r2, r8, ror #21 │ │ │ │ - rsbseq r1, r2, r0, ror r9 │ │ │ │ - @ instruction: 0x00721a98 │ │ │ │ - ldrsheq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r1, r2, r8, lsr ip │ │ │ │ + rsbseq r1, r2, r0, asr #21 │ │ │ │ + rsbseq r1, r2, r8, ror #23 │ │ │ │ + rsbseq r1, r2, r0, asr #24 │ │ │ │ andeq r5, r0, r4, asr r0 │ │ │ │ - ldrsheq r1, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r1, r2, r8, asr #24 │ │ │ │ addseq r8, lr, ip, asr #31 │ │ │ │ - ldrsbeq r1, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, r2, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -112555,19 +112555,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8ba48c │ │ │ │ + b 8ba5dc │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2afb80 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -112708,17 +112708,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2c2114 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c2218 │ │ │ │ b 2c2134 │ │ │ │ - addeq r6, r6, r8, lsl #9 │ │ │ │ - rsbseq r1, r2, r4, asr #10 │ │ │ │ - rsbseq sl, fp, ip, asr fp │ │ │ │ + ldrdeq r6, [r6], r8 │ │ │ │ + @ instruction: 0x00721694 │ │ │ │ + rsbseq sl, fp, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2c23f4 │ │ │ │ ldr r1, [pc, #416] @ 2c23f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112732,15 +112732,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c2368 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 2550ec │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -112808,38 +112808,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2c2418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c228c │ │ │ │ ldr r0, [pc, #52] @ 2c241c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c228c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e8bd0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e8bb0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, r4, lsr fp │ │ │ │ @ instruction: 0x009e8af8 │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r1, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r1, r2, r8, asr #11 │ │ │ │ + rsbseq r1, r2, r4, lsl #14 │ │ │ │ + rsbseq r1, r2, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2c27b4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -112855,15 +112855,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr sl, [pc, #832] @ 2c27c8 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -112998,23 +112998,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2c27d4 │ │ │ │ ldr r0, [pc, #296] @ 2c27d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 2c2608 │ │ │ │ ldr r1, [pc, #276] @ 2c27dc │ │ │ │ ldr r0, [pc, #276] @ 2c27e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 2c262c │ │ │ │ ldr r3, [pc, #252] @ 2c27e4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c256c │ │ │ │ ldr r3, [pc, #236] @ 2c27e8 │ │ │ │ @@ -113031,85 +113031,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2c27f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c256c │ │ │ │ mov r0, r5 │ │ │ │ bl 2c1390 │ │ │ │ b 2c262c │ │ │ │ ldr r0, [pc, #120] @ 2c27f4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2c256c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2c27f8 │ │ │ │ ldr r1, [pc, #96] @ 2c27fc │ │ │ │ ldr r0, [pc, #96] @ 2c2800 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r6, r6, r0 │ │ │ │ + addeq r6, r6, r0, asr r1 │ │ │ │ @ instruction: 0x009e89d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, r2, r0, lsl r5 │ │ │ │ - rsbseq r1, r2, r0, ror #10 │ │ │ │ + rsbseq r1, r2, r0, ror #12 │ │ │ │ + ldrheq r1, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ umullseq r8, lr, ip, r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, r4, asr #15 │ │ │ │ - addeq r5, r6, ip, lsl #27 │ │ │ │ - rsbseq r1, r2, r4, lsr #7 │ │ │ │ - addeq r5, r6, r0, ror sp │ │ │ │ - rsbseq r1, r2, r8, ror #6 │ │ │ │ + ldrdeq r5, [r6], ip │ │ │ │ + ldrsheq r1, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r5, r6, r0, asr #29 │ │ │ │ + ldrheq r1, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00721298 │ │ │ │ - rsbseq r1, r2, r0, lsr #5 │ │ │ │ - umulleq r5, r6, ip, ip │ │ │ │ - ldrsbeq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r1, r2, r8, lsr r2 │ │ │ │ + rsbseq r1, r2, r8, ror #7 │ │ │ │ + ldrsheq r1, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r5, r6, ip, ror #27 │ │ │ │ + rsbseq r1, r2, r8, lsr #6 │ │ │ │ + rsbseq r1, r2, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2c284c │ │ │ │ ldr r2, [pc, #48] @ 2c2850 │ │ │ │ ldr r1, [pc, #48] @ 2c2854 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2c0be4 │ │ │ │ - addeq r5, r6, r8, lsl ip │ │ │ │ - rsbseq r1, r2, ip, asr #2 │ │ │ │ - @ instruction: 0x00721194 │ │ │ │ + addeq r5, r6, r8, ror #26 │ │ │ │ + @ instruction: 0x0072129c │ │ │ │ + rsbseq r1, r2, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2c28ec │ │ │ │ ldr r5, [pc, #124] @ 2c28f0 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -113117,72 +113117,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #88] @ 2c28f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr ip, [pc, #72] @ 2c28fc │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r6, r8, asr #23 │ │ │ │ - ldrsheq r1, [r2], #-12 @ │ │ │ │ - rsbseq r1, r2, r8, lsr r1 │ │ │ │ - ldrsbeq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r1, r2, ip, asr #3 │ │ │ │ + addeq r5, r6, r8, lsl sp │ │ │ │ + rsbseq r1, r2, ip, asr #4 │ │ │ │ + rsbseq r1, r2, r8, lsl #5 │ │ │ │ + rsbseq r1, r2, r4, lsr #6 │ │ │ │ + rsbseq r1, r2, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2c2970 │ │ │ │ ldr r2, [pc, #88] @ 2c2974 │ │ │ │ ldr r1, [pc, #88] @ 2c2978 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 554524 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c223c │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c2960 │ │ │ │ bl 2b7cbc │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b8adc │ │ │ │ - addeq r5, r6, ip, lsl fp │ │ │ │ - rsbseq r1, r2, r0, asr r0 │ │ │ │ - @ instruction: 0x00721098 │ │ │ │ + b 9b8c2c │ │ │ │ + addeq r5, r6, ip, ror #24 │ │ │ │ + rsbseq r1, r2, r0, lsr #3 │ │ │ │ + rsbseq r1, r2, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2c2a70 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113192,15 +113192,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 55449c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c2a20 │ │ │ │ @@ -113236,17 +113236,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2c2a7c │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2b7b2c │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2c2a18 │ │ │ │ - addeq r5, r6, r4, lsr #21 │ │ │ │ - rsbseq r1, r2, ip │ │ │ │ - rsbseq r0, r2, r8, asr #31 │ │ │ │ + strdeq r5, [r6], r4 │ │ │ │ + rsbseq r1, r2, ip, asr r1 │ │ │ │ + rsbseq r1, r2, r8, lsl r1 │ │ │ │ addseq r5, r0, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2c2cbc │ │ │ │ ldr lr, [pc, #548] @ 2c2cc0 │ │ │ │ @@ -113263,15 +113263,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #488] @ 2c2cd0 │ │ │ │ ldr r3, [pc, #488] @ 2c2cd4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -113322,21 +113322,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2c2cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2c223c │ │ │ │ ldr r2, [pc, #252] @ 2c2cf0 │ │ │ │ ldr r3, [pc, #204] @ 2c2cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113344,74 +113344,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2c2cb8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8ba48c │ │ │ │ + b 8ba5dc │ │ │ │ ldr r3, [pc, #188] @ 2c2ce8 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c2c94 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2c2cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c2b08 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c2b70 │ │ │ │ b 2c2be4 │ │ │ │ ldr r0, [pc, #92] @ 2c2cf8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c2c7c │ │ │ │ ldr r0, [pc, #76] @ 2c2cfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c2be4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - umulleq r5, r6, ip, r9 │ │ │ │ + addeq r5, r6, ip, ror #21 │ │ │ │ addseq r8, lr, r0, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r1, r2, r4 │ │ │ │ + rsbseq r1, r2, ip, asr #32 │ │ │ │ addseq r8, lr, ip, lsr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, lr, r4, lsl r3 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r5, r0, r0, asr #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r0, r2, r0, lsr #30 │ │ │ │ + rsbseq r1, r2, r0, ror r0 │ │ │ │ addseq r8, lr, r0, lsr r2 │ │ │ │ - rsbseq r0, r2, r0, asr #28 │ │ │ │ - rsbseq r0, r2, r4, asr #28 │ │ │ │ - rsbseq r0, r2, r0, ror lr │ │ │ │ + @ instruction: 0x00720f90 │ │ │ │ + @ instruction: 0x00720f94 │ │ │ │ + rsbseq r0, r2, r0, asr #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2c2d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addseq r5, r0, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2c2e24 │ │ │ │ ldr r2, [pc, #248] @ 2c2e28 │ │ │ │ @@ -113419,44 +113419,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #216] @ 2c2e30 │ │ │ │ ldr r3, [pc, #216] @ 2c2e34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2c2e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2c2e3c │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2c2e40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r3, [pc, #184] @ 2c2e44 │ │ │ │ ldr r2, [pc, #184] @ 2c2e48 │ │ │ │ ldr r1, [pc, #184] @ 2c2e4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r3, [pc, #164] @ 2c2e50 │ │ │ │ ldr r2, [pc, #164] @ 2c2e54 │ │ │ │ ldr r1, [pc, #164] @ 2c2e58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r0, [pc, #144] @ 2c2e5c │ │ │ │ ldr r3, [pc, #144] @ 2c2e60 │ │ │ │ ldr ip, [pc, #144] @ 2c2e64 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2c2e68 │ │ │ │ ldr r1, [pc, #140] @ 2c2e6c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -113464,42 +113464,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75c854 │ │ │ │ + bl 75c9a4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r5, r6, r8, asr #15 │ │ │ │ - rsbseq ip, r1, ip, ror #24 │ │ │ │ - rsbseq ip, r1, r4, asr #24 │ │ │ │ + addeq r5, r6, r8, lsl r9 │ │ │ │ + ldrheq ip, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x0071cd94 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - rsbseq r0, r2, ip, ror #31 │ │ │ │ + rsbseq r1, r2, ip, lsr r1 │ │ │ │ ldrheq r8, [lr], r8 @ │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - rsbseq r0, r2, r0, asr #31 │ │ │ │ + rsbseq r1, r2, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - rsbseq sl, pc, ip, lsl #18 │ │ │ │ + rsbseq sl, pc, ip, asr sl @ │ │ │ │ @ instruction: 0x000021b4 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq r0, r2, r8, ror pc │ │ │ │ - rsbseq r0, r2, r0, lsl #31 │ │ │ │ + rsbseq r1, r2, r8, asr #1 │ │ │ │ + ldrsbeq r1, [r2], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2c2f64 │ │ │ │ mov r5, r0 │ │ │ │ @@ -113578,15 +113578,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -113665,27 +113665,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2c34b8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c3300 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2c34bc │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ ldr r2, [pc, #864] @ 2c34c0 │ │ │ │ ldr r3, [pc, #812] @ 2c3490 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113704,15 +113704,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a7b4 │ │ │ │ + bl 99a904 │ │ │ │ b 2c3158 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2c3230 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -113761,15 +113761,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2c34c8 │ │ │ │ ldr r2, [pc, #568] @ 2c34cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c3158 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2c34d0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 254588 <__ioctl_time64@plt> │ │ │ │ @@ -113783,24 +113783,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2c34e0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 253ff4 │ │ │ │ b 2c3158 │ │ │ │ ldr r1, [pc, #464] @ 2c34e4 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9affc8 │ │ │ │ + bl 9b0118 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2c33a8 │ │ │ │ ldr r3, [pc, #424] @ 2c34e8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -113819,15 +113819,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2c34ec │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2c34f0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c3300 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2c33b4 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2c30a0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113865,66 +113865,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c3300 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2c3508 │ │ │ │ ldr r2, [pc, #176] @ 2c350c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2c3510 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c3300 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r6, r0, ror r5 │ │ │ │ + addeq r5, r6, r0, asr #13 │ │ │ │ umullseq r7, lr, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsbeq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r0, r2, r4, lsr #30 │ │ │ │ + rsbseq r0, r2, r4, lsr #30 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - strdeq r5, [r6], r0 │ │ │ │ - rsbseq r0, r2, r0, asr #26 │ │ │ │ - rsbseq r0, r2, r0, ror #24 │ │ │ │ + addeq r5, r6, r0, asr #10 │ │ │ │ + @ instruction: 0x00720e90 │ │ │ │ + ldrheq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq r0, r2, r4, lsl #25 │ │ │ │ + ldrsbeq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ addseq r7, lr, r4, asr #25 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - rsbseq r0, r2, r0, lsl fp │ │ │ │ + rsbseq r0, r2, r0, ror #24 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r5, r6, r8, lsl r2 │ │ │ │ - rsbseq r0, r2, ip, lsl #23 │ │ │ │ - rsbseq r0, r2, r8, lsl #21 │ │ │ │ + addeq r5, r6, r8, ror #6 │ │ │ │ + ldrsbeq r0, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq r0, [r2], #-184 @ 0xffffff48 @ │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq r6, pc, ip, lsl #7 │ │ │ │ - rsbseq r0, r2, r4, ror #20 │ │ │ │ + ldrheq r0, [r2], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - ldrdeq r5, [r6], r0 │ │ │ │ - ldrsbeq r0, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r0, r2, r4, asr #18 │ │ │ │ - umulleq r5, r6, r8, r0 │ │ │ │ - rsbseq r0, r2, r0, asr #19 │ │ │ │ - rsbseq r0, r2, ip, lsl #18 │ │ │ │ + addeq r5, r6, r0, lsr #4 │ │ │ │ + rsbseq r0, r2, r0, lsr #22 │ │ │ │ + @ instruction: 0x00720a94 │ │ │ │ + addeq r5, r6, r8, ror #3 │ │ │ │ + rsbseq r0, r2, r0, lsl fp │ │ │ │ + rsbseq r0, r2, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2c39f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114052,15 +114052,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9affc8 │ │ │ │ + bl 9b0118 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 253ff4 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c38a0 │ │ │ │ @@ -114231,20 +114231,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2b8ebc │ │ │ │ b 2c3540 │ │ │ │ addseq r7, lr, r8, ror #17 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - addeq r4, r6, r0, asr pc │ │ │ │ - addeq r4, r6, r4, lsr #29 │ │ │ │ + addeq r5, r6, r0, lsr #1 │ │ │ │ + strdeq r4, [r6], r4 @ │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strdeq r4, [r6], ip │ │ │ │ - rsbseq r0, r2, r8, lsl #15 │ │ │ │ - addeq r4, r6, r6, lsl sp │ │ │ │ + addeq r4, r6, ip, asr #30 │ │ │ │ + ldrsbeq r0, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r4, r6, r6, ror #28 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3a7c │ │ │ │ mov r4, r1 │ │ │ │ @@ -114253,53 +114253,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r6, r4, asr #21 │ │ │ │ - rsbseq r0, r2, ip, lsr r3 │ │ │ │ - rsbseq r0, r2, ip, asr #6 │ │ │ │ + addeq r4, r6, r4, lsl ip │ │ │ │ + rsbseq r0, r2, ip, lsl #9 │ │ │ │ + @ instruction: 0x0072049c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3ae4 │ │ │ │ ldr r2, [pc, #68] @ 2c3ae8 │ │ │ │ ldr r1, [pc, #68] @ 2c3aec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r6, r8, asr sl │ │ │ │ - ldrsbeq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r0, r2, r0, ror #5 │ │ │ │ + addeq r4, r6, r8, lsr #23 │ │ │ │ + rsbseq r0, r2, r0, lsr #8 │ │ │ │ + rsbseq r0, r2, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3b54 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3b58 │ │ │ │ @@ -114307,53 +114307,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r6, ip, ror #19 │ │ │ │ - rsbseq r0, r2, r4, ror #4 │ │ │ │ - rsbseq r0, r2, r4, ror r2 │ │ │ │ + addeq r4, r6, ip, lsr fp │ │ │ │ + ldrheq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r0, r2, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3bbc │ │ │ │ ldr r2, [pc, #68] @ 2c3bc0 │ │ │ │ ldr r1, [pc, #68] @ 2c3bc4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r6, r0, lsl #19 │ │ │ │ - ldrsheq r0, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r0, r2, r8, lsl #4 │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ + rsbseq r0, r2, r8, asr #6 │ │ │ │ + rsbseq r0, r2, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2c3c2c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2c3c30 │ │ │ │ @@ -114361,90 +114361,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r6, r4, lsl r9 │ │ │ │ - rsbseq r0, r2, ip, lsl #3 │ │ │ │ - @ instruction: 0x0072019c │ │ │ │ + addeq r4, r6, r4, ror #20 │ │ │ │ + ldrsbeq r0, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r0, r2, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2c3c94 │ │ │ │ ldr r2, [pc, #68] @ 2c3c98 │ │ │ │ ldr r1, [pc, #68] @ 2c3c9c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r6, r8, lsr #17 │ │ │ │ - rsbseq r0, r2, r0, lsr #2 │ │ │ │ - rsbseq r0, r2, r0, lsr r1 │ │ │ │ + strdeq r4, [r6], r8 │ │ │ │ + rsbseq r0, r2, r0, ror r2 │ │ │ │ + rsbseq r0, r2, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2c3cec │ │ │ │ ldr r2, [pc, #52] @ 2c3cf0 │ │ │ │ ldr r1, [pc, #52] @ 2c3cf4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - addeq r4, r6, r0, asr #16 │ │ │ │ - ldrheq r0, [r2], #-8 @ │ │ │ │ - rsbseq r0, r2, r8, asr #1 │ │ │ │ + umulleq r4, r6, r0, r9 │ │ │ │ + rsbseq r0, r2, r8, lsl #4 │ │ │ │ + rsbseq r0, r2, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2c3da4 │ │ │ │ ldr r2, [pc, #148] @ 2c3da8 │ │ │ │ ldr r1, [pc, #148] @ 2c3dac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c3d84 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114454,28 +114454,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9affc8 │ │ │ │ + bl 9b0118 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 253ff4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r3, [pc, #20] @ 2c3db0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2c3d5c │ │ │ │ - addeq r4, r6, r8, ror #15 │ │ │ │ - rsbseq r0, r2, ip, asr r0 │ │ │ │ - rsbseq r0, r2, ip, rrx │ │ │ │ + addeq r4, r6, r8, lsr r9 │ │ │ │ + rsbseq r0, r2, ip, lsr #3 │ │ │ │ + ldrheq r0, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ addseq r5, pc, r4, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2c3e78 │ │ │ │ ldr r6, [pc, #172] @ 2c3e7c │ │ │ │ @@ -114486,15 +114486,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c3e38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -114509,27 +114509,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2c3e84 │ │ │ │ ldr r2, [pc, #68] @ 2c3e88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r4, r6, r0, lsr r7 │ │ │ │ - rsbseq pc, r1, r0, lsr #31 │ │ │ │ - rsbseq pc, r1, r4, lsr #31 │ │ │ │ - rsbseq r0, r2, ip, asr r0 │ │ │ │ + addeq r4, r6, r0, lsl #17 │ │ │ │ + ldrsheq r0, [r2], #-0 @ │ │ │ │ + ldrsheq r0, [r2], #-4 @ │ │ │ │ + rsbseq r0, r2, ip, lsr #3 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002c3e8c : │ │ │ │ ldr r3, [pc, #176] @ 2c3f44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -114563,27 +114563,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253958 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2c3f54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r5, pc, ip, asr #16 │ │ │ │ adceq lr, sp, r0, ror #23 │ │ │ │ - rsbseq pc, r1, r4, ror #31 │ │ │ │ + rsbseq r0, r2, r4, lsr r1 │ │ │ │ umlaleq lr, sp, ip, fp │ │ │ │ - rsbseq pc, r1, r8, lsr #31 │ │ │ │ + ldrsheq r0, [r2], #-8 @ │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2c4000 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2c3fc0 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -114750,36 +114750,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2c4264 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r6, r0, lsr #10 │ │ │ │ - addeq r8, r0, r8, lsr #27 │ │ │ │ - ldrsbeq lr, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq pc, r1, ip, ror #28 │ │ │ │ - rsbseq pc, r1, ip, asr lr @ │ │ │ │ - rsbseq pc, r1, r0, asr lr @ │ │ │ │ - rsbseq pc, r1, r4, asr #28 │ │ │ │ - rsbseq r0, r9, ip, asr r5 │ │ │ │ - addeq r4, r6, r5, lsl #9 │ │ │ │ - rsbseq lr, fp, r8, ror #30 │ │ │ │ - rsbseq ip, r2, r4, asr r2 │ │ │ │ - ldrsbeq r5, [r9], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x0071fd94 │ │ │ │ - ldrheq pc, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq pc, r1, ip, lsr #27 │ │ │ │ - ldrsheq pc, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsheq pc, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq pc, r1, r0, asr #27 │ │ │ │ - @ instruction: 0x0071fd98 │ │ │ │ - rsbseq pc, r1, r0, ror sp @ │ │ │ │ - rsbseq pc, r1, r8, asr #26 │ │ │ │ - rsbseq pc, r1, ip, lsr #27 │ │ │ │ + addeq r4, r6, r0, ror r6 │ │ │ │ + strdeq r8, [r0], r8 @ │ │ │ │ + rsbseq pc, fp, r8, lsr #2 │ │ │ │ + ldrheq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq pc, r1, ip, lsr #31 │ │ │ │ + rsbseq pc, r1, r0, lsr #31 │ │ │ │ + @ instruction: 0x0071ff94 │ │ │ │ + rsbseq r0, r9, ip, lsr #13 │ │ │ │ + ldrdeq r4, [r6], r5 │ │ │ │ + ldrheq pc, [fp], #-8 @ │ │ │ │ + rsbseq ip, r2, r4, lsr #7 │ │ │ │ + rsbseq r5, r9, r4, lsr #6 │ │ │ │ + rsbseq pc, r1, r4, ror #29 │ │ │ │ + rsbseq pc, r1, r0, lsl #30 │ │ │ │ + ldrsheq pc, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq pc, r1, ip, asr #30 │ │ │ │ + rsbseq pc, r1, ip, asr #30 │ │ │ │ + rsbseq pc, r1, r0, lsl pc @ │ │ │ │ + rsbseq pc, r1, r8, ror #29 │ │ │ │ + rsbseq pc, r1, r0, asr #29 │ │ │ │ + @ instruction: 0x0071fe98 │ │ │ │ + ldrsheq pc, [r1], #-236 @ 0xffffff14 @ │ │ │ │ ldr ip, [pc, #656] @ 2c4500 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2c4288 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -114938,16 +114938,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r6, r2, lsl r3 │ │ │ │ - addeq r4, r6, r9, lsl r2 │ │ │ │ + addeq r4, r6, r2, ror #8 │ │ │ │ + addeq r4, r6, r9, ror #6 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114964,26 +114964,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2c462c │ │ │ │ ldr r2, [pc, #216] @ 2c4634 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr ip, [pc, #196] @ 2c4638 │ │ │ │ ldr r3, [pc, #196] @ 2c463c │ │ │ │ ldr r1, [pc, #196] @ 2c4640 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -115016,17 +115016,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2c45e4 │ │ │ │ bl 2554dc │ │ │ │ @ instruction: 0x009e68f0 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ - rsbseq pc, r1, ip, asr #20 │ │ │ │ - addeq r4, r6, r0, ror #5 │ │ │ │ - rsbseq pc, r1, r4, lsr sl @ │ │ │ │ + @ instruction: 0x0071fb9c │ │ │ │ + addeq r4, r6, r0, lsr r4 │ │ │ │ + rsbseq pc, r1, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2c4754 │ │ │ │ mov r9, r3 │ │ │ │ @@ -115037,33 +115037,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a82e8 │ │ │ │ + bl 7a8438 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c46d8 │ │ │ │ mov r0, #28 │ │ │ │ bl 2532b0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4510 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c471c │ │ │ │ mov r0, r5 │ │ │ │ - bl 968614 │ │ │ │ + bl 968764 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2c475c │ │ │ │ ldr r3, [pc, #112] @ 2c4758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115181,50 +115181,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2c4954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c4804 │ │ │ │ ldr r0, [pc, #64] @ 2c4958 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c4804 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r8, lsr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, lr, r4, ror r6 │ │ │ │ addseq r6, lr, r8, lsl r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq pc, r1, r4, ror #13 │ │ │ │ - rsbseq pc, r1, r8, ror #14 │ │ │ │ + rsbseq pc, r1, r4, lsr r8 @ │ │ │ │ + ldrheq pc, [r1], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c4aa0 │ │ │ │ @@ -115248,22 +115248,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c4a6c │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a82e8 │ │ │ │ + bl 7a8438 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c49f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c4510 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4038 │ │ │ │ bl 25586c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2c4a54 │ │ │ │ @@ -115280,38 +115280,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9684a4 │ │ │ │ + bl 9685f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mov r5, #0 │ │ │ │ b 2c4a14 │ │ │ │ ldr r3, [pc, #56] @ 2c4aac │ │ │ │ ldr r0, [pc, #56] @ 2c4ab0 │ │ │ │ ldr r1, [pc, #56] @ 2c4ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c49f8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, r8, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, lr, r8, lsl #8 │ │ │ │ - addeq r3, r6, r0, ror #27 │ │ │ │ - @ instruction: 0x0071f698 │ │ │ │ - rsbseq pc, r1, r4, lsr r5 @ │ │ │ │ + addeq r3, r6, r0, lsr pc │ │ │ │ + rsbseq pc, r1, r8, ror #15 │ │ │ │ + rsbseq pc, r1, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -115339,20 +115339,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2c4afc │ │ │ │ ldr r1, [pc, #188] @ 2c4bf8 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ ldr r1, [pc, #172] @ 2c4bfc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2c4bb8 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2c4b90 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -115369,107 +115369,107 @@ │ │ │ │ b 2c4b08 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2c4c08 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2c4b08 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r3, [pc, #68] @ 2c4c0c │ │ │ │ ldr ip, [pc, #68] @ 2c4c10 │ │ │ │ ldr r1, [pc, #68] @ 2c4c14 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2c4c18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c4b0c │ │ │ │ - ldrsheq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ - ldrsheq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq pc, r1, r4, asr #14 │ │ │ │ + rsbseq pc, r1, r4, asr #14 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r3, r6, ip, lsl #25 │ │ │ │ - rsbseq pc, r1, r4, lsl #11 │ │ │ │ - rsbseq pc, r1, r0, ror #7 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ + ldrsbeq pc, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq pc, r1, r0, lsr r5 @ │ │ │ │ andeq r0, r0, r7, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2c4c94 │ │ │ │ - bl 7b1e8c │ │ │ │ + bl 7b1fdc │ │ │ │ ldr r1, [pc, #216] @ 2c4d24 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7b1efc │ │ │ │ + bl 7b204c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b20c0 │ │ │ │ + bl 7b2210 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4d08 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2c4c54 │ │ │ │ ldr r1, [pc, #164] @ 2c4d28 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b23a4 │ │ │ │ + bl 7b24f4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2c4cf0 │ │ │ │ - bl 7b1e8c │ │ │ │ + bl 7b1fdc │ │ │ │ ldr r1, [pc, #132] @ 2c4d2c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7b1efc │ │ │ │ + bl 7b204c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7b20c0 │ │ │ │ + bl 7b2210 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c4d08 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2c4cb0 │ │ │ │ ldr r1, [pc, #80] @ 2c4d30 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7b23a4 │ │ │ │ + bl 7b24f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r1, r8, lsr #10 │ │ │ │ + rsbseq pc, r1, r8, ror r6 @ │ │ │ │ andeq sl, r0, ip, lsl r6 │ │ │ │ - ldrsbeq pc, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq pc, r1, r8, lsr #12 │ │ │ │ andeq sl, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -115554,15 +115554,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2c513c │ │ │ │ movne r5, #0 │ │ │ │ - bl 98c104 │ │ │ │ + bl 98c254 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2c50f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -115587,15 +115587,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2c4de4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ b 2c4de4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2c50c0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 253940 │ │ │ │ @@ -115632,15 +115632,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2c514c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2c5150 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mvn r5, #0 │ │ │ │ b 2c4f20 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2c5090 │ │ │ │ ldr r0, [pc, #352] @ 2c5154 │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -115664,146 +115664,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2c5164 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c4fdc │ │ │ │ ldr r1, [pc, #256] @ 2c5168 │ │ │ │ ldr r3, [pc, #256] @ 2c516c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2c5170 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2c5174 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c4fdc │ │ │ │ ldr r1, [pc, #224] @ 2c5178 │ │ │ │ ldr r3, [pc, #224] @ 2c517c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2c5180 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2c5184 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c4fdc │ │ │ │ ldr r1, [pc, #192] @ 2c5188 │ │ │ │ ldr r3, [pc, #192] @ 2c518c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2c5190 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2c5194 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c4fdc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2c5198 │ │ │ │ ldr r2, [pc, #156] @ 2c519c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2c51a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2c51a4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c4fdc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r6, lr, ip, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, r1, r8, ror #7 │ │ │ │ + rsbseq pc, r1, r8, lsr r5 @ │ │ │ │ addseq r6, lr, r8, lsr r0 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbseq r5, ip, r4, lsr #15 │ │ │ │ - ldrsbeq pc, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - umulleq r3, r6, r8, r8 │ │ │ │ - rsbseq lr, r1, r4, ror #31 │ │ │ │ + ldrsheq r5, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq pc, r1, ip, lsr #6 │ │ │ │ + addeq r3, r6, r8, ror #19 │ │ │ │ + rsbseq pc, r1, r4, lsr r1 @ │ │ │ │ andeq r0, r0, r2, lsr #29 │ │ │ │ - rsbseq r5, ip, r0, lsl #13 │ │ │ │ - addeq r3, r6, ip, lsl r8 │ │ │ │ - ldrsheq pc, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq lr, r1, r4, ror #30 │ │ │ │ + ldrsbeq r5, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r3, r6, ip, ror #18 │ │ │ │ + rsbseq pc, r1, r8, asr #6 │ │ │ │ + ldrheq pc, [r1], #-4 @ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - rsbseq pc, r1, ip, ror #2 │ │ │ │ - addeq r3, r6, r8, ror #15 │ │ │ │ - rsbseq lr, r1, r4, lsr pc │ │ │ │ + ldrheq pc, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r3, r6, r8, lsr r9 │ │ │ │ + rsbseq pc, r1, r4, lsl #1 │ │ │ │ @ instruction: 0x00000eb9 │ │ │ │ - rsbseq pc, r1, r8, asr r1 @ │ │ │ │ - @ instruction: 0x008637b8 │ │ │ │ - rsbseq lr, r1, r4, lsl #30 │ │ │ │ + rsbseq pc, r1, r8, lsr #5 │ │ │ │ + addeq r3, r6, r8, lsl #18 │ │ │ │ + rsbseq pc, r1, r4, asr r0 @ │ │ │ │ andeq r0, r0, fp, asr #29 │ │ │ │ - ldrsheq pc, [r1], #-4 @ │ │ │ │ - addeq r3, r6, r8, lsl #15 │ │ │ │ - ldrsbeq lr, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq pc, r1, r4, asr #4 │ │ │ │ + ldrdeq r3, [r6], r8 │ │ │ │ + rsbseq pc, r1, r4, lsr #32 │ │ │ │ @ instruction: 0x00000eb2 │ │ │ │ - addeq r3, r6, r4, asr r7 │ │ │ │ - rsbseq pc, r1, r0, lsl r1 @ │ │ │ │ - @ instruction: 0x0071ee9c │ │ │ │ + addeq r3, r6, r4, lsr #17 │ │ │ │ + rsbseq pc, r1, r0, ror #4 │ │ │ │ + rsbseq lr, r1, ip, ror #31 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c51d4 │ │ │ │ - bl 7b2690 │ │ │ │ + bl 7b27e0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2c51f4 │ │ │ │ - bl 7b2690 │ │ │ │ + bl 7b27e0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2c5224 │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c523c │ │ │ │ - bl 7571b4 │ │ │ │ + bl 757304 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 2535bc │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2c5298 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5270 │ │ │ │ - bl 7571b4 │ │ │ │ + bl 757304 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 2535bc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -115814,15 +115814,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2b6240 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2c5258 │ │ │ │ ldr r0, [pc, #4] @ 2c52b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99c598 │ │ │ │ + b 99c6e8 │ │ │ │ addseq r4, pc, ip, asr r4 @ │ │ │ │ ldr r1, [pc, #76] @ 2c530c │ │ │ │ ldr r2, [pc, #76] @ 2c5310 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -115839,17 +115839,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c5320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r3, r6, r8, ror #10 │ │ │ │ - ldrheq lr, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq lr, r1, ip, asr #30 │ │ │ │ + @ instruction: 0x008636b8 │ │ │ │ + rsbseq lr, r1, ip, lsl #28 │ │ │ │ + @ instruction: 0x0071f09c │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2c5540 │ │ │ │ ldr r3, [pc, #516] @ 2c5544 │ │ │ │ @@ -115905,15 +115905,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2c5444 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ bl 2e132c │ │ │ │ ldr r3, [pc, #312] @ 2c5564 │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2b184c │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -115961,49 +115961,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2c5580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c53e8 │ │ │ │ ldr r0, [pc, #88] @ 2c5584 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r8] │ │ │ │ b 2c53e8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r8, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ @ instruction: 0x009e5abc │ │ │ │ addseq r4, pc, r8, lsl #7 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r0, r8, ror r0 │ │ │ │ addseq sp, fp, r0, asr r0 │ │ │ │ @ instruction: 0x009e59d8 │ │ │ │ - rsbseq lr, r1, r0, lsl lr │ │ │ │ + rsbseq lr, r1, r0, ror #30 │ │ │ │ @ instruction: 0x00902fd0 │ │ │ │ andeq r2, r0, r0, lsr r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, r0, asr sp │ │ │ │ - rsbseq lr, r1, ip, asr sp │ │ │ │ + rsbseq lr, r1, r0, lsr #29 │ │ │ │ + rsbseq lr, r1, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2c56dc │ │ │ │ ldr r3, [pc, #316] @ 2c56e0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -116021,15 +116021,15 @@ │ │ │ │ b 2c562c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c55f4 │ │ │ │ - bl 7c40b8 │ │ │ │ + bl 7c4208 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5614 │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5614 │ │ │ │ @@ -116047,28 +116047,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 2532b0 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a82f8 │ │ │ │ + bl 7a8448 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2c5674 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2c4510 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c55d4 │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 968500 │ │ │ │ + bl 968650 │ │ │ │ mov r5, #0 │ │ │ │ b 2c5614 │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2c56e4 │ │ │ │ ldr r3, [pc, #60] @ 2c56e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116144,15 +116144,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 998828 │ │ │ │ + bl 998978 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2c57c8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -116275,15 +116275,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c5a48 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7afad4 │ │ │ │ + bl 7afc24 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2c5b1c │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2c5b10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -116332,41 +116332,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2c5b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c599c │ │ │ │ ldr r0, [pc, #56] @ 2c5b30 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c599c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r0, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, lr, r0, lsr #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, lr, ip, lsr #8 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq lr, r1, r4, asr #15 │ │ │ │ - rsbseq lr, r1, r8, lsl #16 │ │ │ │ + rsbseq lr, r1, r4, lsl r9 │ │ │ │ + rsbseq lr, r1, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2c5d68 │ │ │ │ mov r4, r2 │ │ │ │ @@ -116383,28 +116383,28 @@ │ │ │ │ beq 2c5c10 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2c5bc4 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2c5ca4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2c5d74 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c5cb0 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c5bc4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c594c │ │ │ │ mov r0, r4 │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ ldr r2, [pc, #420] @ 2c5d78 │ │ │ │ ldr r3, [pc, #404] @ 2c5d6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116441,23 +116441,23 @@ │ │ │ │ beq 2c5d4c │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2c5d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c5bb0 │ │ │ │ ldr r8, [pc, #224] @ 2c5d8c │ │ │ │ add r8, pc, r8 │ │ │ │ b 2c5b9c │ │ │ │ ldr r3, [pc, #216] @ 2c5d90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -116476,52 +116476,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c5d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c5bb0 │ │ │ │ ldr r0, [pc, #96] @ 2c5d98 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c5bb0 │ │ │ │ ldr r0, [pc, #72] @ 2c5d9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c5bb0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e52d0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e52bc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, lr, r0, asr r2 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq lr, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq lr, r1, r4, lsr #13 │ │ │ │ + rsbseq lr, r1, ip, lsl #16 │ │ │ │ + ldrsheq lr, [r1], #-116 @ 0xffffff8c @ │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x0071e69c │ │ │ │ - ldrsbeq lr, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq lr, r1, ip, lsr r6 │ │ │ │ + rsbseq lr, r1, ip, ror #15 │ │ │ │ + rsbseq lr, r1, r4, lsr #16 │ │ │ │ + rsbseq lr, r1, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2c5fec │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -116543,33 +116543,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2c5ff8 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2c5ea8 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5e64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b8aac │ │ │ │ + bl 9b8bfc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c5e64 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c5ea0 │ │ │ │ ldr r2, [pc, #436] @ 2c5ffc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2c6000 │ │ │ │ ldr r3, [pc, #384] @ 2c5ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116577,15 +116577,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2c5fe8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b8c74 │ │ │ │ + b 9b8dc4 │ │ │ │ bl 25391c │ │ │ │ b 2c5e40 │ │ │ │ ldr r2, [pc, #340] @ 2c6004 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c5f3c │ │ │ │ @@ -116641,48 +116641,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2c601c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c5ebc │ │ │ │ ldr r0, [pc, #76] @ 2c6020 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c5ebc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, lr, r4, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, lr, r8, asr #32 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr r6 │ │ │ │ @ instruction: 0x009e4fb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, lr, r4, asr pc │ │ │ │ addseq r4, lr, r0, lsr #30 │ │ │ │ andeq r4, r0, r8, asr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0071e498 │ │ │ │ - rsbseq lr, r1, ip, ror #9 │ │ │ │ + rsbseq lr, r1, r8, ror #11 │ │ │ │ + rsbseq lr, r1, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2c6330 │ │ │ │ @@ -116704,29 +116704,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c6168 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7af968 │ │ │ │ + bl 7afab8 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2c619c │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2c60c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c6258 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9b8cc4 │ │ │ │ + bl 9b8e14 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2c60ec │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2c61b0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116737,15 +116737,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2c633c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2c6340 │ │ │ │ ldr r3, [pc, #516] @ 2c6334 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116763,15 +116763,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2c6084 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7af968 │ │ │ │ + bl 7afab8 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2c60a4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -116802,24 +116802,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2c6354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c60ec │ │ │ │ bl 25391c │ │ │ │ b 2c6100 │ │ │ │ ldr r3, [pc, #228] @ 2c6344 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -116845,53 +116845,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2c635c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c60bc │ │ │ │ ldr r0, [pc, #96] @ 2c6360 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c60bc │ │ │ │ ldr r0, [pc, #80] @ 2c6364 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2c60ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e4ddc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, lr, r8, asr #27 │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ @ instruction: 0x009e4cf8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0071e390 │ │ │ │ + rsbseq lr, r1, r0, ror #9 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbseq lr, r1, r0, lsr r2 │ │ │ │ - rsbseq lr, r1, ip, ror r2 │ │ │ │ - rsbseq lr, r1, r4, lsr #6 │ │ │ │ + rsbseq lr, r1, r0, lsl #7 │ │ │ │ + rsbseq lr, r1, ip, asr #7 │ │ │ │ + rsbseq lr, r1, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2c63d0 │ │ │ │ ldr ip, [pc, #80] @ 2c63d4 │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -116912,17 +116912,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c63e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r2, r6, r4, lsr #9 │ │ │ │ - ldrsheq sp, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sp, r1, r8, lsl #29 │ │ │ │ + strdeq r2, [r6], r4 │ │ │ │ + rsbseq sp, r1, r8, asr #26 │ │ │ │ + ldrsbeq sp, [r1], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2c6734 │ │ │ │ ldr r3, [pc, #820] @ 2c6738 │ │ │ │ @@ -117134,17 +117134,17 @@ │ │ │ │ addseq r4, lr, r4, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ addseq r4, lr, r4, asr r7 │ │ │ │ - addeq r2, r6, r0, asr #2 │ │ │ │ - @ instruction: 0x0071d894 │ │ │ │ - rsbseq sp, r1, r4, lsr #22 │ │ │ │ + umulleq r2, r6, r0, r2 │ │ │ │ + rsbseq sp, r1, r4, ror #19 │ │ │ │ + rsbseq sp, r1, r4, ror ip │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2c723c │ │ │ │ @@ -117176,28 +117176,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2c7248 │ │ │ │ bl 2b9880 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c6860 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2c724c │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2c7250 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2b9838 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -117693,23 +117693,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2c72fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c6a24 │ │ │ │ bl 2b9838 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c69a0 │ │ │ │ ldr r3, [pc, #536] @ 2c7260 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -117733,22 +117733,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2c7304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c6ad8 │ │ │ │ ldr r2, [pc, #560] @ 2c7308 │ │ │ │ ldr r3, [pc, #356] @ 2c7240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -117774,23 +117774,23 @@ │ │ │ │ beq 2c7228 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2c730c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c6ad8 │ │ │ │ ldr r3, [pc, #368] @ 2c72f0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c6a24 │ │ │ │ ldr r3, [pc, #352] @ 2c72f4 │ │ │ │ @@ -117806,49 +117806,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2c7310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c6a24 │ │ │ │ ldr r0, [pc, #280] @ 2c7314 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c6a24 │ │ │ │ ldr r0, [pc, #264] @ 2c7318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c6a24 │ │ │ │ ldr r0, [pc, #252] @ 2c731c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c6ad8 │ │ │ │ ldr r0, [pc, #240] @ 2c7320 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c6ad8 │ │ │ │ addseq r4, lr, r4, lsr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, lr, r4, ror r6 │ │ │ │ - ldrsbeq r9, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r9, r1, r0, asr #12 │ │ │ │ - addeq r2, r6, r4, asr #32 │ │ │ │ + rsbseq r9, r1, r0, lsr #22 │ │ │ │ + @ instruction: 0x00719790 │ │ │ │ + umulleq r2, r6, r4, r1 │ │ │ │ @ instruction: 0x009e45bc │ │ │ │ - addeq r1, r6, r6, asr #25 │ │ │ │ + addeq r1, r6, r6, lsl lr │ │ │ │ addseq r4, lr, r8, asr #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, lr, r4, asr #7 │ │ │ │ addseq r4, lr, r8, lsl r3 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ addseq r4, lr, ip, ror #5 │ │ │ │ addseq r4, lr, r0, asr #5 │ │ │ │ @@ -117881,24 +117881,24 @@ │ │ │ │ addseq r3, lr, r4, lsr pc │ │ │ │ addseq r3, lr, r8, lsl #30 │ │ │ │ @ instruction: 0x009e3edc │ │ │ │ @ instruction: 0x009e3eb0 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq sp, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sp, r1, ip, lsl #16 │ │ │ │ andeq r3, r0, r8, asr r3 │ │ │ │ - ldrsbeq sp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sp, r1, ip, lsr #14 │ │ │ │ addseq r3, lr, ip, asr #26 │ │ │ │ - rsbseq sp, r1, r4, lsr r5 │ │ │ │ - ldrsheq sp, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq sp, r1, r0, lsl r5 │ │ │ │ - rsbseq sp, r1, r0, lsl #10 │ │ │ │ - rsbseq sp, r1, ip, lsr #9 │ │ │ │ - @ instruction: 0x0071d498 │ │ │ │ + rsbseq sp, r1, r4, lsl #13 │ │ │ │ + rsbseq sp, r1, ip, asr #12 │ │ │ │ + rsbseq sp, r1, r0, ror #12 │ │ │ │ + rsbseq sp, r1, r0, asr r6 │ │ │ │ + ldrsheq sp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sp, r1, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2c74e0 │ │ │ │ @@ -117929,15 +117929,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b5b0c │ │ │ │ ldr r3, [pc, #316] @ 2c74ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #296] @ 2c74f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2c7438 │ │ │ │ ldr r2, [pc, #276] @ 2c74f4 │ │ │ │ @@ -117982,45 +117982,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c7504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c73d8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2c7508 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c73d8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e3adc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, lr, ip, asr #21 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, lr, r4, asr #20 │ │ │ │ andeq r3, r0, r0, asr r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sp, r1, r8, ror r2 │ │ │ │ - rsbseq sp, r1, r8, lsr #5 │ │ │ │ + rsbseq sp, r1, r8, asr #7 │ │ │ │ + ldrsheq sp, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 002c750c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -118041,15 +118041,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c7598 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118060,46 +118060,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2c5588 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a82e8 │ │ │ │ + bl 7a8438 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2c7630 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2c7684 │ │ │ │ bls 2c7648 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2c76ac │ │ │ │ ldr r3, [pc, #200] @ 2c76b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r1, [pc, #184] @ 2c76bc │ │ │ │ ldr r3, [pc, #184] @ 2c76c0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2c76c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2c76c8 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9685b8 │ │ │ │ + bl 968708 │ │ │ │ mov r4, #0 │ │ │ │ b 2c7578 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 25586c │ │ │ │ @@ -118123,17 +118123,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2c7664 │ │ │ │ bl 2554dc │ │ │ │ @ instruction: 0x009f21d4 │ │ │ │ addseq r3, lr, r8, ror #17 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ - rsbseq ip, r1, r0, asr #19 │ │ │ │ - addeq r1, r6, ip, asr #4 │ │ │ │ - rsbseq ip, r1, r0, lsr #19 │ │ │ │ + rsbseq ip, r1, r0, lsl fp │ │ │ │ + umulleq r1, r6, ip, r3 │ │ │ │ + ldrsheq ip, [r1], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002c76cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -118174,21 +118174,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c77a8 │ │ │ │ ldr r3, [pc, #308] @ 2c78a8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 75be5c │ │ │ │ + bl 75bfac │ │ │ │ ldr r2, [pc, #288] @ 2c78ac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2c77ec │ │ │ │ @@ -118246,18 +118246,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r2, pc, r4, lsr #32 │ │ │ │ addseq r3, lr, r8, lsr r7 │ │ │ │ - addeq r1, r6, r8, asr r1 │ │ │ │ - rsbseq sl, r5, r4, lsl #22 │ │ │ │ + addeq r1, r6, r8, lsr #5 │ │ │ │ + rsbseq sl, r5, r4, asr ip │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - ldrsbeq r2, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r2, r1, ip, lsr #18 │ │ │ │ │ │ │ │ 002c78b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2c7a24 │ │ │ │ @@ -118279,24 +118279,24 @@ │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c78e8 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c797c │ │ │ │ ldr r5, [pc, #264] @ 2c7a28 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2c7a2c │ │ │ │ ldr r1, [pc, #256] @ 2c7a30 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c79f4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -118313,15 +118313,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #596 @ 0x254 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -118331,41 +118331,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 2c7a4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c79a8 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr ip, [pc, #80] @ 2c7a50 │ │ │ │ ldr r1, [pc, #80] @ 2c7a54 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2c7a58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2c79a8 │ │ │ │ addseq r1, pc, r0, asr #28 │ │ │ │ - addeq r0, r6, ip, lsr pc │ │ │ │ - rsbseq r8, r1, ip, asr #1 │ │ │ │ - rsbseq r8, r1, r4, ror #1 │ │ │ │ - ldrdeq r0, [r6], r4 │ │ │ │ - rsbseq ip, r1, ip, lsr lr │ │ │ │ - rsbseq ip, r1, r8, lsr #12 │ │ │ │ - addeq r0, r6, r8, lsl #29 │ │ │ │ - ldrsbeq ip, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsbeq ip, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r1, r6, ip, lsl #1 │ │ │ │ + rsbseq r8, r1, ip, lsl r2 │ │ │ │ + rsbseq r8, r1, r4, lsr r2 │ │ │ │ + addeq r1, r6, r4, lsr #32 │ │ │ │ + rsbseq ip, r1, ip, lsl #31 │ │ │ │ + rsbseq ip, r1, r8, ror r7 │ │ │ │ + ldrdeq r0, [r6], r8 │ │ │ │ + rsbseq ip, r1, ip, lsr #30 │ │ │ │ + rsbseq ip, r1, ip, lsr #14 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbseq ip, r1, r0, ror #27 │ │ │ │ - ldrheq ip, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq ip, r1, r0, lsr pc │ │ │ │ + rsbseq ip, r1, r0, lsl #14 │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ │ │ │ │ 002c7a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -118494,17 +118494,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r8, lsr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, lr, ip, lsr r2 │ │ │ │ - addeq r0, r6, r8, lsl ip │ │ │ │ - rsbseq ip, r1, ip, ror #6 │ │ │ │ - ldrsheq ip, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r0, r6, r8, ror #26 │ │ │ │ + ldrheq ip, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq ip, r1, ip, asr #14 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002c7c80 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 253190 │ │ │ │ │ │ │ │ @@ -118675,17 +118675,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e2ff8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, lr, ip, ror #30 │ │ │ │ - addeq r0, r6, ip, asr r9 │ │ │ │ - ldrheq ip, [r1], #-0 @ │ │ │ │ - rsbseq ip, r1, r0, asr #6 │ │ │ │ + addeq r0, r6, ip, lsr #21 │ │ │ │ + rsbseq ip, r1, r0, lsl #4 │ │ │ │ + @ instruction: 0x0071c490 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002c7f3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -118809,15 +118809,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2dede4 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2dee30 │ │ │ │ - addeq r0, r6, r0, ror #13 │ │ │ │ + addeq r0, r6, r0, lsr r8 │ │ │ │ │ │ │ │ 002c8138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2c8424 │ │ │ │ @@ -118852,23 +118852,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c81e4 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c495c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2c81e4 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 971a68 │ │ │ │ + bl 971bb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9684a4 │ │ │ │ + bl 9685f4 │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 968500 │ │ │ │ + bl 968650 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d1d04 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d7408 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dee7c │ │ │ │ mov r0, r6 │ │ │ │ @@ -118907,43 +118907,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c837c │ │ │ │ ldr r1, [pc, #400] @ 2c843c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c82cc │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 2afae0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 992248 │ │ │ │ + bl 992398 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c82e4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 2535bc │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2c82f0 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 2535bc │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -118982,44 +118982,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2c8450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c8188 │ │ │ │ ldr r0, [pc, #68] @ 2c8454 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c8188 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e2cd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e2cb4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq ip, r1, r4, lsl #14 │ │ │ │ - rsbseq ip, r1, r4, lsl #12 │ │ │ │ + rsbseq ip, r1, r4, asr r8 │ │ │ │ + rsbseq ip, r1, r4, asr r7 │ │ │ │ @ instruction: 0x009e2ad4 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq ip, r1, r0, lsl r4 │ │ │ │ - rsbseq ip, r1, r4, asr r4 │ │ │ │ + rsbseq ip, r1, r0, ror #10 │ │ │ │ + rsbseq ip, r1, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2c9410 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -119133,15 +119133,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 999348 │ │ │ │ + bl 999498 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2c88f0 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2c942c │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 2533d0 │ │ │ │ @@ -119299,26 +119299,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 999348 │ │ │ │ + bl 999498 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2c86ec │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2badb0 │ │ │ │ ldr r1, [pc, #2880] @ 2c9438 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2c8db4 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2c8988 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -119467,15 +119467,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 999348 │ │ │ │ + bl 999498 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2c8cb8 │ │ │ │ ldr r6, [pc, #2216] @ 2c9430 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -119484,22 +119484,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 999484 │ │ │ │ + bl 9995d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 998a48 │ │ │ │ + bl 998b98 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2c8cec │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -119509,15 +119509,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2c8c2c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 998a48 │ │ │ │ + bl 998b98 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2c8c3c │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2c8c10 │ │ │ │ @@ -119601,23 +119601,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2c9450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c897c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2c9454 │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -119775,39 +119775,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d7be4 │ │ │ │ + bl 9d7d34 │ │ │ │ ldr r3, [pc, #1040] @ 2c9460 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d7eb0 │ │ │ │ + bl 9d8000 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d7be4 │ │ │ │ + bl 9d7d34 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d7890 │ │ │ │ + bl 9d79e0 │ │ │ │ ldr r3, [pc, #980] @ 2c9464 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d7eb0 │ │ │ │ + bl 9d8000 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2c9468 │ │ │ │ - bl 9d7eb0 │ │ │ │ + bl 9d8000 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2c92f0 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -119916,15 +119916,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 998828 │ │ │ │ + bl 998978 │ │ │ │ cmp r5, sl │ │ │ │ bne 2c9268 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2c9234 │ │ │ │ @@ -119981,82 +119981,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2c9474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c897c │ │ │ │ ldr r0, [pc, #196] @ 2c9478 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c897c │ │ │ │ ldr r0, [pc, #168] @ 2c947c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2c897c │ │ │ │ ldr r3, [pc, #140] @ 2c9480 │ │ │ │ ldr r1, [pc, #140] @ 2c9484 │ │ │ │ ldr r0, [pc, #140] @ 2c9488 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2c948c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e29b4 │ │ │ │ umullseq r2, lr, ip, r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ muleq r0, ip, sp │ │ │ │ - rsbseq ip, r1, r4, ror #7 │ │ │ │ + rsbseq ip, r1, r4, lsr r5 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r2, lr, r0, lsr #11 │ │ │ │ - ldrheq fp, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq ip, r1, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, lr, ip, lsl r4 │ │ │ │ andeq r3, r0, r4, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq fp, r1, r8, lsr #22 │ │ │ │ + rsbseq fp, r1, r8, ror ip │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ addseq r2, lr, r0, lsr r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r0, lsl #9 │ │ │ │ - rsbseq fp, r1, r4, lsl r6 │ │ │ │ - rsbseq fp, r1, r4, ror #12 │ │ │ │ - rsbseq fp, r1, ip, ror #10 │ │ │ │ - addeq pc, r5, r4, ror #8 │ │ │ │ - ldrheq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq fp, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq fp, r1, r4, ror #14 │ │ │ │ + ldrheq fp, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq fp, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0085f5b4 │ │ │ │ + rsbseq sl, r1, r8, lsl #26 │ │ │ │ + rsbseq fp, r1, ip, lsl #12 │ │ │ │ andeq r0, r0, lr, ror #24 │ │ │ │ │ │ │ │ 002c9490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -120116,24 +120116,24 @@ │ │ │ │ beq 2c9584 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c964c │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8abc │ │ │ │ + bl 9b8c0c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7af880 │ │ │ │ + bl 7af9d0 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2c9758 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -120155,15 +120155,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c9768 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2c95e0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b8cc4 │ │ │ │ + bl 9b8e14 │ │ │ │ b 2c95e0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2c9528 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c594c │ │ │ │ b 2c9528 │ │ │ │ @@ -120202,21 +120202,21 @@ │ │ │ │ bne 2c9774 │ │ │ │ ldr r2, [pc, #280] @ 2c97f0 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2c97f4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ b 2c9508 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c9738 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c9738 │ │ │ │ @@ -120267,23 +120267,23 @@ │ │ │ │ addseq r1, lr, r0, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, r0, asr #18 │ │ │ │ @ instruction: 0x009e18f4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq fp, r1, r0, lsl r2 │ │ │ │ + rsbseq fp, r1, r0, ror #6 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - ldrheq fp, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq pc, r5, r8, asr #1 │ │ │ │ - rsbseq sl, r1, r0, lsr #16 │ │ │ │ - ldrheq sl, [r1], #-160 @ 0xffffff60 @ │ │ │ │ - addeq pc, r5, r4, lsr #1 │ │ │ │ - ldrsheq sl, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq sl, r1, r8, lsl #21 │ │ │ │ + rsbseq fp, r1, r8, lsl #6 │ │ │ │ + addeq pc, r5, r8, lsl r2 @ │ │ │ │ + rsbseq sl, r1, r0, ror r9 │ │ │ │ + rsbseq sl, r1, r0, lsl #24 │ │ │ │ + strdeq pc, [r5], r4 │ │ │ │ + rsbseq sl, r1, r8, asr #18 │ │ │ │ + ldrsbeq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r3, ror #11 │ │ │ │ │ │ │ │ 002c9814 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2c9834 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -120326,15 +120326,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7af968 │ │ │ │ + bl 7afab8 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c990c │ │ │ │ ldr r2, [pc, #92] @ 2c9930 │ │ │ │ ldr r3, [pc, #84] @ 2c992c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120383,15 +120383,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7af880 │ │ │ │ + bl 7af9d0 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2c99e0 │ │ │ │ ldr r2, [pc, #92] @ 2c9a04 │ │ │ │ ldr r3, [pc, #84] @ 2c9a00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -120442,17 +120442,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2c9a84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq lr, r5, r4, lsl #28 │ │ │ │ - rsbseq sl, r1, r8, asr r5 │ │ │ │ - rsbseq sl, r1, r8, ror #15 │ │ │ │ + addeq lr, r5, r4, asr pc │ │ │ │ + rsbseq sl, r1, r8, lsr #13 │ │ │ │ + rsbseq sl, r1, r8, lsr r9 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002c9a88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120509,17 +120509,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r4, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, ip, lsl r3 │ │ │ │ - addeq lr, r5, ip, lsl #26 │ │ │ │ - rsbseq sl, r1, r0, ror #8 │ │ │ │ - ldrsheq sl, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq lr, r5, ip, asr lr │ │ │ │ + ldrheq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sl, r1, r0, asr #16 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002c9b8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120576,17 +120576,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r0, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, lr, r8, lsl r2 │ │ │ │ - addeq lr, r5, r8, lsl #24 │ │ │ │ - rsbseq sl, r1, ip, asr r3 │ │ │ │ - rsbseq sl, r1, ip, ror #11 │ │ │ │ + addeq lr, r5, r8, asr sp │ │ │ │ + rsbseq sl, r1, ip, lsr #9 │ │ │ │ + rsbseq sl, r1, ip, lsr r7 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -120723,15 +120723,15 @@ │ │ │ │ bne 2ca08c │ │ │ │ ldr r1, [pc, #536] @ 2ca0d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ ldr r3, [pc, #488] @ 2ca0c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ca0d8 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -120817,15 +120817,15 @@ │ │ │ │ bne 2ca08c │ │ │ │ ldr r1, [pc, #176] @ 2ca0e4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ ldr r2, [pc, #152] @ 2ca0e8 │ │ │ │ ldr r3, [pc, #100] @ 2ca0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120849,27 +120849,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r1, lr, ip, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, lr, ip, asr #2 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r1, r0, lsr #23 │ │ │ │ + ldrsheq sl, [r1], #-192 @ 0xffffff40 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, ip, lsl #31 │ │ │ │ - ldrsheq sl, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sl, r1, r8, asr #19 │ │ │ │ + rsbseq sl, r1, r4, asr #22 │ │ │ │ + rsbseq sl, r1, r8, lsl fp │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ addseq r0, lr, r4, lsl lr │ │ │ │ - rsbseq sl, r1, ip, ror r8 │ │ │ │ + rsbseq sl, r1, ip, asr #19 │ │ │ │ @ instruction: 0x009e0dd4 │ │ │ │ - addeq lr, r5, r0, asr #15 │ │ │ │ - rsbseq r9, r1, r4, lsl pc │ │ │ │ - rsbseq sl, r1, r4, lsr #3 │ │ │ │ + addeq lr, r5, r0, lsl r9 │ │ │ │ + rsbseq sl, r1, r4, rrx │ │ │ │ + ldrsheq sl, [r1], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -120964,17 +120964,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r4, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r0, lr, r0, lsl ip │ │ │ │ - addeq lr, r5, r0, lsl #12 │ │ │ │ - rsbseq r9, r1, r4, asr sp │ │ │ │ - rsbseq r9, r1, r4, ror #31 │ │ │ │ + addeq lr, r5, r0, asr r7 │ │ │ │ + rsbseq r9, r1, r4, lsr #29 │ │ │ │ + rsbseq sl, r1, r4, lsr r1 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ca298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121007,17 +121007,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ca338 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq lr, r5, r0, asr r5 │ │ │ │ - rsbseq r9, r1, r4, lsr #25 │ │ │ │ - rsbseq r9, r1, r4, lsr pc │ │ │ │ + addeq lr, r5, r0, lsr #13 │ │ │ │ + ldrsheq r9, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sl, r1, r4, lsl #1 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ca33c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121049,15 +121049,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2ca420 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca3f4 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca3f4 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -121069,16 +121069,16 @@ │ │ │ │ bl 25391c │ │ │ │ b 2ca3b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3fbc │ │ │ │ b 2ca398 │ │ │ │ @ instruction: 0x009e0ad0 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq sl, r1, ip, lsr r5 │ │ │ │ - ldrsheq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, r1, ip, lsl #13 │ │ │ │ + rsbseq sl, r1, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2ca868 │ │ │ │ @@ -121241,15 +121241,15 @@ │ │ │ │ bl 2ca33c │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca724 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ca770 │ │ │ │ - bl 7c40b8 │ │ │ │ + bl 7c4208 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ca6fc │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -121260,17 +121260,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ca724 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2c495c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ca724 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 971854 │ │ │ │ + bl 9719a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9684a4 │ │ │ │ + bl 9685f4 │ │ │ │ ldr r3, [pc, #348] @ 2ca888 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2ca4cc │ │ │ │ mov r0, r4 │ │ │ │ @@ -121351,28 +121351,28 @@ │ │ │ │ @ instruction: 0x009e09dc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r0, lr, r8, r9 │ │ │ │ addseq r0, lr, r0, asr r9 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ - rsbseq sl, r1, r0, lsl #10 │ │ │ │ + rsbseq sl, r1, r0, asr r6 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r2, fp, ip, asr #18 │ │ │ │ - addeq lr, r5, r4, asr r0 │ │ │ │ - rsbseq r9, r1, r8, lsr #15 │ │ │ │ - ldrsbeq sl, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x007b2a9c │ │ │ │ + addeq lr, r5, r4, lsr #3 │ │ │ │ + ldrsheq r9, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sl, r1, r0, lsr #8 │ │ │ │ muleq r0, r2, sl │ │ │ │ - addeq lr, r5, r0, lsr r0 │ │ │ │ - rsbseq r9, r1, r4, lsl #15 │ │ │ │ - rsbseq r9, r1, r4, lsl sl │ │ │ │ + addeq lr, r5, r0, lsl #3 │ │ │ │ + ldrsbeq r9, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r9, r1, r4, ror #22 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - addeq lr, r5, ip │ │ │ │ - rsbseq r9, r1, r4, ror #14 │ │ │ │ - rsbseq sl, r1, ip, lsr #4 │ │ │ │ + addeq lr, r5, ip, asr r1 │ │ │ │ + ldrheq r9, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sl, r1, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ mov r3, r0 │ │ │ │ @@ -121488,15 +121488,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2c7a5c │ │ │ │ ldr r1, [pc, #96] @ 2cab00 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ca33c │ │ │ │ b 2ca928 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2cab04 │ │ │ │ ldr r1, [pc, #64] @ 2cab08 │ │ │ │ ldr r0, [pc, #64] @ 2cab0c │ │ │ │ @@ -121507,21 +121507,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r0, lr, ip, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r4, lsl r5 │ │ │ │ @ instruction: 0x009e04f4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r4, lsr #30 │ │ │ │ + rsbseq sl, r1, r4, ror r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, ip, lsl #28 │ │ │ │ - umulleq sp, r5, r4, sp │ │ │ │ - rsbseq r9, r1, r8, ror #9 │ │ │ │ - rsbseq r9, r1, r8, ror r7 │ │ │ │ + rsbseq r9, r1, ip, asr pc │ │ │ │ + addeq sp, r5, r4, ror #29 │ │ │ │ + rsbseq r9, r1, r8, lsr r6 │ │ │ │ + rsbseq r9, r1, r8, asr #17 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2cacf4 │ │ │ │ @@ -121611,15 +121611,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5da0 │ │ │ │ ldr r1, [pc, #132] @ 2cad10 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [pc, #116] @ 2cad14 │ │ │ │ ldr r3, [pc, #84] @ 2cacf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121639,22 +121639,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e02f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r0, ror #5 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r4, asr #26 │ │ │ │ + @ instruction: 0x00719e94 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, r4, lsr #24 │ │ │ │ + rsbseq r9, r1, r4, ror sp │ │ │ │ addseq r0, lr, r4, lsl #3 │ │ │ │ - addeq sp, r5, r0, lsl #23 │ │ │ │ - ldrsbeq r9, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r9, r1, r4, ror #10 │ │ │ │ + ldrdeq sp, [r5], r0 │ │ │ │ + rsbseq r9, r1, r4, lsr #8 │ │ │ │ + ldrheq r9, [r1], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2caebc │ │ │ │ ldr r2, [pc, #380] @ 2caec0 │ │ │ │ @@ -121730,43 +121730,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2caedc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cad7c │ │ │ │ ldr r0, [pc, #56] @ 2caee0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cad7c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r0, lr, r4, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, lr, r4, asr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, lr, ip, asr r0 │ │ │ │ andeq r4, r0, r4, asr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r9, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r9, r1, r0, ror #25 │ │ │ │ + rsbseq r9, r1, ip, lsl #28 │ │ │ │ + rsbseq r9, r1, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2cb0a0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -121846,15 +121846,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5da0 │ │ │ │ ldr r1, [pc, #132] @ 2cb0bc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [pc, #116] @ 2cb0c0 │ │ │ │ ldr r3, [pc, #84] @ 2cb0a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121874,22 +121874,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq pc, sp, r0, lsr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, sp, ip, lsl #30 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r0, ror r9 │ │ │ │ + rsbseq r9, r1, r0, asr #21 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r9, r1, r8, ror r8 │ │ │ │ + rsbseq r9, r1, r8, asr #19 │ │ │ │ @ instruction: 0x009dfdd8 │ │ │ │ - ldrdeq sp, [r5], r4 │ │ │ │ - rsbseq r8, r1, r8, lsr #30 │ │ │ │ - ldrheq r9, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq sp, r5, r4, lsr #18 │ │ │ │ + rsbseq r9, r1, r8, ror r0 │ │ │ │ + rsbseq r9, r1, r8, lsl #6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2cb450 │ │ │ │ @@ -121987,15 +121987,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5da0 │ │ │ │ ldr r1, [pc, #516] @ 2cb470 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [pc, #500] @ 2cb474 │ │ │ │ ldr r3, [pc, #464] @ 2cb454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122027,23 +122027,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2cb484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb264 │ │ │ │ ldr r3, [pc, #324] @ 2cb488 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb144 │ │ │ │ ldr r3, [pc, #292] @ 2cb47c │ │ │ │ @@ -122060,40 +122060,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cb48c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb144 │ │ │ │ ldr r0, [pc, #192] @ 2cb490 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb144 │ │ │ │ ldr r0, [pc, #164] @ 2cb494 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb264 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2cb498 │ │ │ │ ldr r1, [pc, #136] @ 2cb49c │ │ │ │ ldr r0, [pc, #136] @ 2cb4a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2cb4a4 │ │ │ │ @@ -122113,32 +122113,32 @@ │ │ │ │ addseq pc, sp, r0, lsr sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009dfcfc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r4, asr r7 │ │ │ │ - rsbseq r9, r1, r4, asr #12 │ │ │ │ + rsbseq r9, r1, r4, lsr #17 │ │ │ │ + @ instruction: 0x00719794 │ │ │ │ addseq pc, sp, r4, lsr #23 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r1, r4, asr #18 │ │ │ │ + @ instruction: 0x00719a94 │ │ │ │ andeq r1, r0, r4, lsl #17 │ │ │ │ - rsbseq r9, r1, r0, lsl #16 │ │ │ │ - rsbseq r9, r1, r0, asr r8 │ │ │ │ - ldrsbeq r9, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - addeq sp, r5, r8, asr #8 │ │ │ │ - @ instruction: 0x00718b9c │ │ │ │ - rsbseq r8, r1, ip, lsr #28 │ │ │ │ + rsbseq r9, r1, r0, asr r9 │ │ │ │ + rsbseq r9, r1, r0, lsr #19 │ │ │ │ + rsbseq r9, r1, ip, lsr #20 │ │ │ │ + umulleq sp, r5, r8, r5 │ │ │ │ + rsbseq r8, r1, ip, ror #25 │ │ │ │ + rsbseq r8, r1, ip, ror pc │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - addeq sp, r5, r4, lsr #8 │ │ │ │ - rsbseq r8, r1, r8, ror fp │ │ │ │ - rsbseq r8, r1, r8, lsl #28 │ │ │ │ + addeq sp, r5, r4, ror r5 │ │ │ │ + rsbseq r8, r1, r8, asr #25 │ │ │ │ + rsbseq r8, r1, r8, asr pc │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2cb91c │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -122218,15 +122218,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5da0 │ │ │ │ ldr r1, [pc, #820] @ 2cb93c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [pc, #804] @ 2cb940 │ │ │ │ ldr r3, [pc, #768] @ 2cb920 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122309,15 +122309,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5da0 │ │ │ │ ldr r1, [pc, #472] @ 2cb94c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [pc, #456] @ 2cb950 │ │ │ │ ldr r3, [pc, #404] @ 2cb920 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122342,22 +122342,22 @@ │ │ │ │ beq 2cb8a4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2cb960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb69c │ │ │ │ ldr r3, [pc, #312] @ 2cb964 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cb534 │ │ │ │ ldr r3, [pc, #280] @ 2cb958 │ │ │ │ @@ -122374,34 +122374,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2cb968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb534 │ │ │ │ ldr r0, [pc, #192] @ 2cb96c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb69c │ │ │ │ ldr r0, [pc, #172] @ 2cb970 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb534 │ │ │ │ ldr r3, [pc, #152] @ 2cb974 │ │ │ │ ldr r1, [pc, #152] @ 2cb978 │ │ │ │ ldr r0, [pc, #152] @ 2cb97c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2cb980 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -122420,36 +122420,36 @@ │ │ │ │ addseq pc, sp, ip, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq pc, sp, ip, lsl r9 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r9, r1, r0, ror #6 │ │ │ │ - rsbseq r9, r1, r8, lsr #5 │ │ │ │ + ldrheq r9, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r9, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ addseq pc, sp, r8, lsl #16 │ │ │ │ @ instruction: 0x009df7d4 │ │ │ │ - ldrsheq r9, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r9, r1, ip, lsr r1 │ │ │ │ + rsbseq r9, r1, r8, asr #6 │ │ │ │ + rsbseq r9, r1, ip, lsl #5 │ │ │ │ umullseq pc, sp, ip, r6 @ │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r9, r1, r0, lsr #11 │ │ │ │ + ldrsheq r9, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r5, r0, r0, lsl #3 │ │ │ │ - rsbseq r9, r1, ip, lsl #9 │ │ │ │ - rsbseq r9, r1, r0, ror #10 │ │ │ │ - ldrheq r9, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - addeq ip, r5, ip, ror pc │ │ │ │ - ldrsbeq r8, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r8, r1, r0, ror #18 │ │ │ │ + ldrsbeq r9, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq r9, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r9, r1, r0, lsl #12 │ │ │ │ + addeq sp, r5, ip, asr #1 │ │ │ │ + rsbseq r8, r1, r0, lsr #16 │ │ │ │ + ldrheq r8, [r1], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - addeq ip, r5, r8, asr pc │ │ │ │ - rsbseq r8, r1, ip, lsr #13 │ │ │ │ - rsbseq r8, r1, ip, lsr r9 │ │ │ │ + addeq sp, r5, r8, lsr #1 │ │ │ │ + ldrsheq r8, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r8, r1, ip, lsl #21 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2cbe18 │ │ │ │ ldr r2, [pc, #1132] @ 2cbe1c │ │ │ │ @@ -122662,15 +122662,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5da0 │ │ │ │ ldr r1, [pc, #324] @ 2cbe3c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [pc, #308] @ 2cbe40 │ │ │ │ ldr r3, [pc, #268] @ 2cbe1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122702,33 +122702,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2cbe50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb9ec │ │ │ │ ldr r0, [pc, #128] @ 2cbe54 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cb9ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2cbe58 │ │ │ │ ldr r1, [pc, #92] @ 2cbe5c │ │ │ │ ldr r0, [pc, #92] @ 2cbe60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2cbe64 │ │ │ │ @@ -122737,28 +122737,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq pc, sp, r8, ror r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, sp, r8, asr r4 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r8, r1, ip, lsr #29 │ │ │ │ + ldrsheq r8, [r1], #-252 @ 0xffffff04 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldrheq r8, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r8, r1, r8, lsl #26 │ │ │ │ addseq pc, sp, r8, lsl r1 @ │ │ │ │ andeq r4, r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00719094 │ │ │ │ - rsbseq r9, r1, r8, ror #1 │ │ │ │ - addeq ip, r5, ip, asr sl │ │ │ │ - ldrheq r8, [r1], #-16 @ │ │ │ │ - rsbseq r8, r1, r0, asr #8 │ │ │ │ + rsbseq r9, r1, r4, ror #3 │ │ │ │ + rsbseq r9, r1, r8, lsr r2 │ │ │ │ + addeq ip, r5, ip, lsr #23 │ │ │ │ + rsbseq r8, r1, r0, lsl #6 │ │ │ │ + @ instruction: 0x00718590 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -122866,15 +122866,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c7a5c │ │ │ │ ldr r1, [pc, #540] @ 2cc244 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [pc, #524] @ 2cc248 │ │ │ │ ldr r3, [pc, #488] @ 2cc228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -122927,24 +122927,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2cc25c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cbf30 │ │ │ │ ldr r2, [pc, #264] @ 2cc260 │ │ │ │ ldr r3, [pc, #204] @ 2cc228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -122961,15 +122961,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2cc264 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cbf30 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2cc268 │ │ │ │ ldr r1, [pc, #168] @ 2cc26c │ │ │ │ ldr r0, [pc, #168] @ 2cc270 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2cc274 │ │ │ │ @@ -122996,37 +122996,37 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq lr, sp, r8, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, sp, r8, ror pc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r8, r1, r8, ror #18 │ │ │ │ + ldrheq r8, [r1], #-168 @ 0xffffff58 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r8, r1, r8, lsl #17 │ │ │ │ + ldrsbeq r8, [r1], #-152 @ 0xffffff68 @ │ │ │ │ addseq lr, sp, r8, ror #27 │ │ │ │ @ instruction: 0x009dedb4 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r1, ip, lsl lr │ │ │ │ + rsbseq r8, r1, ip, ror #30 │ │ │ │ addseq lr, sp, ip, asr #25 │ │ │ │ - rsbseq r8, r1, r0, lsr #28 │ │ │ │ - umulleq ip, r5, r8, r6 │ │ │ │ - rsbseq r7, r1, ip, ror #27 │ │ │ │ - rsbseq r8, r1, r4, lsl r9 │ │ │ │ + rsbseq r8, r1, r0, ror pc │ │ │ │ + addeq ip, r5, r8, ror #15 │ │ │ │ + rsbseq r7, r1, ip, lsr pc │ │ │ │ + rsbseq r8, r1, r4, ror #20 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - addeq ip, r5, r4, ror r6 │ │ │ │ - rsbseq r7, r1, r8, asr #27 │ │ │ │ - rsbseq r8, r1, r4, lsr sp │ │ │ │ + addeq ip, r5, r4, asr #15 │ │ │ │ + rsbseq r7, r1, r8, lsl pc │ │ │ │ + rsbseq r8, r1, r4, lsl #29 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - addeq ip, r5, r0, asr r6 │ │ │ │ - rsbseq r7, r1, r4, lsr #27 │ │ │ │ - rsbseq r8, r1, r4, lsr r0 │ │ │ │ + addeq ip, r5, r0, lsr #15 │ │ │ │ + ldrsheq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r8, r1, r4, lsl #3 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2cd1a0 │ │ │ │ @@ -123075,15 +123075,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2cc84c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2cd538 │ │ │ │ ldr r0, [pc, #3644] @ 2cd1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 2ccb10 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2cd530 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd018 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -123117,15 +123117,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2cd864 │ │ │ │ ldr r0, [pc, #3480] @ 2cd1b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 2cc84c │ │ │ │ cmp r7, #1 │ │ │ │ beq 2ccfb4 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -123206,26 +123206,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 9d8ba4 │ │ │ │ + bl 9d8cf4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8ba4 │ │ │ │ + bl 9d8cf4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -123538,15 +123538,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c7a5c │ │ │ │ ldr r1, [pc, #1856] @ 2cd1e8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca33c │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2cc7a8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ccae4 │ │ │ │ @@ -123863,15 +123863,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2ccabc │ │ │ │ mov r0, #8 │ │ │ │ b 2cc86c │ │ │ │ ldr r0, [pc, #580] @ 2cd208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc84c │ │ │ │ b 2ccb1c │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -123985,77 +123985,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2d2f84 │ │ │ │ b 2cc6ac │ │ │ │ addseq lr, sp, r0, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, sp, r8, asr fp │ │ │ │ - addeq ip, r5, lr, lsr #8 │ │ │ │ - rsbseq r8, r1, ip, lsr #27 │ │ │ │ - rsbseq r8, r1, r8, ror lr │ │ │ │ + addeq ip, r5, lr, ror r5 │ │ │ │ + ldrsheq r8, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r8, r1, r8, asr #31 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb768 │ │ │ │ - addeq fp, r5, ip, lsl #31 │ │ │ │ - addeq ip, r5, r8, asr #32 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + umulleq ip, r5, r8, r1 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0x009de5b0 │ │ │ │ - rsbseq r7, r1, r4, lsl pc │ │ │ │ + rsbseq r8, r1, r4, rrx │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - rsbseq r7, r1, ip, lsl #28 │ │ │ │ + rsbseq r7, r1, ip, asr pc │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ addseq ip, lr, r0, asr sl │ │ │ │ - rsbseq r7, r1, r0, asr sl │ │ │ │ + rsbseq r7, r1, r0, lsr #23 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r7, r1, r8, asr #18 │ │ │ │ + @ instruction: 0x00717a98 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r8, r1, r4, lsr r1 │ │ │ │ + rsbseq r8, r1, r4, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #7 │ │ │ │ @ instruction: 0xffff91d4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r7, r1, r8, ror #11 │ │ │ │ + rsbseq r7, r1, r8, lsr r7 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsbeq r7, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00717b90 │ │ │ │ - rsbseq r7, r1, r4, asr #22 │ │ │ │ - ldrheq r7, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r7, r1, ip, lsr ip │ │ │ │ + rsbseq r7, r1, r8, lsr #10 │ │ │ │ + rsbseq r7, r1, r0, ror #25 │ │ │ │ + @ instruction: 0x00717c94 │ │ │ │ + rsbseq r7, r1, r4, lsl #24 │ │ │ │ + rsbseq r7, r1, ip, lsl #27 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - umulleq fp, r5, r4, r1 │ │ │ │ + addeq fp, r5, r4, ror #5 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ - ldrsheq r7, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r7, r1, r0, asr #26 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrsheq r7, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r7, r1, ip, asr #26 │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffff6c88 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - ldrsheq r7, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r7, r1, r4, asr #22 │ │ │ │ andeq r4, r0, r0, lsl r4 │ │ │ │ - rsbseq r7, r1, r0, lsl #16 │ │ │ │ + rsbseq r7, r1, r0, asr r9 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - rsbseq r7, r1, r8, lsr #16 │ │ │ │ + rsbseq r7, r1, r8, ror r9 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r1, ip, ror r8 │ │ │ │ - rsbseq r7, r1, ip, asr sl │ │ │ │ - rsbseq r7, r1, r8, lsl #14 │ │ │ │ - rsbseq r7, r1, r4, lsl r9 │ │ │ │ - rsbseq r7, r1, r0, ror #14 │ │ │ │ - rsbseq r7, r1, r0, lsr #16 │ │ │ │ - addeq sl, r5, r4, asr #26 │ │ │ │ - @ instruction: 0x00716498 │ │ │ │ - rsbseq r6, r1, r8, lsr #14 │ │ │ │ + rsbseq r7, r1, ip, asr #19 │ │ │ │ + rsbseq r7, r1, ip, lsr #23 │ │ │ │ + rsbseq r7, r1, r8, asr r8 │ │ │ │ + rsbseq r7, r1, r4, ror #20 │ │ │ │ + ldrheq r7, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r7, r1, r0, ror r9 │ │ │ │ + umulleq sl, r5, r4, lr │ │ │ │ + rsbseq r6, r1, r8, ror #11 │ │ │ │ + rsbseq r6, r1, r8, ror r8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2cd214 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2cd218 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -124190,33 +124190,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2cd3bc │ │ │ │ ldr r1, [pc, #-692] @ 2cd224 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2cc680 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cb994 │ │ │ │ b 2cc84c │ │ │ │ mov r0, #4 │ │ │ │ b 2cc86c │ │ │ │ ldr r0, [pc, #-740] @ 2cd228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc84c │ │ │ │ b 2ccb1c │ │ │ │ ldr r0, [pc, #-764] @ 2cd22c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 2ccb10 │ │ │ │ mov r0, #2 │ │ │ │ b 2cc86c │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cd85c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -124224,24 +124224,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2caee4 │ │ │ │ b 2cc84c │ │ │ │ ldr r0, [pc, #-820] @ 2cd230 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc84c │ │ │ │ b 2ccb1c │ │ │ │ ldr r0, [pc, #-852] @ 2cd234 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cc84c │ │ │ │ b 2ccb1c │ │ │ │ mov ip, r9 │ │ │ │ b 2cc604 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -124260,15 +124260,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2b5b0c │ │ │ │ ldr r3, [pc, #-948] @ 2cd238 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #-960] @ 2cd244 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2cd8c0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -124347,25 +124347,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2cd24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cc84c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd690 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2cd690 │ │ │ │ @@ -124397,26 +124397,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2cd254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ccbb4 │ │ │ │ mov r0, #3 │ │ │ │ bl 522b84 │ │ │ │ b 2cc84c │ │ │ │ bl 5232f0 │ │ │ │ b 2cc84c │ │ │ │ ldr r2, [pc, #-1556] @ 2cd258 │ │ │ │ @@ -124436,15 +124436,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 500d1c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2cc84c │ │ │ │ ldr r0, [pc, #-1620] @ 2cd264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 2cc84c │ │ │ │ ldr r3, [pc, #-1632] @ 2cd268 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd614 │ │ │ │ ldr r3, [pc, #-1632] @ 2cd27c │ │ │ │ @@ -124462,25 +124462,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2cd26c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cd614 │ │ │ │ ldr r3, [pc, #-1768] @ 2cd270 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cc3f4 │ │ │ │ ldr r3, [pc, #-1776] @ 2cd27c │ │ │ │ @@ -124497,22 +124497,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2cd274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cc3f8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2cd278 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd640 │ │ │ │ @@ -124530,68 +124530,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2cd284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cd640 │ │ │ │ ldr r0, [pc, #-2004] @ 2cd288 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ccbb4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2cd28c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cd614 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d8ba4 │ │ │ │ + bl 9d8cf4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2cc5f0 │ │ │ │ ldr r0, [pc, #-2096] @ 2cd290 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cc84c │ │ │ │ ldr r0, [pc, #-2128] @ 2cd294 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cc3f4 │ │ │ │ ldr r0, [pc, #-2148] @ 2cd298 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cd640 │ │ │ │ ldr r3, [pc, #-2168] @ 2cd29c │ │ │ │ ldr r1, [pc, #-2168] @ 2cd2a0 │ │ │ │ ldr r0, [pc, #-2168] @ 2cd2a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2cd2a8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -124712,18 +124712,18 @@ │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009dd2b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sp, sp, r0, asr #4 │ │ │ │ @ instruction: 0x009dd1fc │ │ │ │ - addeq sl, r5, r8, lsr #23 │ │ │ │ - addeq sl, r5, r4, lsl #23 │ │ │ │ - ldrsbeq r6, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r6, r1, r8, ror #10 │ │ │ │ + strdeq sl, [r5], r8 │ │ │ │ + ldrdeq sl, [r5], r4 │ │ │ │ + rsbseq r6, r1, r8, lsr #8 │ │ │ │ + ldrheq r6, [r1], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2ce3a0 │ │ │ │ ldr r3, [pc, #1644] @ 2ce3a4 │ │ │ │ @@ -124762,15 +124762,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cdda0 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -124803,15 +124803,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2cde24 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -124915,15 +124915,15 @@ │ │ │ │ bl 2c7a5c │ │ │ │ mov r0, r4 │ │ │ │ bl 2c63e8 │ │ │ │ ldr r1, [pc, #936] @ 2ce3d4 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca33c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce060 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -125066,23 +125066,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2ce3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cdef4 │ │ │ │ ldr r3, [pc, #308] @ 2ce3f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce160 │ │ │ │ ldr r3, [pc, #276] @ 2ce3e8 │ │ │ │ @@ -125098,78 +125098,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2ce3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce160 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2ce3fc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cdef4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2ce400 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce160 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2ce404 │ │ │ │ ldr r1, [pc, #128] @ 2ce408 │ │ │ │ ldr r0, [pc, #128] @ 2ce40c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2ce410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldrsheq sp, [sp], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrsbeq sp, [sp], r4 │ │ │ │ - rsbseq r6, r1, r4, lsr #22 │ │ │ │ + rsbseq r6, r1, r4, ror ip │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x00716a90 │ │ │ │ + rsbseq r6, r1, r0, ror #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffff9ef4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8440 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r1, ip, ror #18 │ │ │ │ + ldrheq r6, [r1], #-172 @ 0xffffff54 @ │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r6, r1, r4, lsl #17 │ │ │ │ + ldrsbeq r6, [r1], #-148 @ 0xffffff6c @ │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq ip, sp, ip, lsl #25 │ │ │ │ andeq r4, r0, ip, asr #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r1, r8, lsl r3 │ │ │ │ + rsbseq r7, r1, r8, ror #8 │ │ │ │ andeq r2, r0, ip, lsl r7 │ │ │ │ - ldrsheq r7, [r1], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r7, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r7, r1, r0, lsl r2 │ │ │ │ - ldrdeq sl, [r5], r4 │ │ │ │ - rsbseq r5, r1, r8, lsr #24 │ │ │ │ - ldrheq r5, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r7, r1, r4, asr #6 │ │ │ │ + rsbseq r7, r1, r4, lsr #8 │ │ │ │ + rsbseq r7, r1, r0, ror #6 │ │ │ │ + addeq sl, r5, r4, lsr #12 │ │ │ │ + rsbseq r5, r1, r8, ror sp │ │ │ │ + rsbseq r6, r1, r8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2ceb08 │ │ │ │ ldr r3, [pc, #1756] @ 2ceb0c │ │ │ │ @@ -125245,22 +125245,22 @@ │ │ │ │ bne 2ce4f4 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7bbaa4 │ │ │ │ + bl 7bbbf4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2ce660 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7bc2b0 │ │ │ │ + bl 7bc400 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ce740 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 255050 │ │ │ │ @@ -125278,15 +125278,15 @@ │ │ │ │ bl 2ca33c │ │ │ │ ldr r3, [pc, #1352] @ 2ceb18 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7bc2f8 │ │ │ │ + bl 7bc448 │ │ │ │ ldr r2, [pc, #1328] @ 2ceb1c │ │ │ │ ldr r3, [pc, #1308] @ 2ceb0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -125301,34 +125301,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce868 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cdb48 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7bc2f8 │ │ │ │ + bl 7bc448 │ │ │ │ b 2ce5e4 │ │ │ │ ldr r3, [pc, #1224] @ 2ceb14 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce7e8 │ │ │ │ mov r9, #0 │ │ │ │ b 2ce630 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [pc, #1184] @ 2ceb14 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2ce900 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ b 2ce658 │ │ │ │ ldr r3, [pc, #1148] @ 2ceb14 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2ce658 │ │ │ │ ldr r3, [pc, #1140] @ 2ceb20 │ │ │ │ @@ -125350,40 +125350,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #1056] @ 2ceb2c │ │ │ │ ldr r3, [pc, #1056] @ 2ceb30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2ceb34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce658 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [pc, #964] @ 2ceb14 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2ce990 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ b 2ce630 │ │ │ │ ldr r3, [pc, #964] @ 2ceb38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce5b4 │ │ │ │ ldr r3, [pc, #924] @ 2ceb24 │ │ │ │ @@ -125399,22 +125399,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2ceb3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce5b4 │ │ │ │ ldr r3, [pc, #816] @ 2ceb20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce658 │ │ │ │ ldr r3, [pc, #800] @ 2ceb24 │ │ │ │ @@ -125431,15 +125431,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #752] @ 2ceb40 │ │ │ │ ldr r3, [pc, #752] @ 2ceb44 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2ceb48 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -125462,29 +125462,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #640] @ 2ceb4c │ │ │ │ ldr r2, [pc, #640] @ 2ceb50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2ceb54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce630 │ │ │ │ ldr r3, [pc, #536] @ 2ceb20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce684 │ │ │ │ ldr r3, [pc, #520] @ 2ceb24 │ │ │ │ @@ -125500,27 +125500,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #500] @ 2ceb58 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2ceb5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce684 │ │ │ │ ldr r3, [pc, #392] @ 2ceb20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce760 │ │ │ │ ldr r3, [pc, #376] @ 2ceb24 │ │ │ │ @@ -125536,124 +125536,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #364] @ 2ceb60 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2ceb64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce760 │ │ │ │ ldr r0, [pc, #320] @ 2ceb68 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce5b4 │ │ │ │ ldr r1, [pc, #300] @ 2ceb6c │ │ │ │ ldr r3, [pc, #300] @ 2ceb70 │ │ │ │ ldr r0, [pc, #300] @ 2ceb74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce630 │ │ │ │ ldr r0, [pc, #268] @ 2ceb78 │ │ │ │ ldr r3, [pc, #268] @ 2ceb7c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2ceb80 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce658 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2ceb84 │ │ │ │ ldr r0, [pc, #232] @ 2ceb88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce760 │ │ │ │ ldr r0, [pc, #208] @ 2ceb8c │ │ │ │ ldr r3, [pc, #208] @ 2ceb90 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2ceb94 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce658 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2ceb98 │ │ │ │ ldr r0, [pc, #172] @ 2ceb9c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ce684 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009dc9f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq ip, sp, ip, r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ addseq ip, sp, r8, lsr r8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq sp, sl, ip, lsl #15 │ │ │ │ - ldrheq r6, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r6, r1, ip, asr #30 │ │ │ │ + ldrsbeq sp, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r7, r1, r4, lsl #2 │ │ │ │ + @ instruction: 0x0071709c │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - ldrheq r6, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq sp, sl, r8, asr #12 │ │ │ │ - ldrsbeq r6, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r7, r1, ip, lsl #2 │ │ │ │ + @ instruction: 0x007ad798 │ │ │ │ + rsbseq r7, r1, r4, lsr #32 │ │ │ │ + rsbseq r6, r1, r8, asr pc │ │ │ │ + rsbseq sp, sl, ip, lsl r7 │ │ │ │ + ldrsheq r6, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r6, r1, r4, asr #29 │ │ │ │ + rsbseq r6, r1, r8, lsr #30 │ │ │ │ + rsbseq r6, r1, r4, lsr lr │ │ │ │ + ldrheq r6, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r6, r1, r4, lsr #27 │ │ │ │ + rsbseq r6, r1, r4, lsl #30 │ │ │ │ + rsbseq sp, sl, r4, lsr #11 │ │ │ │ + rsbseq r6, r1, ip, ror lr │ │ │ │ + ldrsbeq r6, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sp, sl, ip, ror r5 │ │ │ │ + rsbseq r6, r1, r0, lsl #28 │ │ │ │ + rsbseq r6, r1, r4, lsr #27 │ │ │ │ rsbseq r6, r1, r8, lsl #28 │ │ │ │ - rsbseq sp, sl, ip, asr #11 │ │ │ │ - rsbseq r6, r1, r8, lsr #29 │ │ │ │ - rsbseq r6, r1, r4, ror sp │ │ │ │ - ldrsbeq r6, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r6, r1, r4, ror #25 │ │ │ │ - rsbseq r6, r1, r0, ror #26 │ │ │ │ - rsbseq r6, r1, r4, asr ip │ │ │ │ - ldrheq r6, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq sp, sl, r4, asr r4 │ │ │ │ - rsbseq r6, r1, ip, lsr #26 │ │ │ │ - rsbseq r6, r1, r4, lsl #25 │ │ │ │ - rsbseq sp, sl, ip, lsr #8 │ │ │ │ - ldrheq r6, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, r1, r4, asr ip │ │ │ │ - ldrheq r6, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r6, r1, r4, lsr ip │ │ │ │ - ldrsbeq sp, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq r6, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r6, r1, r4, lsl #24 │ │ │ │ - rsbseq r6, r1, r0, asr ip │ │ │ │ - rsbseq r6, r1, r0, ror #23 │ │ │ │ + rsbseq r6, r1, r4, lsl #27 │ │ │ │ + rsbseq sp, sl, ip, lsr #10 │ │ │ │ + rsbseq r6, r1, ip, asr #26 │ │ │ │ + rsbseq r6, r1, r4, asr sp │ │ │ │ + rsbseq r6, r1, r0, lsr #27 │ │ │ │ + rsbseq r6, r1, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1136] @ 2cf030 │ │ │ │ @@ -125691,97 +125691,97 @@ │ │ │ │ bl 2532b0 │ │ │ │ add r3, pc, #996 @ 0x3e4 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 758174 │ │ │ │ + bl 7582c4 │ │ │ │ ldr r3, [pc, #996] @ 2cf044 │ │ │ │ ldr r2, [pc, #996] @ 2cf048 │ │ │ │ ldr r1, [pc, #996] @ 2cf04c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 758174 │ │ │ │ + bl 7582c4 │ │ │ │ ldr r1, [pc, #956] @ 2cf050 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r1, [pc, #936] @ 2cf054 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r1, [pc, #920] @ 2cf058 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #900] @ 2cf05c │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #880] @ 2cf060 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #860] @ 2cf064 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #840] @ 2cf068 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #820] @ 2cf06c │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r1, [pc, #804] @ 2cf070 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #784] @ 2cf074 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #764] @ 2cf078 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #744] @ 2cf07c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf0dc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -125799,15 +125799,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2b1ec4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7afa50 │ │ │ │ + bl 7afba0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf1a8 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2cf18c │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -125820,56 +125820,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2532b0 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a82f8 │ │ │ │ + bl 7a8448 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ceea4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2c4510 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ceed4 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 968500 │ │ │ │ + bl 968650 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cef00 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2c495c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2cef00 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 971640 │ │ │ │ + bl 971790 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9684a4 │ │ │ │ + bl 9685f4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c3f58 │ │ │ │ ldr r2, [pc, #368] @ 2cf084 │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -125877,22 +125877,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ ldr r2, [pc, #320] @ 2cf088 │ │ │ │ ldr r0, [pc, #320] @ 2cf08c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -125943,51 +125943,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq ip, sp, r0, ror #4 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ addseq ip, sp, r4, lsr r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strdeq r9, [r5], r8 │ │ │ │ - rsbseq r1, r1, ip, lsl #27 │ │ │ │ - rsbseq r1, r1, r0, lsr #27 │ │ │ │ - rsbseq r6, r1, r4, lsl #24 │ │ │ │ - ldrsheq r6, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq r6, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq r6, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r6, r1, ip, ror #23 │ │ │ │ - rsbseq r6, r1, r8, ror #23 │ │ │ │ - rsbseq r6, r1, r8, ror #23 │ │ │ │ - rsbseq r6, r1, r4, ror #23 │ │ │ │ - rsbseq r6, r1, r4, ror #23 │ │ │ │ - ldrsbeq r6, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r6, r1, ip, asr #23 │ │ │ │ - rsbseq r6, r1, r4, asr #23 │ │ │ │ + addeq r9, r5, r8, asr #26 │ │ │ │ + ldrsbeq r1, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsheq r1, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r6, r1, r4, asr sp │ │ │ │ + rsbseq r6, r1, ip, asr #26 │ │ │ │ + rsbseq r6, r1, r8, asr #26 │ │ │ │ + rsbseq r6, r1, r4, asr #26 │ │ │ │ + rsbseq r6, r1, ip, lsr sp │ │ │ │ + rsbseq r6, r1, r8, lsr sp │ │ │ │ + rsbseq r6, r1, r8, lsr sp │ │ │ │ + rsbseq r6, r1, r4, lsr sp │ │ │ │ + rsbseq r6, r1, r4, lsr sp │ │ │ │ + rsbseq r6, r1, r8, lsr #26 │ │ │ │ + rsbseq r6, r1, ip, lsl sp │ │ │ │ + rsbseq r6, r1, r4, lsl sp │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - rsbseq r6, r1, r0, lsr #20 │ │ │ │ + rsbseq r6, r1, r0, ror fp │ │ │ │ @ instruction: 0xffff6360 │ │ │ │ addseq fp, sp, r8, lsr lr │ │ │ │ andeq r2, r0, ip, asr #8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r1, ip, lsr #16 │ │ │ │ + rsbseq r6, r1, ip, ror r9 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2f4 │ │ │ │ addseq fp, sp, ip, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, ror #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r6, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r6, r1, r8, ror #11 │ │ │ │ - addeq r9, r5, r4, asr #11 │ │ │ │ - rsbseq r4, r1, r8, lsl sp │ │ │ │ - rsbseq r4, r1, r8, lsr #31 │ │ │ │ + rsbseq r6, r1, r8, lsl #14 │ │ │ │ + rsbseq r6, r1, r8, lsr r7 │ │ │ │ + addeq r9, r5, r4, lsl r7 │ │ │ │ + rsbseq r4, r1, r8, ror #28 │ │ │ │ + ldrsheq r5, [r1], #-8 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2cedb0 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -125996,15 +125996,15 @@ │ │ │ │ b 2cedb8 │ │ │ │ ldr r2, [pc, #-116] @ 2cf094 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ b 2cee5c │ │ │ │ ldr r1, [pc, #-144] @ 2cf098 │ │ │ │ ldr r3, [pc, #-144] @ 2cf09c │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2cf28c │ │ │ │ @@ -126030,15 +126030,15 @@ │ │ │ │ bl 2b95e8 │ │ │ │ b 2cef98 │ │ │ │ ldr r2, [pc, #-232] @ 2cf0ac │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ b 2cee5c │ │ │ │ bl 25391c │ │ │ │ b 2cee14 │ │ │ │ ldr r2, [pc, #-264] @ 2cf0b0 │ │ │ │ ldr r3, [pc, #-264] @ 2cf0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126073,28 +126073,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2cf0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cec18 │ │ │ │ ldr r0, [pc, #-432] @ 2cf0c8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cec10 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2cf0cc │ │ │ │ ldr r1, [pc, #-456] @ 2cf0d0 │ │ │ │ ldr r0, [pc, #-456] @ 2cf0d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2cf0d8 │ │ │ │ @@ -126118,53 +126118,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2cf370 │ │ │ │ ldr r1, [pc, #108] @ 2cf388 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af43c │ │ │ │ + bl 7af58c │ │ │ │ ldr ip, [pc, #100] @ 2cf38c │ │ │ │ ldr r2, [pc, #100] @ 2cf390 │ │ │ │ ldr r1, [pc, #100] @ 2cf394 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7b01fc │ │ │ │ + bl 7b034c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ceba0 │ │ │ │ ldr r1, [pc, #32] @ 2cf398 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2cf31c │ │ │ │ - addeq r9, r5, r4, lsl #11 │ │ │ │ - rsbseq r1, r1, ip, lsl r7 │ │ │ │ - rsbseq r1, r1, r8, lsl #14 │ │ │ │ - rsbseq r6, r1, r0, lsl #13 │ │ │ │ - addeq r9, r5, r0, lsr r5 │ │ │ │ - rsbseq r1, r1, r4, asr #13 │ │ │ │ - ldrsbeq r1, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r6, r1, r4, lsl r6 │ │ │ │ + ldrdeq r9, [r5], r4 │ │ │ │ + rsbseq r1, r1, ip, ror #16 │ │ │ │ + rsbseq r1, r1, r8, asr r8 │ │ │ │ + ldrsbeq r6, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + addeq r9, r5, r0, lsl #13 │ │ │ │ + rsbseq r1, r1, r4, lsl r8 │ │ │ │ + rsbseq r1, r1, r0, lsr #16 │ │ │ │ + rsbseq r6, r1, r4, ror #14 │ │ │ │ │ │ │ │ 002cf39c : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -126208,15 +126208,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9ca23c │ │ │ │ + bl 9ca38c │ │ │ │ ldr r6, [pc, #436] @ 2cf610 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2cf4f8 │ │ │ │ ldr r1, [pc, #424] @ 2cf614 │ │ │ │ ldr r3, [pc, #424] @ 2cf618 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -126252,23 +126252,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [pc, #280] @ 2cf624 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cf530 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cdb48 │ │ │ │ b 2cf4b4 │ │ │ │ ldr r3, [pc, #240] @ 2cf628 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -126286,35 +126286,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #160] @ 2cf634 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2cf638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cf51c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2cf63c │ │ │ │ ldr r0, [pc, #116] @ 2cf640 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cf51c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2cf644 │ │ │ │ ldr r1, [pc, #88] @ 2cf648 │ │ │ │ ldr r0, [pc, #88] @ 2cf64c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2cf650 │ │ │ │ @@ -126329,21 +126329,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ addseq fp, sp, r8, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r1, r0, lsl r4 │ │ │ │ - ldrheq r6, [r1], #-8 @ │ │ │ │ - ldrsbeq r6, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r6, r1, r4, lsl #2 │ │ │ │ - addeq r9, r5, ip, ror #4 │ │ │ │ - rsbseq r4, r1, r0, asr #19 │ │ │ │ - rsbseq r4, r1, r0, asr ip │ │ │ │ + rsbseq r6, r1, r0, ror #10 │ │ │ │ + rsbseq r6, r1, r8, lsl #4 │ │ │ │ + rsbseq r6, r1, ip, lsr #10 │ │ │ │ + rsbseq r6, r1, r4, asr r2 │ │ │ │ + @ instruction: 0x008593bc │ │ │ │ + rsbseq r4, r1, r0, lsl fp │ │ │ │ + rsbseq r4, r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2cfaf4 │ │ │ │ ldr ip, [pc, #1160] @ 2cfaf8 │ │ │ │ @@ -126520,22 +126520,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2cfb28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cf848 │ │ │ │ ldr r3, [pc, #460] @ 2cfb2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf864 │ │ │ │ @@ -126552,28 +126552,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #372] @ 2cfb30 │ │ │ │ ldr r3, [pc, #372] @ 2cfb34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2cfb38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cf864 │ │ │ │ ldr r3, [pc, #328] @ 2cfb3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cf8c0 │ │ │ │ ldr r3, [pc, #280] @ 2cfb20 │ │ │ │ @@ -126590,85 +126590,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2cfb40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cf8c0 │ │ │ │ ldr r0, [pc, #208] @ 2cfb44 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2cf848 │ │ │ │ ldr r0, [pc, #184] @ 2cfb48 │ │ │ │ ldr r3, [pc, #184] @ 2cfb4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2cfb50 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cf864 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2cfb54 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cf8c0 │ │ │ │ ldr r3, [pc, #128] @ 2cfb58 │ │ │ │ ldr r1, [pc, #128] @ 2cfb5c │ │ │ │ ldr r0, [pc, #128] @ 2cfb60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2cfb64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009db7b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r1, r4, lsl r3 │ │ │ │ + rsbseq r6, r1, r4, ror #8 │ │ │ │ addseq fp, sp, r8, ror #14 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ umullseq fp, sp, ip, r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffab54 │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r1, r4, lsl #1 │ │ │ │ + ldrsbeq r6, [r1], #-20 @ 0xffffffec @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsbeq ip, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x00716090 │ │ │ │ - rsbseq r5, r1, r8, lsl #25 │ │ │ │ + rsbseq ip, sl, ip, lsr #12 │ │ │ │ + rsbseq r6, r1, r0, ror #3 │ │ │ │ + ldrsbeq r5, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r5, r1, r8, lsr sp │ │ │ │ - rsbseq r5, r1, r0, lsr #31 │ │ │ │ - rsbseq ip, sl, r8, lsl #8 │ │ │ │ - ldrheq r5, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r5, r1, r0, lsr ip │ │ │ │ - rsbseq r5, r1, r0, lsr #26 │ │ │ │ - addeq r8, r5, r0, lsl #27 │ │ │ │ - ldrsbeq r4, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r4, r1, r4, ror #14 │ │ │ │ + rsbseq r5, r1, r8, lsl #29 │ │ │ │ + ldrsheq r6, [r1], #-0 @ │ │ │ │ + rsbseq ip, sl, r8, asr r5 │ │ │ │ + rsbseq r6, r1, r4, lsl #2 │ │ │ │ + rsbseq r5, r1, r0, lsl #27 │ │ │ │ + rsbseq r5, r1, r0, ror lr │ │ │ │ + ldrdeq r8, [r5], r0 │ │ │ │ + rsbseq r4, r1, r4, lsr #12 │ │ │ │ + ldrheq r4, [r1], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2cff88 │ │ │ │ ldr r3, [pc, #1032] @ 2cff8c │ │ │ │ @@ -126758,24 +126758,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2cffb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cfbcc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2c9b8c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ca33c │ │ │ │ b 2cfc6c │ │ │ │ @@ -126797,22 +126797,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2cffb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2cffbc │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2cfdc8 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -126839,28 +126839,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #396] @ 2cffc4 │ │ │ │ ldr r3, [pc, #396] @ 2cffc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2cffcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cfbcc │ │ │ │ ldr r3, [pc, #352] @ 2cffd0 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2cfdd4 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -126868,15 +126868,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2cffd4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cfbcc │ │ │ │ ldr r3, [pc, #296] @ 2cffd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cfc78 │ │ │ │ ldr r3, [pc, #228] @ 2cffa8 │ │ │ │ @@ -126893,74 +126893,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2cffdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cfc78 │ │ │ │ ldr r0, [pc, #176] @ 2cffe0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cfda4 │ │ │ │ ldr r0, [pc, #156] @ 2cffe4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cfc78 │ │ │ │ ldr r0, [pc, #136] @ 2cffe8 │ │ │ │ ldr r3, [pc, #136] @ 2cffec │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2cfff0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2cfbcc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sp, r4, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, sp, r0, lsl #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, sp, r8, asr #4 │ │ │ │ - addeq r8, r5, r6, ror #23 │ │ │ │ + addeq r8, r5, r6, lsr sp │ │ │ │ @ instruction: 0xffffa79c │ │ │ │ andeq r4, r0, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r5, r1, ip, ror #26 │ │ │ │ + ldrheq r5, [r1], #-236 @ 0xffffff14 @ │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ - rsbseq r5, r1, r0, lsr ip │ │ │ │ - addeq r8, r5, lr, ror #20 │ │ │ │ + rsbseq r5, r1, r0, lsl #27 │ │ │ │ + @ instruction: 0x00858bbe │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq ip, sl, r0, rrx │ │ │ │ - rsbseq r5, r1, r4, ror #25 │ │ │ │ - rsbseq r5, r1, ip, lsl #16 │ │ │ │ - addeq r8, r5, r2, asr #19 │ │ │ │ - rsbseq r5, r1, ip, lsr ip │ │ │ │ + ldrheq ip, [sl], #-16 @ │ │ │ │ + rsbseq r5, r1, r4, lsr lr │ │ │ │ + rsbseq r5, r1, ip, asr r9 │ │ │ │ + addeq r8, r5, r2, lsl fp │ │ │ │ + rsbseq r5, r1, ip, lsl #27 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r5, r1, ip, ror r8 │ │ │ │ - rsbseq r5, r1, r4, ror #21 │ │ │ │ - @ instruction: 0x00715898 │ │ │ │ - rsbseq fp, sl, r8, lsr pc │ │ │ │ - ldrheq r5, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r5, r1, r0, ror #14 │ │ │ │ + rsbseq r5, r1, ip, asr #19 │ │ │ │ + rsbseq r5, r1, r4, lsr ip │ │ │ │ + rsbseq r5, r1, r8, ror #19 │ │ │ │ + rsbseq ip, sl, r8, lsl #1 │ │ │ │ + rsbseq r5, r1, r4, lsl #26 │ │ │ │ + ldrheq r5, [r1], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 002cfff4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -127051,35 +127051,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7890 │ │ │ │ + bl 9d79e0 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2d0138 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2d0104 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2d01d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d7b60 │ │ │ │ + bl 9d7cb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d7eb0 │ │ │ │ + bl 9d8000 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -127131,20 +127131,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2d02bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r1, r0, asr #14 │ │ │ │ + @ instruction: 0x00715890 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - ldrdeq r8, [r5], r8 @ │ │ │ │ - rsbseq r3, r1, ip, lsr #26 │ │ │ │ - ldrheq r3, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r8, r5, r8, lsr #14 │ │ │ │ + rsbseq r3, r1, ip, ror lr │ │ │ │ + rsbseq r4, r1, ip, lsl #2 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002d02c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -127223,22 +127223,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d0408 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2d03b0 │ │ │ │ ldr r0, [pc, #28] @ 2d0420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c04bc │ │ │ │ + bl 8c060c │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umullseq r9, lr, r8, r3 │ │ │ │ - rsbseq r5, r1, r8, lsr r7 │ │ │ │ + rsbseq r5, r1, r8, lsl #17 │ │ │ │ │ │ │ │ 002d0424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2d04c4 │ │ │ │ @@ -127295,17 +127295,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2d0544 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0528 │ │ │ │ - bl 7b2690 │ │ │ │ + bl 7b27e0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4c1c │ │ │ │ @@ -127323,21 +127323,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ mov r2, #4000 @ 0xfa0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ b 2d0544 │ │ │ │ addseq r9, lr, r8, lsr #4 │ │ │ │ - strdeq r8, [r5], r0 │ │ │ │ - rsbseq r4, r1, r4, asr #4 │ │ │ │ - rsbseq r3, r1, r4, asr #20 │ │ │ │ + addeq r8, r5, r0, asr #8 │ │ │ │ + @ instruction: 0x00714394 │ │ │ │ + @ instruction: 0x00713b94 │ │ │ │ │ │ │ │ 002d05a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [pc, #3916] @ 2d1504 │ │ │ │ @@ -127368,25 +127368,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0600 │ │ │ │ ldr r0, [pc, #3816] @ 2d1514 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ec50 │ │ │ │ + bl 99eda0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c51a8 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2d0a18 │ │ │ │ ldr r1, [pc, #3784] @ 2d1518 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ ldr r1, [pc, #3768] @ 2d151c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -127399,68 +127399,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2d1520 │ │ │ │ ldr r9, [pc, #3716] @ 2d1524 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ ldr r1, [pc, #3624] @ 2d1528 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2d0fd4 │ │ │ │ ldr r1, [pc, #3596] @ 2d152c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2d0920 │ │ │ │ ldr r1, [pc, #3572] @ 2d1530 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d075c │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c4ba0 │ │ │ │ + bl 7c4cf0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2d105c │ │ │ │ ldr r2, [pc, #3536] @ 2d1534 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99e274 │ │ │ │ + bl 99e3c4 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127484,15 +127484,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 2532b0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99e298 │ │ │ │ + bl 99e3e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d07a4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -127502,15 +127502,15 @@ │ │ │ │ beq 2d1134 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2d1538 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99e274 │ │ │ │ + bl 99e3c4 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -127550,49 +127550,49 @@ │ │ │ │ bne 2d1120 │ │ │ │ mov r0, #8 │ │ │ │ bl 2532b0 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99e298 │ │ │ │ + bl 99e3e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d086c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2d153c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0f64 │ │ │ │ ldr r1, [pc, #3072] @ 2d1540 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0a5c │ │ │ │ ldr r3, [pc, #3052] @ 2d1544 │ │ │ │ ldr r2, [pc, #3052] @ 2d1548 │ │ │ │ ldr r1, [pc, #3052] @ 2d154c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2d1550 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c51a8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0994 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d178 │ │ │ │ + bl 94d2c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0a18 │ │ │ │ ldr r2, [pc, #2988] @ 2d1554 │ │ │ │ ldr r3, [pc, #2912] @ 2d150c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -127600,32 +127600,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2d1028 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94d178 │ │ │ │ + b 94d2c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99ec50 │ │ │ │ + bl 99eda0 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2d0638 │ │ │ │ ldr r3, [pc, #2916] @ 2d1558 │ │ │ │ ldr ip, [pc, #2916] @ 2d155c │ │ │ │ ldr r1, [pc, #2916] @ 2d1560 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2d1564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #2888] @ 2d1568 │ │ │ │ ldr r3, [pc, #2792] @ 2d150c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127637,93 +127637,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7beb90 │ │ │ │ + bl 7bece0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2d097c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7bba8c │ │ │ │ + bl 7bbbdc │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d10f0 │ │ │ │ ldr r1, [pc, #2776] @ 2d156c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ ldr r1, [pc, #2760] @ 2d1570 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2d1574 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ ldr r1, [pc, #2732] @ 2d1578 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d0b3c │ │ │ │ - bl 75bb70 │ │ │ │ + bl 75bcc0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75b824 │ │ │ │ + bl 75b974 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1148 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2d117c │ │ │ │ - bl 758174 │ │ │ │ + bl 7582c4 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bfdf8 │ │ │ │ + bl 7bff48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d097c │ │ │ │ ldr r1, [pc, #2616] @ 2d157c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2d0b68 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d11b0 │ │ │ │ ldr r1, [pc, #2576] @ 2d1580 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2d10c0 │ │ │ │ ldr r1, [pc, #2540] @ 2d1584 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d1054 │ │ │ │ ldr r1, [pc, #2520] @ 2d1588 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1140 │ │ │ │ @@ -127742,37 +127742,37 @@ │ │ │ │ bne 2d1344 │ │ │ │ ldr r1, [pc, #2460] @ 2d1594 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ ldr r1, [pc, #2436] @ 2d1598 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ ldr r1, [pc, #2412] @ 2d159c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2d15a0 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2d0c80 │ │ │ │ mov r0, r3 │ │ │ │ bl 25586c │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -127824,34 +127824,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d11f4 │ │ │ │ ldr r1, [pc, #2160] @ 2d15b4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d120c │ │ │ │ mov r1, sl │ │ │ │ bl 502068 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2d097c │ │ │ │ ldr r1, [pc, #2112] @ 2d15b8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d1258 │ │ │ │ ldr r1, [pc, #2092] @ 2d15bc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b30cc │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -127882,104 +127882,104 @@ │ │ │ │ beq 2d1218 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d1444 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d14d4 │ │ │ │ - bl 7a8308 │ │ │ │ + bl 7a8458 │ │ │ │ ldr r3, [pc, #1916] @ 2d15c0 │ │ │ │ ldr r2, [pc, #1916] @ 2d15c4 │ │ │ │ ldr r1, [pc, #1916] @ 2d15c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #1884] @ 2d15cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af43c │ │ │ │ + bl 7af58c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a8664 │ │ │ │ + bl 7a87b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d14c0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ceba0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ ldr r1, [pc, #1820] @ 2d15d0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0f28 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0f28 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d0f28 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a82e8 │ │ │ │ + bl 7a8438 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d124c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d0f14 │ │ │ │ ldr r0, [pc, #1740] @ 2d15d4 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8c04bc │ │ │ │ + bl 8c060c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0f28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d178 │ │ │ │ + bl 94d2c8 │ │ │ │ ldr r2, [pc, #1704] @ 2d15d8 │ │ │ │ ldr r3, [pc, #1496] @ 2d150c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d09c4 │ │ │ │ b 2d1028 │ │ │ │ ldr r0, [pc, #1668] @ 2d15dc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ec50 │ │ │ │ + bl 99eda0 │ │ │ │ b 2d09ec │ │ │ │ ldr r1, [pc, #1652] @ 2d15e0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99e49c │ │ │ │ + bl 99e5ec │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2d0a78 │ │ │ │ b 2d0a8c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d102c │ │ │ │ - bl 94d178 │ │ │ │ + bl 94d2c8 │ │ │ │ ldr r2, [pc, #1596] @ 2d15e4 │ │ │ │ ldr r3, [pc, #1376] @ 2d150c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -127991,20 +127991,20 @@ │ │ │ │ b 2c51a8 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2d0920 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0f90 │ │ │ │ - bl 94d178 │ │ │ │ + bl 94d2c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0fa0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94d178 │ │ │ │ + bl 94d2c8 │ │ │ │ ldr r2, [pc, #1500] @ 2d15e8 │ │ │ │ ldr r3, [pc, #1276] @ 2d150c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -128029,52 +128029,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2d15f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2d15fc │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #1392] @ 2d1600 │ │ │ │ ldr r3, [pc, #1144] @ 2d150c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2d0fc4 │ │ │ │ b 2d1028 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99ec50 │ │ │ │ + bl 99eda0 │ │ │ │ b 2d09ec │ │ │ │ ldr r3, [pc, #1340] @ 2d1604 │ │ │ │ ldr r2, [pc, #1340] @ 2d1608 │ │ │ │ ldr r1, [pc, #1340] @ 2d160c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2d1610 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2d097c │ │ │ │ ldr r3, [pc, #1308] @ 2d1614 │ │ │ │ ldr r2, [pc, #1308] @ 2d1618 │ │ │ │ ldr r1, [pc, #1308] @ 2d161c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2d1620 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2d097c │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 25586c │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2d08f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -128089,40 +128089,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2d162c │ │ │ │ ldr r2, [pc, #1228] @ 2d1630 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2d097c │ │ │ │ ldr r3, [pc, #1200] @ 2d1634 │ │ │ │ ldr r1, [pc, #1200] @ 2d1638 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2d163c │ │ │ │ ldr r2, [pc, #1192] @ 2d1640 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2d097c │ │ │ │ ldr r3, [pc, #1164] @ 2d1644 │ │ │ │ ldr r2, [pc, #1164] @ 2d1648 │ │ │ │ ldr r1, [pc, #1164] @ 2d164c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2d1650 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2d097c │ │ │ │ mov r0, sl │ │ │ │ bl 2e3e88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0d2c │ │ │ │ b 2d097c │ │ │ │ ldr r0, [pc, #1112] @ 2d1654 │ │ │ │ @@ -128140,25 +128140,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4c1c │ │ │ │ cmn r0, #1 │ │ │ │ beq 2d1428 │ │ │ │ ldr r1, [pc, #1052] @ 2d1658 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d140c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2d0f20 │ │ │ │ b 2d0f28 │ │ │ │ bl 2b2eec │ │ │ │ mov r5, r0 │ │ │ │ b 2d0dc8 │ │ │ │ mov r0, sl │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 2d097c │ │ │ │ ldr r3, [pc, #996] @ 2d165c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2d0ce4 │ │ │ │ ldr r3, [pc, #980] @ 2d1660 │ │ │ │ @@ -128179,26 +128179,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2d1668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2d0ce4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d0a18 │ │ │ │ ldr r2, [pc, #844] @ 2d166c │ │ │ │ ldr r3, [pc, #488] @ 2d150c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -128215,15 +128215,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2d167c │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2d097c │ │ │ │ ldr r3, [pc, #736] @ 2d165c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0d24 │ │ │ │ @@ -128244,191 +128244,191 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2d1680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2d0d24 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d124c │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d124c │ │ │ │ b 2d0edc │ │ │ │ mov r0, r4 │ │ │ │ bl 2c51a8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d09a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d178 │ │ │ │ + bl 94d2c8 │ │ │ │ b 2d09a0 │ │ │ │ ldr r3, [pc, #568] @ 2d1684 │ │ │ │ ldr r2, [pc, #568] @ 2d1688 │ │ │ │ ldr r1, [pc, #568] @ 2d168c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #3936 @ 0xf60 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c51a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d178 │ │ │ │ + bl 94d2c8 │ │ │ │ b 2d09a0 │ │ │ │ ldr r0, [pc, #516] @ 2d1690 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2d0ce4 │ │ │ │ ldr r0, [pc, #492] @ 2d1694 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2d0d24 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c51a8 │ │ │ │ b 2d09a0 │ │ │ │ ldr r3, [pc, #444] @ 2d1698 │ │ │ │ ldr r2, [pc, #444] @ 2d169c │ │ │ │ ldr r1, [pc, #444] @ 2d16a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #428] @ 2d16a4 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2d14c8 │ │ │ │ addseq sl, sp, ip, ror #16 │ │ │ │ addseq sl, sp, r8, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, lr, r0, lsr r1 │ │ │ │ ldrsbeq r9, [lr], ip │ │ │ │ - rsbseq r5, r1, r4, ror #16 │ │ │ │ - ldrsheq r7, [ip], #-16 @ │ │ │ │ - rsbseq r5, r1, ip, lsl #10 │ │ │ │ - rsbseq r5, r1, r0, lsl r5 │ │ │ │ - rsbseq r2, fp, r0, asr r9 │ │ │ │ - rsbseq pc, r1, ip, asr ip @ │ │ │ │ - rsbseq r5, r1, ip, ror r4 │ │ │ │ - ldrsbeq r2, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r5, r1, ip, ror r3 │ │ │ │ - rsbseq r5, r1, ip, asr #5 │ │ │ │ - @ instruction: 0x007cea9c │ │ │ │ - strdeq r7, [r5], ip │ │ │ │ - rsbseq r5, r1, r8, lsr #5 │ │ │ │ - rsbseq r3, r1, r4, asr #12 │ │ │ │ + ldrheq r5, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r7, ip, r0, asr #6 │ │ │ │ + rsbseq r5, r1, ip, asr r6 │ │ │ │ + rsbseq r5, r1, r0, ror #12 │ │ │ │ + rsbseq r2, fp, r0, lsr #21 │ │ │ │ + rsbseq pc, r1, ip, lsr #27 │ │ │ │ + rsbseq r5, r1, ip, asr #11 │ │ │ │ + rsbseq r2, fp, r8, lsr #20 │ │ │ │ + rsbseq r5, r1, ip, asr #9 │ │ │ │ + rsbseq r5, r1, ip, lsl r4 │ │ │ │ + rsbseq lr, ip, ip, ror #23 │ │ │ │ + addeq r8, r5, ip, asr #32 │ │ │ │ + ldrsheq r5, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x00713794 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ addseq sl, sp, ip, ror r4 │ │ │ │ - addeq r7, r5, r4, ror #28 │ │ │ │ - @ instruction: 0x00715194 │ │ │ │ - ldrheq r3, [r1], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00857fb4 │ │ │ │ + rsbseq r5, r1, r4, ror #5 │ │ │ │ + rsbseq r3, r1, r4, lsl #14 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ addseq sl, sp, r4, lsl #8 │ │ │ │ - ldrsbeq r5, [r1], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r5, r1, ip, asr #3 │ │ │ │ - rsbseq lr, r0, r8, ror #30 │ │ │ │ - rsbseq r2, fp, ip, lsr #11 │ │ │ │ - rsbseq r5, r1, r4, asr #2 │ │ │ │ - @ instruction: 0x0071519c │ │ │ │ - rsbseq r1, r2, r0, asr #32 │ │ │ │ - rsbseq r5, r1, r0, lsr #3 │ │ │ │ - @ instruction: 0x00715190 │ │ │ │ - rsbseq r5, r1, r8, lsl #3 │ │ │ │ - rsbseq r4, fp, r0, lsl #1 │ │ │ │ - rsbseq r5, r1, ip, ror r1 │ │ │ │ - rsbseq r5, r1, r8, ror #2 │ │ │ │ - rsbseq r5, r1, ip, asr r1 │ │ │ │ + rsbseq r5, r1, r4, lsr #6 │ │ │ │ + rsbseq r5, r1, ip, lsl r3 │ │ │ │ + ldrheq pc, [r0], #-8 @ │ │ │ │ + ldrsheq r2, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x00715294 │ │ │ │ + rsbseq r5, r1, ip, ror #5 │ │ │ │ + @ instruction: 0x00721190 │ │ │ │ + ldrsheq r5, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r5, r1, r0, ror #5 │ │ │ │ + ldrsbeq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsbeq r4, [fp], #-16 @ │ │ │ │ + rsbseq r5, r1, ip, asr #5 │ │ │ │ + ldrheq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, r1, ip, lsr #5 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - rsbseq r5, r1, ip, lsl #2 │ │ │ │ - rsbseq r2, r1, r0, lsl #4 │ │ │ │ - addeq r0, r0, r4, ror #10 │ │ │ │ - addeq r7, r5, r4, lsl sl │ │ │ │ - rsbseq pc, r0, r8, lsr #23 │ │ │ │ - ldrheq pc, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r5, r1, r4, asr #32 │ │ │ │ - rsbseq r6, ip, ip, lsr #19 │ │ │ │ - ldrheq r4, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, r1, ip, asr r2 │ │ │ │ + rsbseq r2, r1, r0, asr r3 │ │ │ │ + @ instruction: 0x008006b4 │ │ │ │ + addeq r7, r5, r4, ror #22 │ │ │ │ + ldrsheq pc, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, r0, ip, lsl #26 │ │ │ │ + @ instruction: 0x00715194 │ │ │ │ + ldrsheq r6, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r5, r1, r4, lsl #2 │ │ │ │ @ instruction: 0x009d9ef4 │ │ │ │ @ instruction: 0x009e87b0 │ │ │ │ - rsbseq lr, ip, r0, ror r4 │ │ │ │ + rsbseq lr, ip, r0, asr #11 │ │ │ │ addseq r9, sp, ip, ror lr │ │ │ │ addseq r9, sp, r8, lsl lr │ │ │ │ @ instruction: 0x009d9df0 │ │ │ │ - rsbseq r4, r1, r0, ror #22 │ │ │ │ - addeq r7, r5, ip, ror #15 │ │ │ │ - rsbseq r2, r1, r8, lsr pc │ │ │ │ + ldrheq r4, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r7, r5, ip, lsr r9 │ │ │ │ + rsbseq r3, r1, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ umullseq r9, sp, r4, sp │ │ │ │ - addeq r7, r5, ip, lsl #15 │ │ │ │ - rsbseq r4, r1, ip, asr #24 │ │ │ │ - ldrsbeq r2, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r7, [r5], ip │ │ │ │ + @ instruction: 0x00714d9c │ │ │ │ + rsbseq r3, r1, r4, lsr #32 │ │ │ │ andeq r1, r0, fp, lsl r0 │ │ │ │ - addeq r7, r5, ip, asr r7 │ │ │ │ - rsbseq r4, r1, ip, lsr fp │ │ │ │ - rsbseq r2, r1, r4, lsr #29 │ │ │ │ + addeq r7, r5, ip, lsr #17 │ │ │ │ + rsbseq r4, r1, ip, lsl #25 │ │ │ │ + ldrsheq r2, [r1], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, sl, ror #31 │ │ │ │ - rsbseq r4, r1, r4, asr #22 │ │ │ │ - rsbseq r2, r1, ip, asr #28 │ │ │ │ - strdeq r7, [r5], ip │ │ │ │ + @ instruction: 0x00714c94 │ │ │ │ + @ instruction: 0x00712f9c │ │ │ │ + addeq r7, r5, ip, asr #16 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r4, r1, r0, lsr fp │ │ │ │ - rsbseq r2, r1, r8, lsl lr │ │ │ │ - addeq r7, r5, r8, asr #13 │ │ │ │ + rsbseq r4, r1, r0, lsl #25 │ │ │ │ + rsbseq r2, r1, r8, ror #30 │ │ │ │ + addeq r7, r5, r8, lsl r8 │ │ │ │ andeq r1, r0, r7 │ │ │ │ - umulleq r7, r5, ip, r6 │ │ │ │ - rsbseq r4, r1, r4, lsr #22 │ │ │ │ - rsbseq r2, r1, r4, ror #27 │ │ │ │ + addeq r7, r5, ip, ror #15 │ │ │ │ + rsbseq r4, r1, r4, ror ip │ │ │ │ + rsbseq r2, r1, r4, lsr pc │ │ │ │ andeq r1, r0, r5, lsl r0 │ │ │ │ @ instruction: 0xffff9b24 │ │ │ │ - rsbseq r6, ip, r4, lsr #12 │ │ │ │ + rsbseq r6, ip, r4, ror r7 │ │ │ │ andeq r5, r0, r8, ror r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r4, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r4, r1, r4, lsl #24 │ │ │ │ addseq r9, sp, r4, lsl #22 │ │ │ │ - addeq r7, r5, r8, lsl #10 │ │ │ │ - rsbseq r4, r1, r4, lsr #20 │ │ │ │ - rsbseq r2, r1, r0, asr ip │ │ │ │ + addeq r7, r5, r8, asr r6 │ │ │ │ + rsbseq r4, r1, r4, ror fp │ │ │ │ + rsbseq r2, r1, r0, lsr #27 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - ldrheq r4, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r7, r5, r8, lsl #8 │ │ │ │ - rsbseq r4, r1, ip, lsl #20 │ │ │ │ - rsbseq r2, r1, r8, asr fp │ │ │ │ - rsbseq r4, r1, r0, lsl #19 │ │ │ │ - rsbseq r4, r1, ip, asr r9 │ │ │ │ - addeq r7, r5, r8, ror r3 │ │ │ │ - rsbseq r4, r1, r4, lsr #19 │ │ │ │ - rsbseq r2, r1, r0, asr #21 │ │ │ │ + rsbseq r4, r1, r8, lsl #22 │ │ │ │ + addeq r7, r5, r8, asr r5 │ │ │ │ + rsbseq r4, r1, ip, asr fp │ │ │ │ + rsbseq r2, r1, r8, lsr #25 │ │ │ │ + ldrsbeq r4, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r4, r1, ip, lsr #21 │ │ │ │ + addeq r7, r5, r8, asr #9 │ │ │ │ + ldrsheq r4, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r2, r1, r0, lsl ip │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ │ │ │ │ 002d16a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -128450,76 +128450,76 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d16e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a84dc │ │ │ │ + bl 7a862c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d177c │ │ │ │ ldr r3, [pc, #120] @ 2d179c │ │ │ │ ldr r2, [pc, #120] @ 2d17a0 │ │ │ │ ldr r1, [pc, #120] @ 2d17a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #92] @ 2d17a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af43c │ │ │ │ + bl 7af58c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2ceba0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 758304 │ │ │ │ + b 758454 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1708 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq r8, lr, r8, asr #32 │ │ │ │ - addeq r7, r5, r4, lsr r1 │ │ │ │ - rsbseq pc, r0, r8, asr #5 │ │ │ │ - ldrsbeq pc, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r4, r1, r0, asr r2 │ │ │ │ + addeq r7, r5, r4, lsl #5 │ │ │ │ + rsbseq pc, r0, r8, lsl r4 @ │ │ │ │ + rsbseq pc, r0, r8, lsr #8 │ │ │ │ + rsbseq r4, r1, r0, lsr #7 │ │ │ │ │ │ │ │ 002d17ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #232] @ 2d18b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c2d0 │ │ │ │ + bl 99c420 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ bne 2d188c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2d188c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99f564 │ │ │ │ + bl 99f6b4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d18a8 │ │ │ │ - bl 99f16c │ │ │ │ + bl 99f2bc │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -128540,34 +128540,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 253328 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ec50 │ │ │ │ + bl 99eda0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d184c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99f174 │ │ │ │ + b 99f2c4 │ │ │ │ ldr r1, [pc, #40] @ 2d18bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2d17e8 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ - rsbseq r1, fp, r8, lsl #17 │ │ │ │ - rsbseq r4, r1, ip, lsr #13 │ │ │ │ - rsbseq r4, r1, r4, lsr #13 │ │ │ │ - rsbseq sp, r0, r4, ror #24 │ │ │ │ + ldrsbeq r1, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsheq r4, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + ldrsheq r4, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq sp, [r0], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 002d18c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -128578,15 +128578,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 99f16c │ │ │ │ + bl 99f2bc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d19d4 │ │ │ │ ldr r3, [pc, #236] @ 2d1a00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d1930 │ │ │ │ @@ -128627,15 +128627,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2c5324 │ │ │ │ b 2d1948 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d196c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ 2d1a08 │ │ │ │ ldr r1, [pc, #44] @ 2d1a0c │ │ │ │ ldr r0, [pc, #44] @ 2d1a10 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -128644,17 +128644,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r9, sp, r4, asr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009e7df8 │ │ │ │ @ instruction: 0x009d94b0 │ │ │ │ - addeq r6, r5, ip, ror lr │ │ │ │ - ldrsbeq r2, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq lr, r3, ip, ror r8 │ │ │ │ + addeq r6, r5, ip, asr #31 │ │ │ │ + rsbseq r2, r1, r0, lsr #14 │ │ │ │ + rsbseq lr, r3, ip, asr #19 │ │ │ │ andeq r1, r0, pc, asr #1 │ │ │ │ │ │ │ │ 002d1a18 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 2532b0 │ │ │ │ @@ -128681,15 +128681,15 @@ │ │ │ │ bl 2c7a5c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2c9a88 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -128767,15 +128767,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -128837,18 +128837,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253004 │ │ │ │ b 2d1ca4 │ │ │ │ addseq r9, sp, r8, lsr #6 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0x0071439c │ │ │ │ + rsbseq r4, r1, ip, ror #9 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r4, r1, r4, lsl #5 │ │ │ │ - rsbseq r4, r1, r8, lsl r2 │ │ │ │ + ldrsbeq r4, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r4, r1, r8, ror #6 │ │ │ │ │ │ │ │ 002d1d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -128856,15 +128856,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1d34 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 2555d8 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b8adc │ │ │ │ + b 9b8c2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129384,17 +129384,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldrheq r9, [sp], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, sp, ip, lsl #27 │ │ │ │ - addeq r6, r5, ip, lsl #10 │ │ │ │ - ldrsbeq r3, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsheq r3, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r6, r5, ip, asr r6 │ │ │ │ + rsbseq r3, r1, ip, lsr #22 │ │ │ │ + rsbseq r3, r1, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -129930,17 +129930,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r8, sp, r4, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, sp, ip, lsr r5 │ │ │ │ - addeq r5, r5, r8, lsl #25 │ │ │ │ - rsbseq r3, r1, r8, asr r1 │ │ │ │ - rsbseq r3, r1, r4, ror r1 │ │ │ │ + ldrdeq r5, [r5], r8 │ │ │ │ + rsbseq r3, r1, r8, lsr #5 │ │ │ │ + rsbseq r3, r1, r4, asr #5 │ │ │ │ │ │ │ │ 002d2e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -130133,25 +130133,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -130183,15 +130183,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 255a7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2d3210 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 2535bc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -130205,15 +130205,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -130528,15 +130528,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2d3478 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255c74 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2d3980 │ │ │ │ bl 2bac4c │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 2533d0 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130556,15 +130556,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 254eb8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 255c74 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2d3980 │ │ │ │ bl 2bac4c │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 2533d0 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -130618,15 +130618,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2c9a08 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2d3984 │ │ │ │ ldr r3, [pc, #156] @ 2d3960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -130664,17 +130664,17 @@ │ │ │ │ bl 253130 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d38b8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, sp, r0, r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - ldrdeq r5, [r5], r0 │ │ │ │ + addeq r5, r5, r0, lsr #12 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - rsbseq pc, r0, r8, lsr sp @ │ │ │ │ + rsbseq pc, r0, r8, lsl #29 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r7, sp, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -130684,15 +130684,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 25337c │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 2540a8 │ │ │ │ @@ -130803,15 +130803,15 @@ │ │ │ │ beq 2d3cc4 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2d3c68 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -130847,15 +130847,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2c9a08 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -130930,18 +130930,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253004 │ │ │ │ b 2d3d58 │ │ │ │ @ instruction: 0x009d72f8 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r2, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r2, r1, r8, asr #6 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r2, r1, ip, asr #4 │ │ │ │ - rsbseq r2, r1, ip, ror r1 │ │ │ │ + @ instruction: 0x0071239c │ │ │ │ + rsbseq r2, r1, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2d4058 │ │ │ │ @@ -131061,15 +131061,15 @@ │ │ │ │ bgt 2d3e70 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2d4010 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2d4010 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -131088,15 +131088,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2d3fe8 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ b 2d4014 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2d4064 │ │ │ │ ldr r3, [pc, #60] @ 2d405c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131265,15 +131265,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d433c │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131291,15 +131291,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d4318 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ b 2d4340 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d438c │ │ │ │ ldr r3, [pc, #60] @ 2d4388 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131467,15 +131467,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2d4664 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -131493,15 +131493,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2d4640 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ b 2d4668 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2d46b4 │ │ │ │ ldr r3, [pc, #60] @ 2d46b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -131648,32 +131648,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ - @ instruction: 0x008542b8 │ │ │ │ - addeq r4, r5, r0, lsl #5 │ │ │ │ - addeq r4, r5, r8, asr #4 │ │ │ │ - addeq r4, r5, r8, lsl #4 │ │ │ │ + addeq r4, r5, r0, asr #8 │ │ │ │ + addeq r4, r5, r8, lsl #8 │ │ │ │ + ldrdeq r4, [r5], r0 │ │ │ │ + umulleq r4, r5, r8, r3 │ │ │ │ + addeq r4, r5, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -131888,15 +131888,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2d4b10 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, r8, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r5, ip, rrx │ │ │ │ + @ instruction: 0x008541bc │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ addseq r6, sp, r4, asr r2 │ │ │ │ addseq r6, sp, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -131960,15 +131960,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq r3, r5, ip, sp │ │ │ │ + addeq r3, r5, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2d5044 │ │ │ │ mov r7, r3 │ │ │ │ @@ -132016,15 +132016,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d5020 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ mov r0, r8 │ │ │ │ bl 254fd8 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 254f9c │ │ │ │ @@ -132100,15 +132100,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2c9a08 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2d505c │ │ │ │ ldr r3, [pc, #92] @ 2d5048 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -132638,15 +132638,15 @@ │ │ │ │ b 2d57a4 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2d56d0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r5, sp, r8, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r3, r5, ip, ror #17 │ │ │ │ + addeq r3, r5, ip, lsr sl │ │ │ │ addseq r5, sp, ip, lsl #19 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -132657,15 +132657,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2d6770 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d603c │ │ │ │ @@ -132711,25 +132711,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2d6774 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ cmp r0, #1 │ │ │ │ ble 2d5bd8 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -132855,20 +132855,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d81cc │ │ │ │ + bl 9d831c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d81a4 │ │ │ │ + bl 9d82f4 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d5cf4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2d5950 │ │ │ │ @@ -133048,15 +133048,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2d6524 │ │ │ │ @@ -133157,15 +133157,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2d6790 │ │ │ │ bl 255a7c │ │ │ │ ldr r3, [pc, #1860] @ 2d6794 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 993964 │ │ │ │ + bl 993ab4 │ │ │ │ b 2d58ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5aac │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2d59f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2d5c68 │ │ │ │ @@ -133208,15 +133208,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2d60e8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2d76d0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d9df0 │ │ │ │ + bl 9d9f40 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2d6148 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2d6264 │ │ │ │ @@ -133428,15 +133428,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2d5f68 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -133611,26 +133611,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2d5a40 │ │ │ │ mov ip, #0 │ │ │ │ b 2d5cc0 │ │ │ │ @ instruction: 0x009d55b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r3, r5, r4, lsr r1 │ │ │ │ - addeq r2, r5, r8, lsr #30 │ │ │ │ + addeq r3, r5, r4, lsl #5 │ │ │ │ + addeq r3, r5, r8, ror r0 │ │ │ │ addseq r5, sp, r4, lsr #4 │ │ │ │ - addeq r2, r5, r4, asr #26 │ │ │ │ + umulleq r2, r5, r4, lr │ │ │ │ umullseq r5, sp, r4, r0 │ │ │ │ - addeq r2, r5, r4, asr #25 │ │ │ │ - addeq r2, r5, r0, asr #24 │ │ │ │ + addeq r2, r5, r4, lsl lr │ │ │ │ + umulleq r2, r5, r0, sp │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ addseq r4, sp, r0, ror #23 │ │ │ │ - strdeq r2, [r5], r8 │ │ │ │ - @ instruction: 0x008527bc │ │ │ │ + addeq r2, r5, r8, asr #18 │ │ │ │ + addeq r2, r5, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -133652,15 +133652,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2d6874 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2d6854 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -133728,15 +133728,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x008522b4 │ │ │ │ + addeq r2, r5, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -133774,15 +133774,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2d73c4 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d8190 │ │ │ │ + bl 9d82e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7358 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2d7290 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -133792,15 +133792,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2d73c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2d73b0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -134399,16 +134399,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2d6ccc │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2d6b94 │ │ │ │ - strheq r2, [r5], r4 │ │ │ │ - addeq r2, r5, r0, ror r0 │ │ │ │ + addeq r2, r5, r4, lsl #4 │ │ │ │ + addeq r2, r5, r0, asr #3 │ │ │ │ │ │ │ │ 002d73cc : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -134443,28 +134443,28 @@ │ │ │ │ bl 2555d8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2d7424 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b8adc │ │ │ │ + b 9b8c2c │ │ │ │ │ │ │ │ 002d7494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -134716,21 +134716,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -134845,15 +134845,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r5, r4, lsl #8 │ │ │ │ + addeq r1, r5, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -135155,19 +135155,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umullseq r3, sp, r4, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, sp, ip, lsr #3 │ │ │ │ - addeq r1, r5, r4, rrx │ │ │ │ + @ instruction: 0x008511b4 │ │ │ │ addseq r2, sp, r8, ror pc │ │ │ │ - addeq r0, r5, r0, lsl #30 │ │ │ │ - rsbseq lr, r0, r4, lsr #1 │ │ │ │ - ldrheq lr, [r0], #-8 @ │ │ │ │ + addeq r1, r5, r0, asr r0 │ │ │ │ + ldrsheq lr, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq lr, r0, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -135398,15 +135398,15 @@ │ │ │ │ bhi 2d81a0 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -135423,15 +135423,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2d8410 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -136262,20 +136262,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r2, sp, r8, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r0, [r5], r4 │ │ │ │ + addeq r0, r5, r4, asr #4 │ │ │ │ @ instruction: 0x009d1fb8 │ │ │ │ addseq r1, sp, r0, ror pc │ │ │ │ - @ instruction: 0x0084fdb0 │ │ │ │ - rsbseq ip, r0, r4, asr pc │ │ │ │ - rsbseq ip, r0, r8, ror #30 │ │ │ │ + addeq pc, r4, r0, lsl #30 │ │ │ │ + rsbseq sp, r0, r4, lsr #1 │ │ │ │ + ldrheq sp, [r0], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136628,19 +136628,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r1, sp, ip, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, lsr fp @ │ │ │ │ + addeq pc, r4, r0, lsl #25 │ │ │ │ addseq r1, sp, r0, asr sl │ │ │ │ - strdeq pc, [r4], r8 │ │ │ │ - @ instruction: 0x0070c99c │ │ │ │ - ldrheq ip, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + addeq pc, r4, r8, asr #18 │ │ │ │ + rsbseq ip, r0, ip, ror #21 │ │ │ │ + rsbseq ip, r0, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -136991,19 +136991,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r1, sp, r8, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq pc, r4, r0, lsl #11 │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ addseq r1, sp, r0, lsr #9 │ │ │ │ - addeq pc, r4, ip, asr #4 │ │ │ │ - ldrsheq ip, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq ip, r0, r4, lsl #8 │ │ │ │ + umulleq pc, r4, ip, r3 @ │ │ │ │ + rsbseq ip, r0, r0, asr #10 │ │ │ │ + rsbseq ip, r0, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -137739,20 +137739,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r0, sp, r4, lsl ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, r0, ror #19 │ │ │ │ + addeq lr, r4, r0, lsr fp │ │ │ │ addseq r0, sp, r4, lsr #17 │ │ │ │ addseq r0, sp, ip, asr r8 │ │ │ │ - umulleq lr, r4, ip, r6 │ │ │ │ - rsbseq fp, r0, r0, asr #16 │ │ │ │ - rsbseq fp, r0, r4, asr r8 │ │ │ │ + addeq lr, r4, ip, ror #15 │ │ │ │ + @ instruction: 0x0070b990 │ │ │ │ + rsbseq fp, r0, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138105,19 +138105,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r0, sp, r8, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r4, ip, lsl r4 │ │ │ │ + addeq lr, r4, ip, ror #10 │ │ │ │ addseq r0, sp, ip, lsr r3 │ │ │ │ - addeq lr, r4, r4, ror #1 │ │ │ │ - rsbseq fp, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0x0070b29c │ │ │ │ + addeq lr, r4, r4, lsr r2 │ │ │ │ + ldrsbeq fp, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -138468,19 +138468,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umullseq r0, sp, r4, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, ror #28 │ │ │ │ + @ instruction: 0x0084dfbc │ │ │ │ addseq pc, ip, ip, lsl #27 │ │ │ │ - addeq sp, r4, r8, lsr fp │ │ │ │ - ldrsbeq sl, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq sl, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + addeq sp, r4, r8, lsl #25 │ │ │ │ + rsbseq sl, r0, ip, lsr #28 │ │ │ │ + rsbseq sl, r0, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139226,20 +139226,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq pc, ip, r0, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r4, ip, ror r2 │ │ │ │ + addeq sp, r4, ip, asr #7 │ │ │ │ @ instruction: 0x009cf1b0 │ │ │ │ addseq pc, ip, r0, ror #2 │ │ │ │ - addeq ip, r4, r0, ror #30 │ │ │ │ - rsbseq sl, r0, r4, lsl #2 │ │ │ │ - rsbseq sl, r0, r8, lsl r1 │ │ │ │ + strheq sp, [r4], r0 │ │ │ │ + rsbseq sl, r0, r4, asr r2 │ │ │ │ + rsbseq sl, r0, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -139985,20 +139985,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq lr, ip, r4, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r4, r0, lsr #13 │ │ │ │ + strdeq ip, [r4], r0 │ │ │ │ @ instruction: 0x009ce5d4 │ │ │ │ addseq lr, ip, r4, lsl #11 │ │ │ │ - addeq ip, r4, r4, lsl #7 │ │ │ │ - rsbseq r9, r0, r8, lsr #10 │ │ │ │ - rsbseq r9, r0, ip, lsr r5 │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ + rsbseq r9, r0, r8, ror r6 │ │ │ │ + rsbseq r9, r0, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -140755,20 +140755,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq lr, ip, r8, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq fp, r4, r8, sl │ │ │ │ + addeq fp, r4, r8, ror #23 │ │ │ │ addseq sp, ip, ip, asr #19 │ │ │ │ addseq sp, ip, ip, ror r9 │ │ │ │ - addeq fp, r4, ip, ror r7 │ │ │ │ - rsbseq r8, r0, r0, lsr #18 │ │ │ │ - rsbseq r8, r0, r4, lsr r9 │ │ │ │ + addeq fp, r4, ip, asr #17 │ │ │ │ + rsbseq r8, r0, r0, ror sl │ │ │ │ + rsbseq r8, r0, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -141525,20 +141525,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sp, ip, r0, lsr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq sl, r4, r0, lr │ │ │ │ + addeq sl, r4, r0, ror #31 │ │ │ │ addseq ip, ip, r4, asr #27 │ │ │ │ addseq ip, ip, r4, ror sp │ │ │ │ - addeq sl, r4, r4, ror fp │ │ │ │ - rsbseq r7, r0, r8, lsl sp │ │ │ │ - rsbseq r7, r0, ip, lsr #26 │ │ │ │ + addeq sl, r4, r4, asr #25 │ │ │ │ + rsbseq r7, r0, r8, ror #28 │ │ │ │ + rsbseq r7, r0, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -141553,15 +141553,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 2de774 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -141634,15 +141634,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2de4e4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2dedc8 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -141667,15 +141667,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2ded94 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -142234,19 +142234,19 @@ │ │ │ │ bl 253004 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 2de560 │ │ │ │ addseq ip, ip, r0, lsr #22 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r7, r0, ip, lsr sl │ │ │ │ + rsbseq r7, r0, ip, lsl #23 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq r7, r0, r8, ror r2 │ │ │ │ - rsbseq r7, r0, r0, asr r1 │ │ │ │ + rsbseq r7, r0, r8, asr #7 │ │ │ │ + rsbseq r7, r0, r0, lsr #5 │ │ │ │ │ │ │ │ 002dede4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -142296,22 +142296,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2deeac │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 2555d8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b8adc │ │ │ │ + b 9b8c2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2df178 │ │ │ │ ldr r3, [pc, #656] @ 2df17c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142399,22 +142399,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2df19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df084 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2defd0 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -142440,66 +142440,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #168] @ 2df1a4 │ │ │ │ ldr r3, [pc, #168] @ 2df1a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2df1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2def38 │ │ │ │ ldr r0, [pc, #124] @ 2df1b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df06c │ │ │ │ ldr r0, [pc, #100] @ 2df1b4 │ │ │ │ ldr r3, [pc, #100] @ 2df1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2df1bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2def38 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, ip, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r4, lsr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, r8, asr #29 │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r0, ip, lsr #31 │ │ │ │ + ldrsheq r7, [r0], #-12 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0079cd9c │ │ │ │ - rsbseq r6, r0, ip, asr #31 │ │ │ │ - rsbseq r6, r0, r8, asr #10 │ │ │ │ - rsbseq r6, r0, ip, lsr pc │ │ │ │ - rsbseq ip, r9, r8, asr #26 │ │ │ │ - rsbseq r6, r0, r0, ror pc │ │ │ │ - rsbseq r6, r0, r0, ror r5 │ │ │ │ + rsbseq ip, r9, ip, ror #29 │ │ │ │ + rsbseq r7, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0x00706698 │ │ │ │ + rsbseq r7, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x0079ce98 │ │ │ │ + rsbseq r7, r0, r0, asr #1 │ │ │ │ + rsbseq r6, r0, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2df69c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -142576,55 +142576,55 @@ │ │ │ │ bne 2df3b8 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7ab07c │ │ │ │ + bl 7ab1cc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2df4c8 │ │ │ │ ldr fp, [pc, #916] @ 2df6b8 │ │ │ │ ldr r9, [pc, #916] @ 2df6bc │ │ │ │ ldr sl, [pc, #916] @ 2df6c0 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #884] @ 2df6c4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af43c │ │ │ │ + bl 7af58c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2df4f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ab80c │ │ │ │ + bl 7ab95c │ │ │ │ ldr r1, [pc, #816] @ 2df6c8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7ab554 │ │ │ │ + bl 7ab6a4 │ │ │ │ b 2df250 │ │ │ │ bl 25391c │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2df2f8 │ │ │ │ ldr r3, [pc, #768] @ 2df6cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -142633,22 +142633,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2df6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2df2d0 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142671,38 +142671,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #576] @ 2df6d8 │ │ │ │ ldr r3, [pc, #576] @ 2df6dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2df6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df234 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2df5c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9864 │ │ │ │ b 2df250 │ │ │ │ ldr r3, [pc, #484] @ 2df6e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -142720,43 +142720,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #396] @ 2df6e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2df6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df388 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2df6f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df414 │ │ │ │ ldr r0, [pc, #336] @ 2df6f4 │ │ │ │ ldr r3, [pc, #336] @ 2df6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2df6fc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df234 │ │ │ │ ldr r3, [pc, #260] @ 2df6d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df4e4 │ │ │ │ ldr r3, [pc, #208] @ 2df6b4 │ │ │ │ @@ -142772,76 +142772,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #212] @ 2df700 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2df704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df4e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2df708 │ │ │ │ ldr r0, [pc, #168] @ 2df70c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df388 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2df710 │ │ │ │ ldr r0, [pc, #144] @ 2df714 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df4e4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r0, asr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r8, lsl ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, ip, asr #23 │ │ │ │ andeq r3, r0, r4, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r1, r0, ip, asr #13 │ │ │ │ - rsbseq r1, r0, r8, ror #13 │ │ │ │ - addeq sl, r4, ip, lsr #32 │ │ │ │ - rsbseq r6, r0, r4, ror lr │ │ │ │ + rsbseq r1, r0, ip, lsl r8 │ │ │ │ + rsbseq r1, r0, r8, lsr r8 │ │ │ │ + addeq sl, r4, ip, ror r1 │ │ │ │ + rsbseq r6, r0, r4, asr #31 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq r6, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r6, r0, r4, lsr #28 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq ip, r9, r0, lsl #20 │ │ │ │ - ldrsheq r6, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r6, r0, ip, lsr #3 │ │ │ │ + rsbseq ip, r9, r0, asr fp │ │ │ │ + rsbseq r6, r0, r0, asr #28 │ │ │ │ + ldrsheq r6, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ - ldrsbeq r5, [r7], #-8 @ │ │ │ │ - rsbseq r6, r0, r8, asr ip │ │ │ │ - rsbseq r6, r0, ip, lsr #23 │ │ │ │ - ldrsheq ip, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsbeq r6, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r6, r0, ip, lsl r1 │ │ │ │ - rsbseq r6, r0, r0, lsl #23 │ │ │ │ - rsbseq r6, r0, r0, lsr #32 │ │ │ │ - ldrsbeq r4, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - ldrheq r6, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r6, r0, ip, lsr #22 │ │ │ │ - rsbseq r6, r0, ip, asr #32 │ │ │ │ + rsbseq r5, r7, r8, lsr #4 │ │ │ │ + rsbseq r6, r0, r8, lsr #27 │ │ │ │ + ldrsheq r6, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq ip, r9, r4, asr #20 │ │ │ │ + rsbseq r6, r0, ip, lsr #26 │ │ │ │ + rsbseq r6, r0, ip, ror #4 │ │ │ │ + ldrsbeq r6, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r6, r0, r0, ror r1 │ │ │ │ + rsbseq r5, r7, r4, lsr #2 │ │ │ │ + rsbseq r6, r0, ip, lsl #26 │ │ │ │ + rsbseq r6, r0, ip, ror ip │ │ │ │ + @ instruction: 0x0070619c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2dfa60 │ │ │ │ ldr r3, [pc, #816] @ 2dfa64 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142850,15 +142850,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b33ac │ │ │ │ + bl 7b34fc │ │ │ │ ldr r5, [pc, #772] @ 2dfa68 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2df7d8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df7d0 │ │ │ │ @@ -142867,15 +142867,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2dfa70 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -142885,25 +142885,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 25391c │ │ │ │ b 2df778 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [pc, #644] @ 2dfa74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2df8e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9864 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ ldr r2, [pc, #608] @ 2dfa78 │ │ │ │ ldr r3, [pc, #584] @ 2dfa64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142971,26 +142971,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #324] @ 2dfa8c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2dfa90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df800 │ │ │ │ ldr r3, [pc, #264] @ 2dfa80 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df898 │ │ │ │ ldr r3, [pc, #248] @ 2dfa84 │ │ │ │ @@ -143007,72 +143007,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #188] @ 2dfa94 │ │ │ │ ldr r2, [pc, #188] @ 2dfa98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2dfa9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df898 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2dfaa0 │ │ │ │ ldr r0, [pc, #136] @ 2dfaa4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df800 │ │ │ │ ldr r1, [pc, #112] @ 2dfaa8 │ │ │ │ ldr r3, [pc, #112] @ 2dfaac │ │ │ │ ldr r0, [pc, #112] @ 2dfab0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2df898 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cb6f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r4, asr #13 │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ - addeq r9, r4, ip, lsr #23 │ │ │ │ + strdeq r9, [r4], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, ip, ip, lsl #12 │ │ │ │ - addeq r9, r4, ip, lsl #21 │ │ │ │ + ldrdeq r9, [r4], ip │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r6, r0, r8, lsl r9 │ │ │ │ - rsbseq r5, r0, r4, lsl #26 │ │ │ │ - rsbseq ip, r9, r0, asr #9 │ │ │ │ - @ instruction: 0x0070689c │ │ │ │ - rsbseq r5, r0, r8, ror #24 │ │ │ │ - rsbseq r6, r0, r8, asr #16 │ │ │ │ - ldrheq r5, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq ip, r9, ip, asr r4 │ │ │ │ - rsbseq r6, r0, r4, lsr r8 │ │ │ │ - rsbseq r5, r0, ip, lsl #25 │ │ │ │ + rsbseq r6, r0, r8, ror #20 │ │ │ │ + rsbseq r5, r0, r4, asr lr │ │ │ │ + rsbseq ip, r9, r0, lsl r6 │ │ │ │ + rsbseq r6, r0, ip, ror #19 │ │ │ │ + ldrheq r5, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00706998 │ │ │ │ + rsbseq r5, r0, r4, lsl #28 │ │ │ │ + rsbseq ip, r9, ip, lsr #11 │ │ │ │ + rsbseq r6, r0, r4, lsl #19 │ │ │ │ + ldrsbeq r5, [r0], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 002dfab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -143100,28 +143100,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b33ac │ │ │ │ + bl 7b34fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfbc0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dfbb8 │ │ │ │ ldr r2, [pc, #136] @ 2dfbe0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2dfbe4 │ │ │ │ ldr r3, [pc, #92] @ 2dfbdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -143137,15 +143137,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 25391c │ │ │ │ b 2dfb50 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9864 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ b 2dfb74 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, lsl r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq fp, ip, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -143160,23 +143160,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b33ac │ │ │ │ + bl 7b34fc │ │ │ │ ldr r5, [pc, #176] @ 2dfce4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2dfc90 │ │ │ │ bl 2c9864 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ ldr r2, [pc, #148] @ 2dfce8 │ │ │ │ ldr r3, [pc, #136] @ 2dfce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143199,15 +143199,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2dfc4c │ │ │ │ bl 25391c │ │ │ │ b 2dfca0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @@ -143234,51 +143234,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2dfe2c │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2dfe20 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7aed7c │ │ │ │ + bl 7aeecc │ │ │ │ ldr r9, [pc, #420] @ 2dfef8 │ │ │ │ ldr r7, [pc, #420] @ 2dfefc │ │ │ │ ldr sl, [pc, #420] @ 2dff00 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #384] @ 2dff04 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af43c │ │ │ │ + bl 7af58c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #344] @ 2dff08 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2dfe3c │ │ │ │ ldr r1, [pc, #320] @ 2dff0c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aef7c │ │ │ │ + bl 7af0cc │ │ │ │ ldr r2, [pc, #300] @ 2dff10 │ │ │ │ ldr r3, [pc, #264] @ 2dfef0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143317,53 +143317,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #128] @ 2dff20 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2dff24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2dfdc4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2dff28 │ │ │ │ ldr r0, [pc, #84] @ 2dff2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2dfdc4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, ip, r0, lsl #2 │ │ │ │ - @ instruction: 0x00700c9c │ │ │ │ - ldrheq r0, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - addeq r9, r4, r8, lsr #12 │ │ │ │ - rsbseq r6, r0, r4, lsl r5 │ │ │ │ + rsbseq r0, r0, ip, ror #27 │ │ │ │ + rsbseq r0, r0, r8, lsl #28 │ │ │ │ + addeq r9, r4, r8, ror r7 │ │ │ │ + rsbseq r6, r0, r4, ror #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ addseq fp, ip, r0, asr #32 │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq ip, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r6, r0, r4, lsl r3 │ │ │ │ - rsbseq ip, sl, r0, lsr #27 │ │ │ │ - rsbseq r6, r0, r4, asr #6 │ │ │ │ + rsbseq ip, sl, r4, lsr #30 │ │ │ │ + rsbseq r6, r0, r4, ror #8 │ │ │ │ + ldrsheq ip, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00706494 │ │ │ │ │ │ │ │ 002dff30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -143388,57 +143388,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7ab07c │ │ │ │ + bl 7ab1cc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e0098 │ │ │ │ ldr fp, [pc, #440] @ 2e0174 │ │ │ │ ldr r8, [pc, #440] @ 2e0178 │ │ │ │ ldr sl, [pc, #440] @ 2e017c │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #408] @ 2e0180 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7af43c │ │ │ │ + bl 7af58c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #368] @ 2e0184 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e00b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ab80c │ │ │ │ + bl 7ab95c │ │ │ │ ldr r1, [pc, #336] @ 2e0188 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7ab554 │ │ │ │ + bl 7ab6a4 │ │ │ │ ldr r2, [pc, #304] @ 2e018c │ │ │ │ ldr r3, [pc, #268] @ 2e016c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -143449,15 +143449,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9864 │ │ │ │ b 2e0054 │ │ │ │ bl 25391c │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2dff84 │ │ │ │ ldr r3, [pc, #208] @ 2e0190 │ │ │ │ @@ -143478,53 +143478,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #128] @ 2e019c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e01a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e0028 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2e01a4 │ │ │ │ ldr r0, [pc, #84] @ 2e01a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e0028 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009caed4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009caebc │ │ │ │ - rsbseq r0, r0, r4, lsr sl │ │ │ │ - rsbseq r0, r0, r0, asr sl │ │ │ │ - addeq r9, r4, r0, asr #7 │ │ │ │ - rsbseq r6, r0, r8, asr #5 │ │ │ │ + rsbseq r0, r0, r4, lsl #23 │ │ │ │ + rsbseq r0, r0, r0, lsr #23 │ │ │ │ + addeq r9, r4, r0, lsl r5 │ │ │ │ + rsbseq r6, r0, r8, lsl r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq sl, ip, r8, asr #27 │ │ │ │ andeq r2, r0, r8, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r7, r8, lsl r5 │ │ │ │ - @ instruction: 0x00706098 │ │ │ │ - rsbseq r4, r7, r4, ror #9 │ │ │ │ - rsbseq r6, r0, ip, asr #1 │ │ │ │ + rsbseq r4, r7, r8, ror #12 │ │ │ │ + rsbseq r6, r0, r8, ror #3 │ │ │ │ + rsbseq r4, r7, r4, lsr r6 │ │ │ │ + rsbseq r6, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -143583,15 +143583,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0268 │ │ │ │ ldr r5, [pc, #1400] @ 2e0820 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0c20 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 2e0824 │ │ │ │ ldr r3, [pc, #1364] @ 2e0828 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -143615,15 +143615,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e03f4 │ │ │ │ ldr r1, [pc, #1284] @ 2e0830 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 2e0834 │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -143638,17 +143638,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r4 │ │ │ │ - bl 992d50 │ │ │ │ + bl 992ea0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 2e083c │ │ │ │ ldr r3, [pc, #1104] @ 2e0804 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -143664,34 +143664,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b8aac │ │ │ │ + bl 9b8bfc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e09fc │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 2e0840 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 2e0844 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b88a0 │ │ │ │ + bl 9b89f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -143827,15 +143827,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -143844,15 +143844,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 2e084c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e05a0 │ │ │ │ mov r6, r3 │ │ │ │ b 2e02a0 │ │ │ │ ldr r1, [pc, #368] @ 2e0850 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -143869,15 +143869,15 @@ │ │ │ │ bne 2e0adc │ │ │ │ ldr r0, [pc, #312] @ 2e0854 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2e0614 │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -143901,20 +143901,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 2e0858 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -143927,47 +143927,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sl, ip, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ @ instruction: 0x009cabfc │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r6, r0, r0, lsl #1 │ │ │ │ - rsbseq r6, r0, r0, rrx │ │ │ │ + ldrsbeq r6, [r0], #-16 @ │ │ │ │ + ldrheq r6, [r0], #-16 @ │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq r6, r0, r8, lsl r0 │ │ │ │ + rsbseq r6, r0, r8, ror #2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrheq r4, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r4, r0, r4, lsl #11 │ │ │ │ - rsbseq r5, r0, r8, ror pc │ │ │ │ - rsbseq r5, r0, r4, asr #30 │ │ │ │ + rsbseq r4, r0, r8, lsl #14 │ │ │ │ + ldrsbeq r4, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r6, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x00706094 │ │ │ │ addseq sl, ip, r4, ror sl │ │ │ │ - @ instruction: 0x00704498 │ │ │ │ - ldrheq r5, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r4, r0, r8, ror #11 │ │ │ │ + rsbseq r6, r0, r0 │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ - rsbseq r5, r0, r0, lsr #27 │ │ │ │ + ldrsheq r5, [r0], #-224 @ 0xffffff20 @ │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ - rsbseq r5, r0, r8, lsr ip │ │ │ │ - rsbseq r4, r0, r4, lsl r1 │ │ │ │ - ldrsbeq r3, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r3, r0, r8, lsl #30 │ │ │ │ + rsbseq r5, r0, r8, lsl #27 │ │ │ │ + rsbseq r4, r0, r4, ror #4 │ │ │ │ + rsbseq r4, r0, r4, lsr #2 │ │ │ │ + rsbseq r4, r0, r8, asr r0 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, r4, ror #17 │ │ │ │ - ldrheq r5, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r5, r0, ip, asr r9 │ │ │ │ + rsbseq r5, r0, r4, lsr sl │ │ │ │ + rsbseq r5, r0, ip, lsl #18 │ │ │ │ + rsbseq r5, r0, ip, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r5, r0, r0, lsl #18 │ │ │ │ - ldrsbeq r5, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq r5, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - addeq r8, r4, ip, lsl r7 │ │ │ │ - rsbseq r5, r0, r4, asr r6 │ │ │ │ + rsbseq r5, r0, r0, asr sl │ │ │ │ + rsbseq r5, r0, r0, lsr #18 │ │ │ │ + rsbseq r5, r0, ip, asr #20 │ │ │ │ + addeq r8, r4, ip, ror #16 │ │ │ │ + rsbseq r5, r0, r4, lsr #15 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -143981,15 +143981,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 2e085c │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -144005,46 +144005,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2e09b8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9b8f14 │ │ │ │ + bl 9b9064 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9ae984 │ │ │ │ + bl 9aead4 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 2e0860 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ b 2e0338 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b8ad0 │ │ │ │ + bl 9b8c20 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b8adc │ │ │ │ + bl 9b8c2c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -144057,15 +144057,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9b8d08 │ │ │ │ + bl 9b8e58 │ │ │ │ b 2e040c │ │ │ │ ldr r1, [pc, #-456] @ 2e0864 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e0580 │ │ │ │ ldr r1, [pc, #-452] @ 2e087c │ │ │ │ @@ -144085,15 +144085,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144102,29 +144102,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 2e0868 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e0580 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -144133,23 +144133,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 2e086c │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e0730 │ │ │ │ ldr r0, [pc, #-748] @ 2e0870 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e05a0 │ │ │ │ ldr r3, [pc, #-776] @ 2e0874 │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2e08c0 │ │ │ │ ldr r3, [pc, #-792] @ 2e0878 │ │ │ │ @@ -144172,45 +144172,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 2e0884 │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e08cc │ │ │ │ mvn r0, #0 │ │ │ │ b 2e03a8 │ │ │ │ ldr r0, [pc, #-936] @ 2e0888 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2e0580 │ │ │ │ ldr r0, [pc, #-968] @ 2e088c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e08cc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 2e0890 │ │ │ │ ldr r0, [pc, #-996] @ 2e0894 │ │ │ │ ldr r2, [pc, #-996] @ 2e0898 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -144218,26 +144218,26 @@ │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 993da8 │ │ │ │ + bl 993ef8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e01b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0ca4 │ │ │ │ ldr r5, [pc, #48] @ 2e0cec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 992ca4 │ │ │ │ + bl 992df4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 992248 │ │ │ │ + bl 992398 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -144275,15 +144275,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -144297,18 +144297,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sl, ip, ip, lsl #2 │ │ │ │ adceq r1, ip, r0, asr sp │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, ip, ror #10 │ │ │ │ - addeq r8, r4, ip, ror #11 │ │ │ │ - rsbseq r5, r0, r4, lsl r5 │ │ │ │ - @ instruction: 0x0070349c │ │ │ │ + ldrheq r5, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r8, r4, ip, lsr r7 │ │ │ │ + rsbseq r5, r0, r4, ror #12 │ │ │ │ + rsbseq r3, r0, ip, ror #11 │ │ │ │ │ │ │ │ 002e0de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -144360,15 +144360,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [pc, #280] @ 2e0fec │ │ │ │ ldr r3, [pc, #244] @ 2e0fcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -144401,52 +144401,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e0ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e0e50 │ │ │ │ ldr r0, [pc, #88] @ 2e1000 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e0e50 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, ip, ror #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r1, ip, r0, lsr ip │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, ip, lsr r4 │ │ │ │ - rsbseq r5, r0, r0, lsr #8 │ │ │ │ + rsbseq r5, r0, ip, lsl #11 │ │ │ │ + rsbseq r5, r0, r0, ror r5 │ │ │ │ ldrdeq r1, [ip], r8 @ │ │ │ │ addseq r9, ip, r0, asr pc │ │ │ │ andeq r2, r0, r0, asr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r5, [r0], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r5, r0, r4, lsr r6 │ │ │ │ + rsbseq r5, r0, r4, asr #14 │ │ │ │ + rsbseq r5, r0, r4, lsl #15 │ │ │ │ │ │ │ │ 002e1004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2e10b4 │ │ │ │ @@ -144472,33 +144472,33 @@ │ │ │ │ beq 2e1088 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 992d50 │ │ │ │ + bl 992ea0 │ │ │ │ b 2e1090 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [pc, #44] @ 2e10c4 │ │ │ │ ldr r1, [pc, #44] @ 2e10c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ addseq r9, ip, r4, lsl #28 │ │ │ │ adceq r1, ip, r4, ror #20 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, ip, ror r2 │ │ │ │ + rsbseq r5, r0, ip, asr #7 │ │ │ │ strdeq r1, [ip], r0 @ │ │ │ │ - rsbseq r5, r0, ip, lsl r2 │ │ │ │ + rsbseq r5, r0, ip, ror #6 │ │ │ │ │ │ │ │ 002e10cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2e120c │ │ │ │ @@ -144521,20 +144521,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2e1148 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b8aac │ │ │ │ + bl 9b8bfc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e11c4 │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b8f14 │ │ │ │ + bl 9b9064 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -144543,49 +144543,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e11a8 │ │ │ │ ldr r1, [pc, #140] @ 2e1218 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca33c │ │ │ │ ldr r1, [pc, #108] @ 2e121c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e1204 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e1148 │ │ │ │ ldr r2, [pc, #60] @ 2e1220 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2e1148 │ │ │ │ bl 25391c │ │ │ │ b 2e11d0 │ │ │ │ addseq r9, ip, r0, asr #26 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r3, r0, ip, lsr #15 │ │ │ │ - rsbseq r3, r0, r4, lsr #14 │ │ │ │ - rsbseq r3, r0, r0, lsl #14 │ │ │ │ + ldrsheq r3, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r3, r0, r4, ror r8 │ │ │ │ + rsbseq r3, r0, r0, asr r8 │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ │ │ │ │ 002e1224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -144635,26 +144635,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e12a4 │ │ │ │ ldr r1, [pc, #52] @ 2e1328 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2e10cc │ │ │ │ addseq r9, ip, r4, ror #23 │ │ │ │ adceq r1, ip, r4, asr #16 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r5, r0, r0, rrx │ │ │ │ + ldrheq r5, [r0], #-16 @ │ │ │ │ adceq r1, ip, r4, lsl #16 │ │ │ │ - rsbseq r5, r0, r8, lsr r0 │ │ │ │ + rsbseq r5, r0, r8, lsl #3 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbseq r4, r0, ip, asr #31 │ │ │ │ + rsbseq r5, r0, ip, lsl r1 │ │ │ │ │ │ │ │ 002e132c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2e13dc │ │ │ │ @@ -144669,41 +144669,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 2532b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 992b9c │ │ │ │ + bl 992cec │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ ldr r2, [pc, #80] @ 2e13e0 │ │ │ │ ldr r1, [pc, #80] @ 2e13e4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 993988 │ │ │ │ + bl 993ad8 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, ip, r4, asr #14 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbseq r5, r0, r0, lsl #5 │ │ │ │ + ldrsbeq r5, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2e1650 │ │ │ │ mov r6, r0 │ │ │ │ @@ -144803,15 +144803,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9a08 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ca33c │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #184] @ 2e1668 │ │ │ │ ldr r3, [pc, #160] @ 2e1654 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -144853,17 +144853,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2e14cc │ │ │ │ addseq r9, ip, r8, lsl sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, r0, ror #19 │ │ │ │ - rsbseq r4, r0, r8, asr sl │ │ │ │ + rsbseq r4, r0, r8, lsr #23 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - @ instruction: 0x0070339c │ │ │ │ + rsbseq r3, r0, ip, ror #9 │ │ │ │ addseq r9, ip, r4, ror r8 │ │ │ │ addseq r9, ip, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2e173c │ │ │ │ @@ -144905,22 +144905,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b8c │ │ │ │ ldr r1, [pc, #36] @ 2e1748 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ca33c │ │ │ │ umullseq r9, ip, ip, r7 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbseq r3, r0, r0, lsl #4 │ │ │ │ - rsbseq r3, r0, ip, lsl #3 │ │ │ │ + rsbseq r3, r0, r0, asr r3 │ │ │ │ + ldrsbeq r3, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2e17e8 │ │ │ │ ldr r3, [pc, #132] @ 2e17ec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -145251,15 +145251,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2afed4 │ │ │ │ b 2e1b20 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c94bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, r0, lsr r4 │ │ │ │ - rsbseq r4, r0, r0, lsr #9 │ │ │ │ + ldrsheq r4, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ addseq r9, ip, ip, ror #5 │ │ │ │ addseq r9, ip, r4, ror #4 │ │ │ │ addseq r9, ip, ip, lsl #4 │ │ │ │ │ │ │ │ 002e1c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -145355,15 +145355,15 @@ │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, ip, r0, ror #1 │ │ │ │ blne 2e1e1c │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbseq r1, sl, ip, ror r2 │ │ │ │ + rsbseq r1, sl, ip, asr #7 │ │ │ │ addseq r9, ip, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -145436,40 +145436,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e1fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e1eec │ │ │ │ ldr r0, [pc, #56] @ 2e1fc4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e1eec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c8fd8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, r8, asr #31 │ │ │ │ addseq r8, ip, r4, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000026b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r4, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsheq r4, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r4, r0, r8, lsl #16 │ │ │ │ + rsbseq r4, r0, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -145568,29 +145568,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2e2290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2030 │ │ │ │ ldr r0, [pc, #244] @ 2e2294 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2030 │ │ │ │ ldr r3, [pc, #224] @ 2e2298 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2100 │ │ │ │ ldr r3, [pc, #188] @ 2e2288 │ │ │ │ @@ -145607,54 +145607,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #132] @ 2e229c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2e22a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2100 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2e22a4 │ │ │ │ ldr r0, [pc, #84] @ 2e22a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2100 │ │ │ │ addseq r8, ip, r0, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, ip, lsl #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ umullseq r8, ip, r8, sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r4, r0, r0, lsr r5 │ │ │ │ - rsbseq r4, r0, ip, ror #10 │ │ │ │ + rsbseq r4, r0, r0, lsl #13 │ │ │ │ + ldrheq r4, [r0], #-108 @ 0xffffff94 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r4, r0, r8, lsr r5 │ │ │ │ - rsbseq r3, r0, r0, lsr r4 │ │ │ │ - rsbseq r4, r0, r0, lsl #10 │ │ │ │ - rsbseq r3, r0, ip, ror r4 │ │ │ │ + rsbseq r4, r0, r8, lsl #13 │ │ │ │ + rsbseq r3, r0, r0, lsl #11 │ │ │ │ + rsbseq r4, r0, r0, asr r6 │ │ │ │ + rsbseq r3, r0, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2e2514 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145730,28 +145730,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #308] @ 2e2538 │ │ │ │ ldr r3, [pc, #308] @ 2e253c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e2540 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2374 │ │ │ │ ldr r3, [pc, #240] @ 2e252c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2374 │ │ │ │ ldr r3, [pc, #224] @ 2e2530 │ │ │ │ @@ -145769,15 +145769,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #164] @ 2e2544 │ │ │ │ ldr r3, [pc, #164] @ 2e2548 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e254c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -145788,48 +145788,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2e2558 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2374 │ │ │ │ ldr r0, [pc, #108] @ 2e255c │ │ │ │ ldr r3, [pc, #108] @ 2e2560 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2e2564 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2374 │ │ │ │ addseq r8, ip, r4, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, r0, lsr fp │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0x009c8afc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00799a94 │ │ │ │ - rsbseq r4, r0, r0, ror #6 │ │ │ │ - rsbseq r3, r0, r4, asr r2 │ │ │ │ - ldrsheq r9, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq r4, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrheq r3, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r9, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x00704298 │ │ │ │ - ldrsheq r3, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r9, r9, r8, lsr #19 │ │ │ │ - rsbseq r4, r0, r4, lsl #5 │ │ │ │ - ldrsbeq r3, [r0], #-16 @ │ │ │ │ + rsbseq r9, r9, r4, ror #23 │ │ │ │ + ldrheq r4, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r3, r0, r4, lsr #7 │ │ │ │ + rsbseq r9, r9, r8, asr #22 │ │ │ │ + rsbseq r4, r0, ip, lsr #8 │ │ │ │ + rsbseq r3, r0, r8, lsl #6 │ │ │ │ + rsbseq r9, r9, r4, lsr #22 │ │ │ │ + rsbseq r4, r0, r8, ror #7 │ │ │ │ + rsbseq r3, r0, ip, asr #6 │ │ │ │ + ldrsheq r9, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq r4, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r3, r0, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2e2b04 │ │ │ │ @@ -145865,15 +145865,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2638 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c57a8 │ │ │ │ + bl 7c58f8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2834 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e27b8 │ │ │ │ @@ -145913,23 +145913,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2e2b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2e260c │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -145953,24 +145953,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2e2b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2638 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e260c │ │ │ │ b 2e271c │ │ │ │ @@ -145991,46 +145991,46 @@ │ │ │ │ beq 2e2878 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2e2b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2634 │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2e29fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mvn r4, #0 │ │ │ │ b 2e2638 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2e2b34 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e26f8 │ │ │ │ ldr r0, [pc, #696] @ 2e2b38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2634 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 2543a8 │ │ │ │ ldr r3, [pc, #616] @ 2e2b10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -146056,33 +146056,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #548] @ 2e2b40 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e2b44 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2858 │ │ │ │ ldr r0, [pc, #504] @ 2e2b48 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2638 │ │ │ │ ldr r3, [pc, #424] @ 2e2b10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2858 │ │ │ │ ldr r3, [pc, #448] @ 2e2b3c │ │ │ │ @@ -146105,15 +146105,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #364] @ 2e2b4c │ │ │ │ ldr r3, [pc, #364] @ 2e2b50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2e2b54 │ │ │ │ @@ -146137,88 +146137,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #248] @ 2e2b58 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2e2b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2850 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2e2b60 │ │ │ │ ldr r0, [pc, #200] @ 2e2b64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2850 │ │ │ │ ldr r3, [pc, #172] @ 2e2b68 │ │ │ │ ldr r0, [pc, #172] @ 2e2b6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2858 │ │ │ │ ldr ip, [pc, #144] @ 2e2b70 │ │ │ │ ldr r3, [pc, #144] @ 2e2b74 │ │ │ │ ldr r0, [pc, #144] @ 2e2b78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2858 │ │ │ │ umullseq r8, ip, ip, r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, r4, ror #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, ip, r4, ror #15 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq r4, [r0], #-12 @ │ │ │ │ + rsbseq r4, r0, ip, lsr #4 │ │ │ │ andeq r1, r0, r0, lsr #10 │ │ │ │ - rsbseq r4, r0, ip, asr #1 │ │ │ │ - rsbseq r4, r0, r8, lsr r0 │ │ │ │ - ldrheq r3, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r4, r0, ip, lsr #32 │ │ │ │ + rsbseq r4, r0, ip, lsl r2 │ │ │ │ + rsbseq r4, r0, r8, lsl #3 │ │ │ │ + rsbseq r4, r0, r0, lsl #2 │ │ │ │ + rsbseq r4, r0, ip, ror r1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r3, r0, ip, ror lr │ │ │ │ - rsbseq r2, r0, r0, asr #26 │ │ │ │ - rsbseq r3, r0, ip, asr pc │ │ │ │ - ldrheq r9, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrsbeq r3, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r2, r0, r4, ror ip │ │ │ │ - rsbseq r3, r0, ip, lsl #29 │ │ │ │ - rsbseq r2, r0, r8, ror #23 │ │ │ │ - rsbseq r3, r0, r4, asr lr │ │ │ │ - rsbseq r2, r0, ip, lsr ip │ │ │ │ - ldrsbeq r3, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r2, r0, r8, lsl ip │ │ │ │ - ldrheq r9, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r3, r0, ip, asr #25 │ │ │ │ - rsbseq r2, r0, ip, ror #23 │ │ │ │ + rsbseq r3, r0, ip, asr #31 │ │ │ │ + @ instruction: 0x00702e90 │ │ │ │ + rsbseq r4, r0, ip, lsr #1 │ │ │ │ + rsbseq r9, r9, r8, lsl #12 │ │ │ │ + rsbseq r3, r0, r0, lsr #30 │ │ │ │ + rsbseq r2, r0, r4, asr #27 │ │ │ │ + ldrsbeq r3, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r2, r0, r8, lsr sp │ │ │ │ + rsbseq r3, r0, r4, lsr #31 │ │ │ │ + rsbseq r2, r0, ip, lsl #27 │ │ │ │ + rsbseq r3, r0, ip, lsr #28 │ │ │ │ + rsbseq r2, r0, r8, ror #26 │ │ │ │ + rsbseq r9, r9, r4, lsl #10 │ │ │ │ + rsbseq r3, r0, ip, lsl lr │ │ │ │ + rsbseq r2, r0, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2e324c │ │ │ │ ldr r3, [pc, #1716] @ 2e3250 │ │ │ │ @@ -146345,26 +146345,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2e3270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2c1c │ │ │ │ ldr r3, [pc, #1188] @ 2e3274 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2ca8 │ │ │ │ ldr r3, [pc, #1156] @ 2e3268 │ │ │ │ @@ -146381,23 +146381,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e3278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2ca8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2ef0 │ │ │ │ ldr r3, [pc, #1052] @ 2e327c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -146418,28 +146418,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #956] @ 2e3280 │ │ │ │ ldr r3, [pc, #956] @ 2e3284 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e3288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b8c │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b8c │ │ │ │ ldr r1, [pc, #892] @ 2e328c │ │ │ │ @@ -146457,21 +146457,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e3290 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2c1c │ │ │ │ ldr r0, [pc, #816] @ 2e3294 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2ca8 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 253964 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -146505,29 +146505,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #632] @ 2e3298 │ │ │ │ ldr r2, [pc, #632] @ 2e329c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e32a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2f90 │ │ │ │ ldr r3, [pc, #508] @ 2e3258 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2e3104 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -146550,27 +146550,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #464] @ 2e32a4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e32a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2f90 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2e327c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3068 │ │ │ │ @@ -146589,110 +146589,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #316] @ 2e32ac │ │ │ │ ldr r2, [pc, #316] @ 2e32b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e32b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2f90 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e32b8 │ │ │ │ ldr r0, [pc, #264] @ 2e32bc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2f90 │ │ │ │ ldr r0, [pc, #240] @ 2e32c0 │ │ │ │ ldr r3, [pc, #240] @ 2e32c4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e32c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2ef0 │ │ │ │ ldr r1, [pc, #208] @ 2e32cc │ │ │ │ ldr r3, [pc, #208] @ 2e32d0 │ │ │ │ ldr r0, [pc, #208] @ 2e32d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2f90 │ │ │ │ ldr r1, [pc, #176] @ 2e32d8 │ │ │ │ ldr r3, [pc, #176] @ 2e32dc │ │ │ │ ldr r0, [pc, #176] @ 2e32e0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e2f90 │ │ │ │ addseq r8, ip, ip, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, ip, ip, ror #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, ip, ip, asr r1 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r3, r0, r0, lsl #23 │ │ │ │ + ldrsbeq r3, [r0], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - rsbseq r2, r0, r8, asr r9 │ │ │ │ + rsbseq r2, r0, r8, lsr #21 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsbeq r8, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r3, r0, r0, lsr #23 │ │ │ │ - rsbseq r2, r0, r0, lsl #15 │ │ │ │ - rsbseq r3, r0, ip, ror #22 │ │ │ │ - rsbseq r3, r0, ip, ror sl │ │ │ │ - rsbseq r2, r0, ip, ror r8 │ │ │ │ - rsbseq r8, r9, r8, ror lr │ │ │ │ - rsbseq r3, r0, r0, lsr sl │ │ │ │ + rsbseq r9, r9, r4, lsr #2 │ │ │ │ + ldrsheq r3, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq r2, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + ldrheq r3, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r3, r0, ip, asr #23 │ │ │ │ + rsbseq r2, r0, ip, asr #19 │ │ │ │ + rsbseq r8, r9, r8, asr #31 │ │ │ │ + rsbseq r3, r0, r0, lsl #23 │ │ │ │ + rsbseq r2, r0, r0, ror r7 │ │ │ │ + ldrheq r3, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r2, r0, r4, asr #13 │ │ │ │ + rsbseq r3, r0, r0, ror #17 │ │ │ │ + ldrsheq r3, [r0], #-140 @ 0xffffff74 @ │ │ │ │ rsbseq r2, r0, r0, lsr #12 │ │ │ │ - rsbseq r3, r0, r8, ror #18 │ │ │ │ - rsbseq r2, r0, r4, ror r5 │ │ │ │ - @ instruction: 0x00703790 │ │ │ │ - rsbseq r3, r0, ip, lsr #15 │ │ │ │ - ldrsbeq r2, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r3, r0, ip, lsl #17 │ │ │ │ - rsbseq r2, r0, r0, lsr #10 │ │ │ │ - rsbseq r8, r9, r8, asr #25 │ │ │ │ - rsbseq r3, r0, ip, lsl #17 │ │ │ │ - ldrsheq r2, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x00798c98 │ │ │ │ - rsbseq r3, r0, ip, asr #16 │ │ │ │ - rsbseq r2, r0, r8, asr #9 │ │ │ │ - ldrsbeq r3, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r3, r0, ip, ror #13 │ │ │ │ - @ instruction: 0x0070249c │ │ │ │ + ldrsbeq r3, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r2, r0, r0, ror r6 │ │ │ │ + rsbseq r8, r9, r8, lsl lr │ │ │ │ + ldrsbeq r3, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r2, r0, r0, asr #12 │ │ │ │ + rsbseq r8, r9, r8, ror #27 │ │ │ │ + @ instruction: 0x0070399c │ │ │ │ + rsbseq r2, r0, r8, lsl r6 │ │ │ │ + rsbseq r3, r0, r4, lsr #16 │ │ │ │ + rsbseq r3, r0, ip, lsr r8 │ │ │ │ + rsbseq r2, r0, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e34c0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -146777,57 +146777,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #136] @ 2e34e8 │ │ │ │ ldr r3, [pc, #136] @ 2e34ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e34f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e33e4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e34f4 │ │ │ │ ldr r3, [pc, #88] @ 2e34f8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e34fc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e33e4 │ │ │ │ addseq r7, ip, ip, lsl fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009c7af8 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ addseq r7, ip, r4, asr #21 │ │ │ │ addseq r7, ip, r4, lsl #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r8, r9, r8, lsr sl │ │ │ │ - rsbseq r3, r0, r0, lsr r6 │ │ │ │ - rsbseq r2, r0, r4, ror #3 │ │ │ │ - ldrsheq r8, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r3, r0, ip, ror #11 │ │ │ │ - rsbseq r2, r0, r4, lsr #4 │ │ │ │ + rsbseq r8, r9, r8, lsl #23 │ │ │ │ + rsbseq r3, r0, r0, lsl #15 │ │ │ │ + rsbseq r2, r0, r4, lsr r3 │ │ │ │ + rsbseq r8, r9, ip, asr #22 │ │ │ │ + rsbseq r3, r0, ip, lsr r7 │ │ │ │ + rsbseq r2, r0, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2e3bd4 │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -146956,26 +146956,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2e3bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3598 │ │ │ │ ldr r3, [pc, #1184] @ 2e3bfc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3624 │ │ │ │ ldr r3, [pc, #1152] @ 2e3bf0 │ │ │ │ @@ -146992,22 +146992,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2e3c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3624 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3878 │ │ │ │ ldr r3, [pc, #1052] @ 2e3c04 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -147028,28 +147028,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #956] @ 2e3c08 │ │ │ │ ldr r3, [pc, #956] @ 2e3c0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2e3c10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b8c │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c9b8c │ │ │ │ ldr r1, [pc, #892] @ 2e3c14 │ │ │ │ @@ -147067,21 +147067,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2e3c18 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3598 │ │ │ │ ldr r0, [pc, #816] @ 2e3c1c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3624 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 253964 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -147115,29 +147115,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #632] @ 2e3c20 │ │ │ │ ldr r2, [pc, #632] @ 2e3c24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e3c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3918 │ │ │ │ ldr r2, [pc, #508] @ 2e3be0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2e3a8c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -147160,27 +147160,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #464] @ 2e3c2c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2e3c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3918 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e3c04 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e39f0 │ │ │ │ @@ -147199,110 +147199,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #316] @ 2e3c34 │ │ │ │ ldr r2, [pc, #316] @ 2e3c38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e3c3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3918 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2e3c40 │ │ │ │ ldr r0, [pc, #264] @ 2e3c44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3918 │ │ │ │ ldr r0, [pc, #240] @ 2e3c48 │ │ │ │ ldr r3, [pc, #240] @ 2e3c4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2e3c50 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3878 │ │ │ │ ldr r1, [pc, #208] @ 2e3c54 │ │ │ │ ldr r3, [pc, #208] @ 2e3c58 │ │ │ │ ldr r0, [pc, #208] @ 2e3c5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3918 │ │ │ │ ldr r1, [pc, #176] @ 2e3c60 │ │ │ │ ldr r3, [pc, #176] @ 2e3c64 │ │ │ │ ldr r0, [pc, #176] @ 2e3c68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3918 │ │ │ │ addseq r7, ip, r4, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, ip, r4, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009c77d0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000048b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbseq r3, r0, r8, ror #6 │ │ │ │ + ldrheq r3, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ - ldrsbeq r1, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r2, r0, r0, lsr #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r8, r9, ip, asr #12 │ │ │ │ - rsbseq r3, r0, r8, lsl r2 │ │ │ │ - ldrsheq r1, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r3, r0, r4, ror #3 │ │ │ │ - rsbseq r3, r0, r4, ror #4 │ │ │ │ - ldrsheq r1, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq r8, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r3, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0x0079879c │ │ │ │ + rsbseq r3, r0, r8, ror #6 │ │ │ │ + rsbseq r1, r0, r8, asr #30 │ │ │ │ + rsbseq r3, r0, r4, lsr r3 │ │ │ │ + ldrheq r3, [r0], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r2, r0, r4, asr #32 │ │ │ │ + rsbseq r8, r9, r0, asr #12 │ │ │ │ + ldrsheq r3, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r1, r0, r8, ror #27 │ │ │ │ + rsbseq r3, r0, r0, lsr #5 │ │ │ │ + rsbseq r1, r0, ip, lsr sp │ │ │ │ + rsbseq r2, r0, r8, asr pc │ │ │ │ + rsbseq r2, r0, r4, ror pc │ │ │ │ @ instruction: 0x00701c98 │ │ │ │ - rsbseq r3, r0, r0, asr r1 │ │ │ │ - rsbseq r1, r0, ip, ror #23 │ │ │ │ - rsbseq r2, r0, r8, lsl #28 │ │ │ │ - rsbseq r2, r0, r4, lsr #28 │ │ │ │ - rsbseq r1, r0, r8, asr #22 │ │ │ │ - rsbseq r3, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x00701b98 │ │ │ │ - rsbseq r8, r9, r0, asr #6 │ │ │ │ - rsbseq r2, r0, r4, lsl #30 │ │ │ │ - rsbseq r1, r0, r8, ror #22 │ │ │ │ - rsbseq r8, r9, r0, lsl r3 │ │ │ │ - rsbseq r2, r0, r4, asr #29 │ │ │ │ - rsbseq r1, r0, r0, asr #22 │ │ │ │ - rsbseq r2, r0, ip, asr #26 │ │ │ │ - rsbseq r2, r0, r4, ror #26 │ │ │ │ - rsbseq r1, r0, r4, lsl fp │ │ │ │ + rsbseq r3, r0, r4, asr #3 │ │ │ │ + rsbseq r1, r0, r8, ror #25 │ │ │ │ + @ instruction: 0x00798490 │ │ │ │ + rsbseq r3, r0, r4, asr r0 │ │ │ │ + ldrheq r1, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r8, r9, r0, ror #8 │ │ │ │ + rsbseq r3, r0, r4, lsl r0 │ │ │ │ + @ instruction: 0x00701c90 │ │ │ │ + @ instruction: 0x00702e9c │ │ │ │ + ldrheq r2, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r1, r0, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2e3e48 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -147387,57 +147387,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [pc, #136] @ 2e3e70 │ │ │ │ ldr r3, [pc, #136] @ 2e3e74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e3e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3d6c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e3e7c │ │ │ │ ldr r3, [pc, #88] @ 2e3e80 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e3e84 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e3d6c │ │ │ │ umullseq r7, ip, r4, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, ip, r0, ror r1 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ addseq r7, ip, ip, lsr r1 │ │ │ │ ldrsheq r7, [ip], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r8, [r9], #-0 @ │ │ │ │ - ldrsbeq r2, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r1, r0, ip, asr r8 │ │ │ │ - rsbseq r8, r9, r4, ror r0 │ │ │ │ - @ instruction: 0x00702d94 │ │ │ │ - @ instruction: 0x0070189c │ │ │ │ + rsbseq r8, r9, r0, lsl #4 │ │ │ │ + rsbseq r2, r0, r8, lsr #30 │ │ │ │ + rsbseq r1, r0, ip, lsr #19 │ │ │ │ + rsbseq r8, r9, r4, asr #3 │ │ │ │ + rsbseq r2, r0, r4, ror #29 │ │ │ │ + rsbseq r1, r0, ip, ror #19 │ │ │ │ │ │ │ │ 002e3e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2e3f2c │ │ │ │ @@ -147465,26 +147465,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r1, r9, ip, asr r8 │ │ │ │ - rsbseq r2, r0, r0, lsl #26 │ │ │ │ - addeq r5, r4, r4, asr #9 │ │ │ │ - rsbseq r2, r0, r0, ror #25 │ │ │ │ + rsbseq r1, r9, ip, lsr #19 │ │ │ │ + rsbseq r2, r0, r0, asr lr │ │ │ │ + addeq r5, r4, r4, lsl r6 │ │ │ │ + rsbseq r2, r0, r0, lsr lr │ │ │ │ │ │ │ │ 002e3f3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -147561,15 +147561,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7afcc8 │ │ │ │ + bl 7afe18 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2e432c │ │ │ │ ldr r3, [pc, #656] @ 2e4320 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -147592,15 +147592,15 @@ │ │ │ │ bhi 2e40f0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2e4248 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9b8cc4 │ │ │ │ + bl 9b8e14 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2e4114 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2e41a4 │ │ │ │ mov r2, #0 │ │ │ │ @@ -147664,24 +147664,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2e4344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e4114 │ │ │ │ ldr r2, [pc, #228] @ 2e4334 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e40f0 │ │ │ │ @@ -147704,54 +147704,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e434c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e40f0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2e4350 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2e4114 │ │ │ │ ldr r0, [pc, #76] @ 2e4354 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2e40f0 │ │ │ │ addseq r6, ip, ip, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, ip, r4, lsr lr │ │ │ │ andeq r2, r0, ip, lsl #29 │ │ │ │ umullseq r6, ip, r8, sp │ │ │ │ @ instruction: 0x009c6cb4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00700398 │ │ │ │ + rsbseq r0, r0, r8, ror #9 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbseq r0, r0, ip, asr #4 │ │ │ │ - rsbseq r0, r0, r4, asr r3 │ │ │ │ - rsbseq r0, r0, r0, ror r2 │ │ │ │ + @ instruction: 0x0070039c │ │ │ │ + rsbseq r0, r0, r4, lsr #9 │ │ │ │ + rsbseq r0, r0, r0, asr #7 │ │ │ │ │ │ │ │ 002e4358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -147810,19 +147810,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 254abc │ │ │ │ cmp r0, r6 │ │ │ │ bne 2e4474 │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b8a8c │ │ │ │ + bl 9b8bdc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9b8c74 │ │ │ │ + bl 9b8dc4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2e43d8 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c9814 │ │ │ │ b 2e43d8 │ │ │ │ @@ -147854,44 +147854,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a82e8 │ │ │ │ + bl 7a8438 │ │ │ │ ldr r8, [pc, #2736] @ 2e4fbc │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e4750 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4538 │ │ │ │ ldr r0, [pc, #2712] @ 2e4fc0 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253328 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a82f8 │ │ │ │ + bl 7a8448 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e4834 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4744 │ │ │ │ ldr r0, [pc, #2656] @ 2e4fc4 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253328 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2e4fc8 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -147915,15 +147915,15 @@ │ │ │ │ bne 2e45ec │ │ │ │ ldr r3, [pc, #2536] @ 2e4fcc │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2e493c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a82e8 │ │ │ │ + bl 7a8438 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2e4610 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -147932,15 +147932,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a82e8 │ │ │ │ + bl 7a8438 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e4650 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e487c │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -147999,29 +147999,29 @@ │ │ │ │ bl 2ca33c │ │ │ │ ldr r1, [pc, #2220] @ 2e4fe0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9934 │ │ │ │ b 2e4788 │ │ │ │ - bl 94d11c │ │ │ │ + bl 94d26c │ │ │ │ mov r9, #0 │ │ │ │ b 2e4578 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [pc, #2164] @ 2e4fdc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4a34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c9864 │ │ │ │ ldr r2, [pc, #2132] @ 2e4fe4 │ │ │ │ ldr r3, [pc, #2084] @ 2e4fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -148062,15 +148062,15 @@ │ │ │ │ bne 2e4bf8 │ │ │ │ mov r0, fp │ │ │ │ bl 255710 │ │ │ │ b 2e47f4 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [pc, #1936] @ 2e4fdc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2e4d40 │ │ │ │ mov r0, r4 │ │ │ │ @@ -148111,33 +148111,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #1764] @ 2e4ff4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2e4ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c402c │ │ │ │ + bl 7c417c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4c88 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -148173,27 +148173,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #1524] @ 2e4ffc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2e5000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ ldr r3, [pc, #1452] @ 2e4fe8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4778 │ │ │ │ ldr r3, [pc, #1436] @ 2e4fec │ │ │ │ @@ -148209,27 +148209,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #1388] @ 2e5004 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2e5008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4778 │ │ │ │ ldr r3, [pc, #1344] @ 2e500c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4dd0 │ │ │ │ ldr r3, [pc, #1292] @ 2e4fec │ │ │ │ @@ -148245,23 +148245,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e5010 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e46f0 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -148284,29 +148284,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #1104] @ 2e5014 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2e5018 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2e501c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ ldr r3, [pc, #1000] @ 2e4fe8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4828 │ │ │ │ ldr r3, [pc, #984] @ 2e4fec │ │ │ │ @@ -148322,31 +148322,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #964] @ 2e5020 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2e5024 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 99a238 │ │ │ │ + bl 99a388 │ │ │ │ ldr r3, [pc, #832] @ 2e4fdc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2e4828 │ │ │ │ ldr r3, [pc, #820] @ 2e4fe8 │ │ │ │ @@ -148368,27 +148368,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #788] @ 2e5028 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2e502c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ ldr r3, [pc, #672] @ 2e4fe8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e485c │ │ │ │ ldr r3, [pc, #656] @ 2e4fec │ │ │ │ @@ -148404,27 +148404,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #652] @ 2e5030 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2e5034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e485c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e46f0 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2e4b60 │ │ │ │ ldr r3, [pc, #508] @ 2e4fe8 │ │ │ │ @@ -148444,162 +148444,162 @@ │ │ │ │ beq 2e4ef4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #500] @ 2e5038 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2e503c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e47f4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2e5040 │ │ │ │ ldr r0, [pc, #452] @ 2e5044 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4778 │ │ │ │ ldr r0, [pc, #428] @ 2e5048 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4b40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2e504c │ │ │ │ ldr r0, [pc, #404] @ 2e5050 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e485c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2e5054 │ │ │ │ ldr r0, [pc, #376] @ 2e5058 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2e505c │ │ │ │ ldr r0, [pc, #348] @ 2e5060 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e47f4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2e5064 │ │ │ │ ldr r0, [pc, #320] @ 2e5068 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ ldr r3, [pc, #296] @ 2e506c │ │ │ │ ldr r0, [pc, #296] @ 2e5070 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2e5074 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2e5078 │ │ │ │ ldr r0, [pc, #256] @ 2e507c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2e5080 │ │ │ │ ldr r0, [pc, #228] @ 2e5084 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2e4828 │ │ │ │ addseq r6, ip, r0, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, ip, ip, lsl r9 │ │ │ │ - rsbseq r2, r0, ip, ror #13 │ │ │ │ - ldrheq r2, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrheq lr, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r2, r0, ip, lsr r8 │ │ │ │ + rsbseq r2, r0, r0, lsl #16 │ │ │ │ + rsbseq lr, r9, r4, lsl #24 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - ldrsheq r7, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r3, sl, r4, asr #31 │ │ │ │ + rsbseq r7, r9, r4, asr #18 │ │ │ │ + rsbseq r4, sl, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ umullseq r6, ip, r4, r6 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrheq r2, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r0, r0, r8, lsr sp │ │ │ │ - rsbseq r2, r0, ip, ror r2 │ │ │ │ - rsbseq r0, r0, r0, asr #24 │ │ │ │ - rsbseq r2, r0, r4, lsl #3 │ │ │ │ - ldrheq r0, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r2, r0, r4, lsl #10 │ │ │ │ + rsbseq r0, r0, r8, lsl #29 │ │ │ │ + rsbseq r2, r0, ip, asr #7 │ │ │ │ + @ instruction: 0x00700d90 │ │ │ │ + ldrsbeq r2, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r0, r0, r0, lsl #26 │ │ │ │ andeq r3, r0, r0, asr pc │ │ │ │ - rsbseq r2, r0, r8, lsr #3 │ │ │ │ - ldrsbeq r7, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r2, r0, r0, lsr #3 │ │ │ │ - rsbseq r0, r0, ip, ror sl │ │ │ │ - rsbseq r2, r0, r8, asr #32 │ │ │ │ - rsbseq r0, r0, ip, ror #19 │ │ │ │ - rsbseq r1, r0, r4, asr pc │ │ │ │ - rsbseq r0, r0, r4, lsr r9 │ │ │ │ - @ instruction: 0x00701e90 │ │ │ │ - rsbseq r0, r0, r4, lsr #17 │ │ │ │ - rsbseq r1, r0, r8, lsl #28 │ │ │ │ - rsbseq r0, r0, r4, lsl #16 │ │ │ │ - rsbseq r1, r0, r0, lsr #27 │ │ │ │ - rsbseq r0, r0, r0, asr r8 │ │ │ │ - @ instruction: 0x00701e94 │ │ │ │ - rsbseq r1, r0, ip, ror sp │ │ │ │ - rsbseq r0, r0, r8, lsl r8 │ │ │ │ - rsbseq r1, r0, r4, asr #27 │ │ │ │ - ldrsheq r0, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r1, r0, ip, asr #26 │ │ │ │ - ldrsbeq r0, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x00701d9c │ │ │ │ - rsbseq r0, r0, ip, lsr #15 │ │ │ │ - rsbseq r6, r9, r4, asr pc │ │ │ │ - rsbseq r0, r0, r0, lsl #15 │ │ │ │ - rsbseq r1, r0, r0, lsr #28 │ │ │ │ - rsbseq r1, r0, ip, ror #25 │ │ │ │ - rsbseq r0, r0, r8, asr r7 │ │ │ │ - rsbseq r1, r0, r4, ror #25 │ │ │ │ - rsbseq r0, r0, r4, lsr r7 │ │ │ │ + ldrsheq r2, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r7, r9, r4, lsr #8 │ │ │ │ + ldrsheq r2, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r0, r0, ip, asr #23 │ │ │ │ + @ instruction: 0x00702198 │ │ │ │ + rsbseq r0, r0, ip, lsr fp │ │ │ │ + rsbseq r2, r0, r4, lsr #1 │ │ │ │ + rsbseq r0, r0, r4, lsl #21 │ │ │ │ + rsbseq r1, r0, r0, ror #31 │ │ │ │ + ldrsheq r0, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r1, r0, r8, asr pc │ │ │ │ + rsbseq r0, r0, r4, asr r9 │ │ │ │ + ldrsheq r1, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r0, r0, r0, lsr #19 │ │ │ │ + rsbseq r1, r0, r4, ror #31 │ │ │ │ + rsbseq r1, r0, ip, asr #29 │ │ │ │ + rsbseq r0, r0, r8, ror #18 │ │ │ │ + rsbseq r1, r0, r4, lsl pc │ │ │ │ + rsbseq r0, r0, r4, asr #18 │ │ │ │ + @ instruction: 0x00701e9c │ │ │ │ + rsbseq r0, r0, r0, lsr #18 │ │ │ │ + rsbseq r1, r0, ip, ror #29 │ │ │ │ + ldrsheq r0, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r7, r9, r4, lsr #1 │ │ │ │ + ldrsbeq r0, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r1, r0, r0, ror pc │ │ │ │ + rsbseq r1, r0, ip, lsr lr │ │ │ │ + rsbseq r0, r0, r8, lsr #17 │ │ │ │ + rsbseq r1, r0, r4, lsr lr │ │ │ │ + rsbseq r0, r0, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -148642,15 +148642,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2e515c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e5154 │ │ │ │ pop {r4, lr} │ │ │ │ - b 98a5f4 │ │ │ │ + b 98a744 │ │ │ │ pop {r4, lr} │ │ │ │ b 255608 │ │ │ │ bl 25532c │ │ │ │ b 2e5144 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -148748,18 +148748,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2e51d0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, ip, asr #24 │ │ │ │ - rsbseq r1, r0, r8, ror #22 │ │ │ │ - rsbseq r1, r0, r8, asr fp │ │ │ │ - rsbseq r1, r0, r4, asr #22 │ │ │ │ - rsbseq r1, r0, r4, lsr fp │ │ │ │ + ldrheq r1, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r0, r8, lsr #25 │ │ │ │ + @ instruction: 0x00701c94 │ │ │ │ + rsbseq r1, r0, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2e54a0 │ │ │ │ ldr r3, [pc, #380] @ 2e54a4 │ │ │ │ @@ -148857,18 +148857,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e5350 │ │ │ │ b 2e5380 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, lsl #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r5, ip, ip, sl │ │ │ │ - ldrsbeq r1, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r1, r0, r0, lsr #19 │ │ │ │ - rsbseq r1, r0, r0, ror r9 │ │ │ │ - rsbseq r1, r0, r0, lsl r9 │ │ │ │ + rsbseq r1, r0, r0, lsr #22 │ │ │ │ + ldrsheq r1, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r1, r0, r0, asr #21 │ │ │ │ + rsbseq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -148953,25 +148953,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2e59e4 │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ ldr r1, [pc, #944] @ 2e59e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ ldr r1, [pc, #928] @ 2e59ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2e591c │ │ │ │ ldr r1, [pc, #900] @ 2e59f0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ @@ -149009,32 +149009,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2e580c │ │ │ │ ldr r1, [pc, #764] @ 2e59fc │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ ldr r7, [pc, #744] @ 2e5a00 │ │ │ │ ldr r1, [pc, #744] @ 2e5a04 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99e4ac │ │ │ │ + bl 99e5fc │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #684] @ 2e5a08 │ │ │ │ ldr r3, [pc, #632] @ 2e59d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -149076,33 +149076,33 @@ │ │ │ │ bne 2e5690 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2e56c8 │ │ │ │ ldr r1, [pc, #516] @ 2e5a18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e120 │ │ │ │ + bl 99e270 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e58b0 │ │ │ │ ldr r1, [pc, #496] @ 2e5a1c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e120 │ │ │ │ + bl 99e270 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e573c │ │ │ │ ldr ip, [pc, #476] @ 2e5a20 │ │ │ │ ldr r3, [pc, #476] @ 2e5a24 │ │ │ │ ldr r1, [pc, #476] @ 2e5a28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mvn r6, #0 │ │ │ │ b 2e5748 │ │ │ │ ldr r1, [pc, #440] @ 2e5a2c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -149123,125 +149123,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2e5a3c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2e5a40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2e5864 │ │ │ │ ldr r1, [pc, #352] @ 2e5a44 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 999fd8 │ │ │ │ + bl 99a128 │ │ │ │ b 2e5864 │ │ │ │ ldr ip, [pc, #336] @ 2e5a48 │ │ │ │ ldr r3, [pc, #336] @ 2e5a4c │ │ │ │ ldr r1, [pc, #336] @ 2e5a50 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2e5a54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2e5864 │ │ │ │ ldr r0, [pc, #308] @ 2e5a58 │ │ │ │ ldr r3, [pc, #308] @ 2e5a5c │ │ │ │ ldr r1, [pc, #308] @ 2e5a60 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [pc, #280] @ 2e5a64 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ b 2e5864 │ │ │ │ ldr r1, [pc, #264] @ 2e5a68 │ │ │ │ ldr r3, [pc, #264] @ 2e5a6c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2e5a70 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2e5a74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [pc, #240] @ 2e5a78 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ b 2e5864 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2e5a7c │ │ │ │ ldr r3, [pc, #220] @ 2e5a80 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2e5a84 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2e5a88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [pc, #196] @ 2e5a8c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ b 2e5864 │ │ │ │ addseq r5, ip, ip, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, r0, lsr #16 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - ldrheq r1, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r3, r6, r8, lsl sl │ │ │ │ - rsbseq r1, r0, r4, lsr #15 │ │ │ │ - rsbseq r3, r6, r4, ror #15 │ │ │ │ - rsbseq r1, r0, r0, lsr r8 │ │ │ │ - rsbseq r1, r0, r0, lsr #16 │ │ │ │ - rsbseq r1, r0, r4, asr r8 │ │ │ │ + rsbseq r1, r0, ip, lsl #18 │ │ │ │ + rsbseq r3, r6, r8, ror #22 │ │ │ │ + ldrsheq r1, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r3, r6, r4, lsr r9 │ │ │ │ + rsbseq r1, r0, r0, lsl #19 │ │ │ │ + rsbseq r1, r0, r0, ror r9 │ │ │ │ + rsbseq r1, r0, r4, lsr #19 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r1, r0, r4, asr #16 │ │ │ │ + @ instruction: 0x00701994 │ │ │ │ addseq r5, ip, r8, asr #13 │ │ │ │ - ldrsbeq r1, [r0], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r1, r0, ip, asr #13 │ │ │ │ - rsbseq sl, r0, r8, lsr #23 │ │ │ │ - rsbseq r1, r0, r4, asr #14 │ │ │ │ - rsbseq r1, r0, r4, lsr r7 │ │ │ │ + rsbseq r1, r0, ip, lsr #16 │ │ │ │ + rsbseq r1, r0, ip, lsl r8 │ │ │ │ + ldrsheq sl, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x00701894 │ │ │ │ + rsbseq r1, r0, r4, lsl #17 │ │ │ │ + rsbseq r1, r0, r0, lsr #17 │ │ │ │ + ldrdeq r3, [r4], r4 │ │ │ │ + ldrsheq r1, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + ldrheq r1, [r0], #-116 @ 0xffffff8c @ │ │ │ │ rsbseq r1, r0, r0, asr r7 │ │ │ │ - addeq r3, r4, r4, lsl #23 │ │ │ │ - rsbseq r1, r0, r8, lsr #11 │ │ │ │ - rsbseq r1, r0, r4, ror #12 │ │ │ │ - rsbseq r1, r0, r0, lsl #12 │ │ │ │ - rsbseq r1, r0, ip, lsr #13 │ │ │ │ - addeq r3, r4, ip, lsl #22 │ │ │ │ - rsbseq r1, r0, r0, lsr r5 │ │ │ │ + ldrsheq r1, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r3, r4, ip, asr ip │ │ │ │ + rsbseq r1, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbseq r1, r0, r0, asr r6 │ │ │ │ - rsbseq r2, r6, r0, ror r6 │ │ │ │ - addeq r3, r4, ip, asr #21 │ │ │ │ - ldrsheq r1, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r1, r0, r0, lsr #15 │ │ │ │ + rsbseq r2, r6, r0, asr #15 │ │ │ │ + addeq r3, r4, ip, lsl ip │ │ │ │ + rsbseq r1, r0, r0, asr #12 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - rsbseq r1, r0, r4, ror #9 │ │ │ │ - addeq r3, r4, r0, lsr #21 │ │ │ │ - rsbseq r1, r0, r0, asr #9 │ │ │ │ - rsbseq r1, r0, r0, ror #9 │ │ │ │ - rsbseq r1, r0, r0, lsl #11 │ │ │ │ - addeq r3, r4, ip, asr sl │ │ │ │ - rsbseq r1, r0, r0, lsl #9 │ │ │ │ + rsbseq r1, r0, r4, lsr r6 │ │ │ │ + strdeq r3, [r4], r0 │ │ │ │ + rsbseq r1, r0, r0, lsl r6 │ │ │ │ + rsbseq r1, r0, r0, lsr r6 │ │ │ │ + ldrsbeq r1, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r3, r4, ip, lsr #23 │ │ │ │ + ldrsbeq r1, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r1, r0, r8, ror r5 │ │ │ │ - rsbseq r1, r0, r0, lsl #10 │ │ │ │ - addeq r3, r4, ip, lsl sl │ │ │ │ - rsbseq r1, r0, r0, asr #8 │ │ │ │ + rsbseq r1, r0, r8, asr #13 │ │ │ │ + rsbseq r1, r0, r0, asr r6 │ │ │ │ + addeq r3, r4, ip, ror #22 │ │ │ │ + @ instruction: 0x00701590 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - rsbseq r1, r0, r4, ror #8 │ │ │ │ + ldrheq r1, [r0], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2e5cb4 │ │ │ │ ldr r3, [pc, #524] @ 2e5cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -149346,15 +149346,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2e5cf0 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ mvn r0, #0 │ │ │ │ b 2e5b7c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2e5cf4 │ │ │ │ ldr r3, [pc, #132] @ 2e5cf8 │ │ │ │ @@ -149366,15 +149366,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 253ff4 │ │ │ │ b 2e5c54 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, ip, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, ip, ip, asr #6 │ │ │ │ @@ -149383,21 +149383,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r3, r0, r8, asr #21 │ │ │ │ addseq r5, ip, r0, lsr #5 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r4, ror #6 │ │ │ │ andeq r1, r0, ip, lsr lr │ │ │ │ - rsbseq r1, r0, r4, asr #7 │ │ │ │ - addeq r3, r4, r0, lsr #15 │ │ │ │ - ldrheq r1, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r1, r0, r4, lsl r5 │ │ │ │ + strdeq r3, [r4], r0 │ │ │ │ + rsbseq r1, r0, ip, lsl #6 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq r1, r0, r8, lsl #7 │ │ │ │ - addeq r3, r4, ip, asr #14 │ │ │ │ - rsbseq r1, r0, ip, ror #2 │ │ │ │ + ldrsbeq r1, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + umulleq r3, r4, ip, r8 │ │ │ │ + ldrheq r1, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -149551,27 +149551,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2e5fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r0, ip, ror #5 │ │ │ │ - ldrheq r1, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq pc, sl, r0, asr sl @ │ │ │ │ - rsbseq r4, sl, ip, ror #23 │ │ │ │ - rsbseq sp, r0, ip, lsr #7 │ │ │ │ - rsbseq r1, r0, r0, lsr r1 │ │ │ │ - addeq r3, r4, r8, lsl #9 │ │ │ │ - rsbseq r0, r0, r8, lsr #29 │ │ │ │ - ldrsheq r1, [r0], #-4 @ │ │ │ │ + rsbseq r1, r0, ip, lsr r4 │ │ │ │ + rsbseq r1, r0, ip, lsl #8 │ │ │ │ + rsbseq pc, sl, r0, lsr #23 │ │ │ │ + rsbseq r4, sl, ip, lsr sp │ │ │ │ + ldrsheq sp, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r1, r0, r0, lsl #5 │ │ │ │ + ldrdeq r3, [r4], r8 │ │ │ │ + ldrsheq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - addeq r3, r4, r4, ror #8 │ │ │ │ - rsbseq r0, r0, r8, lsl #29 │ │ │ │ - ldrsbeq r1, [r0], #-4 @ │ │ │ │ + @ instruction: 0x008435b4 │ │ │ │ + ldrsbeq r0, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, r0, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2e606c │ │ │ │ ldr r9, [pc, #156] @ 2e6070 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -149609,16 +149609,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r1, r0, ip, asr #32 │ │ │ │ - rsbseq r1, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x0070119c │ │ │ │ + rsbseq r1, r0, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -149685,16 +149685,16 @@ │ │ │ │ bl 253ff4 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2e60a0 │ │ │ │ b 2e6124 │ │ │ │ - rsbseq r0, r0, r4, ror pc │ │ │ │ - ldrheq r0, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r1, r0, r4, asr #1 │ │ │ │ + rsbseq r1, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2e6320 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -149774,29 +149774,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e5088 │ │ │ │ b 2e6208 │ │ │ │ ldr r1, [pc, #64] @ 2e6338 │ │ │ │ ldr r0, [pc, #64] @ 2e633c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b664 │ │ │ │ + bl 99b7b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 253ff4 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2e6208 │ │ │ │ bl 255eb4 │ │ │ │ addseq r4, ip, r0, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ addseq r4, ip, r0, lsl ip │ │ │ │ - rsbseq r0, r0, ip, ror #26 │ │ │ │ + ldrheq r0, [r0], #-236 @ 0xffffff14 @ │ │ │ │ umlaleq ip, fp, r0, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -150079,38 +150079,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2e6824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r4, ip, r0, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r4, asr #13 │ │ │ │ - rsbseq r0, r0, ip, ror #24 │ │ │ │ - rsbseq r0, r0, r4, ror #25 │ │ │ │ - rsbseq r0, r0, ip, ror #25 │ │ │ │ - rsbseq r0, r0, ip, asr #25 │ │ │ │ - rsbseq r0, r0, r0, lsr #25 │ │ │ │ - rsbseq r9, pc, ip, lsr #12 │ │ │ │ - rsbseq r0, r0, r4, ror fp │ │ │ │ - rsbseq r0, r0, r4, ror #22 │ │ │ │ - rsbseq r0, r0, r4, asr fp │ │ │ │ - rsbseq r0, r0, r4, asr #22 │ │ │ │ + rsbseq sl, r9, r4, lsl r8 │ │ │ │ + ldrheq r0, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r0, r0, r4, lsr lr │ │ │ │ + rsbseq r0, r0, ip, lsr lr │ │ │ │ + rsbseq r0, r0, ip, lsl lr │ │ │ │ + ldrsheq r0, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r9, pc, ip, ror r7 @ │ │ │ │ + rsbseq r0, r0, r4, asr #25 │ │ │ │ + ldrheq r0, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r0, r0, r4, lsr #25 │ │ │ │ + @ instruction: 0x00700c94 │ │ │ │ @ instruction: 0x009c47f4 │ │ │ │ - @ instruction: 0x007f9490 │ │ │ │ - rsbseq r0, r0, r0, lsl #19 │ │ │ │ - rsbseq r0, r0, r4, asr r9 │ │ │ │ - rsbseq r0, r0, r8, lsr #18 │ │ │ │ - rsbseq sl, r9, r0, ror r3 │ │ │ │ - ldrsheq r9, [pc], #-60 @ │ │ │ │ - addeq r2, r4, r0, asr ip │ │ │ │ - rsbseq r0, r0, r4, ror r6 │ │ │ │ - rsbseq r0, r0, r0, lsl #19 │ │ │ │ - addeq r2, r4, ip, lsr #24 │ │ │ │ - rsbseq r0, r0, ip, asr #12 │ │ │ │ - rsbseq r0, r0, r8, ror #18 │ │ │ │ + rsbseq r9, pc, r0, ror #11 │ │ │ │ + ldrsbeq r0, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r0, r0, r4, lsr #21 │ │ │ │ + rsbseq r0, r0, r8, ror sl │ │ │ │ + rsbseq sl, r9, r0, asr #9 │ │ │ │ + rsbseq r9, pc, ip, asr #10 │ │ │ │ + addeq r2, r4, r0, lsr #27 │ │ │ │ + rsbseq r0, r0, r4, asr #15 │ │ │ │ + ldrsbeq r0, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r2, r4, ip, ror sp │ │ │ │ + @ instruction: 0x0070079c │ │ │ │ + ldrheq r0, [r0], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2e6998 │ │ │ │ @@ -150200,15 +150200,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2e68bc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r0, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ addseq r4, ip, ip, asr r5 │ │ │ │ - rsbseq r0, r0, ip, lsl r8 │ │ │ │ + rsbseq r0, r0, ip, ror #18 │ │ │ │ │ │ │ │ 002e69ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -150287,15 +150287,15 @@ │ │ │ │ beq 2e6b6c │ │ │ │ mov r5, r8 │ │ │ │ b 2e6a24 │ │ │ │ ldr r1, [pc, #360] @ 2e6c5c │ │ │ │ ldr r0, [pc, #360] @ 2e6c60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b664 │ │ │ │ + bl 99b7b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 253ff4 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -150375,23 +150375,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bl 255eb4 │ │ │ │ addseq r4, ip, r8, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r0, r0, ror r5 │ │ │ │ + rsbseq r0, r0, r0, asr #13 │ │ │ │ umlaleq fp, fp, r4, pc @ │ │ │ │ @ instruction: 0x009c42f0 │ │ │ │ - @ instruction: 0x008427bc │ │ │ │ - rsbseq r0, r0, r0, ror #3 │ │ │ │ - rsbseq r0, r0, r0, ror r5 │ │ │ │ - umulleq r2, r4, r8, r7 │ │ │ │ - ldrheq r0, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r0, r0, r8, lsr r5 │ │ │ │ + addeq r2, r4, ip, lsl #18 │ │ │ │ + rsbseq r0, r0, r0, lsr r3 │ │ │ │ + rsbseq r0, r0, r0, asr #13 │ │ │ │ + addeq r2, r4, r8, ror #17 │ │ │ │ + rsbseq r0, r0, ip, lsl #6 │ │ │ │ + rsbseq r0, r0, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -150567,16 +150567,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, r0, r0, lsl #3 │ │ │ │ - rsbseq r0, r0, r0, asr r1 │ │ │ │ + ldrsbeq r0, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r0, r0, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -150735,18 +150735,18 @@ │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253ff4 │ │ │ │ str r5, [r4] │ │ │ │ b 2e6ff0 │ │ │ │ - rsbseq r0, r0, ip, ror r0 │ │ │ │ - rsbseq r0, r0, r4, ror r0 │ │ │ │ - rsbeq pc, pc, ip, asr pc @ │ │ │ │ - rsbeq pc, pc, r0, lsl pc @ │ │ │ │ + rsbseq r0, r0, ip, asr #3 │ │ │ │ + rsbseq r0, r0, r4, asr #3 │ │ │ │ + rsbseq r0, r0, ip, lsr #1 │ │ │ │ + rsbseq r0, r0, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2e7330 │ │ │ │ ldr r3, [pc, #264] @ 2e7334 │ │ │ │ @@ -150942,16 +150942,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255ca4 │ │ │ │ str r8, [r4] │ │ │ │ b 2e7410 │ │ │ │ bl 2e6340 │ │ │ │ mov r5, r0 │ │ │ │ b 2e74a0 │ │ │ │ - rsbeq pc, pc, r8, lsr #25 │ │ │ │ - rsbeq pc, pc, r4, ror ip @ │ │ │ │ + strdeq pc, [pc], #-216 @ │ │ │ │ + rsbeq pc, pc, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2e793c │ │ │ │ mov r4, r3 │ │ │ │ @@ -151177,15 +151177,15 @@ │ │ │ │ beq 2e76dc │ │ │ │ b 2e7864 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2e7950 │ │ │ │ ldr r0, [pc, #116] @ 2e7954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b664 │ │ │ │ + bl 99b7b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 253ff4 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151201,20 +151201,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7958 │ │ │ │ ldr r0, [pc, #40] @ 2e795c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e78e4 │ │ │ │ addseq r3, ip, r4, asr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, pc, ip, ror sl @ │ │ │ │ + rsbeq pc, pc, ip, asr #23 │ │ │ │ addseq r3, ip, ip, asr r8 │ │ │ │ - rsbeq pc, pc, r4, lsr #20 │ │ │ │ - rsbeq pc, pc, r8, lsl #15 │ │ │ │ + rsbeq pc, pc, r4, ror fp @ │ │ │ │ + ldrdeq pc, [pc], #-136 @ │ │ │ │ adceq fp, fp, ip, lsr #3 │ │ │ │ - rsbeq pc, pc, r4, lsr r7 @ │ │ │ │ + rsbeq pc, pc, r4, lsl #17 │ │ │ │ adceq fp, fp, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -151404,18 +151404,18 @@ │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 253ff4 │ │ │ │ str r5, [r4] │ │ │ │ b 2e7a4c │ │ │ │ + rsbeq pc, pc, ip, lsr r7 @ │ │ │ │ + strdeq pc, [pc], #-104 @ │ │ │ │ + rsbeq pc, pc, r4, lsr r6 @ │ │ │ │ rsbeq pc, pc, ip, ror #11 │ │ │ │ - rsbeq pc, pc, r8, lsr #11 │ │ │ │ - rsbeq pc, pc, r4, ror #9 │ │ │ │ - @ instruction: 0x006ff49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2e7fd0 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -151602,15 +151602,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2e7ed4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2e7fe8 │ │ │ │ ldr r0, [pc, #104] @ 2e7fec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b664 │ │ │ │ + bl 99b7b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 253ff4 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -151622,19 +151622,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2e7d9c │ │ │ │ bl 255eb4 │ │ │ │ addseq r3, ip, ip, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, pc, r0, asr #6 │ │ │ │ + @ instruction: 0x006ff490 │ │ │ │ addseq r3, ip, r0, lsr #2 │ │ │ │ - rsbeq pc, pc, r8, ror #5 │ │ │ │ + rsbeq pc, pc, r8, lsr r4 @ │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - rsbeq pc, pc, r4, ror #1 │ │ │ │ + rsbeq pc, pc, r4, lsr r2 @ │ │ │ │ adceq sl, fp, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e8134 │ │ │ │ @@ -151887,16 +151887,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 255ca4 │ │ │ │ str r8, [r4] │ │ │ │ b 2e82c8 │ │ │ │ bl 2e6340 │ │ │ │ mov r5, r0 │ │ │ │ b 2e8360 │ │ │ │ - strdeq lr, [pc], #-208 @ │ │ │ │ - strheq lr, [pc], #-220 @ │ │ │ │ + rsbeq lr, pc, r0, asr #30 │ │ │ │ + rsbeq lr, pc, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -152351,47 +152351,47 @@ │ │ │ │ b 2e8998 │ │ │ │ mov r6, r0 │ │ │ │ b 2e882c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r2, ip, r4, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, ip, r0, ror #11 │ │ │ │ - rsbeq lr, pc, ip, lsl #10 │ │ │ │ - rsbeq lr, pc, r4, ror #9 │ │ │ │ - rsbeq lr, pc, r8, asr #9 │ │ │ │ - strheq lr, [pc], #-64 @ │ │ │ │ - rsbseq r8, r9, r0, lsl #2 │ │ │ │ - rsbeq lr, pc, r8, lsr #13 │ │ │ │ - rsbeq lr, pc, r8, lsr #14 │ │ │ │ - rsbeq lr, pc, r0, lsr r7 @ │ │ │ │ - rsbeq lr, pc, r0, lsl r7 @ │ │ │ │ - strdeq lr, [pc], #-96 @ │ │ │ │ - rsbeq lr, pc, ip, asr #10 │ │ │ │ - @ instruction: 0x00797f94 │ │ │ │ + rsbeq lr, pc, ip, asr r6 @ │ │ │ │ + rsbeq lr, pc, r4, lsr r6 @ │ │ │ │ + rsbeq lr, pc, r8, lsl r6 @ │ │ │ │ + rsbeq lr, pc, r0, lsl #12 │ │ │ │ + rsbseq r8, r9, r0, asr r2 │ │ │ │ + strdeq lr, [pc], #-120 @ │ │ │ │ + rsbeq lr, pc, r8, ror r8 @ │ │ │ │ + rsbeq lr, pc, r0, lsl #17 │ │ │ │ + rsbeq lr, pc, r0, ror #16 │ │ │ │ + rsbeq lr, pc, r0, asr #16 │ │ │ │ + @ instruction: 0x006fe69c │ │ │ │ + rsbseq r8, r9, r4, ror #1 │ │ │ │ │ │ │ │ 002e8b6c : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2e69ac │ │ │ │ ldr r2, [pc, #4] @ 2e8b84 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eadac │ │ │ │ - rsbeq lr, pc, r0, lsr #12 │ │ │ │ + rsbeq lr, pc, r0, ror r7 @ │ │ │ │ ldr r2, [pc, #4] @ 2e8b94 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eadac │ │ │ │ - rsbeq lr, pc, r4, lsr r6 @ │ │ │ │ + rsbeq lr, pc, r4, lsl #15 │ │ │ │ ldr r2, [pc, #4] @ 2e8ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eace8 │ │ │ │ - rsbeq lr, pc, r0, lsl #12 │ │ │ │ + rsbeq lr, pc, r0, asr r7 @ │ │ │ │ ldr r2, [pc, #4] @ 2e8bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2eace8 │ │ │ │ - rsbeq lr, pc, r4, lsl r6 @ │ │ │ │ + rsbeq lr, pc, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8c14 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eae78 │ │ │ │ @@ -152407,15 +152407,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq lr, [pc], #-84 @ │ │ │ │ + rsbeq lr, pc, r4, asr #14 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8c68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152445,15 +152445,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, r8, lsl #11 │ │ │ │ + ldrdeq lr, [pc], #-104 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2e8d0c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2eae78 │ │ │ │ @@ -152469,15 +152469,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq lr, [pc], #-72 @ │ │ │ │ + rsbeq lr, pc, r8, lsr #12 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2e8d60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -152507,15 +152507,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, pc, ip, ror #8 │ │ │ │ + strheq lr, [pc], #-92 @ │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -152585,28 +152585,28 @@ │ │ │ │ adceq r9, fp, ip, lsl ip │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2e8ee0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9926e4 │ │ │ │ - rsbeq r1, pc, r0, lsl #13 │ │ │ │ + b 992834 │ │ │ │ + ldrdeq r1, [pc], #-112 @ │ │ │ │ ldr r3, [pc, #28] @ 2e8f08 │ │ │ │ ldr r2, [pc, #28] @ 2e8f0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2e8f10 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r1, ip, r8, lsr pc │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r1, pc, r8, asr r6 @ │ │ │ │ + rsbeq r1, pc, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -152664,18 +152664,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 98a95c │ │ │ │ + bl 98aaac │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -153040,51 +153040,51 @@ │ │ │ │ beq 2e96b8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e975c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2e96e4 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e9624 │ │ │ │ ldr r3, [pc, #384] @ 2e9798 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e9648 │ │ │ │ b 2e965c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e965c │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9638 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e9788 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2e969c │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9768 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e96f4 │ │ │ │ @@ -153137,15 +153137,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e95f0 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2e97a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9936bc │ │ │ │ + bl 99380c │ │ │ │ b 2e969c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 255ef4 │ │ │ │ addseq r1, ip, r8, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, ip, r0, ror r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @@ -153268,41 +153268,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr r9, [pc, #408] @ 2e9b2c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2e99bc │ │ │ │ ldr r3, [pc, #384] @ 2e9b30 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e99f0 │ │ │ │ mov r3, #0 │ │ │ │ b 2e99e0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e99f0 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2e99d0 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2e9b28 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -153338,27 +153338,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str sl, [fp] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9a14 │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2e9b34 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9936bc │ │ │ │ + bl 99380c │ │ │ │ b 2e9a14 │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -153376,17 +153376,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 255ef4 │ │ │ │ umullseq r1, ip, r4, r4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ - addeq pc, r3, r8, asr r9 @ │ │ │ │ - rsbeq sp, pc, r4, lsr #14 │ │ │ │ - rsbeq sp, pc, ip, lsl #14 │ │ │ │ + addeq pc, r3, r8, lsr #21 │ │ │ │ + rsbeq sp, pc, r4, ror r8 @ │ │ │ │ + rsbeq sp, pc, ip, asr r8 @ │ │ │ │ │ │ │ │ 002e9b44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -153479,18 +153479,18 @@ │ │ │ │ b 2e9c84 │ │ │ │ mvn r5, #10 │ │ │ │ b 2e9c84 │ │ │ │ adceq r8, fp, r0, lsr pc │ │ │ │ @ instruction: 0x009c12bc │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ ldrdeq r8, [fp], r8 @ │ │ │ │ - @ instruction: 0x006f0998 │ │ │ │ + rsbeq r0, pc, r8, ror #21 │ │ │ │ adceq r8, fp, r4, lsl #29 │ │ │ │ - rsbeq sp, pc, r0, asr #12 │ │ │ │ - rsbseq r9, r0, r4, lsl #12 │ │ │ │ + @ instruction: 0x006fd790 │ │ │ │ + rsbseq r9, r0, r4, asr r7 │ │ │ │ adceq r8, fp, r8, lsl lr │ │ │ │ addseq pc, ip, r0, asr #26 │ │ │ │ │ │ │ │ 002e9ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -153559,18 +153559,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 98a95c │ │ │ │ + bl 98aaac │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2e9e88 │ │ │ │ @@ -153590,15 +153590,15 @@ │ │ │ │ b 2e9e3c │ │ │ │ mvn r4, #10 │ │ │ │ b 2e9e3c │ │ │ │ umlaleq r8, fp, r0, sp │ │ │ │ addseq r1, ip, ip, lsl r1 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ adceq r8, fp, ip, lsr sp │ │ │ │ - strdeq r0, [pc], #-124 @ │ │ │ │ + rsbeq r0, pc, ip, asr #18 │ │ │ │ @ instruction: 0x00ab8cb0 │ │ │ │ adceq r8, fp, r0, ror #24 │ │ │ │ addseq pc, ip, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -153614,15 +153614,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2ea1bc │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8fc4 │ │ │ │ @@ -153797,50 +153797,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r0, ip, r8, ror pc │ │ │ │ ldrdeq r8, [fp], r8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, ip, r4, lsr #22 │ │ │ │ - rsbeq sp, pc, ip, lsl #7 │ │ │ │ - rsbseq r9, r0, r8, asr r3 │ │ │ │ + ldrdeq sp, [pc], #-76 @ │ │ │ │ + rsbseq r9, r0, r8, lsr #9 │ │ │ │ addseq r0, ip, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ - rsbeq sp, pc, ip, lsr #6 │ │ │ │ - ldrdeq sp, [pc], #-44 @ │ │ │ │ + rsbeq sp, pc, ip, ror r4 @ │ │ │ │ + rsbeq sp, pc, ip, lsr #8 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - ldrsheq pc, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r0, r1, r0, asr #2 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - @ instruction: 0x006fd294 │ │ │ │ - rsbeq sp, pc, ip, ror r2 @ │ │ │ │ - rsbeq sp, pc, r8, ror #4 │ │ │ │ + rsbeq sp, pc, r4, ror #7 │ │ │ │ + rsbeq sp, pc, ip, asr #7 │ │ │ │ + strheq sp, [pc], #-56 @ │ │ │ │ umullseq r0, ip, r0, sp │ │ │ │ - addeq pc, r3, r0, lsl #7 │ │ │ │ - rsbeq sp, pc, r4, lsr r1 @ │ │ │ │ - strdeq ip, [pc], #-224 @ │ │ │ │ + ldrdeq pc, [r3], r0 │ │ │ │ + rsbeq sp, pc, r4, lsl #5 │ │ │ │ + rsbeq sp, pc, r0, asr #32 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - addeq pc, r3, ip, asr r3 @ │ │ │ │ - rsbeq sp, pc, r0, lsl r1 @ │ │ │ │ - rsbeq ip, pc, ip, asr #29 │ │ │ │ + addeq pc, r3, ip, lsr #9 │ │ │ │ + rsbeq sp, pc, r0, ror #4 │ │ │ │ + rsbeq sp, pc, ip, lsl r0 @ │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - addeq pc, r3, r8, lsr r3 @ │ │ │ │ - rsbeq sp, pc, ip, ror #1 │ │ │ │ - rsbeq ip, pc, r8, lsr #29 │ │ │ │ + addeq pc, r3, r8, lsl #9 │ │ │ │ + rsbeq sp, pc, ip, lsr r2 @ │ │ │ │ + strdeq ip, [pc], #-248 @ │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq pc, r3, r4, lsl r3 @ │ │ │ │ - rsbeq sp, pc, r8, asr #1 │ │ │ │ - rsbeq ip, pc, r4, lsl #29 │ │ │ │ + addeq pc, r3, r4, ror #8 │ │ │ │ + rsbeq sp, pc, r8, lsl r2 @ │ │ │ │ + ldrdeq ip, [pc], #-244 @ │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - strdeq pc, [r3], r0 │ │ │ │ - rsbeq sp, pc, r4, lsr #1 │ │ │ │ - rsbeq ip, pc, r0, ror #28 │ │ │ │ + addeq pc, r3, r0, asr #8 │ │ │ │ + strdeq sp, [pc], #-20 @ │ │ │ │ + strheq ip, [pc], #-240 @ │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq pc, r3, ip, asr #5 │ │ │ │ - rsbeq sp, pc, r0, lsl #1 │ │ │ │ - rsbeq ip, pc, ip, lsr lr @ │ │ │ │ + addeq pc, r3, ip, lsl r4 @ │ │ │ │ + ldrdeq sp, [pc], #-16 @ │ │ │ │ + rsbeq ip, pc, ip, lsl #31 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002ea250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -154022,51 +154022,51 @@ │ │ │ │ bne 2ea394 │ │ │ │ ldr ip, [pc, #156] @ 2ea5c4 │ │ │ │ add ip, pc, ip │ │ │ │ b 2ea39c │ │ │ │ ldr r0, [pc, #148] @ 2ea5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2ea284 │ │ │ │ - rsbeq sp, pc, r4, lsr r0 @ │ │ │ │ - rsbeq sp, pc, r8, lsr r0 @ │ │ │ │ - rsbeq sp, pc, r0, lsr r0 @ │ │ │ │ - rsbeq sp, pc, r8, lsr #32 │ │ │ │ - rsbeq sp, pc, r0, lsr #32 │ │ │ │ - rsbeq sp, pc, r4, lsl r0 @ │ │ │ │ - rsbeq sp, pc, r8 │ │ │ │ - rsbeq sp, pc, r0 │ │ │ │ - strdeq ip, [pc], #-244 @ │ │ │ │ - rsbeq ip, pc, ip, ror #31 │ │ │ │ - rsbeq ip, pc, r8, ror #31 │ │ │ │ - rsbeq ip, pc, r4, ror #31 │ │ │ │ - rsbeq ip, pc, r0, ror #31 │ │ │ │ + rsbeq sp, pc, r4, lsl #3 │ │ │ │ + rsbeq sp, pc, r8, lsl #3 │ │ │ │ + rsbeq sp, pc, r0, lsl #3 │ │ │ │ + rsbeq sp, pc, r8, ror r1 @ │ │ │ │ + rsbeq sp, pc, r0, ror r1 @ │ │ │ │ + rsbeq sp, pc, r4, ror #2 │ │ │ │ + rsbeq sp, pc, r8, asr r1 @ │ │ │ │ + rsbeq sp, pc, r0, asr r1 @ │ │ │ │ + rsbeq sp, pc, r4, asr #2 │ │ │ │ + rsbeq sp, pc, ip, lsr r1 @ │ │ │ │ + rsbeq sp, pc, r8, lsr r1 @ │ │ │ │ + rsbeq sp, pc, r4, lsr r1 @ │ │ │ │ + rsbeq sp, pc, r0, lsr r1 @ │ │ │ │ andseq r1, r0, r0 │ │ │ │ - ldrdeq ip, [pc], #-248 @ │ │ │ │ - rsbseq r1, r9, r0, lsr #22 │ │ │ │ + rsbeq sp, pc, r8, lsr #2 │ │ │ │ + rsbseq r1, r9, r0, ror ip │ │ │ │ subeq r4, r0, r0 │ │ │ │ - rsbeq ip, pc, r8, asr #31 │ │ │ │ - rsbeq ip, pc, r4, asr #31 │ │ │ │ - strheq ip, [pc], #-228 @ │ │ │ │ - rsbseq r1, r9, r8, ror sl │ │ │ │ - rsbseq r1, r9, r8, ror #20 │ │ │ │ - rsbseq r1, r9, r8, asr sl │ │ │ │ - rsbseq r1, r9, r8, asr #20 │ │ │ │ - rsbseq r1, r9, r4, lsr sl │ │ │ │ - rsbseq r1, r9, r0, lsr #20 │ │ │ │ - rsbseq r1, r9, ip, lsl #20 │ │ │ │ - ldrsheq r1, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r1, r9, r8, ror #19 │ │ │ │ - ldrsbeq r1, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r1, r9, r8, asr #19 │ │ │ │ - ldrheq r1, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r1, r9, r4, lsr #19 │ │ │ │ - rsbeq ip, pc, r8, asr #28 │ │ │ │ - rsbseq r1, r9, r0, lsl #19 │ │ │ │ - rsbseq r1, r9, r4, ror r9 │ │ │ │ - rsbeq ip, pc, ip, lsl #27 │ │ │ │ + rsbeq sp, pc, r8, lsl r1 @ │ │ │ │ + rsbeq sp, pc, r4, lsl r1 @ │ │ │ │ + rsbeq sp, pc, r4 │ │ │ │ + rsbseq r1, r9, r8, asr #23 │ │ │ │ + ldrheq r1, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r1, r9, r8, lsr #23 │ │ │ │ + @ instruction: 0x00791b98 │ │ │ │ + rsbseq r1, r9, r4, lsl #23 │ │ │ │ + rsbseq r1, r9, r0, ror fp │ │ │ │ + rsbseq r1, r9, ip, asr fp │ │ │ │ + rsbseq r1, r9, r8, asr #22 │ │ │ │ + rsbseq r1, r9, r8, lsr fp │ │ │ │ + rsbseq r1, r9, r8, lsr #22 │ │ │ │ + rsbseq r1, r9, r8, lsl fp │ │ │ │ + rsbseq r1, r9, r8, lsl #22 │ │ │ │ + ldrsheq r1, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x006fcf98 │ │ │ │ + ldrsbeq r1, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r1, r9, r4, asr #21 │ │ │ │ + ldrdeq ip, [pc], #-236 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -154106,16 +154106,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2ea658 │ │ │ │ - rsbeq ip, pc, r4, ror sp @ │ │ │ │ - rsbeq ip, pc, r0, ror #26 │ │ │ │ + rsbeq ip, pc, r4, asr #29 │ │ │ │ + strheq ip, [pc], #-224 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea70c │ │ │ │ mov r4, r2 │ │ │ │ @@ -154139,15 +154139,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq ip, [pc], #-196 @ │ │ │ │ + rsbeq ip, pc, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2ea78c │ │ │ │ mov r4, r2 │ │ │ │ @@ -154171,15 +154171,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq ip, pc, r4, lsr ip @ │ │ │ │ + rsbeq ip, pc, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2ea804 │ │ │ │ mov r4, r2 │ │ │ │ @@ -154201,15 +154201,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq ip, [pc], #-188 @ │ │ │ │ + rsbeq ip, pc, ip, lsl #26 │ │ │ │ │ │ │ │ 002ea808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -154789,15 +154789,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, fp, ip, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r3, r0, ror #8 │ │ │ │ + @ instruction: 0x0083e5b0 │ │ │ │ addseq pc, fp, ip, lsr #27 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -155030,17 +155030,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2eb488 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2eb48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq lr, r3, r4, lsr #32 │ │ │ │ - rsbeq fp, pc, r0, lsr pc @ │ │ │ │ - rsbeq fp, pc, ip, lsr pc @ │ │ │ │ + addeq lr, r3, r4, ror r1 │ │ │ │ + rsbeq ip, pc, r0, lsl #1 │ │ │ │ + rsbeq ip, pc, ip, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2eb594 │ │ │ │ @@ -155072,23 +155072,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdea4 │ │ │ │ + bl 9bdff4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bde5c │ │ │ │ + bl 9bdfac │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9be0e0 │ │ │ │ + bl 9be230 │ │ │ │ ldr r2, [pc, #72] @ 2eb59c │ │ │ │ ldr r3, [pc, #64] @ 2eb598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -155220,17 +155220,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2eb780 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq sp, r3, ip, lsr #26 │ │ │ │ - rsbeq fp, pc, ip, lsr ip @ │ │ │ │ - rsbeq fp, pc, r8, asr ip @ │ │ │ │ + addeq sp, r3, ip, ror lr │ │ │ │ + rsbeq fp, pc, ip, lsl #27 │ │ │ │ + rsbeq fp, pc, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2eb93c │ │ │ │ @@ -155518,30 +155518,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ebc2c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508c0c │ │ │ │ b 2ebb34 │ │ │ │ - rsbseq r9, sl, r8, lsr #26 │ │ │ │ - strdeq fp, [pc], #-120 @ │ │ │ │ - ldrdeq fp, [pc], #-112 @ │ │ │ │ - ldrdeq fp, [pc], #-120 @ │ │ │ │ + rsbseq r9, sl, r8, ror lr │ │ │ │ + rsbeq fp, pc, r8, asr #18 │ │ │ │ + rsbeq fp, pc, r0, lsr #18 │ │ │ │ + rsbeq fp, pc, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d7bd0 │ │ │ │ + bl 9d7d20 │ │ │ │ bl 254b4c │ │ │ │ - bl 9d8218 │ │ │ │ + bl 9d8368 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2ebdd4 │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -155658,21 +155658,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 25514c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ebeb8 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2ebed0 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -155685,31 +155685,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2ebf00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9b0f88 │ │ │ │ + bl 9b10d8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ebe64 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9b0f88 │ │ │ │ + bl 9b10d8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sp, r3, ip, ror #11 │ │ │ │ - strdeq fp, [pc], #-72 @ │ │ │ │ - rsbeq fp, pc, r4, lsl #10 │ │ │ │ + addeq sp, r3, ip, lsr r7 │ │ │ │ + rsbeq fp, pc, r8, asr #12 │ │ │ │ + rsbeq fp, pc, r4, asr r6 @ │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2ebfd8 │ │ │ │ @@ -155734,15 +155734,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ebf90 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ebf90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2ebfe0 │ │ │ │ ldr r3, [pc, #64] @ 2ebfdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155793,15 +155793,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2ec590 │ │ │ │ ldr r0, [pc, #1400] @ 2ec5d8 │ │ │ │ ldr r1, [pc, #1400] @ 2ec5dc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 99b75c │ │ │ │ + bl 99b8ac │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 2540a8 │ │ │ │ @@ -155851,15 +155851,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a5258 │ │ │ │ + bl 9a53a8 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec42c │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -155913,15 +155913,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a5258 │ │ │ │ + bl 9a53a8 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2ec294 │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -155961,23 +155961,23 @@ │ │ │ │ bl 2ebc30 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a5260 │ │ │ │ + bl 9a53b0 │ │ │ │ b 2ec258 │ │ │ │ ldr r3, [pc, #740] @ 2ec600 │ │ │ │ ldr r1, [pc, #740] @ 2ec604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99b75c │ │ │ │ + bl 99b8ac │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2ec5e8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2ec5ec │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -156027,15 +156027,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a5258 │ │ │ │ + bl 9a53a8 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2ec4a0 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2ec08c │ │ │ │ mov r0, #16 │ │ │ │ bl 2532b0 │ │ │ │ @@ -156052,15 +156052,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a5260 │ │ │ │ + bl 9a53b0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -156120,50 +156120,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a5260 │ │ │ │ + bl 9a53b0 │ │ │ │ b 2ec420 │ │ │ │ ldr r0, [pc, #116] @ 2ec60c │ │ │ │ ldr r1, [pc, #116] @ 2ec610 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 99b664 │ │ │ │ + bl 99b7b4 │ │ │ │ mvn r0, #18 │ │ │ │ b 2ec0d8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2ec614 │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b664 │ │ │ │ + bl 99b7b4 │ │ │ │ mvn r0, #22 │ │ │ │ b 2ec0d8 │ │ │ │ addseq lr, fp, r8, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, fp, r4, asr sl │ │ │ │ - strheq fp, [pc], #-72 @ │ │ │ │ + rsbeq fp, pc, r8, lsl #12 │ │ │ │ addseq lr, fp, r4, asr #26 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ umlaleq r6, fp, r8, r7 │ │ │ │ - ldrdeq fp, [pc], #-4 @ │ │ │ │ + rsbeq fp, pc, r4, lsr #4 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r6, fp, ip, lsl r5 │ │ │ │ - ldrdeq sl, [pc], #-232 @ │ │ │ │ - rsbeq sl, pc, ip, ror #28 │ │ │ │ + rsbeq fp, pc, r8, lsr #32 │ │ │ │ + strheq sl, [pc], #-252 @ │ │ │ │ │ │ │ │ 002ec618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -156465,16 +156465,16 @@ │ │ │ │ b 2ec8b4 │ │ │ │ mvn r6, #1 │ │ │ │ b 2ec8c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009be5f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, fp, r4, asr r5 │ │ │ │ - @ instruction: 0x00770b90 │ │ │ │ - rsbseq r8, sl, r4, asr #28 │ │ │ │ + rsbseq r0, r7, r0, ror #25 │ │ │ │ + @ instruction: 0x007a8f94 │ │ │ │ │ │ │ │ 002ecac4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156603,30 +156603,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2ecdac │ │ │ │ cmp r2, #2 │ │ │ │ beq 2ecdd8 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2ecc68 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2ece24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2ece28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2ece04 │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -156641,15 +156641,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2ecd24 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r2, [pc, #188] @ 2ece2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -156681,24 +156681,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2eccc0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ b 2ecd9c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, ip, lsl #5 │ │ │ │ addseq lr, fp, r0, ror r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, fp, ip, lsl r2 │ │ │ │ adceq r5, fp, r8, asr lr │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq sl, pc, r8, lsr #18 │ │ │ │ + rsbeq sl, pc, r8, ror sl @ │ │ │ │ adceq r5, fp, r8, asr #26 │ │ │ │ │ │ │ │ 002ece30 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -156767,17 +156767,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2ecf58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq ip, r3, r0, ror #10 │ │ │ │ - strdeq sl, [pc], #-96 @ │ │ │ │ - rsbeq sl, pc, r8, ror #8 │ │ │ │ + @ instruction: 0x0083c6b0 │ │ │ │ + rsbeq sl, pc, r0, asr #16 │ │ │ │ + strheq sl, [pc], #-88 @ │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2ed2c8 │ │ │ │ ldr r3, [pc, #852] @ 2ed2cc │ │ │ │ @@ -156859,15 +156859,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b0e18 │ │ │ │ + bl 9b0f68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ed118 │ │ │ │ ldr r2, [pc, #532] @ 2ed2e4 │ │ │ │ ldr r3, [pc, #504] @ 2ed2cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -156931,22 +156931,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2ed2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed074 │ │ │ │ ldr r3, [pc, #240] @ 2ed2fc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed174 │ │ │ │ @@ -156964,57 +156964,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2ed300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed174 │ │ │ │ ldr r0, [pc, #116] @ 2ed304 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2ed074 │ │ │ │ ldr r0, [pc, #88] @ 2ed308 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2ed174 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bdeb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, fp, ip, ror lr │ │ │ │ - rsbseq r5, ip, ip, asr #26 │ │ │ │ - ldrsheq r6, [r6], #-12 @ │ │ │ │ + @ instruction: 0x007c5e9c │ │ │ │ + rsbseq r6, r6, ip, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq sl, pc, ip, asr #12 │ │ │ │ + @ instruction: 0x006fa79c │ │ │ │ addseq sp, fp, r4, asr sp │ │ │ │ addseq sp, fp, r4, lsl #26 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, pc, r0, lsl #9 │ │ │ │ + ldrdeq sl, [pc], #-80 @ │ │ │ │ andeq r3, r0, ip, lsl #9 │ │ │ │ - strheq sl, [pc], #-56 @ │ │ │ │ - rsbeq sl, pc, ip, lsl #8 │ │ │ │ - rsbeq sl, pc, r8, lsr #7 │ │ │ │ + rsbeq sl, pc, r8, lsl #10 │ │ │ │ + rsbeq sl, pc, ip, asr r5 @ │ │ │ │ + strdeq sl, [pc], #-72 @ │ │ │ │ mvn r1, #29 │ │ │ │ b 2ecf5c │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2ecf5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157305,30 +157305,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2ed8bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed3ec │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2ed85c │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -157345,42 +157345,42 @@ │ │ │ │ b 2ed4e0 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2ed5e8 │ │ │ │ b 2ed658 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ed830 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2ed808 │ │ │ │ ldr r0, [pc, #76] @ 2ed8c0 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2ed3ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, ip, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, pc, r0, lsr r3 @ │ │ │ │ + rsbeq sl, pc, r0, lsl #9 │ │ │ │ addseq sp, fp, ip, asr sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009bd8f0 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r3, r0, ip, lsr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r4, ror #29 │ │ │ │ - rsbeq r9, pc, r4, lsr #29 │ │ │ │ + rsbeq sl, pc, r4, lsr r0 @ │ │ │ │ + strdeq r9, [pc], #-244 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2edc64 │ │ │ │ ldr r3, [pc, #900] @ 2edc68 │ │ │ │ @@ -157530,25 +157530,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2edc8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2ed968 │ │ │ │ ldr r3, [pc, #284] @ 2edc90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eda98 │ │ │ │ @@ -157573,61 +157573,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2edc94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2eda98 │ │ │ │ ldr r0, [pc, #116] @ 2edc98 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2ed968 │ │ │ │ ldr r0, [pc, #92] @ 2edc9c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2eda98 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r0, asr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r6, r0, lsl #16 │ │ │ │ + rsbseq r5, r6, r0, asr r9 │ │ │ │ addseq sp, fp, r0, ror #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sp, fp, ip, lsr #8 │ │ │ │ - rsbeq r9, pc, r4, asr #26 │ │ │ │ + @ instruction: 0x006f9e94 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r8, lsl #24 │ │ │ │ + rsbeq r9, pc, r8, asr sp @ │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ - rsbeq r9, pc, r4, lsr #23 │ │ │ │ - rsbeq r9, pc, r8, ror #22 │ │ │ │ - rsbeq r9, pc, r0, asr #23 │ │ │ │ + strdeq r9, [pc], #-196 @ │ │ │ │ + strheq r9, [pc], #-200 @ │ │ │ │ + rsbeq r9, pc, r0, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2edeb0 │ │ │ │ ldr r1, [pc, #504] @ 2edeb4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157731,46 +157731,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2eded4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edd18 │ │ │ │ ldr r0, [pc, #68] @ 2eded8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2edd18 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, ip, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r6, r8, asr r4 │ │ │ │ + rsbseq r5, r6, r8, lsr #11 │ │ │ │ addseq sp, fp, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sp, fp, r4, rrx │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r0, ror #19 │ │ │ │ - strdeq r9, [pc], #-152 @ │ │ │ │ + rsbeq r9, pc, r0, lsr fp @ │ │ │ │ + rsbeq r9, pc, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2ee0a4 │ │ │ │ ldr r1, [pc, #432] @ 2ee0a8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -157856,46 +157856,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee0c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2edf58 │ │ │ │ ldr r0, [pc, #68] @ 2ee0cc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2edf58 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r6, r4, lsl r2 │ │ │ │ + rsbseq r5, r6, r4, ror #6 │ │ │ │ @ instruction: 0x009bcef0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, fp, r0, ror lr │ │ │ │ andeq r4, r0, ip, lsl #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r0, asr #16 │ │ │ │ - rsbeq r9, pc, r0, asr r8 @ │ │ │ │ + @ instruction: 0x006f9990 │ │ │ │ + rsbeq r9, pc, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2ee5e4 │ │ │ │ @@ -157962,15 +157962,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2ee3dc │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb5a0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecf5c │ │ │ │ ldr r2, [pc, #1000] @ 2ee5f8 │ │ │ │ ldr r3, [pc, #980] @ 2ee5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157988,15 +157988,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2ee1e4 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bde5c │ │ │ │ + bl 9bdfac │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2ee2a4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -158006,21 +158006,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2ee308 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be5cc │ │ │ │ + bl 9be71c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be0e0 │ │ │ │ + bl 9be230 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2f79bc │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -158028,15 +158028,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2ee2f8 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee2c4 │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ b 2ee1e8 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2ee5fc │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158070,26 +158070,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2ee60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ee2fc │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -158174,69 +158174,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2ee618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee1b8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2ee61c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2ee1b8 │ │ │ │ mvn r4, #27 │ │ │ │ b 2ee1e8 │ │ │ │ ldr r0, [pc, #84] @ 2ee620 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ee2fc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r8, ror #15 │ │ │ │ + rsbeq r9, pc, r8, lsr r9 @ │ │ │ │ @ instruction: 0x009bccb8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, fp, r4, lsl ip │ │ │ │ - rsbseq r4, r6, r8, lsl lr │ │ │ │ + rsbseq r4, r6, r8, ror #30 │ │ │ │ andeq r1, r0, ip, ror #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r9, [pc], #-88 @ │ │ │ │ - rsbseq r4, r6, ip, lsl #26 │ │ │ │ + rsbeq r9, pc, r8, lsl #14 │ │ │ │ + rsbseq r4, r6, ip, asr lr │ │ │ │ andeq r3, r0, r8, lsl #15 │ │ │ │ - rsbeq r9, pc, r4, lsl #7 │ │ │ │ - rsbeq r9, pc, r4, lsr #7 │ │ │ │ - strdeq r9, [pc], #-56 @ │ │ │ │ + ldrdeq r9, [pc], #-68 @ │ │ │ │ + strdeq r9, [pc], #-68 @ │ │ │ │ + rsbeq r9, pc, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2eee98 │ │ │ │ ldr r1, [pc, #2140] @ 2eee9c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -158355,15 +158355,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 50817c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2ee704 │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2eec78 │ │ │ │ @@ -158456,15 +158456,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2eecb8 │ │ │ │ ldr r1, [pc, #1308] @ 2eeec4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 2535bc │ │ │ │ cmp r4, #0 │ │ │ │ blt 2ee714 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2ee714 │ │ │ │ @@ -158502,15 +158502,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2eeacc │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2eed8c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 508bd0 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 508bd0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -158525,18 +158525,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2ee8d8 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b0f94 │ │ │ │ + bl 9b10e4 │ │ │ │ b 2ee90c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b14b0 │ │ │ │ + bl 9b1600 │ │ │ │ b 2eea6c │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -158551,35 +158551,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2eb490 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bde5c │ │ │ │ + bl 9bdfac │ │ │ │ b 2eeb60 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2eecc4 │ │ │ │ mov r0, sl │ │ │ │ - bl 9be5cc │ │ │ │ + bl 9be71c │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9be0e0 │ │ │ │ + bl 9be230 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f7aa8 │ │ │ │ @@ -158587,17 +158587,17 @@ │ │ │ │ bge 2eeb34 │ │ │ │ cmn r4, #4 │ │ │ │ bne 2eebb8 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eeb80 │ │ │ │ mov r0, sl │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ mov r0, fp │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ b 2ee704 │ │ │ │ ldr r3, [pc, #760] @ 2eeecc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2ee6c8 │ │ │ │ ldr r3, [pc, #744] @ 2eeed0 │ │ │ │ @@ -158619,47 +158619,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2eeed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee6c8 │ │ │ │ ldr r0, [pc, #604] @ 2eeedc │ │ │ │ ldr r1, [pc, #604] @ 2eeee0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 99b75c │ │ │ │ + bl 99b8ac │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2ee714 │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2ee7b4 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b14b0 │ │ │ │ + bl 9b1600 │ │ │ │ b 2ee9b4 │ │ │ │ ldr r2, [pc, #536] @ 2eeee4 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb1ac │ │ │ │ @@ -158691,25 +158691,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2eeeec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ee714 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f68e4 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -158728,15 +158728,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2eee88 │ │ │ │ ldr r1, [pc, #264] @ 2eeef0 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f68e4 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 508bd0 │ │ │ │ @@ -158755,54 +158755,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2eeef4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2ee6c8 │ │ │ │ ldr r0, [pc, #136] @ 2eeef8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ee714 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9b14b0 │ │ │ │ + bl 9b1600 │ │ │ │ b 2eedf4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, pc, r4, lsl #5 │ │ │ │ + ldrdeq r9, [pc], #-52 @ │ │ │ │ addseq ip, fp, r4, lsl #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009bc6f0 │ │ │ │ - rsbseq r4, r6, r0, ror r9 │ │ │ │ - rsbeq r9, pc, r4, lsr #4 │ │ │ │ - rsbseq r4, fp, r0, lsl #4 │ │ │ │ - rsbeq r9, pc, ip, lsl #4 │ │ │ │ + rsbseq r4, r6, r0, asr #21 │ │ │ │ + rsbeq r9, pc, r4, ror r3 @ │ │ │ │ + rsbseq r4, fp, r0, asr r3 │ │ │ │ + rsbeq r9, pc, ip, asr r3 @ │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r9, pc, ip, lsr #2 │ │ │ │ - rsbseq r4, r6, r8, asr r7 │ │ │ │ + rsbeq r9, pc, ip, ror r2 @ │ │ │ │ + rsbseq r4, r6, r8, lsr #17 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006f8d94 │ │ │ │ + rsbeq r8, pc, r4, ror #29 │ │ │ │ adceq r3, fp, r4, lsr lr │ │ │ │ - strdeq r8, [pc], #-212 @ │ │ │ │ - rsbseq r4, r6, r4, ror #8 │ │ │ │ + rsbeq r8, pc, r4, asr #30 │ │ │ │ + ldrheq r4, [r6], #-84 @ 0xffffffac @ │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ - rsbeq r8, pc, r4, ror #26 │ │ │ │ - rsbeq r8, pc, ip, ror #25 │ │ │ │ - rsbeq r8, pc, r8, ror #23 │ │ │ │ - rsbeq r8, pc, ip, lsr #25 │ │ │ │ + strheq r8, [pc], #-228 @ │ │ │ │ + rsbeq r8, pc, ip, lsr lr @ │ │ │ │ + rsbeq r8, pc, r8, lsr sp @ │ │ │ │ + strdeq r8, [pc], #-220 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2ef824 │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -159043,15 +159043,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -159059,15 +159059,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2ef84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2ef004 │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -159203,15 +159203,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2ef854 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2ef004 │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2eafb8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -159292,40 +159292,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2ef1cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ef1cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2ef198 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ef3c4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2ef390 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2ef4d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2ef4a4 │ │ │ │ ldr r3, [pc, #300] @ 2ef860 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef234 │ │ │ │ ldr r3, [pc, #252] @ 2ef844 │ │ │ │ @@ -159348,65 +159348,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ef864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ef234 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2ef698 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2ef868 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2ef234 │ │ │ │ addseq fp, fp, r0, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r8, [pc], #-184 @ │ │ │ │ + rsbeq r8, pc, r8, lsl #26 │ │ │ │ addseq fp, fp, r8, asr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, fp, r4, ror #27 │ │ │ │ - ldrdeq r8, [pc], #-156 @ │ │ │ │ + rsbeq r8, pc, ip, lsr #22 │ │ │ │ andeq r2, r0, r8, asr fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, pc, r4, asr #16 │ │ │ │ - strheq r7, [pc], #-232 @ │ │ │ │ - rsbeq r8, pc, r0, asr r6 @ │ │ │ │ + @ instruction: 0x006f8994 │ │ │ │ + rsbeq r8, pc, r8 │ │ │ │ + rsbeq r8, pc, r0, lsr #15 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, r8, lsl #16 │ │ │ │ - rsbeq r8, pc, r4, lsl r4 @ │ │ │ │ - rsbeq r8, pc, r8, lsr #8 │ │ │ │ + rsbeq r8, pc, r4, ror #10 │ │ │ │ + rsbeq r8, pc, r8, ror r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2f0688 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -159588,30 +159588,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 25589c │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #2872] @ 2f06a4 │ │ │ │ ldr r2, [pc, #2872] @ 2f06a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2efd90 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -159728,15 +159728,15 @@ │ │ │ │ b 2efafc │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efa34 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb5a0 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -159783,34 +159783,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #2112] @ 2f06b8 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2f06bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2efa4c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2efd98 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2f00a8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159923,15 +159923,15 @@ │ │ │ │ bne 2eff80 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2efff8 │ │ │ │ b 2eff80 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2efd94 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb5a0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2efda4 │ │ │ │ @@ -159957,15 +159957,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #1424] @ 2f06c0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -159973,15 +159973,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2f06c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2efafc │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ @@ -160115,25 +160115,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2f06d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f02c4 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2ebddc │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2f0438 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -160219,28 +160219,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f06e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efafc │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2f02b4 │ │ │ │ ldr r0, [pc, #336] @ 2f06e4 │ │ │ │ @@ -160249,96 +160249,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2f06e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2efa4c │ │ │ │ ldr r0, [pc, #296] @ 2f06ec │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2f06f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov fp, r4 │ │ │ │ b 2f0168 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2f01c4 │ │ │ │ b 2efd98 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f022c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2f01f4 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2efecc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2f06f4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f02c4 │ │ │ │ ldr r0, [pc, #144] @ 2f06f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2efafc │ │ │ │ addseq fp, fp, r0, lsr #11 │ │ │ │ addseq fp, fp, ip, lsl #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, pc, ip, ror r3 @ │ │ │ │ - rsbseq r3, ip, r8, lsl #7 │ │ │ │ + rsbeq r8, pc, ip, asr #9 │ │ │ │ + ldrsbeq r3, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq fp, fp, r8, r3 @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r7, pc, r0, lsr #21 │ │ │ │ + strdeq r7, [pc], #-176 @ │ │ │ │ andeq r1, r0, r4, asr #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r4, lsr #30 │ │ │ │ - rsbeq r7, pc, r4, lsl #28 │ │ │ │ - rsbseq fp, r8, r8, ror #26 │ │ │ │ - rsbeq r7, pc, r8, lsr fp @ │ │ │ │ - rsbseq pc, lr, r4, lsl #18 │ │ │ │ - rsbseq sp, r1, r8, lsr #25 │ │ │ │ - rsbseq pc, lr, r8, lsr r8 @ │ │ │ │ + rsbeq r8, pc, r4, ror r0 @ │ │ │ │ + rsbeq r7, pc, r4, asr pc @ │ │ │ │ + ldrheq fp, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r7, pc, r8, lsl #25 │ │ │ │ + rsbseq pc, lr, r4, asr sl @ │ │ │ │ + ldrsheq sp, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq pc, lr, r8, lsl #19 │ │ │ │ andeq r2, r0, ip, lsl #23 │ │ │ │ - rsbeq r7, pc, r8, ror #18 │ │ │ │ - rsbeq r7, pc, r8, ror #15 │ │ │ │ - rsbeq r7, pc, ip, lsr #14 │ │ │ │ - rsbeq r7, pc, r8, lsl #16 │ │ │ │ - rsbeq r7, pc, r0, asr #14 │ │ │ │ - ldrsbeq fp, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r7, pc, r0, lsl r7 @ │ │ │ │ - rsbeq r7, pc, r4, lsl r7 @ │ │ │ │ - rsbeq r7, pc, ip, ror r6 @ │ │ │ │ + strheq r7, [pc], #-168 @ │ │ │ │ + rsbeq r7, pc, r8, lsr r9 @ │ │ │ │ + rsbeq r7, pc, ip, ror r8 @ │ │ │ │ + rsbeq r7, pc, r8, asr r9 @ │ │ │ │ + @ instruction: 0x006f7890 │ │ │ │ + rsbseq fp, r8, r4, lsr #20 │ │ │ │ + rsbeq r7, pc, r0, ror #16 │ │ │ │ + rsbeq r7, pc, r4, ror #16 │ │ │ │ + rsbeq r7, pc, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2f0c04 │ │ │ │ @@ -160500,15 +160500,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 55449c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2f0ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -160542,15 +160542,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -160559,15 +160559,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2f0c3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f07ec │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 2553a4 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -160617,70 +160617,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f0c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f08b8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2f0c4c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2f07ec │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2f0c50 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f08b8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ba6fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, pc, ip, lsl #12 │ │ │ │ + rsbeq r7, pc, ip, asr r7 @ │ │ │ │ addseq sl, fp, r0, ror #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrheq r1, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x0071d69c │ │ │ │ + rsbseq r1, fp, ip, lsl #30 │ │ │ │ + rsbseq sp, r1, ip, ror #15 │ │ │ │ addseq sl, fp, ip, lsr r5 │ │ │ │ - addeq r8, r3, r4, lsl #22 │ │ │ │ - rsbeq r7, pc, r8, lsr #9 │ │ │ │ - rsbeq r6, pc, ip, lsl #20 │ │ │ │ + addeq r8, r3, r4, asr ip │ │ │ │ + strdeq r7, [pc], #-88 @ │ │ │ │ + rsbeq r6, pc, ip, asr fp @ │ │ │ │ andeq r1, r0, r0, ror r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r0, lsr #6 │ │ │ │ - strheq pc, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r7, pc, r0, ror r4 @ │ │ │ │ + rsbeq pc, lr, r8, lsl #22 │ │ │ │ strheq r3, [r0], -r8 │ │ │ │ - strdeq r7, [pc], #-32 @ │ │ │ │ - rsbeq r7, pc, r8, lsr #4 │ │ │ │ - rsbeq r7, pc, r4, ror #5 │ │ │ │ + rsbeq r7, pc, r0, asr #8 │ │ │ │ + rsbeq r7, pc, r8, ror r3 @ │ │ │ │ + rsbeq r7, pc, r4, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2f0f98 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2f0f9c │ │ │ │ @@ -160774,22 +160774,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2f0d2c │ │ │ │ ldr r0, [pc, #472] @ 2f0fbc │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 2f0d70 │ │ │ │ ldr r0, [pc, #456] @ 2f0fc0 │ │ │ │ ldr r1, [pc, #456] @ 2f0fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99b75c │ │ │ │ + bl 99b8ac │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2f0d40 │ │ │ │ ldr r1, [pc, #432] @ 2f0fc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 508c0c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -160818,26 +160818,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2f0fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f0cdc │ │ │ │ ldr r3, [pc, #264] @ 2f0fdc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0d70 │ │ │ │ ldr r3, [pc, #232] @ 2f0fd0 │ │ │ │ @@ -160857,60 +160857,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f0fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f0d70 │ │ │ │ ldr r0, [pc, #132] @ 2f0fe4 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f0cdc │ │ │ │ ldr r0, [pc, #108] @ 2f0fe8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f0d70 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ba1b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r0, ip, lsr r5 │ │ │ │ + rsbseq r8, r0, ip, lsl #13 │ │ │ │ addseq sl, fp, r8, ror #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x006f7298 │ │ │ │ - rsbeq r7, pc, r8, lsl #5 │ │ │ │ - @ instruction: 0x00708490 │ │ │ │ + rsbeq r7, pc, r8, ror #7 │ │ │ │ + ldrdeq r7, [pc], #-56 @ │ │ │ │ + rsbseq r8, r0, r0, ror #11 │ │ │ │ umullseq sl, fp, r8, r0 │ │ │ │ - strheq r7, [pc], #-24 @ │ │ │ │ + rsbeq r7, pc, r8, lsl #6 │ │ │ │ @ instruction: 0x00ab1cbc │ │ │ │ - rsbeq r7, pc, ip, ror #3 │ │ │ │ - ldrsheq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, pc, ip, lsr r3 @ │ │ │ │ + rsbseq ip, sp, r0, asr #2 │ │ │ │ @ instruction: 0x00002fb8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r8, asr r0 @ │ │ │ │ + rsbeq r7, pc, r8, lsr #3 │ │ │ │ andeq r4, r0, r4, lsr #10 │ │ │ │ - rsbeq r7, pc, r8, asr r1 @ │ │ │ │ - rsbeq r6, pc, ip, ror #31 │ │ │ │ - rsbeq r7, pc, r4, ror #2 │ │ │ │ + rsbeq r7, pc, r8, lsr #5 │ │ │ │ + rsbeq r7, pc, ip, lsr r1 @ │ │ │ │ + strheq r7, [pc], #-36 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2f11dc │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2f11e0 │ │ │ │ @@ -161029,15 +161029,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2f1080 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r8, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, pc, r8, asr #1 │ │ │ │ + rsbeq r7, pc, r8, lsl r2 @ │ │ │ │ addseq r9, fp, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -161214,28 +161214,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb5a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f142c │ │ │ │ b 2f1420 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2f13a0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb5a0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb5a0 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f1298 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f1438 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -161330,26 +161330,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb5a0 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f1294 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f1294 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f1294 │ │ │ │ b 2f1690 │ │ │ │ addseq r9, fp, r0, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r6, [pc], #-236 @ │ │ │ │ + rsbeq r7, pc, ip │ │ │ │ addseq r9, fp, r8, ror #22 │ │ │ │ - rsbseq fp, r6, r8, asr #30 │ │ │ │ + @ instruction: 0x0076c098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2f1ac4 │ │ │ │ ldr r3, [pc, #992] @ 2f1ac8 │ │ │ │ @@ -161499,28 +161499,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f1aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb5a0 │ │ │ │ b 2f17a8 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f183c │ │ │ │ @@ -161556,15 +161556,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -161573,53 +161573,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2f1af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f1798 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2f1af8 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2f1798 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2f1afc │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f1974 │ │ │ │ addseq r9, fp, ip, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r8, ror #19 │ │ │ │ + rsbeq r6, pc, r8, lsr fp @ │ │ │ │ @ instruction: 0x009b96b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, fp, r0, ror #12 │ │ │ │ - rsbseq ip, r1, r8, ror r6 │ │ │ │ + rsbseq ip, r1, r8, asr #15 │ │ │ │ andeq r5, r0, r0, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r4, asr #16 │ │ │ │ + @ instruction: 0x006f6994 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ - ldrdeq r6, [pc], #-100 @ │ │ │ │ - rsbeq r6, pc, ip, ror #13 │ │ │ │ - rsbeq r6, pc, r8, asr r7 @ │ │ │ │ + rsbeq r6, pc, r4, lsr #16 │ │ │ │ + rsbeq r6, pc, ip, lsr r8 @ │ │ │ │ + rsbeq r6, pc, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2f1d7c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2f1d80 │ │ │ │ @@ -161748,48 +161748,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f1da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1b98 │ │ │ │ ldr r0, [pc, #76] @ 2f1da4 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2f1b98 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r4, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r0, lsl #14 │ │ │ │ + rsbeq r6, pc, r0, asr r8 @ │ │ │ │ @ instruction: 0x009b92b0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, fp, r0, ror #4 │ │ │ │ andeq r4, r0, ip, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r8, lsl r5 @ │ │ │ │ - rsbeq r6, pc, r4, lsr r5 @ │ │ │ │ + rsbeq r6, pc, r8, ror #12 │ │ │ │ + rsbeq r6, pc, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2f2138 │ │ │ │ ldr r3, [pc, #888] @ 2f213c │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -161921,15 +161921,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -161937,15 +161937,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f2160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f1e74 │ │ │ │ ldr r3, [pc, #316] @ 2f2164 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1ef4 │ │ │ │ @@ -161971,68 +161971,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2f2168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f1ef4 │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2f216c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2f1e74 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2f2170 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f1ef4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, fp, r0, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r0, lsr #9 │ │ │ │ + strdeq r6, [pc], #-80 @ │ │ │ │ addseq r8, fp, r0, ror #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r6, pc, r4, lsr #9 │ │ │ │ + strdeq r6, [pc], #-84 @ │ │ │ │ addseq r8, fp, r8, lsl #30 │ │ │ │ andeq r4, r0, r4, ror #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r4, asr #5 │ │ │ │ + rsbeq r6, pc, r4, lsl r4 @ │ │ │ │ andeq r4, r0, ip, lsr #27 │ │ │ │ - rsbeq r6, pc, r0, lsr #5 │ │ │ │ - rsbeq r6, pc, r8, lsr #4 │ │ │ │ - rsbeq r6, pc, r8, lsr #5 │ │ │ │ + strdeq r6, [pc], #-48 @ │ │ │ │ + rsbeq r6, pc, r8, ror r3 @ │ │ │ │ + strdeq r6, [pc], #-56 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2f24b4 │ │ │ │ ldr r3, [pc, #808] @ 2f24b8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -162163,30 +162163,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f24dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f2244 │ │ │ │ ldr r3, [pc, #248] @ 2f24e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f230c │ │ │ │ ldr r3, [pc, #216] @ 2f24d4 │ │ │ │ @@ -162205,57 +162205,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2f24e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f230c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2f24e8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f2244 │ │ │ │ ldr r0, [pc, #76] @ 2f24ec │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f230c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r8, fp, r4, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, pc, r4, lsl r2 @ │ │ │ │ + rsbeq r6, pc, r4, ror #6 │ │ │ │ addseq r8, fp, r0, lsl #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009b8bb4 │ │ │ │ - rsbseq fp, r2, r8, asr #13 │ │ │ │ + rsbseq fp, r2, r8, lsl r8 │ │ │ │ andeq r2, r0, ip, lsl r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, pc, ip, asr #32 │ │ │ │ + @ instruction: 0x006f619c │ │ │ │ andeq r3, r0, ip, asr #11 │ │ │ │ - rsbeq r6, pc, ip, asr #32 │ │ │ │ - rsbeq r5, pc, r0, ror #31 │ │ │ │ - rsbeq r6, pc, r0, asr #32 │ │ │ │ + @ instruction: 0x006f619c │ │ │ │ + rsbeq r6, pc, r0, lsr r1 @ │ │ │ │ + @ instruction: 0x006f6190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2f26bc │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2f26c0 │ │ │ │ @@ -162341,47 +162341,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2f26e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f2574 │ │ │ │ ldr r0, [pc, #72] @ 2f26e4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2f2574 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r8, lsl r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq lr, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq pc, lr, r0 │ │ │ │ @ instruction: 0x009b88d4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, fp, r0, ror #16 │ │ │ │ andeq r1, r0, r4, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, ip, lsl #29 │ │ │ │ - rsbeq r5, pc, r8, lsr #29 │ │ │ │ + ldrdeq r5, [pc], #-252 @ │ │ │ │ + strdeq r5, [pc], #-248 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -162525,15 +162525,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2f2898 │ │ │ │ ldr r0, [pc, #796] @ 2f2c54 │ │ │ │ ldr r1, [pc, #796] @ 2f2c58 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 99b75c │ │ │ │ + bl 99b8ac │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb5a0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecf5c │ │ │ │ @@ -162556,22 +162556,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2f2c60 │ │ │ │ ldr r1, [pc, #688] @ 2f2c64 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 99b75c │ │ │ │ + bl 99b8ac │ │ │ │ b 2f2798 │ │ │ │ ldr r0, [pc, #664] @ 2f2c68 │ │ │ │ ldr r1, [pc, #664] @ 2f2c6c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 99b75c │ │ │ │ + bl 99b8ac │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2eb5a0 │ │ │ │ b 2f2958 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -162628,25 +162628,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2f2c80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f294c │ │ │ │ ldr r3, [pc, #364] @ 2f2c84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2f2788 │ │ │ │ ldr r3, [pc, #332] @ 2f2c78 │ │ │ │ @@ -162668,28 +162668,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2f2c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f2788 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -162700,51 +162700,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2f29fc │ │ │ │ ldr r0, [pc, #152] @ 2f2c8c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2f2788 │ │ │ │ mov r6, r4 │ │ │ │ b 2f2a44 │ │ │ │ ldr r0, [pc, #116] @ 2f2c90 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f294c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r4, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r0, asr #3 │ │ │ │ + rsbeq r5, pc, r0, lsl r3 @ │ │ │ │ addseq r8, fp, r4, asr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r3, sl, r0, lsl r0 │ │ │ │ - rsbeq r5, pc, r0, asr lr @ │ │ │ │ + rsbseq r3, sl, r0, ror #2 │ │ │ │ + rsbeq r5, pc, r0, lsr #31 │ │ │ │ adceq r0, fp, ip, ror r1 │ │ │ │ - strdeq r5, [pc], #-196 @ │ │ │ │ + rsbeq r5, pc, r4, asr #28 │ │ │ │ @ instruction: 0x009b84b8 │ │ │ │ adceq r0, fp, r4, lsl #2 │ │ │ │ - rsbeq r5, pc, r8, asr #24 │ │ │ │ + @ instruction: 0x006f5d98 │ │ │ │ adceq r0, fp, r4, ror #1 │ │ │ │ - @ instruction: 0x006f5c90 │ │ │ │ - rsbseq r0, r6, r4, ror #13 │ │ │ │ + rsbeq r5, pc, r0, ror #27 │ │ │ │ + rsbseq r0, r6, r4, lsr r8 │ │ │ │ @ instruction: 0x000035bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r5, [pc], #-184 @ │ │ │ │ + rsbeq r5, pc, r8, lsl #26 │ │ │ │ @ instruction: 0x00002bb8 │ │ │ │ - rsbeq r5, pc, r8, asr #19 │ │ │ │ - rsbeq r5, pc, r8, asr #19 │ │ │ │ - ldrdeq r5, [pc], #-172 @ │ │ │ │ + rsbeq r5, pc, r8, lsl fp @ │ │ │ │ + rsbeq r5, pc, r8, lsl fp @ │ │ │ │ + rsbeq r5, pc, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2f2f28 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -162874,53 +162874,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f2f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2d40 │ │ │ │ ldr r0, [pc, #76] @ 2f2f50 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2f2d40 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r8, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r8, asr #20 │ │ │ │ + @ instruction: 0x006f5b98 │ │ │ │ addseq r8, fp, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, fp, r0, lsr #1 │ │ │ │ @ instruction: 0x00004eb8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r4, asr r8 @ │ │ │ │ - rsbeq r5, pc, r0, lsl #17 │ │ │ │ + rsbeq r5, pc, r4, lsr #19 │ │ │ │ + ldrdeq r5, [pc], #-144 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2f3440 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2f3444 │ │ │ │ @@ -163134,28 +163134,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2f346c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f2ff4 │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 2553a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -163189,69 +163189,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2f3474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb5a0 │ │ │ │ b 2f3110 │ │ │ │ ldr r0, [pc, #140] @ 2f3478 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2f2ff4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2f347c │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb5a0 │ │ │ │ b 2f3110 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b7eb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r5, [pc], #-36 @ │ │ │ │ + rsbeq r5, pc, r4, lsl #8 │ │ │ │ addseq r7, fp, r8, asr lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r8, lr, r4, asr #18 │ │ │ │ + @ instruction: 0x006e8a94 │ │ │ │ addseq r7, fp, ip, ror #25 │ │ │ │ - rsbeq r8, lr, ip, lsl r8 │ │ │ │ + rsbeq r8, lr, ip, ror #18 │ │ │ │ andeq r2, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [pc], #-76 @ │ │ │ │ + rsbeq r5, pc, ip, lsr #12 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - rsbeq r5, pc, r4, lsl #9 │ │ │ │ - rsbeq r5, pc, r4, lsr #8 │ │ │ │ - rsbeq r5, pc, ip, ror #8 │ │ │ │ + ldrdeq r5, [pc], #-84 @ │ │ │ │ + rsbeq r5, pc, r4, ror r5 @ │ │ │ │ + strheq r5, [pc], #-92 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2f38a4 │ │ │ │ ldr r3, [pc, #1032] @ 2f38a8 │ │ │ │ @@ -163428,15 +163428,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -163450,15 +163450,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2f38c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f3514 │ │ │ │ ldr r3, [pc, #256] @ 2f38cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f360c │ │ │ │ @@ -163477,60 +163477,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f38d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f360c │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2f38d4 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2f3514 │ │ │ │ ldr r0, [pc, #72] @ 2f38d8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f360c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r4, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, pc, r4, ror #7 │ │ │ │ + rsbeq r5, pc, r4, lsr r5 @ │ │ │ │ addseq r7, fp, r4, lsr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009b77f4 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, pc, ip, lsl #2 │ │ │ │ + rsbeq r5, pc, ip, asr r2 @ │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ - rsbeq r5, pc, r8, ror #2 │ │ │ │ - rsbeq r5, pc, r4, asr #1 │ │ │ │ - rsbeq r5, pc, r4, asr #2 │ │ │ │ + strheq r5, [pc], #-40 @ │ │ │ │ + rsbeq r5, pc, r4, lsl r2 @ │ │ │ │ + @ instruction: 0x006f5294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2f3d90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2f3d94 │ │ │ │ @@ -163648,15 +163648,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2f3ae0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -163746,28 +163746,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f3dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f39ec │ │ │ │ ldr r3, [pc, #292] @ 2f3dc0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f3998 │ │ │ │ @@ -163789,65 +163789,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f3dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f3998 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2f3dc8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2f3998 │ │ │ │ ldr r0, [pc, #96] @ 2f3dcc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f39ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, lsr #10 │ │ │ │ addseq r7, fp, r4, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006f5098 │ │ │ │ + rsbeq r5, pc, r8, ror #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, fp, r8, lsl r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r9, r3, ip, lsr #1 │ │ │ │ + ldrsheq r9, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, ip, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, ip, ror #27 │ │ │ │ + rsbeq r4, pc, ip, lsr pc @ │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ - rsbeq r4, pc, ip, asr #25 │ │ │ │ - rsbeq r4, pc, ip, ror #25 │ │ │ │ - rsbeq r4, pc, r0, ror #26 │ │ │ │ + rsbeq r4, pc, ip, lsl lr @ │ │ │ │ + rsbeq r4, pc, ip, lsr lr @ │ │ │ │ + strheq r4, [pc], #-224 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2f4078 │ │ │ │ ldr r3, [pc, #656] @ 2f407c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -163949,23 +163949,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2f40a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f3e54 │ │ │ │ ldr r3, [pc, #236] @ 2f40a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3ec0 │ │ │ │ @@ -163985,54 +163985,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2f40a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f3ec0 │ │ │ │ ldr r0, [pc, #108] @ 2f40ac │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2f3e54 │ │ │ │ ldr r0, [pc, #80] @ 2f40b0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f3ec0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, ip, lsr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, r5, r4, lsr #6 │ │ │ │ + rsbseq pc, r5, r4, ror r4 @ │ │ │ │ @ instruction: 0x009b6ff4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrheq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq pc, fp, ip │ │ │ │ addseq r6, fp, ip, lsr pc │ │ │ │ andeq r3, r0, ip, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r8, lsl #23 │ │ │ │ + ldrdeq r4, [pc], #-200 @ │ │ │ │ andeq r4, r0, ip, lsr #20 │ │ │ │ - rsbeq r4, pc, r0, asr fp @ │ │ │ │ - rsbeq r4, pc, r0, lsl fp @ │ │ │ │ - rsbeq r4, pc, ip, asr #22 │ │ │ │ + rsbeq r4, pc, r0, lsr #25 │ │ │ │ + rsbeq r4, pc, r0, ror #24 │ │ │ │ + @ instruction: 0x006f4c9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2f429c │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2f42a0 │ │ │ │ @@ -164140,24 +164140,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2f4288 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2f4210 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2f4248 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f426c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r6, fp, r0, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, ip, lsr r1 @ │ │ │ │ + rsbeq r4, pc, ip, lsl #5 │ │ │ │ addseq r6, fp, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2f46ec │ │ │ │ @@ -164328,27 +164328,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2f471c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eb5a0 │ │ │ │ b 2f43a4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2f4438 │ │ │ │ @@ -164385,15 +164385,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164402,52 +164402,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2f4724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f4390 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2f4728 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f4390 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2f472c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f45a4 │ │ │ │ addseq r6, fp, r8, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006f4894 │ │ │ │ + rsbeq r4, pc, r4, ror #19 │ │ │ │ @ instruction: 0x009b6ab4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, fp, r4, ror #20 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq r9, r1, r8, asr #20 │ │ │ │ + @ instruction: 0x00719b98 │ │ │ │ andeq r2, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r4, [pc], #-96 @ │ │ │ │ + rsbeq r4, pc, r0, lsr #16 │ │ │ │ andeq r3, r0, r4, ror #8 │ │ │ │ - rsbeq r4, pc, r4, asr r5 @ │ │ │ │ - rsbeq r4, pc, ip, ror r5 @ │ │ │ │ - rsbeq r4, pc, r0, ror #11 │ │ │ │ + rsbeq r4, pc, r4, lsr #13 │ │ │ │ + rsbeq r4, pc, ip, asr #13 │ │ │ │ + rsbeq r4, pc, r0, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2f4b38 │ │ │ │ ldr r3, [pc, #1004] @ 2f4b3c │ │ │ │ @@ -164601,26 +164601,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2f4b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb5a0 │ │ │ │ b 2f4818 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2f48b4 │ │ │ │ @@ -164656,15 +164656,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -164673,54 +164673,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2f4b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f4808 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2f4b6c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2f4808 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2f4b70 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f49e4 │ │ │ │ @ instruction: 0x009b66d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r4, asr r5 @ │ │ │ │ + rsbeq r4, pc, r4, lsr #13 │ │ │ │ addseq r6, fp, r4, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, fp, r8, ror #11 │ │ │ │ - rsbseq r9, r1, r4, lsl #12 │ │ │ │ + rsbseq r9, r1, r4, asr r7 │ │ │ │ @ instruction: 0x000036bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r4, [pc], #-52 @ │ │ │ │ + rsbeq r4, pc, r4, lsl #10 │ │ │ │ andeq r2, r0, r8, lsl #22 │ │ │ │ - rsbeq r4, pc, r8, lsr r2 @ │ │ │ │ - rsbeq r4, pc, r8, asr r2 @ │ │ │ │ - strheq r4, [pc], #-40 @ │ │ │ │ + rsbeq r4, pc, r8, lsl #7 │ │ │ │ + rsbeq r4, pc, r8, lsr #7 │ │ │ │ + rsbeq r4, pc, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2f4fd4 │ │ │ │ ldr r3, [pc, #1092] @ 2f4fd8 │ │ │ │ @@ -164862,15 +164862,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -164879,15 +164879,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2f4ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f4c4c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2eaffc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -164958,64 +164958,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f5004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f4d18 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2f5008 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f4c4c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2f500c │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f4d18 │ │ │ │ umullseq r6, fp, r0, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, pc, r8, lsr r2 @ │ │ │ │ + rsbeq r4, pc, r8, lsl #7 │ │ │ │ @ instruction: 0x009b61fc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, fp, r8, lsr #3 │ │ │ │ muleq r0, r4, r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, pc, ip, lsr #32 │ │ │ │ - rsbeq r2, pc, r0, lsr sp @ │ │ │ │ + rsbeq r4, pc, ip, ror r1 @ │ │ │ │ + rsbeq r2, pc, r0, lsl #29 │ │ │ │ andeq r3, r0, r4, lsr #6 │ │ │ │ - rsbeq r3, pc, r8, asr #30 │ │ │ │ - rsbeq r3, pc, ip, ror #29 │ │ │ │ - rsbeq r3, pc, r0, asr pc @ │ │ │ │ + @ instruction: 0x006f4098 │ │ │ │ + rsbeq r4, pc, ip, lsr r0 @ │ │ │ │ + rsbeq r4, pc, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2f5500 │ │ │ │ ldr r3, [pc, #1236] @ 2f5504 │ │ │ │ @@ -165192,27 +165192,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2f552c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f5114 │ │ │ │ ldr r2, [pc, #512] @ 2f5530 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -165260,28 +165260,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2f5538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f50ec │ │ │ │ mov r0, r5 │ │ │ │ bl 2eaffc │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2f51e0 │ │ │ │ @@ -165312,44 +165312,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2f5540 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 2f5114 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2f5544 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2f50ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b5df4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, fp, r0, lsr #27 │ │ │ │ - @ instruction: 0x007da490 │ │ │ │ + rsbseq sl, sp, r0, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, fp, r8, ror #25 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - @ instruction: 0x006f2998 │ │ │ │ + rsbeq r2, pc, r8, ror #21 │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, pc, ip, lsr #25 │ │ │ │ - rsbeq ip, lr, ip, lsr #1 │ │ │ │ + strdeq r3, [pc], #-220 @ │ │ │ │ + strdeq ip, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq r3, pc, r4, lsr fp @ │ │ │ │ - rsbeq r2, pc, r8, ror #14 │ │ │ │ - rsbeq r3, pc, ip, asr fp @ │ │ │ │ - strheq r3, [pc], #-160 @ │ │ │ │ + rsbeq r3, pc, r4, lsl #25 │ │ │ │ + strheq r2, [pc], #-136 @ │ │ │ │ + rsbeq r3, pc, ip, lsr #25 │ │ │ │ + rsbeq r3, pc, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2f5700 │ │ │ │ ldr r3, [pc, #412] @ 2f5704 │ │ │ │ @@ -165386,15 +165386,15 @@ │ │ │ │ bl 2f7d24 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f56a0 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2f570c │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -165407,25 +165407,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -165454,16 +165454,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b58bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0075db94 │ │ │ │ - rsbeq r3, pc, r4, ror #20 │ │ │ │ + rsbseq sp, r5, r4, ror #25 │ │ │ │ + strheq r3, [pc], #-180 @ │ │ │ │ addseq r5, fp, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2f5964 │ │ │ │ ldr r1, [pc, #568] @ 2f5968 │ │ │ │ @@ -165507,17 +165507,17 @@ │ │ │ │ bne 2f57ac │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9b0c90 │ │ │ │ + bl 9b0de0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b0e18 │ │ │ │ + bl 9b0f68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f5840 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecf5c │ │ │ │ ldr r2, [pc, #372] @ 2f5978 │ │ │ │ ldr r3, [pc, #352] @ 2f5968 │ │ │ │ @@ -165555,15 +165555,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2f57f4 │ │ │ │ ldr r0, [pc, #224] @ 2f597c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ mov r1, #7 │ │ │ │ b 2f57f4 │ │ │ │ ldr r2, [pc, #208] @ 2f5980 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f5794 │ │ │ │ @@ -165582,49 +165582,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2f598c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f5794 │ │ │ │ ldr r0, [pc, #72] @ 2f5990 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2f5794 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b56f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, lr, r8, ror #7 │ │ │ │ + rsbseq sl, lr, r8, lsr r5 │ │ │ │ @ instruction: 0x009b56b8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, fp, r0, lsr #12 │ │ │ │ - rsbeq r3, pc, r0, asr #16 │ │ │ │ + @ instruction: 0x006f3990 │ │ │ │ andeq r2, r0, ip, asr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, pc, r0, asr r7 @ │ │ │ │ - rsbeq r3, pc, r4, ror #14 │ │ │ │ + rsbeq r3, pc, r0, lsr #17 │ │ │ │ + strheq r3, [pc], #-132 @ │ │ │ │ │ │ │ │ 002f5994 : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f59a0 : │ │ │ │ @@ -165675,20 +165675,20 @@ │ │ │ │ bne 2f5a68 │ │ │ │ ldr r5, [pc, #168] @ 2f5b04 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5a68 │ │ │ │ ldr r5, [pc, #160] @ 2f5b08 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9b0c78 │ │ │ │ + bl 9b0dc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b0330 │ │ │ │ + bl 9b0480 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b0980 │ │ │ │ + b 9b0ad0 │ │ │ │ ldr r5, [pc, #128] @ 2f5b0c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2f5a68 │ │ │ │ ldr r3, [pc, #120] @ 2f5b10 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -165760,41 +165760,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2f5c50 │ │ │ │ ldr r1, [pc, #192] @ 2f5c70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a57a0 │ │ │ │ + bl 9a58f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a4eb0 │ │ │ │ + bl 9a5000 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2f5c64 │ │ │ │ ldr r1, [pc, #148] @ 2f5c74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a57a0 │ │ │ │ + bl 9a58f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a4eb0 │ │ │ │ + bl 9a5000 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f5c24 │ │ │ │ ldr r1, [pc, #104] @ 2f5c78 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a57a0 │ │ │ │ + bl 9a58f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a4eb0 │ │ │ │ + bl 9a5000 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -165910,15 +165910,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 254af8 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1964 │ │ │ │ + bl 9b1ab4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f60b0 │ │ │ │ @@ -165948,29 +165948,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2f6148 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a4dac │ │ │ │ + bl 9a4efc │ │ │ │ ldr r1, [pc, #672] @ 2f614c │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a4dac │ │ │ │ + bl 9a4efc │ │ │ │ ldr r1, [pc, #648] @ 2f6150 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a4dac │ │ │ │ + bl 9a4efc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -165984,15 +165984,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 2535bc │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #536] @ 2f6154 │ │ │ │ ldr r3, [pc, #504] @ 2f6138 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166014,15 +166014,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2f6164 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f5b2c │ │ │ │ mov r7, #1 │ │ │ │ b 2f5f14 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253958 │ │ │ │ @@ -166033,15 +166033,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2f6174 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2f5fac │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2f6100 │ │ │ │ ldr r3, [pc, #360] @ 2f6178 │ │ │ │ ldr r2, [pc, #360] @ 2f617c │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -166049,64 +166049,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2f6184 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2f5fac │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2f6188 │ │ │ │ ldr r2, [pc, #316] @ 2f618c │ │ │ │ ldr r1, [pc, #316] @ 2f6190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2f6194 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2f5fac │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2f6198 │ │ │ │ ldr r2, [pc, #276] @ 2f619c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2f61a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2f61a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2f5fac │ │ │ │ ldr r1, [pc, #240] @ 2f61a8 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999fd8 │ │ │ │ + bl 99a128 │ │ │ │ b 2f5fac │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2f61ac │ │ │ │ ldr r2, [pc, #216] @ 2f61b0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2f61b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2f61b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 2f5fac │ │ │ │ ldr r1, [pc, #180] @ 2f61bc │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f6008 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2f61c0 │ │ │ │ ldr r1, [pc, #168] @ 2f61c4 │ │ │ │ @@ -166117,48 +166117,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umullseq r5, fp, r0, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, fp, r4, ror #2 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - @ instruction: 0x007ac79c │ │ │ │ + rsbseq ip, sl, ip, ror #17 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r4, fp, r8, ror #29 │ │ │ │ - strdeq r3, [r3], ip │ │ │ │ - @ instruction: 0x006f3290 │ │ │ │ - strdeq r1, [pc], #-60 @ │ │ │ │ + addeq r3, r3, ip, asr #12 │ │ │ │ + rsbeq r3, pc, r0, ror #7 │ │ │ │ + rsbeq r1, pc, ip, asr #10 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - @ instruction: 0x008334b4 │ │ │ │ - rsbeq r3, pc, r4, lsl #4 │ │ │ │ - strheq r1, [pc], #-60 @ │ │ │ │ + addeq r3, r3, r4, lsl #12 │ │ │ │ + rsbeq r3, pc, r4, asr r3 @ │ │ │ │ + rsbeq r1, pc, ip, lsl #10 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - addeq r3, r3, r0, ror r4 │ │ │ │ - rsbeq r3, pc, r4, lsl #2 │ │ │ │ - rsbeq r1, pc, r0, ror r3 @ │ │ │ │ + addeq r3, r3, r0, asr #11 │ │ │ │ + rsbeq r3, pc, r4, asr r2 @ │ │ │ │ + rsbeq r1, pc, r0, asr #9 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - addeq r3, r3, r8, lsr r4 │ │ │ │ - rsbeq r3, pc, ip, lsr #2 │ │ │ │ - rsbeq r1, pc, r4, lsr r3 @ │ │ │ │ + addeq r3, r3, r8, lsl #11 │ │ │ │ + rsbeq r3, pc, ip, ror r2 @ │ │ │ │ + rsbeq r1, pc, r4, lsl #9 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - strdeq r3, [r3], ip │ │ │ │ - rsbeq r3, pc, r0, ror r1 @ │ │ │ │ - strdeq r1, [pc], #-44 @ │ │ │ │ + addeq r3, r3, ip, asr #10 │ │ │ │ + rsbeq r3, pc, r0, asr #5 │ │ │ │ + rsbeq r1, pc, ip, asr #8 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - rsbeq r3, pc, r0, lsl #2 │ │ │ │ - addeq r3, r3, ip, lsr #7 │ │ │ │ - rsbeq r3, pc, r4, ror r0 @ │ │ │ │ - rsbeq r1, pc, ip, lsr #5 │ │ │ │ + rsbeq r3, pc, r0, asr r2 @ │ │ │ │ + strdeq r3, [r3], ip │ │ │ │ + rsbeq r3, pc, r4, asr #3 │ │ │ │ + strdeq r1, [pc], #-60 @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq sl, lr, r0, lsl #7 │ │ │ │ - addeq r3, r3, r0, ror r3 │ │ │ │ - rsbeq r1, pc, ip, ror r2 @ │ │ │ │ - rsbeq r2, pc, r4, ror #31 │ │ │ │ + ldrdeq sl, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r3, r3, r0, asr #9 │ │ │ │ + rsbeq r1, pc, ip, asr #7 │ │ │ │ + rsbeq r3, pc, r4, lsr r1 @ │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002f61d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -166176,31 +166176,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2f6240 │ │ │ │ - bl 9af898 │ │ │ │ + bl 9af9e8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98dd24 │ │ │ │ + bl 98de74 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6228 │ │ │ │ ldr r0, [pc, #128] @ 2f62c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9b0330 │ │ │ │ - bl 9b0980 │ │ │ │ + bl 9b0480 │ │ │ │ + bl 9b0ad0 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6278 │ │ │ │ - bl 9af898 │ │ │ │ + bl 9af9e8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98dd24 │ │ │ │ + bl 98de74 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6260 │ │ │ │ ldr r2, [pc, #76] @ 2f62cc │ │ │ │ ldr r3, [pc, #64] @ 2f62c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -166233,43 +166233,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2f63b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #172] @ 2f63bc │ │ │ │ ldr r2, [pc, #172] @ 2f63c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2f6394 │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -166280,15 +166280,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f6374 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6378 │ │ │ │ addseq r4, fp, r4, lsr fp │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq r1, [pc], #-40 @ │ │ │ │ + rsbeq r1, pc, r8, asr #8 │ │ │ │ │ │ │ │ 002f63c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -166308,28 +166308,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2f67c4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #960] @ 2f67f4 │ │ │ │ ldr r2, [pc, #960] @ 2f67f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -166482,22 +166482,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f6778 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2f6808 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2ec710 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r2, [pc, #260] @ 2f680c │ │ │ │ ldr r3, [pc, #224] @ 2f67ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -166522,19 +166522,19 @@ │ │ │ │ bl 2532b0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2f65bc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b14b0 │ │ │ │ + bl 9b1600 │ │ │ │ b 2f66e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9b0f94 │ │ │ │ + bl 9b10e4 │ │ │ │ b 2f64d4 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2f66a4 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -166552,19 +166552,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2f66a4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, ip, lsr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, fp, r4, lsl sl │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - ldrdeq r1, [pc], #-24 @ │ │ │ │ + rsbeq r1, pc, r8, lsr #6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r1, pc, r0, lsl r6 @ │ │ │ │ - rsbseq pc, r9, r8, lsl r3 @ │ │ │ │ - strdeq r1, [pc], #-56 @ │ │ │ │ + rsbeq r1, pc, r0, ror #14 │ │ │ │ + rsbseq pc, r9, r8, ror #8 │ │ │ │ + rsbeq r1, pc, r8, asr #10 │ │ │ │ addseq r4, fp, ip, lsl r7 │ │ │ │ │ │ │ │ 002f6810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166572,55 +166572,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2f68d8 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f68cc │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #144] @ 2f68dc │ │ │ │ ldr r2, [pc, #144] @ 2f68e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2f68ac │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2f68b0 │ │ │ │ @ instruction: 0x009b45f4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strheq r0, [pc], #-216 @ │ │ │ │ + rsbeq r0, pc, r8, lsl #30 │ │ │ │ │ │ │ │ 002f68e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166636,42 +166636,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #92] @ 2f69a0 │ │ │ │ ldr r2, [pc, #92] @ 2f69a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b09e0 │ │ │ │ + b 9b0b30 │ │ │ │ addseq r4, fp, r4, lsr #10 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r0, asr #25 │ │ │ │ + rsbeq r0, pc, r0, lsl lr @ │ │ │ │ │ │ │ │ 002f69a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -166685,40 +166685,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #84] @ 2f6a54 │ │ │ │ ldr r2, [pc, #84] @ 2f6a58 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b09e0 │ │ │ │ + b 9b0b30 │ │ │ │ addseq r4, fp, ip, asr r4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r4, lsl #24 │ │ │ │ + rsbeq r0, pc, r4, asr sp @ │ │ │ │ │ │ │ │ 002f6a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -166756,43 +166756,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2f6c38 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #348] @ 2f6c70 │ │ │ │ ldr r2, [pc, #348] @ 2f6c74 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f6bcc │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6c28 │ │ │ │ ldr r2, [pc, #228] @ 2f6c78 │ │ │ │ ldr r3, [pc, #208] @ 2f6c68 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -166824,38 +166824,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f6c48 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec710 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f6b8c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f6b8c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f6b08 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f6c10 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6b8c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, r8, lsr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, fp, r8, asr r3 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq r0, [pc], #-164 @ │ │ │ │ + rsbeq r0, pc, r4, asr #24 │ │ │ │ umullseq r4, fp, r0, r2 │ │ │ │ │ │ │ │ 002f6c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166867,37 +166867,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2f6dec │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2f6dbc │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r2, [pc, #304] @ 2f6df8 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2f6dfc │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f6d6c │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6dcc │ │ │ │ ldr r3, [pc, #212] @ 2f6e00 │ │ │ │ ldr r2, [pc, #212] @ 2f6e04 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -166913,15 +166913,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6ddc │ │ │ │ cmp r8, #0 │ │ │ │ beq 2f6d24 │ │ │ │ mov r0, r6 │ │ │ │ @@ -166933,28 +166933,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecb7c │ │ │ │ b 2f6d4c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f6cbc │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f6d24 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f6d88 │ │ │ │ mvn r6, #3 │ │ │ │ b 2f6d50 │ │ │ │ addseq r4, fp, r8, lsl #3 │ │ │ │ - rsbeq r0, pc, r4, asr #18 │ │ │ │ + @ instruction: 0x006f0a94 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ │ │ │ │ 002f6e08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -166964,40 +166964,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f6ee0 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f6ed8 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r2, [pc, #160] @ 2f6ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f6ee8 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f6e9c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f6ebc │ │ │ │ ldr r3, [pc, #60] @ 2f6eec │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -167007,15 +167007,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6ebc │ │ │ │ @ instruction: 0x009b3ffc │ │ │ │ - rsbeq r0, pc, ip, asr #15 │ │ │ │ + rsbeq r0, pc, ip, lsl r9 @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ │ │ │ │ 002f6ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167033,76 +167033,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2f6fb0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f6fec │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #228] @ 2f7034 │ │ │ │ ldr r2, [pc, #228] @ 2f7038 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f6fcc │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f6ffc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f6fb0 │ │ │ │ b 2f6ffc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f6f44 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f6fb0 │ │ │ │ addseq r3, fp, r4, lsl pc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strheq r0, [pc], #-104 @ │ │ │ │ + rsbeq r0, pc, r8, lsl #16 │ │ │ │ │ │ │ │ 002f703c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167113,71 +167113,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f714c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7110 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #208] @ 2f7158 │ │ │ │ ldr r2, [pc, #208] @ 2f715c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f70e4 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7120 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f707c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f70f4 │ │ │ │ addseq r3, fp, r8, asr #27 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r0, lsl #11 │ │ │ │ + ldrdeq r0, [pc], #-96 @ │ │ │ │ │ │ │ │ 002f7160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -167186,49 +167186,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2f7254 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #188] @ 2f7260 │ │ │ │ ldr r2, [pc, #188] @ 2f7264 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f7218 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2f71fc │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f703c │ │ │ │ @@ -167237,15 +167237,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2f71fc │ │ │ │ mvn r4, #3 │ │ │ │ b 2f71fc │ │ │ │ addseq r3, fp, r8, lsr #25 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq r0, pc, r0, ror #8 │ │ │ │ + strheq r0, [pc], #-80 @ │ │ │ │ │ │ │ │ 002f7268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167257,38 +167257,38 @@ │ │ │ │ bne 2f73e0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f73c0 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r2, [pc, #308] @ 2f73ec │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2f73f0 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f7370 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7360 │ │ │ │ ldr r3, [pc, #212] @ 2f73f4 │ │ │ │ ldr r2, [pc, #212] @ 2f73f8 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -167304,19 +167304,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f7318 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f73d0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f7318 │ │ │ │ mov r0, r6 │ │ │ │ @@ -167328,24 +167328,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecb7c │ │ │ │ b 2f7340 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f72ac │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f738c │ │ │ │ mvn r6, #3 │ │ │ │ b 2f7344 │ │ │ │ addseq r3, fp, r0, lsr #23 │ │ │ │ - rsbeq r0, pc, r4, asr r3 @ │ │ │ │ + rsbeq r0, pc, r4, lsr #9 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ │ │ │ │ 002f73fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -167390,28 +167390,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f7644 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r2, [pc, #508] @ 2f76c0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2f76c4 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -167421,15 +167421,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f75b8 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7634 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f7578 │ │ │ │ ldr r3, [pc, #368] @ 2f76c8 │ │ │ │ @@ -167481,54 +167481,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec710 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7548 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f7548 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1c44 │ │ │ │ + bl 9b1d94 │ │ │ │ b 2f74b8 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ec710 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7578 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f7578 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecb7c │ │ │ │ b 2f7578 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2ecac4 │ │ │ │ b 2f761c │ │ │ │ mvn r7, #3 │ │ │ │ b 2f7578 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, fp, r0, lsl #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009b39d4 │ │ │ │ - rsbeq r0, pc, r8, asr #2 │ │ │ │ + @ instruction: 0x006f0298 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ andeq r3, r0, r4, ror #16 │ │ │ │ addseq r3, fp, r4, lsr #17 │ │ │ │ │ │ │ │ 002f76d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167539,40 +167539,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2f77ac │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f77a4 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r2, [pc, #160] @ 2f77b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2f77b4 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7768 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f7788 │ │ │ │ ldr r3, [pc, #60] @ 2f77b8 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -167582,15 +167582,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7788 │ │ │ │ addseq r3, fp, r0, lsr r7 │ │ │ │ - rsbeq pc, lr, r0, lsl #30 │ │ │ │ + rsbeq r0, pc, r0, asr r0 @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ │ │ │ │ 002f77bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167600,54 +167600,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f787c │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #140] @ 2f7888 │ │ │ │ ldr r2, [pc, #140] @ 2f788c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f785c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7860 │ │ │ │ addseq r3, fp, r8, asr #12 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r8, lsl #28 │ │ │ │ + rsbeq pc, lr, r8, asr pc @ │ │ │ │ │ │ │ │ 002f7890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -167659,72 +167659,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f79a8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f796c │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #212] @ 2f79b4 │ │ │ │ ldr r2, [pc, #212] @ 2f79b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7940 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f797c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f78d4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7950 │ │ │ │ addseq r3, fp, r4, ror r5 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r8, lsr #26 │ │ │ │ + rsbeq pc, lr, r8, ror lr @ │ │ │ │ │ │ │ │ 002f79bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167736,56 +167736,56 @@ │ │ │ │ bne 2f7a94 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507f24 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #148] @ 2f7aa0 │ │ │ │ ldr r2, [pc, #148] @ 2f7aa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7a74 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7a78 │ │ │ │ addseq r3, fp, r4, asr #8 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq pc, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq pc, lr, r8, asr #26 │ │ │ │ │ │ │ │ 002f7aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -167797,56 +167797,56 @@ │ │ │ │ bne 2f7b80 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 507f24 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #148] @ 2f7b8c │ │ │ │ ldr r2, [pc, #148] @ 2f7b90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7b60 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7b64 │ │ │ │ addseq r3, fp, r8, asr r3 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, lsl #22 │ │ │ │ + rsbeq pc, lr, ip, asr ip @ │ │ │ │ │ │ │ │ 002f7b94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167857,31 +167857,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2f7d10 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2f7ce8 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #316] @ 2f7d1c │ │ │ │ ldr r2, [pc, #316] @ 2f7d20 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 255a7c │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -167892,15 +167892,15 @@ │ │ │ │ blt 2f7c8c │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2f7cf8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7cbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -167910,45 +167910,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 2535bc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2f7c70 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f7bd4 │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r9 │ │ │ │ bl 255a7c │ │ │ │ mov r2, r0 │ │ │ │ b 2f7c24 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7c70 │ │ │ │ addseq r3, fp, r0, ror r2 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r8, lsr #20 │ │ │ │ + rsbeq pc, lr, r8, ror fp @ │ │ │ │ │ │ │ │ 002f7d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -167959,71 +167959,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f7e34 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f7df8 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #208] @ 2f7e40 │ │ │ │ ldr r2, [pc, #208] @ 2f7e44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7dcc │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7e08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f7d64 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7ddc │ │ │ │ addseq r3, fp, r0, ror #1 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006ef898 │ │ │ │ + rsbeq pc, lr, r8, ror #19 │ │ │ │ │ │ │ │ 002f7e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -168052,41 +168052,41 @@ │ │ │ │ bne 2f7fa8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ec6cc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7f88 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #228] @ 2f7fc0 │ │ │ │ ldr r2, [pc, #228] @ 2f7fc4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f7f38 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f7f98 │ │ │ │ ldr r2, [pc, #120] @ 2f7fc8 │ │ │ │ ldr r3, [pc, #100] @ 2f7fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168100,28 +168100,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f7ed0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f7f48 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f7f48 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b2fbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, r8, ror pc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, lsr #14 │ │ │ │ + rsbeq pc, lr, ip, ror r8 @ │ │ │ │ @ instruction: 0x009b2ed4 │ │ │ │ │ │ │ │ 002f7fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168133,71 +168133,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f80dc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f80a0 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #208] @ 2f80e8 │ │ │ │ ldr r2, [pc, #208] @ 2f80ec │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8074 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f80b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f800c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8084 │ │ │ │ addseq r2, fp, r8, lsr lr │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, lr, r0, asr #14 │ │ │ │ │ │ │ │ 002f80f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168228,41 +168228,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2ec6cc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2f8238 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #228] @ 2f8270 │ │ │ │ ldr r2, [pc, #228] @ 2f8274 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f81e8 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8248 │ │ │ │ ldr r2, [pc, #120] @ 2f8278 │ │ │ │ ldr r3, [pc, #100] @ 2f8268 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -168276,28 +168276,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f8180 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f81f8 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f81f8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, r4, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, r8, ror #25 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, ror r4 @ │ │ │ │ + rsbeq pc, lr, ip, asr #11 │ │ │ │ addseq r2, fp, r4, lsr #24 │ │ │ │ │ │ │ │ 002f827c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168310,72 +168310,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8394 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8358 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #212] @ 2f83a0 │ │ │ │ ldr r2, [pc, #212] @ 2f83a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f832c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8368 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f82c0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f833c │ │ │ │ addseq r2, fp, r8, lsl #23 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, ip, lsr r3 @ │ │ │ │ + rsbeq pc, lr, ip, lsl #9 │ │ │ │ │ │ │ │ 002f83a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168415,43 +168415,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f858c │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #348] @ 2f85c4 │ │ │ │ ldr r2, [pc, #348] @ 2f85c8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8520 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f857c │ │ │ │ ldr r2, [pc, #228] @ 2f85cc │ │ │ │ ldr r3, [pc, #208] @ 2f85bc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168483,38 +168483,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f859c │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec710 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f84e0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f84e0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f845c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f8564 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f84e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, ip, asr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, ip, lsl #20 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq pc, lr, r0, lsr #3 │ │ │ │ + strdeq pc, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ addseq r2, fp, ip, lsr r9 │ │ │ │ │ │ │ │ 002f85d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168525,69 +168525,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f86d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8698 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr ip, [pc, #200] @ 2f86e0 │ │ │ │ ldr r2, [pc, #200] @ 2f86e4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f866c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f86a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f860c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f867c │ │ │ │ addseq r2, fp, r4, lsr r8 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strdeq lr, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, lr, r0, asr #2 │ │ │ │ │ │ │ │ 002f86e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -168599,72 +168599,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8800 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f87c4 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #212] @ 2f880c │ │ │ │ ldr r2, [pc, #212] @ 2f8810 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8798 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f87d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f872c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f87a8 │ │ │ │ addseq r2, fp, ip, lsl r7 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - ldrdeq lr, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq pc, lr, r0, lsr #32 │ │ │ │ │ │ │ │ 002f8814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -168672,53 +168672,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2f88d0 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #136] @ 2f88dc │ │ │ │ ldr r2, [pc, #136] @ 2f88e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f88b0 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f88b4 │ │ │ │ @ instruction: 0x009b25f0 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - strheq lr, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, lr, r0, lsl #30 │ │ │ │ │ │ │ │ 002f88e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -168727,29 +168727,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2f89b4 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #152] @ 2f89c0 │ │ │ │ ldr r2, [pc, #152] @ 2f89c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -168757,27 +168757,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8994 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8998 │ │ │ │ addseq r2, fp, r4, lsr #10 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - ldrdeq lr, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq lr, lr, ip, lsr #28 │ │ │ │ │ │ │ │ 002f89c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -168816,44 +168816,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2f8bac │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #356] @ 2f8be8 │ │ │ │ ldr r2, [pc, #356] @ 2f8bec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2f8b40 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8b9c │ │ │ │ ldr r2, [pc, #232] @ 2f8bf0 │ │ │ │ ldr r3, [pc, #208] @ 2f8bdc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -168885,39 +168885,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2f8bbc │ │ │ │ mov r0, r6 │ │ │ │ bl 2ec710 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2f8b00 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ b 2f8b00 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f8a78 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2f8b84 │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8b00 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, ip, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, fp, ip, ror #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r4, lsl #23 │ │ │ │ + ldrdeq lr, [lr], #-196 @ 0xffffff3c @ │ │ │ │ addseq r2, fp, ip, lsl r3 │ │ │ │ │ │ │ │ 002f8bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168943,42 +168943,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2f8d28 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #188] @ 2f8d34 │ │ │ │ ldr r2, [pc, #188] @ 2f8d38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8cd8 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -168994,34 +168994,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8c38 │ │ │ │ addseq r2, fp, ip, lsl #4 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, ip, lsl #19 │ │ │ │ - b 9b0980 │ │ │ │ + ldrdeq lr, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + b 9b0ad0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9b0980 │ │ │ │ + bl 9b0ad0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002f8d64 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2f8d80 │ │ │ │ ldr r0, [pc, #16] @ 2f8d84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b2d94 │ │ │ │ + b 9b2ee4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002f8d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -169035,72 +169035,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2f8ea0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f8e64 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #212] @ 2f8eac │ │ │ │ ldr r2, [pc, #212] @ 2f8eb0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8e38 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8e74 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f8dcc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8e48 │ │ │ │ addseq r2, fp, ip, ror r0 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r0, lsr r8 │ │ │ │ + rsbeq lr, lr, r0, lsl #19 │ │ │ │ │ │ │ │ 002f8eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169112,74 +169112,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f8fd4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f8f98 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #220] @ 2f8fe0 │ │ │ │ ldr r2, [pc, #220] @ 2f8fe4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f8f6c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f8fa8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f8ef8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f8f7c │ │ │ │ addseq r1, fp, r0, asr pc │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - rsbeq lr, lr, r4, lsl #14 │ │ │ │ + rsbeq lr, lr, r4, asr r8 │ │ │ │ │ │ │ │ 002f8fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -169191,29 +169191,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2f9110 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2f90d4 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #228] @ 2f911c │ │ │ │ ldr r2, [pc, #228] @ 2f9120 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -169222,45 +169222,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f90a8 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f90e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f902c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f90b8 │ │ │ │ addseq r1, fp, ip, lsl lr │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - ldrdeq lr, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, lr, r0, lsr #14 │ │ │ │ │ │ │ │ 002f9124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -169271,71 +169271,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2f9234 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2f91f8 │ │ │ │ - bl 9b24c0 │ │ │ │ + bl 9b2610 │ │ │ │ ldr r3, [pc, #208] @ 2f9240 │ │ │ │ ldr r2, [pc, #208] @ 2f9244 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ae984 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9aead4 │ │ │ │ + bl 9b0b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2f91cc │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9b09e0 │ │ │ │ + bl 9b0b30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2f9208 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b19b4 │ │ │ │ + bl 9b1b04 │ │ │ │ b 2f9164 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b1b0c │ │ │ │ + bl 9b1c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2f91dc │ │ │ │ addseq r1, fp, r0, ror #25 │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - @ instruction: 0x006ee498 │ │ │ │ + rsbeq lr, lr, r8, ror #11 │ │ │ │ │ │ │ │ 002f9248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169357,15 +169357,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r0, pc, r0 │ │ │ │ + rsbeq r0, pc, r0, asr r1 @ │ │ │ │ │ │ │ │ 002f92b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -169386,15 +169386,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x006eff90 │ │ │ │ + rsbeq r0, pc, r0, ror #1 │ │ │ │ │ │ │ │ 002f9324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -169413,15 +169413,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, lr, r4, lsr #30 │ │ │ │ + rsbeq r0, pc, r4, ror r0 @ │ │ │ │ │ │ │ │ 002f9388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -169446,82 +169446,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq pc, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r0, pc, r8 │ │ │ │ │ │ │ │ 002f9404 : │ │ │ │ b 254df8 │ │ │ │ │ │ │ │ 002f9408 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2f9438 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r0, sp, ip, lsl r8 │ │ │ │ │ │ │ │ 002f943c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2f94e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2f94ec │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #132] @ 2f94f0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f94c8 │ │ │ │ ldr r2, [pc, #92] @ 2f94f4 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq pc, lr, r8, lsr lr @ │ │ │ │ - strdeq r0, [r3], ip │ │ │ │ - rsbeq pc, lr, r4, lsl #28 │ │ │ │ - rsbeq pc, lr, r0, lsl lr @ │ │ │ │ + rsbeq pc, lr, r8, lsl #31 │ │ │ │ + addeq r0, r3, ip, asr #4 │ │ │ │ + rsbeq pc, lr, r4, asr pc @ │ │ │ │ + rsbeq pc, lr, r0, ror #30 │ │ │ │ │ │ │ │ 002f94f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -169536,59 +169536,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2f95f0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #160] @ 2f95f4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f95c0 │ │ │ │ ldr sl, [pc, #136] @ 2f95f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f95c0 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f9530 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r0, r3, r4, asr #32 │ │ │ │ - rsbeq r0, lr, r0, asr #20 │ │ │ │ - ldrsbeq r8, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq pc, lr, r4, lsl #27 │ │ │ │ - rsbeq pc, lr, r8, ror sp @ │ │ │ │ + umulleq r0, r3, r4, r1 │ │ │ │ + @ instruction: 0x006e0b90 │ │ │ │ + rsbseq r8, r2, r4, lsr #28 │ │ │ │ + ldrdeq pc, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq pc, lr, r8, asr #29 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -169755,21 +169755,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2f98c8 │ │ │ │ ldr r0, [pc, #40] @ 2f98cc │ │ │ │ ldr r2, [pc, #40] @ 2f98d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq pc, r2, r0, asr sp @ │ │ │ │ - rsbeq pc, lr, ip, lsl #21 │ │ │ │ - @ instruction: 0x006efa9c │ │ │ │ + addeq pc, r2, r0, lsr #29 │ │ │ │ + ldrdeq pc, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, lr, ip, ror #23 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - addeq pc, r2, r0, lsr sp @ │ │ │ │ - rsbeq pc, lr, ip, ror #20 │ │ │ │ - rsbeq pc, lr, r8, lsl #21 │ │ │ │ + addeq pc, r2, r0, lsl #29 │ │ │ │ + strheq pc, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq pc, [lr], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -169793,18 +169793,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2f9958 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbeq pc, lr, ip, lsr sl @ │ │ │ │ - addeq pc, r2, r0, lsr #25 │ │ │ │ - ldrdeq pc, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq pc, lr, r4, lsl #20 │ │ │ │ + rsbeq pc, lr, ip, lsl #23 │ │ │ │ + strdeq pc, [r2], r0 │ │ │ │ + rsbeq pc, lr, ip, lsr #22 │ │ │ │ + rsbeq pc, lr, r4, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2f9b58 │ │ │ │ @@ -169926,19 +169926,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r1, fp, r0, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r9, [pc], #-140 @ │ │ │ │ + rsbeq r9, pc, ip, lsl #20 │ │ │ │ @ instruction: 0x009b13b4 │ │ │ │ - umulleq pc, r2, r4, sl @ │ │ │ │ - ldrdeq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, lr, r8, lsl r8 @ │ │ │ │ + addeq pc, r2, r4, ror #23 │ │ │ │ + rsbeq pc, lr, r0, lsr #18 │ │ │ │ + rsbeq pc, lr, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2f9c08 │ │ │ │ ldr r3, [pc, #120] @ 2f9c0c │ │ │ │ @@ -169970,15 +169970,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, fp, r4, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r9, r0, asr #25 │ │ │ │ + rsbseq fp, r9, r0, lsl lr │ │ │ │ addseq r1, fp, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2f9d18 │ │ │ │ @@ -170039,17 +170039,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b11f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, fp, r8, ror r1 │ │ │ │ - addeq pc, r2, r0, ror #17 │ │ │ │ - rsbeq pc, lr, ip, lsl #13 │ │ │ │ - rsbeq pc, lr, r8, lsl r6 @ │ │ │ │ + addeq pc, r2, r0, lsr sl @ │ │ │ │ + ldrdeq pc, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq pc, lr, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2f9e94 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -170780,17 +170780,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009b06b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, fp, r8, lsl r6 │ │ │ │ - addeq lr, r2, r8, ror sp │ │ │ │ - strheq lr, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq lr, lr, ip, lsr #22 │ │ │ │ + addeq lr, r2, r8, asr #29 │ │ │ │ + rsbeq lr, lr, r0, lsl #24 │ │ │ │ + rsbeq lr, lr, ip, ror ip │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002fa890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170827,17 +170827,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fa940 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r8, sl, r8, lsr #4 │ │ │ │ - @ instruction: 0x0082ecbc │ │ │ │ - strdeq lr, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq lr, lr, ip, lsl #21 │ │ │ │ + addeq lr, r2, ip, lsl #28 │ │ │ │ + rsbeq lr, lr, r4, asr #22 │ │ │ │ + ldrdeq lr, [lr], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002fa944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -170994,18 +170994,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2fabd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ addseq r0, fp, r4, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r2, r4, asr #23 │ │ │ │ + addeq lr, r2, r4, lsl sp │ │ │ │ addseq r0, fp, ip, lsl #7 │ │ │ │ - addeq lr, r2, r8, lsr sl │ │ │ │ - rsbeq lr, lr, ip, ror #14 │ │ │ │ + addeq lr, r2, r8, lsl #23 │ │ │ │ + strheq lr, [lr], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2face0 │ │ │ │ @@ -171823,15 +171823,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, sl, r0, asr #5 │ │ │ │ - rsbseq sl, r9, r0, lsr #32 │ │ │ │ + rsbseq sl, r9, r0, ror r1 │ │ │ │ │ │ │ │ 002fb888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -171868,17 +171868,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fb93c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r7, sl, r8, lsl r2 │ │ │ │ - addeq sp, r2, r0, asr #25 │ │ │ │ - strdeq sp, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x006eda9c │ │ │ │ + addeq sp, r2, r0, lsl lr │ │ │ │ + rsbeq sp, lr, r8, asr #22 │ │ │ │ + rsbeq sp, lr, ip, ror #23 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002fb940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172654,15 +172654,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, sl, r0, asr r6 │ │ │ │ - ldrheq r9, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r9, r9, r8, lsl #10 │ │ │ │ │ │ │ │ 002fc4dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -172692,15 +172692,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r6, sl, ip, asr #11 │ │ │ │ - rsbseq r9, r9, r4, lsr r3 │ │ │ │ + rsbseq r9, r9, r4, lsl #9 │ │ │ │ │ │ │ │ 002fc56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -172734,15 +172734,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r8, lsr r5 │ │ │ │ - rsbseq r9, r9, r0, lsr #5 │ │ │ │ + ldrsheq r9, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 002fc60c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172779,15 +172779,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, ip, lsl #9 │ │ │ │ - rsbseq r9, r9, r0, lsl #4 │ │ │ │ + rsbseq r9, r9, r0, asr r3 │ │ │ │ │ │ │ │ 002fc6b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172827,15 +172827,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r0, ror #7 │ │ │ │ - rsbseq r9, r9, r4, asr r1 │ │ │ │ + rsbseq r9, r9, r4, lsr #5 │ │ │ │ │ │ │ │ 002fc770 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172878,15 +172878,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r8, lsr #6 │ │ │ │ - @ instruction: 0x0079909c │ │ │ │ + rsbseq r9, r9, ip, ror #3 │ │ │ │ │ │ │ │ 002fc834 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172932,15 +172932,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r6, sl, r4, ror #4 │ │ │ │ - ldrsbeq r8, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r9, r9, r8, lsr #2 │ │ │ │ │ │ │ │ 002fc904 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -173209,19 +173209,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq lr, sl, ip, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r6, sl, r4, asr #2 │ │ │ │ - rsbseq r8, r9, ip, asr #23 │ │ │ │ + rsbseq r8, r9, ip, lsl sp │ │ │ │ addseq lr, sl, r8, asr #2 │ │ │ │ - addeq ip, r2, ip, lsr #17 │ │ │ │ - rsbeq ip, lr, r4, ror #11 │ │ │ │ - @ instruction: 0x006ec694 │ │ │ │ + strdeq ip, [r2], ip @ │ │ │ │ + rsbeq ip, lr, r4, lsr r7 │ │ │ │ + rsbeq ip, lr, r4, ror #15 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002fcd64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173459,17 +173459,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sp, sl, r0, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, sl, r8, lsl fp │ │ │ │ addseq sp, sl, r4, ror sp │ │ │ │ - ldrdeq ip, [r2], r8 │ │ │ │ - rsbeq ip, lr, r0, lsl r2 │ │ │ │ - ldrdeq ip, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq ip, r2, r8, lsr #12 │ │ │ │ + rsbeq ip, lr, r0, ror #6 │ │ │ │ + rsbeq ip, lr, r8, lsr #8 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002fd134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173642,17 +173642,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sp, sl, ip, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r5, [sl], ip @ │ │ │ │ addseq sp, sl, r8, lsr #21 │ │ │ │ - addeq ip, r2, ip, lsl #4 │ │ │ │ - rsbeq fp, lr, r4, asr #30 │ │ │ │ - rsbeq ip, lr, ip, lsl r0 │ │ │ │ + addeq ip, r2, ip, asr r3 │ │ │ │ + @ instruction: 0x006ec094 │ │ │ │ + rsbeq ip, lr, ip, ror #2 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002fd400 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174009,19 +174009,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sp, sl, r8, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r5, sl, r4, asr #4 │ │ │ │ - @ instruction: 0x00797f90 │ │ │ │ + rsbseq r8, r9, r0, ror #1 │ │ │ │ addseq sp, sl, r8, lsr #10 │ │ │ │ - addeq fp, r2, ip, lsl #25 │ │ │ │ - rsbeq fp, lr, r4, asr #19 │ │ │ │ - rsbeq fp, lr, r8, lsr #21 │ │ │ │ + ldrdeq fp, [r2], ip │ │ │ │ + rsbeq fp, lr, r4, lsl fp │ │ │ │ + strdeq fp, [lr], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002fd984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -174336,15 +174336,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r4, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r0, asr sp │ │ │ │ - @ instruction: 0x00797a90 │ │ │ │ + rsbseq r7, r9, r0, ror #23 │ │ │ │ addseq sp, sl, r0, lsl r0 │ │ │ │ │ │ │ │ 002fde68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174525,15 +174525,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009acdd0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r8, lsr sl │ │ │ │ - @ instruction: 0x0079779c │ │ │ │ + rsbseq r7, r9, ip, ror #17 │ │ │ │ addseq ip, sl, r4, lsr sp │ │ │ │ │ │ │ │ 002fe144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -174605,15 +174605,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r0, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r4, sl, r0, lsr r9 │ │ │ │ - rsbseq r7, r9, ip, asr #12 │ │ │ │ + @ instruction: 0x0079779c │ │ │ │ @ instruction: 0x009acbfc │ │ │ │ │ │ │ │ 002fe27c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174653,15 +174653,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r4, sl, r8, lsr #16 │ │ │ │ - rsbseq r7, r9, r0, ror #10 │ │ │ │ + ldrheq r7, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 002fe330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174700,15 +174700,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r4, sl, r4, ror r7 │ │ │ │ - rsbseq r7, r9, ip, lsr #9 │ │ │ │ + ldrsheq r7, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 002fe3e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174814,17 +174814,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2fe5a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00aa45b0 │ │ │ │ - addeq fp, r2, r8, asr r0 │ │ │ │ - @ instruction: 0x006ead90 │ │ │ │ - rsbeq sl, lr, r4, lsl #29 │ │ │ │ + addeq fp, r2, r8, lsr #3 │ │ │ │ + rsbeq sl, lr, r0, ror #29 │ │ │ │ + ldrdeq sl, [lr], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002fe5a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175083,17 +175083,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sl, r0, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [sl], ip @ │ │ │ │ addseq ip, sl, ip, ror #9 │ │ │ │ - addeq sl, r2, r4, asr ip │ │ │ │ - @ instruction: 0x006eaa94 │ │ │ │ - rsbeq sl, lr, r8, lsl #19 │ │ │ │ + addeq sl, r2, r4, lsr #27 │ │ │ │ + rsbeq sl, lr, r4, ror #23 │ │ │ │ + ldrdeq sl, [lr], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002fe9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175307,17 +175307,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq ip, sl, ip, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00aa3eb8 │ │ │ │ umullseq ip, sl, r4, r1 │ │ │ │ - strdeq sl, [r2], r8 │ │ │ │ - rsbeq sl, lr, r0, lsr r6 │ │ │ │ - rsbeq sl, lr, r4, asr #14 │ │ │ │ + addeq sl, r2, r8, asr #20 │ │ │ │ + rsbeq sl, lr, r0, lsl #15 │ │ │ │ + @ instruction: 0x006ea894 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002fed14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -175655,33 +175655,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009abfb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, sl, r4, lsr ip │ │ │ │ addseq fp, sl, r4, asr #25 │ │ │ │ - addeq sl, r2, r8, lsr #8 │ │ │ │ - rsbeq sl, lr, r0, ror #2 │ │ │ │ - rsbeq sl, lr, r4, asr #5 │ │ │ │ + addeq sl, r2, r8, ror r5 │ │ │ │ + strheq sl, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sl, lr, r4, lsl r4 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - addeq sl, r2, r4, lsl #8 │ │ │ │ - rsbeq sl, lr, ip, lsr r1 │ │ │ │ - @ instruction: 0x006ea290 │ │ │ │ + addeq sl, r2, r4, asr r5 │ │ │ │ + rsbeq sl, lr, ip, lsl #5 │ │ │ │ + rsbeq sl, lr, r0, ror #7 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - addeq sl, r2, r0, ror #7 │ │ │ │ - rsbeq sl, lr, r8, lsl r1 │ │ │ │ - rsbeq sl, lr, ip, asr r2 │ │ │ │ + addeq sl, r2, r0, lsr r5 │ │ │ │ + rsbeq sl, lr, r8, ror #4 │ │ │ │ + rsbeq sl, lr, ip, lsr #7 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - @ instruction: 0x0082a3bc │ │ │ │ - strdeq sl, [lr], #-4 @ │ │ │ │ - rsbeq sl, lr, r8, lsr #4 │ │ │ │ + addeq sl, r2, ip, lsl #10 │ │ │ │ + rsbeq sl, lr, r4, asr #4 │ │ │ │ + rsbeq sl, lr, r8, ror r3 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - umulleq sl, r2, r8, r3 │ │ │ │ - ldrdeq sl, [lr], #-0 @ │ │ │ │ - strdeq sl, [lr], #-16 @ │ │ │ │ + addeq sl, r2, r8, ror #9 │ │ │ │ + rsbeq sl, lr, r0, lsr #4 │ │ │ │ + rsbeq sl, lr, r0, asr #6 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ff2b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -175942,19 +175942,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umullseq fp, sl, ip, r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r3, sl, r4, lsl r5 │ │ │ │ - rsbseq r6, r9, r8, asr #4 │ │ │ │ + @ instruction: 0x00796398 │ │ │ │ @ instruction: 0x009ab7dc │ │ │ │ - addeq r9, r2, r0, asr #30 │ │ │ │ - rsbeq r9, lr, r8, ror ip │ │ │ │ - rsbeq r9, lr, ip, ror #27 │ │ │ │ + umulleq sl, r2, r0, r0 │ │ │ │ + rsbeq r9, lr, r8, asr #27 │ │ │ │ + rsbeq r9, lr, ip, lsr pc │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002ff6d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176141,15 +176141,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r3, sl, r0, lsr #3 │ │ │ │ - rsbseq r5, r9, r4, lsr pc │ │ │ │ + rsbseq r6, r9, r4, lsl #1 │ │ │ │ │ │ │ │ 002ff9c0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2fabd4 │ │ │ │ @@ -176298,19 +176298,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, sl, r8, r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r0, asr r9 │ │ │ │ + rsbeq r9, lr, r0, lsr #21 │ │ │ │ addseq fp, sl, r0, lsl #5 │ │ │ │ - addeq r9, r2, r8, ror #19 │ │ │ │ - strheq r9, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r9, lr, ip, lsl r7 │ │ │ │ + addeq r9, r2, r8, lsr fp │ │ │ │ + rsbeq r9, lr, r4, lsl #20 │ │ │ │ + rsbeq r9, lr, ip, ror #16 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002ffc30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -176358,15 +176358,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sl, r0, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r8, lsr #16 │ │ │ │ + rsbeq r9, lr, r8, ror r9 │ │ │ │ addseq fp, sl, ip, ror #2 │ │ │ │ │ │ │ │ 002ffd08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176402,17 +176402,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2ffda8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ffdac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r9, r2, ip, asr #16 │ │ │ │ - rsbeq r9, lr, r4, lsl #11 │ │ │ │ - rsbeq r9, lr, r4, asr #14 │ │ │ │ + umulleq r9, r2, ip, r9 │ │ │ │ + ldrdeq r9, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x006e9894 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002ffdb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176708,33 +176708,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009aaeb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, ip, ror r5 │ │ │ │ - rsbeq r9, lr, r0, ror r5 │ │ │ │ - rsbeq r9, lr, r4, ror #8 │ │ │ │ - rsbeq r9, lr, ip, asr #9 │ │ │ │ - rsbeq r9, lr, ip, lsr #9 │ │ │ │ - rsbeq r9, lr, r0, lsr r4 │ │ │ │ - strheq r9, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq r9, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r9, lr, ip, asr #13 │ │ │ │ + rsbeq r9, lr, r0, asr #13 │ │ │ │ + strheq r9, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, lr, ip, lsl r6 │ │ │ │ + strdeq r9, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r9, lr, r0, lsl #11 │ │ │ │ + rsbeq r9, lr, ip, lsl #10 │ │ │ │ + rsbeq r9, lr, r8, lsr #10 │ │ │ │ addseq sl, sl, r4, lsr #25 │ │ │ │ - addeq r9, r2, r0, lsl #8 │ │ │ │ - rsbeq r9, lr, r8, lsr #6 │ │ │ │ - rsbeq r9, lr, r4, lsr r1 │ │ │ │ + addeq r9, r2, r0, asr r5 │ │ │ │ + rsbeq r9, lr, r8, ror r4 │ │ │ │ + rsbeq r9, lr, r4, lsl #5 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - ldrdeq r9, [r2], ip │ │ │ │ - rsbeq r9, lr, r0, lsl r1 │ │ │ │ + addeq r9, r2, ip, lsr #10 │ │ │ │ + rsbeq r9, lr, r0, ror #4 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - @ instruction: 0x008293b4 │ │ │ │ - strdeq r9, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r9, lr, r8, ror #1 │ │ │ │ + addeq r9, r2, r4, lsl #10 │ │ │ │ + rsbeq r9, lr, r8, asr #8 │ │ │ │ + rsbeq r9, lr, r8, lsr r2 │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 00300298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176821,16 +176821,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r8, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, lr, r0, ror #4 │ │ │ │ - @ instruction: 0x006e9198 │ │ │ │ + strheq r9, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r9, lr, r8, ror #5 │ │ │ │ addseq sl, sl, r8, ror #20 │ │ │ │ │ │ │ │ 00300410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -176917,16 +176917,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009aa9f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r9, [lr], #-0 @ │ │ │ │ - rsbeq r9, lr, r0, lsr #32 │ │ │ │ + rsbeq r9, lr, r0, asr #4 │ │ │ │ + rsbeq r9, lr, r0, ror r1 │ │ │ │ @ instruction: 0x009aa8f0 │ │ │ │ │ │ │ │ 00300588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -177326,17 +177326,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sl, sl, ip, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, sl, ip, asr #5 │ │ │ │ - addeq r8, r2, r0, lsr sl │ │ │ │ - rsbeq r8, lr, r8, ror #14 │ │ │ │ - strheq r8, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r8, r2, r0, lsl #23 │ │ │ │ + strheq r8, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r8, lr, r4, lsl #22 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 00300bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -177435,19 +177435,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 300d88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sl, sl, r8, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, lr, ip, lsr r9 │ │ │ │ + rsbeq r8, lr, ip, lsl #21 │ │ │ │ addseq sl, sl, ip, lsl r1 │ │ │ │ - addeq r8, r2, r0, lsl #17 │ │ │ │ - strheq r8, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r8, lr, r0, lsr #16 │ │ │ │ + ldrdeq r8, [r2], r0 │ │ │ │ + rsbeq r8, lr, r8, lsl #14 │ │ │ │ + rsbeq r8, lr, r0, ror r9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 00300d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -177710,15 +177710,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 254cb4 │ │ │ │ b 301088 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sl, r4, ror r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r8, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, lr, r4, lsl #18 │ │ │ │ addseq r9, sl, r8, lsl #27 │ │ │ │ │ │ │ │ 003011c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -177733,25 +177733,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #792] @ 301530 │ │ │ │ ldr r2, [pc, #792] @ 301534 │ │ │ │ ldr r1, [pc, #792] @ 301538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -177934,30 +177934,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 301570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r9, sl, ip, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008283b8 │ │ │ │ - rsbeq r8, sp, ip, lsr #26 │ │ │ │ - rsbeq r9, sp, r8, ror r2 │ │ │ │ - rsbeq r8, lr, r8, asr #6 │ │ │ │ + addeq r8, r2, r8, lsl #10 │ │ │ │ + rsbeq r8, sp, ip, ror lr │ │ │ │ + rsbeq r9, sp, r8, asr #7 │ │ │ │ + @ instruction: 0x006e8498 │ │ │ │ addseq r9, sl, r8, lsr #19 │ │ │ │ - addeq r8, r2, ip, lsl #2 │ │ │ │ - rsbeq r7, lr, r4, asr #28 │ │ │ │ - rsbeq r8, lr, ip, lsr r1 │ │ │ │ + addeq r8, r2, ip, asr r2 │ │ │ │ + @ instruction: 0x006e7f94 │ │ │ │ + rsbeq r8, lr, ip, lsl #5 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq r8, r2, r8, ror #1 │ │ │ │ - rsbeq r7, lr, r0, lsr #28 │ │ │ │ - rsbeq r8, lr, ip, ror #1 │ │ │ │ + addeq r8, r2, r8, lsr r2 │ │ │ │ + rsbeq r7, lr, r0, ror pc │ │ │ │ + rsbeq r8, lr, ip, lsr r2 │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - addeq r8, r2, r4, asr #1 │ │ │ │ - strdeq r7, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x006e809c │ │ │ │ + addeq r8, r2, r4, lsl r2 │ │ │ │ + rsbeq r7, lr, ip, asr #30 │ │ │ │ + rsbeq r8, lr, ip, ror #3 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 00301574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -178556,23 +178556,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 301f04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umullseq r9, sl, r0, r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, lr, r8, rrx │ │ │ │ - @ instruction: 0x006e7e94 │ │ │ │ - rsbeq r7, lr, ip, lsr lr │ │ │ │ - rsbeq r7, lr, r4, lsl #17 │ │ │ │ - rsbseq fp, r7, r8, ror #5 │ │ │ │ + strheq r8, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, lr, r4, ror #31 │ │ │ │ + rsbeq r7, lr, ip, lsl #31 │ │ │ │ + ldrdeq r7, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, r7, r8, lsr r4 │ │ │ │ addseq r9, sl, r4 │ │ │ │ - addeq r7, r2, r4, lsl r7 │ │ │ │ - rsbeq r7, lr, ip, asr #8 │ │ │ │ - rsbeq r7, lr, r4, ror r7 │ │ │ │ + addeq r7, r2, r4, ror #16 │ │ │ │ + @ instruction: 0x006e759c │ │ │ │ + rsbeq r7, lr, r4, asr #17 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 00301f08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -178599,22 +178599,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ ldr r2, [pc, #676] @ 302234 │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [pc, #632] @ 302238 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -178647,15 +178647,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 254cb4 │ │ │ │ ldr r1, [pc, #508] @ 30223c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, r6 │ │ │ │ beq 3021c4 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -178746,21 +178746,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 302250 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 302050 │ │ │ │ ldr r1, [pc, #112] @ 302254 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 302208 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 302258 │ │ │ │ b 30205c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @@ -178768,28 +178768,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 302260 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ @ instruction: 0x009a8efc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, lr, r8, lsl #14 │ │ │ │ - rsbseq r9, r7, r4, lsr pc │ │ │ │ - addeq r7, r2, r0, ror #12 │ │ │ │ - rsbeq r7, lr, r0, asr #13 │ │ │ │ - rsbeq r7, lr, ip, lsr #13 │ │ │ │ - rsbeq r7, lr, r4, lsr r6 │ │ │ │ - rsbeq r7, lr, ip, ror r5 │ │ │ │ - rsbeq r7, lr, ip, lsr r5 │ │ │ │ - rsbeq r7, lr, r8, ror #6 │ │ │ │ + rsbeq r7, lr, r8, asr r8 │ │ │ │ + rsbseq sl, r7, r4, lsl #1 │ │ │ │ + @ instruction: 0x008277b0 │ │ │ │ + rsbeq r7, lr, r0, lsl r8 │ │ │ │ + strdeq r7, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r7, lr, r4, lsl #15 │ │ │ │ + rsbeq r7, lr, ip, asr #13 │ │ │ │ + rsbeq r7, lr, ip, lsl #13 │ │ │ │ + strheq r7, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ umullseq r8, sl, ip, ip │ │ │ │ - strheq r7, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r7, lr, r8, lsr #9 │ │ │ │ + rsbeq r7, lr, r0, lsl #12 │ │ │ │ + strdeq r7, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - rsbeq r7, lr, r4, lsl #2 │ │ │ │ + rsbeq r7, lr, r4, asr r2 │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 00302264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -179261,17 +179261,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3029e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r0, sl, r8, lsl r8 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - addeq r6, r2, r0, lsr #24 │ │ │ │ - rsbeq r6, lr, r8, asr r9 │ │ │ │ - rsbeq r6, lr, r0, ror #25 │ │ │ │ + addeq r6, r2, r0, ror sp │ │ │ │ + rsbeq r6, lr, r8, lsr #21 │ │ │ │ + rsbeq r6, lr, r0, lsr lr │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 003029e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -179601,20 +179601,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r8, sl, ip, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009a7fb4 │ │ │ │ - addeq r6, r2, r4, ror #17 │ │ │ │ - rsbeq r6, lr, r0, lsr r8 │ │ │ │ - rsbeq r6, lr, ip, asr #16 │ │ │ │ - addeq r6, r2, r4, asr #17 │ │ │ │ - rsbeq r6, lr, r0, lsl r8 │ │ │ │ - rsbeq r6, lr, r0, asr r8 │ │ │ │ + addeq r6, r2, r4, lsr sl │ │ │ │ + rsbeq r6, lr, r0, lsl #19 │ │ │ │ + @ instruction: 0x006e699c │ │ │ │ + addeq r6, r2, r4, lsl sl │ │ │ │ + rsbeq r6, lr, r0, ror #18 │ │ │ │ + rsbeq r6, lr, r0, lsr #19 │ │ │ │ │ │ │ │ 00302f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -179745,29 +179745,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009a7ef0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009a7df0 │ │ │ │ - addeq r6, r2, r0, lsr #14 │ │ │ │ - rsbeq r6, lr, ip, ror #12 │ │ │ │ - rsbeq r6, lr, r0, asr #14 │ │ │ │ - strdeq r6, [r2], ip │ │ │ │ - rsbeq r6, lr, r8, asr #12 │ │ │ │ - strdeq r6, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r6, [r2], r8 │ │ │ │ - rsbeq r6, lr, r4, lsr #12 │ │ │ │ - strheq r6, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - @ instruction: 0x008266b4 │ │ │ │ - rsbeq r6, lr, r0, lsl #12 │ │ │ │ - rsbeq r6, lr, ip, ror #12 │ │ │ │ - umulleq r6, r2, r0, r6 │ │ │ │ - ldrdeq r6, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r7, r9, r0, asr #10 │ │ │ │ + addeq r6, r2, r0, ror r8 │ │ │ │ + strheq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x006e6890 │ │ │ │ + addeq r6, r2, ip, asr #16 │ │ │ │ + @ instruction: 0x006e6798 │ │ │ │ + rsbeq r6, lr, ip, asr #16 │ │ │ │ + addeq r6, r2, r8, lsr #16 │ │ │ │ + rsbeq r6, lr, r4, ror r7 │ │ │ │ + rsbeq r6, lr, r0, lsl #16 │ │ │ │ + addeq r6, r2, r4, lsl #16 │ │ │ │ + rsbeq r6, lr, r0, asr r7 │ │ │ │ + strheq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + addeq r6, r2, r0, ror #15 │ │ │ │ + rsbeq r6, lr, ip, lsr #14 │ │ │ │ + @ instruction: 0x00797690 │ │ │ │ │ │ │ │ 00303170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -179946,36 +179946,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umullseq r7, sl, r0, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, r8, lsl #22 │ │ │ │ - addeq r6, r2, r4, lsr r4 │ │ │ │ - rsbeq r6, lr, ip, ror r3 │ │ │ │ - rsbeq r6, lr, r8, lsl #9 │ │ │ │ + addeq r6, r2, r4, lsl #11 │ │ │ │ + rsbeq r6, lr, ip, asr #9 │ │ │ │ + ldrdeq r6, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - addeq r6, r2, r4, lsl #8 │ │ │ │ - rsbeq r6, lr, ip, asr #6 │ │ │ │ - rsbeq r6, lr, ip, asr #8 │ │ │ │ + addeq r6, r2, r4, asr r5 │ │ │ │ + @ instruction: 0x006e649c │ │ │ │ + @ instruction: 0x006e659c │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq r6, r2, r0, ror #7 │ │ │ │ - rsbeq r6, lr, r8, lsr #6 │ │ │ │ - rsbeq r6, lr, r0, asr #8 │ │ │ │ + addeq r6, r2, r0, lsr r5 │ │ │ │ + rsbeq r6, lr, r8, ror r4 │ │ │ │ + @ instruction: 0x006e6590 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - @ instruction: 0x008263bc │ │ │ │ - rsbeq r6, lr, r8, lsl #6 │ │ │ │ - rsbeq r6, lr, ip, asr #8 │ │ │ │ - umulleq r6, r2, r8, r3 │ │ │ │ - rsbeq r6, lr, r0, ror #5 │ │ │ │ - rsbeq r6, lr, r4, ror #8 │ │ │ │ + addeq r6, r2, ip, lsl #10 │ │ │ │ + rsbeq r6, lr, r8, asr r4 │ │ │ │ + @ instruction: 0x006e659c │ │ │ │ + addeq r6, r2, r8, ror #9 │ │ │ │ + rsbeq r6, lr, r0, lsr r4 │ │ │ │ + strheq r6, [lr], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - addeq r6, r2, r4, ror r3 │ │ │ │ - strheq r6, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, lr, r4, ror #8 │ │ │ │ + addeq r6, r2, r4, asr #9 │ │ │ │ + rsbeq r6, lr, ip, lsl #8 │ │ │ │ + strheq r6, [lr], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 003034ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -180092,37 +180092,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r7, sl, r4, asr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, sl, ip, asr #16 │ │ │ │ - addeq r6, r2, ip, ror r1 │ │ │ │ - rsbeq r6, lr, r4, asr #1 │ │ │ │ - rsbeq r6, lr, ip, ror #4 │ │ │ │ + addeq r6, r2, ip, asr #5 │ │ │ │ + rsbeq r6, lr, r4, lsl r2 │ │ │ │ + strheq r6, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r6, r2, r8, asr r1 │ │ │ │ - rsbeq r6, lr, r0, lsr #1 │ │ │ │ - rsbeq r6, lr, r4, lsr #4 │ │ │ │ + addeq r6, r2, r8, lsr #5 │ │ │ │ + strdeq r6, [lr], #-16 @ │ │ │ │ + rsbeq r6, lr, r4, ror r3 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - addeq r6, r2, r4, lsr r1 │ │ │ │ - rsbeq r6, lr, r0, lsl #1 │ │ │ │ - rsbeq r6, lr, ip, lsl #3 │ │ │ │ + addeq r6, r2, r4, lsl #5 │ │ │ │ + ldrdeq r6, [lr], #-16 @ │ │ │ │ + ldrdeq r6, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3036ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99c598 │ │ │ │ + b 99c6e8 │ │ │ │ addseq r6, fp, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -180159,15 +180159,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 94b710 │ │ │ │ + bl 94b860 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 522f88 │ │ │ │ pop {r4, lr} │ │ │ │ b 522c40 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -180202,30 +180202,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [pc, #92] @ 3038b0 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -180258,22 +180258,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 976c70 │ │ │ │ + bl 976dc0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 959c00 │ │ │ │ + bl 959d50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978ff0 │ │ │ │ + bl 979140 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 303dd0 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -180328,23 +180328,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, fp │ │ │ │ bl 253ff4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r8 │ │ │ │ bl 255c68 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 9597c0 │ │ │ │ + bl 959910 │ │ │ │ ldr r2, [pc, #1276] @ 303f58 │ │ │ │ ldr r3, [pc, #1252] @ 303f44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -180473,15 +180473,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 303c78 │ │ │ │ ldr r0, [pc, #760] @ 303f68 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -180559,29 +180559,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 303f74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 303f78 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 303a3c │ │ │ │ ldr r3, [pc, #408] @ 303f7c │ │ │ │ ldr r2, [pc, #408] @ 303f80 │ │ │ │ ldr r1, [pc, #408] @ 303f84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 303f88 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r5, #0 │ │ │ │ b 303a3c │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -180594,30 +180594,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 303a3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 303d30 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 303d4c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 303d70 │ │ │ │ ldr r0, [pc, #260] @ 303f98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ b 303d70 │ │ │ │ ldr fp, [pc, #248] @ 303f9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 303b20 │ │ │ │ ldr r3, [pc, #232] @ 303fa0 │ │ │ │ @@ -180629,15 +180629,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 303a3c │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 2532b0 │ │ │ │ str r0, [r7] │ │ │ │ b 303b40 │ │ │ │ ldr r3, [pc, #168] @ 303fb0 │ │ │ │ @@ -180649,48 +180649,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 303a3c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, ip, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r4, r4, lsl #30 │ │ │ │ - addeq r5, r2, r0, lsl lr │ │ │ │ - rsbeq r5, lr, r8, ror pc │ │ │ │ - rsbeq r5, lr, r4, ror #29 │ │ │ │ + rsbseq r6, r4, r4, asr r0 │ │ │ │ + addeq r5, r2, r0, ror #30 │ │ │ │ + rsbeq r6, lr, r8, asr #1 │ │ │ │ + rsbeq r6, lr, r4, lsr r0 │ │ │ │ addseq r7, sl, r8, asr #7 │ │ │ │ adceq lr, r9, r0, lsr #31 │ │ │ │ adceq lr, r9, ip, lsl #31 │ │ │ │ adceq lr, r9, r8, lsl #30 │ │ │ │ - rsbeq r5, lr, r8, lsr #27 │ │ │ │ - rsbeq r5, lr, r4, ror #22 │ │ │ │ - addeq r5, r2, r8, ror #20 │ │ │ │ - rsbeq r5, lr, r8, lsr fp │ │ │ │ + strdeq r5, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + strheq r5, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00825bb8 │ │ │ │ + rsbeq r5, lr, r8, lsl #25 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq r5, r2, r4, lsr sl │ │ │ │ - rsbeq r5, lr, r8, asr fp │ │ │ │ - rsbeq r5, lr, r0, lsl #22 │ │ │ │ + addeq r5, r2, r4, lsl #23 │ │ │ │ + rsbeq r5, lr, r8, lsr #25 │ │ │ │ + rsbeq r5, lr, r0, asr ip │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r5, lr, ip, lsr fp │ │ │ │ - rsbeq r5, lr, r4, asr #21 │ │ │ │ - addeq r5, r2, r0, ror #19 │ │ │ │ - rsbeq r5, lr, ip, asr #23 │ │ │ │ - addeq r5, r2, ip, ror r9 │ │ │ │ - rsbeq r5, lr, r4, lsr fp │ │ │ │ - rsbeq r5, lr, r8, lsr #20 │ │ │ │ - addeq r5, r2, r8, asr r9 │ │ │ │ + rsbeq r5, lr, ip, lsl #25 │ │ │ │ + rsbeq r5, lr, r4, lsl ip │ │ │ │ + addeq r5, r2, r0, lsr fp │ │ │ │ + rsbeq r5, lr, ip, lsl sp │ │ │ │ + addeq r5, r2, ip, asr #21 │ │ │ │ + rsbeq r5, lr, r4, lsl #25 │ │ │ │ + rsbeq r5, lr, r8, ror fp │ │ │ │ + addeq r5, r2, r8, lsr #21 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x006e5a94 │ │ │ │ - ldrdeq r5, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r5, r2, r8, lsl #18 │ │ │ │ + rsbeq r5, lr, r4, ror #23 │ │ │ │ + rsbeq r5, lr, r8, lsr #22 │ │ │ │ + addeq r5, r2, r8, asr sl │ │ │ │ │ │ │ │ 00303fbc : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -180794,34 +180794,34 @@ │ │ │ │ 00304138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 3041d8 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -180893,42 +180893,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 706c30 │ │ │ │ + bl 706d80 │ │ │ │ ldr r2, [pc, #96] @ 304330 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 304334 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - strheq r5, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r5, lr, ip, lsl #18 │ │ │ │ @ instruction: 0x008c59bc │ │ │ │ │ │ │ │ 00304338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180940,58 +180940,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b3e10 │ │ │ │ + b 9b3f60 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9b6bc8 <__bss_end__@@Base+0xfdbee000> │ │ │ │ │ │ │ │ 003043c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [pc, #120] @ 304460 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181068,55 +181068,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706c30 │ │ │ │ + bl 706d80 │ │ │ │ ldr r2, [pc, #92] @ 3045dc │ │ │ │ ldr r3, [pc, #92] @ 3045e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ addeq r5, ip, r4, lsr #14 │ │ │ │ - rsbeq r5, lr, r4, lsl r5 │ │ │ │ + rsbeq r5, lr, r4, ror #12 │ │ │ │ │ │ │ │ 003045e4 : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b3e10 │ │ │ │ + b 9b3f60 │ │ │ │ │ │ │ │ 00304604 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 30463c │ │ │ │ @@ -181163,34 +181163,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 3047d0 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 522ef8 │ │ │ │ bl 522f10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706c30 │ │ │ │ + bl 706d80 │ │ │ │ ldr r2, [pc, #252] @ 3047d4 │ │ │ │ ldr r3, [pc, #252] @ 3047d8 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ bl 414660 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 304780 │ │ │ │ ldr r3, [pc, #172] @ 3047dc │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -181230,17 +181230,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r6, sl, ip, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ addeq r5, ip, r4, asr #11 │ │ │ │ - rsbeq r5, lr, r8, asr #7 │ │ │ │ - strdeq r5, [r2], r0 │ │ │ │ - rsbeq r5, lr, r0, asr #6 │ │ │ │ + rsbeq r5, lr, r8, lsl r5 │ │ │ │ + addeq r5, r2, r0, asr #4 │ │ │ │ + @ instruction: 0x006e5490 │ │ │ │ umullseq r6, sl, ip, r6 │ │ │ │ │ │ │ │ 003047e8 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -181361,22 +181361,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 304abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 304928 │ │ │ │ ldr r3, [pc, #208] @ 304ac0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3048ec │ │ │ │ ldr r3, [pc, #176] @ 304ab4 │ │ │ │ @@ -181393,49 +181393,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 304ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3048ec │ │ │ │ ldr r0, [pc, #88] @ 304ac8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 304928 │ │ │ │ ldr r0, [pc, #68] @ 304acc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3048ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq r6, sl, r0, lsl #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, sl, ip, asr r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009a64f0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, lr, ip, asr r1 │ │ │ │ + rsbeq r5, lr, ip, lsr #5 │ │ │ │ andeq r1, r0, r8, asr #15 │ │ │ │ - rsbeq r5, lr, r8, rrx │ │ │ │ - rsbeq r5, lr, r4, lsl #2 │ │ │ │ - rsbeq r5, lr, ip, ror r0 │ │ │ │ + strheq r5, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r5, lr, r4, asr r2 │ │ │ │ + rsbeq r5, lr, ip, asr #3 │ │ │ │ │ │ │ │ 00304ad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 304cc8 │ │ │ │ @@ -181506,15 +181506,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 304ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 304c7c │ │ │ │ ldr r3, [pc, #208] @ 304cec │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -181533,50 +181533,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 304cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 304b38 │ │ │ │ ldr r0, [pc, #92] @ 304cf4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 304b38 │ │ │ │ ldr r0, [pc, #72] @ 304cf8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 304b38 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq r6, sl, r8, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, sl, r0, lsr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, sl, r4, ror #5 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, lr, r4, lsl r0 │ │ │ │ + rsbeq r5, lr, r4, ror #2 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - rsbeq r4, lr, r4, lsr pc │ │ │ │ - rsbeq r4, lr, r4, asr pc │ │ │ │ - strheq r4, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r5, lr, r4, lsl #1 │ │ │ │ + rsbeq r5, lr, r4, lsr #1 │ │ │ │ + rsbeq r5, lr, r0, lsl #2 │ │ │ │ │ │ │ │ 00304cfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -181594,15 +181594,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 304338 │ │ │ │ @@ -181693,22 +181693,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 304ef0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - rsbeq r4, lr, ip, lsl r7 │ │ │ │ - rsbeq r4, lr, r4, asr #29 │ │ │ │ - rsbeq r4, lr, ip, asr #14 │ │ │ │ - rsbeq r4, lr, r4, lsr #28 │ │ │ │ - ldrdeq r4, [r2], r4 @ │ │ │ │ - rsbeq r4, lr, ip, lsl #28 │ │ │ │ - @ instruction: 0x008249b0 │ │ │ │ - rsbeq r4, lr, r8, ror #27 │ │ │ │ + rsbeq r4, lr, ip, ror #16 │ │ │ │ + rsbeq r5, lr, r4, lsl r0 │ │ │ │ + @ instruction: 0x006e489c │ │ │ │ + rsbeq r4, lr, r4, ror pc │ │ │ │ + addeq r4, r2, r4, lsr #22 │ │ │ │ + rsbeq r4, lr, ip, asr pc │ │ │ │ + addeq r4, r2, r0, lsl #22 │ │ │ │ + rsbeq r4, lr, r8, lsr pc │ │ │ │ │ │ │ │ 00304ef4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00304ef8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -181745,170 +181745,170 @@ │ │ │ │ 00304f24 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00304f28 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 304f38 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r4, ip, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 304f4c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strdeq r4, [ip], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 304fe4 │ │ │ │ ldr r3, [pc, #124] @ 304fe8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #96] @ 304fec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r5, [pc, #80] @ 304ff0 │ │ │ │ ldr r0, [pc, #80] @ 304ff4 │ │ │ │ ldr r2, [pc, #80] @ 304ff8 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ ldr r2, [pc, #44] @ 304ffc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d04c │ │ │ │ - rsbeq r4, lr, r4, ror sp │ │ │ │ + b 75d19c │ │ │ │ + rsbeq r4, lr, r4, asr #29 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - rsbeq r4, lr, r4, asr sp │ │ │ │ - rsbseq r2, r9, r4, lsr sl │ │ │ │ + rsbeq r4, lr, r4, lsr #29 │ │ │ │ + rsbseq r2, r9, r4, lsl #23 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsbseq sl, r8, ip, lsl r6 │ │ │ │ - rsbeq r4, lr, ip, lsr sp │ │ │ │ + rsbseq sl, r8, ip, ror #14 │ │ │ │ + rsbeq r4, lr, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 305094 │ │ │ │ ldr r3, [pc, #124] @ 305098 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #96] @ 30509c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r5, [pc, #80] @ 3050a0 │ │ │ │ ldr r0, [pc, #80] @ 3050a4 │ │ │ │ ldr r2, [pc, #80] @ 3050a8 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ ldr r2, [pc, #44] @ 3050ac │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 75d04c │ │ │ │ - rsbeq r4, lr, r0, lsr #26 │ │ │ │ + b 75d19c │ │ │ │ + rsbeq r4, lr, r0, ror lr │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - rsbeq r4, lr, r0, lsl #26 │ │ │ │ - rsbseq r2, r9, r4, lsl #19 │ │ │ │ + rsbeq r4, lr, r0, asr lr │ │ │ │ + ldrsbeq r2, [r9], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - rsbseq sl, r8, ip, ror #10 │ │ │ │ - rsbeq r4, lr, r8, lsl #26 │ │ │ │ + ldrheq sl, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, lr, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 305230 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr r2, [pc, #344] @ 305234 │ │ │ │ ldr r1, [pc, #344] @ 305238 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r9, [pc, #320] @ 30523c │ │ │ │ ldr sl, [pc, #320] @ 305240 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3051c8 │ │ │ │ ldr r8, [pc, #288] @ 305244 │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 3051e8 │ │ │ │ ldr r1, [pc, #232] @ 305248 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 305200 │ │ │ │ ldr r3, [pc, #208] @ 30524c │ │ │ │ ldr r1, [pc, #208] @ 305250 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 75a654 │ │ │ │ + bl 75a7a4 │ │ │ │ ldr r1, [pc, #192] @ 305254 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 75a654 │ │ │ │ + bl 75a7a4 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 305218 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181921,97 +181921,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 305258 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #84] @ 30525c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #64] @ 305260 │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r4, r2, r0, lsl r8 │ │ │ │ - rsbeq r4, sp, r0, ror lr │ │ │ │ - strheq r5, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq r4, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r4, r2, r0, ror #18 │ │ │ │ + rsbeq r4, sp, r0, asr #31 │ │ │ │ + rsbeq r5, sp, ip, lsl #10 │ │ │ │ + rsbeq r4, lr, r4, lsr #28 │ │ │ │ addseq r5, sl, r0, lsr #26 │ │ │ │ - rsbeq r4, lr, r4, asr #25 │ │ │ │ - ldrdeq lr, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r4, lr, r4, lsl lr │ │ │ │ + rsbeq lr, sp, r0, lsr #8 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r4, lr, r8, asr #25 │ │ │ │ - rsbseq ip, r7, r4, asr pc │ │ │ │ - rsbeq r4, lr, r8, lsl #24 │ │ │ │ - rsbeq r4, lr, r4, lsl ip │ │ │ │ - rsbeq r4, lr, r0, lsr ip │ │ │ │ + rsbeq r4, lr, r8, lsl lr │ │ │ │ + rsbseq sp, r7, r4, lsr #1 │ │ │ │ + rsbeq r4, lr, r8, asr sp │ │ │ │ + rsbeq r4, lr, r4, ror #26 │ │ │ │ + rsbeq r4, lr, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 3053a8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr r2, [pc, #284] @ 3053ac │ │ │ │ ldr r1, [pc, #284] @ 3053b0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r8, [pc, #260] @ 3053b4 │ │ │ │ ldr r9, [pc, #260] @ 3053b8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 305358 │ │ │ │ ldr r2, [pc, #228] @ 3053bc │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 305378 │ │ │ │ ldr r1, [pc, #176] @ 3053c0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 305390 │ │ │ │ ldr r3, [pc, #152] @ 3053c4 │ │ │ │ ldr r1, [pc, #152] @ 3053c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 75a654 │ │ │ │ + bl 75a7a4 │ │ │ │ ldr r2, [pc, #132] @ 3053cc │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3009b8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -182021,139 +182021,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 3053d0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #60] @ 3053d4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ - addeq r4, r2, ip, asr r6 │ │ │ │ - strheq r4, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r5, sp, r8, lsl #4 │ │ │ │ - rsbeq r4, lr, r4, asr #23 │ │ │ │ + addeq r4, r2, ip, lsr #15 │ │ │ │ + rsbeq r4, sp, ip, lsl #28 │ │ │ │ + rsbeq r5, sp, r8, asr r3 │ │ │ │ + rsbeq r4, lr, r4, lsl sp │ │ │ │ addseq r5, sl, ip, ror #22 │ │ │ │ - rsbeq r4, lr, ip, lsl #22 │ │ │ │ - @ instruction: 0x006e4b90 │ │ │ │ + rsbeq r4, lr, ip, asr ip │ │ │ │ + rsbeq r4, lr, r0, ror #25 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r4, lr, r8, lsr #23 │ │ │ │ - @ instruction: 0x006e4b9c │ │ │ │ - rsbeq r4, lr, r8, lsl #22 │ │ │ │ - rsbeq r4, lr, r8, lsl fp │ │ │ │ + strdeq r4, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r4, lr, ip, ror #25 │ │ │ │ + rsbeq r4, lr, r8, asr ip │ │ │ │ + rsbeq r4, lr, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 305444 │ │ │ │ ldr r2, [pc, #84] @ 305448 │ │ │ │ ldr r1, [pc, #84] @ 30544c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r4, [r2], r8 │ │ │ │ - rsbeq r4, lr, r8, ror #19 │ │ │ │ - rsbeq r4, lr, ip, asr #19 │ │ │ │ + addeq r4, r2, r8, asr #12 │ │ │ │ + rsbeq r4, lr, r8, lsr fp │ │ │ │ + rsbeq r4, lr, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3054bc │ │ │ │ ldr r2, [pc, #84] @ 3054c0 │ │ │ │ ldr r1, [pc, #84] @ 3054c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r4, r2, r0, lsl #9 │ │ │ │ - rsbeq r4, lr, r0, ror r9 │ │ │ │ - strdeq r4, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r4, [r2], r0 │ │ │ │ + rsbeq r4, lr, r0, asr #21 │ │ │ │ + rsbeq r4, lr, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 305514 │ │ │ │ ldr r2, [pc, #52] @ 305518 │ │ │ │ ldr r1, [pc, #52] @ 30551c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2535bc │ │ │ │ - addeq r4, r2, r8, lsl #8 │ │ │ │ - strdeq r4, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq r4, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r4, r2, r8, asr r5 │ │ │ │ + rsbeq r4, lr, r8, asr #20 │ │ │ │ + rsbeq r4, lr, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 30556c │ │ │ │ ldr r2, [pc, #52] @ 305570 │ │ │ │ ldr r1, [pc, #52] @ 305574 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2535bc │ │ │ │ - @ instruction: 0x008243b0 │ │ │ │ - rsbeq r4, lr, r0, lsr #17 │ │ │ │ - rsbeq r4, lr, r8, lsr #18 │ │ │ │ + addeq r4, r2, r0, lsl #10 │ │ │ │ + strdeq r4, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r4, lr, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 305674 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -182170,23 +182170,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ac6c │ │ │ │ + bl 97adbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 305614 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 305658 │ │ │ │ ldr r2, [pc, #108] @ 305688 │ │ │ │ @@ -182206,25 +182206,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 30568c │ │ │ │ ldr r0, [pc, #44] @ 305690 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ - addeq r4, r2, ip, asr r3 │ │ │ │ + addeq r4, r2, ip, lsr #9 │ │ │ │ addseq r5, sl, r0, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r4, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r4, lr, r8, lsr #16 │ │ │ │ + rsbeq r4, lr, r8, lsl #20 │ │ │ │ + rsbeq r4, lr, r8, ror r9 │ │ │ │ addseq r5, sl, r8, lsl #16 │ │ │ │ - rsbeq r4, lr, r0, ror r7 │ │ │ │ - rsbeq r4, lr, ip, lsl #17 │ │ │ │ + rsbeq r4, lr, r0, asr #17 │ │ │ │ + ldrdeq r4, [lr], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 305704 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 305708 │ │ │ │ @@ -182232,30 +182232,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r2, r8, lsr r2 │ │ │ │ - rsbeq r4, lr, r8, lsr #14 │ │ │ │ - rsbeq r4, lr, ip, lsl #14 │ │ │ │ + addeq r4, r2, r8, lsl #7 │ │ │ │ + rsbeq r4, lr, r8, ror r8 │ │ │ │ + rsbeq r4, lr, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 305780 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 305784 │ │ │ │ @@ -182263,30 +182263,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x008241bc │ │ │ │ - rsbeq r4, lr, ip, lsr #13 │ │ │ │ - rsbeq r4, lr, r4, lsr r7 │ │ │ │ + addeq r4, r2, ip, lsl #6 │ │ │ │ + strdeq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, lr, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 3058c8 │ │ │ │ ldr r3, [pc, #288] @ 3058cc │ │ │ │ @@ -182304,32 +182304,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r7, r0 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr r2, [pc, #216] @ 3058dc │ │ │ │ ldr r1, [pc, #216] @ 3058e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ac6c │ │ │ │ + bl 97adbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 305868 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 3058b0 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -182355,26 +182355,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 3058e8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ addseq r5, sl, ip, ror r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r4, r2, r0, lsr r1 │ │ │ │ - rsbeq r4, lr, r0, lsl #12 │ │ │ │ - rsbeq r4, lr, r0, lsl r6 │ │ │ │ - rsbeq r4, sp, ip, asr #14 │ │ │ │ - @ instruction: 0x006d4c98 │ │ │ │ + addeq r4, r2, r0, lsl #5 │ │ │ │ + rsbeq r4, lr, r0, asr r7 │ │ │ │ + rsbeq r4, lr, r0, ror #14 │ │ │ │ + @ instruction: 0x006d489c │ │ │ │ + rsbeq r4, sp, r8, ror #27 │ │ │ │ @ instruction: 0x009a55b4 │ │ │ │ - rsbeq r4, lr, r8, lsr r6 │ │ │ │ + rsbeq r4, lr, r8, lsl #15 │ │ │ │ │ │ │ │ 003058ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -182459,34 +182459,34 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, sl, r8, lsl r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r4, asr #11 │ │ │ │ + rsbeq r4, lr, r4, lsl r7 │ │ │ │ addseq r5, sl, r8, lsl r4 │ │ │ │ │ │ │ │ 00305a5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75aadc │ │ │ │ + bl 75ac2c │ │ │ │ ldr r1, [pc, #32] @ 305a9c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f80 │ │ │ │ - bl 75aadc │ │ │ │ + bl 7580d0 │ │ │ │ + bl 75ac2c │ │ │ │ ldr r1, [pc, #16] @ 305aa0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757f80 │ │ │ │ + b 7580d0 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ │ │ │ │ 00305aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -182496,16 +182496,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r3, r2, ip, ror lr │ │ │ │ - rsbeq r4, lr, r4, asr r4 │ │ │ │ + addeq r3, r2, ip, asr #31 │ │ │ │ + rsbeq r4, lr, r4, lsr #11 │ │ │ │ │ │ │ │ 00305ae0 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00305ae8 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -182548,15 +182548,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 305df8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #656] @ 305dfc │ │ │ │ ldr r3, [pc, #656] @ 305e00 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -182613,22 +182613,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 305e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -182677,22 +182677,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 305e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 305bac │ │ │ │ ldr r2, [pc, #144] @ 305e20 │ │ │ │ ldr r3, [pc, #88] @ 305dec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -182700,41 +182700,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 305de0 │ │ │ │ ldr r0, [pc, #112] @ 305e24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #92] @ 305e28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 305c8c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r2, ip, lsr #29 │ │ │ │ + strdeq r3, [r2], ip │ │ │ │ addseq r5, sl, ip, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r4, ror #7 │ │ │ │ - strdeq r4, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, lr, r4, lsr r5 │ │ │ │ + rsbeq r4, lr, r0, asr #10 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ @ instruction: 0x009a52b8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, sl, r0, ror r2 │ │ │ │ @ instruction: 0x000025b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r4, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r4, lr, r0, lsr #8 │ │ │ │ andeq r1, r0, r8, lsr #12 │ │ │ │ - rsbeq r4, lr, r8, lsr #4 │ │ │ │ + rsbeq r4, lr, r8, ror r3 │ │ │ │ umullseq r5, sl, r4, r0 │ │ │ │ - rsbeq r4, lr, r4, lsr #4 │ │ │ │ - strheq r4, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r4, lr, r4, ror r3 │ │ │ │ + rsbeq r4, lr, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 305ff4 │ │ │ │ ldr ip, [pc, #432] @ 305ff8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -182818,51 +182818,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 306018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 305e8c │ │ │ │ ldr r0, [pc, #64] @ 30601c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 305e8c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r0, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, sl, r8, asr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r4, sl, r0, pc @ │ │ │ │ - @ instruction: 0x00823abc │ │ │ │ + addeq r3, r2, ip, lsl #24 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, lr, r8, lsr r0 │ │ │ │ - rsbeq r4, lr, r0, ror r0 │ │ │ │ + rsbeq r4, lr, r8, lsl #3 │ │ │ │ + rsbeq r4, lr, r0, asr #3 │ │ │ │ ldr r0, [pc, #4] @ 30602c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r3, ip, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 306684 │ │ │ │ mov r4, r1 │ │ │ │ @@ -182889,15 +182889,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 3066a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #1508] @ 3066a4 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3063e0 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -182909,22 +182909,22 @@ │ │ │ │ bne 306168 │ │ │ │ bl 534cc0 │ │ │ │ ldr r1, [pc, #1456] @ 3066a8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 75a02c │ │ │ │ + bl 75a17c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 3061a0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #1408] @ 3066ac │ │ │ │ ldr r3, [pc, #1368] @ 306688 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -182934,30 +182934,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ ldr r3, [pc, #1340] @ 3066b0 │ │ │ │ ldr ip, [pc, #1340] @ 3066b4 │ │ │ │ ldr r1, [pc, #1340] @ 3066b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 3066bc │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 306118 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 306658 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -182993,15 +182993,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 3066cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 306118 │ │ │ │ ldr r2, [pc, #1124] @ 3066d0 │ │ │ │ ldr r3, [pc, #1124] @ 3066d4 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -183010,15 +183010,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7d0 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -183034,15 +183034,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 70ec04 │ │ │ │ + bl 70ed54 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 306118 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -183071,34 +183071,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 3066e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 306118 │ │ │ │ ldr r3, [pc, #820] @ 3066ec │ │ │ │ ldr ip, [pc, #820] @ 3066f0 │ │ │ │ ldr r1, [pc, #820] @ 3066f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 306118 │ │ │ │ ldr r3, [pc, #784] @ 3066f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3060d0 │ │ │ │ ldr r3, [pc, #740] @ 3066e0 │ │ │ │ @@ -183114,21 +183114,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 3066fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3060d0 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 306700 │ │ │ │ @@ -183149,15 +183149,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 306600 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -183165,15 +183165,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 306600 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 306258 │ │ │ │ ldr r3, [pc, #484] @ 306708 │ │ │ │ ldr r2, [pc, #484] @ 30670c │ │ │ │ @@ -183182,15 +183182,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 306258 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -183213,20 +183213,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -183238,25 +183238,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 306720 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 306258 │ │ │ │ ldr r0, [pc, #236] @ 306724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3060d0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 306728 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 306118 │ │ │ │ ldr r3, [pc, #204] @ 30672c │ │ │ │ ldr ip, [pc, #204] @ 306730 │ │ │ │ ldr r1, [pc, #204] @ 306734 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 306738 │ │ │ │ @@ -183265,55 +183265,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ @ instruction: 0x009a4dd8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009a4db8 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - @ instruction: 0x006e3e9c │ │ │ │ - addeq r3, r2, r0, asr #18 │ │ │ │ + rsbeq r3, lr, ip, ror #31 │ │ │ │ + umulleq r3, r2, r0, sl │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - rsbeq r3, lr, r8, lsl #29 │ │ │ │ + ldrdeq r3, [lr], #-248 @ 0xffffff08 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, r7, r8, lsr #26 │ │ │ │ + rsbseq r1, r7, r8, ror lr │ │ │ │ @ instruction: 0x009a4cf8 │ │ │ │ - addeq r3, r2, r8, asr r8 │ │ │ │ - rsbeq r3, lr, r8, ror pc │ │ │ │ - rsbeq r3, lr, r8, lsr #27 │ │ │ │ + addeq r3, r2, r8, lsr #19 │ │ │ │ + rsbeq r4, lr, r8, asr #1 │ │ │ │ + strdeq r3, [lr], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - umulleq r3, r2, ip, r7 │ │ │ │ - rsbeq r3, lr, r0, lsl pc │ │ │ │ - rsbeq r3, lr, r8, ror #25 │ │ │ │ + addeq r3, r2, ip, ror #17 │ │ │ │ + rsbeq r4, lr, r0, rrx │ │ │ │ + rsbeq r3, lr, r8, lsr lr │ │ │ │ @ instruction: 0x000001ba │ │ │ │ addeq r3, ip, r8, lsr #22 │ │ │ │ - ldrdeq r3, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r3, lr, r8, ror #29 │ │ │ │ + rsbeq r3, lr, r0, lsr #28 │ │ │ │ + rsbeq r4, lr, r8, lsr r0 │ │ │ │ andeq r4, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, ip, lsr lr │ │ │ │ - addeq r3, r2, r4, lsl r6 │ │ │ │ - rsbeq r3, lr, r4, lsl sp │ │ │ │ - rsbeq r3, lr, ip, ror #22 │ │ │ │ + rsbeq r3, lr, ip, lsl #31 │ │ │ │ + addeq r3, r2, r4, ror #14 │ │ │ │ + rsbeq r3, lr, r4, ror #28 │ │ │ │ + strheq r3, [lr], #-204 @ 0xffffff34 @ │ │ │ │ andeq r4, r0, r0, ror r6 │ │ │ │ - rsbeq r3, lr, r0, asr #24 │ │ │ │ + @ instruction: 0x006e3d90 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r3, r2, r8, lsr #9 │ │ │ │ - rsbeq r3, lr, r4, ror #24 │ │ │ │ - strdeq r3, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r3, r2, r4, asr #7 │ │ │ │ - rsbeq r3, lr, r8, asr fp │ │ │ │ - rsbeq r3, lr, r0, lsl r9 │ │ │ │ + strdeq r3, [r2], r8 │ │ │ │ + strheq r3, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, lr, r8, asr #22 │ │ │ │ + addeq r3, r2, r4, lsl r5 │ │ │ │ + rsbeq r3, lr, r8, lsr #25 │ │ │ │ + rsbeq r3, lr, r0, ror #20 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - rsbeq r3, lr, r0, lsl #21 │ │ │ │ - ldrdeq r3, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - addeq r3, r2, r0, ror r3 │ │ │ │ - rsbeq r3, lr, ip, lsr #21 │ │ │ │ - rsbeq r3, lr, r0, asr #17 │ │ │ │ + ldrdeq r3, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r3, lr, r4, lsr #26 │ │ │ │ + addeq r3, r2, r0, asr #9 │ │ │ │ + strdeq r3, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, lr, r0, lsl sl │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 3069e4 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -183329,27 +183329,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 3069f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #600] @ 3069f8 │ │ │ │ ldr r1, [pc, #600] @ 3069fc │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 306a00 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #564] @ 306a04 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3068a8 │ │ │ │ ldr r3, [pc, #544] @ 306a08 │ │ │ │ @@ -183360,26 +183360,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #504] @ 306a14 │ │ │ │ ldr r1, [pc, #504] @ 306a18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #468] @ 306a1c │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -183420,21 +183420,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 306a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3067e0 │ │ │ │ ldr r3, [pc, #268] @ 306a34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 306864 │ │ │ │ ldr r3, [pc, #236] @ 306a28 │ │ │ │ @@ -183450,66 +183450,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 306a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 306864 │ │ │ │ ldr r2, [pc, #156] @ 306a3c │ │ │ │ ldr r3, [pc, #72] @ 3069ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3069e0 │ │ │ │ ldr r0, [pc, #124] @ 306a40 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #108] @ 306a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3067e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r2, r0, lsl #5 │ │ │ │ + ldrdeq r3, [r2], r0 │ │ │ │ @ instruction: 0x009a46bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, sp, r4, ror #15 │ │ │ │ - rsbseq fp, r1, r0, lsl #21 │ │ │ │ - rsbeq r3, lr, r8, lsr #21 │ │ │ │ - rsbeq ip, sp, r0, lsl #25 │ │ │ │ + rsbeq r3, sp, r4, lsr r9 │ │ │ │ + ldrsbeq fp, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + strdeq r3, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq ip, [sp], #-208 @ 0xffffff30 @ │ │ │ │ addseq r4, sl, ip, ror #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq r3, ip, r0, lsl #11 │ │ │ │ umullseq fp, r7, r4, ip │ │ │ │ - rsbeq r3, lr, r0, ror sl │ │ │ │ + rsbeq r3, lr, r0, asr #23 │ │ │ │ @ instruction: 0x009a45b8 │ │ │ │ andeq r2, r0, ip, asr r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r0, ror #18 │ │ │ │ + strheq r3, [lr], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r3, lr, r0, ror #18 │ │ │ │ + strheq r3, [lr], #-160 @ 0xffffff60 @ │ │ │ │ addseq r4, sl, r4, lsl #9 │ │ │ │ - rsbeq r3, lr, r4, asr r9 │ │ │ │ - rsbeq r3, lr, r8, asr #17 │ │ │ │ + rsbeq r3, lr, r4, lsr #21 │ │ │ │ + rsbeq r3, lr, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 306a88 │ │ │ │ ldr ip, [pc, #40] @ 306a8c │ │ │ │ ldr r1, [pc, #40] @ 306a90 │ │ │ │ @@ -183518,17 +183518,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 306a94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r2, r2, ip, ror #30 │ │ │ │ - rsbeq r3, lr, r4, asr #17 │ │ │ │ - strheq r3, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + strheq r3, [r2], ip │ │ │ │ + rsbeq r3, lr, r4, lsl sl │ │ │ │ + rsbeq r3, lr, ip, lsl #12 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -183690,15 +183690,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 306e50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r3, [pc, #288] @ 306e64 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 306d9c │ │ │ │ @@ -183744,42 +183744,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 306d58 │ │ │ │ ldr r0, [pc, #60] @ 306e7c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 306d58 │ │ │ │ bl 306a48 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r8, lsl r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, sl, r8, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, sl, r4, asr #1 │ │ │ │ andeq r3, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r0, lsr #10 │ │ │ │ - rsbeq r3, lr, r8, asr #10 │ │ │ │ + rsbeq r3, lr, r0, ror r6 │ │ │ │ + @ instruction: 0x006e3698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 3078a8 │ │ │ │ ldr r1, [pc, #2576] @ 3078ac │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183872,26 +183872,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 3078cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 306ee0 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 306ef8 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 306ef8 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -183948,15 +183948,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #1 │ │ │ │ bl 41c08c │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 306ef8 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -183991,22 +183991,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 307628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -184114,15 +184114,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 3078a4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 307628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2540a8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184231,15 +184231,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 307630 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 3076b8 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -184260,15 +184260,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3071b4 │ │ │ │ ldr r0, [pc, #716] @ 3078e0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 306ee0 │ │ │ │ mov r3, #3 │ │ │ │ b 307604 │ │ │ │ mov r3, #4 │ │ │ │ b 307604 │ │ │ │ cmp ip, #0 │ │ │ │ beq 307574 │ │ │ │ @@ -184356,15 +184356,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 307720 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3075ec │ │ │ │ mov r0, r7 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -184372,15 +184372,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 3078a4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 2540a8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -184404,15 +184404,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 3078a4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 307628 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 2540a8 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -184427,24 +184427,24 @@ │ │ │ │ b 307604 │ │ │ │ bl 306a48 │ │ │ │ addseq r3, sl, ip, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, sl, r8, ror #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, sl, r4, lsr #30 │ │ │ │ - addeq r2, r2, r2, asr sl │ │ │ │ + addeq r2, r2, r2, lsr #23 │ │ │ │ andeq r4, r0, r8, lsl #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, lr, r0, lsl #7 │ │ │ │ - addeq r2, r2, ip, asr #18 │ │ │ │ - @ instruction: 0x008228b0 │ │ │ │ - rsbeq r3, lr, r8, lsr #2 │ │ │ │ - rsbeq ip, sp, r0, lsl #6 │ │ │ │ - strdeq r2, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq r3, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + umulleq r2, r2, ip, sl @ │ │ │ │ + addeq r2, r2, r0, lsl #20 │ │ │ │ + rsbeq r3, lr, r8, ror r2 │ │ │ │ + rsbeq ip, sp, r0, asr r4 │ │ │ │ + rsbeq r2, lr, r0, asr #30 │ │ │ │ │ │ │ │ 003078e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -184473,15 +184473,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 307e64 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ bl 41c08c │ │ │ │ ldr r3, [pc, #1256] @ 307e68 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 307e6c │ │ │ │ @@ -184758,29 +184758,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 307e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 307a9c │ │ │ │ ldr r0, [pc, #132] @ 307e94 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 307a9c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 307e98 │ │ │ │ ldr ip, [pc, #108] @ 307e9c │ │ │ │ ldr r1, [pc, #108] @ 307ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -184788,33 +184788,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ addseq r3, sl, r0, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - umulleq r2, r2, r0, r0 @ │ │ │ │ - rsbeq r2, lr, r8, lsl #18 │ │ │ │ - rsbeq fp, sp, r0, ror #21 │ │ │ │ + addeq r2, r2, r0, ror #3 │ │ │ │ + rsbeq r2, lr, r8, asr sl │ │ │ │ + rsbeq fp, sp, r0, lsr ip │ │ │ │ addseq r3, sl, r4, asr #9 │ │ │ │ - rsbeq r2, lr, r4, asr #21 │ │ │ │ + rsbeq r2, lr, r4, lsl ip │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrsbeq r3, [sl], r8 │ │ │ │ andeq r3, r0, r8, ror #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, lr, r0, asr r6 │ │ │ │ - rsbeq r2, lr, ip, ror #12 │ │ │ │ - addeq r1, r2, r4, lsr #23 │ │ │ │ - rsbeq r2, lr, r4, ror r6 │ │ │ │ - strdeq r2, [lr], #-4 @ │ │ │ │ + rsbeq r2, lr, r0, lsr #15 │ │ │ │ + strheq r2, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r1, [r2], r4 │ │ │ │ + rsbeq r2, lr, r4, asr #15 │ │ │ │ + rsbeq r2, lr, r4, asr #4 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 00307ea8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00307eac : │ │ │ │ mov r0, #0 │ │ │ │ @@ -184840,15 +184840,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 307f6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 759e34 │ │ │ │ + bl 759f84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 307f80 │ │ │ │ ldr r2, [pc, #76] @ 307f70 │ │ │ │ ldr r3, [pc, #56] @ 307f60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -184863,19 +184863,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r2, sl, r4, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, sl, ip, lsr #30 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq fp, r1, r4, lsr #17 │ │ │ │ + ldrsheq fp, [r1], #-148 @ 0xffffff6c @ │ │ │ │ addseq r2, sl, r0, lsl #30 │ │ │ │ - rsbeq r2, lr, r8, asr #11 │ │ │ │ - rsbeq r2, lr, r4, ror #11 │ │ │ │ - rsbeq r2, lr, r4, ror #11 │ │ │ │ + rsbeq r2, lr, r8, lsl r7 │ │ │ │ + rsbeq r2, lr, r4, lsr r7 │ │ │ │ + rsbeq r2, lr, r4, lsr r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2fb688 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 307f74 │ │ │ │ ldr r7, [pc, #-36] @ 307f78 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -185150,29 +185150,29 @@ │ │ │ │ b 30842c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, lr, r4, asr #10 │ │ │ │ - rsbeq r2, lr, r0, lsr r5 │ │ │ │ - rsbeq r2, lr, ip, lsl r5 │ │ │ │ - rsbeq r2, lr, r0, ror #9 │ │ │ │ - strheq r2, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r2, lr, r0, ror #8 │ │ │ │ - rsbeq r2, lr, r4, lsr r4 │ │ │ │ - strheq r2, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq r2, [lr], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r1, lr, r0, lsl #8 │ │ │ │ - strdeq r2, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r4, r0, r0, lsr r9 │ │ │ │ - rsbeq r2, lr, r8, lsr r2 │ │ │ │ - rsbeq r2, lr, ip, ror r1 │ │ │ │ - rsbeq r1, lr, ip, asr fp │ │ │ │ + @ instruction: 0x006e2694 │ │ │ │ + rsbeq r2, lr, r0, lsl #13 │ │ │ │ + rsbeq r2, lr, ip, ror #12 │ │ │ │ + rsbeq r2, lr, r0, lsr r6 │ │ │ │ + rsbeq r2, lr, r4, lsl #12 │ │ │ │ + strheq r2, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r2, lr, r4, lsl #11 │ │ │ │ + rsbeq r2, lr, r8, lsl #10 │ │ │ │ + rsbeq r2, lr, r4, lsl #10 │ │ │ │ + rsbeq r1, lr, r0, asr r5 │ │ │ │ + rsbeq r2, lr, r4, asr #8 │ │ │ │ + rsbseq r4, r0, r0, lsl #21 │ │ │ │ + rsbeq r2, lr, r8, lsl #7 │ │ │ │ + rsbeq r2, lr, ip, asr #5 │ │ │ │ + rsbeq r1, lr, ip, lsr #25 │ │ │ │ umullseq r2, sl, ip, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2fdaf0 │ │ │ │ @@ -185677,35 +185677,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 308cc0 │ │ │ │ ldr r4, [pc, #212] @ 308d04 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #208] @ 308d08 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #184] @ 308d0c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 308d10 │ │ │ │ ldr r3, [pc, #112] @ 308cf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -185728,28 +185728,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 308c7c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, ip, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r0, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r3, r7, ip, lsl #5 │ │ │ │ - addeq r0, r2, ip, lsr #28 │ │ │ │ - rsbeq r0, lr, ip, lsr r6 │ │ │ │ - rsbeq r1, lr, r0, asr #19 │ │ │ │ + rsbeq r0, lr, r0, lsl #16 │ │ │ │ + ldrsbeq r3, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r0, r2, ip, ror pc │ │ │ │ + rsbeq r0, lr, ip, lsl #15 │ │ │ │ + rsbeq r1, lr, r0, lsl fp │ │ │ │ addseq r2, sl, r0, lsr #3 │ │ │ │ - umulleq r0, r2, r0, sp │ │ │ │ - rsbeq r1, lr, r8, ror #18 │ │ │ │ - rsbeq r1, lr, r8, asr #18 │ │ │ │ + addeq r0, r2, r0, ror #29 │ │ │ │ + strheq r1, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x006e1a98 │ │ │ │ │ │ │ │ 00308d20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 308da0 │ │ │ │ @@ -185777,17 +185777,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 308dac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r9, r9, r4, lsr #27 │ │ │ │ - addeq r0, r2, ip, lsl #26 │ │ │ │ - ldrdeq r1, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r1, lr, r4, ror #17 │ │ │ │ + addeq r0, r2, ip, asr lr │ │ │ │ + rsbeq r1, lr, r4, lsr #20 │ │ │ │ + rsbeq r1, lr, r4, lsr sl │ │ │ │ │ │ │ │ 00308db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 308e2c │ │ │ │ @@ -185814,17 +185814,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r9, r9, r4, lsl sp │ │ │ │ - addeq r0, r2, r4, lsl #25 │ │ │ │ - rsbeq r1, lr, ip, asr #16 │ │ │ │ - rsbeq r1, lr, ip, asr r8 │ │ │ │ + ldrdeq r0, [r2], r4 │ │ │ │ + @ instruction: 0x006e199c │ │ │ │ + rsbeq r1, lr, ip, lsr #19 │ │ │ │ │ │ │ │ 00308e3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 308ee0 │ │ │ │ @@ -185861,17 +185861,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 308eec │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 253ad8 │ │ │ │ adceq r9, r9, r8, lsl #25 │ │ │ │ - rsbeq r1, lr, ip, lsr r8 │ │ │ │ - rsbeq r1, lr, r8, lsr r8 │ │ │ │ - rsbeq r1, lr, r0, lsl #16 │ │ │ │ + rsbeq r1, lr, ip, lsl #19 │ │ │ │ + rsbeq r1, lr, r8, lsl #19 │ │ │ │ + rsbeq r1, lr, r0, asr r9 │ │ │ │ │ │ │ │ 00308ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 308fa4 │ │ │ │ @@ -185902,27 +185902,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 308fac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ bl 308e3c │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #24] @ 308fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldrdeq r9, [r9], r4 @ │ │ │ │ adceq r9, r9, r8, lsl #23 │ │ │ │ - rsbeq r1, lr, r8, ror #15 │ │ │ │ - rsbeq r1, lr, ip, lsr #15 │ │ │ │ + rsbeq r1, lr, r8, lsr r9 │ │ │ │ + strdeq r1, [lr], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 00308fb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 309190 │ │ │ │ @@ -185931,23 +185931,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ ldr r1, [pc, #420] @ 30919c │ │ │ │ ldr r7, [pc, #420] @ 3091a0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ cmp r5, #0 │ │ │ │ beq 30911c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3090ac │ │ │ │ cmp r0, #0 │ │ │ │ @@ -185957,49 +185957,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 3091ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 3091b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3090f0 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r3, [pc, #320] @ 3091b4 │ │ │ │ ldr r1, [pc, #320] @ 3091b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74ebbc │ │ │ │ + bl 74ed0c │ │ │ │ ldr r3, [pc, #300] @ 3091bc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7509ec │ │ │ │ + b 750b3c │ │ │ │ cmp r6, #0 │ │ │ │ beq 30913c │ │ │ │ ldr r3, [pc, #260] @ 3091c0 │ │ │ │ ldr r2, [pc, #260] @ 3091c4 │ │ │ │ ldr r1, [pc, #260] @ 3091c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 3091b0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 309068 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30916c │ │ │ │ @@ -186018,53 +186018,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 3091d0 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #120] @ 3091d4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r3, [pc, #100] @ 3091d8 │ │ │ │ ldr r1, [pc, #100] @ 3091dc │ │ │ │ ldr r0, [pc, #100] @ 3091e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r7, r8, asr #29 │ │ │ │ + rsbseq r3, r7, r8, lsl r0 │ │ │ │ adceq r9, r9, r4, lsl #22 │ │ │ │ - rsbeq r1, lr, r8, lsr #15 │ │ │ │ - strheq lr, [pc], #-100 @ │ │ │ │ + strdeq r1, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, pc, r4, lsl #16 │ │ │ │ addseq r1, sl, r4, lsr #28 │ │ │ │ - addeq r0, r2, ip, asr sl │ │ │ │ - rsbeq r0, sp, r0, lsr #30 │ │ │ │ - rsbseq r8, r1, r0, lsr lr │ │ │ │ + addeq r0, r2, ip, lsr #23 │ │ │ │ + rsbeq r1, sp, r0, ror r0 │ │ │ │ + rsbseq r8, r1, r0, lsl #31 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ adceq r9, r9, r4, ror #20 │ │ │ │ - ldrdeq ip, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, sp, r4, lsr #30 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - ldrdeq r0, [r2], r8 │ │ │ │ - @ instruction: 0x006d0e98 │ │ │ │ - rsbseq r8, r1, r8, lsr #27 │ │ │ │ + addeq r0, r2, r8, lsr #22 │ │ │ │ + rsbeq r0, sp, r8, ror #31 │ │ │ │ + ldrsheq r8, [r1], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r9, [r9], r4 @ │ │ │ │ - rsbeq r1, lr, r4, asr #12 │ │ │ │ - rsbeq r1, lr, ip, asr #12 │ │ │ │ - addeq r0, r2, r0, lsr #18 │ │ │ │ - rsbeq r1, lr, r8, ror #9 │ │ │ │ - rsbeq r1, lr, r8, asr #12 │ │ │ │ + @ instruction: 0x006e1794 │ │ │ │ + @ instruction: 0x006e179c │ │ │ │ + addeq r0, r2, r0, ror sl │ │ │ │ + rsbeq r1, lr, r8, lsr r6 │ │ │ │ + @ instruction: 0x006e1798 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186073,15 +186073,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 30924c │ │ │ │ cmp r5, #2 │ │ │ │ beq 30930c │ │ │ │ cmp r5, #4 │ │ │ │ beq 309288 │ │ │ │ @@ -186271,39 +186271,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r2, r0, ror r8 │ │ │ │ + addeq r0, r2, r0, asr #19 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - strdeq r0, [r2], sp │ │ │ │ + addeq r0, r2, sp, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 309590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ ldr r3, [pc, #32] @ 309594 │ │ │ │ ldr r1, [pc, #32] @ 309598 │ │ │ │ ldr r0, [pc, #32] @ 30959c │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 308db0 │ │ │ │ ldrdeq r0, [ip], r0 @ │ │ │ │ - rsbeq r1, lr, r4, asr r2 │ │ │ │ - rsbeq r1, lr, r8, asr r2 │ │ │ │ - rsbeq r1, lr, r0, ror r2 │ │ │ │ + rsbeq r1, lr, r4, lsr #7 │ │ │ │ + rsbeq r1, lr, r8, lsr #7 │ │ │ │ + rsbeq r1, lr, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 30975c │ │ │ │ mov r3, r2 │ │ │ │ @@ -186409,15 +186409,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 30969c │ │ │ │ b 309708 │ │ │ │ addseq r1, sl, r0, ror #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r0, r2, r8, asr r5 │ │ │ │ + addeq r0, r2, r8, lsr #13 │ │ │ │ @ instruction: 0x009a17d0 │ │ │ │ addseq r1, sl, r8, asr #14 │ │ │ │ addseq r1, sl, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -186519,20 +186519,20 @@ │ │ │ │ bl 4fdc98 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 309814 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, sl, r4, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r1, lr, r0, lsl r0 │ │ │ │ + rsbeq r1, lr, r0, ror #2 │ │ │ │ addseq r1, sl, r8, lsl #12 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq r0, lr, r4, ror #30 │ │ │ │ + strheq r1, [lr], #-4 @ │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - rsbeq r0, lr, ip, lsr pc │ │ │ │ + rsbeq r1, lr, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -186568,25 +186568,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 309a90 │ │ │ │ ldr r1, [pc, #192] @ 309a94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #172] @ 309a98 │ │ │ │ ldr r1, [pc, #172] @ 309a9c │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #140] @ 309aa0 │ │ │ │ ldr r1, [pc, #140] @ 309aa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 309aa8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186604,29 +186604,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 309ab8 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r1, [pc, #64] @ 309abc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750f88 │ │ │ │ - addeq r0, r2, r8, ror r1 │ │ │ │ - @ instruction: 0x006d0598 │ │ │ │ - rsbseq r8, r1, r4, lsr r8 │ │ │ │ - rsbeq r0, lr, r4, ror #16 │ │ │ │ - rsbeq r9, sp, ip, lsr sl │ │ │ │ + b 7510d8 │ │ │ │ + addeq r0, r2, r8, asr #5 │ │ │ │ + rsbeq r0, sp, r8, ror #13 │ │ │ │ + rsbseq r8, r1, r4, lsl #19 │ │ │ │ + strheq r0, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, sp, ip, lsl #23 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - strheq r0, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, lr, r4, lsl #30 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r0, ip, ip, ror #7 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ addseq r8, r7, r0, asr #25 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -186635,15 +186635,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 309b14 │ │ │ │ cmp r6, #2 │ │ │ │ beq 309b54 │ │ │ │ cmp r6, #4 │ │ │ │ beq 309b30 │ │ │ │ @@ -186698,16 +186698,16 @@ │ │ │ │ b 500470 │ │ │ │ ldr r1, [pc, #16] @ 309be8 │ │ │ │ ldr r0, [pc, #16] @ 309bec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 4fc77c │ │ │ │ - rsbeq r0, lr, ip, lsr ip │ │ │ │ - rsbeq r0, lr, r8, lsl ip │ │ │ │ + rsbeq r0, lr, ip, lsl #27 │ │ │ │ + rsbeq r0, lr, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -186764,29 +186764,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 309d98 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -186818,15 +186818,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -187135,15 +187135,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -187151,15 +187151,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 30a274 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -187243,30 +187243,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 4ffe1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 30a54c │ │ │ │ @@ -187529,16 +187529,16 @@ │ │ │ │ bl 2550ec │ │ │ │ b 30a7d4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, ip, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, sl, r4, lsl #14 │ │ │ │ @ instruction: 0x009a05f8 │ │ │ │ - strdeq pc, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq pc, sp, r0, lsr #31 │ │ │ │ + rsbeq r0, lr, r0, asr #2 │ │ │ │ + strdeq r0, [lr], #-0 @ │ │ │ │ umullseq r0, sl, r4, r5 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 30a574 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 30a574 │ │ │ │ @@ -187613,15 +187613,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 4ff748 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -187629,17 +187629,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 4ff748 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 500ce8 │ │ │ │ - addeq pc, r1, ip, lsl r1 @ │ │ │ │ - rsbeq pc, sp, r0, asr lr @ │ │ │ │ - rsbeq pc, sp, r0, lsr #27 │ │ │ │ + addeq pc, r1, ip, ror #4 │ │ │ │ + rsbeq pc, sp, r0, lsr #31 │ │ │ │ + strdeq pc, [sp], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 30aba4 │ │ │ │ ldr r3, [pc, #268] @ 30aba8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187727,32 +187727,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 309bf0 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 309bf0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 309bf0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 30aa80 │ │ │ │ - addeq lr, r1, r4, asr pc │ │ │ │ - rsbeq pc, sp, r8, lsl #25 │ │ │ │ - ldrdeq pc, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + addeq pc, r1, r4, lsr #1 │ │ │ │ + ldrdeq pc, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq pc, sp, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 30add8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 30addc │ │ │ │ @@ -187760,15 +187760,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 30ade4 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 500c34 │ │ │ │ @@ -187811,27 +187811,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #152] @ 30adf0 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -187842,27 +187842,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 30adf8 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30abc4 │ │ │ │ - ldrdeq lr, [r1], r0 │ │ │ │ - rsbeq pc, sp, r4, lsl #24 │ │ │ │ - rsbeq pc, sp, r8, asr fp @ │ │ │ │ - rsbeq pc, sp, ip, asr fp @ │ │ │ │ + addeq pc, r1, r0, lsr #32 │ │ │ │ + rsbeq pc, sp, r4, asr sp @ │ │ │ │ + rsbeq pc, sp, r8, lsr #25 │ │ │ │ + rsbeq pc, sp, ip, lsr #25 │ │ │ │ addeq pc, fp, r0, lsl r1 @ │ │ │ │ - rsbeq pc, sp, ip, asr fp @ │ │ │ │ - rsbeq pc, sp, r8, lsr fp @ │ │ │ │ - strheq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r7, r1, r4, asr r4 │ │ │ │ + rsbeq pc, sp, ip, lsr #25 │ │ │ │ + rsbeq pc, sp, r8, lsl #25 │ │ │ │ + rsbeq pc, ip, r4, lsl #6 │ │ │ │ + rsbseq r7, r1, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 30af2c │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 30af30 │ │ │ │ @@ -187955,15 +187955,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 30afb8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 30b008 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -188268,20 +188268,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ addseq pc, r9, r4, lsr ip @ │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq pc, r9, r8, ror #23 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - rsbeq pc, sp, r0, lsr r5 @ │ │ │ │ + rsbeq pc, sp, r0, lsl #13 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - ldrdeq pc, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq pc, sp, ip, lsr #12 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - rsbeq pc, sp, r8, lsr #9 │ │ │ │ + strdeq pc, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ addseq pc, r9, r8, ror sl @ │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ addseq pc, r9, ip, lsr sl @ │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 30b4d8 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -188294,33 +188294,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq lr, r1, r4, asr r7 │ │ │ │ + addeq lr, r1, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 30b544 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 30b548 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 30b548 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -188329,28 +188329,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 30b58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ ldr r3, [pc, #32] @ 30b590 │ │ │ │ ldr r1, [pc, #32] @ 30b594 │ │ │ │ ldr r0, [pc, #32] @ 30b598 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 308db0 │ │ │ │ ldrdeq lr, [fp], r0 │ │ │ │ - rsbeq pc, sp, r0, lsr #7 │ │ │ │ - rsbeq pc, sp, r4, lsr #7 │ │ │ │ - strheq pc, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + strdeq pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq pc, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, sp, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -188583,28 +188583,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30ba3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b768 │ │ │ │ ldr r3, [pc, #156] @ 30ba40 │ │ │ │ ldr r2, [pc, #156] @ 30ba44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -188618,39 +188618,39 @@ │ │ │ │ b 30b7d4 │ │ │ │ ldr r0, [pc, #112] @ 30ba48 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 30b768 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099f7d8 │ │ │ │ @ instruction: 0x0099f7bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, ip, lsr #17 │ │ │ │ - rsbeq pc, sp, r4, asr #5 │ │ │ │ - rsbeq pc, sp, ip, lsr #5 │ │ │ │ - @ instruction: 0x006df298 │ │ │ │ - rsbseq r2, r1, r0, asr #7 │ │ │ │ + rsbeq pc, sp, r4, lsl r4 @ │ │ │ │ + strdeq pc, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, sp, r8, ror #7 │ │ │ │ + rsbseq r2, r1, r0, lsl r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq pc, sp, r0, lsr #3 │ │ │ │ + strdeq pc, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ addseq pc, r9, r8, lsl #12 │ │ │ │ - rsbeq pc, sp, r4, ror r0 @ │ │ │ │ + rsbeq pc, sp, r4, asr #3 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r4, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, sp, r0, ror #31 │ │ │ │ + rsbeq pc, sp, r0, lsr r1 @ │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - rsbeq pc, sp, ip, lsr #32 │ │ │ │ - ldrdeq lr, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, sp, ip, ror r1 @ │ │ │ │ + rsbeq pc, sp, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -188784,24 +188784,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 30bf64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bb74 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 30bf54 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -188850,24 +188850,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 30bf6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bb74 │ │ │ │ ldr r3, [pc, #432] @ 30bf70 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -188923,69 +188923,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 30bf78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bcd0 │ │ │ │ ldr r0, [pc, #156] @ 30bf7c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 30bb74 │ │ │ │ ldr r0, [pc, #128] @ 30bf80 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 30bcd0 │ │ │ │ ldr r0, [pc, #104] @ 30bf84 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 30bb74 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r9, r4, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0099f2f0 │ │ │ │ - addeq lr, r1, ip, lsl r0 │ │ │ │ + addeq lr, r1, ip, ror #2 │ │ │ │ addseq pc, r9, r8, lsr #5 │ │ │ │ - addeq sp, r1, lr, asr #31 │ │ │ │ + addeq lr, r1, lr, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq lr, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, sp, r0, lsr #30 │ │ │ │ andeq r2, r0, r0, asr #26 │ │ │ │ - rsbeq lr, sp, r4, asr #24 │ │ │ │ + @ instruction: 0x006ded94 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r4, ror fp │ │ │ │ - rsbeq lr, sp, r0, lsr #24 │ │ │ │ - ldrdeq lr, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq lr, sp, r0, lsr #24 │ │ │ │ - rsbeq lr, sp, r8, lsl fp │ │ │ │ + rsbeq lr, sp, r0, ror sp │ │ │ │ + rsbeq lr, sp, r4, lsr #26 │ │ │ │ + rsbeq lr, sp, r0, ror sp │ │ │ │ + rsbeq lr, sp, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 30c084 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 30c088 │ │ │ │ @@ -188993,15 +188993,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #192] @ 30c090 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -189031,28 +189031,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30b59c │ │ │ │ - addeq sp, r1, r0, asr ip │ │ │ │ - @ instruction: 0x006deb98 │ │ │ │ - rsbeq lr, sp, r0, ror #18 │ │ │ │ - rsbeq lr, sp, r8, ror #18 │ │ │ │ + addeq sp, r1, r0, lsr #27 │ │ │ │ + rsbeq lr, sp, r8, ror #25 │ │ │ │ + strheq lr, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + strheq lr, [sp], #-168 @ 0xffffff58 @ │ │ │ │ strdeq sp, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 30c184 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -189061,25 +189061,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 30c188 │ │ │ │ ldr r1, [pc, #196] @ 30c18c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #176] @ 30c190 │ │ │ │ ldr r1, [pc, #176] @ 30c194 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #144] @ 30c198 │ │ │ │ ldr r2, [pc, #144] @ 30c19c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 30c1a0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 30c1a4 │ │ │ │ @@ -189097,34 +189097,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r1, [pc, #72] @ 30c1b8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - addeq sp, r1, r8, asr #22 │ │ │ │ - rsbeq sp, ip, r4, lsr #29 │ │ │ │ - rsbseq r6, r1, r0, asr #2 │ │ │ │ - rsbeq lr, sp, r0, ror r1 │ │ │ │ - rsbeq r7, sp, r8, asr #6 │ │ │ │ + b 74f334 │ │ │ │ + umulleq sp, r1, r8, ip │ │ │ │ + strdeq sp, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00716290 │ │ │ │ + rsbeq lr, sp, r0, asr #5 │ │ │ │ + @ instruction: 0x006d7498 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ strdeq sp, [fp], r0 │ │ │ │ - ldrdeq lr, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq lr, sp, r4, lsr #18 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r6, r7, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -189225,29 +189225,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 4ffe1c │ │ │ │ cmp r0, #0 │ │ │ │ bne 30c320 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -189327,15 +189327,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -189343,15 +189343,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 30c574 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -189411,23 +189411,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 30c79c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30c5a4 │ │ │ │ ldr r3, [pc, #292] @ 30c7a0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30c460 │ │ │ │ @@ -189450,64 +189450,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 30c7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30c460 │ │ │ │ mov r9, r4 │ │ │ │ b 30c3c8 │ │ │ │ ldr r0, [pc, #112] @ 30c7a8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30c460 │ │ │ │ ldr r0, [pc, #72] @ 30c7ac │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30c5a4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r9, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0099ebf4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0099e9bc │ │ │ │ - rsbeq lr, sp, r8, lsl #12 │ │ │ │ - rsbeq lr, sp, r8, lsl r6 │ │ │ │ + rsbeq lr, sp, r8, asr r7 │ │ │ │ + rsbeq lr, sp, r8, ror #14 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq lr, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, sp, r8, asr #12 │ │ │ │ andeq r4, r0, r4, lsl #23 │ │ │ │ - ldrdeq lr, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq lr, sp, ip, lsl r5 │ │ │ │ - rsbeq lr, sp, r8, lsr r4 │ │ │ │ + rsbeq lr, sp, r0, lsr #12 │ │ │ │ + rsbeq lr, sp, ip, ror #12 │ │ │ │ + rsbeq lr, sp, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 30c93c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 30c940 │ │ │ │ @@ -189628,36 +189628,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 30b59c │ │ │ │ - addeq sp, r1, r4, ror #4 │ │ │ │ - rsbeq lr, sp, ip, lsr #3 │ │ │ │ - rsbeq sp, sp, r4, ror pc │ │ │ │ + @ instruction: 0x0081d3b4 │ │ │ │ + strdeq lr, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq lr, sp, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 30ca44 │ │ │ │ ldr r2, [pc, #96] @ 30ca48 │ │ │ │ ldr r1, [pc, #96] @ 30ca4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4fdc98 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -189665,17 +189665,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 4ff748 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 500ce8 │ │ │ │ - addeq sp, r1, r0, lsl r2 │ │ │ │ - rsbeq lr, sp, r8, asr r1 │ │ │ │ - rsbeq sp, sp, r8, lsl pc │ │ │ │ + addeq sp, r1, r0, ror #6 │ │ │ │ + rsbeq lr, sp, r8, lsr #5 │ │ │ │ + rsbeq lr, sp, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 30d018 │ │ │ │ @@ -189777,24 +189777,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 30d048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30cb04 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -189863,23 +189863,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 30d058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30cb04 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 30ce00 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -189977,23 +189977,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30d068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30cb04 │ │ │ │ cmp ip, #0 │ │ │ │ beq 30cdac │ │ │ │ b 30ce64 │ │ │ │ ldr r2, [pc, #268] @ 30d06c │ │ │ │ ldr r3, [pc, #184] @ 30d01c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -190005,15 +190005,15 @@ │ │ │ │ bne 30ce90 │ │ │ │ ldr r0, [pc, #236] @ 30d070 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [pc, #212] @ 30d074 │ │ │ │ ldr r3, [pc, #120] @ 30d01c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190022,15 +190022,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 30d078 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [pc, #152] @ 30d07c │ │ │ │ ldr r3, [pc, #52] @ 30d01c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190041,128 +190041,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 30cfd0 │ │ │ │ @ instruction: 0x0099e3b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq lr, r9, ip, r3 │ │ │ │ - addeq sp, r1, ip, lsl #2 │ │ │ │ + addeq sp, r1, ip, asr r2 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r9, r8, lsl r3 │ │ │ │ - umulleq sp, r1, r5, r0 │ │ │ │ + addeq sp, r1, r5, ror #3 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, sp, r4, lsl #3 │ │ │ │ + ldrdeq lr, [sp], #-36 @ 0xffffffdc @ │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, lsl lr │ │ │ │ - rsbeq sp, sp, r8, asr #30 │ │ │ │ + @ instruction: 0x006de098 │ │ │ │ addseq lr, r9, r4, asr r0 │ │ │ │ @ instruction: 0x0099dfb8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq sp, sp, r4, lsl #28 │ │ │ │ + rsbeq sp, sp, r4, asr pc │ │ │ │ addseq sp, r9, r4, asr #29 │ │ │ │ - strdeq sp, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sp, sp, r8, asr #30 │ │ │ │ addseq sp, r9, r4, lsl #29 │ │ │ │ - rsbeq sp, sp, r8, lsr #28 │ │ │ │ + rsbeq sp, sp, r8, ror pc │ │ │ │ addseq sp, r9, r0, asr #28 │ │ │ │ - rsbeq sp, sp, r0, lsl #26 │ │ │ │ + rsbeq sp, sp, r0, asr lr │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 30d100 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ ldr r2, [pc, #28] @ 30d104 │ │ │ │ ldr r1, [pc, #28] @ 30d108 │ │ │ │ ldr r0, [pc, #28] @ 30d10c │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308d20 │ │ │ │ addeq ip, fp, r8, lsr #31 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - rsbeq sp, sp, r8, ror sp │ │ │ │ - rsbeq sp, sp, r4, lsl #27 │ │ │ │ + rsbeq sp, sp, r8, asr #29 │ │ │ │ + ldrdeq sp, [sp], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 30d1d8 │ │ │ │ ldr r2, [pc, #176] @ 30d1dc │ │ │ │ ldr r1, [pc, #176] @ 30d1e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #144] @ 30d1e4 │ │ │ │ ldr r1, [pc, #144] @ 30d1e8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #112] @ 30d1ec │ │ │ │ ldr r2, [pc, #112] @ 30d1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 30d1f4 │ │ │ │ ldr ip, [pc, #108] @ 30d1f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 30d1fc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #76] @ 30d200 │ │ │ │ ldr r1, [pc, #76] @ 30d204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - addeq ip, r1, r4, lsl #22 │ │ │ │ - rsbeq ip, ip, r0, lsr lr │ │ │ │ - ldrsbeq r5, [r1], #-0 @ │ │ │ │ - strdeq sp, [sp], #-12 @ │ │ │ │ - ldrdeq r6, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + b 74f334 │ │ │ │ + addeq ip, r1, r4, asr ip │ │ │ │ + rsbeq ip, ip, r0, lsl #31 │ │ │ │ + rsbseq r5, r1, r0, lsr #4 │ │ │ │ + rsbeq sp, sp, ip, asr #4 │ │ │ │ + rsbeq r6, sp, r4, lsr #8 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq ip, fp, r8, lsr #29 │ │ │ │ @ instruction: 0x00975cfc │ │ │ │ @@ -190295,47 +190295,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 30d350 │ │ │ │ @ instruction: 0x0099dbd0 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strheq sp, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x006ddb90 │ │ │ │ - addeq ip, r1, r4, lsr #18 │ │ │ │ - rsbeq sp, sp, r8, ror #22 │ │ │ │ - @ instruction: 0x0081c8bc │ │ │ │ - @ instruction: 0x007be59c │ │ │ │ - rsbeq sp, sp, r0, lsl #22 │ │ │ │ - ldrdeq sp, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq lr, fp, r4, lsr #10 │ │ │ │ - addeq ip, r1, r8, lsr r8 │ │ │ │ - rsbeq sp, sp, ip, ror sl │ │ │ │ + rsbeq sp, sp, r8, lsl #26 │ │ │ │ + rsbeq sp, sp, r0, ror #25 │ │ │ │ + addeq ip, r1, r4, ror sl │ │ │ │ + strheq sp, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq ip, r1, ip, lsl #20 │ │ │ │ + rsbseq lr, fp, ip, ror #13 │ │ │ │ + rsbeq sp, sp, r0, asr ip │ │ │ │ + rsbeq sp, sp, r4, lsr #24 │ │ │ │ + rsbseq lr, fp, r4, ror r6 │ │ │ │ + addeq ip, r1, r8, lsl #19 │ │ │ │ + rsbeq sp, sp, ip, asr #23 │ │ │ │ b 30d208 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -190360,20 +190360,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 30d5ac │ │ │ │ @@ -190394,61 +190394,61 @@ │ │ │ │ bne 30d724 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30d5a8 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30d76c │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 30d7a4 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ ldr r2, [pc, #460] @ 30d7a8 │ │ │ │ ldr r3, [pc, #460] @ 30d7ac │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30d7b0 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706908 │ │ │ │ + bl 706a58 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ ldr ip, [pc, #308] @ 30d7b4 │ │ │ │ ldr r2, [pc, #308] @ 30d7b8 │ │ │ │ @@ -190456,24 +190456,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #276] @ 30d7c0 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r2, [pc, #244] @ 30d7c4 │ │ │ │ ldr r3, [pc, #244] @ 30d7c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 30d7cc │ │ │ │ @@ -190495,18 +190495,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30d590 │ │ │ │ ldr r1, [pc, #152] @ 30d7d0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 30d6e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 30d7d4 │ │ │ │ ldr r2, [pc, #120] @ 30d7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -190516,36 +190516,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 30d7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 30d7e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq ip, r1, ip, asr r7 │ │ │ │ + addeq ip, r1, ip, lsr #17 │ │ │ │ addseq sp, r9, r8, lsr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sp, sp, r4, lsr #19 │ │ │ │ - rsbeq sp, sp, ip, lsr #19 │ │ │ │ - @ instruction: 0x006dd990 │ │ │ │ + strdeq sp, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq sp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, sp, r0, ror #21 │ │ │ │ addeq ip, fp, r0, ror sl │ │ │ │ - rsbeq sp, sp, r0, lsl #19 │ │ │ │ - rsbeq sp, sp, r8, lsr r9 │ │ │ │ - @ instruction: 0x0081c5b0 │ │ │ │ - ldrdeq ip, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r4, r1, ip, ror fp │ │ │ │ - ldrdeq sp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq sp, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, sp, r8, lsl #21 │ │ │ │ + addeq ip, r1, r0, lsl #14 │ │ │ │ + rsbeq ip, ip, ip, lsr #20 │ │ │ │ + rsbseq r4, r1, ip, asr #25 │ │ │ │ + rsbeq sp, sp, r8, lsr #20 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ addseq sp, r9, ip, lsr r7 │ │ │ │ - strheq sp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq sp, sp, r4, ror r7 │ │ │ │ + rsbeq sp, sp, r0, lsl #18 │ │ │ │ + rsbeq sp, sp, r4, asr #17 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - @ instruction: 0x0081c4bc │ │ │ │ - rsbeq sp, sp, r4, lsr #14 │ │ │ │ - rsbeq sp, sp, ip, lsr #15 │ │ │ │ + addeq ip, r1, ip, lsl #12 │ │ │ │ + rsbeq sp, sp, r4, ror r8 │ │ │ │ + strdeq sp, [sp], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 30d208 │ │ │ │ b 30d208 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -190562,42 +190562,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7508b8 │ │ │ │ - addeq ip, r1, r8, lsl #8 │ │ │ │ - rsbeq ip, ip, r0, lsr r7 │ │ │ │ - ldrsbeq r4, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + b 750a08 │ │ │ │ + addeq ip, r1, r8, asr r5 │ │ │ │ + rsbeq ip, ip, r0, lsl #17 │ │ │ │ + rsbseq r4, r1, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 30d8ac │ │ │ │ ldr r2, [pc, #48] @ 30d8b0 │ │ │ │ ldr r1, [pc, #48] @ 30d8b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 415f6c │ │ │ │ - @ instruction: 0x0081c3b4 │ │ │ │ - rsbeq sp, sp, r8, lsl r6 │ │ │ │ - rsbeq sp, sp, ip, lsr #12 │ │ │ │ + addeq ip, r1, r4, lsl #10 │ │ │ │ + rsbeq sp, sp, r8, ror #14 │ │ │ │ + rsbeq sp, sp, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 30dbd4 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -190748,15 +190748,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 30da6c │ │ │ │ ldr r0, [pc, #212] @ 30dbfc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 30da58 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -190793,26 +190793,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sp, r9, r4, asr #10 │ │ │ │ addeq ip, fp, r0, lsl #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - @ instruction: 0x006dd498 │ │ │ │ - rsbeq sp, sp, r0, ror r5 │ │ │ │ - rsbeq sp, sp, r0, lsl #8 │ │ │ │ - rsbeq sp, sp, r4, lsl #10 │ │ │ │ - strheq sp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sp, sp, r4, ror #9 │ │ │ │ - rsbeq sp, sp, r4, lsl #9 │ │ │ │ - rsbeq sp, sp, ip, lsr #6 │ │ │ │ - rsbeq sp, sp, r8, lsr r4 │ │ │ │ - addeq ip, r1, r8, ror r0 │ │ │ │ - rsbeq sp, sp, r0, ror #5 │ │ │ │ - rsbeq sp, sp, r0, asr #8 │ │ │ │ + rsbeq sp, sp, r8, ror #11 │ │ │ │ + rsbeq sp, sp, r0, asr #13 │ │ │ │ + rsbeq sp, sp, r0, asr r5 │ │ │ │ + rsbeq sp, sp, r4, asr r6 │ │ │ │ + rsbeq sp, sp, r0, lsl #10 │ │ │ │ + rsbeq sp, sp, r4, lsr r6 │ │ │ │ + ldrdeq sp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sp, sp, ip, ror r4 │ │ │ │ + rsbeq sp, sp, r8, lsl #11 │ │ │ │ + addeq ip, r1, r8, asr #3 │ │ │ │ + rsbeq sp, sp, r0, lsr r4 │ │ │ │ + @ instruction: 0x006dd590 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 30dcd4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -190825,49 +190825,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 30dce0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #116] @ 30dce4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 30dce8 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r1, [pc, #96] @ 30dcec │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74ebbc │ │ │ │ + bl 74ed0c │ │ │ │ ldr r3, [pc, #80] @ 30dcf0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7509ec │ │ │ │ + bl 750b3c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq sp, sp, r4, lsr r3 │ │ │ │ - addeq fp, r1, r8, ror #31 │ │ │ │ - rsbeq ip, ip, r0, lsl r3 │ │ │ │ - ldrheq r4, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, sp, r4, lsl #9 │ │ │ │ + addeq ip, r1, r8, lsr r1 │ │ │ │ + rsbeq ip, ip, r0, ror #8 │ │ │ │ + rsbseq r4, r1, r0, lsl #14 │ │ │ │ @ instruction: 0x0099d1b8 │ │ │ │ - rsbeq sp, sp, r0, lsr #7 │ │ │ │ - rsbeq r8, sp, r4, asr #3 │ │ │ │ + strdeq sp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, sp, r4, lsl r3 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 30dfb4 │ │ │ │ @@ -191040,37 +191040,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 30dda4 │ │ │ │ addseq sp, r9, ip, lsl #2 │ │ │ │ addeq ip, fp, ip, asr #9 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - @ instruction: 0x006dd094 │ │ │ │ - rsbeq sp, sp, r4, lsl #4 │ │ │ │ - rsbeq ip, sp, r0, ror #31 │ │ │ │ - rsbeq sp, sp, r4, ror #1 │ │ │ │ - @ instruction: 0x006dcf90 │ │ │ │ - rsbeq sp, sp, r4, rrx │ │ │ │ - rsbeq ip, sp, r8, lsr #30 │ │ │ │ - rsbeq sp, sp, r4, lsr r0 │ │ │ │ + rsbeq sp, sp, r4, ror #3 │ │ │ │ + rsbeq sp, sp, r4, asr r3 │ │ │ │ + rsbeq sp, sp, r0, lsr r1 │ │ │ │ + rsbeq sp, sp, r4, lsr r2 │ │ │ │ + rsbeq sp, sp, r0, ror #1 │ │ │ │ + strheq sp, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sp, sp, r8, ror r0 │ │ │ │ + rsbeq sp, sp, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 30e0d8 │ │ │ │ ldr r2, [pc, #224] @ 30e0dc │ │ │ │ ldr r1, [pc, #224] @ 30e0e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #192] @ 30e0e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -191079,15 +191079,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 30e030 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 30e0c8 │ │ │ │ ldr r6, [pc, #108] @ 30e0e8 │ │ │ │ ldr r8, [pc, #108] @ 30e0ec │ │ │ │ @@ -191097,48 +191097,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 30e090 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 30d208 │ │ │ │ - addeq fp, r1, r8, lsr ip │ │ │ │ - @ instruction: 0x006dce94 │ │ │ │ - rsbeq ip, sp, r8, lsr #29 │ │ │ │ + addeq fp, r1, r8, lsl #27 │ │ │ │ + rsbeq ip, sp, r4, ror #31 │ │ │ │ + strdeq ip, [sp], #-248 @ 0xffffff08 @ │ │ │ │ ldrdeq ip, [fp], r8 │ │ │ │ - @ instruction: 0x0081bbb4 │ │ │ │ - strheq ip, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq ip, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + addeq fp, r1, r4, lsl #26 │ │ │ │ + rsbeq sp, sp, ip, lsl #2 │ │ │ │ + rsbeq sp, sp, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 30e178 │ │ │ │ ldr r2, [pc, #108] @ 30e17c │ │ │ │ ldr r1, [pc, #108] @ 30e180 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr ip, [pc, #80] @ 30e184 │ │ │ │ ldr r1, [pc, #80] @ 30e188 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 30e18c │ │ │ │ @@ -191149,47 +191149,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - addeq fp, r1, r0, lsr #22 │ │ │ │ - rsbeq fp, ip, ip, asr #28 │ │ │ │ - rsbseq r4, r1, ip, ror #1 │ │ │ │ + b 74f334 │ │ │ │ + addeq fp, r1, r0, ror ip │ │ │ │ + @ instruction: 0x006cbf9c │ │ │ │ + rsbseq r4, r1, ip, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ addseq r4, r7, r0, lsl #27 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbeq ip, sp, r8, lsr #28 │ │ │ │ + rsbeq ip, sp, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e240 │ │ │ │ ldr r2, [pc, #148] @ 30e244 │ │ │ │ ldr r1, [pc, #148] @ 30e248 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #116] @ 30e24c │ │ │ │ ldr r1, [pc, #116] @ 30e250 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #84] @ 30e254 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e258 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191200,46 +191200,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r1, r0, lsl #21 │ │ │ │ - rsbeq fp, ip, ip, lsr #27 │ │ │ │ - rsbseq r4, r1, ip, asr #32 │ │ │ │ - rsbeq ip, sp, r8, ror r0 │ │ │ │ - rsbeq r5, sp, r0, asr r2 │ │ │ │ + ldrdeq fp, [r1], r0 │ │ │ │ + strdeq fp, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x0071419c │ │ │ │ + rsbeq ip, sp, r8, asr #3 │ │ │ │ + rsbeq r5, sp, r0, lsr #7 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - rsbeq ip, sp, r4, asr lr │ │ │ │ + rsbeq ip, sp, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30e308 │ │ │ │ ldr r2, [pc, #148] @ 30e30c │ │ │ │ ldr r1, [pc, #148] @ 30e310 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #116] @ 30e314 │ │ │ │ ldr r1, [pc, #116] @ 30e318 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #84] @ 30e31c │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 30e320 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -191250,21 +191250,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0081b9b8 │ │ │ │ - rsbeq fp, ip, r4, ror #25 │ │ │ │ - rsbseq r3, r1, r4, lsl #31 │ │ │ │ - strheq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r5, sp, r8, lsl #3 │ │ │ │ + addeq fp, r1, r8, lsl #22 │ │ │ │ + rsbeq fp, ip, r4, lsr lr │ │ │ │ + ldrsbeq r4, [r1], #-4 @ │ │ │ │ + rsbeq ip, sp, r0, lsl #2 │ │ │ │ + ldrdeq r5, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - strheq ip, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq ip, sp, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30e590 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -191330,30 +191330,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -191415,16 +191415,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r4, ror #21 │ │ │ │ @ instruction: 0x0099cad4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq ip, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - ldrdeq ip, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq ip, sp, r4, lsr #24 │ │ │ │ + rsbeq ip, sp, r4, lsr #28 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ @ instruction: 0x0099c8d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -191474,17 +191474,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 30e5d4 │ │ │ │ addseq ip, r9, r8, asr r8 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, sp, ip, asr #16 │ │ │ │ - ldrdeq fp, [r1], r0 │ │ │ │ - ldrsheq r9, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x006dc99c │ │ │ │ + addeq fp, r1, r0, lsr #14 │ │ │ │ + rsbseq r9, r2, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -191499,23 +191499,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30e760 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30e730 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -191526,17 +191526,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r1, r8, ror r5 │ │ │ │ - rsbeq ip, sp, r8, ror r9 │ │ │ │ - rsbeq ip, sp, r0, lsl #19 │ │ │ │ + addeq fp, r1, r8, asr #13 │ │ │ │ + rsbeq ip, sp, r8, asr #21 │ │ │ │ + ldrdeq ip, [sp], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -191647,20 +191647,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 30e834 │ │ │ │ addseq ip, r9, r0, lsl #13 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, sp, ip, lsr #12 │ │ │ │ - rsbeq ip, sp, r8, lsr r8 │ │ │ │ - rsbeq ip, sp, r0, ror #11 │ │ │ │ - rsbeq ip, sp, r4, lsr #16 │ │ │ │ - rsbeq ip, sp, r0, lsr #11 │ │ │ │ - strheq ip, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq ip, sp, ip, ror r7 │ │ │ │ + rsbeq ip, sp, r8, lsl #19 │ │ │ │ + rsbeq ip, sp, r0, lsr r7 │ │ │ │ + rsbeq ip, sp, r4, ror r9 │ │ │ │ + strdeq ip, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, sp, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 30e9f4 │ │ │ │ ldr r6, [pc, #136] @ 30e9f8 │ │ │ │ ldr r5, [pc, #136] @ 30e9fc │ │ │ │ @@ -191669,23 +191669,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30e9d4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -191693,17 +191693,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq fp, r1, r4, asr #5 │ │ │ │ - rsbeq ip, sp, r4, asr #13 │ │ │ │ - ldrdeq ip, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + addeq fp, r1, r4, lsl r4 │ │ │ │ + rsbeq ip, sp, r4, lsl r8 │ │ │ │ + rsbeq ip, sp, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -191731,15 +191731,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -191814,15 +191814,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -191831,15 +191831,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -191960,47 +191960,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 30ecac │ │ │ │ b 30ed60 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099c3fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r9, ip, asr #7 │ │ │ │ - addeq fp, r1, ip, ror #3 │ │ │ │ - rsbeq ip, sp, ip, lsl #10 │ │ │ │ - ldrdeq ip, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq fp, r1, ip, lsr r3 │ │ │ │ + rsbeq ip, sp, ip, asr r6 │ │ │ │ + rsbeq ip, sp, r8, lsr #14 │ │ │ │ addseq ip, r9, r0, asr r3 │ │ │ │ - rsbeq ip, sp, r0, ror r3 │ │ │ │ - ldrdeq ip, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, sp, r0, asr #9 │ │ │ │ + rsbeq ip, sp, ip, lsr #14 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, sp, r4, lsr #2 │ │ │ │ - rsbeq ip, sp, r8, lsr #7 │ │ │ │ + rsbeq ip, sp, r4, ror r2 │ │ │ │ + strdeq ip, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 30efbc │ │ │ │ ldr r5, [pc, #256] @ 30efc0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -192011,33 +192011,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r9, [pc, #208] @ 30efc8 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 30ef70 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -192054,30 +192054,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq sl, r1, r8, ror sp │ │ │ │ - rsbeq ip, sp, r4, ror r1 │ │ │ │ - rsbeq ip, sp, r8, lsr #1 │ │ │ │ - rsbeq ip, sp, r0, ror #2 │ │ │ │ - @ instruction: 0x0081acb4 │ │ │ │ - rsbeq ip, sp, r8, asr #3 │ │ │ │ - rsbeq fp, sp, r0, lsr #30 │ │ │ │ + addeq sl, r1, r8, asr #29 │ │ │ │ + rsbeq ip, sp, r4, asr #5 │ │ │ │ + strdeq ip, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq ip, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq sl, r1, r4, lsl #28 │ │ │ │ + rsbeq ip, sp, r8, lsl r3 │ │ │ │ + rsbeq ip, sp, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 30f510 │ │ │ │ @@ -192101,15 +192101,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 30f338 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -192143,15 +192143,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -192166,29 +192166,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -192197,15 +192197,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 30f1f0 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 30f454 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -192407,34 +192407,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30d208 │ │ │ │ addseq fp, r9, r0, lsr #28 │ │ │ │ addseq fp, r9, ip, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r1, ip, lsl #24 │ │ │ │ - strdeq fp, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq fp, sp, r8, lsr pc │ │ │ │ + addeq sl, r1, ip, asr sp │ │ │ │ + rsbeq ip, sp, ip, asr #2 │ │ │ │ + rsbeq ip, sp, r8, lsl #1 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq fp, sp, r0, lsl #25 │ │ │ │ - strdeq sl, [r1], ip │ │ │ │ - rsbeq fp, sp, ip, ror #30 │ │ │ │ + ldrdeq fp, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + addeq sl, r1, ip, asr #22 │ │ │ │ + strheq ip, [sp], #-12 @ │ │ │ │ umullseq fp, r9, ip, fp │ │ │ │ - strheq fp, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq fp, sp, r4, lsl #26 │ │ │ │ addseq fp, r9, r8, lsr #22 │ │ │ │ - rsbeq fp, sp, r8, ror #28 │ │ │ │ - rsbeq fp, sp, r0, lsr #22 │ │ │ │ - rsbeq fp, sp, r8, asr #27 │ │ │ │ - rsbeq fp, sp, r4, asr #21 │ │ │ │ - addeq sl, r1, r0, asr #16 │ │ │ │ - strdeq fp, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + strheq fp, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, sp, r0, ror ip │ │ │ │ + rsbeq fp, sp, r8, lsl pc │ │ │ │ + rsbeq fp, sp, r4, lsl ip │ │ │ │ + umulleq sl, r1, r0, r9 │ │ │ │ + rsbeq fp, sp, ip, asr #30 │ │ │ │ @ instruction: 0x0099b9f0 │ │ │ │ - rsbeq fp, sp, ip, lsl #20 │ │ │ │ - addeq sl, r1, ip, lsl #15 │ │ │ │ - rsbeq fp, sp, ip, lsr #26 │ │ │ │ + rsbeq fp, sp, ip, asr fp │ │ │ │ + ldrdeq sl, [r1], ip │ │ │ │ + rsbeq fp, sp, ip, ror lr │ │ │ │ addseq fp, r9, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 30f70c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -192464,27 +192464,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 30f650 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 30f5e0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -192532,24 +192532,24 @@ │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 30f730 │ │ │ │ ldr r2, [pc, #48] @ 30f734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30f6b0 │ │ │ │ umullseq fp, r9, r8, r8 │ │ │ │ - addeq sl, r1, r4, ror r6 │ │ │ │ - rsbeq fp, sp, r8, ror sl │ │ │ │ - rsbeq fp, sp, ip, lsl #21 │ │ │ │ + addeq sl, r1, r4, asr #15 │ │ │ │ + rsbeq fp, sp, r8, asr #23 │ │ │ │ + ldrdeq fp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq fp, sp, r8, lsl #16 │ │ │ │ - addeq sl, r1, ip, lsl #11 │ │ │ │ - rsbeq fp, sp, r0, lsr #23 │ │ │ │ - strheq fp, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - addeq sl, r1, r4, lsr r5 │ │ │ │ - rsbeq fp, sp, ip, lsl fp │ │ │ │ + rsbeq fp, sp, r8, asr r9 │ │ │ │ + ldrdeq sl, [r1], ip │ │ │ │ + strdeq fp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq fp, sp, r0, lsl #18 │ │ │ │ + addeq sl, r1, r4, lsl #13 │ │ │ │ + rsbeq fp, sp, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 30fa7c │ │ │ │ tst r2, #1 │ │ │ │ @@ -192597,30 +192597,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 30f8a8 │ │ │ │ ldr r2, [pc, #544] @ 30fa8c │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -192754,31 +192754,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 30f8e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r9, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0099b6b8 │ │ │ │ - umulleq sl, r1, ip, r4 │ │ │ │ + addeq sl, r1, ip, ror #11 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq fp, sp, r4, lsr #12 │ │ │ │ - rsbeq fp, sp, r4, lsr sl │ │ │ │ + rsbeq fp, sp, r4, ror r7 │ │ │ │ + rsbeq fp, sp, r4, lsl #23 │ │ │ │ addseq fp, r9, ip, lsr r5 │ │ │ │ - rsbeq fp, sp, r0, asr #10 │ │ │ │ - addeq sl, r1, r4, asr #5 │ │ │ │ - rsbeq fp, sp, r0, lsl r9 │ │ │ │ - strdeq fp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - addeq sl, r1, r4, ror r2 │ │ │ │ - rsbeq fp, sp, r4, ror #17 │ │ │ │ - rsbeq fp, sp, ip, lsr #9 │ │ │ │ - addeq sl, r1, ip, lsr #4 │ │ │ │ - rsbeq fp, sp, r0, ror #16 │ │ │ │ - rsbeq fp, sp, r4, asr r4 │ │ │ │ - ldrdeq sl, [r1], r8 │ │ │ │ - rsbeq fp, sp, r0, lsr r8 │ │ │ │ + @ instruction: 0x006db690 │ │ │ │ + addeq sl, r1, r4, lsl r4 │ │ │ │ + rsbeq fp, sp, r0, ror #20 │ │ │ │ + rsbeq fp, sp, r0, asr #12 │ │ │ │ + addeq sl, r1, r4, asr #7 │ │ │ │ + rsbeq fp, sp, r4, lsr sl │ │ │ │ + strdeq fp, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq sl, r1, ip, ror r3 │ │ │ │ + strheq fp, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, sp, r4, lsr #11 │ │ │ │ + addeq sl, r1, r8, lsr #6 │ │ │ │ + rsbeq fp, sp, r0, lsl #19 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 30f738 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -192820,27 +192820,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 30fbb8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq fp, sp, r8, lsl #8 │ │ │ │ + rsbeq fp, sp, r8, asr r5 │ │ │ │ │ │ │ │ 0030fbbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -192860,15 +192860,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 30fc4c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 30fc00 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192878,17 +192878,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r1, ip, asr #32 │ │ │ │ - rsbeq fp, sp, r0, asr r4 │ │ │ │ - rsbeq fp, sp, r4, ror #8 │ │ │ │ + umulleq sl, r1, ip, r1 │ │ │ │ + rsbeq fp, sp, r0, lsr #11 │ │ │ │ + strheq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 0030fc74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 30fcdc │ │ │ │ @@ -192901,25 +192901,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - umulleq r9, r1, ip, pc @ │ │ │ │ - ldrdeq fp, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x006db390 │ │ │ │ + addeq sl, r1, ip, ror #1 │ │ │ │ + rsbeq fp, sp, r0, lsr #8 │ │ │ │ + rsbeq fp, sp, r0, ror #9 │ │ │ │ │ │ │ │ 0030fce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -192934,48 +192934,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addeq r9, r1, r4, lsr #30 │ │ │ │ - rsbeq fp, sp, ip, asr r2 │ │ │ │ - rsbeq fp, sp, ip, lsl r3 │ │ │ │ + addeq sl, r1, r4, ror r0 │ │ │ │ + rsbeq fp, sp, ip, lsr #7 │ │ │ │ + rsbeq fp, sp, ip, ror #8 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 30fdc0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq sp, fp, r8, ror #31 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -193109,21 +193109,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 4ff828 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 30ff6c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldr ip, [pc, #252] @ 3100fc │ │ │ │ add ip, pc, ip │ │ │ │ b 30ffbc │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldr ip, [pc, #232] @ 310100 │ │ │ │ add ip, pc, ip │ │ │ │ b 30ff40 │ │ │ │ ldr r2, [pc, #224] @ 310104 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -193149,31 +193149,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 310114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30ff24 │ │ │ │ ldr r0, [pc, #84] @ 310118 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 30ff24 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r9, r0, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r9, r4, lsr pc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -193181,16 +193181,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0x00004db8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq sp, fp, r8, lsl sp │ │ │ │ - rsbeq fp, sp, r8, asr r8 │ │ │ │ - rsbeq fp, sp, r4, ror r8 │ │ │ │ + rsbeq fp, sp, r8, lsr #19 │ │ │ │ + rsbeq fp, sp, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -193343,15 +193343,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 3102f4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #400] @ 310538 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310324 │ │ │ │ ldr r2, [pc, #388] @ 310544 │ │ │ │ @@ -193374,22 +193374,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 310550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 310324 │ │ │ │ ldr r2, [pc, #272] @ 310554 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310308 │ │ │ │ ldr r2, [pc, #240] @ 310548 │ │ │ │ @@ -193407,32 +193407,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 310558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 310308 │ │ │ │ ldr r8, [pc, #144] @ 31055c │ │ │ │ mvn r5, #0 │ │ │ │ b 3102f4 │ │ │ │ ldr r0, [pc, #136] @ 310560 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 310308 │ │ │ │ ldr r2, [pc, #116] @ 310564 │ │ │ │ ldr r3, [pc, #56] @ 31052c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -193440,58 +193440,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 310524 │ │ │ │ ldr r0, [pc, #84] @ 310568 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r9, r4, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r9, r4, ror #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0099aaf8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, ip, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, sp, ip, lsr r5 │ │ │ │ + rsbeq fp, sp, ip, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strdeq fp, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq fp, sp, r8, asr #12 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq fp, sp, r4, lsl #10 │ │ │ │ + rsbeq fp, sp, r4, asr r6 │ │ │ │ addseq sl, r9, r4, lsr r9 │ │ │ │ - rsbeq fp, sp, r0, lsl #9 │ │ │ │ + ldrdeq fp, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 31063c │ │ │ │ ldr r2, [pc, #184] @ 310640 │ │ │ │ ldr r1, [pc, #184] @ 310644 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #152] @ 310648 │ │ │ │ ldr r1, [pc, #152] @ 31064c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #120] @ 310650 │ │ │ │ ldr r2, [pc, #120] @ 310654 │ │ │ │ ldr r3, [pc, #120] @ 310658 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -193499,31 +193499,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 31065c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #72] @ 310660 │ │ │ │ ldr r1, [pc, #72] @ 310664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - addeq r9, r1, r0, lsl r8 │ │ │ │ - ldrdeq r9, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r1, r1, r4, ror ip │ │ │ │ - rsbeq sl, sp, ip, lsl #21 │ │ │ │ - rsbeq sl, sp, r0, lsr #21 │ │ │ │ + b 74f334 │ │ │ │ + addeq r9, r1, r0, ror #18 │ │ │ │ + rsbeq r9, ip, r4, lsr #22 │ │ │ │ + rsbseq r1, r1, r4, asr #27 │ │ │ │ + ldrdeq sl, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq sl, [sp], #-176 @ 0xffffff50 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq sp, fp, r8, ror #14 │ │ │ │ addseq r3, r7, r8, lsr #3 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -193602,28 +193602,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3107e0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 310894 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 31095c │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b4070 │ │ │ │ + bl 9b41c0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 310824 │ │ │ │ ldr r2, [pc, #356] @ 310960 │ │ │ │ ldr r3, [pc, #336] @ 310950 │ │ │ │ @@ -193663,15 +193663,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ b 3107e0 │ │ │ │ ldr r2, [pc, #192] @ 31096c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 310788 │ │ │ │ ldr r2, [pc, #176] @ 310970 │ │ │ │ @@ -193689,45 +193689,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 310978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 310788 │ │ │ │ ldr r0, [pc, #72] @ 31097c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 310788 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099a6f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0099a6d4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq sl, r9, r8, lsr #12 │ │ │ │ @ instruction: 0x0099a5f8 │ │ │ │ addseq sl, r9, r8, asr #11 │ │ │ │ andeq r4, r0, r4, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, sp, r0, ror #1 │ │ │ │ - strdeq fp, [sp], #-12 @ │ │ │ │ + rsbeq fp, sp, r0, lsr r2 │ │ │ │ + rsbeq fp, sp, ip, asr #4 │ │ │ │ ldr ip, [pc, #368] @ 310af8 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 310afc │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -193816,15 +193816,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 310b10 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 310a04 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r9, r1, r8, lsl #7 │ │ │ │ + ldrdeq r9, [r1], r8 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedbb5c0 <__bss_end__@@Base+0xfdff29f8> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -193891,17 +193891,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 310b44 │ │ │ │ addseq sl, r9, ip, ror #5 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sl, sp, r8, lsr #5 │ │ │ │ - umulleq r9, r1, r4, r1 │ │ │ │ - rsbseq r7, r2, ip, asr #6 │ │ │ │ + strdeq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r9, r1, r4, ror #5 │ │ │ │ + @ instruction: 0x0072749c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 31133c │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -193911,15 +193911,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 311348 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -194343,55 +194343,55 @@ │ │ │ │ b 3112bc │ │ │ │ ldr lr, [pc, #140] @ 3113b8 │ │ │ │ add lr, pc, lr │ │ │ │ b 3112ac │ │ │ │ ldr ip, [pc, #132] @ 3113bc │ │ │ │ add ip, pc, ip │ │ │ │ b 31129c │ │ │ │ - addeq r9, r1, r0, asr #2 │ │ │ │ - rsbeq sl, sp, r0, lsl #28 │ │ │ │ - rsbeq sl, sp, r0, lsl lr │ │ │ │ + umulleq r9, r1, r0, r2 │ │ │ │ + rsbeq sl, sp, r0, asr pc │ │ │ │ + rsbeq sl, sp, r0, ror #30 │ │ │ │ addseq sl, r9, ip, ror r1 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sl, sp, r0, lsr r1 │ │ │ │ - rsbeq sl, sp, ip, lsr sp │ │ │ │ - ldrdeq sl, [sp], #-0 @ │ │ │ │ - rsbseq r4, r4, r0, lsl #12 │ │ │ │ - addeq r8, r1, r8, ror #30 │ │ │ │ - rsbeq sl, sp, r4, lsl #1 │ │ │ │ - addeq r8, r1, ip, asr #30 │ │ │ │ - rsbeq sl, sp, r8, lsr ip │ │ │ │ - rsbeq sl, sp, r0, lsl r0 │ │ │ │ - rsbeq r9, sp, ip, lsr #28 │ │ │ │ - addeq r8, r1, ip, lsl #26 │ │ │ │ - rsbeq sl, sp, ip, lsl #21 │ │ │ │ - rsbeq r9, sp, r4, lsl #27 │ │ │ │ - @ instruction: 0x006da990 │ │ │ │ - rsbeq r9, sp, ip, lsr ip │ │ │ │ - rsbeq sl, ip, r0 │ │ │ │ - rsbseq sp, r7, r8, lsr r5 │ │ │ │ - rsbseq ip, r0, r4, asr #13 │ │ │ │ - rsbseq pc, r6, ip, asr #15 │ │ │ │ - @ instruction: 0x006da790 │ │ │ │ - rsbeq sl, sp, r0, lsl r8 │ │ │ │ - rsbeq sl, sp, ip, asr r7 │ │ │ │ - rsbseq sl, r6, r8, lsl #23 │ │ │ │ - rsbeq sl, sp, r4, asr #14 │ │ │ │ - rsbeq sl, sp, r8, lsr r7 │ │ │ │ - rsbeq sl, sp, ip, lsr #14 │ │ │ │ + rsbeq sl, sp, r0, lsl #5 │ │ │ │ + rsbeq sl, sp, ip, lsl #29 │ │ │ │ + rsbeq sl, sp, r0, lsr #4 │ │ │ │ + rsbseq r4, r4, r0, asr r7 │ │ │ │ + strheq r9, [r1], r8 │ │ │ │ + ldrdeq sl, [sp], #-20 @ 0xffffffec @ │ │ │ │ + umulleq r9, r1, ip, r0 │ │ │ │ + rsbeq sl, sp, r8, lsl #27 │ │ │ │ + rsbeq sl, sp, r0, ror #2 │ │ │ │ + rsbeq r9, sp, ip, ror pc │ │ │ │ + addeq r8, r1, ip, asr lr │ │ │ │ + ldrdeq sl, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sl, sp, r0, ror #21 │ │ │ │ + rsbeq r9, sp, ip, lsl #27 │ │ │ │ + rsbeq sl, ip, r0, asr r1 │ │ │ │ + rsbseq sp, r7, r8, lsl #13 │ │ │ │ + rsbseq ip, r0, r4, lsl r8 │ │ │ │ + rsbseq pc, r6, ip, lsl r9 @ │ │ │ │ + rsbeq sl, sp, r0, ror #17 │ │ │ │ + rsbeq sl, sp, r0, ror #18 │ │ │ │ + rsbeq sl, sp, ip, lsr #17 │ │ │ │ + ldrsbeq sl, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x006da894 │ │ │ │ + rsbeq sl, sp, r8, lsl #17 │ │ │ │ + rsbeq sl, sp, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -194409,22 +194409,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 311520 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -194482,28 +194482,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b4070 │ │ │ │ + b 9b41c0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c3d78 <__bss_end__@@Base+0xfdbfb1b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -194520,22 +194520,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3116d4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -194592,15 +194592,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b4070 │ │ │ │ + b 9b41c0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9c3f30 <__bss_end__@@Base+0xfdbfb368> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -194612,138 +194612,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #100] @ 3117e0 │ │ │ │ ldr r1, [pc, #100] @ 3117e4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #68] @ 3117e8 │ │ │ │ ldr r3, [pc, #68] @ 3117ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, r4, asr #12 │ │ │ │ - rsbeq r8, ip, r8, lsl #16 │ │ │ │ - rsbseq r0, r1, r8, lsr #21 │ │ │ │ - rsbeq r9, sp, r0, asr #17 │ │ │ │ - ldrdeq r9, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + umulleq r8, r1, r4, r7 │ │ │ │ + rsbeq r8, ip, r8, asr r9 │ │ │ │ + ldrsheq r0, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, sp, r0, lsl sl │ │ │ │ + rsbeq r9, sp, r4, lsr #20 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - strheq sl, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq sl, sp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 31188c │ │ │ │ ldr r2, [pc, #132] @ 311890 │ │ │ │ ldr r1, [pc, #132] @ 311894 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #100] @ 311898 │ │ │ │ ldr r1, [pc, #100] @ 31189c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #68] @ 3118a0 │ │ │ │ ldr r3, [pc, #68] @ 3118a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r1, ip, lsl #11 │ │ │ │ - rsbeq r8, ip, r0, asr r7 │ │ │ │ - ldrsheq r0, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, sp, r8, lsl #16 │ │ │ │ - rsbeq r9, sp, ip, lsl r8 │ │ │ │ + ldrdeq r8, [r1], ip │ │ │ │ + rsbeq r8, ip, r0, lsr #17 │ │ │ │ + rsbseq r0, r1, r0, asr #22 │ │ │ │ + rsbeq r9, sp, r8, asr r9 │ │ │ │ + rsbeq r9, sp, ip, ror #18 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbeq sl, sp, r0, lsr #6 │ │ │ │ + rsbeq sl, sp, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 311944 │ │ │ │ ldr r2, [pc, #132] @ 311948 │ │ │ │ ldr r1, [pc, #132] @ 31194c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #100] @ 311950 │ │ │ │ ldr r1, [pc, #100] @ 311954 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #68] @ 311958 │ │ │ │ ldr r3, [pc, #68] @ 31195c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r8, [r1], r4 │ │ │ │ - @ instruction: 0x006c8698 │ │ │ │ - rsbseq r0, r1, r8, lsr r9 │ │ │ │ - rsbeq r9, sp, r0, asr r7 │ │ │ │ - rsbeq r9, sp, r4, ror #14 │ │ │ │ + addeq r8, r1, r4, lsr #12 │ │ │ │ + rsbeq r8, ip, r8, ror #15 │ │ │ │ + rsbseq r0, r1, r8, lsl #21 │ │ │ │ + rsbeq r9, sp, r0, lsr #17 │ │ │ │ + strheq r9, [sp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - @ instruction: 0x006da298 │ │ │ │ + rsbeq sl, sp, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 311bd0 │ │ │ │ @@ -194872,47 +194872,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 311ac0 │ │ │ │ ldr r5, [pc, #72] @ 311bfc │ │ │ │ mvn r4, #0 │ │ │ │ b 311aac │ │ │ │ ldr r0, [pc, #64] @ 311c00 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 311ac0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, r4, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r9, r0, ror #8 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r9, r0, asr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r0, lsl lr │ │ │ │ + rsbeq r9, sp, r0, ror #30 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r9, sp, r0, lsr #28 │ │ │ │ + rsbeq r9, sp, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 311cd0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -194922,15 +194922,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -194956,32 +194956,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r8, r1, r4, ror r1 │ │ │ │ - rsbeq r9, sp, r4, asr #28 │ │ │ │ - rsbeq r9, sp, r4, lsr lr │ │ │ │ + addeq r8, r1, r4, asr #5 │ │ │ │ + @ instruction: 0x006d9f94 │ │ │ │ + rsbeq r9, sp, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 311dc0 │ │ │ │ ldr r2, [pc, #204] @ 311dc4 │ │ │ │ ldr r1, [pc, #204] @ 311dc8 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #172] @ 311dcc │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 311d84 │ │ │ │ @@ -195016,36 +195016,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 311dd8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 311d34 │ │ │ │ - addeq r8, r1, r4, lsr #1 │ │ │ │ - rsbeq r9, sp, r4, ror #26 │ │ │ │ - rsbeq r9, sp, r8, ror sp │ │ │ │ + strdeq r8, [r1], r4 │ │ │ │ + strheq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r9, sp, r8, asr #29 │ │ │ │ addseq r9, r9, r8, lsl #2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, sp, r4, lsl #2 │ │ │ │ - ldrheq r6, [r2], #-16 @ │ │ │ │ + rsbeq r9, sp, r4, asr r2 │ │ │ │ + rsbseq r6, r2, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 311ef0 │ │ │ │ ldr r2, [pc, #252] @ 311ef4 │ │ │ │ ldr r1, [pc, #252] @ 311ef8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #220] @ 311efc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 311eb4 │ │ │ │ @@ -195056,15 +195056,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 311e84 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 311e6c │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 311eac │ │ │ │ @@ -195092,22 +195092,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 311f0c │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 311e34 │ │ │ │ - addeq r7, r1, r4, lsr #31 │ │ │ │ - rsbeq r9, sp, r4, ror #24 │ │ │ │ - rsbeq r9, sp, r8, ror ip │ │ │ │ + strdeq r8, [r1], r4 │ │ │ │ + strheq r9, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r9, sp, r8, asr #27 │ │ │ │ addseq r9, r9, r8 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq r8, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r6, r2, r0, lsl #1 │ │ │ │ + rsbeq r9, sp, r4, lsr #2 │ │ │ │ + ldrsbeq r6, [r2], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 312194 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -195116,15 +195116,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 31219c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 3121a0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 3121a4 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -195137,15 +195137,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31212c │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -195201,15 +195201,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -195233,15 +195233,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ b 3120a8 │ │ │ │ ldr r2, [pc, #128] @ 3121b4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 3121b8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195261,28 +195261,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3121c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3121cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r7, r1, r4, ror lr │ │ │ │ - rsbeq r9, sp, ip, lsr #22 │ │ │ │ - rsbeq r9, sp, r0, asr #22 │ │ │ │ + addeq r7, r1, r4, asr #31 │ │ │ │ + rsbeq r9, sp, ip, ror ip │ │ │ │ + @ instruction: 0x006d9c90 │ │ │ │ addseq r8, r9, r8, asr #29 │ │ │ │ - rsbeq r8, sp, r0, lsl pc │ │ │ │ + rsbeq r9, sp, r0, rrx │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r8, sp, ip, asr sp │ │ │ │ - rsbeq r9, sp, r4, lsl #21 │ │ │ │ - addeq r7, r1, r0, lsr #24 │ │ │ │ - rsbeq r9, sp, r8, ror #17 │ │ │ │ - rsbeq r9, sp, r0, ror #20 │ │ │ │ + rsbeq r8, sp, ip, lsr #29 │ │ │ │ + ldrdeq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r7, r1, r0, ror sp │ │ │ │ + rsbeq r9, sp, r8, lsr sl │ │ │ │ + strheq r9, [sp], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 312254 │ │ │ │ ldr r2, [pc, #108] @ 312258 │ │ │ │ @@ -195292,15 +195292,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312244 │ │ │ │ ldr r3, [pc, #52] @ 312260 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -195309,17 +195309,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311f10 │ │ │ │ ldr r3, [pc, #24] @ 312264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 312230 │ │ │ │ - @ instruction: 0x00817bb4 │ │ │ │ - rsbeq r9, sp, ip, ror #16 │ │ │ │ - rsbeq r9, sp, ip, ror r8 │ │ │ │ + addeq r7, r1, r4, lsl #26 │ │ │ │ + strheq r9, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r9, sp, ip, asr #19 │ │ │ │ addeq fp, fp, r8, asr fp │ │ │ │ addeq fp, fp, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3122ec │ │ │ │ @@ -195330,15 +195330,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3122dc │ │ │ │ ldr r3, [pc, #52] @ 3122f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -195347,17 +195347,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311f10 │ │ │ │ ldr r3, [pc, #24] @ 3122fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 3122c8 │ │ │ │ - addeq r7, r1, ip, lsl fp │ │ │ │ - ldrdeq r9, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r9, sp, r4, ror #15 │ │ │ │ + addeq r7, r1, ip, ror #24 │ │ │ │ + rsbeq r9, sp, r4, lsr #18 │ │ │ │ + rsbeq r9, sp, r4, lsr r9 │ │ │ │ addeq fp, fp, r0, asr #21 │ │ │ │ addeq fp, fp, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 312384 │ │ │ │ @@ -195368,15 +195368,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312374 │ │ │ │ ldr r3, [pc, #52] @ 312390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -195385,17 +195385,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 311f10 │ │ │ │ ldr r3, [pc, #24] @ 312394 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 312360 │ │ │ │ - addeq r7, r1, r4, lsl #21 │ │ │ │ - rsbeq r9, sp, ip, lsr r7 │ │ │ │ - rsbeq r9, sp, ip, asr #14 │ │ │ │ + ldrdeq r7, [r1], r4 │ │ │ │ + rsbeq r9, sp, ip, lsl #17 │ │ │ │ + @ instruction: 0x006d989c │ │ │ │ addeq fp, fp, r8, lsr #20 │ │ │ │ addeq fp, fp, r8, lsl #20 │ │ │ │ ldr r3, [pc, #248] @ 312498 │ │ │ │ cmp r0, r3 │ │ │ │ bhi 312450 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls 3123d0 │ │ │ │ @@ -195455,48 +195455,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 3124c8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addeq r7, r1, r4, ror #28 │ │ │ │ - rsbeq r9, sp, ip, ror #18 │ │ │ │ - strdeq r9, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, sp, r8, lsl #19 │ │ │ │ - @ instruction: 0x006d9994 │ │ │ │ - rsbeq r9, sp, ip, asr #18 │ │ │ │ - strdeq r9, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r9, sp, r8, lsr #19 │ │ │ │ - strheq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, sp, r0, lsr #19 │ │ │ │ - ldrdeq r9, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x00817fb4 │ │ │ │ + strheq r9, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r9, sp, r8, asr #22 │ │ │ │ + rsbeq r9, sp, r0, lsr #22 │ │ │ │ + ldrdeq r9, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, sp, r4, ror #21 │ │ │ │ + @ instruction: 0x006d9a9c │ │ │ │ + rsbeq r9, sp, r4, asr #20 │ │ │ │ + strdeq r9, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, sp, r0, lsl #22 │ │ │ │ + strdeq r9, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, sp, ip, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 3124dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756fb8 │ │ │ │ + b 757108 │ │ │ │ umulleq fp, fp, r8, lr @ │ │ │ │ ldr r1, [pc, #8] @ 3124f0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9926e4 │ │ │ │ - rsbeq r8, ip, r0, ror r0 │ │ │ │ + b 992834 │ │ │ │ + rsbeq r8, ip, r0, asr #3 │ │ │ │ ldr r3, [pc, #28] @ 312518 │ │ │ │ ldr r2, [pc, #28] @ 31251c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 312520 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r8, r9, r8, lsr #18 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r8, ip, r8, asr #32 │ │ │ │ + @ instruction: 0x006c8198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 312694 │ │ │ │ mov r8, r3 │ │ │ │ @@ -195512,15 +195512,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3126a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 3126a8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #288] @ 3126ac │ │ │ │ ldr r3, [pc, #288] @ 3126b0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -195563,46 +195563,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3126c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3125b0 │ │ │ │ ldr r0, [pc, #76] @ 3126c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3125b0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r0, ror #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r1, ip, asr #25 │ │ │ │ - ldrdeq r9, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r9, sp, r0, asr #17 │ │ │ │ + addeq r7, r1, ip, lsl lr │ │ │ │ + rsbeq r9, sp, r0, lsr #20 │ │ │ │ + rsbeq r9, sp, r0, lsl sl │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ umullseq r8, r9, r8, r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, ip, ror #16 │ │ │ │ andeq r1, r0, r0, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r9, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, sp, r8, lsl r8 │ │ │ │ + rsbeq r9, sp, r0, asr #18 │ │ │ │ + rsbeq r9, sp, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 312828 │ │ │ │ ldr r2, [pc, #324] @ 31282c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -195637,15 +195637,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 312840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 312718 │ │ │ │ ldr r3, [pc, #192] @ 312844 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31272c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -195659,49 +195659,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 31284c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31272c │ │ │ │ ldr r2, [pc, #92] @ 312850 │ │ │ │ ldr r3, [pc, #52] @ 31282c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312824 │ │ │ │ ldr r0, [pc, #60] @ 312854 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r9, r0, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r9, ip, lsr #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009986f0 │ │ │ │ - rsbeq r9, sp, r4, ror #14 │ │ │ │ + strheq r9, [sp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r0, lsr #14 │ │ │ │ + rsbeq r9, sp, r0, ror r8 │ │ │ │ addseq r8, r9, r0, lsr r6 │ │ │ │ - rsbeq r9, sp, r0, lsr r7 │ │ │ │ + rsbeq r9, sp, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 312a4c │ │ │ │ ldr r0, [pc, #476] @ 312a50 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -195754,21 +195754,21 @@ │ │ │ │ beq 312a18 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 312a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3128ac │ │ │ │ ldr r3, [pc, #256] @ 312a70 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3128ac │ │ │ │ ldr r3, [pc, #224] @ 312a64 │ │ │ │ @@ -195784,36 +195784,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 312a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3128ac │ │ │ │ ldr r2, [pc, #144] @ 312a78 │ │ │ │ ldr r3, [pc, #100] @ 312a50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 312a48 │ │ │ │ ldr r0, [pc, #112] @ 312a7c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [pc, #96] @ 312a80 │ │ │ │ ldr r3, [pc, #44] @ 312a50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195827,21 +195827,21 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r8, r9, r4, r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, r0, ror r5 │ │ │ │ andeq r3, r0, r0, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, ip, lsl #13 │ │ │ │ + ldrdeq r9, [sp], #-124 @ 0xffffff84 @ │ │ │ │ @ instruction: 0x000031b8 │ │ │ │ - rsbeq r9, sp, r8, lsr #11 │ │ │ │ + strdeq r9, [sp], #-104 @ 0xffffff98 @ │ │ │ │ addseq r8, r9, ip, lsr r4 │ │ │ │ - strheq r9, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r9, sp, r0, lsl #14 │ │ │ │ addseq r8, r9, r4, lsl #8 │ │ │ │ - rsbeq r9, sp, r4, ror #11 │ │ │ │ + rsbeq r9, sp, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 312bfc │ │ │ │ ldr lr, [pc, #348] @ 312c00 │ │ │ │ ldr ip, [pc, #348] @ 312c04 │ │ │ │ @@ -195857,15 +195857,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #288] @ 312c10 │ │ │ │ ldr r3, [pc, #288] @ 312c14 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -195906,48 +195906,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 312c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 312b08 │ │ │ │ ldr r0, [pc, #76] @ 312c2c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 312b08 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - umulleq r7, r1, r0, r7 │ │ │ │ + addeq r7, r1, r0, ror #17 │ │ │ │ addseq r8, r9, r8, ror r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r0, ror #6 │ │ │ │ - rsbeq r9, sp, r4, ror r3 │ │ │ │ + strheq r9, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, sp, r4, asr #9 │ │ │ │ addseq r8, r9, r4, lsr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r8, r9, r4, lsl r3 │ │ │ │ muleq r0, r4, r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, sp, r8, lsl #9 │ │ │ │ - rsbeq r9, sp, r4, asr #9 │ │ │ │ + ldrdeq r9, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, sp, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 312f18 │ │ │ │ @@ -196095,15 +196095,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 312cbc │ │ │ │ @@ -196128,30 +196128,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 312f60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ @ instruction: 0x009981b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r1, r9, asr #10 │ │ │ │ + umulleq r7, r1, r9, r6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r8, r9, r8, lsr #2 │ │ │ │ - addeq r7, r1, r0, ror #9 │ │ │ │ + addeq r7, r1, r0, lsr r6 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - rsbeq r9, sp, ip, lsl #6 │ │ │ │ + rsbeq r9, sp, ip, asr r4 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - strheq r9, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - addeq r7, r1, r0, ror r3 │ │ │ │ - rsbeq r8, sp, ip, asr pc │ │ │ │ + rsbeq r9, sp, r4, lsl #8 │ │ │ │ + addeq r7, r1, r0, asr #9 │ │ │ │ + rsbeq r9, sp, ip, lsr #1 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addeq r7, r1, r8, lsr r3 │ │ │ │ - rsbeq r8, sp, r4, lsr #30 │ │ │ │ + addeq r7, r1, r8, lsl #9 │ │ │ │ + rsbeq r9, sp, r4, ror r0 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 313070 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -196160,34 +196160,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 313074 │ │ │ │ ldr r1, [pc, #228] @ 313078 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #208] @ 31307c │ │ │ │ ldr r1, [pc, #208] @ 313080 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 313084 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #144] @ 313088 │ │ │ │ ldr r2, [pc, #144] @ 31308c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -196212,19 +196212,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x008172b8 │ │ │ │ - ldrdeq r6, [ip], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq pc, r0, r4, ror r2 @ │ │ │ │ - rsbeq r9, sp, r4, ror #2 │ │ │ │ - rsbeq r9, sp, r0, lsl #3 │ │ │ │ + addeq r7, r1, r8, lsl #8 │ │ │ │ + rsbeq r7, ip, r8, lsr #2 │ │ │ │ + rsbseq pc, r0, r4, asr #7 │ │ │ │ + strheq r9, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq r9, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ addseq r0, r7, ip, lsl #26 │ │ │ │ addeq fp, fp, r4, ror r3 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -196251,15 +196251,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 313284 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 31324c │ │ │ │ ldr r8, [pc, #356] @ 313288 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -196283,34 +196283,34 @@ │ │ │ │ beq 313180 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3131bc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4208 │ │ │ │ + bl 6e4358 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 313130 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2540a8 │ │ │ │ b 313190 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e58d8 │ │ │ │ + bl 6e5a28 │ │ │ │ ldr r2, [pc, #168] @ 31328c │ │ │ │ ldr r3, [pc, #144] @ 313278 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196340,27 +196340,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r1, r8, ror r1 │ │ │ │ + addeq r7, r1, r8, asr #5 │ │ │ │ addseq r7, r9, r0, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, sp, ip, asr #26 │ │ │ │ - rsbeq r8, sp, ip, asr #26 │ │ │ │ + @ instruction: 0x006d8e9c │ │ │ │ + @ instruction: 0x006d8e9c │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r7, r9, r0, asr #24 │ │ │ │ - addeq r7, r1, r8 │ │ │ │ - rsbeq r8, sp, r8, lsr pc │ │ │ │ - strdeq r8, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r7, r1, r8, asr r1 │ │ │ │ + rsbeq r9, sp, r8, lsl #1 │ │ │ │ + rsbeq r8, sp, r4, asr #26 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - strdeq r8, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r9, sp, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -196384,32 +196384,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 3133f0 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4208 │ │ │ │ + bl 6e4358 │ │ │ │ ldr ip, [pc, #236] @ 313428 │ │ │ │ ldr r2, [pc, #236] @ 31342c │ │ │ │ ldr r1, [pc, #236] @ 313430 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e58d8 │ │ │ │ + bl 6e5a28 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 313404 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 313374 │ │ │ │ @@ -196450,17 +196450,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 313394 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r6, [r1], r4 │ │ │ │ - rsbeq r8, sp, r8, asr #27 │ │ │ │ - rsbeq r8, sp, r4, ror #27 │ │ │ │ + addeq r7, r1, r4, asr #32 │ │ │ │ + rsbeq r8, sp, r8, lsl pc │ │ │ │ + rsbeq r8, sp, r4, lsr pc │ │ │ │ addseq r7, r9, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -196507,15 +196507,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 3135ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r0, [pc, #152] @ 3135b0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -196525,45 +196525,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 3135bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #96] @ 3135c0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e6ccc │ │ │ │ + bl 6e6e1c │ │ │ │ ldr r0, [pc, #88] @ 3135c4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 3135c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 313510 │ │ │ │ ldr r0, [pc, #48] @ 3135cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 313510 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbeq r8, sp, r0, asr #25 │ │ │ │ + rsbeq r8, sp, r0, lsl lr │ │ │ │ andeq r8, r0, r2 │ │ │ │ - strdeq r6, [r1], r8 │ │ │ │ - ldrdeq r8, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r8, sp, r8, ror #23 │ │ │ │ - rsbeq r8, sp, r0, lsr #24 │ │ │ │ + addeq r6, r1, r8, asr #28 │ │ │ │ + rsbeq r8, sp, r4, lsr #26 │ │ │ │ + rsbeq r8, sp, r8, lsr sp │ │ │ │ + rsbeq r8, sp, r0, ror sp │ │ │ │ andeq r8, r0, r1 │ │ │ │ - rsbeq r8, sp, r0, ror #24 │ │ │ │ - rsbeq r8, sp, r8, lsl #24 │ │ │ │ + strheq r8, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r8, sp, r8, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 313778 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 31377c │ │ │ │ @@ -196580,15 +196580,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 313664 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -196596,33 +196596,33 @@ │ │ │ │ bhi 313664 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 31375c │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4208 │ │ │ │ + bl 6e4358 │ │ │ │ ldr ip, [pc, #240] @ 313780 │ │ │ │ ldr r2, [pc, #240] @ 313784 │ │ │ │ ldr r1, [pc, #240] @ 313788 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e58d8 │ │ │ │ + bl 6e5a28 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 313744 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 3136c8 │ │ │ │ @@ -196664,17 +196664,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 2540a8 │ │ │ │ b 313674 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r8, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r6, r1, r0, lsr #23 │ │ │ │ - rsbeq r8, sp, r4, ror sl │ │ │ │ - @ instruction: 0x006d8a90 │ │ │ │ + strdeq r6, [r1], r0 │ │ │ │ + rsbeq r8, sp, r4, asr #23 │ │ │ │ + rsbeq r8, sp, r0, ror #23 │ │ │ │ addseq r7, r9, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 31388c │ │ │ │ ldr r7, [pc, #228] @ 313890 │ │ │ │ @@ -196683,15 +196683,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 313898 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r8, [pc, #196] @ 31389c │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 31386c │ │ │ │ ldr r3, [pc, #180] @ 3138a0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -196731,22 +196731,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 3138ac │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r6, r1, r8, lsl #21 │ │ │ │ - rsbeq r8, sp, r8, ror r6 │ │ │ │ - rsbeq r8, sp, r0, lsl #13 │ │ │ │ + ldrdeq r6, [r1], r8 │ │ │ │ + rsbeq r8, sp, r8, asr #15 │ │ │ │ + ldrdeq r8, [sp], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ addseq r7, r9, r0, asr r6 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, r8, asr sp │ │ │ │ - @ instruction: 0x006d8994 │ │ │ │ + rsbeq r6, ip, r8, lsr #29 │ │ │ │ + rsbeq r8, sp, r4, ror #21 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 3139c8 │ │ │ │ ldr r2, [pc, #256] @ 3139cc │ │ │ │ @@ -196761,15 +196761,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 313934 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e2ec4 │ │ │ │ + bl 6e3014 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313934 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 313940 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -196780,15 +196780,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3124e0 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 3139a4 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -196812,15 +196812,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3135d0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3138f4 │ │ │ │ b 313934 │ │ │ │ addseq r7, r9, ip, asr r5 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, r0, ror ip │ │ │ │ + rsbeq r6, ip, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 313db8 │ │ │ │ @@ -196842,15 +196842,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313b04 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e2ec4 │ │ │ │ + bl 6e3014 │ │ │ │ ldr r9, [pc, #888] @ 313dcc │ │ │ │ ldr r8, [pc, #888] @ 313dd0 │ │ │ │ ldr sl, [pc, #888] @ 313dd4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -196917,29 +196917,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313d4c │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4208 │ │ │ │ + bl 6e4358 │ │ │ │ ldr r2, [pc, #588] @ 313ddc │ │ │ │ ldr r1, [pc, #588] @ 313de0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e58d8 │ │ │ │ + bl 6e5a28 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313d2c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313bbc │ │ │ │ @@ -196953,15 +196953,15 @@ │ │ │ │ bl 2535bc │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 313b04 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e2ec4 │ │ │ │ + bl 6e3014 │ │ │ │ cmp r0, #0 │ │ │ │ bne 313a74 │ │ │ │ ldr r2, [pc, #460] @ 313de4 │ │ │ │ ldr r3, [pc, #416] @ 313dbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -196981,28 +196981,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 313d80 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4208 │ │ │ │ + bl 6e4358 │ │ │ │ ldr r1, [pc, #344] @ 313de8 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e58d8 │ │ │ │ + bl 6e5a28 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 313d60 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 313cb8 │ │ │ │ @@ -197022,15 +197022,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 313a94 │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -197066,26 +197066,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r7, r9, ip, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r9, r8, lsl r4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, ip, lsr #22 │ │ │ │ - ldrdeq r6, [r1], ip │ │ │ │ - ldrdeq r6, [r1], r8 │ │ │ │ - strheq r8, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, ip, ip, ror ip │ │ │ │ + addeq r6, r1, ip, lsr #18 │ │ │ │ + addeq r6, r1, r8, lsr #18 │ │ │ │ + rsbeq r8, sp, r0, lsl #16 │ │ │ │ addseq r7, r9, r8, lsl r3 │ │ │ │ - rsbeq r8, sp, r0, lsl #11 │ │ │ │ - @ instruction: 0x006d859c │ │ │ │ + ldrdeq r8, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, sp, ip, ror #13 │ │ │ │ addseq r7, r9, ip, lsl #4 │ │ │ │ - rsbeq r8, sp, r8, lsr #9 │ │ │ │ - umulleq r6, r1, r4, r4 │ │ │ │ - rsbeq r8, sp, r4, lsl #1 │ │ │ │ - rsbeq r8, sp, ip, ror r4 │ │ │ │ + strdeq r8, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq r6, r1, r4, ror #11 │ │ │ │ + ldrdeq r8, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, sp, ip, asr #11 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 314080 │ │ │ │ @@ -197111,15 +197111,15 @@ │ │ │ │ beq 313e70 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 313eec │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 313efc │ │ │ │ ldr r3, [pc, #504] @ 31408c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -197189,25 +197189,25 @@ │ │ │ │ b 313ea8 │ │ │ │ ldr r9, [pc, #260] @ 3140a8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 313f18 │ │ │ │ ldr r0, [pc, #252] @ 3140ac │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 313ea0 │ │ │ │ bl 500470 │ │ │ │ b 313f94 │ │ │ │ ldr r1, [pc, #228] @ 3140b0 │ │ │ │ ldr r0, [pc, #228] @ 3140b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 313ea0 │ │ │ │ ldr r3, [pc, #204] @ 3140b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313f2c │ │ │ │ ldr r3, [pc, #140] @ 31408c │ │ │ │ @@ -197223,49 +197223,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3140c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 313f2c │ │ │ │ ldr r0, [pc, #88] @ 3140c4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 313f2c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r9, ip, asr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r6, r9, r4, ror pc │ │ │ │ - ldrdeq r7, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r8, sp, r8, lsr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - strdeq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, sp, r4, lsr lr │ │ │ │ - rsbeq r8, sp, r8, ror #6 │ │ │ │ - addeq r6, r1, r8, ror #4 │ │ │ │ - rsbeq r8, sp, r0, lsl #5 │ │ │ │ + rsbeq r6, ip, r4, asr #14 │ │ │ │ + rsbeq r7, sp, r4, lsl #31 │ │ │ │ + strheq r8, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x008163b8 │ │ │ │ + ldrdeq r8, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r1, r0, ip, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, sp, ip, lsr r2 │ │ │ │ - rsbeq r8, sp, r0, ror r2 │ │ │ │ + rsbeq r8, sp, ip, lsl #7 │ │ │ │ + rsbeq r8, sp, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 314390 │ │ │ │ ldr lr, [pc, #688] @ 314394 │ │ │ │ ldr ip, [pc, #688] @ 314398 │ │ │ │ @@ -197281,22 +197281,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 3143a4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e2ec4 │ │ │ │ + bl 6e3014 │ │ │ │ cmp r0, r4 │ │ │ │ bne 31418c │ │ │ │ ldr r2, [pc, #596] @ 3143a8 │ │ │ │ ldr r3, [pc, #576] @ 314398 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -197325,29 +197325,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e8918 │ │ │ │ + bl 6e8a68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3142ec │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3141fc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3142d8 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #4 │ │ │ │ bne 3141ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 3141ac │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -197367,15 +197367,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2532b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -197423,42 +197423,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3143c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3141a0 │ │ │ │ ldr r0, [pc, #68] @ 3143c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3141a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r1, r0, asr r1 │ │ │ │ + addeq r6, r1, r0, lsr #5 │ │ │ │ addseq r6, r9, r8, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, sp, r4, lsr #26 │ │ │ │ - rsbeq r7, sp, r8, lsr sp │ │ │ │ + rsbeq r7, sp, r4, ror lr │ │ │ │ + rsbeq r7, sp, r8, lsl #29 │ │ │ │ @ instruction: 0x00996cf0 │ │ │ │ @ instruction: 0x00996cd0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - strdeq r6, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r6, ip, r0, asr #8 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sp, r0, asr #31 │ │ │ │ - strdeq r7, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r8, sp, r0, lsl r1 │ │ │ │ + rsbeq r8, sp, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 3150b0 │ │ │ │ ldr r3, [pc, #3276] @ 3150b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -197501,15 +197501,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 314508 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, r7 │ │ │ │ beq 31453c │ │ │ │ ldr r3, [pc, #3116] @ 3150d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314834 │ │ │ │ @@ -197579,30 +197579,30 @@ │ │ │ │ beq 3145c0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 314820 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4208 │ │ │ │ + bl 6e4358 │ │ │ │ ldr r1, [pc, #2800] @ 3150e0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e58d8 │ │ │ │ + bl 6e5a28 │ │ │ │ b 3144b4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -197695,15 +197695,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 314a30 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, r4 │ │ │ │ beq 314a40 │ │ │ │ ldr r3, [pc, #2340] @ 3150d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 314b5c │ │ │ │ @@ -197738,15 +197738,15 @@ │ │ │ │ bl 2540a8 │ │ │ │ b 3145d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 3150f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3144b4 │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 314918 │ │ │ │ ldr r3, [pc, #2160] @ 3150d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -197782,26 +197782,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 315100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314870 │ │ │ │ ldr r0, [pc, #2020] @ 315104 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 3147bc │ │ │ │ ldr r3, [pc, #2004] @ 315108 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314558 │ │ │ │ ldr r3, [pc, #1932] @ 3150d4 │ │ │ │ @@ -197820,49 +197820,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 31510c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314558 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, sl │ │ │ │ beq 314650 │ │ │ │ ldr r3, [pc, #1784] @ 3150d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3147bc │ │ │ │ ldr r1, [pc, #1824] @ 315110 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 315114 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3147bc │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 3150e8 │ │ │ │ bne 31473c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 314734 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -197879,29 +197879,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 31459c │ │ │ │ ldr r7, [pc, #1700] @ 315118 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r3, [pc, #1684] @ 31511c │ │ │ │ ldr r2, [pc, #1684] @ 315120 │ │ │ │ ldr r1, [pc, #1684] @ 315124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e6ccc │ │ │ │ + bl 6e6e1c │ │ │ │ b 3147bc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314c98 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 314c7c │ │ │ │ @@ -197925,32 +197925,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3124e0 │ │ │ │ b 3146e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 315130 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314558 │ │ │ │ ldr r0, [pc, #1520] @ 315134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314870 │ │ │ │ ldr r0, [pc, #1508] @ 315138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31489c │ │ │ │ ldr r1, [pc, #1496] @ 31513c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 315140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3147bc │ │ │ │ ldr r3, [pc, #1468] @ 315144 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314a50 │ │ │ │ ldr r3, [pc, #1336] @ 3150d4 │ │ │ │ @@ -197966,22 +197966,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 315148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314a50 │ │ │ │ ldr r3, [pc, #1352] @ 31514c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314660 │ │ │ │ ldr r3, [pc, #1212] @ 3150d4 │ │ │ │ @@ -197997,30 +197997,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 315150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 314660 │ │ │ │ ldr r7, [pc, #1232] @ 315154 │ │ │ │ add r7, pc, r7 │ │ │ │ b 314adc │ │ │ │ ldr r0, [pc, #1224] @ 315158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314870 │ │ │ │ ldr r3, [pc, #1212] @ 31515c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314ac8 │ │ │ │ ldr r3, [pc, #1056] @ 3150d4 │ │ │ │ @@ -198036,38 +198036,38 @@ │ │ │ │ beq 314d40 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 315160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314ac8 │ │ │ │ ldr r0, [pc, #1096] @ 315164 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314a50 │ │ │ │ ldr r0, [pc, #1080] @ 315168 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 314660 │ │ │ │ ldr r0, [pc, #1060] @ 31516c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314ac8 │ │ │ │ ldr r2, [pc, #1044] @ 315170 │ │ │ │ ldr r3, [pc, #852] @ 3150b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -198103,44 +198103,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 314e40 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 314e50 │ │ │ │ ldr r3, [pc, #704] @ 3150d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 314fe8 │ │ │ │ ldr r1, [pc, #844] @ 315174 │ │ │ │ ldr r0, [pc, #844] @ 315178 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314fe8 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 314fc0 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 253460 │ │ │ │ @@ -198212,28 +198212,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ mov r0, sl │ │ │ │ bl 2535bc │ │ │ │ b 31459c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 315184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 3150e8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 2535bc │ │ │ │ b 31459c │ │ │ │ @@ -198256,90 +198256,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314ef8 │ │ │ │ ldr r0, [pc, #260] @ 31518c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 314fec │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 314ef8 │ │ │ │ addseq r6, r9, r0, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r9, r0, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, ip, r4, lsr #2 │ │ │ │ - ldrdeq r5, [r1], r8 │ │ │ │ - rsbeq r7, sp, r4, lsr #25 │ │ │ │ - addeq r5, r1, r8, asr #27 │ │ │ │ + rsbeq r6, ip, r4, ror r2 │ │ │ │ + addeq r5, r1, r8, lsr #30 │ │ │ │ + strdeq r7, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r5, r1, r8, lsl pc │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x00815cbe │ │ │ │ - rsbeq r7, sp, r8, asr #22 │ │ │ │ - rsbeq r5, ip, r4, asr #29 │ │ │ │ + addeq r5, r1, lr, lsl #28 │ │ │ │ + @ instruction: 0x006d7c98 │ │ │ │ + rsbeq r6, ip, r4, lsl r0 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r6, r9, r0, lsr r6 │ │ │ │ - rsbeq r7, sp, ip, lsl #20 │ │ │ │ + rsbeq r7, sp, ip, asr fp │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r0, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sp, r8, lsr lr │ │ │ │ - rsbeq r7, sp, r8, lsr #29 │ │ │ │ + rsbeq r7, sp, r8, lsl #31 │ │ │ │ + strdeq r7, [sp], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, r0, asr #20 │ │ │ │ - strdeq r7, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r5, r1, r0, asr #16 │ │ │ │ - rsbeq r7, sp, r0, asr r8 │ │ │ │ - rsbeq r7, sp, ip, lsl #24 │ │ │ │ - addeq r5, r1, r8, lsr #15 │ │ │ │ - rsbeq r7, sp, r0, lsl #13 │ │ │ │ - @ instruction: 0x006d769c │ │ │ │ + rsbeq r7, sp, ip, asr #22 │ │ │ │ + umulleq r5, r1, r0, r9 │ │ │ │ + rsbeq r7, sp, r0, lsr #19 │ │ │ │ + rsbeq r7, sp, ip, asr sp │ │ │ │ + strdeq r5, [r1], r8 │ │ │ │ + ldrdeq r7, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r7, sp, ip, ror #15 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq r5, ip, ip, ror #20 │ │ │ │ - strheq r7, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r7, sp, r4, ror #17 │ │ │ │ - strheq r7, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - addeq r5, r1, ip, asr #13 │ │ │ │ - ldrdeq r7, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + strheq r5, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r7, sp, ip, lsl #20 │ │ │ │ + rsbeq r7, sp, r4, lsr sl │ │ │ │ + rsbeq r7, sp, ip, lsl #26 │ │ │ │ + addeq r5, r1, ip, lsl r8 │ │ │ │ + rsbeq r7, sp, ip, lsr #16 │ │ │ │ andeq r1, r0, r0, asr r6 │ │ │ │ - rsbeq r7, sp, r8, lsr r9 │ │ │ │ + rsbeq r7, sp, r8, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r7, sp, r0, ror r9 │ │ │ │ + rsbeq r7, sp, r0, asr #21 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - rsbeq r7, sp, r0, lsl #22 │ │ │ │ + rsbeq r7, sp, r0, asr ip │ │ │ │ andeq r1, r0, ip, lsr #23 │ │ │ │ - @ instruction: 0x006d7994 │ │ │ │ - rsbeq r7, sp, ip, ror #16 │ │ │ │ - rsbeq r7, sp, r4, lsl #18 │ │ │ │ - @ instruction: 0x006d7994 │ │ │ │ + rsbeq r7, sp, r4, ror #21 │ │ │ │ + strheq r7, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r7, sp, r4, asr sl │ │ │ │ + rsbeq r7, sp, r4, ror #21 │ │ │ │ addseq r6, r9, r8, asr #1 │ │ │ │ - addeq r5, r1, ip, lsl #8 │ │ │ │ - rsbeq r7, sp, ip, lsl r4 │ │ │ │ - rsbeq r7, sp, ip, lsr r6 │ │ │ │ - ldrdeq r7, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r7, sp, r8, ror r4 │ │ │ │ + addeq r5, r1, ip, asr r5 │ │ │ │ + rsbeq r7, sp, ip, ror #10 │ │ │ │ + rsbeq r7, sp, ip, lsl #15 │ │ │ │ + rsbeq r7, sp, r8, lsr #14 │ │ │ │ + rsbeq r7, sp, r8, asr #11 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ - @ instruction: 0x006d7290 │ │ │ │ + rsbeq r7, sp, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 315488 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -198354,27 +198354,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 315498 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #680] @ 31549c │ │ │ │ ldr r1, [pc, #680] @ 3154a0 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 3154a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 3154a8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 52267c │ │ │ │ ldr r3, [pc, #636] @ 3154ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -198427,15 +198427,15 @@ │ │ │ │ bl 3124e0 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3153b8 │ │ │ │ cmp r5, #1 │ │ │ │ beq 3153d4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 992248 │ │ │ │ + bl 992398 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -198448,36 +198448,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 2535bc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 500ce8 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 992248 │ │ │ │ + bl 992398 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e5494 │ │ │ │ + bl 6e55e4 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e5494 │ │ │ │ + bl 6e55e4 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e5494 │ │ │ │ + bl 6e55e4 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e5494 │ │ │ │ + bl 6e55e4 │ │ │ │ ldr r2, [pc, #308] @ 3154c0 │ │ │ │ ldr r3, [pc, #256] @ 315490 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 315484 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e6020 │ │ │ │ + b 6e6170 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 4fdc98 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 315308 │ │ │ │ @@ -198507,49 +198507,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3154d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31523c │ │ │ │ ldr r0, [pc, #92] @ 3154d4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31523c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r1, ip, lsl #1 │ │ │ │ + ldrdeq r5, [r1], ip │ │ │ │ addseq r5, r9, r8, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r0, asr #30 │ │ │ │ - rsbeq r6, sp, r8, asr pc │ │ │ │ - rsbeq r6, sp, r0, lsr ip │ │ │ │ - rsbeq r6, sp, r4, asr #24 │ │ │ │ + @ instruction: 0x006d7090 │ │ │ │ + rsbeq r7, sp, r8, lsr #1 │ │ │ │ + rsbeq r6, sp, r0, lsl #27 │ │ │ │ + @ instruction: 0x006d6d94 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ addseq r5, r9, r8, lsl ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r5, ip, r8, ror #5 │ │ │ │ + rsbeq r5, ip, r8, lsr r4 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ umullseq r5, r9, r8, sl │ │ │ │ andeq r4, r0, r4, lsl fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, sp, ip, lsl #7 │ │ │ │ - strheq r7, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq r7, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r7, sp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 31595c │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 315960 │ │ │ │ @@ -198575,26 +198575,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 315978 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #1044] @ 31597c │ │ │ │ ldr r1, [pc, #1044] @ 315980 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #1008] @ 315984 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -198639,15 +198639,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 253460 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e609c │ │ │ │ + bl 6e61ec │ │ │ │ ldr r3, [pc, #808] @ 315990 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 315994 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -198655,37 +198655,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e53e8 │ │ │ │ + bl 6e5538 │ │ │ │ ldr r2, [pc, #752] @ 315998 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e53e8 │ │ │ │ + bl 6e5538 │ │ │ │ ldr r2, [pc, #732] @ 31599c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e53e8 │ │ │ │ + bl 6e5538 │ │ │ │ ldr r2, [pc, #712] @ 3159a0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e53e8 │ │ │ │ + bl 6e5538 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -198715,36 +198715,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 3159b0 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r7 │ │ │ │ bl 315190 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 3157e4 │ │ │ │ ldr r3, [pc, #516] @ 3159b4 │ │ │ │ ldr ip, [pc, #516] @ 3159b8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 3159bc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 3159c0 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #472] @ 3159c4 │ │ │ │ ldr r3, [pc, #368] @ 315960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198765,28 +198765,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 3159d4 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3157d8 │ │ │ │ ldr r3, [pc, #372] @ 3159d8 │ │ │ │ ldr ip, [pc, #372] @ 3159dc │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 3159e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 3159e4 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3157d8 │ │ │ │ ldr r3, [pc, #336] @ 3159e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3155c0 │ │ │ │ ldr r3, [pc, #320] @ 3159ec │ │ │ │ @@ -198801,89 +198801,89 @@ │ │ │ │ beq 315944 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3159f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3155c0 │ │ │ │ ldr r1, [pc, #232] @ 3159f8 │ │ │ │ ldr r3, [pc, #232] @ 3159fc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 315a00 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 315a04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 315a08 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 315790 │ │ │ │ ldr r0, [pc, #192] @ 315a0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3155c0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r9, r0, lsr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, r9, r0, lsl r9 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r4, r1, r8, lsl #26 │ │ │ │ - strdeq r6, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r6, sp, r8, ror #17 │ │ │ │ + addeq r4, r1, r8, asr lr │ │ │ │ + rsbeq r6, sp, ip, asr #20 │ │ │ │ + rsbeq r6, sp, r8, lsr sl │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - rsbeq r6, sp, r0, lsr #23 │ │ │ │ - rsbeq r6, sp, ip, asr #23 │ │ │ │ + strdeq r6, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r6, sp, ip, lsl sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r7, sp, r8, lsl r3 │ │ │ │ + rsbeq r7, sp, r8, ror #8 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addeq r4, r1, r8, asr #21 │ │ │ │ - rsbeq r7, sp, r8, lsr #3 │ │ │ │ - strheq r6, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r4, r1, r8, lsl ip │ │ │ │ + strdeq r7, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, sp, r0, lsl #16 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addeq r4, r1, ip, ror sl │ │ │ │ - rsbeq r7, sp, r8, lsr #2 │ │ │ │ - rsbeq r6, sp, r0, ror #12 │ │ │ │ + addeq r4, r1, ip, asr #23 │ │ │ │ + rsbeq r7, sp, r8, ror r2 │ │ │ │ + strheq r6, [sp], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ addseq r5, r9, r8, lsr r6 │ │ │ │ - strdeq r4, [r1], r8 │ │ │ │ - rsbeq r7, sp, r0, ror r0 │ │ │ │ - rsbeq r6, sp, r0, ror #11 │ │ │ │ + addeq r4, r1, r8, asr #22 │ │ │ │ + rsbeq r7, sp, r0, asr #3 │ │ │ │ + rsbeq r6, sp, r0, lsr r7 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addeq r4, r1, r4, asr #19 │ │ │ │ - rsbeq r7, sp, r8, asr r0 │ │ │ │ - rsbeq r6, sp, ip, lsr #11 │ │ │ │ + addeq r4, r1, r4, lsl fp │ │ │ │ + rsbeq r7, sp, r8, lsr #3 │ │ │ │ + strdeq r6, [sp], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r4, asr pc │ │ │ │ - rsbeq r6, sp, ip, lsl #10 │ │ │ │ - addeq r4, r1, r0, lsl r9 │ │ │ │ - rsbeq r7, sp, r4, lsr r0 │ │ │ │ - strdeq r6, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, sp, r4, lsr #1 │ │ │ │ + rsbeq r6, sp, ip, asr r6 │ │ │ │ + addeq r4, r1, r0, ror #20 │ │ │ │ + rsbeq r7, sp, r4, lsl #3 │ │ │ │ + rsbeq r6, sp, r4, asr #12 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq r6, sp, r8, lsr pc │ │ │ │ + rsbeq r7, sp, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 315c10 │ │ │ │ ldr ip, [pc, #488] @ 315c14 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -198899,25 +198899,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 315c20 │ │ │ │ ldr r3, [pc, #448] @ 315c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #432] @ 315c28 │ │ │ │ ldr r3, [pc, #432] @ 315c2c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 315b74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e2ec4 │ │ │ │ + bl 6e3014 │ │ │ │ cmp r0, #0 │ │ │ │ bne 315ae4 │ │ │ │ ldr r2, [pc, #392] @ 315c30 │ │ │ │ ldr r3, [pc, #364] @ 315c18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198931,15 +198931,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e8918 │ │ │ │ + bl 6e8a68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 315b40 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 2532b0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -198949,15 +198949,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6e8918 │ │ │ │ + bl 6e8a68 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 315b00 │ │ │ │ ldr r2, [pc, #236] @ 315c34 │ │ │ │ ldr r3, [pc, #204] @ 315c18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198987,46 +198987,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 315a90 │ │ │ │ ldr r0, [pc, #76] @ 315c48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 315a90 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r1, ip, lsl #16 │ │ │ │ + addeq r4, r1, ip, asr r9 │ │ │ │ addseq r5, r9, ip, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, sp, ip, asr #7 │ │ │ │ - rsbeq r6, sp, r0, ror #7 │ │ │ │ + rsbeq r6, sp, ip, lsl r5 │ │ │ │ + rsbeq r6, sp, r0, lsr r5 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq r5, r9, ip, lsr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r5, r9, ip, ror r3 │ │ │ │ @ instruction: 0x009952dc │ │ │ │ andeq r1, r0, r4, lsr #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r0, lsr #27 │ │ │ │ - ldrdeq r6, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq r6, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, sp, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 315ef8 │ │ │ │ ldr ip, [pc, #660] @ 315efc │ │ │ │ mov r6, r1 │ │ │ │ @@ -199042,22 +199042,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 315f08 │ │ │ │ ldr r3, [pc, #620] @ 315f0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 315f10 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e2ec4 │ │ │ │ + bl 6e3014 │ │ │ │ cmp r0, r4 │ │ │ │ bne 315d14 │ │ │ │ ldr r2, [pc, #572] @ 315f14 │ │ │ │ ldr r3, [pc, #548] @ 315f00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199087,29 +199087,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e8918 │ │ │ │ + bl 6e8a68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 315e54 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 315d84 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 315e40 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #4 │ │ │ │ bne 315d34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 315d34 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199127,15 +199127,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 315f20 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r0, r0, #24 │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -199177,43 +199177,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 315f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 315d28 │ │ │ │ ldr r0, [pc, #72] @ 315f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 315d28 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r1, ip, asr #11 │ │ │ │ + addeq r4, r1, ip, lsl r7 │ │ │ │ @ instruction: 0x009951b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x006d6190 │ │ │ │ - rsbeq r6, sp, r4, lsr #3 │ │ │ │ + rsbeq r6, sp, r0, ror #5 │ │ │ │ + strdeq r6, [sp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ addseq r5, r9, ip, ror #2 │ │ │ │ addseq r5, r9, ip, asr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r4, ip, r0, ror r7 │ │ │ │ + rsbeq r4, ip, r0, asr #17 │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, sp, ip, lsr fp │ │ │ │ - rsbeq r6, sp, r0, ror fp │ │ │ │ + rsbeq r6, sp, ip, lsl #25 │ │ │ │ + rsbeq r6, sp, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 315f74 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4ddc0c │ │ │ │ @@ -199223,70 +199223,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 308d20 │ │ │ │ @ instruction: 0x008b84bc │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq r6, sp, ip, lsr fp │ │ │ │ - rsbseq ip, r1, r0, lsr sp │ │ │ │ + rsbeq r6, sp, ip, lsl #25 │ │ │ │ + rsbseq ip, r1, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 31609c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r7, [pc, #232] @ 3160a0 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 31607c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 3160a4 │ │ │ │ ldr r2, [pc, #216] @ 3160a8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #192] @ 3160ac │ │ │ │ ldr r1, [pc, #192] @ 3160b0 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #152] @ 3160b4 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ebbc │ │ │ │ + bl 74ed0c │ │ │ │ ldr r1, [pc, #140] @ 3160b8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 3160bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #120] @ 3160c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7509ec │ │ │ │ + bl 750b3c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -199295,27 +199295,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 3160c8 │ │ │ │ ldr r0, [pc, #64] @ 3160cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbeq r6, sp, r8, lsl fp │ │ │ │ + rsbeq r6, sp, r8, ror #24 │ │ │ │ addseq r4, r9, r0, ror lr │ │ │ │ - addeq r4, r1, r0, lsl #9 │ │ │ │ - strdeq r6, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r3, ip, r8, ror pc │ │ │ │ - rsbseq ip, r0, ip, lsl #4 │ │ │ │ - rsbeq pc, ip, r4, lsr lr @ │ │ │ │ - rsbseq fp, r0, r0, asr lr │ │ │ │ + ldrdeq r4, [r1], r0 │ │ │ │ + rsbeq r6, sp, r0, asr #24 │ │ │ │ + rsbeq r4, ip, r8, asr #1 │ │ │ │ + rsbseq ip, r0, ip, asr r3 │ │ │ │ + rsbeq pc, ip, r4, lsl #31 │ │ │ │ + rsbseq fp, r0, r0, lsr #31 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r4, r1, r4, asr #7 │ │ │ │ - rsbeq r6, sp, ip, lsr sl │ │ │ │ - rsbseq r2, r3, ip, lsr r2 │ │ │ │ + addeq r4, r1, r4, lsl r5 │ │ │ │ + rsbeq r6, sp, ip, lsl #23 │ │ │ │ + rsbseq r2, r3, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 3161c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199323,41 +199323,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 3161c8 │ │ │ │ ldr r1, [pc, #204] @ 3161cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #184] @ 3161d0 │ │ │ │ ldr r1, [pc, #184] @ 3161d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #152] @ 3161d8 │ │ │ │ ldr r1, [pc, #152] @ 3161dc │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #120] @ 3161e0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 3161e4 │ │ │ │ ldr r3, [pc, #96] @ 3161e8 │ │ │ │ ldr r0, [pc, #96] @ 3161ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -199369,23 +199369,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r4, r1, r4, ror #6 │ │ │ │ - rsbeq r3, ip, ip, ror #28 │ │ │ │ - rsbseq ip, r0, r8, lsl #2 │ │ │ │ - rsbeq r6, sp, ip, asr #19 │ │ │ │ - rsbeq r6, sp, ip, ror #19 │ │ │ │ - rsbeq r4, sp, r8, lsl #2 │ │ │ │ - rsbeq sp, ip, r0, ror #5 │ │ │ │ + @ instruction: 0x008144b4 │ │ │ │ + strheq r3, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, r0, r8, asr r2 │ │ │ │ + rsbeq r6, sp, ip, lsl fp │ │ │ │ + rsbeq r6, sp, ip, lsr fp │ │ │ │ + rsbeq r4, sp, r8, asr r2 │ │ │ │ + rsbeq sp, ip, r0, lsr r4 │ │ │ │ @ instruction: 0x0096dcb0 │ │ │ │ - rsbeq r6, sp, ip, lsl r9 │ │ │ │ + rsbeq r6, sp, ip, ror #20 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 316254 │ │ │ │ @@ -199395,28 +199395,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #40] @ 316260 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e6028 │ │ │ │ - addeq r4, r1, r0, asr #4 │ │ │ │ - strheq r6, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x006d6898 │ │ │ │ - rsbeq r5, sp, ip, lsl #24 │ │ │ │ + b 6e6178 │ │ │ │ + umulleq r4, r1, r0, r3 │ │ │ │ + rsbeq r6, sp, r0, lsl #20 │ │ │ │ + rsbeq r6, sp, r8, ror #19 │ │ │ │ + rsbeq r5, sp, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 316324 │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -199425,52 +199425,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #128] @ 316330 │ │ │ │ ldr r1, [pc, #128] @ 316334 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 316338 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 31633c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7508c4 │ │ │ │ - ldrdeq r4, [r1], r0 │ │ │ │ - rsbeq r6, sp, r4, lsr r8 │ │ │ │ - rsbeq r6, sp, r8, lsl r8 │ │ │ │ - strheq r3, [ip], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq fp, r0, ip, asr #30 │ │ │ │ - rsbseq fp, r0, r8, lsl #23 │ │ │ │ + b 750a14 │ │ │ │ + addeq r4, r1, r0, lsr #6 │ │ │ │ + rsbeq r6, sp, r4, lsl #19 │ │ │ │ + rsbeq r6, sp, r8, ror #18 │ │ │ │ + rsbeq r3, ip, r4, lsl #28 │ │ │ │ + @ instruction: 0x0070c09c │ │ │ │ + ldrsbeq fp, [r0], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00316340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -199510,15 +199510,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ac830 │ │ │ │ + bl 8ac980 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 3165f8 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 316588 │ │ │ │ ldr r3, [pc, #600] @ 31666c │ │ │ │ @@ -199526,15 +199526,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 31663c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 812a1c │ │ │ │ + bl 812b6c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 316398 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -199568,68 +199568,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8a8cf8 │ │ │ │ + bl 8a8e48 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31651c │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 31646c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8aca30 │ │ │ │ + bl 8acb80 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31646c │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 7518d8 │ │ │ │ + bl 751a28 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8126c0 │ │ │ │ + bl 812810 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r3, [pc, #284] @ 316670 │ │ │ │ ldr r1, [pc, #284] @ 316674 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 316678 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ b 3163a0 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7518d8 │ │ │ │ + bl 751a28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8126c0 │ │ │ │ + bl 812810 │ │ │ │ ldr r3, [pc, #196] @ 31667c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 316680 │ │ │ │ ldr r3, [pc, #180] @ 316684 │ │ │ │ @@ -199638,31 +199638,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3163a0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8126c0 │ │ │ │ + bl 812810 │ │ │ │ ldr ip, [pc, #128] @ 316688 │ │ │ │ ldr r3, [pc, #128] @ 31668c │ │ │ │ ldr r1, [pc, #128] @ 316690 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ b 3163a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 316694 │ │ │ │ ldr r1, [pc, #80] @ 316698 │ │ │ │ ldr r0, [pc, #80] @ 31669c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -199670,26 +199670,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r4, r9, r4, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r9, r4, ror sl │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq r6, sp, r0, ror r6 │ │ │ │ - rsbeq r6, sp, r0, asr #11 │ │ │ │ - addeq r3, r1, r0, asr pc │ │ │ │ - rsbeq r6, sp, r0, lsr #11 │ │ │ │ - rsbeq r6, sp, ip, asr #10 │ │ │ │ - addeq r3, r1, r4, ror #29 │ │ │ │ - rsbeq r6, sp, r8, lsr #10 │ │ │ │ - addeq r3, r1, r0, lsr #29 │ │ │ │ - rsbeq r6, sp, r8, lsl #10 │ │ │ │ - addeq r3, r1, ip, ror #28 │ │ │ │ - ldrdeq r6, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r6, sp, r4, asr r5 │ │ │ │ + rsbeq r6, sp, r0, asr #15 │ │ │ │ + rsbeq r6, sp, r0, lsl r7 │ │ │ │ + addeq r4, r1, r0, lsr #1 │ │ │ │ + strdeq r6, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x006d669c │ │ │ │ + addeq r4, r1, r4, lsr r0 │ │ │ │ + rsbeq r6, sp, r8, ror r6 │ │ │ │ + strdeq r3, [r1], r0 │ │ │ │ + rsbeq r6, sp, r8, asr r6 │ │ │ │ + @ instruction: 0x00813fbc │ │ │ │ + rsbeq r6, sp, r4, lsr #12 │ │ │ │ + rsbeq r6, sp, r4, lsr #13 │ │ │ │ │ │ │ │ 003166a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 316a04 │ │ │ │ @@ -199721,29 +199721,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3168b0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ cmp r1, #0 │ │ │ │ bne 31691c │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 31694c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ cmp r1, #0 │ │ │ │ bne 316980 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 316778 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3169b0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 316a0c │ │ │ │ ldr r3, [pc, #640] @ 316a08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199758,15 +199758,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 316a00 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 816bc0 │ │ │ │ + bl 816d10 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 316900 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316800 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -199782,18 +199782,18 @@ │ │ │ │ bne 316724 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 31672c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 816bc0 │ │ │ │ + bl 816d10 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812a1c │ │ │ │ + bl 812b6c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3168e4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 316860 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -199826,15 +199826,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ b 31677c │ │ │ │ cmp r7, #0 │ │ │ │ bne 3169e0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -199853,81 +199853,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3168dc │ │ │ │ ldr r3, [pc, #212] @ 316a28 │ │ │ │ ldr ip, [pc, #212] @ 316a2c │ │ │ │ ldr lr, [pc, #212] @ 316a30 │ │ │ │ ldr r1, [pc, #212] @ 316a34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3168dc │ │ │ │ ldr r3, [pc, #176] @ 316a38 │ │ │ │ ldr ip, [pc, #176] @ 316a3c │ │ │ │ ldr r1, [pc, #176] @ 316a40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3168dc │ │ │ │ ldr r3, [pc, #140] @ 316a44 │ │ │ │ ldr ip, [pc, #140] @ 316a48 │ │ │ │ ldr r1, [pc, #140] @ 316a4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3168dc │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 316860 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 316860 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq r4, r9, r4, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r9, r0, lsr #13 │ │ │ │ - strdeq r3, [r1], r8 │ │ │ │ - rsbeq r6, sp, r4, lsr r3 │ │ │ │ - rsbeq r6, sp, ip, asr r2 │ │ │ │ - addeq r3, r1, r8, lsl #23 │ │ │ │ - rsbeq r6, sp, r4, lsl #6 │ │ │ │ - strdeq r6, [sp], #-16 @ │ │ │ │ - addeq r3, r1, r4, asr fp │ │ │ │ - rsbeq r6, sp, r8, lsl #6 │ │ │ │ + addeq r3, r1, r8, asr #26 │ │ │ │ + rsbeq r6, sp, r4, lsl #9 │ │ │ │ + rsbeq r6, sp, ip, lsr #7 │ │ │ │ + ldrdeq r3, [r1], r8 │ │ │ │ + rsbeq r6, sp, r4, asr r4 │ │ │ │ + rsbeq r6, sp, r0, asr #6 │ │ │ │ + addeq r3, r1, r4, lsr #25 │ │ │ │ + rsbeq r6, sp, r8, asr r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strheq r6, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq r3, r1, r4, lsr #22 │ │ │ │ - rsbeq r6, sp, r8, lsl #6 │ │ │ │ - rsbeq r6, sp, ip, lsl #3 │ │ │ │ - strdeq r3, [r1], r4 │ │ │ │ - rsbeq r6, sp, r0, lsl r3 │ │ │ │ - rsbeq r6, sp, ip, asr r1 │ │ │ │ + rsbeq r6, sp, ip, lsl #6 │ │ │ │ + addeq r3, r1, r4, ror ip │ │ │ │ + rsbeq r6, sp, r8, asr r4 │ │ │ │ + ldrdeq r6, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r3, r1, r4, asr #24 │ │ │ │ + rsbeq r6, sp, r0, ror #8 │ │ │ │ + rsbeq r6, sp, ip, lsr #5 │ │ │ │ │ │ │ │ 00316a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -199947,67 +199947,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 812fe4 │ │ │ │ + bl 813134 │ │ │ │ cmp r0, r5 │ │ │ │ blt 316b90 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 316b50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316ae8 │ │ │ │ cmp r3, r5 │ │ │ │ bne 316bb0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814dd4 │ │ │ │ + bl 814f24 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 316b60 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 316b7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814ddc │ │ │ │ + bl 814f2c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814a8c │ │ │ │ + bl 814bdc │ │ │ │ mov r0, r6 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 80ae90 │ │ │ │ + bl 80afe0 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 316af4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814b08 │ │ │ │ + bl 814c58 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 316b00 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 814b08 │ │ │ │ + bl 814c58 │ │ │ │ mov r8, r0 │ │ │ │ b 316b00 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200073,27 +200073,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 316d84 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 316cd8 │ │ │ │ ldr r3, [pc, #212] @ 316d88 │ │ │ │ ldr r0, [pc, #212] @ 316d8c │ │ │ │ ldr r1, [pc, #212] @ 316d90 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 316d94 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -200124,27 +200124,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 316da4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 316cd8 │ │ │ │ - addeq r3, r1, r8, lsr #16 │ │ │ │ - rsbeq r6, sp, r4, asr #1 │ │ │ │ - rsbeq r5, sp, r8, lsl #29 │ │ │ │ + addeq r3, r1, r8, ror r9 │ │ │ │ + rsbeq r6, sp, r4, lsl r2 │ │ │ │ + ldrdeq r5, [sp], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - strdeq r3, [r1], r8 │ │ │ │ - rsbeq r6, sp, r4, asr r0 │ │ │ │ - rsbeq r5, sp, r4, asr lr │ │ │ │ + addeq r3, r1, r8, asr #18 │ │ │ │ + rsbeq r6, sp, r4, lsr #3 │ │ │ │ + rsbeq r5, sp, r4, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq r3, r1, ip, asr r7 │ │ │ │ - ldrdeq r5, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - strheq r5, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r3, r1, ip, lsr #17 │ │ │ │ + rsbeq r6, sp, r8, lsr #2 │ │ │ │ + rsbeq r5, sp, r8, lsl #30 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 00316da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200439,25 +200439,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 2550ec │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8aca30 │ │ │ │ + bl 8acb80 │ │ │ │ ldr fp, [pc, #440] @ 317438 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 317308 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 317308 │ │ │ │ @@ -200478,15 +200478,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 3172fc │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r3, [pc, #328] @ 31743c │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 31734c │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3172b0 │ │ │ │ @@ -200539,46 +200539,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 317454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 317378 │ │ │ │ ldr r0, [pc, #64] @ 317458 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 317378 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r0, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, r8, lsr #23 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ addseq r3, r9, r0, lsl fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, ror #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r8, ror #18 │ │ │ │ - @ instruction: 0x006d5990 │ │ │ │ + strheq r5, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r5, sp, r0, ror #21 │ │ │ │ │ │ │ │ 0031745c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -200598,15 +200598,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 816c70 │ │ │ │ + bl 816dc0 │ │ │ │ ldr r8, [pc, #800] @ 3177ec │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 317564 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -200660,15 +200660,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 3174ec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200728,32 +200728,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 317814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 317518 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -200796,31 +200796,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 317818 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 317518 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, ip, asr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r9, r4, lsl #18 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, ip, ror #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, ip, ror #13 │ │ │ │ - rsbeq r5, sp, ip, asr #12 │ │ │ │ + rsbeq r5, sp, ip, lsr r8 │ │ │ │ + @ instruction: 0x006d579c │ │ │ │ │ │ │ │ 0031781c : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -200833,15 +200833,15 @@ │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 317868 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756fb8 │ │ │ │ + b 757108 │ │ │ │ ldrdeq r6, [fp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -200860,15 +200860,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8ad118 │ │ │ │ + bl 8ad268 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3178f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -200877,17 +200877,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 253958 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 31791c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 99b280 │ │ │ │ + b 99b3d0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rsbeq r5, sp, r0, asr #10 │ │ │ │ + @ instruction: 0x006d5690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 317a58 │ │ │ │ ldr r3, [pc, #288] @ 317a5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200943,65 +200943,65 @@ │ │ │ │ beq 317a40 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 317a78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 317980 │ │ │ │ ldr r0, [pc, #52] @ 317a7c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 317980 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, ip, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, r0, asr #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r3, r9, ip, r4 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r0, lsr r4 │ │ │ │ - rsbeq r5, sp, r0, asr r4 │ │ │ │ + rsbeq r5, sp, r0, lsl #11 │ │ │ │ + rsbeq r5, sp, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 317b24 │ │ │ │ ldr r2, [pc, #140] @ 317b28 │ │ │ │ ldr r1, [pc, #140] @ 317b2c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #112] @ 317b30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #100] @ 317b34 │ │ │ │ ldr r1, [pc, #100] @ 317b38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r2, [pc, #76] @ 317b3c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -201009,17 +201009,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r2, r1, r8, sl │ │ │ │ - rsbeq r2, ip, r0, asr #9 │ │ │ │ - rsbseq sl, r0, ip, asr r7 │ │ │ │ + addeq r2, r1, r8, ror #23 │ │ │ │ + rsbeq r2, ip, r0, lsl r6 │ │ │ │ + rsbseq sl, r0, ip, lsr #17 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ addseq ip, r6, r0, lsr #7 │ │ │ │ addeq r6, fp, r4, asr #18 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 317b60 │ │ │ │ @@ -201225,27 +201225,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 317fec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 317cf4 │ │ │ │ ldr ip, [pc, #300] @ 317ff0 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 317c84 │ │ │ │ ldr ip, [pc, #268] @ 317fe4 │ │ │ │ @@ -201265,69 +201265,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 317ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317c84 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 317ff8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 317c84 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 317ffc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 317cf4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r4, ror #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r9, r0, asr #4 │ │ │ │ addseq r3, r9, ip, ror #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r2, r1, ip, ror #16 │ │ │ │ - addeq r2, r1, r4, asr r8 │ │ │ │ - addeq r2, r1, r0, asr r7 │ │ │ │ - rsbeq r5, sp, r4, ror r2 │ │ │ │ - addeq r2, r1, ip, lsr #14 │ │ │ │ - rsbeq r5, sp, ip, asr #4 │ │ │ │ + @ instruction: 0x008129bc │ │ │ │ + addeq r2, r1, r4, lsr #19 │ │ │ │ + addeq r2, r1, r0, lsr #17 │ │ │ │ + rsbeq r5, sp, r4, asr #7 │ │ │ │ + addeq r2, r1, ip, ror r8 │ │ │ │ + @ instruction: 0x006d539c │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, sp, r0, lsr #2 │ │ │ │ + rsbeq r5, sp, r0, ror r2 │ │ │ │ andeq r4, r0, ip, ror #13 │ │ │ │ - strheq r4, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r5, sp, r0 │ │ │ │ - rsbeq r5, sp, r4, lsl #1 │ │ │ │ + rsbeq r5, sp, r8, lsl #2 │ │ │ │ + rsbeq r5, sp, r0, asr r1 │ │ │ │ + ldrdeq r5, [sp], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 318464 │ │ │ │ ldr ip, [pc, #1100] @ 318468 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -201353,15 +201353,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 318150 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -201381,21 +201381,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 318480 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 70ee04 │ │ │ │ + bl 70ef54 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 318178 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #876] @ 318484 │ │ │ │ ldr r3, [pc, #844] @ 318468 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201412,47 +201412,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 31848c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 318490 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 318104 │ │ │ │ mov r0, fp │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r2, [pc, #780] @ 318494 │ │ │ │ ldr r1, [pc, #780] @ 318498 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, fp │ │ │ │ bl 33fe60 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318404 │ │ │ │ - bl 814c64 │ │ │ │ + bl 814db4 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 812fe4 │ │ │ │ + bl 813134 │ │ │ │ cmp r0, #0 │ │ │ │ blt 318104 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31822c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -201474,28 +201474,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 31827c │ │ │ │ mov r0, sl │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 31840c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -201555,89 +201555,89 @@ │ │ │ │ bl 255a7c │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 318110 │ │ │ │ ldr ip, [pc, #248] @ 3184b4 │ │ │ │ ldr r1, [pc, #248] @ 3184b8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 3184bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 318104 │ │ │ │ ldr ip, [pc, #220] @ 3184c0 │ │ │ │ ldr r1, [pc, #220] @ 3184c4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 3184c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 318104 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 31822c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r6, r0 │ │ │ │ b 3182a4 │ │ │ │ ldr ip, [pc, #160] @ 3184cc │ │ │ │ ldr r2, [pc, #160] @ 3184d0 │ │ │ │ ldr r1, [pc, #160] @ 3184d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 56f5bc │ │ │ │ b 318104 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, ip, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r9, r8, ror #27 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - addeq r2, r1, r4, ror #9 │ │ │ │ - rsbeq r5, sp, r0, lsl r0 │ │ │ │ - rsbeq r5, sp, r8, lsr #32 │ │ │ │ + addeq r2, r1, r4, lsr r6 │ │ │ │ + rsbeq r5, sp, r0, ror #2 │ │ │ │ + rsbeq r5, sp, r8, ror r1 │ │ │ │ addeq r6, fp, r4, asr r3 │ │ │ │ addseq r2, r9, ip, lsl #26 │ │ │ │ - rsbeq r4, sp, r8, ror #30 │ │ │ │ - rsbeq r4, sp, r8, asr #30 │ │ │ │ + strheq r5, [sp], #-8 @ │ │ │ │ + @ instruction: 0x006d5098 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - strheq r4, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r4, sp, ip, asr #31 │ │ │ │ + rsbeq r5, sp, r8, lsl #2 │ │ │ │ + rsbeq r5, sp, ip, lsl r1 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - rsbeq r4, sp, r8, lsr sp │ │ │ │ - rsbeq r4, sp, r4, ror #25 │ │ │ │ + rsbeq r4, sp, r8, lsl #29 │ │ │ │ + rsbeq r4, sp, r4, lsr lr │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - rsbeq r4, sp, r0, asr #26 │ │ │ │ - strheq r4, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x006d4e90 │ │ │ │ + rsbeq r4, sp, ip, lsl #28 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addeq r2, r1, r8, lsl #2 │ │ │ │ - rsbeq r1, ip, r0, lsr fp │ │ │ │ - ldrsbeq r9, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r2, r1, r8, asr r2 │ │ │ │ + rsbeq r1, ip, r0, lsl #25 │ │ │ │ + rsbseq r9, r0, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 318770 │ │ │ │ mov r8, r3 │ │ │ │ @@ -201755,26 +201755,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 318798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31858c │ │ │ │ ldr r3, [pc, #148] @ 31879c │ │ │ │ ldr r1, [pc, #148] @ 3187a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -201793,34 +201793,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 3187b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31858c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r9, ip, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r9, r4, lsl #18 │ │ │ │ - addeq r1, r1, r8, ror #31 │ │ │ │ - ldrdeq r1, [r1], r0 │ │ │ │ + addeq r2, r1, r8, lsr r1 │ │ │ │ + addeq r2, r1, r0, lsr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r2, r9, r0, r8 │ │ │ │ andeq r5, r0, r0, lsr #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r8, ror sl │ │ │ │ - addeq r1, r1, r0, lsr lr │ │ │ │ - rsbeq r4, sp, r4, asr r9 │ │ │ │ - addeq r1, r1, ip, lsl #28 │ │ │ │ - rsbeq r4, sp, ip, lsr #18 │ │ │ │ + rsbeq r4, sp, r8, asr #23 │ │ │ │ + addeq r1, r1, r0, lsl #31 │ │ │ │ + rsbeq r4, sp, r4, lsr #21 │ │ │ │ + addeq r1, r1, ip, asr pc │ │ │ │ + rsbeq r4, sp, ip, ror sl │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsbeq r4, sp, r4, ror #20 │ │ │ │ + strheq r4, [sp], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 318930 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -201834,29 +201834,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #304] @ 318944 │ │ │ │ ldr r3, [pc, #304] @ 318948 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 318898 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c3c4 │ │ │ │ + bl 70c514 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 31894c │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 318938 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201893,42 +201893,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 31895c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31882c │ │ │ │ ldr r0, [pc, #64] @ 318960 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31882c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r1, ip, ror #26 │ │ │ │ + @ instruction: 0x00811ebc │ │ │ │ addseq r2, r9, r4, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r8, lsl #17 │ │ │ │ - rsbeq r4, sp, r0, lsr #17 │ │ │ │ + ldrdeq r4, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + strdeq r4, [sp], #-144 @ 0xffffff70 @ │ │ │ │ addseq r2, r9, r0, lsl r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r9, r8, asr #11 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r4, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r4, sp, r4, lsl #18 │ │ │ │ + rsbeq r4, sp, r0, asr #20 │ │ │ │ + rsbeq r4, sp, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 319874 │ │ │ │ ldr r1, [pc, #3828] @ 319878 │ │ │ │ @@ -202002,23 +202002,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 319894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d20 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 318cc0 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 319140 │ │ │ │ @@ -202188,15 +202188,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -202204,15 +202204,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 3198a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 318c78 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202388,23 +202388,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 3198a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 318fe4 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 318e00 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -202506,28 +202506,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 3198b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d20 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -202581,23 +202581,23 @@ │ │ │ │ beq 31982c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 3198b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d20 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 319884 │ │ │ │ mov r9, r6 │ │ │ │ @@ -202624,25 +202624,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 3198bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 318e18 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 318e7c │ │ │ │ b 318c04 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -202673,23 +202673,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3198c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d20 │ │ │ │ mov r0, r2 │ │ │ │ b 318e74 │ │ │ │ ldr r3, [pc, #864] @ 3198c0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -202709,23 +202709,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3198c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 318fe4 │ │ │ │ ldr r2, [pc, #704] @ 3198ac │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -202747,25 +202747,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 3198cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 318ee4 │ │ │ │ ldr r3, [pc, #512] @ 319884 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -202788,22 +202788,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3198d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318ce4 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 318e74 │ │ │ │ ldr r0, [pc, #424] @ 3198d8 │ │ │ │ @@ -202811,123 +202811,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 318c78 │ │ │ │ ldr r0, [pc, #384] @ 3198dc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 318fe4 │ │ │ │ ldr r0, [pc, #356] @ 3198e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 318fe4 │ │ │ │ ldr r0, [pc, #328] @ 3198e4 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 318ee4 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 318d30 │ │ │ │ ldr r0, [pc, #288] @ 3198e8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d20 │ │ │ │ ldr r0, [pc, #264] @ 3198ec │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 318ce4 │ │ │ │ ldr r0, [pc, #240] @ 3198f0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 318e18 │ │ │ │ ldr r0, [pc, #220] @ 3198f4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d20 │ │ │ │ ldr r0, [pc, #196] @ 3198f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 318d20 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 3198fc │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 318d20 │ │ │ │ addseq r2, r9, r0, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r9, r8, ror r4 │ │ │ │ tsteq r1, r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, ip, ror #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r4, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, sp, ip, asr #18 │ │ │ │ addseq r2, r9, r4, lsr #3 │ │ │ │ andeq r3, r0, ip, ror lr │ │ │ │ - rsbeq r4, sp, r0, asr #15 │ │ │ │ + rsbeq r4, sp, r0, lsl r9 │ │ │ │ andeq r2, r0, ip, ror #30 │ │ │ │ - ldrdeq r4, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r4, sp, r0, lsr #8 │ │ │ │ andeq r4, r0, ip, lsl r2 │ │ │ │ - rsbeq r4, sp, r0, asr r1 │ │ │ │ - rsbeq r3, sp, ip, asr #31 │ │ │ │ + rsbeq r4, sp, r0, lsr #5 │ │ │ │ + rsbeq r4, sp, ip, lsl r1 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq r4, sp, r4, lsl r0 │ │ │ │ + rsbeq r4, sp, r4, ror #2 │ │ │ │ andeq r3, r0, r0, lsr r5 │ │ │ │ - ldrdeq r3, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r3, sp, r8, asr #26 │ │ │ │ - @ instruction: 0x006d3d98 │ │ │ │ + rsbeq r3, sp, r8, lsr #30 │ │ │ │ + @ instruction: 0x006d3e98 │ │ │ │ + rsbeq r3, sp, r8, ror #29 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r3, sp, r4, lsr fp │ │ │ │ - rsbeq r3, sp, r8, lsr #29 │ │ │ │ - rsbeq r3, sp, r0, lsl #24 │ │ │ │ - rsbeq r3, sp, r8, asr ip │ │ │ │ - strheq r3, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r3, sp, ip, lsr #22 │ │ │ │ - @ instruction: 0x006d3a9c │ │ │ │ - rsbeq r3, sp, r4, lsl sp │ │ │ │ - rsbeq r3, sp, r4, asr #22 │ │ │ │ - rsbeq r3, sp, r0, lsr #23 │ │ │ │ - rsbeq r3, sp, r0, lsl #24 │ │ │ │ + rsbeq r3, sp, r4, lsl #25 │ │ │ │ + strdeq r3, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r3, sp, r0, asr sp │ │ │ │ + rsbeq r3, sp, r8, lsr #27 │ │ │ │ + rsbeq r3, sp, r4, lsl #28 │ │ │ │ + rsbeq r3, sp, ip, ror ip │ │ │ │ + rsbeq r3, sp, ip, ror #23 │ │ │ │ + rsbeq r3, sp, r4, ror #28 │ │ │ │ + @ instruction: 0x006d3c94 │ │ │ │ + strdeq r3, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r3, sp, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 31a8b4 │ │ │ │ mov r6, r3 │ │ │ │ @@ -202979,15 +202979,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 319f34 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c3c4 │ │ │ │ + bl 70c514 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3199c8 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 31a370 │ │ │ │ bhi 319bf8 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 31a264 │ │ │ │ @@ -203021,15 +203021,15 @@ │ │ │ │ bne 319e8c │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 319f6c │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70c3c4 │ │ │ │ + bl 70c514 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 319964 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -203092,30 +203092,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 31a8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3199c0 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 319e6c │ │ │ │ bhi 319fe8 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 31a304 │ │ │ │ @@ -203197,25 +203197,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #2932] @ 31a8d4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 31a8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c20 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 31a1ac │ │ │ │ @@ -203255,25 +203255,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #2708] @ 31a8dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 31a8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319aa4 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 31a7ac │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -203297,22 +203297,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 31a8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a7c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31a4d4 │ │ │ │ ldr r3, [pc, #2648] @ 31a97c │ │ │ │ @@ -203353,22 +203353,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 31a8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319a8c │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 31a388 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 319a28 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203392,25 +203392,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #2184] @ 31a8f4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 31a8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a84 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 319a28 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -203454,25 +203454,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #1944] @ 31a8fc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 31a900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a84 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -203519,15 +203519,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 31a908 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319a40 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319c20 │ │ │ │ ldr r2, [pc, #1776] @ 31a968 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -203547,15 +203547,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #1588] @ 31a90c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 31a910 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319d6c │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -203620,25 +203620,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #1304] @ 31a914 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 31a918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a84 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -203655,15 +203655,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3199c0 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -203675,15 +203675,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31786c │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 31a0c0 │ │ │ │ ldr r0, [pc, #1112] @ 31a920 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319a8c │ │ │ │ ldr r3, [pc, #1032] @ 31a8e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 31a97c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -203701,22 +203701,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 31a924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319f28 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 2550ec │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -203743,22 +203743,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 31a92c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319c94 │ │ │ │ ldr r3, [pc, #860] @ 31a968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a0ac │ │ │ │ @@ -203776,25 +203776,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #708] @ 31a930 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 31a934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31a0ac │ │ │ │ ldr r3, [pc, #720] @ 31a968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 319dbc │ │ │ │ ldr r3, [pc, #720] @ 31a97c │ │ │ │ @@ -203811,25 +203811,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #576] @ 31a938 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 31a93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319dbc │ │ │ │ ldr r2, [pc, #580] @ 31a968 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a2f8 │ │ │ │ ldr r2, [pc, #580] @ 31a97c │ │ │ │ @@ -203845,25 +203845,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #448] @ 31a940 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 31a944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a2f8 │ │ │ │ ldr r2, [pc, #436] @ 31a968 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -203882,25 +203882,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #308] @ 31a948 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 31a94c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e78 │ │ │ │ ldr r2, [pc, #292] @ 31a968 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 319c20 │ │ │ │ @@ -203918,112 +203918,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #172] @ 31a950 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 31a954 │ │ │ │ add r0, pc, r0 │ │ │ │ b 319d6c │ │ │ │ addseq r1, r9, r4, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r9, ip, ror #9 │ │ │ │ @ instruction: 0x009914b8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r0, r1, r8, ror #22 │ │ │ │ + @ instruction: 0x00810cb8 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - rsbeq r3, sp, r0, asr sl │ │ │ │ - rsbeq r3, sp, r8, ror sl │ │ │ │ - rsbeq r3, sp, r8, ror #18 │ │ │ │ - rsbeq r3, sp, r0, asr #20 │ │ │ │ - rsbeq r3, sp, r0, ror r8 │ │ │ │ + rsbeq r3, sp, r0, lsr #23 │ │ │ │ + rsbeq r3, sp, r8, asr #23 │ │ │ │ + strheq r3, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x006d3b90 │ │ │ │ + rsbeq r3, sp, r0, asr #19 │ │ │ │ andeq r4, r0, r4, asr #30 │ │ │ │ - rsbeq r3, sp, r8, asr #21 │ │ │ │ + rsbeq r3, sp, r8, lsl ip │ │ │ │ andeq r2, r0, r8, ror #31 │ │ │ │ - rsbeq r3, sp, r4, asr #21 │ │ │ │ - ldrdeq r3, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, sp, ip, asr #12 │ │ │ │ - rsbeq r3, sp, r8, lsl #14 │ │ │ │ - rsbeq r3, sp, r4, asr r5 │ │ │ │ - strdeq r0, [r1], r0 @ │ │ │ │ - strdeq r3, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r3, sp, r0, lsr #8 │ │ │ │ - strdeq r3, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r3, sp, r4, lsr r4 │ │ │ │ - strheq r3, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r3, sp, r0, lsr #4 │ │ │ │ - rsbeq r3, sp, r4, lsl r6 │ │ │ │ - rsbeq r3, sp, r8, ror r4 │ │ │ │ + rsbeq r3, sp, r4, lsl ip │ │ │ │ + rsbeq r3, sp, r8, lsr #18 │ │ │ │ + @ instruction: 0x006d379c │ │ │ │ + rsbeq r3, sp, r8, asr r8 │ │ │ │ + rsbeq r3, sp, r4, lsr #13 │ │ │ │ + addeq r0, r1, r0, asr #8 │ │ │ │ + rsbeq r3, sp, r0, asr #18 │ │ │ │ + rsbeq r3, sp, r0, ror r5 │ │ │ │ + rsbeq r3, sp, r0, asr #10 │ │ │ │ + rsbeq r3, sp, r4, lsl #11 │ │ │ │ + rsbeq r3, sp, ip, lsl #8 │ │ │ │ + rsbeq r3, sp, r0, ror r3 │ │ │ │ + rsbeq r3, sp, r4, ror #14 │ │ │ │ + rsbeq r3, sp, r8, asr #11 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq r3, sp, r0, ror #6 │ │ │ │ - rsbeq r3, sp, r8, ror #3 │ │ │ │ - rsbeq r3, sp, ip, asr #32 │ │ │ │ - rsbeq r3, sp, ip, lsr #4 │ │ │ │ - rsbeq r2, sp, r0, asr #31 │ │ │ │ - rsbeq r3, sp, r0, asr #32 │ │ │ │ - rsbeq r2, sp, r8, lsr pc │ │ │ │ - rsbeq r3, sp, ip │ │ │ │ - rsbeq r2, sp, r4, lsr #29 │ │ │ │ + strheq r3, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r3, sp, r8, lsr r3 │ │ │ │ + @ instruction: 0x006d319c │ │ │ │ + rsbeq r3, sp, ip, ror r3 │ │ │ │ + rsbeq r3, sp, r0, lsl r1 │ │ │ │ + @ instruction: 0x006d3190 │ │ │ │ + rsbeq r3, sp, r8, lsl #1 │ │ │ │ + rsbeq r3, sp, ip, asr r1 │ │ │ │ + strdeq r2, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r3, sp, r4, asr #1 │ │ │ │ rsbeq r2, sp, r4, ror pc │ │ │ │ - rsbeq r2, sp, r4, lsr #28 │ │ │ │ andeq r4, r0, ip, lsr #17 │ │ │ │ - rsbeq r2, sp, ip, ror ip │ │ │ │ - rsbeq r2, sp, r8, asr #25 │ │ │ │ - @ instruction: 0x006d2b9c │ │ │ │ + rsbeq r2, sp, ip, asr #27 │ │ │ │ + rsbeq r2, sp, r8, lsl lr │ │ │ │ + rsbeq r2, sp, ip, ror #25 │ │ │ │ andeq r1, r0, r0, ror #22 │ │ │ │ - rsbeq r2, sp, r4, asr ip │ │ │ │ - rsbeq r2, sp, r0, lsl fp │ │ │ │ - rsbeq r2, sp, r0, lsr lr │ │ │ │ + rsbeq r2, sp, r4, lsr #27 │ │ │ │ + rsbeq r2, sp, r0, ror #24 │ │ │ │ + rsbeq r2, sp, r0, lsl #31 │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, sp, ip, lsr #24 │ │ │ │ rsbeq r2, sp, ip, ror sp │ │ │ │ - strheq r2, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r2, sp, r4, ror #20 │ │ │ │ - ldrdeq r2, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, sp, ip, asr #29 │ │ │ │ + rsbeq r2, sp, r0, lsl #26 │ │ │ │ strheq r2, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r2, sp, r4, lsr sl │ │ │ │ - rsbeq r2, sp, r4, lsr ip │ │ │ │ - rsbeq r2, sp, r8, lsl sl │ │ │ │ - strheq r2, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r2, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r2, sp, r8, lsr fp │ │ │ │ - ldrdeq r2, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - ldrdeq r2, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - strheq r2, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x006d2a9c │ │ │ │ - @ instruction: 0x006d2990 │ │ │ │ - rsbeq r2, sp, r0, asr fp │ │ │ │ - rsbeq r2, sp, ip, asr #20 │ │ │ │ - rsbeq r2, sp, r8, asr r9 │ │ │ │ - rsbeq r2, sp, r8, lsl #20 │ │ │ │ - rsbeq r2, sp, ip, lsr r9 │ │ │ │ - rsbeq r2, sp, r8, lsl #18 │ │ │ │ - rsbeq r2, sp, ip, lsl r9 │ │ │ │ - rsbeq r2, sp, r4, lsr sl │ │ │ │ - strdeq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r2, sp, r8, asr #18 │ │ │ │ - ldrdeq r2, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - strheq r2, [sp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r2, sp, r8, ror r9 │ │ │ │ - @ instruction: 0x006d289c │ │ │ │ - addeq pc, r0, ip, lsr #13 │ │ │ │ - rsbeq r2, sp, ip, lsr #21 │ │ │ │ - rsbeq r2, sp, r0, lsl r2 │ │ │ │ + rsbeq r2, sp, r8, lsr #28 │ │ │ │ + rsbeq r2, sp, r4, lsl #26 │ │ │ │ + rsbeq r2, sp, r4, lsl #23 │ │ │ │ + rsbeq r2, sp, r4, lsl #27 │ │ │ │ + rsbeq r2, sp, r8, ror #22 │ │ │ │ + rsbeq r2, sp, r0, lsl #24 │ │ │ │ + rsbeq r2, sp, r8, asr #22 │ │ │ │ + rsbeq r2, sp, r8, lsl #25 │ │ │ │ + rsbeq r2, sp, r4, lsr #22 │ │ │ │ + rsbeq r2, sp, r8, lsr #24 │ │ │ │ + rsbeq r2, sp, r0, lsl #22 │ │ │ │ + rsbeq r2, sp, ip, ror #23 │ │ │ │ + rsbeq r2, sp, r0, ror #21 │ │ │ │ + rsbeq r2, sp, r0, lsr #25 │ │ │ │ + @ instruction: 0x006d2b9c │ │ │ │ + rsbeq r2, sp, r8, lsr #21 │ │ │ │ + rsbeq r2, sp, r8, asr fp │ │ │ │ + rsbeq r2, sp, ip, lsl #21 │ │ │ │ + rsbeq r2, sp, r8, asr sl │ │ │ │ + rsbeq r2, sp, ip, ror #20 │ │ │ │ + rsbeq r2, sp, r4, lsl #23 │ │ │ │ + rsbeq r2, sp, r8, asr #20 │ │ │ │ + @ instruction: 0x006d2a98 │ │ │ │ + rsbeq r2, sp, r4, lsr #22 │ │ │ │ + rsbeq r2, sp, ip, lsl #20 │ │ │ │ + rsbeq r2, sp, r8, asr #21 │ │ │ │ + rsbeq r2, sp, ip, ror #19 │ │ │ │ + strdeq pc, [r0], ip │ │ │ │ + strdeq r2, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r2, sp, r0, ror #6 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, sp, r8, asr #22 │ │ │ │ - rsbeq r2, sp, ip, asr #15 │ │ │ │ - rsbeq r2, sp, r0, lsl fp │ │ │ │ - rsbeq r2, sp, r4, ror #15 │ │ │ │ + @ instruction: 0x006d2c98 │ │ │ │ + rsbeq r2, sp, ip, lsl r9 │ │ │ │ + rsbeq r2, sp, r0, ror #24 │ │ │ │ + rsbeq r2, sp, r4, lsr r9 │ │ │ │ ldr r2, [pc, #-208] @ 31a958 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a348 │ │ │ │ ldr r2, [pc, #-192] @ 31a97c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -204040,26 +204040,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 31a95c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31a348 │ │ │ │ ldr r3, [pc, #-340] @ 31a968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a37c │ │ │ │ ldr r3, [pc, #-340] @ 31a97c │ │ │ │ @@ -204076,25 +204076,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #-444] @ 31a960 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 31a964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31a37c │ │ │ │ ldr r3, [pc, #-480] @ 31a968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31a310 │ │ │ │ ldr r3, [pc, #-480] @ 31a97c │ │ │ │ @@ -204111,30 +204111,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #-572] @ 31a96c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 31a970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31a310 │ │ │ │ ldr r0, [pc, #-608] @ 31a974 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a7c │ │ │ │ ldr r1, [pc, #-632] @ 31a978 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -204155,154 +204155,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 31a980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a1c4 │ │ │ │ ldr r0, [pc, #-772] @ 31a984 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319f28 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 31a988 │ │ │ │ ldr r0, [pc, #-792] @ 31a98c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31a0ac │ │ │ │ ldr r0, [pc, #-812] @ 31a990 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 319c94 │ │ │ │ ldr r2, [pc, #-832] @ 31a994 │ │ │ │ ldr r0, [pc, #-832] @ 31a998 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319aa4 │ │ │ │ ldr r2, [pc, #-852] @ 31a99c │ │ │ │ ldr r0, [pc, #-852] @ 31a9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 319dbc │ │ │ │ ldr r2, [pc, #-872] @ 31a9a4 │ │ │ │ ldr r0, [pc, #-872] @ 31a9a8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31a2f8 │ │ │ │ ldr r2, [pc, #-900] @ 31a9ac │ │ │ │ ldr r0, [pc, #-900] @ 31a9b0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a84 │ │ │ │ ldr r2, [pc, #-928] @ 31a9b4 │ │ │ │ ldr r0, [pc, #-928] @ 31a9b8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a84 │ │ │ │ ldr r2, [pc, #-956] @ 31a9bc │ │ │ │ ldr r0, [pc, #-956] @ 31a9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c20 │ │ │ │ ldr r0, [pc, #-980] @ 31a9c4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 31a1c4 │ │ │ │ ldr r2, [pc, #-1000] @ 31a9c8 │ │ │ │ ldr r0, [pc, #-1000] @ 31a9cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31a310 │ │ │ │ ldr r2, [pc, #-1020] @ 31a9d0 │ │ │ │ ldr r0, [pc, #-1020] @ 31a9d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c20 │ │ │ │ ldr r2, [pc, #-1044] @ 31a9d8 │ │ │ │ ldr r0, [pc, #-1044] @ 31a9dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319c20 │ │ │ │ ldr r2, [pc, #-1068] @ 31a9e0 │ │ │ │ ldr r0, [pc, #-1068] @ 31a9e4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a84 │ │ │ │ ldr r0, [pc, #-1096] @ 31a9e8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31a348 │ │ │ │ ldr r2, [pc, #-1120] @ 31a9ec │ │ │ │ ldr r0, [pc, #-1120] @ 31a9f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 319e78 │ │ │ │ ldr r2, [pc, #-1144] @ 31a9f4 │ │ │ │ ldr r0, [pc, #-1144] @ 31a9f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31a37c │ │ │ │ ldr r3, [pc, #-1164] @ 31a9fc │ │ │ │ ldr lr, [pc, #-1164] @ 31aa00 │ │ │ │ ldr r1, [pc, #-1164] @ 31aa04 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 31aa08 │ │ │ │ @@ -204320,34 +204320,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #-1244] @ 31aa10 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 31aa14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a84 │ │ │ │ ldr r2, [pc, #-1288] @ 31aa18 │ │ │ │ ldr r0, [pc, #-1288] @ 31aa1c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 319a84 │ │ │ │ │ │ │ │ 0031af3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -204367,146 +204367,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 31b154 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31afbc │ │ │ │ ldr r1, [pc, #416] @ 31b158 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33e96c │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 31b12c │ │ │ │ ldr r1, [pc, #384] @ 31b15c │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74eac0 │ │ │ │ + bl 74ec10 │ │ │ │ ldr r1, [pc, #368] @ 31b160 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eb6c │ │ │ │ + bl 74ecbc │ │ │ │ ldr r1, [pc, #348] @ 31b164 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ea10 │ │ │ │ + bl 74eb60 │ │ │ │ ldr r1, [pc, #332] @ 31b168 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74e9e8 │ │ │ │ + bl 74eb38 │ │ │ │ ldr r1, [pc, #312] @ 31b16c │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ea68 │ │ │ │ + bl 74ebb8 │ │ │ │ ldr r1, [pc, #296] @ 31b170 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ea68 │ │ │ │ + bl 74ebb8 │ │ │ │ ldr r1, [pc, #280] @ 31b174 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ea68 │ │ │ │ + bl 74ebb8 │ │ │ │ ldr r1, [pc, #264] @ 31b178 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 31b17c │ │ │ │ - bl 74ea68 │ │ │ │ + bl 74ebb8 │ │ │ │ ldr r8, [pc, #248] @ 31b180 │ │ │ │ ldr r1, [pc, #248] @ 31b184 │ │ │ │ ldr r7, [pc, #248] @ 31b188 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ebbc │ │ │ │ + bl 74ed0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #192] @ 31b18c │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340318 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 33fb98 │ │ │ │ ldr r2, [pc, #132] @ 31b190 │ │ │ │ ldr r1, [pc, #132] @ 31b194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 75763c │ │ │ │ + b 75778c │ │ │ │ ldr r3, [pc, #100] @ 31b198 │ │ │ │ ldr r1, [pc, #100] @ 31b19c │ │ │ │ ldr r0, [pc, #100] @ 31b1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 31b1a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbeq r2, sp, r4, lsr r1 │ │ │ │ + rsbeq r2, sp, r4, lsl #5 │ │ │ │ addseq pc, r8, r0, lsl #29 │ │ │ │ - rsbseq r9, r7, r4, asr r7 │ │ │ │ - rsbeq r2, sp, r0, asr fp │ │ │ │ - rsbeq r2, sp, r0, asr #22 │ │ │ │ - rsbeq r8, sp, ip, lsl r7 │ │ │ │ - rsbeq r2, sp, r4, lsr #22 │ │ │ │ - strdeq pc, [pc], #-28 @ │ │ │ │ - strdeq pc, [pc], #-16 @ │ │ │ │ - strdeq r2, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, sp, r4, ror #21 │ │ │ │ - addeq pc, r0, ip, lsr #9 │ │ │ │ - rsbeq r2, sp, r8, lsr #1 │ │ │ │ - rsbseq r2, r6, ip, asr r6 │ │ │ │ - strheq r2, [sp], #-12 @ │ │ │ │ + rsbseq r9, r7, r4, lsr #17 │ │ │ │ + rsbeq r2, sp, r0, lsr #25 │ │ │ │ + @ instruction: 0x006d2c90 │ │ │ │ + rsbeq r8, sp, ip, ror #16 │ │ │ │ + rsbeq r2, sp, r4, ror ip │ │ │ │ + rsbeq pc, pc, ip, asr #6 │ │ │ │ + rsbeq pc, pc, r0, asr #6 │ │ │ │ + rsbeq r2, sp, r4, asr #24 │ │ │ │ + rsbeq r2, sp, r4, lsr ip │ │ │ │ + strdeq pc, [r0], ip │ │ │ │ + strdeq r2, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r2, r6, ip, lsr #15 │ │ │ │ + rsbeq r2, sp, ip, lsl #4 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r1, sp, r0, ror pc │ │ │ │ - rsbeq r1, sp, r8, lsl #31 │ │ │ │ - addeq pc, r0, r0, lsl #8 │ │ │ │ - rsbeq r1, sp, r8, ror #30 │ │ │ │ - rsbeq r2, sp, r4, asr #19 │ │ │ │ + rsbeq r2, sp, r0, asr #1 │ │ │ │ + ldrdeq r2, [sp], #-8 @ │ │ │ │ + addeq pc, r0, r0, asr r5 @ │ │ │ │ + strheq r2, [sp], #-8 @ │ │ │ │ + rsbeq r2, sp, r4, lsl fp │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0031b1a8 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031b1b0 : │ │ │ │ @@ -204534,44 +204534,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 31b290 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99afd0 │ │ │ │ + bl 99b120 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 99f164 │ │ │ │ + bl 99f2b4 │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31b2d4 │ │ │ │ ldr r3, [pc, #188] @ 31b2f4 │ │ │ │ ldr r2, [pc, #188] @ 31b2f8 │ │ │ │ ldr r1, [pc, #188] @ 31b2fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812cb0 │ │ │ │ + bl 812e00 │ │ │ │ ldr r3, [pc, #144] @ 31b300 │ │ │ │ ldr r1, [pc, #144] @ 31b304 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33e8e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99b004 │ │ │ │ + bl 99b154 │ │ │ │ ldr r2, [pc, #112] @ 31b308 │ │ │ │ ldr r3, [pc, #80] @ 31b2ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204583,27 +204583,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 31b30c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ addseq pc, r8, r0, asr ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r8, ip, lsr #24 │ │ │ │ - strdeq pc, [r0], ip │ │ │ │ - rsbeq lr, fp, r4, lsr #26 │ │ │ │ - rsbseq r6, r0, r4, asr #31 │ │ │ │ + addeq pc, r0, ip, asr #8 │ │ │ │ + rsbeq lr, fp, r4, ror lr │ │ │ │ + rsbseq r7, r0, r4, lsl r1 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - @ instruction: 0x00779494 │ │ │ │ + rsbseq r9, r7, r4, ror #11 │ │ │ │ addseq pc, r8, ip, lsl #23 │ │ │ │ - rsbeq r2, sp, r4, lsl #17 │ │ │ │ + ldrdeq r2, [sp], #-148 @ 0xffffff6c @ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ bx lr │ │ │ │ @@ -204637,15 +204637,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 31b460 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ ldr r4, [pc, #164] @ 31b464 │ │ │ │ ldr r9, [pc, #164] @ 31b468 │ │ │ │ ldr r8, [pc, #164] @ 31b46c │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -204657,15 +204657,15 @@ │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ cmp r4, r7 │ │ │ │ bne 31b3dc │ │ │ │ ldr r2, [pc, #88] @ 31b470 │ │ │ │ ldr r3, [pc, #64] @ 31b45c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -204682,75 +204682,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq pc, r8, r0, sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, fp, r4, ror #2 │ │ │ │ umullseq r9, r6, ip, r7 │ │ │ │ - rsbeq r2, sp, ip, lsr #16 │ │ │ │ + rsbeq r2, sp, ip, ror r9 │ │ │ │ muleq r0, r4, r5 │ │ │ │ addseq pc, r8, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b4a8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 814d28 │ │ │ │ + bl 814e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31b4c4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 255a7c │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9bde5c │ │ │ │ + bl 9bdfac │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl 9bdef4 │ │ │ │ + bl 9be044 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 31b540 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 81402c │ │ │ │ + bl 81417c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 2535bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -204800,15 +204800,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31b8ec │ │ │ │ ldr r0, [pc, #760] @ 31b930 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 31b658 │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 31b660 │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -204833,40 +204833,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 2550ec │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b72c │ │ │ │ - bl 814d28 │ │ │ │ + bl 814e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b72c │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 31b8f0 │ │ │ │ mov r0, #20 │ │ │ │ bl 255a7c │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9bde5c │ │ │ │ + bl 9bdfac │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl 9bdef4 │ │ │ │ + bl 9be044 │ │ │ │ ldr r3, [pc, #548] @ 31b934 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 81402c │ │ │ │ + bl 81417c │ │ │ │ ldr r2, [pc, #516] @ 31b938 │ │ │ │ ldr r3, [pc, #480] @ 31b918 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204904,29 +204904,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 31b944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31b674 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 31b84c │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldr r3, [pc, #256] @ 31b924 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -204951,15 +204951,15 @@ │ │ │ │ bne 31b8ec │ │ │ │ ldr r0, [pc, #192] @ 31b94c │ │ │ │ add r0, pc, r0 │ │ │ │ b 31b638 │ │ │ │ ldr r0, [pc, #184] @ 31b950 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31b5ec │ │ │ │ ldr r3, [pc, #144] @ 31b93c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31b674 │ │ │ │ ldr r3, [pc, #104] @ 31b928 │ │ │ │ @@ -204969,46 +204969,46 @@ │ │ │ │ beq 31b674 │ │ │ │ b 31b7b0 │ │ │ │ ldr r0, [pc, #124] @ 31b954 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31b674 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 31b958 │ │ │ │ ldr r1, [pc, #96] @ 31b95c │ │ │ │ ldr r0, [pc, #96] @ 31b960 │ │ │ │ ldr r2, [pc, #96] @ 31b964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq pc, r8, r0, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r8, ip, lsl #17 │ │ │ │ - addeq pc, r0, r8, asr r0 @ │ │ │ │ + addeq pc, r0, r8, lsr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq pc, r8, r0, lsl r8 @ │ │ │ │ - rsbeq r2, sp, r4, lsr #13 │ │ │ │ + strdeq r2, [sp], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x0098f6f0 │ │ │ │ andeq r3, r0, r8, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, sp, ip, lsr r4 │ │ │ │ + rsbeq r2, sp, ip, lsl #11 │ │ │ │ @ instruction: 0x0098f5bc │ │ │ │ - rsbeq r2, sp, ip, ror r3 │ │ │ │ - rsbeq r2, sp, r0, lsl r4 │ │ │ │ - @ instruction: 0x006d239c │ │ │ │ - addeq pc, r0, r0, lsr #32 │ │ │ │ - strdeq r2, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r2, sp, r8, lsl #8 │ │ │ │ + rsbeq r2, sp, ip, asr #9 │ │ │ │ + rsbeq r2, sp, r0, ror #10 │ │ │ │ + rsbeq r2, sp, ip, ror #9 │ │ │ │ + addeq pc, r0, r0, ror r1 @ │ │ │ │ + rsbeq r2, sp, r8, asr #10 │ │ │ │ + rsbeq r2, sp, r8, asr r5 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 31ba9c │ │ │ │ mov r8, r1 │ │ │ │ @@ -205018,35 +205018,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #244] @ 31baa8 │ │ │ │ ldr r1, [pc, #244] @ 31baac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #212] @ 31bab0 │ │ │ │ ldr r1, [pc, #212] @ 31bab4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 31bab8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #184] @ 31babc │ │ │ │ ldr r1, [pc, #184] @ 31bac0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 31bac4 │ │ │ │ ldr r2, [pc, #176] @ 31bac8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -205059,19 +205059,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r1, [pc, #120] @ 31bad0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 31bad4 │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -205079,29 +205079,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq lr, r0, r0, lsr #31 │ │ │ │ - ldrdeq lr, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r6, r0, ip, ror #16 │ │ │ │ - rsbeq r2, sp, r8, ror r3 │ │ │ │ - rsbeq r2, sp, ip, lsl #7 │ │ │ │ - rsbeq r2, sp, r4, lsl r3 │ │ │ │ - rsbeq r2, sp, r8, lsl #4 │ │ │ │ + strdeq pc, [r0], r0 │ │ │ │ + rsbeq lr, fp, r0, lsr #14 │ │ │ │ + ldrheq r6, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r2, sp, r8, asr #9 │ │ │ │ + ldrdeq r2, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, sp, r4, ror #8 │ │ │ │ + rsbeq r2, sp, r8, asr r3 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ addeq r2, fp, r4, ror #21 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ addseq r8, r6, r0, lsr #17 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - rsbeq r2, sp, r8, ror #5 │ │ │ │ + rsbeq r2, sp, r8, lsr r4 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31bb28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205137,15 +205137,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 31bbe0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r5, #0 │ │ │ │ bne 31bbbc │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -205157,19 +205157,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 31bbe4 │ │ │ │ ldr r2, [pc, #32] @ 31bbe8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq lr, r0, r4, asr #27 │ │ │ │ - @ instruction: 0x006d2190 │ │ │ │ - rsbeq r2, sp, r8, ror r0 │ │ │ │ + addeq lr, r0, r4, lsl pc │ │ │ │ + rsbeq r2, sp, r0, ror #5 │ │ │ │ + rsbeq r2, sp, r8, asr #3 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r2, sp, r0, lsr #3 │ │ │ │ + strdeq r2, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 31bf4c │ │ │ │ ldr r3, [pc, #840] @ 31bf50 │ │ │ │ @@ -205187,72 +205187,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 31bf60 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 31bf64 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #756] @ 31bf60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 31bdf0 │ │ │ │ mov r0, ip │ │ │ │ - bl 814c64 │ │ │ │ + bl 814db4 │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 812fe4 │ │ │ │ + bl 813134 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31bdac │ │ │ │ ldr r3, [pc, #640] @ 31bf68 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31be20 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 8163f4 │ │ │ │ + bl 816544 │ │ │ │ ldr ip, [pc, #612] @ 31bf6c │ │ │ │ ldr r2, [pc, #612] @ 31bf70 │ │ │ │ ldr r1, [pc, #612] @ 31bf74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -205266,15 +205266,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #496] @ 31bf84 │ │ │ │ ldr r1, [pc, #496] @ 31bf88 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -205298,15 +205298,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 31bf68 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31be9c │ │ │ │ mov r0, #0 │ │ │ │ - bl 8163f4 │ │ │ │ + bl 816544 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 2550ec │ │ │ │ b 31bd60 │ │ │ │ ldr r3, [pc, #360] @ 31bf90 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -205326,22 +205326,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 31bf9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31bcf4 │ │ │ │ ldr r3, [pc, #252] @ 31bfa0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31be04 │ │ │ │ ldr r3, [pc, #220] @ 31bf94 │ │ │ │ @@ -205357,61 +205357,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 31bfa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31be04 │ │ │ │ ldr r0, [pc, #132] @ 31bfa8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31bcf4 │ │ │ │ ldr r0, [pc, #116] @ 31bfac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 31be04 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r0, lsr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r0, r4, lsl #26 │ │ │ │ - ldrdeq r2, [sp], #-0 @ │ │ │ │ - rsbeq r1, sp, r0, asr #31 │ │ │ │ + addeq lr, r0, r4, asr lr │ │ │ │ + rsbeq r2, sp, r0, lsr #4 │ │ │ │ + rsbeq r2, sp, r0, lsl r1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq pc, r8, ip, asr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq lr, r0, r4, lsl ip │ │ │ │ - rsbeq lr, fp, r0, asr r2 │ │ │ │ - rsbseq r6, r0, ip, ror #9 │ │ │ │ - @ instruction: 0x0080ebb4 │ │ │ │ - strdeq lr, [fp], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x00706494 │ │ │ │ - strheq r2, [sp], #-12 @ │ │ │ │ + addeq lr, r0, r4, ror #26 │ │ │ │ + rsbeq lr, fp, r0, lsr #7 │ │ │ │ + rsbseq r6, r0, ip, lsr r6 │ │ │ │ + addeq lr, r0, r4, lsl #26 │ │ │ │ + rsbeq lr, fp, r4, asr #6 │ │ │ │ + rsbseq r6, r0, r4, ror #11 │ │ │ │ + rsbeq r2, sp, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ addseq pc, r8, r0, ror r0 @ │ │ │ │ andeq r2, r0, r8, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r1, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, sp, ip, lsr #32 │ │ │ │ andeq r2, r0, r4, lsl #20 │ │ │ │ - rsbeq r1, sp, ip, asr #29 │ │ │ │ - rsbeq r1, sp, r4, lsl #29 │ │ │ │ - rsbeq r1, sp, r4, ror #29 │ │ │ │ + rsbeq r2, sp, ip, lsl r0 │ │ │ │ + ldrdeq r1, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r2, sp, r4, lsr r0 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 31bff4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -205462,17 +205462,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq lr, r0, r4, asr #18 │ │ │ │ - rsbeq r1, sp, r8, lsl sp │ │ │ │ - rsbeq r1, sp, r0, ror lr │ │ │ │ + umulleq lr, r0, r4, sl │ │ │ │ + rsbeq r1, sp, r8, ror #28 │ │ │ │ + rsbeq r1, sp, r0, asr #31 │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -205577,22 +205577,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 31c2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31c144 │ │ │ │ ldr r2, [pc, #92] @ 31c2ec │ │ │ │ ldr r3, [pc, #56] @ 31c2cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -205600,53 +205600,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31c2c4 │ │ │ │ ldr r0, [pc, #60] @ 31c2f0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r8, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r8, r8, lsl sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0098ecd8 │ │ │ │ andeq r2, r0, r0, lsl #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r1, sp, r8, asr #26 │ │ │ │ umullseq lr, r8, r4, fp │ │ │ │ - strdeq r1, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r1, sp, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 31c350 │ │ │ │ ldr r2, [pc, #68] @ 31c354 │ │ │ │ ldr r1, [pc, #68] @ 31c358 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31c35c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31c0a8 │ │ │ │ - addeq lr, r0, r0, lsl r6 │ │ │ │ - ldrdeq r1, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq r1, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + addeq lr, r0, r0, ror #14 │ │ │ │ + rsbeq r1, sp, ip, lsr #22 │ │ │ │ + rsbeq r1, sp, r0, lsr #20 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -205928,15 +205928,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31c9fc │ │ │ │ ldr r0, [pc, #592] @ 31ca28 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 31c6b4 │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -205980,27 +205980,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 31ca34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c600 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 31c6a4 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 31c6a4 │ │ │ │ @@ -206043,15 +206043,15 @@ │ │ │ │ b 31c6a4 │ │ │ │ ldr r0, [pc, #164] @ 31ca40 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 31c600 │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -206069,26 +206069,26 @@ │ │ │ │ b 31c6b4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r8, lsl #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0098e8f0 │ │ │ │ stmdacs r8, {r0} │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq lr, r0, r1, lsr #32 │ │ │ │ + addeq lr, r0, r1, ror r1 │ │ │ │ addseq lr, r8, r8, ror #14 │ │ │ │ addseq lr, r8, r4, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq lr, r8, r0, ror r6 │ │ │ │ - rsbeq r1, sp, r4, asr #15 │ │ │ │ + rsbeq r1, sp, r4, lsl r9 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r1, sp, r0, asr #14 │ │ │ │ addseq lr, r8, r8, ror #9 │ │ │ │ - rsbeq r1, sp, r8, lsl r6 │ │ │ │ - rsbeq r1, sp, r8, lsl #11 │ │ │ │ + rsbeq r1, sp, r8, ror #14 │ │ │ │ + ldrdeq r1, [sp], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 31cc0c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206103,15 +206103,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 31cc1c │ │ │ │ ldr r3, [pc, #392] @ 31cc20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #380] @ 31cc24 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 31cb5c │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -206178,47 +206178,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31cc44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cb18 │ │ │ │ ldr r0, [pc, #80] @ 31cc48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cb18 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, r4, asr #29 │ │ │ │ + addeq lr, r0, r4, lsl r0 │ │ │ │ @ instruction: 0x0098e3b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r8, ror #4 │ │ │ │ - rsbeq r1, sp, ip, asr r1 │ │ │ │ + strheq r1, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, sp, ip, lsr #5 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, ip, ror r3 │ │ │ │ - rsbseq r2, r4, ip, ror #25 │ │ │ │ + rsbseq r2, r4, ip, lsr lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r8, r4, lsl #6 │ │ │ │ - rsbseq pc, r5, r8, lsr r3 @ │ │ │ │ + rsbseq pc, r5, r8, lsl #9 │ │ │ │ andeq r4, r0, r8, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r1, sp, ip, lsl #8 │ │ │ │ + rsbeq r1, sp, r4, asr #10 │ │ │ │ + rsbeq r1, sp, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 31dc2c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -206233,15 +206233,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 31dc3c │ │ │ │ ldr r3, [pc, #4000] @ 31dc40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #3988] @ 31dc44 │ │ │ │ ldr r2, [pc, #3988] @ 31dc48 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -206297,15 +206297,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd24 │ │ │ │ ldr r0, [pc, #3760] @ 31dc54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd24 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d500 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -206333,30 +206333,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 31cf88 │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d0e0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 31cf88 │ │ │ │ ldr r3, [pc, #3748] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d008 │ │ │ │ ldr r0, [pc, #3560] @ 31dc58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d008 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -206384,29 +206384,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 31dc60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 31dc64 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 31d5e8 │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -206433,15 +206433,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -206484,15 +206484,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d008 │ │ │ │ ldr r0, [pc, #3036] @ 31dc6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d008 │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -206513,15 +206513,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d008 │ │ │ │ ldr r0, [pc, #2924] @ 31dc70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 31d008 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -206544,24 +206544,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 31dc78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31cdec │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 31dc7c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -206581,24 +206581,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 31dc80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31ce88 │ │ │ │ ldr r3, [pc, #2616] @ 31dc84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d0b4 │ │ │ │ @@ -206615,23 +206615,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 31dc88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d0b4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -206659,24 +206659,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 31dc90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31cfa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31b474 │ │ │ │ @@ -206699,77 +206699,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 31dc98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31cdd8 │ │ │ │ ldr r0, [pc, #2172] @ 31dc9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cf3c │ │ │ │ ldr r0, [pc, #2140] @ 31dca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd24 │ │ │ │ ldr r0, [pc, #2128] @ 31dca4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31cdec │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 31dca8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 31cdd8 │ │ │ │ ldr r0, [pc, #2072] @ 31dcac │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 31ce88 │ │ │ │ ldr r0, [pc, #2044] @ 31dcb0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 31d0b4 │ │ │ │ ldr r0, [pc, #2016] @ 31dcb4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 31cfa0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 31dcb8 │ │ │ │ @@ -206800,22 +206800,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 31dccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 31d5fc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -206855,15 +206855,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d5c0 │ │ │ │ ldr r0, [pc, #1656] @ 31dcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31d5c0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31cd34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 31cd34 │ │ │ │ @@ -206923,15 +206923,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #1392] @ 31dcd8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -207090,15 +207090,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #728] @ 31dcdc │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e4ac │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -207139,15 +207139,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #532] @ 31dce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 31cd34 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31dab0 │ │ │ │ @@ -207186,15 +207186,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #348] @ 31dce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dbb0 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -207218,92 +207218,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 31dcec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31db9c │ │ │ │ - @ instruction: 0x0080dcbc │ │ │ │ + addeq sp, r0, ip, lsl #28 │ │ │ │ addseq lr, r8, r8, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, sp, r0, rrx │ │ │ │ - rsbeq r0, sp, r4, asr pc │ │ │ │ + strheq r1, [sp], #-16 @ │ │ │ │ + rsbeq r1, sp, r4, lsr #1 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ addseq lr, r8, r4, ror r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq sp, r0, r9, lsr #20 │ │ │ │ + addeq sp, r0, r9, ror fp │ │ │ │ addseq lr, r8, r4, ror #1 │ │ │ │ - rsbeq r1, sp, r4, lsl #11 │ │ │ │ - rsbeq r1, sp, r8, lsl #6 │ │ │ │ + ldrdeq r1, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r1, sp, r8, asr r4 │ │ │ │ andeq r2, r0, r8, asr #26 │ │ │ │ - strdeq r1, [sp], #-0 @ │ │ │ │ - ldrdeq sp, [r0], r4 │ │ │ │ - @ instruction: 0x0080d7bc │ │ │ │ - rsbeq r1, sp, r8, ror #1 │ │ │ │ - rsbeq r1, sp, r4, ror r0 │ │ │ │ + rsbeq r1, sp, r0, asr #4 │ │ │ │ + addeq sp, r0, r4, lsr #18 │ │ │ │ + addeq sp, r0, ip, lsl #18 │ │ │ │ + rsbeq r1, sp, r8, lsr r2 │ │ │ │ + rsbeq r1, sp, r4, asr #3 │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ - rsbeq r0, sp, r8, asr #30 │ │ │ │ + @ instruction: 0x006d1098 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r1, sp, r0, lsr #32 │ │ │ │ + rsbeq r1, sp, r0, ror r1 │ │ │ │ andeq r1, r0, r4, lsl #2 │ │ │ │ - ldrdeq r1, [sp], #-8 @ │ │ │ │ + rsbeq r1, sp, r8, lsr #4 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r0, sp, ip, lsr #28 │ │ │ │ + rsbeq r0, sp, ip, ror pc │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r1, sp, r0 │ │ │ │ - rsbeq r0, sp, ip, ror #24 │ │ │ │ - rsbeq r0, sp, r8, ror lr │ │ │ │ - rsbeq r0, sp, r0, ror #25 │ │ │ │ - rsbeq r0, sp, r4, asr #31 │ │ │ │ - strdeq r0, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r0, sp, ip, lsl #30 │ │ │ │ - rsbeq r0, sp, r4, lsr #26 │ │ │ │ - addeq sp, r0, r4, lsl r4 │ │ │ │ - rsbeq r0, sp, r8, ror #15 │ │ │ │ - ldrdeq r0, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r1, sp, r0, asr r1 │ │ │ │ + strheq r0, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r0, sp, r8, asr #31 │ │ │ │ + rsbeq r0, sp, r0, lsr lr │ │ │ │ + rsbeq r1, sp, r4, lsl r1 │ │ │ │ + rsbeq r0, sp, r0, asr #30 │ │ │ │ + rsbeq r1, sp, ip, asr r0 │ │ │ │ + rsbeq r0, sp, r4, ror lr │ │ │ │ + addeq sp, r0, r4, ror #10 │ │ │ │ + rsbeq r0, sp, r8, lsr r9 │ │ │ │ + rsbeq r1, sp, ip, lsr #32 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - ldrdeq r0, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - addeq sp, r0, r0, ror r1 │ │ │ │ - rsbeq r0, sp, r0, lsl #29 │ │ │ │ - ldrdeq r0, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r0, sp, ip, lsr sp │ │ │ │ - strdeq r0, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r0, sp, r0, ror fp │ │ │ │ + rsbeq r1, sp, r4, lsr #32 │ │ │ │ + addeq sp, r0, r0, asr #5 │ │ │ │ + ldrdeq r0, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, sp, r8, lsr #30 │ │ │ │ + rsbeq r0, sp, ip, lsl #29 │ │ │ │ + rsbeq r0, sp, ip, asr #24 │ │ │ │ + rsbeq r0, sp, r0, asr #25 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ - rsbeq r0, sp, r0, lsl #21 │ │ │ │ - rsbeq r0, sp, r4, lsl #14 │ │ │ │ - rsbeq r0, sp, r0, lsl #17 │ │ │ │ - rsbeq r0, sp, r4, lsl #13 │ │ │ │ - rsbeq r0, sp, r8, lsl r5 │ │ │ │ + ldrdeq r0, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r0, sp, r4, asr r8 │ │ │ │ + ldrdeq r0, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r0, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r0, sp, r8, ror #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, r8, lsl #11 │ │ │ │ + ldrdeq r0, [sp], #-104 @ 0xffffff98 @ │ │ │ │ andeq r4, r0, ip, asr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, sp, ip, ror #8 │ │ │ │ - @ instruction: 0x006d0494 │ │ │ │ - rsbeq r0, sp, ip, lsl #7 │ │ │ │ - rsbeq r0, sp, r0, asr #6 │ │ │ │ + strheq r0, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, sp, r4, ror #11 │ │ │ │ + ldrdeq r0, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006d0490 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - ldrdeq r0, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r0, sp, r8, lsr #4 │ │ │ │ - rsbeq r0, sp, ip, lsl #7 │ │ │ │ - rsbeq r0, sp, r0, lsr #1 │ │ │ │ - rsbeq r0, sp, ip, asr r0 │ │ │ │ + rsbeq r0, sp, r8, lsr #6 │ │ │ │ + rsbeq r0, sp, r8, ror r3 │ │ │ │ + ldrdeq r0, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r0, [sp], #-16 @ │ │ │ │ + rsbeq r0, sp, ip, lsr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, r8, asr r2 │ │ │ │ + rsbeq r0, sp, r8, lsr #7 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e37c │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 31df68 │ │ │ │ @@ -207360,20 +207360,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-332] @ 31dcf0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldr r0, [pc, #-348] @ 31dcf4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31db9c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31deb8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -207403,15 +207403,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-496] @ 31dcf8 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 31de78 │ │ │ │ mov r3, #2 │ │ │ │ b 31dd98 │ │ │ │ @@ -207483,15 +207483,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-812] @ 31dcfc │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 31e0b8 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -207529,15 +207529,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 31dd00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-992] @ 31dd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -207564,28 +207564,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 31dd10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e050 │ │ │ │ ldr r0, [pc, #-1164] @ 31dd14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 31e050 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 31d8a8 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 31d8a8 │ │ │ │ @@ -207593,15 +207593,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-1224] @ 31dd18 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 31de08 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -207612,15 +207612,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-1296] @ 31dd1c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 31d8c8 │ │ │ │ bhi 31e27c │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 31e294 │ │ │ │ @@ -207678,30 +207678,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-1552] @ 31dd24 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e3c0 │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e3c0 │ │ │ │ ldr r3, [pc, #-1576] @ 31dd38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-1612] @ 31dd28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 31dd38 │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -207710,15 +207710,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-1672] @ 31dd2c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e358 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -207743,21 +207743,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 31dd38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31d608 │ │ │ │ ldr r0, [pc, #-1804] @ 31dd30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31d608 │ │ │ │ ldr r0, [pc, #-1816] @ 31dd34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31d5a0 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 31e3f4 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 31cd34 │ │ │ │ @@ -207778,15 +207778,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 31dd38 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 31cd34 │ │ │ │ ldr r0, [pc, #-1932] @ 31dd3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31cd34 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 31da84 │ │ │ │ bhi 31e50c │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 31da84 │ │ │ │ @@ -207815,142 +207815,142 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 31e584 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r0, r8, ror #7 │ │ │ │ - strheq pc, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq pc, ip, r8, lsr #13 │ │ │ │ + addeq ip, r0, r8, lsr r5 │ │ │ │ + rsbeq pc, ip, r4, lsl #18 │ │ │ │ + strdeq pc, [ip], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 0031e588 : │ │ │ │ ldr r3, [pc, #16] @ 31e5a0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r8, asr r4 │ │ │ │ + addeq ip, r0, r8, lsr #11 │ │ │ │ │ │ │ │ 0031e5a4 : │ │ │ │ ldr r3, [pc, #20] @ 31e5c0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, lsr r4 │ │ │ │ + addeq ip, r0, ip, lsl #11 │ │ │ │ │ │ │ │ 0031e5c4 : │ │ │ │ ldr r3, [pc, #20] @ 31e5e0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, ip, lsl r4 │ │ │ │ + addeq ip, r0, ip, ror #10 │ │ │ │ │ │ │ │ 0031e5e4 : │ │ │ │ ldr r3, [pc, #20] @ 31e600 │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq ip, [r0], ip @ │ │ │ │ + addeq ip, r0, ip, asr #10 │ │ │ │ │ │ │ │ 0031e604 : │ │ │ │ ldr r3, [pc, #24] @ 31e624 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq ip, [r0], r8 │ │ │ │ + addeq ip, r0, r8, lsr #10 │ │ │ │ │ │ │ │ 0031e628 : │ │ │ │ ldr r3, [pc, #24] @ 31e648 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0080c3b4 │ │ │ │ + addeq ip, r0, r4, lsl #10 │ │ │ │ │ │ │ │ 0031e64c : │ │ │ │ ldr r3, [pc, #20] @ 31e668 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umulleq ip, r0, r4, r3 │ │ │ │ + addeq ip, r0, r4, ror #9 │ │ │ │ │ │ │ │ 0031e66c : │ │ │ │ ldr r3, [pc, #20] @ 31e688 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, ror r3 │ │ │ │ + addeq ip, r0, r4, asr #9 │ │ │ │ │ │ │ │ 0031e68c : │ │ │ │ ldr r3, [pc, #20] @ 31e6a8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, asr r3 │ │ │ │ + addeq ip, r0, r4, lsr #9 │ │ │ │ │ │ │ │ 0031e6ac : │ │ │ │ ldr r3, [pc, #20] @ 31e6c8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, lsr r3 │ │ │ │ + addeq ip, r0, r4, lsl #9 │ │ │ │ │ │ │ │ 0031e6cc : │ │ │ │ ldr r3, [pc, #20] @ 31e6e8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq ip, r0, r4, lsl r3 │ │ │ │ + addeq ip, r0, r4, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31e6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq pc, sl, r0, ror #30 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -207978,15 +207978,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -208007,23 +208007,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 31e800 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldr r3, [pc, #460] @ 31e9f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 31e93c │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -208052,26 +208052,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 31e924 │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 8af2ac │ │ │ │ + bl 8af3fc │ │ │ │ ldr r2, [pc, #272] @ 31e9f8 │ │ │ │ ldr r3, [pc, #256] @ 31e9ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -208109,28 +208109,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31ea0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31e838 │ │ │ │ ldr r0, [pc, #76] @ 31ea10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 31e838 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d11e4 <__bss_end__@@Base+0xfdc0861c> │ │ │ │ blcc fe9d11e8 <__bss_end__@@Base+0xfdc08620> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208139,40 +208139,40 @@ │ │ │ │ addseq ip, r8, r4, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r8, ip, lsr r5 │ │ │ │ blcc fe9d1204 <__bss_end__@@Base+0xfdc0863c> │ │ │ │ andeq r2, r0, r4, lsl #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006d059c │ │ │ │ - strheq r0, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r0, sp, ip, ror #13 │ │ │ │ + rsbeq r0, sp, r4, lsl #14 │ │ │ │ b 31e78c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 754214 │ │ │ │ + bl 754364 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31eb0c │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31eaa4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -208180,26 +208180,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af04c │ │ │ │ + bl 8af19c │ │ │ │ cmp r0, #0 │ │ │ │ bge 31eb30 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31eae8 │ │ │ │ ldr r2, [pc, #136] @ 31eb58 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8aff14 │ │ │ │ + bl 8b0064 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31eb0c │ │ │ │ mov r0, r4 │ │ │ │ bl 31e700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -208237,27 +208237,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #128] @ 31ec20 │ │ │ │ ldr r1, [pc, #128] @ 31ec24 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 31ec28 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #92] @ 31ec2c │ │ │ │ ldr lr, [pc, #92] @ 31ec30 │ │ │ │ ldr r1, [pc, #92] @ 31ec34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -208268,20 +208268,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 31ec38 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - strdeq ip, [r0], r8 │ │ │ │ - rsbeq fp, fp, r4, ror #7 │ │ │ │ - rsbseq r3, r0, r4, lsl #13 │ │ │ │ - ldrdeq fp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq fp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + b 74f334 │ │ │ │ + addeq ip, r0, r8, asr #24 │ │ │ │ + rsbeq fp, fp, r4, lsr r5 │ │ │ │ + ldrsbeq r3, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq fp, fp, ip, lsr #10 │ │ │ │ + rsbeq fp, fp, r4, asr #10 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ addeq pc, sl, r0, lsl #21 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ addseq r7, r6, r8, ror r0 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -208361,21 +208361,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31ea50 │ │ │ │ ldr r0, [pc, #28] @ 31ed9c │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 31ed34 │ │ │ │ addseq ip, r8, r4, lsl r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r0, sp, ip, lsl r2 │ │ │ │ + rsbeq r0, sp, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -208401,15 +208401,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31ecec │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31edcc │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 31eedc │ │ │ │ @@ -208435,15 +208435,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e700 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208465,15 +208465,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 31ef88 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -208487,17 +208487,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq ip, r0, ip, ror #14 │ │ │ │ - rsbeq r0, sp, r4, lsr #1 │ │ │ │ - rsbeq r0, sp, r4, asr #1 │ │ │ │ + @ instruction: 0x0080c8bc │ │ │ │ + strdeq r0, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, sp, r4, lsl r2 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 31f000 │ │ │ │ ldr r2, [pc, #92] @ 31f004 │ │ │ │ @@ -208505,85 +208505,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 31e700 │ │ │ │ - addeq ip, r0, ip, asr #13 │ │ │ │ - rsbeq r0, sp, r8 │ │ │ │ - rsbeq r0, sp, r8, lsr #32 │ │ │ │ + addeq ip, r0, ip, lsl r8 │ │ │ │ + rsbeq r0, sp, r8, asr r1 │ │ │ │ + rsbeq r0, sp, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 31f0d4 │ │ │ │ ldr r2, [pc, #176] @ 31f0d8 │ │ │ │ ldr r1, [pc, #176] @ 31f0dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr ip, [pc, #128] @ 31f0e0 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 31f0e4 │ │ │ │ ldr r2, [pc, #92] @ 31f0e8 │ │ │ │ ldr r1, [pc, #92] @ 31f0ec │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq ip, r0, ip, asr #12 │ │ │ │ - rsbeq pc, ip, r4, lsl #31 │ │ │ │ - rsbeq pc, ip, r4, lsr #31 │ │ │ │ + umulleq ip, r0, ip, r7 │ │ │ │ + ldrdeq r0, [sp], #-4 @ │ │ │ │ + strdeq r0, [sp], #-4 @ │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -208595,94 +208595,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 31f244 │ │ │ │ ldr r1, [pc, #296] @ 31f248 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #276] @ 31f24c │ │ │ │ ldr r1, [pc, #276] @ 31f250 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #236] @ 31f254 │ │ │ │ ldr r3, [pc, #236] @ 31f258 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 33fe60 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33fd60 │ │ │ │ ldr r2, [pc, #160] @ 31f25c │ │ │ │ ldr r1, [pc, #160] @ 31f260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #136] @ 31f264 │ │ │ │ ldr r1, [pc, #136] @ 31f268 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 754b98 │ │ │ │ + bl 754ce8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 754214 │ │ │ │ + bl 754364 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addeq ip, r0, ip, ror #10 │ │ │ │ - rsbeq lr, ip, r8, lsr #32 │ │ │ │ - rsbeq lr, ip, r8, lsr r0 │ │ │ │ - rsbeq pc, ip, r4, lsl #29 │ │ │ │ - rsbeq pc, ip, r4, lsr #29 │ │ │ │ + @ instruction: 0x0080c6bc │ │ │ │ + rsbeq lr, ip, r8, ror r1 │ │ │ │ + rsbeq lr, ip, r8, lsl #3 │ │ │ │ + ldrdeq pc, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq pc, [ip], #-244 @ 0xffffff0c @ │ │ │ │ addeq pc, sl, ip, ror #9 │ │ │ │ - rsbeq pc, ip, ip, ror lr @ │ │ │ │ - rsbeq sl, fp, ip, lsr #27 │ │ │ │ - rsbseq r3, r0, ip, asr #32 │ │ │ │ + rsbeq pc, ip, ip, asr #31 │ │ │ │ + strdeq sl, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x0070319c │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - rsbeq pc, ip, r0, lsl lr @ │ │ │ │ + rsbeq pc, ip, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 31f380 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208709,16 +208709,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 31f390 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 7508c0 │ │ │ │ + bl 75778c │ │ │ │ + bl 750a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f29c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -208742,23 +208742,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 31f394 │ │ │ │ ldr r0, [pc, #40] @ 31f398 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31f2b0 │ │ │ │ umullseq fp, r8, r0, fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq ip, r0, r0, lsr #7 │ │ │ │ - rsbeq sl, fp, r4, lsl #25 │ │ │ │ - rsbseq r2, r0, r0, lsr #30 │ │ │ │ - addeq ip, r0, r8, lsl #6 │ │ │ │ - rsbeq pc, ip, r8, lsl #25 │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ + ldrdeq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r3, r0, r0, ror r0 │ │ │ │ + addeq ip, r0, r8, asr r4 │ │ │ │ + ldrdeq pc, [ip], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -208787,16 +208787,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 7508c0 │ │ │ │ + bl 75778c │ │ │ │ + bl 750a10 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 31f3d4 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -208818,15 +208818,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 31f524 │ │ │ │ ldr r0, [pc, #136] @ 31f528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31f3e8 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 31f46c │ │ │ │ @@ -208842,23 +208842,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ b 31f4d8 │ │ │ │ addseq fp, r8, ip, asr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq ip, r0, r4, ror #4 │ │ │ │ - rsbeq sl, fp, r0, asr fp │ │ │ │ - ldrsheq r2, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - ldrdeq ip, [r0], r8 │ │ │ │ - rsbeq pc, ip, r8, asr fp @ │ │ │ │ + @ instruction: 0x0080c3b4 │ │ │ │ + rsbeq sl, fp, r0, lsr #25 │ │ │ │ + rsbseq r2, r0, r0, asr #30 │ │ │ │ + addeq ip, r0, r8, lsr #6 │ │ │ │ + rsbeq pc, ip, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 31f684 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -208886,26 +208886,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 31f694 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 7508c0 │ │ │ │ + bl 75778c │ │ │ │ + bl 750a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f55c │ │ │ │ cmp r6, #0 │ │ │ │ beq 31f5e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31e700 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 31f5d0 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31f674 │ │ │ │ @@ -208921,37 +208921,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r0, r4 │ │ │ │ bl 31e700 │ │ │ │ b 31f5d0 │ │ │ │ ldr r1, [pc, #60] @ 31f698 │ │ │ │ ldr r0, [pc, #60] @ 31f69c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 31f648 │ │ │ │ @ instruction: 0x0098b8d0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrdeq ip, [r0], ip @ │ │ │ │ - rsbeq sl, fp, r4, asr #19 │ │ │ │ - rsbseq r2, r0, r4, ror #24 │ │ │ │ - addeq ip, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x006cf998 │ │ │ │ + addeq ip, r0, ip, lsr #4 │ │ │ │ + rsbeq sl, fp, r4, lsl fp │ │ │ │ + ldrheq r2, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + addeq ip, r0, r8, ror #2 │ │ │ │ + rsbeq pc, ip, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 31f9cc │ │ │ │ mov r6, r3 │ │ │ │ @@ -208996,16 +208996,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 7508c0 │ │ │ │ + bl 75778c │ │ │ │ + bl 750a10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f6f4 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -209038,15 +209038,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 31f70c │ │ │ │ ldr r1, [pc, #484] @ 31f9f0 │ │ │ │ ldr r0, [pc, #484] @ 31f9f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31f708 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -209054,15 +209054,15 @@ │ │ │ │ b 31f7f4 │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 31f994 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 31f7f4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 31f7f4 │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 31f9b8 │ │ │ │ @@ -209079,15 +209079,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r0, r5 │ │ │ │ bl 31e700 │ │ │ │ b 31f7f4 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -209122,23 +209122,23 @@ │ │ │ │ bne 31f7f4 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8af2ac │ │ │ │ + bl 8af3fc │ │ │ │ b 31f7f4 │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 31f93c │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 31f7f4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -209152,41 +209152,41 @@ │ │ │ │ b 31f8c0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r8, r4, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r8, r8, lsr r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq fp, r8, r0, lsl r7 │ │ │ │ - addeq fp, r0, r0, lsr #30 │ │ │ │ - rsbeq sl, fp, ip, lsl #16 │ │ │ │ - rsbseq r2, r0, ip, lsr #21 │ │ │ │ - @ instruction: 0x0080beb4 │ │ │ │ - addeq fp, r0, r8, ror #28 │ │ │ │ - rsbeq pc, ip, r8, ror #15 │ │ │ │ + addeq ip, r0, r0, ror r0 │ │ │ │ + rsbeq sl, fp, ip, asr r9 │ │ │ │ + ldrsheq r2, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + addeq ip, r0, r4 │ │ │ │ + @ instruction: 0x0080bfb8 │ │ │ │ + rsbeq pc, ip, r8, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 31fa40 │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ add r1, pc, #88 @ 0x58 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #64 @ 0x40 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, #10 │ │ │ │ add r4, r4, #960 @ 0x3c0 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #-8] │ │ │ │ str r2, [r4, #-4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -209198,53 +209198,53 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d228c <__bss_end__@@Base+0xfdc096c4> │ │ │ │ blcc fe9d2290 <__bss_end__@@Base+0xfdc096c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 31fa9c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq lr, sl, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ ldr r1, [r0, #960] @ 0x3c0 │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #1 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #1036] @ 0x40c │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1040] @ 0x410 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #2 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #4 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ ldr r0, [r4, #1048] @ 0x418 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #8 │ │ │ │ beq 31fb2c │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31faa0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -209271,24 +209271,24 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r2, #1004 @ 0x3ec │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r2, #980] @ 0x3d4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fca0 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fc5c │ │ │ │ add r7, r4, #920 @ 0x398 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af04c │ │ │ │ + bl 8af19c │ │ │ │ cmp r0, #0 │ │ │ │ blt 31fc04 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ add r1, r7, r0 │ │ │ │ sub r2, r2, r0 │ │ │ │ str r2, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -209342,15 +209342,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [pc, #88] @ 31fd24 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8aff14 │ │ │ │ + bl 8b0064 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fca0 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ cmp r0, #16 │ │ │ │ beq 31fc38 │ │ │ │ lsr r1, r6, #5 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -209375,45 +209375,45 @@ │ │ │ │ ldr r1, [pc, #140] @ 31fdd4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #112] @ 31fdd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #100] @ 31fddc │ │ │ │ ldr r0, [pc, #100] @ 31fde0 │ │ │ │ ldr r1, [pc, #100] @ 31fde4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq fp, [r0], r8 │ │ │ │ - rsbeq sl, fp, r8, lsl r2 │ │ │ │ - ldrheq r2, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + addeq fp, r0, r8, lsr #22 │ │ │ │ + rsbeq sl, fp, r8, ror #6 │ │ │ │ + rsbseq r2, r0, r4, lsl #12 │ │ │ │ muleq r0, r4, sl │ │ │ │ addeq lr, sl, r0, ror r9 │ │ │ │ andeq r0, r0, ip, lsl fp │ │ │ │ ldrsheq r6, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -209454,15 +209454,15 @@ │ │ │ │ ldr r4, [r5, #976] @ 0x3d0 │ │ │ │ tst r3, #2 │ │ │ │ beq 31fe50 │ │ │ │ ldr r3, [r5, #940] @ 0x3ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 31fe50 │ │ │ │ add r0, r5, #1004 @ 0x3ec │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ ldr r2, [r5, #940] @ 0x3ac │ │ │ │ ldr r3, [r5, #972] @ 0x3cc │ │ │ │ sub r2, r2, #1 │ │ │ │ bic r3, r3, #2 │ │ │ │ cmp r2, #0 │ │ │ │ orreq r3, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #940] @ 0x3ac │ │ │ │ @@ -209484,54 +209484,54 @@ │ │ │ │ orr r4, r4, r3 │ │ │ │ beq 31fe50 │ │ │ │ ldr r1, [pc, #280] @ 32001c │ │ │ │ ldr r0, [pc, #280] @ 320020 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31fe50 │ │ │ │ ldr r3, [pc, #248] @ 320018 │ │ │ │ ldr r4, [r5, #988] @ 0x3dc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31fe50 │ │ │ │ ldr r1, [pc, #236] @ 320024 │ │ │ │ ldr r0, [pc, #236] @ 320028 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31fe50 │ │ │ │ ldr r3, [pc, #196] @ 320018 │ │ │ │ ldr r4, [r5, #992] @ 0x3e0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31fe50 │ │ │ │ ldr r1, [pc, #192] @ 32002c │ │ │ │ ldr r0, [pc, #192] @ 320030 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31fe50 │ │ │ │ ldr r3, [pc, #144] @ 320018 │ │ │ │ ldr r4, [r5, #996] @ 0x3e4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 31fe50 │ │ │ │ ldr r1, [pc, #148] @ 320034 │ │ │ │ ldr r0, [pc, #148] @ 320038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31fe50 │ │ │ │ ldr r4, [r5, #960] @ 0x3c0 │ │ │ │ b 31fe50 │ │ │ │ ldr r4, [r5, #964] @ 0x3c4 │ │ │ │ b 31fe50 │ │ │ │ ldr r1, [pc, #76] @ 320018 │ │ │ │ ldr r1, [ip, r1] │ │ │ │ @@ -209539,38 +209539,38 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 31fe4c │ │ │ │ ldr r1, [pc, #92] @ 32003c │ │ │ │ ldr r0, [pc, #92] @ 320040 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31fe4c │ │ │ │ ldr r1, [pc, #72] @ 320044 │ │ │ │ ldr r0, [pc, #72] @ 320048 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 31fe4c │ │ │ │ addseq fp, r8, r4, lsl r0 │ │ │ │ - ldrdeq fp, [r0], r8 │ │ │ │ + addeq fp, r0, r8, lsr #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq fp, r0, ip, lsl r8 │ │ │ │ - rsbeq pc, ip, r4, ror r1 @ │ │ │ │ - addeq fp, r0, r8, ror #15 │ │ │ │ - rsbeq pc, ip, r0, ror #2 │ │ │ │ - @ instruction: 0x0080b7b4 │ │ │ │ - rsbeq pc, ip, r8, asr #2 │ │ │ │ - addeq fp, r0, r0, lsl #15 │ │ │ │ - rsbeq pc, ip, r0, lsr r1 @ │ │ │ │ - addeq fp, r0, r0, asr #14 │ │ │ │ - rsbeq pc, ip, r4, lsl r1 @ │ │ │ │ - addeq fp, r0, r4, lsr #14 │ │ │ │ - rsbeq pc, ip, r0, rrx │ │ │ │ + addeq fp, r0, ip, ror #18 │ │ │ │ + rsbeq pc, ip, r4, asr #5 │ │ │ │ + addeq fp, r0, r8, lsr r9 │ │ │ │ + strheq pc, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq fp, r0, r4, lsl #18 │ │ │ │ + @ instruction: 0x006cf298 │ │ │ │ + ldrdeq fp, [r0], r0 │ │ │ │ + rsbeq pc, ip, r0, lsl #5 │ │ │ │ + umulleq fp, r0, r0, r8 │ │ │ │ + rsbeq pc, ip, r4, ror #4 │ │ │ │ + addeq fp, r0, r4, ror r8 │ │ │ │ + strheq pc, [ip], #-16 @ │ │ │ │ ldr r3, [r0, #968] @ 0x3c8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #972] @ 0x3cc │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -209689,15 +209689,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320248 │ │ │ │ ldr r1, [pc, #1132] @ 3206a4 │ │ │ │ ldr r0, [pc, #1132] @ 3206a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ tst r5, #16 │ │ │ │ bne 320620 │ │ │ │ tst r5, #32 │ │ │ │ beq 32063c │ │ │ │ ldr r3, [pc, #1204] @ 320714 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209714,24 +209714,24 @@ │ │ │ │ bcc 320130 │ │ │ │ ldr r3, [r4, #1000] @ 0x3e8 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 3202c4 │ │ │ │ add r1, pc, #976 @ 0x3d0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r5, [r4, #968] @ 0x3c8 │ │ │ │ lsr r5, r5, #16 │ │ │ │ umull r2, r3, r5, r0 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ lsr r3, r3, #20 │ │ │ │ add r1, pc, #948 @ 0x3b4 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, #10 │ │ │ │ umull r1, r2, r0, r3 │ │ │ │ str r1, [r4, #952] @ 0x3b8 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ b 320130 │ │ │ │ ldr r3, [pc, #1064] @ 320714 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -209763,15 +209763,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320370 │ │ │ │ ldr r1, [pc, #856] @ 3206b8 │ │ │ │ ldr r0, [pc, #856] @ 3206bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ tst r5, #2 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r4, #936] @ 0x3a8 │ │ │ │ b 320130 │ │ │ │ ldr r3, [pc, #908] @ 320714 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -209847,17 +209847,17 @@ │ │ │ │ ldr r1, [pc, #576] @ 3206e8 │ │ │ │ ldr r0, [pc, #576] @ 3206ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r8, [r4, #980] @ 0x3d4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r3, #16 │ │ │ │ and r8, r8, #3 │ │ │ │ movne r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ @@ -209868,15 +209868,15 @@ │ │ │ │ ldr r5, [r2] │ │ │ │ ands r2, r5, #2048 @ 0x800 │ │ │ │ moveq r5, r2 │ │ │ │ beq 320518 │ │ │ │ ldr r0, [pc, #484] @ 3206f0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, sp │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -209913,15 +209913,15 @@ │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r7 │ │ │ │ adc r3, r3, r9 │ │ │ │ ldr r0, [r4, #944] @ 0x3b0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ ldr r1, [pc, #324] @ 320714 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 320130 │ │ │ │ ldr r0, [pc, #276] @ 3206f8 │ │ │ │ ldr r1, [pc, #316] @ 320724 │ │ │ │ @@ -209935,15 +209935,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 3206fc │ │ │ │ ldr r0, [pc, #244] @ 320700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [pc, #236] @ 320714 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3207c8 │ │ │ │ tst r5, #32 │ │ │ │ bne 32026c │ │ │ │ @@ -209955,86 +209955,86 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 32026c │ │ │ │ ldr r1, [pc, #164] @ 320704 │ │ │ │ ldr r0, [pc, #164] @ 320708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 32026c │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9d2e84 <__bss_end__@@Base+0xfdc0a2bc> │ │ │ │ blcc fe9d2e88 <__bss_end__@@Base+0xfdc0a2c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq sl, r8, ip, ror #26 │ │ │ │ addseq sl, r8, r8, lsr sp │ │ │ │ - addeq fp, r0, sl, lsl #12 │ │ │ │ + addeq fp, r0, sl, asr r7 │ │ │ │ addseq sl, r8, ip, ror #25 │ │ │ │ addseq sl, r8, r0, lsr #25 │ │ │ │ addseq sl, r8, ip, ror #24 │ │ │ │ addseq sl, r8, r4, lsr ip │ │ │ │ - addeq fp, r0, r8, ror #9 │ │ │ │ - ldrdeq lr, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + addeq fp, r0, r8, lsr r6 │ │ │ │ + rsbeq pc, ip, r4, lsr #32 │ │ │ │ addseq sl, r8, r4, lsr #22 │ │ │ │ - strdeq fp, [r0], ip │ │ │ │ - ldrdeq lr, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - addeq fp, r0, r0, asr #7 │ │ │ │ - rsbeq lr, ip, r8, lsl sp │ │ │ │ + addeq fp, r0, ip, asr #10 │ │ │ │ + rsbeq pc, ip, ip, lsr #32 │ │ │ │ + addeq fp, r0, r0, lsl r5 │ │ │ │ + rsbeq lr, ip, r8, ror #28 │ │ │ │ addseq sl, r8, r8, lsl #21 │ │ │ │ - addeq fp, r0, r0, ror #6 │ │ │ │ - @ instruction: 0x006cee90 │ │ │ │ + @ instruction: 0x0080b4b0 │ │ │ │ + rsbeq lr, ip, r0, ror #31 │ │ │ │ addseq sl, r8, r8, lsr sl │ │ │ │ - addeq fp, r0, r0, lsl r3 │ │ │ │ - rsbeq lr, ip, r8, lsl #25 │ │ │ │ + addeq fp, r0, r0, ror #8 │ │ │ │ + ldrdeq lr, [ip], #-216 @ 0xffffff28 @ │ │ │ │ addseq sl, r8, ip, ror #19 │ │ │ │ - addeq fp, r0, r4, asr #5 │ │ │ │ - rsbeq lr, ip, r4, lsl lr │ │ │ │ + addeq fp, r0, r4, lsl r4 │ │ │ │ + rsbeq lr, ip, r4, ror #30 │ │ │ │ addseq sl, r8, r0, lsr #19 │ │ │ │ - addeq fp, r0, r8, ror r2 │ │ │ │ - rsbeq lr, ip, r4, ror sp │ │ │ │ - rsbeq lr, ip, ip, lsr #26 │ │ │ │ + addeq fp, r0, r8, asr #7 │ │ │ │ + rsbeq lr, ip, r4, asr #29 │ │ │ │ + rsbeq lr, ip, ip, ror lr │ │ │ │ addseq sl, r8, r4, lsr #17 │ │ │ │ addseq sl, r8, r0, asr #16 │ │ │ │ - addeq fp, r0, r8, lsl r1 │ │ │ │ - rsbeq lr, ip, ip, ror #21 │ │ │ │ - addeq fp, r0, r0, asr #1 │ │ │ │ - rsbeq lr, ip, r0, lsr #22 │ │ │ │ - ldrdeq sl, [r0], r8 │ │ │ │ - rsbeq lr, ip, r4, ror #20 │ │ │ │ + addeq fp, r0, r8, ror #4 │ │ │ │ + rsbeq lr, ip, ip, lsr ip │ │ │ │ + addeq fp, r0, r0, lsl r2 │ │ │ │ + rsbeq lr, ip, r0, ror ip │ │ │ │ + addeq fp, r0, r8, lsr #2 │ │ │ │ + strheq lr, [ip], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq sl, r0, r4, lsr #31 │ │ │ │ - rsbeq lr, ip, ip, asr sl │ │ │ │ + strdeq fp, [r0], r4 │ │ │ │ + rsbeq lr, ip, ip, lsr #23 │ │ │ │ addseq sl, r8, ip, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq sl, r0, r4, ror #30 │ │ │ │ - rsbeq lr, ip, r4, lsl r9 │ │ │ │ - addeq sl, r0, r0, asr pc │ │ │ │ - rsbeq lr, ip, r0, ror #18 │ │ │ │ - addeq sl, r0, r4, lsr pc │ │ │ │ - rsbeq lr, ip, ip, ror #18 │ │ │ │ + strheq fp, [r0], r4 │ │ │ │ + rsbeq lr, ip, r4, ror #20 │ │ │ │ + addeq fp, r0, r0, lsr #1 │ │ │ │ + strheq lr, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + addeq fp, r0, r4, lsl #1 │ │ │ │ + strheq lr, [ip], #-172 @ 0xffffff54 @ │ │ │ │ ldr r1, [pc, #-60] @ 32070c │ │ │ │ ldr r0, [pc, #-60] @ 320710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ tst r5, #768 @ 0x300 │ │ │ │ beq 320288 │ │ │ │ ldr r3, [pc, #-84] @ 320714 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 320288 │ │ │ │ ldr r1, [pc, #-100] @ 320718 │ │ │ │ ldr r0, [pc, #-100] @ 32071c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 320288 │ │ │ │ ldr r2, [pc, #-120] @ 320720 │ │ │ │ ldr r3, [pc, #-120] @ 320724 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -210047,22 +210047,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 3204b0 │ │ │ │ ldr r1, [pc, #-160] @ 320730 │ │ │ │ ldr r0, [pc, #-160] @ 320734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 320250 │ │ │ │ ldr r1, [pc, #-180] @ 320738 │ │ │ │ ldr r0, [pc, #-180] @ 32073c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 32063c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #128] @ 320898 │ │ │ │ ldr r2, [pc, #128] @ 32089c │ │ │ │ @@ -210070,15 +210070,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #60 @ 0x3c │ │ │ │ str r2, [r0, #960] @ 0x3c0 │ │ │ │ str r2, [r0, #964] @ 0x3c4 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ @@ -210094,17 +210094,17 @@ │ │ │ │ ldr r4, [pc, #32] @ 3208a4 │ │ │ │ add r3, r0, #960 @ 0x3c0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 31faa0 │ │ │ │ - addeq sl, r0, r4, lsl #30 │ │ │ │ - rsbeq lr, ip, r0, ror #20 │ │ │ │ - rsbeq lr, ip, ip, ror sl │ │ │ │ + addeq fp, r0, r4, asr r0 │ │ │ │ + strheq lr, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq lr, ip, ip, asr #23 │ │ │ │ andeq sl, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 320968 │ │ │ │ ldr r2, [pc, #168] @ 32096c │ │ │ │ @@ -210112,51 +210112,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr ip, [pc, #120] @ 320974 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ ldr r2, [pc, #88] @ 320978 │ │ │ │ ldr r1, [pc, #88] @ 32097c │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #944] @ 0x3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, r4, #1004 @ 0x3ec │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r0, ip, asr lr │ │ │ │ - strheq lr, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq lr, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + addeq sl, r0, ip, lsr #31 │ │ │ │ + rsbeq lr, ip, r8, lsl #22 │ │ │ │ + rsbeq lr, ip, r4, lsr #22 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -210168,122 +210168,122 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #336] @ 320b1c │ │ │ │ ldr r1, [pc, #336] @ 320b20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #324] @ 320b24 │ │ │ │ ldr r7, [pc, #324] @ 320b28 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #296] @ 320b2c │ │ │ │ ldr r1, [pc, #296] @ 320b30 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - bl 754b98 │ │ │ │ + bl 754ce8 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r9, r5, #1040 @ 0x410 │ │ │ │ add fp, r5, #752 @ 0x2f0 │ │ │ │ str r0, [r5, #1000] @ 0x3e8 │ │ │ │ - bl 754214 │ │ │ │ + bl 754364 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ add r1, r1, #12 │ │ │ │ bl 33fd60 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r9 │ │ │ │ bl 33fd60 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r9, #4 │ │ │ │ bl 33fd60 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r9, #8 │ │ │ │ bl 33fd60 │ │ │ │ ldr r2, [pc, #112] @ 320b34 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 33fe60 │ │ │ │ - addeq sl, r0, r8, lsl #27 │ │ │ │ - rsbeq lr, ip, r8, lsl #18 │ │ │ │ - ldrdeq lr, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x006b959c │ │ │ │ - rsbseq r1, r0, ip, lsr r8 │ │ │ │ - rsbeq ip, ip, r4, ror #14 │ │ │ │ - rsbeq ip, ip, r8, ror r7 │ │ │ │ + ldrdeq sl, [r0], r8 │ │ │ │ + rsbeq lr, ip, r8, asr sl │ │ │ │ + rsbeq lr, ip, r8, lsr #20 │ │ │ │ + rsbeq r9, fp, ip, ror #13 │ │ │ │ + rsbseq r1, r0, ip, lsl #19 │ │ │ │ + strheq ip, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, ip, r8, asr #17 │ │ │ │ @ instruction: 0xffffefe0 │ │ │ │ - strheq lr, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, ip, r0, lsl #20 │ │ │ │ addeq sp, sl, r0, lsr #24 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 320b5c │ │ │ │ ldr r3, [pc, #32] @ 320b6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq sl, r0, r0, ror #24 │ │ │ │ + @ instruction: 0x0080adb0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -210291,15 +210291,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 320bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ ldrdeq sp, [sl], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 320c40 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210309,15 +210309,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -210327,18 +210327,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 320c34 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 753408 │ │ │ │ - ldrdeq sl, [r0], r4 │ │ │ │ - @ instruction: 0x006ce794 │ │ │ │ - rsbeq lr, ip, ip, lsr #15 │ │ │ │ + b 753558 │ │ │ │ + addeq sl, r0, r4, lsr #26 │ │ │ │ + rsbeq lr, ip, r4, ror #17 │ │ │ │ + strdeq lr, [ip], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 320eb8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 320ebc │ │ │ │ @@ -210346,15 +210346,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 320ec4 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -210396,15 +210396,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 320e80 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320d84 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -210477,27 +210477,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 320d70 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 320d84 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 320d70 │ │ │ │ - addeq sl, r0, ip, lsr fp │ │ │ │ - rsbeq lr, ip, r0, lsr #14 │ │ │ │ - rsbeq lr, ip, r0, asr #14 │ │ │ │ - ldrdeq sl, [r0], r4 │ │ │ │ + addeq sl, r0, ip, lsl #25 │ │ │ │ + rsbeq lr, ip, r0, ror r8 │ │ │ │ + @ instruction: 0x006ce890 │ │ │ │ + addeq sl, r0, r4, lsr #24 │ │ │ │ bge fedcb97c <__bss_end__@@Base+0xfe002db4> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -210567,17 +210567,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321008 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bge fedcbaac <__bss_end__@@Base+0xfe002ee4> │ │ │ │ - addeq sl, r0, r8, asr #15 │ │ │ │ - strheq lr, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq lr, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq sl, r0, r8, lsl r9 │ │ │ │ + rsbeq lr, ip, r8, lsl #10 │ │ │ │ + rsbeq lr, ip, r8, lsr #10 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 321158 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -210586,25 +210586,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 32115c │ │ │ │ ldr r1, [pc, #292] @ 321160 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #272] @ 321164 │ │ │ │ ldr r1, [pc, #272] @ 321168 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #240] @ 32116c │ │ │ │ ldr r1, [pc, #240] @ 321170 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 321174 │ │ │ │ @@ -210641,44 +210641,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #112] @ 3211a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r0, r4, lsl #15 │ │ │ │ - rsbeq r8, fp, r0, lsr pc │ │ │ │ - rsbseq r1, r0, ip, asr #3 │ │ │ │ - rsbeq lr, ip, ip, lsl r3 │ │ │ │ - rsbeq lr, ip, r4, lsr r3 │ │ │ │ + ldrdeq sl, [r0], r4 │ │ │ │ + rsbeq r9, fp, r0, lsl #1 │ │ │ │ + rsbseq r1, r0, ip, lsl r3 │ │ │ │ + rsbeq lr, ip, ip, ror #8 │ │ │ │ + rsbeq lr, ip, r4, lsl #9 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq lr, ip, r0, ror #5 │ │ │ │ + rsbeq lr, ip, r0, lsr r4 │ │ │ │ addseq r5, r6, r8, ror #1 │ │ │ │ addeq sp, sl, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 3212c4 │ │ │ │ @@ -210764,28 +210764,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0080a4b4 │ │ │ │ - strheq lr, [ip], #-0 @ │ │ │ │ - @ instruction: 0x006ce09c │ │ │ │ + addeq sl, r0, r4, lsl #12 │ │ │ │ + rsbeq lr, ip, r0, lsl #4 │ │ │ │ + rsbeq lr, ip, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 3213b4 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -210794,28 +210794,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r0, ip, lsr r4 │ │ │ │ - rsbeq lr, ip, r8, lsr r0 │ │ │ │ - rsbeq lr, ip, r4, lsr #32 │ │ │ │ + addeq sl, r0, ip, lsl #11 │ │ │ │ + rsbeq lr, ip, r8, lsl #3 │ │ │ │ + rsbeq lr, ip, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 321454 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 321458 │ │ │ │ @@ -210823,15 +210823,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 321428 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -210845,32 +210845,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq sl, r0, r8, asr #7 │ │ │ │ - strheq sp, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sp, ip, r8, asr #31 │ │ │ │ + addeq sl, r0, r8, lsl r5 │ │ │ │ + rsbeq lr, ip, r4, lsl #2 │ │ │ │ + rsbeq lr, ip, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 32153c │ │ │ │ ldr r2, [pc, #196] @ 321540 │ │ │ │ ldr r1, [pc, #196] @ 321544 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r9, [pc, #164] @ 321548 │ │ │ │ ldr r8, [pc, #164] @ 32154c │ │ │ │ ldr r7, [pc, #164] @ 321550 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -210878,42 +210878,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 3214d0 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 32151c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3214c4 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ cmp r4, r6 │ │ │ │ bne 3214d0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq sl, r0, ip, lsr #6 │ │ │ │ - rsbeq sp, ip, r8, lsl pc │ │ │ │ - rsbeq sp, ip, ip, lsr #30 │ │ │ │ + addeq sl, r0, ip, ror r4 │ │ │ │ + rsbeq lr, ip, r8, rrx │ │ │ │ + rsbeq lr, ip, ip, ror r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -210932,15 +210932,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 321880 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 321884 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -210961,15 +210961,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 321720 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8af068 │ │ │ │ + bl 8af1b8 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 321774 │ │ │ │ mov r5, r1 │ │ │ │ b 32176c │ │ │ │ tst r5, #1 │ │ │ │ @@ -211108,21 +211108,21 @@ │ │ │ │ b 3217bc │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 3217bc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq sl, r0, r8, lsr r2 │ │ │ │ + addeq sl, r0, r8, lsl #7 │ │ │ │ addseq r9, r8, r4, lsr #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sp, ip, ip, lsl #28 │ │ │ │ - strdeq sp, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - addeq sl, r0, r7, asr #3 │ │ │ │ - strheq sl, [r0], r6 │ │ │ │ + rsbeq sp, ip, ip, asr pc │ │ │ │ + rsbeq sp, ip, r8, asr #30 │ │ │ │ + addeq sl, r0, r7, lsl r3 │ │ │ │ + addeq sl, r0, r6, lsl #4 │ │ │ │ @ instruction: 0x009896fc │ │ │ │ addseq r9, r8, r8, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 3218d4 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -211162,32 +211162,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b4278 │ │ │ │ + b 9b43c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 999e08 │ │ │ │ + bl 999f58 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 999e08 │ │ │ │ + bl 999f58 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -211198,60 +211198,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 3219dc │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ tst r1, #1 │ │ │ │ bne 321a0c │ │ │ │ tst r1, #2 │ │ │ │ beq 321a68 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321a68 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 321a2c │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 3219e4 │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 321a54 │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 3219e4 │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ tst r1, #8 │ │ │ │ beq 321a7c │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 3219cc │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 321b64 │ │ │ │ @@ -211263,30 +211263,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8af2ac │ │ │ │ + bl 8af3fc │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8af2ac │ │ │ │ + bl 8af3fc │ │ │ │ ldr r2, [pc, #72] @ 321b6c │ │ │ │ ldr r3, [pc, #64] @ 321b68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -211335,47 +211335,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 321cd8 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d8504 │ │ │ │ + bl 9d8654 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d850c │ │ │ │ + bl 9d865c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8750 │ │ │ │ + bl 9d88a0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d89e4 │ │ │ │ + bl 9d8b34 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 321db4 │ │ │ │ - bl 9d8750 │ │ │ │ + bl 9d88a0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d8d10 │ │ │ │ + bl 9d8e60 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d850c │ │ │ │ + bl 9d865c │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d85b8 │ │ │ │ - bl 9d8d10 │ │ │ │ + bl 9d8708 │ │ │ │ + bl 9d8e60 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8af2ac │ │ │ │ + bl 8af3fc │ │ │ │ ldr r3, [pc, #304] @ 321db8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 321cf0 │ │ │ │ ldr r2, [pc, #288] @ 321dbc │ │ │ │ ldr r3, [pc, #268] @ 321dac │ │ │ │ @@ -211418,51 +211418,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 321dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 321c94 │ │ │ │ ldr r0, [pc, #80] @ 321dd8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 321c94 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r9, r8, ip, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r8, r4, lsl #5 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r8, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, ip, r8, ror r7 │ │ │ │ - strheq sp, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sp, ip, r8, asr #17 │ │ │ │ + rsbeq sp, ip, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 321f24 │ │ │ │ ldr r2, [pc, #304] @ 321f28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211471,19 +211471,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8af2ac │ │ │ │ + bl 8af3fc │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 321eac │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -211529,29 +211529,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 321e94 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #32] @ 321f30 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ b 321eac │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, r0, lsr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r8, r0, ror pc │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 321f40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq ip, sl, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -211569,29 +211569,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 99988c │ │ │ │ + bl 9999dc │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 99988c │ │ │ │ + bl 9999dc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, r4 │ │ │ │ bl 321ddc │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -211625,21 +211625,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ mov r0, r4 │ │ │ │ bl 321b70 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af2ac │ │ │ │ + bl 8af3fc │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 321ddc │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -211661,15 +211661,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 25391c │ │ │ │ ldr r2, [pc, #80] @ 322158 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8aff14 │ │ │ │ + bl 8b0064 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -211692,32 +211692,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3221d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr lr, [pc, #60] @ 3221d8 │ │ │ │ ldr ip, [pc, #60] @ 3221dc │ │ │ │ ldr r1, [pc, #60] @ 3221e0 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - umulleq r9, r0, r4, r6 │ │ │ │ - rsbeq r7, fp, r4, ror #27 │ │ │ │ - rsbseq r0, r0, r4, lsl #1 │ │ │ │ + b 74f334 │ │ │ │ + addeq r9, r0, r4, ror #15 │ │ │ │ + rsbeq r7, fp, r4, lsr pc │ │ │ │ + ldrsbeq r0, [r0], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addseq r4, r6, r4, asr r5 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 32221c │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -211752,26 +211752,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e18 │ │ │ │ + bl 999f68 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3222a8 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3219a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9998f4 │ │ │ │ + bl 999a44 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 322294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 3223c4 │ │ │ │ @@ -211780,40 +211780,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr ip, [pc, #196] @ 3223d0 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr r1, [pc, #152] @ 3223d4 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ ldr r0, [pc, #120] @ 3223d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 33ee64 │ │ │ │ ldr r0, [pc, #104] @ 3223dc │ │ │ │ ldr r3, [pc, #104] @ 3223e0 │ │ │ │ @@ -211822,28 +211822,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 9998a4 │ │ │ │ + bl 9999f4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 9998a4 │ │ │ │ + bl 9999f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 321f44 │ │ │ │ - addeq r9, r0, ip, lsr r5 │ │ │ │ - ldrdeq sp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r4, r2, ip, asr fp │ │ │ │ + addeq r9, r0, ip, lsl #13 │ │ │ │ + rsbeq sp, ip, r4, lsr #8 │ │ │ │ + rsbseq r4, r2, ip, lsr #25 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -211857,46 +211857,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8afdd8 │ │ │ │ + bl 8aff28 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 322454 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 322470 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 9998ec │ │ │ │ + bl 999a3c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 9998ec │ │ │ │ + bl 999a3c │ │ │ │ ldr r0, [pc, #28] @ 3224a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33f024 │ │ │ │ - addeq r9, r0, r8, lsl #8 │ │ │ │ - rsbeq sp, ip, r4, lsr #3 │ │ │ │ - rsbseq r4, r2, ip, lsr #20 │ │ │ │ + addeq r9, r0, r8, asr r5 │ │ │ │ + strdeq sp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r4, r2, ip, ror fp │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211914,41 +211914,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 322554 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3219a4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 3224f4 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 999e18 │ │ │ │ + bl 999f68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322540 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9998f4 │ │ │ │ + bl 999a44 │ │ │ │ b 32254c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -211999,15 +211999,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 3225ec │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af04c │ │ │ │ + bl 8af19c │ │ │ │ cmp r0, #0 │ │ │ │ beq 322680 │ │ │ │ cmn r0, #1 │ │ │ │ bne 3225fc │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -212019,15 +212019,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 322798 │ │ │ │ ldr r2, [pc, #356] @ 322804 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8aff14 │ │ │ │ + bl 8b0064 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 3225fc │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -212035,19 +212035,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e08 │ │ │ │ + bl 999f58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322774 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999a70 │ │ │ │ + bl 999bc0 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 322630 │ │ │ │ tst r3, #32 │ │ │ │ @@ -212057,15 +212057,15 @@ │ │ │ │ bne 322640 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 3219a4 │ │ │ │ b 322640 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -212106,26 +212106,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - umulleq r9, r0, r0, r0 │ │ │ │ - rsbeq ip, ip, r0, asr lr │ │ │ │ - @ instruction: 0x006cce98 │ │ │ │ - addeq r9, r0, ip, rrx │ │ │ │ - rsbeq ip, ip, ip, lsr #28 │ │ │ │ - @ instruction: 0x006cce94 │ │ │ │ - addeq r9, r0, r8, asr #32 │ │ │ │ - rsbeq ip, ip, r8, lsl #28 │ │ │ │ - rsbeq ip, ip, r4, lsr lr │ │ │ │ - addeq r9, r0, r4, lsr #32 │ │ │ │ - rsbeq ip, ip, r4, ror #27 │ │ │ │ - strdeq ip, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r9, r0, r0, ror #3 │ │ │ │ + rsbeq ip, ip, r0, lsr #31 │ │ │ │ + rsbeq ip, ip, r8, ror #31 │ │ │ │ + @ instruction: 0x008091bc │ │ │ │ + rsbeq ip, ip, ip, ror pc │ │ │ │ + rsbeq ip, ip, r4, ror #31 │ │ │ │ + umulleq r9, r0, r8, r1 │ │ │ │ + rsbeq ip, ip, r8, asr pc │ │ │ │ + rsbeq ip, ip, r4, lsl #31 │ │ │ │ + addeq r9, r0, r4, ror r1 │ │ │ │ + rsbeq ip, ip, r4, lsr pc │ │ │ │ + rsbeq ip, ip, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -212166,15 +212166,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3229e4 │ │ │ │ ldr r2, [pc, #284] @ 322a08 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8aff14 │ │ │ │ + bl 8b0064 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -212203,29 +212203,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 322900 │ │ │ │ ldr r0, [pc, #128] @ 322a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 3229c8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 322958 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 322958 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 322958 │ │ │ │ ldr r0, [pc, #76] @ 322a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -212235,19 +212235,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 322a20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsbeq ip, ip, ip, lsl #26 │ │ │ │ - @ instruction: 0x006ccc94 │ │ │ │ - addeq r8, r0, r0, lsr #28 │ │ │ │ - ldrdeq ip, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq ip, ip, r4, asr #24 │ │ │ │ + rsbeq ip, ip, ip, asr lr │ │ │ │ + rsbeq ip, ip, r4, ror #27 │ │ │ │ + addeq r8, r0, r0, ror pc │ │ │ │ + rsbeq ip, ip, ip, lsr #26 │ │ │ │ + @ instruction: 0x006ccd94 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -212398,15 +212398,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 322ae0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8af2ac │ │ │ │ + bl 8af3fc │ │ │ │ b 322ae0 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 322ae0 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -212416,15 +212416,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 322ae0 │ │ │ │ mov r0, r6 │ │ │ │ bl 321a90 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #756] @ 322fe0 │ │ │ │ ldr r3, [pc, #724] @ 322fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212433,24 +212433,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 99988c │ │ │ │ + bl 9999dc │ │ │ │ b 322bd4 │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 322eac │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -212496,22 +212496,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 322ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 322aac │ │ │ │ cmp r4, #0 │ │ │ │ bne 322b78 │ │ │ │ tst r3, #15 │ │ │ │ beq 322ae0 │ │ │ │ b 322b88 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -212529,15 +212529,15 @@ │ │ │ │ b 322c28 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 99988c │ │ │ │ + bl 9999dc │ │ │ │ b 322bdc │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 322ff8 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -212566,68 +212566,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 322ee4 │ │ │ │ b 322bac │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 999e18 │ │ │ │ + bl 999f68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 322f90 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9998f4 │ │ │ │ + bl 999a44 │ │ │ │ b 322d6c │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 322b88 │ │ │ │ b 322b74 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 322c28 │ │ │ │ ldr r0, [pc, #128] @ 323000 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 322aac │ │ │ │ mov r0, r4 │ │ │ │ - bl 999a70 │ │ │ │ + bl 999bc0 │ │ │ │ b 322f44 │ │ │ │ ldr r3, [pc, #96] @ 323004 │ │ │ │ ldr r1, [pc, #96] @ 323008 │ │ │ │ ldr r0, [pc, #96] @ 32300c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 323010 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009883d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r8, r8, ip, r3 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - addeq r8, r0, ip, lsr sp │ │ │ │ + addeq r8, r0, ip, lsl #29 │ │ │ │ addseq r8, r8, ip, lsr r3 │ │ │ │ umullseq r8, r8, r4, r2 @ │ │ │ │ @ instruction: 0x009881f4 │ │ │ │ addseq r8, r8, r8, lsr r1 │ │ │ │ addseq r8, r8, r8, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq ip, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, ip, r4, lsl #20 │ │ │ │ addseq r7, r8, ip, asr pc │ │ │ │ addseq r7, r8, r4, lsl pc │ │ │ │ - rsbeq ip, ip, r4, lsr #15 │ │ │ │ - addeq r8, r0, r8, ror #16 │ │ │ │ - rsbeq ip, ip, r4, lsr #12 │ │ │ │ - rsbeq ip, ip, r0, lsr #14 │ │ │ │ + strdeq ip, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x008089b8 │ │ │ │ + rsbeq ip, ip, r4, ror r7 │ │ │ │ + rsbeq ip, ip, r0, ror r8 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -212744,15 +212744,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 3219a4 │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 3230b4 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ b 3230b4 │ │ │ │ ldr r3, [pc, #412] @ 3233ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3230c8 │ │ │ │ ldr r3, [pc, #396] @ 3233b0 │ │ │ │ @@ -212768,22 +212768,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3233b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3230c8 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 3232b4 │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -212797,15 +212797,15 @@ │ │ │ │ bl 321ddc │ │ │ │ b 323290 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 3230b4 │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999e08 │ │ │ │ + bl 999f58 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 323358 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 323324 │ │ │ │ @@ -212815,31 +212815,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 3231e8 │ │ │ │ ldr r0, [pc, #168] @ 3233bc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3230c8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ b 323300 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999a70 │ │ │ │ + bl 999bc0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 3232e8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3233c0 │ │ │ │ ldr r1, [pc, #72] @ 3233c4 │ │ │ │ ldr r0, [pc, #72] @ 3233c8 │ │ │ │ @@ -212848,50 +212848,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r7, r8, r8, ror #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00987db0 │ │ │ │ - addeq r8, r0, r3, ror r7 │ │ │ │ + addeq r8, r0, r3, asr #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r8, r4, asr sp │ │ │ │ andeq r3, r0, r4, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq ip, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq ip, ip, r4, ror r4 │ │ │ │ - umulleq r8, r0, r4, r4 │ │ │ │ - rsbeq ip, ip, r0, asr r2 │ │ │ │ - rsbeq ip, ip, ip, asr #6 │ │ │ │ + rsbeq ip, ip, r8, lsr #12 │ │ │ │ + rsbeq ip, ip, r4, asr #11 │ │ │ │ + addeq r8, r0, r4, ror #11 │ │ │ │ + rsbeq ip, ip, r0, lsr #7 │ │ │ │ + @ instruction: 0x006cc49c │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 3233e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756fb8 │ │ │ │ + b 757108 │ │ │ │ addeq fp, sl, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 32346c │ │ │ │ ldr r2, [pc, #112] @ 323470 │ │ │ │ ldr r1, [pc, #112] @ 323474 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #84] @ 323478 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #68] @ 32347c │ │ │ │ ldr r2, [pc, #68] @ 323480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -212899,17 +212899,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r8, r0, r4, lsl #9 │ │ │ │ - rsbeq r6, fp, r8, asr fp │ │ │ │ - strdeq lr, [pc], #-216 @ │ │ │ │ + ldrdeq r8, [r0], r4 │ │ │ │ + rsbeq r6, fp, r8, lsr #25 │ │ │ │ + rsbeq lr, pc, r8, asr #30 │ │ │ │ addseq r3, r6, ip, lsl #19 │ │ │ │ addeq fp, sl, r0, asr #12 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -212921,15 +212921,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 323514 │ │ │ │ ldr r1, [pc, #96] @ 323518 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #76] @ 32351c │ │ │ │ ldr r2, [pc, #76] @ 323520 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -212940,17 +212940,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r8, r0, ip, ror #7 │ │ │ │ - rsbeq ip, ip, ip, lsr r4 │ │ │ │ - rsbeq ip, ip, r4, asr r4 │ │ │ │ + addeq r8, r0, ip, lsr r5 │ │ │ │ + rsbeq ip, ip, ip, lsl #11 │ │ │ │ + rsbeq ip, ip, r4, lsr #11 │ │ │ │ addseq r7, r8, r4, asr r9 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 3235c4 │ │ │ │ @@ -212962,15 +212962,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 3235c8 │ │ │ │ ldr r1, [pc, #116] @ 3235cc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #92] @ 3235d0 │ │ │ │ ldr r2, [pc, #92] @ 3235d4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -212985,17 +212985,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r8, r0, ip, asr #6 │ │ │ │ - @ instruction: 0x006cc39c │ │ │ │ - strheq ip, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + umulleq r8, r0, ip, r4 │ │ │ │ + rsbeq ip, ip, ip, ror #9 │ │ │ │ + rsbeq ip, ip, r8, lsl #10 │ │ │ │ @ instruction: 0x009878b0 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 32366c │ │ │ │ @@ -213005,42 +213005,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 323670 │ │ │ │ ldr r1, [pc, #108] @ 323674 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #88] @ 323678 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ ldr r2, [pc, #56] @ 32367c │ │ │ │ ldr r1, [pc, #56] @ 323680 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f428 │ │ │ │ - umulleq r8, r0, r8, r2 │ │ │ │ - strdeq ip, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq ip, ip, r8, lsl #6 │ │ │ │ - rsbseq r3, r2, r4, lsr #16 │ │ │ │ - rsbeq r6, fp, r4, lsr #18 │ │ │ │ - rsbeq lr, pc, r4, asr #23 │ │ │ │ + b 74f578 │ │ │ │ + addeq r8, r0, r8, ror #7 │ │ │ │ + rsbeq ip, ip, r0, asr #8 │ │ │ │ + rsbeq ip, ip, r8, asr r4 │ │ │ │ + rsbseq r3, r2, r4, ror r9 │ │ │ │ + rsbeq r6, fp, r4, ror sl │ │ │ │ + rsbeq lr, pc, r4, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 3237d0 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213049,28 +213049,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #268] @ 3237dc │ │ │ │ ldr r1, [pc, #268] @ 3237e0 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7508c4 │ │ │ │ + bl 750a14 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323724 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213097,42 +213097,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r6 │ │ │ │ bl 33fe60 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fd60 │ │ │ │ - addeq r8, r0, ip, ror #3 │ │ │ │ - rsbeq ip, ip, r4, asr #4 │ │ │ │ - rsbeq ip, ip, r0, ror #4 │ │ │ │ - @ instruction: 0x006b6894 │ │ │ │ - rsbeq lr, pc, r4, lsr fp @ │ │ │ │ + addeq r8, r0, ip, lsr r3 │ │ │ │ + @ instruction: 0x006cc394 │ │ │ │ + strheq ip, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, fp, r4, ror #19 │ │ │ │ + rsbeq lr, pc, r4, lsl #25 │ │ │ │ addeq fp, sl, ip, asr #6 │ │ │ │ - ldrsbeq r3, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r9, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r9, ip, r8, ror #19 │ │ │ │ + rsbseq r3, r2, ip, lsr #16 │ │ │ │ + rsbeq r9, ip, r4, lsr #22 │ │ │ │ + rsbeq r9, ip, r8, lsr fp │ │ │ │ │ │ │ │ 003237f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 3239ec │ │ │ │ @@ -213140,143 +213140,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 3239f0 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r2, [pc, #448] @ 3239f4 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #424] @ 3239f8 │ │ │ │ ldr r6, [pc, #424] @ 3239fc │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 323a00 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 323a04 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ea10 │ │ │ │ + bl 74eb60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #340] @ 323a08 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74eac0 │ │ │ │ + bl 74ec10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #304] @ 323a0c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 33ea0c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 75084c │ │ │ │ + bl 75099c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #232] @ 323a10 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 323a14 │ │ │ │ ldr r6, [pc, #228] @ 323a18 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ea10 │ │ │ │ + bl 74eb60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #184] @ 323a1c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340318 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 33faa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ bl 33fee4 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq ip, ip, r8, lsl #2 │ │ │ │ - addeq r8, r0, r4, rrx │ │ │ │ - strheq ip, [ip], #-8 @ │ │ │ │ - rsbeq r6, fp, r4, lsl r7 │ │ │ │ - strheq lr, [pc], #-148 @ │ │ │ │ + rsbeq ip, ip, r8, asr r2 │ │ │ │ + @ instruction: 0x008081b4 │ │ │ │ + rsbeq ip, ip, r8, lsl #4 │ │ │ │ + rsbeq r6, fp, r4, ror #16 │ │ │ │ + rsbeq lr, pc, r4, lsl #22 │ │ │ │ @ instruction: 0x009875b0 │ │ │ │ - @ instruction: 0x006cc094 │ │ │ │ - rsbeq fp, ip, r0, lsl #30 │ │ │ │ - rsbseq r9, r5, ip, lsr r2 │ │ │ │ - rsbeq r9, ip, r4, lsl r8 │ │ │ │ - rsbeq sp, ip, r0, asr #8 │ │ │ │ - rsbeq r9, ip, r8, lsr #16 │ │ │ │ + rsbeq ip, ip, r4, ror #3 │ │ │ │ + rsbeq ip, ip, r0, asr r0 │ │ │ │ + rsbseq r9, r5, ip, lsl #7 │ │ │ │ + rsbeq r9, ip, r4, ror #18 │ │ │ │ + @ instruction: 0x006cd590 │ │ │ │ + rsbeq r9, ip, r8, ror r9 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 323a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq fp, sl, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 323b2c │ │ │ │ @@ -213287,18 +213287,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7508c4 │ │ │ │ + bl 750a14 │ │ │ │ ldr r7, [pc, #172] @ 323b38 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 323ab4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213325,27 +213325,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 41b7d0 │ │ │ │ - addeq r7, r0, r4, ror #28 │ │ │ │ - rsbeq r6, fp, r8, lsl #10 │ │ │ │ - rsbeq lr, pc, r4, lsr #15 │ │ │ │ + @ instruction: 0x00807fb4 │ │ │ │ + rsbeq r6, fp, r8, asr r6 │ │ │ │ + strdeq lr, [pc], #-132 @ │ │ │ │ umullseq r7, r8, ip, r3 │ │ │ │ - rsbseq r3, r2, r8, ror #6 │ │ │ │ + ldrheq r3, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 323c28 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213354,25 +213354,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 323c2c │ │ │ │ ldr r1, [pc, #188] @ 323c30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #168] @ 323c34 │ │ │ │ ldr r1, [pc, #168] @ 323c38 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #136] @ 323c3c │ │ │ │ ldr r3, [pc, #136] @ 323c40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -213384,31 +213384,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 323c4c │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r0, r0, ror #26 │ │ │ │ - strdeq r6, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x006fe694 │ │ │ │ - rsbeq r6, ip, r4, asr #13 │ │ │ │ - @ instruction: 0x006bf89c │ │ │ │ + @ instruction: 0x00807eb0 │ │ │ │ + rsbeq r6, fp, r8, asr #10 │ │ │ │ + rsbeq lr, pc, r4, ror #15 │ │ │ │ + rsbeq r6, ip, r4, lsl r8 │ │ │ │ + rsbeq pc, fp, ip, ror #19 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0x008aafb8 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ umullseq r3, r6, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -213421,23 +213421,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 75763c │ │ │ │ - bl 750a28 │ │ │ │ + bl 75778c │ │ │ │ + bl 750b78 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753710 │ │ │ │ - addeq r7, r0, ip, asr #24 │ │ │ │ - strdeq r6, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x006fe590 │ │ │ │ + b 753860 │ │ │ │ + umulleq r7, r0, ip, sp │ │ │ │ + rsbeq r6, fp, r0, asr #8 │ │ │ │ + rsbeq lr, pc, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 323d40 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -213445,52 +213445,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 323d44 │ │ │ │ ldr r1, [pc, #104] @ 323d48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #84] @ 323d4c │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ ldr r2, [pc, #56] @ 323d50 │ │ │ │ ldr r1, [pc, #56] @ 323d54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f428 │ │ │ │ - strdeq r7, [r0], r4 │ │ │ │ - rsbeq fp, ip, r0, asr ip │ │ │ │ - rsbeq fp, ip, r0, ror #24 │ │ │ │ - rsbseq r3, r2, ip, asr #2 │ │ │ │ - rsbeq r6, fp, r0, asr r2 │ │ │ │ - strdeq lr, [pc], #-64 @ │ │ │ │ + b 74f578 │ │ │ │ + addeq r7, r0, r4, asr #26 │ │ │ │ + rsbeq fp, ip, r0, lsr #27 │ │ │ │ + strheq fp, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0072329c │ │ │ │ + rsbeq r6, fp, r0, lsr #7 │ │ │ │ + rsbeq lr, pc, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 323d84 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq sl, sl, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 323e6c │ │ │ │ ldr r2, [pc, #204] @ 323e70 │ │ │ │ @@ -213498,25 +213498,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #172] @ 323e78 │ │ │ │ ldr r1, [pc, #172] @ 323e7c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #140] @ 323e80 │ │ │ │ ldr r2, [pc, #140] @ 323e84 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 323e88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -213529,31 +213529,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r0, ip, asr #22 │ │ │ │ - strheq r6, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq lr, pc, r8, asr r4 @ │ │ │ │ - rsbeq r6, ip, r4, lsl #9 │ │ │ │ - rsbeq pc, fp, ip, asr r6 @ │ │ │ │ + umulleq r7, r0, ip, ip │ │ │ │ + rsbeq r6, fp, r8, lsl #6 │ │ │ │ + rsbeq lr, pc, r8, lsr #11 │ │ │ │ + ldrdeq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq pc, fp, ip, lsr #15 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ ldrdeq sl, [sl], r8 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ addseq r3, r6, ip, lsr #2 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -213580,16 +213580,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r7, r0, r8, lsl #20 │ │ │ │ - rsbeq fp, ip, r4, ror #20 │ │ │ │ + addeq r7, r0, r8, asr fp │ │ │ │ + strheq fp, [ip], #-180 @ 0xffffff4c @ │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -213612,19 +213612,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ - bl 750a28 │ │ │ │ + bl 75778c │ │ │ │ + bl 750b78 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 323f74 │ │ │ │ @@ -213632,35 +213632,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r7, r0, r8, lsr #19 │ │ │ │ - rsbeq r6, fp, r0, lsl r0 │ │ │ │ - strheq lr, [pc], #-32 @ │ │ │ │ + strdeq r7, [r0], r8 │ │ │ │ + rsbeq r6, fp, r0, ror #2 │ │ │ │ + rsbeq lr, pc, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #500] @ 324200 │ │ │ │ ldr r2, [pc, #500] @ 324204 │ │ │ │ ldr r1, [pc, #500] @ 324208 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr fp, [pc, #472] @ 32420c │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 3241d8 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -213677,15 +213677,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r3, [pc, #360] @ 324214 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -213708,18 +213708,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7508c4 │ │ │ │ + bl 750a14 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3241ec │ │ │ │ ldr r0, [pc, #248] @ 324220 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -213736,21 +213736,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -213770,23 +213770,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 324054 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 323f10 │ │ │ │ bl 323ed0 │ │ │ │ - addeq r7, r0, r4, ror #17 │ │ │ │ - rsbeq r6, ip, r8, lsr r2 │ │ │ │ - rsbeq pc, fp, r0, lsl r4 @ │ │ │ │ + addeq r7, r0, r4, lsr sl │ │ │ │ + rsbeq r6, ip, r8, lsl #7 │ │ │ │ + rsbeq pc, fp, r0, ror #10 │ │ │ │ @ instruction: 0x00986df4 │ │ │ │ - strdeq fp, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - addeq r7, r0, r8, asr #16 │ │ │ │ - rsbeq r5, fp, r8, lsr #29 │ │ │ │ - rsbeq lr, pc, ip, lsr r1 @ │ │ │ │ - rsbeq fp, ip, r0, asr r8 │ │ │ │ + rsbeq fp, ip, r8, asr #20 │ │ │ │ + umulleq r7, r0, r8, r9 │ │ │ │ + strdeq r5, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq lr, pc, ip, lsl #5 │ │ │ │ + rsbeq fp, ip, r0, lsr #19 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 324310 │ │ │ │ ldr r2, [pc, #208] @ 324314 │ │ │ │ @@ -213794,25 +213794,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #176] @ 32431c │ │ │ │ ldr r1, [pc, #176] @ 324320 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #144] @ 324324 │ │ │ │ ldr r3, [pc, #144] @ 324328 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 32432c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -213826,31 +213826,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r0, ip, lsr #13 │ │ │ │ - rsbeq r5, fp, r8, lsl sp │ │ │ │ - strheq sp, [pc], #-248 @ │ │ │ │ - rsbeq r5, ip, r4, ror #31 │ │ │ │ - strheq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq r7, [r0], ip │ │ │ │ + rsbeq r5, fp, r8, ror #28 │ │ │ │ + rsbeq lr, pc, r8, lsl #2 │ │ │ │ + rsbeq r6, ip, r4, lsr r1 │ │ │ │ + rsbeq pc, fp, ip, lsl #6 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addeq sl, sl, ip, lsr r9 │ │ │ │ @ instruction: 0x00962cb4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -213865,23 +213865,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 324438 │ │ │ │ cmp r8, #4 │ │ │ │ bne 324440 │ │ │ │ ldr fp, [pc, #148] @ 324450 │ │ │ │ ldr sl, [pc, #148] @ 324454 │ │ │ │ @@ -213892,22 +213892,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 753430 │ │ │ │ + bl 753580 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 3243d8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -213915,31 +213915,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 3243b4 │ │ │ │ bl 323ed0 │ │ │ │ - addeq r7, r0, r0, lsr #11 │ │ │ │ - strdeq r5, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq pc, fp, ip, asr #1 │ │ │ │ + strdeq r7, [r0], r0 │ │ │ │ + rsbeq r6, ip, r4, asr #32 │ │ │ │ + rsbeq pc, fp, ip, lsl r2 @ │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsbeq fp, ip, r0, asr #11 │ │ │ │ - rsbseq r2, r2, r4, ror sl │ │ │ │ + rsbeq fp, ip, r0, lsl r7 │ │ │ │ + rsbseq r2, r2, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 324488 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq sl, sl, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 324558 │ │ │ │ ldr r2, [pc, #180] @ 32455c │ │ │ │ @@ -213947,25 +213947,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #148] @ 324564 │ │ │ │ ldr r1, [pc, #148] @ 324568 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #116] @ 32456c │ │ │ │ ldr r1, [pc, #116] @ 324570 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 324574 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -213983,20 +213983,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - @ instruction: 0x008074b4 │ │ │ │ - strheq r5, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq sp, pc, r4, asr sp @ │ │ │ │ - strdeq fp, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, ip, r8, lsl r5 │ │ │ │ + b 74f334 │ │ │ │ + addeq r7, r0, r4, lsl #12 │ │ │ │ + rsbeq r5, fp, r4, lsl #24 │ │ │ │ + rsbeq sp, pc, r4, lsr #29 │ │ │ │ + rsbeq fp, ip, r8, asr #12 │ │ │ │ + rsbeq fp, ip, r8, ror #12 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ addseq r2, r6, ip, ror ip │ │ │ │ @@ -214019,15 +214019,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #416] @ 324790 │ │ │ │ ldr r3, [pc, #416] @ 324794 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -214047,15 +214047,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 324778 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5604 │ │ │ │ + b 6b5754 │ │ │ │ ldr r2, [pc, #316] @ 32479c │ │ │ │ ldr r3, [pc, #288] @ 324784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -214076,15 +214076,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 324778 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b5598 │ │ │ │ + b 6b56e8 │ │ │ │ bl 25391c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 324624 │ │ │ │ ldr r3, [pc, #192] @ 3247a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214104,46 +214104,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3247b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 324608 │ │ │ │ ldr r0, [pc, #76] @ 3247b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 324608 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008073bc │ │ │ │ + addeq r7, r0, ip, lsl #10 │ │ │ │ addseq r6, r8, r8, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq fp, ip, r0, lsl #8 │ │ │ │ - rsbeq fp, ip, r0, lsr #8 │ │ │ │ + rsbeq fp, ip, r0, asr r5 │ │ │ │ + rsbeq fp, ip, r0, ror r5 │ │ │ │ addseq r6, r8, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009867f8 │ │ │ │ addseq r6, r8, r4, asr #15 │ │ │ │ addseq r6, r8, r4, lsl #15 │ │ │ │ andeq r4, r0, r4, ror #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq fp, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq fp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, ip, r0, lsl #8 │ │ │ │ + rsbeq fp, ip, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 3249d0 │ │ │ │ ldr r3, [pc, #508] @ 3249d4 │ │ │ │ @@ -214160,21 +214160,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 3249e0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r8, [pc, #448] @ 3249e4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, #0 │ │ │ │ bne 324880 │ │ │ │ ldr r2, [pc, #420] @ 3249e8 │ │ │ │ ldr r3, [pc, #396] @ 3249d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -214189,52 +214189,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8af04c │ │ │ │ + bl 8af19c │ │ │ │ ldr r3, [pc, #340] @ 3249ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 32492c │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 32483c │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #300] @ 3249f0 │ │ │ │ ldr r2, [pc, #300] @ 3249f4 │ │ │ │ ldr r1, [pc, #300] @ 3249f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 32483c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b5958 │ │ │ │ + bl 6b5aa8 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32483c │ │ │ │ ldr r2, [pc, #232] @ 3249fc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8aff14 │ │ │ │ + bl 8b0064 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 32483c │ │ │ │ ldr r3, [pc, #204] @ 324a00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3248a8 │ │ │ │ @@ -214252,120 +214252,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 324a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3248a8 │ │ │ │ ldr r0, [pc, #88] @ 324a10 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3248a8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r8, r0, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - addeq r7, r0, ip, ror #2 │ │ │ │ - rsbeq fp, ip, r0, lsl #5 │ │ │ │ - rsbeq fp, ip, r8, ror #4 │ │ │ │ + @ instruction: 0x008072bc │ │ │ │ + ldrdeq fp, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq fp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ addseq r6, r8, r4, lsl #12 │ │ │ │ addseq r6, r8, r0, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - umulleq r7, r0, r8, r0 │ │ │ │ - strdeq fp, [ip], #-8 @ │ │ │ │ - rsbeq fp, ip, r4, lsl r1 │ │ │ │ + addeq r7, r0, r8, ror #3 │ │ │ │ + rsbeq fp, ip, r8, asr #4 │ │ │ │ + rsbeq fp, ip, r4, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq fp, [ip], #-4 @ │ │ │ │ - rsbeq fp, ip, r8, lsr #2 │ │ │ │ + rsbeq fp, ip, r4, asr #4 │ │ │ │ + rsbeq fp, ip, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 324a78 │ │ │ │ ldr r2, [pc, #76] @ 324a7c │ │ │ │ ldr r1, [pc, #76] @ 324a80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r0, r0, lsr pc │ │ │ │ - @ instruction: 0x006caf90 │ │ │ │ - strheq sl, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r7, r0, r0, lsl #1 │ │ │ │ + rsbeq fp, ip, r0, ror #1 │ │ │ │ + rsbeq fp, ip, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 324ad0 │ │ │ │ ldr r2, [pc, #52] @ 324ad4 │ │ │ │ ldr r1, [pc, #52] @ 324ad8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8af5f0 │ │ │ │ - addeq r6, r0, r0, asr #29 │ │ │ │ - rsbeq sl, ip, r0, asr #31 │ │ │ │ - ldrdeq sl, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + b 8af740 │ │ │ │ + addeq r7, r0, r0, lsl r0 │ │ │ │ + rsbeq fp, ip, r0, lsl r1 │ │ │ │ + rsbeq fp, ip, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 324b24 │ │ │ │ ldr r2, [pc, #48] @ 324b28 │ │ │ │ ldr r1, [pc, #48] @ 324b2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6b5804 │ │ │ │ - addeq r6, r0, r8, ror #28 │ │ │ │ - rsbeq sl, ip, r8, asr #29 │ │ │ │ - rsbeq sl, ip, r8, ror #29 │ │ │ │ + b 6b5954 │ │ │ │ + @ instruction: 0x00806fb8 │ │ │ │ + rsbeq fp, ip, r8, lsl r0 │ │ │ │ + rsbeq fp, ip, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 324ba0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 324ba4 │ │ │ │ @@ -214375,60 +214375,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b5958 │ │ │ │ + bl 6b5aa8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r0, r0, lsl lr │ │ │ │ - rsbeq sl, ip, r4, lsl #29 │ │ │ │ - rsbeq sl, ip, ip, ror #28 │ │ │ │ + addeq r6, r0, r0, ror #30 │ │ │ │ + ldrdeq sl, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + strheq sl, [ip], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 324c20 │ │ │ │ ldr r2, [pc, #92] @ 324c24 │ │ │ │ ldr r1, [pc, #92] @ 324c28 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324c14 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25391c │ │ │ │ - umulleq r6, r0, r8, sp │ │ │ │ - @ instruction: 0x006cae98 │ │ │ │ - strheq sl, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + addeq r6, r0, r8, ror #29 │ │ │ │ + rsbeq sl, ip, r8, ror #31 │ │ │ │ + rsbeq fp, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 324d88 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214444,15 +214444,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #264] @ 324d9c │ │ │ │ ldr r3, [pc, #264] @ 324da0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214467,15 +214467,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 324d84 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6b56c8 │ │ │ │ + b 6b5818 │ │ │ │ ldr r3, [pc, #184] @ 324da8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 324cac │ │ │ │ ldr r3, [pc, #168] @ 324dac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -214491,44 +214491,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 324db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 324cac │ │ │ │ ldr r0, [pc, #68] @ 324db8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 324cac │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r6, r0, ip, lsl sp │ │ │ │ + addeq r6, r0, ip, ror #28 │ │ │ │ addseq r6, r8, ip, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, ip, ip, ror sp │ │ │ │ - rsbeq sl, ip, r4, asr sp │ │ │ │ + rsbeq sl, ip, ip, asr #29 │ │ │ │ + rsbeq sl, ip, r4, lsr #29 │ │ │ │ umullseq r6, r8, r0, r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r6, r8, r0, ror r1 │ │ │ │ andeq r2, r0, r4, asr #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq sl, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq sl, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sl, ip, ip, lsl #30 │ │ │ │ + rsbeq sl, ip, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 324eb4 │ │ │ │ ldr r2, [pc, #224] @ 324eb8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -214537,67 +214537,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #184] @ 324ec0 │ │ │ │ ldr r1, [pc, #184] @ 324ec4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #136] @ 324ec8 │ │ │ │ ldr r1, [pc, #136] @ 324ecc │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 324ea0 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 324e80 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8ff988 │ │ │ │ + b 8ffad8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8afb6c │ │ │ │ + bl 8afcbc │ │ │ │ b 324e60 │ │ │ │ - addeq r6, r0, ip, lsl #23 │ │ │ │ - rsbeq sl, ip, r4, lsl #25 │ │ │ │ - @ instruction: 0x006cac9c │ │ │ │ - rsbeq r5, fp, r0, ror #2 │ │ │ │ - rsbeq sp, pc, r0, lsl #8 │ │ │ │ - rsbeq sl, ip, r8, lsl #23 │ │ │ │ - rsbeq sl, ip, r8, lsr #23 │ │ │ │ + ldrdeq r6, [r0], ip │ │ │ │ + ldrdeq sl, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sl, ip, ip, ror #27 │ │ │ │ + strheq r5, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, pc, r0, asr r5 @ │ │ │ │ + ldrdeq sl, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq sl, [ip], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 32502c │ │ │ │ ldr r7, [pc, #324] @ 325030 │ │ │ │ ldr r6, [pc, #324] @ 325034 │ │ │ │ @@ -214608,21 +214608,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 75763c │ │ │ │ - bl 757b40 │ │ │ │ + bl 75778c │ │ │ │ + bl 757c90 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 324fa4 │ │ │ │ ldr r1, [pc, #240] @ 325038 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -214631,15 +214631,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 325040 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324fec │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214657,37 +214657,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 325050 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 324f84 │ │ │ │ bl 25391c │ │ │ │ ldr r2, [pc, #92] @ 325054 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8aff14 │ │ │ │ + bl 8b0064 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r6, r0, r4, ror sl │ │ │ │ - ldrdeq sl, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq sl, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r6, r0, r4, asr #23 │ │ │ │ + rsbeq sl, ip, r4, lsr #24 │ │ │ │ + rsbeq sl, ip, r4, asr #24 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -214706,45 +214706,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr fp, [pc, #368] @ 32521c │ │ │ │ ldr r1, [pc, #368] @ 325220 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 325110 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3251d0 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3251b0 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 325178 │ │ │ │ ldr r1, [pc, #236] @ 325224 │ │ │ │ mov r2, #1 │ │ │ │ @@ -214755,33 +214755,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 32522c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6b5598 │ │ │ │ + b 6b56e8 │ │ │ │ ldr ip, [pc, #176] @ 325230 │ │ │ │ ldr r3, [pc, #176] @ 325234 │ │ │ │ ldr r1, [pc, #176] @ 325238 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 32523c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214789,36 +214789,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 325240 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r6, r0, ip, ror #17 │ │ │ │ - rsbeq sl, ip, ip, asr #18 │ │ │ │ - rsbeq sl, ip, r4, ror r9 │ │ │ │ - rsbeq sl, ip, r0, asr #19 │ │ │ │ - ldrdeq sl, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r6, r0, ip, lsr sl │ │ │ │ + @ instruction: 0x006caa9c │ │ │ │ + rsbeq sl, ip, r4, asr #21 │ │ │ │ + rsbeq sl, ip, r0, lsl fp │ │ │ │ + rsbeq sl, ip, r8, lsr #22 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - rsbeq sl, ip, r8, lsr #19 │ │ │ │ + strdeq sl, [ip], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 325380 │ │ │ │ ldr r2, [pc, #292] @ 325384 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -214827,33 +214827,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32531c │ │ │ │ cmp r4, #0 │ │ │ │ beq 32533c │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #212] @ 32538c │ │ │ │ ldr r1, [pc, #212] @ 325390 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 3252e8 │ │ │ │ ldr r3, [pc, #172] @ 325394 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -214864,15 +214864,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 3253a0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -214881,41 +214881,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r6, r0, r4, lsl #14 │ │ │ │ - strdeq sl, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sl, ip, r4, lsl r8 │ │ │ │ - rsbeq sl, ip, ip, lsl #14 │ │ │ │ - rsbeq sl, ip, ip, lsr #14 │ │ │ │ + addeq r6, r0, r4, asr r8 │ │ │ │ + rsbeq sl, ip, ip, asr #18 │ │ │ │ + rsbeq sl, ip, r4, ror #18 │ │ │ │ + rsbeq sl, ip, ip, asr r8 │ │ │ │ + rsbeq sl, ip, ip, ror r8 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3253c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r9, sl, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -214933,17 +214933,17 @@ │ │ │ │ bne 325480 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 32549c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -214988,15 +214988,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3255ac │ │ │ │ ldr r3, [pc, #220] @ 3255fc │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215007,28 +215007,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #160] @ 325600 │ │ │ │ ldr r2, [pc, #160] @ 325604 │ │ │ │ ldr r1, [pc, #160] @ 325608 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215037,64 +215037,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 325610 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sl, ip, ip, lsr #14 │ │ │ │ - addeq r6, r0, r0, lsl #10 │ │ │ │ - rsbeq sl, ip, r0, lsl #14 │ │ │ │ + rsbeq sl, ip, ip, ror r8 │ │ │ │ + addeq r6, r0, r0, asr r6 │ │ │ │ + rsbeq sl, ip, r0, asr r8 │ │ │ │ @ instruction: 0x008a97bc │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0x006ca690 │ │ │ │ - rsbeq sl, ip, r0, ror r6 │ │ │ │ + rsbeq sl, ip, r0, ror #15 │ │ │ │ + rsbeq sl, ip, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 325688 │ │ │ │ ldr r2, [pc, #92] @ 32568c │ │ │ │ ldr r1, [pc, #92] @ 325690 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #60] @ 325694 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #48] @ 325698 │ │ │ │ ldr r1, [pc, #48] @ 32569c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - @ instruction: 0x008063bc │ │ │ │ - rsbeq r4, fp, ip, lsr #18 │ │ │ │ - rsbeq ip, pc, r4, asr #23 │ │ │ │ + b 74f334 │ │ │ │ + addeq r6, r0, ip, lsl #10 │ │ │ │ + rsbeq r4, fp, ip, ror sl │ │ │ │ + rsbeq ip, pc, r4, lsl sp @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ addseq r1, r6, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -215104,58 +215104,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r8, [pc, #100] @ 325748 │ │ │ │ ldr r7, [pc, #100] @ 32574c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 33fd60 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fe60 │ │ │ │ - addeq r6, r0, ip, lsr #6 │ │ │ │ - rsbeq sl, ip, r8, lsr #10 │ │ │ │ - rsbeq sl, ip, r8, asr #10 │ │ │ │ - rsbeq r7, ip, r0, ror #20 │ │ │ │ - rsbeq r7, ip, r4, ror sl │ │ │ │ + addeq r6, r0, ip, ror r4 │ │ │ │ + rsbeq sl, ip, r8, ror r6 │ │ │ │ + @ instruction: 0x006ca698 │ │ │ │ + strheq r7, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, ip, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3257d4 │ │ │ │ ldr r2, [pc, #108] @ 3257d8 │ │ │ │ ldr r1, [pc, #108] @ 3257dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -215167,17 +215167,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r6, r0, ip, ror r2 │ │ │ │ - rsbeq sl, ip, ip, ror r4 │ │ │ │ - @ instruction: 0x006ca49c │ │ │ │ + addeq r6, r0, ip, asr #7 │ │ │ │ + rsbeq sl, ip, ip, asr #11 │ │ │ │ + rsbeq sl, ip, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 325998 │ │ │ │ ldr r1, [pc, #412] @ 32599c │ │ │ │ @@ -215216,15 +215216,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 32590c │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 325914 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r2, [pc, #256] @ 3259a4 │ │ │ │ ldr r3, [pc, #244] @ 32599c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215262,39 +215262,39 @@ │ │ │ │ bne 325978 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 325868 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8af068 │ │ │ │ + bl 8af1b8 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 325868 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 325868 │ │ │ │ ldr r1, [pc, #44] @ 3259ac │ │ │ │ ldr r0, [pc, #44] @ 3259b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 325938 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r8, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009855f8 │ │ │ │ addseq r5, r8, r0, lsl #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq r6, r0, ip, rrx │ │ │ │ - rsbeq sl, ip, ip, lsl #6 │ │ │ │ + @ instruction: 0x008061bc │ │ │ │ + rsbeq sl, ip, ip, asr r4 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 325a18 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -215311,28 +215311,28 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldr r0, [pc, #4] @ 325a24 │ │ │ │ add r0, pc, r0 │ │ │ │ b 253ad8 │ │ │ │ - @ instruction: 0x006ca290 │ │ │ │ + rsbeq sl, ip, r0, ror #7 │ │ │ │ ldrb r0, [r0, #992] @ 0x3e0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 325a4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r9, sl, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #88] @ 325ac0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -215345,15 +215345,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 325acc │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -215372,27 +215372,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #168] @ 325bbc │ │ │ │ ldr r1, [pc, #168] @ 325bc0 │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r5, [pc, #148] @ 325bc4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #132] @ 325bc8 │ │ │ │ ldr r6, [pc, #132] @ 325bcc │ │ │ │ ldr lr, [pc, #132] @ 325bd0 │ │ │ │ ldr ip, [pc, #132] @ 325bd4 │ │ │ │ ldr r1, [pc, #132] @ 325bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -215403,30 +215403,30 @@ │ │ │ │ str r6, [r4, #72] @ 0x48 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r0, #52] @ 0x34 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r0, r4, lsl #31 │ │ │ │ - rsbeq r4, fp, r0, ror r4 │ │ │ │ - rsbeq ip, pc, r0, lsl r7 @ │ │ │ │ - rsbeq r4, fp, r8, ror #8 │ │ │ │ - rsbeq r4, fp, r0, lsl #9 │ │ │ │ + ldrdeq r6, [r0], r4 │ │ │ │ + rsbeq r4, fp, r0, asr #11 │ │ │ │ + rsbeq ip, pc, r0, ror #16 │ │ │ │ + strheq r4, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq r4, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ addeq r9, sl, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r2 │ │ │ │ @ instruction: 0x009616d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -215501,110 +215501,110 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ add r1, r0, #1 │ │ │ │ bl 2540d8 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ sub r3, r3, #1 │ │ │ │ strb r3, [r4, #992] @ 0x3e0 │ │ │ │ - bl 8af5f0 │ │ │ │ + bl 8af740 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ tst r3, #1 │ │ │ │ bne 325d78 │ │ │ │ tst r3, #2 │ │ │ │ beq 325d30 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 325d78 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, r5 │ │ │ │ b 325c40 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #48] @ 325d94 │ │ │ │ ldr r0, [pc, #48] @ 325d98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 325c14 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 325d3c │ │ │ │ addseq r5, r8, ip, lsr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - addeq r5, r0, ip, lsl lr │ │ │ │ - addeq r5, r0, r0, lsl sp │ │ │ │ - rsbeq r9, ip, r0, ror #30 │ │ │ │ + addeq r5, r0, ip, ror #30 │ │ │ │ + addeq r5, r0, r0, ror #28 │ │ │ │ + strheq sl, [ip], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 325de8 │ │ │ │ ldr r2, [pc, #52] @ 325dec │ │ │ │ ldr r1, [pc, #52] @ 325df0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9998ec │ │ │ │ - @ instruction: 0x00805cbc │ │ │ │ - rsbeq r9, ip, r0, lsr #30 │ │ │ │ - rsbeq r9, ip, ip, lsr pc │ │ │ │ + b 999a3c │ │ │ │ + addeq r5, r0, ip, lsl #28 │ │ │ │ + rsbeq sl, ip, r0, ror r0 │ │ │ │ + rsbeq sl, ip, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 325e44 │ │ │ │ ldr r2, [pc, #56] @ 325e48 │ │ │ │ ldr r1, [pc, #56] @ 325e4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 753408 │ │ │ │ - addeq r5, r0, r4, ror #24 │ │ │ │ - rsbeq r9, ip, r8, asr #29 │ │ │ │ - rsbeq r9, ip, r4, ror #29 │ │ │ │ + b 753558 │ │ │ │ + @ instruction: 0x00805db4 │ │ │ │ + rsbeq sl, ip, r8, lsl r0 │ │ │ │ + rsbeq sl, ip, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 325ed4 │ │ │ │ ldr r2, [pc, #108] @ 325ed8 │ │ │ │ ldr r1, [pc, #108] @ 325edc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #976 @ 0x3d0 │ │ │ │ str r1, [r0, #960] @ 0x3c0 │ │ │ │ @@ -215614,18 +215614,18 @@ │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #984 @ 0x3d8 │ │ │ │ strb r1, [r4, #992] @ 0x3e0 │ │ │ │ bl 2550ec │ │ │ │ add r0, r4, #996 @ 0x3e4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 99988c │ │ │ │ - addeq r5, r0, r8, lsl #24 │ │ │ │ - rsbeq r9, ip, r8, ror #28 │ │ │ │ - rsbeq r9, ip, r4, lsl #29 │ │ │ │ + b 9999dc │ │ │ │ + addeq r5, r0, r8, asr sp │ │ │ │ + strheq r9, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r9, [ip], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 325fa0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -215633,52 +215633,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 325fa4 │ │ │ │ ldr r1, [pc, #152] @ 325fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #132] @ 325fac │ │ │ │ ldr r2, [pc, #132] @ 325fb0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #88] @ 325fb4 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fe60 │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fd60 │ │ │ │ - addeq r5, r0, ip, ror fp │ │ │ │ - rsbeq r7, ip, r8, lsr r2 │ │ │ │ - rsbeq r7, ip, r8, asr #4 │ │ │ │ - ldrdeq r9, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r9, ip, ip, lsr #27 │ │ │ │ + addeq r5, r0, ip, asr #25 │ │ │ │ + rsbeq r7, ip, r8, lsl #7 │ │ │ │ + @ instruction: 0x006c7398 │ │ │ │ + rsbeq r9, ip, ip, lsr #30 │ │ │ │ + strdeq r9, [ip], #-236 @ 0xffffff14 @ │ │ │ │ addeq r8, sl, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #244] @ 3260c4 │ │ │ │ ldr r2, [pc, #244] @ 3260c8 │ │ │ │ @@ -215686,35 +215686,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #8 │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #996 @ 0x3e4 │ │ │ │ - bl 9998a4 │ │ │ │ + bl 9999f4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr ip, [pc, #184] @ 3260d0 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, ip} │ │ │ │ add r7, r4, #928 @ 0x3a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r4, #1012] @ 0x3f4 │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, r6 │ │ │ │ bne 32606c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -215730,26 +215730,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r0, r0, lsr #21 │ │ │ │ - rsbeq r9, ip, r4, lsl #26 │ │ │ │ - rsbeq r9, ip, r8, lsl sp │ │ │ │ + strdeq r5, [r0], r0 │ │ │ │ + rsbeq r9, ip, r4, asr lr │ │ │ │ + rsbeq r9, ip, r8, ror #28 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ ldrb r3, [r0, #992] @ 0x3e0 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -215760,20 +215760,20 @@ │ │ │ │ ldrb r2, [r1] │ │ │ │ strb r2, [r3, #984] @ 0x3d8 │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ ands r1, r1, #3 │ │ │ │ beq 326128 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldr r0, [pc, #8] @ 32612c │ │ │ │ add r0, pc, r0 │ │ │ │ b 253ad8 │ │ │ │ - b 753408 │ │ │ │ - rsbeq r9, ip, ip, lsl #23 │ │ │ │ + b 753558 │ │ │ │ + ldrdeq r9, [ip], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #376] @ 3262c0 │ │ │ │ mov r4, r2 │ │ │ │ add r7, r2, #928 @ 0x3a0 │ │ │ │ @@ -215783,20 +215783,20 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ add r5, r4, #996 @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326280 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e08 │ │ │ │ + bl 999f58 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3261d8 │ │ │ │ ldr r2, [pc, #300] @ 3262c8 │ │ │ │ ldr r3, [pc, #292] @ 3262c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -215809,69 +215809,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e48 │ │ │ │ + bl 999f98 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999b70 │ │ │ │ + bl 999cc0 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8af04c │ │ │ │ + bl 8af19c │ │ │ │ subs r1, r0, #0 │ │ │ │ bge 32628c │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e08 │ │ │ │ + bl 999f58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 326238 │ │ │ │ ldr r2, [pc, #172] @ 3262cc │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8aff14 │ │ │ │ + bl 8b0064 │ │ │ │ cmp r0, #0 │ │ │ │ beq 326280 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e18 │ │ │ │ + bl 999f68 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r4, #960] @ 0x3c0 │ │ │ │ biceq r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ streq r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr r3, [r4, #964] @ 0x3c4 │ │ │ │ tst r3, #1 │ │ │ │ bne 3262ac │ │ │ │ tst r3, #2 │ │ │ │ beq 326270 │ │ │ │ ldrb r3, [r4, #992] @ 0x3e0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3262ac │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 326194 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99988c │ │ │ │ + bl 9999dc │ │ │ │ b 326194 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999c20 │ │ │ │ + bl 999d70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 999e08 │ │ │ │ + bl 999f58 │ │ │ │ cmp r0, #0 │ │ │ │ bne 326238 │ │ │ │ b 326218 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 326194 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00984cd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, r8, lsl #25 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ mov r2, r0 │ │ │ │ @@ -215934,80 +215934,80 @@ │ │ │ │ tst ip, #2 │ │ │ │ beq 3263d8 │ │ │ │ ldrb r3, [r0, #992] @ 0x3e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3263d8 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 326340 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 326340 │ │ │ │ str ip, [r0, #976] @ 0x3d0 │ │ │ │ b 326340 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ b 326340 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r7, r4, #996 @ 0x3e4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r1 │ │ │ │ - bl 999e34 │ │ │ │ + bl 999f84 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ beq 326458 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99998c │ │ │ │ + bl 999adc │ │ │ │ mov r0, r7 │ │ │ │ - bl 999e18 │ │ │ │ + bl 999f68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orrne r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ strne r3, [r4, #960] @ 0x3c0 │ │ │ │ adds r2, r6, #100 @ 0x64 │ │ │ │ adc r3, r8, #0 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ b 326340 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999e34 │ │ │ │ + bl 999f84 │ │ │ │ ldr r3, [pc, #88] @ 3264c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ beq 326420 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #72] @ 3264cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b 326420 │ │ │ │ ldr r1, [pc, #56] @ 3264d0 │ │ │ │ ldr r0, [pc, #56] @ 3264d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 326340 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r4, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, r0, lsl fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x00984adc │ │ │ │ - ldrdeq r5, [r0], r1 │ │ │ │ - @ instruction: 0x006c9898 │ │ │ │ - ldrdeq r5, [r0], ip │ │ │ │ - @ instruction: 0x006c989c │ │ │ │ + addeq r5, r0, r1, lsr #16 │ │ │ │ + rsbeq r9, ip, r8, ror #19 │ │ │ │ + addeq r5, r0, ip, lsr #14 │ │ │ │ + rsbeq r9, ip, ip, ror #19 │ │ │ │ │ │ │ │ 003264d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #224] @ 3265d0 │ │ │ │ @@ -216016,29 +216016,29 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r4, [pc, #184] @ 3265d4 │ │ │ │ ldr r2, [pc, #184] @ 3265d8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #180] @ 3265dc │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #160] @ 3265e0 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #144] @ 3265e4 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33ea0c │ │ │ │ ldr r3, [pc, #124] @ 3265e8 │ │ │ │ @@ -216050,36 +216050,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fee4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 33faa0 │ │ │ │ ldr r2, [pc, #56] @ 3265ec │ │ │ │ mov r3, #61 @ 0x3d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 75763c │ │ │ │ - rsbeq r9, ip, r4, lsl r8 │ │ │ │ - addeq r5, r0, r8, asr r5 │ │ │ │ - rsbeq r6, ip, r8, lsl ip │ │ │ │ - rsbeq r6, ip, r8, lsr #24 │ │ │ │ + b 75778c │ │ │ │ + rsbeq r9, ip, r4, ror #18 │ │ │ │ + addeq r5, r0, r8, lsr #13 │ │ │ │ + rsbeq r6, ip, r8, ror #26 │ │ │ │ + rsbeq r6, ip, r8, ror sp │ │ │ │ addseq r4, r8, r4, ror #17 │ │ │ │ - rsbseq r6, r5, r4, asr #11 │ │ │ │ + rsbseq r6, r5, r4, lsl r7 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r9, ip, r0, lsr r7 │ │ │ │ + rsbeq r9, ip, r0, lsl #17 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -216094,15 +216094,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 326678 │ │ │ │ mov r4, #0 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r0, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216143,23 +216143,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 32672c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r9, ip, r8, ror r6 │ │ │ │ + rsbeq r9, ip, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr ip, [pc, #1704] @ 326df0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1700] @ 326df4 │ │ │ │ @@ -216240,15 +216240,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ beq 32693c │ │ │ │ cmp r7, #1 │ │ │ │ beq 326954 │ │ │ │ ldr r0, [pc, #1400] @ 326e04 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov sl, #0 │ │ │ │ mov r3, sl │ │ │ │ lsr r5, r5, #16 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216276,15 +216276,15 @@ │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 326da0 │ │ │ │ ldr r0, [pc, #1268] @ 326e0c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r5, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ b 3267d8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216294,15 +216294,15 @@ │ │ │ │ strd r2, [r4, #8] │ │ │ │ b 3267d8 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ strb sl, [sp, #72] @ 0x48 │ │ │ │ - bl 8af068 │ │ │ │ + bl 8af1b8 │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 32689c │ │ │ │ cmp r7, #0 │ │ │ │ bne 326c80 │ │ │ │ ands sl, fp, #1 │ │ │ │ beq 326c94 │ │ │ │ @@ -216336,15 +216336,15 @@ │ │ │ │ str r0, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr ip, [pc, #1016] @ 326e14 │ │ │ │ strb sl, [sp, #68] @ 0x44 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [r6, ip] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ @@ -216352,15 +216352,15 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [pc, #956] @ 326e18 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 252fbc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 326dc4 │ │ │ │ orrs r3, r5, r8 │ │ │ │ @@ -216439,29 +216439,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 326e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 326864 │ │ │ │ ldr r0, [pc, #604] @ 326e40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 326894 │ │ │ │ ldr r3, [pc, #584] @ 326e44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216479,31 +216479,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ lsr r2, r5, #24 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 326e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 326894 │ │ │ │ ldr r0, [pc, #452] @ 326e4c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 326894 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ @@ -216511,39 +216511,39 @@ │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #64 @ 0x40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ - bl 718bc8 │ │ │ │ + bl 718d18 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ sub r2, r2, #64 @ 0x40 │ │ │ │ orrs r2, r2, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ beq 326d34 │ │ │ │ ldr r2, [pc, #324] @ 326e34 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 32689c │ │ │ │ ldr r0, [pc, #332] @ 326e50 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 32689c │ │ │ │ ldr r0, [pc, #312] @ 326e54 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ lsr r1, r5, #24 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 326864 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ sub r2, r2, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ bne 326ce8 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ @@ -216556,70 +216556,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldrd r0, [sp, #104] @ 0x68 │ │ │ │ and sl, fp, #255 @ 0xff │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ - bl 718bc8 │ │ │ │ + bl 718d18 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 8af068 │ │ │ │ + bl 8af1b8 │ │ │ │ orr sl, sl, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ b 32689c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #172] @ 326e58 │ │ │ │ mov r2, r7 │ │ │ │ lsr r1, r5, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 326894 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253958 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #120] @ 326e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, sl │ │ │ │ bl 255698 │ │ │ │ @ instruction: 0x009846d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r8, ip, lsr #13 │ │ │ │ addseq r4, r8, r4, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbeq r9, ip, r4, ror #11 │ │ │ │ + rsbeq r9, ip, r4, lsr r7 │ │ │ │ addseq r4, r8, r0, lsr r5 │ │ │ │ - rsbeq r9, ip, r0, asr #12 │ │ │ │ + @ instruction: 0x006c9790 │ │ │ │ adceq ip, r7, r4, lsl #4 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbseq r9, fp, r0, ror #1 │ │ │ │ + rsbseq r9, fp, r0, lsr r2 │ │ │ │ addseq r3, r9, r8, lsl #4 │ │ │ │ - rsbseq r7, r0, r0, ror #5 │ │ │ │ - rsbseq r7, r0, r4, ror #5 │ │ │ │ + rsbseq r7, r0, r0, lsr r4 │ │ │ │ + rsbseq r7, r0, r4, lsr r4 │ │ │ │ umullseq r3, r9, ip, r1 │ │ │ │ addseq r4, r8, r4, lsl #6 │ │ │ │ andeq r2, r0, r0, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r9, [ip], #-20 @ 0xffffffec @ │ │ │ │ - strheq r9, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, ip, r4, lsr #6 │ │ │ │ + rsbeq r9, ip, r4, lsl #8 │ │ │ │ andeq r3, r0, ip, asr r7 │ │ │ │ - rsbeq r9, ip, r0, asr #4 │ │ │ │ - rsbeq r9, ip, r8, ror #3 │ │ │ │ - rsbeq r9, ip, ip, asr #2 │ │ │ │ - ldrdeq r9, [ip], #-4 @ │ │ │ │ - rsbeq r9, ip, ip, asr r1 │ │ │ │ - rsbeq r9, ip, r0, asr r0 │ │ │ │ + @ instruction: 0x006c9390 │ │ │ │ + rsbeq r9, ip, r8, lsr r3 │ │ │ │ + @ instruction: 0x006c929c │ │ │ │ + rsbeq r9, ip, r4, lsr #4 │ │ │ │ + rsbeq r9, ip, ip, lsr #5 │ │ │ │ + rsbeq r9, ip, r0, lsr #3 │ │ │ │ cmp r2, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #244] @ 0xf4 │ │ │ │ ldrb r2, [r1] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -216659,15 +216659,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #276] @ 327028 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #260] @ 32702c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216683,15 +216683,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #192] @ 327034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #176] @ 327038 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -216726,22 +216726,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r9, ip, r4, asr #1 │ │ │ │ + rsbeq r9, ip, r4, lsl r2 │ │ │ │ @ instruction: 0x00a7bcb8 │ │ │ │ - rsbeq r9, ip, r8, ror r0 │ │ │ │ - rsbeq r9, ip, r0, lsl #1 │ │ │ │ + rsbeq r9, ip, r8, asr #3 │ │ │ │ + ldrdeq r9, [ip], #-16 @ │ │ │ │ adceq fp, r7, r8, asr ip │ │ │ │ - rsbeq r9, ip, r0, asr #32 │ │ │ │ - rsbeq r9, ip, r4, asr #32 │ │ │ │ - rsbeq r9, ip, ip, lsr r0 │ │ │ │ + @ instruction: 0x006c9190 │ │ │ │ + @ instruction: 0x006c9194 │ │ │ │ + rsbeq r9, ip, ip, lsl #3 │ │ │ │ adceq fp, r7, ip, asr #23 │ │ │ │ adceq fp, r7, r0, lsr #23 │ │ │ │ │ │ │ │ 00327048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216801,15 +216801,15 @@ │ │ │ │ strd r2, [r5, #240] @ 0xf0 │ │ │ │ strd r2, [r4], #208 @ 0xd0 │ │ │ │ ldr r3, [fp, r0] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8af858 │ │ │ │ + bl 8af9a8 │ │ │ │ ldr r3, [pc, #244] @ 327244 │ │ │ │ ldr r2, [pc, #244] @ 327248 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #236] @ 32724c │ │ │ │ ldr r3, [pc, #236] @ 327250 │ │ │ │ mov r0, r4 │ │ │ │ @@ -216817,33 +216817,33 @@ │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ ldr r3, [pc, #196] @ 327254 │ │ │ │ ldr r2, [pc, #196] @ 327258 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -216859,31 +216859,31 @@ │ │ │ │ orrs r0, r6, r1 │ │ │ │ beq 327224 │ │ │ │ adds ip, r4, #8 │ │ │ │ adc r0, r3, #0 │ │ │ │ b 3270a4 │ │ │ │ ldr r0, [pc, #52] @ 327260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ @ instruction: 0x00983db4 │ │ │ │ adceq fp, r7, r8, lsl fp │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ - rsbeq r8, ip, r0, lsl #29 │ │ │ │ + ldrdeq r8, [ip], #-240 @ 0xffffff10 @ │ │ │ │ addeq r7, sl, r4, ror #24 │ │ │ │ adceq fp, r7, r4, lsr #19 │ │ │ │ - rsbeq r8, ip, r4, asr #27 │ │ │ │ + rsbeq r8, ip, r4, lsl pc │ │ │ │ ldr r0, [pc, #4] @ 327270 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ ldrdeq r7, [sl], r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 327284 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33f024 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -216904,15 +216904,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #1044] @ 327700 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -217004,15 +217004,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3273dc │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -217027,15 +217027,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3273dc │ │ │ │ ldr r3, [pc, #588] @ 327728 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -217050,15 +217050,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3273dc │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -217087,28 +217087,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3273dc │ │ │ │ ldr r3, [pc, #376] @ 327744 │ │ │ │ ldr ip, [pc, #376] @ 327748 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 32774c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3273dc │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 327430 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -217120,28 +217120,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 327754 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3273dc │ │ │ │ ldr r3, [pc, #264] @ 327758 │ │ │ │ ldr ip, [pc, #264] @ 32775c │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 327760 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3273dc │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -217160,110 +217160,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 327768 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3273dc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r0, r0, lsr r8 │ │ │ │ + addeq r4, r0, r0, lsl #19 │ │ │ │ addseq r3, r8, ip, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, ip, r4, ror sp │ │ │ │ - rsbeq r8, ip, r4, asr sp │ │ │ │ + rsbeq r8, ip, r4, asr #29 │ │ │ │ + rsbeq r8, ip, r4, lsr #29 │ │ │ │ addseq r3, r8, r8, lsr fp │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ addseq r3, r8, r0, asr #20 │ │ │ │ - addeq r4, r0, r4, lsl #13 │ │ │ │ - rsbeq r8, ip, r8, lsl ip │ │ │ │ - strdeq r8, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - addeq r4, r0, r8, lsr #12 │ │ │ │ - strdeq r8, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x006c8b98 │ │ │ │ + ldrdeq r4, [r0], r4 @ │ │ │ │ + rsbeq r8, ip, r8, ror #26 │ │ │ │ + rsbeq r8, ip, r4, asr #26 │ │ │ │ + addeq r4, r0, r8, ror r7 │ │ │ │ + rsbeq r8, ip, ip, asr #26 │ │ │ │ + rsbeq r8, ip, r8, ror #25 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ - addeq r4, r0, ip, asr #11 │ │ │ │ - rsbeq r8, ip, r4, ror #23 │ │ │ │ - rsbeq r8, ip, ip, lsr fp │ │ │ │ - addeq r4, r0, r8, lsr r5 │ │ │ │ - rsbeq r8, ip, ip, ror fp │ │ │ │ - rsbeq r8, ip, r8, lsr #21 │ │ │ │ - addeq r4, r0, r4, lsl #10 │ │ │ │ - strdeq r8, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r8, ip, r4, ror sl │ │ │ │ - rsbeq r8, ip, ip, lsl fp │ │ │ │ - rsbeq r8, ip, r4, lsr #20 │ │ │ │ - addeq r4, r0, r0, lsl #9 │ │ │ │ - rsbeq r8, ip, r8, asr #22 │ │ │ │ - strdeq r8, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - strheq r8, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r8, ip, r4, lsl #19 │ │ │ │ + addeq r4, r0, ip, lsl r7 │ │ │ │ + rsbeq r8, ip, r4, lsr sp │ │ │ │ + rsbeq r8, ip, ip, lsl #25 │ │ │ │ + addeq r4, r0, r8, lsl #13 │ │ │ │ + rsbeq r8, ip, ip, asr #25 │ │ │ │ + strdeq r8, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r4, r0, r4, asr r6 │ │ │ │ + rsbeq r8, ip, r4, asr #26 │ │ │ │ + rsbeq r8, ip, r4, asr #23 │ │ │ │ + rsbeq r8, ip, ip, ror #24 │ │ │ │ + rsbeq r8, ip, r4, ror fp │ │ │ │ + ldrdeq r4, [r0], r0 │ │ │ │ + @ instruction: 0x006c8c98 │ │ │ │ + rsbeq r8, ip, r0, asr #22 │ │ │ │ + rsbeq r8, ip, r8, lsl #24 │ │ │ │ + ldrdeq r8, [ip], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 32780c │ │ │ │ ldr r2, [pc, #136] @ 327810 │ │ │ │ ldr r1, [pc, #136] @ 327814 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr ip, [pc, #104] @ 327818 │ │ │ │ ldr r3, [pc, #104] @ 32781c │ │ │ │ ldr r1, [pc, #104] @ 327820 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 327824 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r4, r0, r4, asr r3 │ │ │ │ - ldrdeq r2, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq sl, pc, r0, ror sl @ │ │ │ │ + addeq r4, r0, r4, lsr #9 │ │ │ │ + rsbeq r2, fp, r0, lsr #18 │ │ │ │ + rsbeq sl, pc, r0, asr #23 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ addseq pc, r5, r4, lsr #26 │ │ │ │ - rsbeq r8, ip, r8, lsl #20 │ │ │ │ + rsbeq r8, ip, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 32795c │ │ │ │ ldr r2, [pc, #284] @ 327960 │ │ │ │ ldr r1, [pc, #284] @ 327964 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 327918 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3278f8 │ │ │ │ @@ -217280,28 +217280,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -217319,23 +217319,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 327970 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - umulleq r4, r0, r4, r2 │ │ │ │ - ldrdeq r8, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - strdeq r8, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - umulleq r4, r0, r8, r1 │ │ │ │ - rsbeq r8, ip, r8, lsl #14 │ │ │ │ - rsbeq r8, ip, ip, lsr #17 │ │ │ │ + addeq r4, r0, r4, ror #7 │ │ │ │ + rsbeq r8, ip, r4, lsr #18 │ │ │ │ + rsbeq r8, ip, r4, asr #18 │ │ │ │ + addeq r4, r0, r8, ror #5 │ │ │ │ + rsbeq r8, ip, r8, asr r8 │ │ │ │ + strdeq r8, [ip], #-156 @ 0xffffff64 @ │ │ │ │ ldr r0, [pc, #4] @ 327980 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strdeq r7, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 327dbc │ │ │ │ ldr lr, [pc, #1056] @ 327dc0 │ │ │ │ @@ -217350,15 +217350,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #1004] @ 327dd0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 327be0 │ │ │ │ @@ -217376,24 +217376,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 32d3dc │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 327cac │ │ │ │ ldr r9, [pc, #916] @ 327dd8 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 327ddc │ │ │ │ ldr r1, [pc, #908] @ 327de0 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 327de4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253328 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -217462,15 +217462,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 327dfc │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #604] @ 327e00 │ │ │ │ ldr r3, [pc, #540] @ 327dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217497,15 +217497,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 327e08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 327a0c │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 327b6c │ │ │ │ @@ -217529,168 +217529,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 327b6c │ │ │ │ ldr r3, [pc, #360] @ 327e1c │ │ │ │ ldr ip, [pc, #360] @ 327e20 │ │ │ │ ldr r1, [pc, #360] @ 327e24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 327b9c │ │ │ │ ldr r3, [pc, #320] @ 327e28 │ │ │ │ ldr ip, [pc, #320] @ 327e2c │ │ │ │ ldr r1, [pc, #320] @ 327e30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 327b9c │ │ │ │ ldr ip, [pc, #284] @ 327e34 │ │ │ │ ldr r1, [pc, #284] @ 327e38 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 327b6c │ │ │ │ ldr ip, [pc, #252] @ 327e3c │ │ │ │ ldr r1, [pc, #252] @ 327e40 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 327b6c │ │ │ │ ldr ip, [pc, #216] @ 327e44 │ │ │ │ ldr r1, [pc, #216] @ 327e48 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 327b9c │ │ │ │ ldr ip, [pc, #184] @ 327e4c │ │ │ │ ldr r1, [pc, #184] @ 327e50 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 327b6c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r0, r0, lsl #3 │ │ │ │ + ldrdeq r4, [r0], r0 │ │ │ │ addseq r3, r8, r0, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, ip, r0, lsl #17 │ │ │ │ - @ instruction: 0x006c8894 │ │ │ │ + ldrdeq r8, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r8, ip, r4, ror #19 │ │ │ │ addseq r3, r8, r4, asr #8 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ - addeq r4, r0, r8, ror #1 │ │ │ │ - strdeq r2, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, fp, ip, asr #20 │ │ │ │ - rsbeq r8, ip, r0, asr #17 │ │ │ │ - rsbeq r5, sp, r4, lsr pc │ │ │ │ + addeq r4, r0, r8, lsr r2 │ │ │ │ + rsbeq r2, fp, r8, asr #12 │ │ │ │ + @ instruction: 0x006b2b9c │ │ │ │ + rsbeq r8, ip, r0, lsl sl │ │ │ │ + rsbeq r6, sp, r4, lsl #1 │ │ │ │ addseq r2, r9, r8, ror r1 │ │ │ │ - rsbeq r8, ip, r0, ror #16 │ │ │ │ - rsbeq r8, ip, r4, asr r8 │ │ │ │ - rsbeq r8, ip, r0, lsl #14 │ │ │ │ - rsbeq r8, ip, r4, ror #13 │ │ │ │ + strheq r8, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r8, ip, r4, lsr #19 │ │ │ │ + rsbeq r8, ip, r0, asr r8 │ │ │ │ + rsbeq r8, ip, r4, lsr r8 │ │ │ │ addseq r3, r8, r0, lsl #5 │ │ │ │ - rsbeq r8, ip, r0, lsl #14 │ │ │ │ - rsbeq r8, ip, r0, asr r6 │ │ │ │ + rsbeq r8, ip, r0, asr r8 │ │ │ │ + rsbeq r8, ip, r0, lsr #15 │ │ │ │ addseq r2, r9, r0, asr #32 │ │ │ │ - rsbeq r8, ip, r4, lsr #14 │ │ │ │ + rsbeq r8, ip, r4, ror r8 │ │ │ │ + rsbeq r8, ip, r8, asr #16 │ │ │ │ + rsbeq r8, ip, ip, lsr #14 │ │ │ │ + addeq r3, r0, r0, asr #31 │ │ │ │ + rsbeq r8, ip, r0, ror #12 │ │ │ │ strdeq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq r8, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq r3, r0, r0, ror lr │ │ │ │ - rsbeq r8, ip, r0, lsl r5 │ │ │ │ - rsbeq r8, ip, r8, lsr #11 │ │ │ │ - addeq r3, r0, ip, lsr lr │ │ │ │ - strdeq r8, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r8, ip, r4, ror r5 │ │ │ │ - rsbeq r8, ip, r4, lsr r6 │ │ │ │ - rsbeq r8, ip, ip, asr #10 │ │ │ │ - rsbeq r8, ip, r0, asr #12 │ │ │ │ - rsbeq r8, ip, r4, lsr #10 │ │ │ │ - rsbeq r8, ip, r8, asr #10 │ │ │ │ - strdeq r8, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r8, ip, r8, lsl #12 │ │ │ │ - ldrdeq r8, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r3, r0, ip, lsl #31 │ │ │ │ + rsbeq r8, ip, r4, asr #14 │ │ │ │ + rsbeq r8, ip, r4, asr #13 │ │ │ │ + rsbeq r8, ip, r4, lsl #15 │ │ │ │ + @ instruction: 0x006c869c │ │ │ │ + @ instruction: 0x006c8790 │ │ │ │ + rsbeq r8, ip, r4, ror r6 │ │ │ │ + @ instruction: 0x006c8698 │ │ │ │ + rsbeq r8, ip, r8, asr #12 │ │ │ │ + rsbeq r8, ip, r8, asr r7 │ │ │ │ + rsbeq r8, ip, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 327ee8 │ │ │ │ ldr r2, [pc, #124] @ 327eec │ │ │ │ ldr r1, [pc, #124] @ 327ef0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #92] @ 327ef4 │ │ │ │ ldr r1, [pc, #92] @ 327ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 327efc │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x00803cbc │ │ │ │ - rsbeq r2, fp, r8, ror #1 │ │ │ │ - rsbeq sl, pc, r8, lsl #7 │ │ │ │ + addeq r3, r0, ip, lsl #28 │ │ │ │ + rsbeq r2, fp, r8, lsr r2 │ │ │ │ + ldrdeq sl, [pc], #-72 @ │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ umullseq pc, r5, r4, r7 @ │ │ │ │ - strdeq r8, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, ip, ip, asr #12 │ │ │ │ ldr r0, [pc, #4] @ 327f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ umulleq r6, sl, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -217720,15 +217720,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 327fa4 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 327f80 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 998828 │ │ │ │ + bl 998978 │ │ │ │ add r4, r4, #1 │ │ │ │ b 327f2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 3280f0 │ │ │ │ @@ -217737,36 +217737,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #268] @ 3280fc │ │ │ │ ldr r1, [pc, #268] @ 328100 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #232] @ 328104 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 33fe60 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -217804,20 +217804,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550ec │ │ │ │ b 3280b8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3280b0 │ │ │ │ - @ instruction: 0x00803bbc │ │ │ │ - rsbeq r5, ip, r4, ror r1 │ │ │ │ - rsbeq r5, ip, r8, lsl #3 │ │ │ │ - rsbeq r8, ip, r8, lsl r4 │ │ │ │ - rsbeq r8, ip, r0, lsr r4 │ │ │ │ - rsbeq r8, ip, r0, lsr #8 │ │ │ │ + addeq r3, r0, ip, lsl #26 │ │ │ │ + rsbeq r5, ip, r4, asr #5 │ │ │ │ + ldrdeq r5, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r8, ip, r8, ror #10 │ │ │ │ + rsbeq r8, ip, r0, lsl #11 │ │ │ │ + rsbeq r8, ip, r0, ror r5 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32816c │ │ │ │ ldr r2, [pc, #72] @ 328170 │ │ │ │ @@ -217825,27 +217825,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #40] @ 328178 │ │ │ │ ldr r1, [pc, #40] @ 32817c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - addeq r3, r0, r0, ror #20 │ │ │ │ - rsbeq r1, fp, r4, lsr lr │ │ │ │ - ldrdeq sl, [pc], #-4 @ │ │ │ │ + b 74f334 │ │ │ │ + @ instruction: 0x00803bb0 │ │ │ │ + rsbeq r1, fp, r4, lsl #31 │ │ │ │ + rsbeq sl, pc, r4, lsr #4 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ umullseq pc, r5, ip, r5 @ │ │ │ │ │ │ │ │ 00328180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217888,25 +217888,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 33fee4 │ │ │ │ ldr r6, [pc, #120] @ 3282a4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70d6c8 │ │ │ │ + bl 70d818 │ │ │ │ cmp r0, #0 │ │ │ │ beq 328268 │ │ │ │ ldr r3, [pc, #100] @ 3282a8 │ │ │ │ ldr r1, [pc, #100] @ 3282ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75be5c │ │ │ │ + bl 75bfac │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 328288 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -217916,19 +217916,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3282b0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75a654 │ │ │ │ + b 75a7a4 │ │ │ │ @ instruction: 0x00982bfc │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq r9, fp, r8, lsr ip │ │ │ │ - rsbseq r9, r5, r8, asr lr │ │ │ │ + rsbseq r9, fp, r8, lsl #27 │ │ │ │ + rsbseq r9, r5, r8, lsr #31 │ │ │ │ │ │ │ │ 003282b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 3284fc │ │ │ │ @@ -217949,15 +217949,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 33f9b4 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 328358 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 999484 │ │ │ │ + bl 9995d4 │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 3284e4 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -217981,19 +217981,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3284a0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 33fee4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70d6c8 │ │ │ │ + bl 70d818 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328474 │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328484 │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -218013,45 +218013,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 328438 │ │ │ │ - bl 706c58 │ │ │ │ + bl 706da8 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 328484 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70d6f4 │ │ │ │ + bl 70d844 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32841c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 328374 │ │ │ │ ldr r0, [pc, #120] @ 328504 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r2, [pc, #96] @ 328508 │ │ │ │ ldr r3, [pc, #84] @ 328500 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -218065,23 +218065,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 32850c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r8, r4, asr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, ip, r4, ror #31 │ │ │ │ + rsbeq r8, ip, r4, lsr r1 │ │ │ │ addseq r2, r8, ip, ror r9 │ │ │ │ - rsbeq r7, ip, r4, ror #30 │ │ │ │ + strheq r8, [ip], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -218166,15 +218166,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 3288c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32889c │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -218217,15 +218217,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 3285b4 │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 32864c │ │ │ │ @@ -218289,15 +218289,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328708 │ │ │ │ ldr r0, [pc, #116] @ 3288d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r1, [pc, #96] @ 3288d8 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -218313,19 +218313,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253004 │ │ │ │ b 32867c │ │ │ │ @ instruction: 0x009828dc │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - strheq r7, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r7, ip, ip, lsl #28 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ @ instruction: 0x00004ebc │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r7, ip, r0, lsr #24 │ │ │ │ + rsbeq r7, ip, r0, ror sp │ │ │ │ │ │ │ │ 003288e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -218343,15 +218343,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -218401,15 +218401,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 328a2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 328b90 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 328b24 │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -218441,15 +218441,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 328abc │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328978 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -218478,15 +218478,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ b 328ac8 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 328a64 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -218523,17 +218523,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328c0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 328c10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [r0], r0 │ │ │ │ - rsbeq r7, ip, r4, lsl #18 │ │ │ │ - rsbeq r7, ip, r8, lsr #18 │ │ │ │ + addeq r3, r0, r0, lsr #2 │ │ │ │ + rsbeq r7, ip, r4, asr sl │ │ │ │ + rsbeq r7, ip, r8, ror sl │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00328c14 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 328d20 │ │ │ │ @@ -218599,18 +218599,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r2, r8, r0, lsl #4 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq r7, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00802eb4 │ │ │ │ - rsbeq r7, ip, r8, ror #15 │ │ │ │ - rsbeq r7, ip, ip, lsl #16 │ │ │ │ + rsbeq r7, ip, r8, lsr #18 │ │ │ │ + addeq r3, r0, r4 │ │ │ │ + rsbeq r7, ip, r8, lsr r9 │ │ │ │ + rsbeq r7, ip, ip, asr r9 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00328d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218624,15 +218624,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 3288e0 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218644,17 +218644,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - strdeq r2, [r0], ip │ │ │ │ - rsbeq r7, ip, r4, lsr r7 │ │ │ │ - rsbeq r7, ip, r8, asr r7 │ │ │ │ + addeq r2, r0, ip, asr #30 │ │ │ │ + rsbeq r7, ip, r4, lsl #17 │ │ │ │ + rsbeq r7, ip, r8, lsr #17 │ │ │ │ │ │ │ │ 00328de4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -218685,17 +218685,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328e7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 328e80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r2, r0, r0, ror #26 │ │ │ │ - @ instruction: 0x006c7694 │ │ │ │ - strheq r7, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x00802eb0 │ │ │ │ + rsbeq r7, ip, r4, ror #15 │ │ │ │ + rsbeq r7, ip, r8, lsl #16 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00328e84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218731,17 +218731,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 328f2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00802cb0 │ │ │ │ - rsbeq r7, ip, r8, ror #11 │ │ │ │ - rsbeq r7, ip, ip, lsl #12 │ │ │ │ + addeq r2, r0, r0, lsl #28 │ │ │ │ + rsbeq r7, ip, r8, lsr r7 │ │ │ │ + rsbeq r7, ip, ip, asr r7 │ │ │ │ │ │ │ │ 00328f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218751,21 +218751,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 3288e0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218783,17 +218783,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9db7e8 <__bss_end__@@Base+0xfdc12c20> │ │ │ │ ... │ │ │ │ blcc fe9db7f4 <__bss_end__@@Base+0xfdc12c2c> │ │ │ │ - strdeq r2, [r0], r8 │ │ │ │ - rsbeq r7, ip, ip, lsr #10 │ │ │ │ - rsbeq r7, ip, r0, asr r5 │ │ │ │ + addeq r2, r0, r8, asr #26 │ │ │ │ + rsbeq r7, ip, ip, ror r6 │ │ │ │ + rsbeq r7, ip, r0, lsr #13 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00329000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218823,17 +218823,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 329090 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r2, r0, ip, asr #22 │ │ │ │ - rsbeq r7, ip, r4, lsl #9 │ │ │ │ - rsbeq r7, ip, r8, lsr #9 │ │ │ │ + umulleq r2, r0, ip, ip │ │ │ │ + ldrdeq r7, [ip], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r7, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 00329094 : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0032909c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -218863,15 +218863,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329144 │ │ │ │ mov r5, #0 │ │ │ │ b 329138 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 328510 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218893,17 +218893,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 329190 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 329194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r2, r0, ip, asr #20 │ │ │ │ - rsbeq r7, ip, r0, lsl #7 │ │ │ │ - rsbeq r7, ip, r4, lsr #7 │ │ │ │ + umulleq r2, r0, ip, fp │ │ │ │ + ldrdeq r7, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq r7, [ip], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218971,15 +218971,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 329340 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 32931c │ │ │ │ @@ -219006,95 +219006,95 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x008028b8 │ │ │ │ - rsbeq r7, ip, ip, ror #3 │ │ │ │ - rsbeq r7, ip, r4, lsr #4 │ │ │ │ + addeq r2, r0, r8, lsl #20 │ │ │ │ + rsbeq r7, ip, ip, lsr r3 │ │ │ │ + rsbeq r7, ip, r4, ror r3 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - umulleq r2, r0, r4, r8 │ │ │ │ - rsbeq r7, ip, ip, asr #3 │ │ │ │ - rsbeq r7, ip, r0, lsl r2 │ │ │ │ + addeq r2, r0, r4, ror #19 │ │ │ │ + rsbeq r7, ip, ip, lsl r3 │ │ │ │ + rsbeq r7, ip, r0, ror #6 │ │ │ │ │ │ │ │ 00329360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 329390 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r0, [pc, #4] @ 3293a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r5, sl, r8, ror #22 │ │ │ │ │ │ │ │ 003293ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #64] @ 32941c │ │ │ │ ldr r2, [pc, #64] @ 329420 │ │ │ │ ldr r1, [pc, #64] @ 329424 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addeq r2, r0, r4, lsr #17 │ │ │ │ - rsbeq r7, ip, r0, lsl #4 │ │ │ │ - rsbeq r7, ip, r4, lsl r2 │ │ │ │ + strdeq r2, [r0], r4 │ │ │ │ + rsbeq r7, ip, r0, asr r3 │ │ │ │ + rsbeq r7, ip, r4, ror #6 │ │ │ │ │ │ │ │ 00329428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #96] @ 3294b4 │ │ │ │ ldr r2, [pc, #96] @ 3294b8 │ │ │ │ ldr r1, [pc, #96] @ 3294bc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329494 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -219104,17 +219104,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, r0, ip, lsr #16 │ │ │ │ - rsbeq r7, ip, r8, lsl #3 │ │ │ │ - @ instruction: 0x006c719c │ │ │ │ + addeq r2, r0, ip, ror r9 │ │ │ │ + ldrdeq r7, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r7, ip, ip, ror #5 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 3295fc │ │ │ │ @@ -219188,19 +219188,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r0, lsr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r7, [ip], #-4 @ │ │ │ │ - rsbeq r7, ip, ip, ror #1 │ │ │ │ - ldrdeq r7, [ip], #-4 @ │ │ │ │ - rsbeq r6, ip, r8, lsr lr │ │ │ │ - rsbeq r4, sp, r8, lsr #9 │ │ │ │ + rsbeq r7, ip, r4, asr #4 │ │ │ │ + rsbeq r7, ip, ip, lsr r2 │ │ │ │ + rsbeq r7, ip, r4, lsr #4 │ │ │ │ + rsbeq r6, ip, r8, lsl #31 │ │ │ │ + strdeq r4, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ addseq r1, r8, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 32974c │ │ │ │ mov r3, r1 │ │ │ │ @@ -219272,18 +219272,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r8, r8, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, ip, ip, lsr #31 │ │ │ │ - @ instruction: 0x006c6f9c │ │ │ │ - rsbeq r6, ip, r0, ror #25 │ │ │ │ - rsbeq r4, sp, r0, asr #6 │ │ │ │ + strdeq r7, [ip], #-12 @ │ │ │ │ + rsbeq r7, ip, ip, ror #1 │ │ │ │ + rsbeq r6, ip, r0, lsr lr │ │ │ │ + @ instruction: 0x006d4490 │ │ │ │ addseq r1, r8, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 3298a4 │ │ │ │ @@ -219326,15 +219326,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32982c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 329890 │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 329898 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 3297f0 │ │ │ │ @@ -219351,15 +219351,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99aa98 │ │ │ │ + bl 99abe8 │ │ │ │ b 329830 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r8, ip, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009815d0 │ │ │ │ @@ -219458,42 +219458,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 329aa0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 329aa4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #60] @ 329aa8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ addseq r1, r8, r4, asr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r8, r0, lsr #10 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r6, ip, r8, lsr #20 │ │ │ │ - rsbeq r6, ip, r4, asr #26 │ │ │ │ + rsbeq r6, ip, r8, ror fp │ │ │ │ + @ instruction: 0x006c6e94 │ │ │ │ addseq r0, r9, r4, ror #5 │ │ │ │ - rsbeq r6, ip, r8, lsr #26 │ │ │ │ + rsbeq r6, ip, r8, ror lr │ │ │ │ addseq r1, r8, r0, lsr r4 │ │ │ │ - rsbeq r6, ip, r4, lsr #24 │ │ │ │ - rsbeq r6, ip, r0, lsl #25 │ │ │ │ - rsbeq r6, ip, r8, lsr #24 │ │ │ │ + rsbeq r6, ip, r4, ror sp │ │ │ │ + ldrdeq r6, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r6, ip, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 329ff0 │ │ │ │ ldr r3, [pc, #1324] @ 329ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -219509,15 +219509,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 32a004 │ │ │ │ @@ -219673,15 +219673,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -219784,87 +219784,87 @@ │ │ │ │ bl 255c68 │ │ │ │ ldr r1, [pc, #232] @ 32a02c │ │ │ │ ldr r0, [pc, #232] @ 32a030 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ mov r3, #0 │ │ │ │ b 329dc4 │ │ │ │ ldr r0, [pc, #196] @ 32a034 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #168] @ 32a038 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 32a03c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r1, [pc, #124] @ 32a040 │ │ │ │ ldr r0, [pc, #124] @ 32a044 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r1, r8, r0, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x008021b8 │ │ │ │ - rsbeq r6, ip, r0, lsr ip │ │ │ │ - rsbeq r6, ip, r0, lsl ip │ │ │ │ + addeq r2, r0, r8, lsl #6 │ │ │ │ + rsbeq r6, ip, r0, lsl #27 │ │ │ │ + rsbeq r6, ip, r0, ror #26 │ │ │ │ @ instruction: 0x009812fc │ │ │ │ - rsbeq r9, ip, r8, lsr #14 │ │ │ │ - rsbeq r6, ip, r8, asr #23 │ │ │ │ + rsbeq r9, ip, r8, ror r8 │ │ │ │ + rsbeq r6, ip, r8, lsl sp │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r6, ip, r8, ror #23 │ │ │ │ - rsbeq r6, ip, r4, ror #18 │ │ │ │ + rsbeq r6, ip, r8, lsr sp │ │ │ │ + strheq r6, [ip], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0x0098ffbc │ │ │ │ - rsbeq r3, sp, r4, asr ip │ │ │ │ - rsbseq lr, r9, r4, lsr #19 │ │ │ │ + rsbeq r3, sp, r4, lsr #27 │ │ │ │ + ldrsheq lr, [r9], #-164 @ 0xffffff5c @ │ │ │ │ addseq r0, r8, r8, lsr #30 │ │ │ │ - addeq r1, r0, r8, asr sp │ │ │ │ - strdeq r6, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r6, ip, r0, lsr #16 │ │ │ │ - rsbeq r6, ip, ip, asr r8 │ │ │ │ - rsbeq r6, ip, ip, lsl #16 │ │ │ │ - ldrdeq r1, [r0], r8 │ │ │ │ - @ instruction: 0x006c679c │ │ │ │ + addeq r1, r0, r8, lsr #29 │ │ │ │ + rsbeq r6, ip, r8, asr #18 │ │ │ │ + rsbeq r6, ip, r0, ror r9 │ │ │ │ + rsbeq r6, ip, ip, lsr #19 │ │ │ │ + rsbeq r6, ip, ip, asr r9 │ │ │ │ + addeq r1, r0, r8, lsr #28 │ │ │ │ + rsbeq r6, ip, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32a168 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32a0a8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32a100 │ │ │ │ @@ -219883,20 +219883,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 33b9c4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 32a178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r3, [pc, #116] @ 32a17c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -219918,22 +219918,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 32a18c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldrdeq r4, [sl], ip │ │ │ │ - ldrdeq r1, [r0], r8 │ │ │ │ - @ instruction: 0x006afe9c │ │ │ │ - rsbeq r8, pc, ip, lsr r1 @ │ │ │ │ - rsbeq r6, ip, r0, asr #14 │ │ │ │ + addeq r1, r0, r8, lsr #26 │ │ │ │ + rsbeq pc, sl, ip, ror #31 │ │ │ │ + rsbeq r8, pc, ip, lsl #5 │ │ │ │ + @ instruction: 0x006c6890 │ │ │ │ addeq r4, sl, r4, lsr lr │ │ │ │ - addeq r1, r0, ip, asr #22 │ │ │ │ - rsbeq r6, ip, r0, asr #13 │ │ │ │ - rsbeq ip, fp, r0, lsl #29 │ │ │ │ + umulleq r1, r0, ip, ip │ │ │ │ + rsbeq r6, ip, r0, lsl r8 │ │ │ │ + ldrdeq ip, [fp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 32a254 │ │ │ │ ldr r2, [pc, #172] @ 32a258 │ │ │ │ @@ -219941,15 +219941,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 32a25c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32a234 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 32a200 │ │ │ │ mov r0, r4 │ │ │ │ @@ -219976,17 +219976,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r1, r0, r8, ror #21 │ │ │ │ - rsbeq r6, ip, ip, asr #10 │ │ │ │ - rsbeq r6, ip, ip, ror #10 │ │ │ │ + addeq r1, r0, r8, lsr ip │ │ │ │ + @ instruction: 0x006c669c │ │ │ │ + strheq r6, [ip], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 32a4c0 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -219998,15 +219998,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3281fc │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -220058,15 +220058,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -220131,23 +220131,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r1, r0, r0, lsl sl │ │ │ │ - rsbeq r6, ip, r0, ror r4 │ │ │ │ - rsbeq r6, ip, ip, lsl #9 │ │ │ │ - rsbeq r6, ip, r0, asr #6 │ │ │ │ - rsbeq r6, ip, r0, lsl #1 │ │ │ │ - rsbseq r1, r5, r8, ror #22 │ │ │ │ - rsbeq r6, ip, ip, lsr #10 │ │ │ │ - rsbeq r3, sp, r0, asr r6 │ │ │ │ - rsbseq lr, r9, r8, ror #7 │ │ │ │ + addeq r1, r0, r0, ror #22 │ │ │ │ + rsbeq r6, ip, r0, asr #11 │ │ │ │ + ldrdeq r6, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x006c6490 │ │ │ │ + ldrdeq r6, [ip], #-16 @ │ │ │ │ + ldrheq r1, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r6, ip, ip, ror r6 │ │ │ │ + rsbeq r3, sp, r0, lsr #15 │ │ │ │ + rsbseq lr, r9, r8, lsr r5 │ │ │ │ │ │ │ │ 0032a4e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -220243,21 +220243,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 52f9fc │ │ │ │ bl 3403f4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 750c18 │ │ │ │ + bl 750d68 │ │ │ │ ldr r2, [pc, #204] @ 32a750 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 32a754 │ │ │ │ @@ -220288,28 +220288,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 32a760 │ │ │ │ ldr r2, [pc, #72] @ 32a764 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r0, r8, r8, lsl r9 │ │ │ │ - addeq r1, r0, r8, lsl #15 │ │ │ │ + ldrdeq r1, [r0], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, ip, r4, lsl r3 │ │ │ │ - rsbeq r5, ip, r8, lsl #28 │ │ │ │ - ldrdeq r6, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, ip, r4, asr #5 │ │ │ │ - rsbseq r1, fp, r8, lsr #9 │ │ │ │ - rsbeq r5, ip, r4, asr #27 │ │ │ │ - rsbeq r6, ip, r8, asr #4 │ │ │ │ - rsbeq r5, ip, r8, lsl #27 │ │ │ │ + rsbeq r6, ip, r4, ror #8 │ │ │ │ + rsbeq r5, ip, r8, asr pc │ │ │ │ + rsbeq r6, ip, ip, lsr #8 │ │ │ │ + rsbeq r6, ip, r4, lsl r4 │ │ │ │ + ldrsheq r1, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, ip, r4, lsl pc │ │ │ │ + @ instruction: 0x006c6398 │ │ │ │ + ldrdeq r5, [ip], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r0, r8, r8, asr r7 │ │ │ │ - rsbeq r6, ip, r0, lsl #2 │ │ │ │ - rsbeq r6, ip, r4, asr r1 │ │ │ │ + rsbeq r6, ip, r0, asr r2 │ │ │ │ + rsbeq r6, ip, r4, lsr #5 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -220355,17 +220355,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 73a2e4 │ │ │ │ + bl 73a434 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73359c │ │ │ │ + bl 7336ec │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r0, r8, r4, lsr r6 │ │ │ │ @@ -220410,26 +220410,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 32a928 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r6, ip, ip, asr #2 │ │ │ │ - addeq r1, r0, r4, asr #8 │ │ │ │ - rsbeq r6, ip, r8, lsl r1 │ │ │ │ + @ instruction: 0x006c629c │ │ │ │ + umulleq r1, r0, r4, r5 │ │ │ │ + rsbeq r6, ip, r8, ror #4 │ │ │ │ │ │ │ │ 0032a92c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -220543,17 +220543,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32ab00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - addeq r1, r0, r4, asr r2 │ │ │ │ - rsbeq r5, ip, ip, lsr #30 │ │ │ │ - rsbeq r5, ip, r8, ror pc │ │ │ │ + addeq r1, r0, r4, lsr #7 │ │ │ │ + rsbeq r6, ip, ip, ror r0 │ │ │ │ + rsbeq r6, ip, r8, asr #1 │ │ │ │ │ │ │ │ 0032ab04 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ab1c │ │ │ │ @@ -220616,15 +220616,15 @@ │ │ │ │ 0032abdc : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32abf4 │ │ │ │ bx r3 │ │ │ │ - b 7000b0 │ │ │ │ + b 700200 │ │ │ │ │ │ │ │ 0032abf8 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ac10 │ │ │ │ @@ -220642,24 +220642,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 32ac68 │ │ │ │ ldr r2, [pc, #48] @ 32ac6c │ │ │ │ ldr r1, [pc, #48] @ 32ac70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r1, [pc, #28] @ 32ac74 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74f1e4 │ │ │ │ + b 74f334 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r5, ip, r0, asr #28 │ │ │ │ + @ instruction: 0x006c5f90 │ │ │ │ @ instruction: 0x0095ccf0 │ │ │ │ │ │ │ │ 0032ac78 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -220678,28 +220678,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - addeq r1, r0, ip, ror r0 │ │ │ │ - ldrdeq r5, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r5, ip, r0, asr sp │ │ │ │ + addeq r1, r0, ip, asr #3 │ │ │ │ + rsbeq r5, ip, r8, lsr #30 │ │ │ │ + rsbeq r5, ip, r0, lsr #29 │ │ │ │ │ │ │ │ 0032ace0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ str r0, [r4, #612] @ 0x264 │ │ │ │ pop {r4, lr} │ │ │ │ - b 758174 │ │ │ │ + b 7582c4 │ │ │ │ │ │ │ │ 0032ad04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 32adcc │ │ │ │ @@ -220709,16 +220709,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 750138 │ │ │ │ + bl 75778c │ │ │ │ + bl 750288 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 32ada4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32ad84 │ │ │ │ @@ -220744,17 +220744,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 56877c │ │ │ │ b 32ad50 │ │ │ │ - addeq r1, r0, r4, lsl r0 │ │ │ │ - rsbeq pc, sl, r8, lsr r2 @ │ │ │ │ - rsbeq r7, pc, r0, ror #9 │ │ │ │ + addeq r1, r0, r4, ror #2 │ │ │ │ + rsbeq pc, sl, r8, lsl #7 │ │ │ │ + rsbeq r7, pc, r0, lsr r6 @ │ │ │ │ strdeq r4, [sl], r4 @ │ │ │ │ │ │ │ │ 0032addc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220774,16 +220774,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ - bl 750138 │ │ │ │ + bl 75778c │ │ │ │ + bl 750288 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ae6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -220792,93 +220792,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 32ae90 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 568a68 │ │ │ │ - addeq r0, r0, r4, lsl pc │ │ │ │ - rsbeq pc, sl, r0, asr #2 │ │ │ │ - rsbeq r7, pc, r0, ror #7 │ │ │ │ + addeq r1, r0, r4, rrx │ │ │ │ + @ instruction: 0x006af290 │ │ │ │ + rsbeq r7, pc, r0, lsr r5 @ │ │ │ │ addeq r4, sl, r8, lsr r1 │ │ │ │ ldr r0, [pc, #4] @ 32aea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ @ instruction: 0x008a41bc │ │ │ │ │ │ │ │ 0032aea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #56] @ 32af08 │ │ │ │ ldr r2, [pc, #56] @ 32af0c │ │ │ │ ldr r1, [pc, #56] @ 32af10 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x00800eb4 │ │ │ │ - rsbeq r5, ip, r8, ror #24 │ │ │ │ - rsbeq r5, ip, r4, lsl #25 │ │ │ │ + addeq r1, r0, r4 │ │ │ │ + strheq r5, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq r5, [ip], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 0032af14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 32afa4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32af88 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #84] @ 32afa8 │ │ │ │ ldr r2, [pc, #84] @ 32afac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r5, ip, r4, lsr ip │ │ │ │ - addeq r0, r0, r4, lsr lr │ │ │ │ - rsbeq r5, ip, r0, ror #23 │ │ │ │ + rsbeq r5, ip, r4, lsl #27 │ │ │ │ + addeq r0, r0, r4, lsl #31 │ │ │ │ + rsbeq r5, ip, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -220939,15 +220939,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 32b154 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 753510 │ │ │ │ + bl 753660 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32b148 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 32b124 │ │ │ │ @@ -220959,15 +220959,15 @@ │ │ │ │ bl 253328 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b18c │ │ │ │ + bl 75b2dc │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 32b0e0 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -220987,19 +220987,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 32b188 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - strdeq r5, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r5, ip, r8, asr sl │ │ │ │ - addeq r0, r0, r4, asr #24 │ │ │ │ - rsbeq r5, ip, r0, lsl sl │ │ │ │ - rsbeq r5, ip, ip, asr #20 │ │ │ │ + rsbeq r5, ip, ip, asr #24 │ │ │ │ + rsbeq r5, ip, r8, lsr #23 │ │ │ │ + umulleq r0, r0, r4, sp @ │ │ │ │ + rsbeq r5, ip, r0, ror #22 │ │ │ │ + @ instruction: 0x006c5b9c │ │ │ │ │ │ │ │ 0032b18c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -221065,15 +221065,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ mov r0, sl │ │ │ │ bl 2535bc │ │ │ │ cmp r7, r4 │ │ │ │ bne 32b268 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -221096,22 +221096,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq pc, r7, r0, lsr #24 │ │ │ │ - strheq r5, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r5, ip, ip, lsl #22 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - rsbeq r5, ip, r4, lsl #19 │ │ │ │ - ldrsbeq sl, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq r5, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - addeq r0, r0, r4, lsr #21 │ │ │ │ - rsbeq r5, ip, r0, ror r8 │ │ │ │ - rsbeq r5, ip, ip, ror #17 │ │ │ │ + ldrdeq r5, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq sl, r5, r8, lsr #6 │ │ │ │ + rsbeq r5, ip, r4, asr #20 │ │ │ │ + strdeq r0, [r0], r4 │ │ │ │ + rsbeq r5, ip, r0, asr #19 │ │ │ │ + rsbeq r5, ip, ip, lsr sl │ │ │ │ │ │ │ │ 0032b33c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 32b1d4 │ │ │ │ │ │ │ │ 0032b348 : │ │ │ │ @@ -221181,36 +221181,36 @@ │ │ │ │ beq 32b470 │ │ │ │ ldr r3, [pc, #88] @ 32b498 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r1, [pc, #48] @ 32b49c │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b414 │ │ │ │ ldr r0, [pc, #40] @ 32b4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7510b8 │ │ │ │ + bl 751208 │ │ │ │ ldr r1, [pc, #32] @ 32b4a4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75b18c │ │ │ │ + bl 75b2dc │ │ │ │ b 32b438 │ │ │ │ addseq pc, r7, r0, lsr #20 │ │ │ │ - strdeq r5, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r5, ip, ip, asr #18 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r5, ip, r8, ror r7 │ │ │ │ - rsbeq r5, ip, r8, lsr #15 │ │ │ │ - rsbeq r5, ip, r4, lsr #15 │ │ │ │ + rsbeq r5, ip, r8, asr #17 │ │ │ │ + strdeq r5, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq r5, [ip], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 0032b4a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -221219,29 +221219,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 32b514 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253328 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75be5c │ │ │ │ + bl 75bfac │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b518 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b4c4 │ │ │ │ - rsbeq r5, ip, ip, asr #14 │ │ │ │ - ldrdeq r5, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x006c589c │ │ │ │ + rsbeq r5, ip, r4, lsr #16 │ │ │ │ │ │ │ │ 0032b51c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -221254,22 +221254,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253328 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75be5c │ │ │ │ + bl 75bfac │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32b584 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 32b3e8 │ │ │ │ @@ -221279,16 +221279,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 32b5cc │ │ │ │ add r1, pc, r1 │ │ │ │ b 32b544 │ │ │ │ - rsbeq r5, ip, r8, asr #13 │ │ │ │ - rsbeq r5, ip, r0, lsr #12 │ │ │ │ + rsbeq r5, ip, r8, lsl r8 │ │ │ │ + rsbeq r5, ip, r0, ror r7 │ │ │ │ │ │ │ │ 0032b5d0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 32b3e8 │ │ │ │ │ │ │ │ @@ -221318,15 +221318,15 @@ │ │ │ │ bl 253328 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75ceec │ │ │ │ + bl 75d03c │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b624 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221344,15 +221344,15 @@ │ │ │ │ bl 253328 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75ceec │ │ │ │ + bl 75d03c │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 32b68c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -221374,42 +221374,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r5, ip, ip, lsl #11 │ │ │ │ - strdeq r5, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r5, ip, r0, ror #10 │ │ │ │ - @ instruction: 0x006c5590 │ │ │ │ + ldrdeq r5, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r5, ip, r8, asr #14 │ │ │ │ + strheq r5, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, ip, r0, ror #13 │ │ │ │ ldr r0, [pc, #4] @ 32b750 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r3, sl, r0, asr #18 │ │ │ │ │ │ │ │ 0032b754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #96] @ 32b7e0 │ │ │ │ ldr r2, [pc, #96] @ 32b7e4 │ │ │ │ ldr r1, [pc, #96] @ 32b7e8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b7c0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221419,37 +221419,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r8, ror r6 │ │ │ │ - strheq r5, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, ip, r4, asr #9 │ │ │ │ + addeq r0, r0, r8, asr #15 │ │ │ │ + rsbeq r5, ip, r0, lsl #12 │ │ │ │ + rsbeq r5, ip, r4, lsl r6 │ │ │ │ │ │ │ │ 0032b7ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #96] @ 32b878 │ │ │ │ ldr r2, [pc, #96] @ 32b87c │ │ │ │ ldr r1, [pc, #96] @ 32b880 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b858 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221459,37 +221459,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r0, ror #11 │ │ │ │ - rsbeq r5, ip, r8, lsl r4 │ │ │ │ - rsbeq r5, ip, ip, lsr #8 │ │ │ │ + addeq r0, r0, r0, lsr r7 │ │ │ │ + rsbeq r5, ip, r8, ror #10 │ │ │ │ + rsbeq r5, ip, ip, ror r5 │ │ │ │ │ │ │ │ 0032b884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #96] @ 32b910 │ │ │ │ ldr r2, [pc, #96] @ 32b914 │ │ │ │ ldr r1, [pc, #96] @ 32b918 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b8f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221499,37 +221499,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r8, asr #10 │ │ │ │ - rsbeq r5, ip, r0, lsl #7 │ │ │ │ - @ instruction: 0x006c5394 │ │ │ │ + umulleq r0, r0, r8, r6 @ │ │ │ │ + ldrdeq r5, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, ip, r4, ror #9 │ │ │ │ │ │ │ │ 0032b91c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #96] @ 32b9a8 │ │ │ │ ldr r2, [pc, #96] @ 32b9ac │ │ │ │ ldr r1, [pc, #96] @ 32b9b0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b988 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -221539,17 +221539,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x008004b0 │ │ │ │ - rsbeq r5, ip, r8, ror #5 │ │ │ │ - strdeq r5, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r0, r0, r0, lsl #12 │ │ │ │ + rsbeq r5, ip, r8, lsr r4 │ │ │ │ + rsbeq r5, ip, ip, asr #8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32ba4c │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -221587,16 +221587,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32ba6c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r5, r0, ror r4 │ │ │ │ - rsbseq r0, r5, r8, asr #8 │ │ │ │ + rsbseq r0, r5, r0, asr #11 │ │ │ │ + @ instruction: 0x00750598 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 32ba98 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -221654,16 +221654,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 32bb78 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r5, r4, ror #6 │ │ │ │ - rsbseq r0, r5, ip, lsr r3 │ │ │ │ + ldrheq r0, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r0, r5, ip, lsl #9 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -221991,15 +221991,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ adceq r6, r7, r4, lsr #24 │ │ │ │ addseq lr, r7, ip, ror lr │ │ │ │ addseq sp, r8, r0, ror #26 │ │ │ │ @ instruction: 0x0098dcd0 │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbeq r4, ip, r8, asr #23 │ │ │ │ + rsbeq r4, ip, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -222021,22 +222021,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 32c1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 7062c8 │ │ │ │ + bl 706418 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70c2f4 │ │ │ │ + bl 70c444 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 56f5ec │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ mov r5, r0 │ │ │ │ bl 545480 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c180 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222137,15 +222137,15 @@ │ │ │ │ bne 32c440 │ │ │ │ cmp ip, #0 │ │ │ │ beq 32c2bc │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32c498 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -222154,15 +222154,15 @@ │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c474 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 719148 │ │ │ │ + bl 719298 │ │ │ │ ldr r3, [pc, #556] @ 32c57c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c2bc │ │ │ │ ldr r3, [pc, #540] @ 32c580 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -222188,26 +222188,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 32c58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 32c2bc │ │ │ │ ldr r2, [pc, #392] @ 32c590 │ │ │ │ ldr r3, [pc, #360] @ 32c574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -222253,15 +222253,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 718d9c │ │ │ │ + bl 718eec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -222273,15 +222273,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7189ac │ │ │ │ + bl 718afc │ │ │ │ b 32c32c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 2535bc │ │ │ │ b 32c48c │ │ │ │ mov r0, ip │ │ │ │ bl 2535bc │ │ │ │ b 32c468 │ │ │ │ @@ -222289,28 +222289,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 32c2bc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r8, r4, lsr #21 │ │ │ │ umullseq lr, r7, r8, fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r7, r4, lsl #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x006c4898 │ │ │ │ + rsbeq r4, ip, r8, ror #19 │ │ │ │ addseq lr, r7, ip, lsl sl │ │ │ │ - rsbeq r4, ip, r8, ror r7 │ │ │ │ + rsbeq r4, ip, r8, asr #17 │ │ │ │ │ │ │ │ 0032c598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222405,22 +222405,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 32c734 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq pc, pc, r8, lsl #15 │ │ │ │ - rsbeq r4, ip, r4, asr r6 │ │ │ │ - rsbeq r4, ip, r0, asr r6 │ │ │ │ - rsbeq r4, ip, r4, asr r6 │ │ │ │ - rsbeq r4, ip, ip, lsr #13 │ │ │ │ - rsbeq r4, ip, r8, ror r6 │ │ │ │ - rsbeq r4, ip, ip, lsr r6 │ │ │ │ - rsbeq r4, ip, r4, lsr #13 │ │ │ │ + ldrsbeq pc, [pc], #-136 @ │ │ │ │ + rsbeq r4, ip, r4, lsr #15 │ │ │ │ + rsbeq r4, ip, r0, lsr #15 │ │ │ │ + rsbeq r4, ip, r4, lsr #15 │ │ │ │ + strdeq r4, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, ip, r8, asr #15 │ │ │ │ + rsbeq r4, ip, ip, lsl #15 │ │ │ │ + strdeq r4, [ip], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 0032c738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -222463,15 +222463,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 32c99c │ │ │ │ ldr r2, [pc, #432] @ 32c9a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ bl 253ff4 │ │ │ │ ldr r2, [pc, #408] @ 32c9a4 │ │ │ │ ldr r3, [pc, #384] @ 32c990 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -222496,15 +222496,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ b 32c7fc │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 32c7d4 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 32c7d4 │ │ │ │ @@ -222541,57 +222541,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ b 32c804 │ │ │ │ ldr r2, [pc, #128] @ 32c9c0 │ │ │ │ ldr r3, [pc, #128] @ 32c9c4 │ │ │ │ ldr r1, [pc, #128] @ 32c9c8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 32c9cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 32c7fc │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 32c9d0 │ │ │ │ ldr r3, [pc, #96] @ 32c9d4 │ │ │ │ ldr r1, [pc, #96] @ 32c9d8 │ │ │ │ ldr r2, [pc, #96] @ 32c9dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 32c868 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, ip, r8, lsr #12 │ │ │ │ - rsbseq pc, pc, r8, lsr r6 @ │ │ │ │ - rsbeq r4, ip, ip, asr #11 │ │ │ │ + rsbeq r4, ip, r8, ror r7 │ │ │ │ + rsbseq pc, pc, r8, lsl #15 │ │ │ │ + rsbeq r4, ip, ip, lsl r7 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addseq lr, r7, r8, lsl r6 │ │ │ │ - @ instruction: 0x006c4594 │ │ │ │ - rsbseq pc, pc, r8, asr #11 │ │ │ │ - rsbeq r4, ip, r0, ror #10 │ │ │ │ - rsbeq r4, ip, ip, asr #9 │ │ │ │ - rsbseq pc, pc, ip, lsl #10 │ │ │ │ - rsbeq r4, ip, r4, lsr #9 │ │ │ │ - ldrdeq r4, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsbeq pc, [pc], #-72 @ │ │ │ │ - rsbeq r4, ip, r8, ror #8 │ │ │ │ + rsbeq r4, ip, r4, ror #13 │ │ │ │ + rsbseq pc, pc, r8, lsl r7 @ │ │ │ │ + strheq r4, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r4, ip, ip, lsl r6 │ │ │ │ + rsbseq pc, pc, ip, asr r6 @ │ │ │ │ + strdeq r4, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r4, ip, r0, lsr #12 │ │ │ │ + rsbseq pc, pc, r8, lsr #12 │ │ │ │ + strheq r4, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - rsbeq r4, ip, r4, ror r4 │ │ │ │ - rsbseq pc, pc, r8, lsr #9 │ │ │ │ - rsbeq r4, ip, r0, asr #8 │ │ │ │ + rsbeq r4, ip, r4, asr #11 │ │ │ │ + ldrsheq pc, [pc], #-88 @ │ │ │ │ + @ instruction: 0x006c4590 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0032c9e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222728,21 +222728,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 255374 <__printf_chk@plt> │ │ │ │ b 32cbb4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - rsbeq r9, fp, r0, lsl r4 │ │ │ │ + rsbeq r9, fp, r0, ror #10 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ addseq lr, r7, r0, ror #5 │ │ │ │ - ldrdeq r4, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r4, ip, r8, ror #4 │ │ │ │ - @ instruction: 0x006c4294 │ │ │ │ - rsbeq r4, ip, r0, asr r2 │ │ │ │ + rsbeq r4, ip, ip, lsr #8 │ │ │ │ + strheq r4, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, ip, r4, ror #7 │ │ │ │ + rsbeq r4, ip, r0, lsr #7 │ │ │ │ │ │ │ │ 0032cc30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -222834,15 +222834,15 @@ │ │ │ │ b 32cd08 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e1d4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq lr, r7, r0, r1 │ │ │ │ addseq lr, r7, r4, lsl #2 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r4, ip, r4, lsr r1 │ │ │ │ + rsbeq r4, ip, r4, lsl #5 │ │ │ │ │ │ │ │ 0032cdb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 32cfe8 │ │ │ │ @@ -222981,19 +222981,19 @@ │ │ │ │ bl 2535bc │ │ │ │ b 32cf88 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4, asr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r7, ip, lsr r0 │ │ │ │ addseq lr, r7, r8 │ │ │ │ - rsbeq r4, ip, r4, lsr #32 │ │ │ │ + rsbeq r4, ip, r4, ror r1 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r3, ip, r4, asr #31 │ │ │ │ - rsbeq r3, ip, r0, ror #30 │ │ │ │ - @ instruction: 0x006c3f94 │ │ │ │ + rsbeq r4, ip, r4, lsl r1 │ │ │ │ + strheq r4, [ip], #-0 @ │ │ │ │ + rsbeq r4, ip, r4, ror #1 │ │ │ │ │ │ │ │ 0032d00c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -223011,26 +223011,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 32d3a0 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 751058 │ │ │ │ - bl 757b40 │ │ │ │ + bl 7511a8 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #812] @ 32d3a4 │ │ │ │ ldr r2, [pc, #812] @ 32d3a8 │ │ │ │ ldr r1, [pc, #812] @ 32d3ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -223218,28 +223218,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 32c1fc │ │ │ │ b 32d350 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097ddf0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r7, ip, asr #27 │ │ │ │ - rsbseq lr, pc, r8, lsr #27 │ │ │ │ - rsbeq ip, sl, ip, asr #29 │ │ │ │ - rsbeq sp, sl, r8, lsl r4 │ │ │ │ + ldrsheq lr, [pc], #-232 @ │ │ │ │ + rsbeq sp, sl, ip, lsl r0 │ │ │ │ + rsbeq sp, sl, r8, ror #10 │ │ │ │ adceq r5, r7, r8, asr sl │ │ │ │ - rsbseq sp, r5, r0, lsr #17 │ │ │ │ - rsbeq r3, ip, r4, lsr #28 │ │ │ │ + ldrsheq sp, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r3, ip, r4, ror pc │ │ │ │ adceq r5, r7, ip, lsr #19 │ │ │ │ - rsbeq r3, ip, r0, asr #27 │ │ │ │ + rsbeq r3, ip, r0, lsl pc │ │ │ │ addseq sp, r7, r4, lsr #23 │ │ │ │ adceq r5, r7, ip, ror #17 │ │ │ │ - strdeq r3, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, ip, r8, asr #28 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r3, ip, r0, asr ip │ │ │ │ - rsbeq r3, ip, r8, ror #24 │ │ │ │ + rsbeq r3, ip, r0, lsr #27 │ │ │ │ + strheq r3, [ip], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 0032d3dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223318,15 +223318,15 @@ │ │ │ │ bl 255824 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253ff4 │ │ │ │ cmp r4, #0 │ │ │ │ blt 32d56c │ │ │ │ mov r0, r6 │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 32d56c │ │ │ │ cmp r4, #0 │ │ │ │ bne 32d5a0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223345,15 +223345,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7090a8 │ │ │ │ + bl 7091f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32d4e4 │ │ │ │ b 32d56c │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -223448,25 +223448,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 751058 │ │ │ │ - bl 757b40 │ │ │ │ + bl 7511a8 │ │ │ │ + bl 757c90 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 32d900 │ │ │ │ ldr r1, [pc, #464] @ 32d904 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 2532b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 25586c │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -223568,25 +223568,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2532c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, r4, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, pc, r0, lsl #14 │ │ │ │ - rsbeq ip, sl, ip, lsl r8 │ │ │ │ - rsbeq ip, sl, r8, ror #26 │ │ │ │ + rsbseq lr, pc, r0, asr r8 @ │ │ │ │ + rsbeq ip, sl, ip, ror #18 │ │ │ │ + strheq ip, [sl], #-232 @ 0xffffff18 @ │ │ │ │ adceq r5, r7, r0, lsl #8 │ │ │ │ - rsbeq r3, ip, ip, lsr r8 │ │ │ │ + rsbeq r3, ip, ip, lsl #19 │ │ │ │ adceq r5, r7, r0, lsl #7 │ │ │ │ addseq sp, r7, r4, asr #11 │ │ │ │ - rsbeq r3, ip, r8, asr r7 │ │ │ │ + rsbeq r3, ip, r8, lsr #17 │ │ │ │ adceq r5, r7, r0, lsl r3 │ │ │ │ - rsbeq r3, ip, ip, lsr r7 │ │ │ │ - rsbeq r3, ip, r4, ror #9 │ │ │ │ + rsbeq r3, ip, ip, lsl #17 │ │ │ │ + rsbeq r3, ip, r4, lsr r6 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0032d92c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -223625,15 +223625,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sp, pc, r0, lsl r0 @ │ │ │ │ + rsbeq sp, pc, r0, ror #2 │ │ │ │ │ │ │ │ 0032d9dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -224154,20 +224154,20 @@ │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r7, r8, ror r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r7, r0, lsr #32 │ │ │ │ addseq ip, r7, r0, ror #31 │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - ldrdeq r3, [ip], #-0 @ │ │ │ │ - rsbeq r3, ip, r4, asr #1 │ │ │ │ - ldrdeq r2, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, ip, r0, asr pc │ │ │ │ + rsbeq r3, ip, r0, lsr #4 │ │ │ │ + rsbeq r3, ip, r4, lsl r2 │ │ │ │ + rsbeq r3, ip, r0, lsr #2 │ │ │ │ + rsbeq r3, ip, r0, lsr #1 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r2, ip, r0, ror lr │ │ │ │ + rsbeq r2, ip, r0, asr #31 │ │ │ │ │ │ │ │ 0032e22c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -224946,15 +224946,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 7186d0 │ │ │ │ + bl 718820 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f25c │ │ │ │ cmp r7, fp │ │ │ │ bcc 32f20c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -225165,20 +225165,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 32eeb8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 32f194 │ │ │ │ b 32eecc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -225205,15 +225205,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7189ac │ │ │ │ + bl 718afc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ee58 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 255adc │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 2535bc │ │ │ │ @@ -225312,29 +225312,29 @@ │ │ │ │ addseq ip, r7, r8, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r7, r0, ror #18 │ │ │ │ addseq ip, r7, ip, asr #17 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, ip │ │ │ │ - rsbeq r2, ip, r8, ror r6 │ │ │ │ - rsbeq r2, ip, r0, lsr #12 │ │ │ │ - rsbseq ip, pc, ip, lsr #30 │ │ │ │ - rsbeq r2, ip, r0, asr #4 │ │ │ │ - rsbeq r2, ip, ip, ror r2 │ │ │ │ + rsbeq r2, ip, r8, asr #15 │ │ │ │ + rsbeq r2, ip, r0, ror r7 │ │ │ │ + rsbseq sp, pc, ip, ror r0 @ │ │ │ │ + @ instruction: 0x006c2390 │ │ │ │ + rsbeq r2, ip, ip, asr #7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x000023b0 │ │ │ │ - rsbeq r1, ip, r4, asr #18 │ │ │ │ + @ instruction: 0x006c1a94 │ │ │ │ bge fedd9ecc <__bss_end__@@Base+0xfe011304> │ │ │ │ bge fedd9ed4 <__bss_end__@@Base+0xfe01130c> │ │ │ │ - rsbseq ip, pc, ip, ror #1 │ │ │ │ - rsbeq r1, ip, r0, lsl #8 │ │ │ │ - rsbeq r1, ip, ip, lsr r4 │ │ │ │ + rsbseq ip, pc, ip, lsr r2 @ │ │ │ │ + rsbeq r1, ip, r0, asr r5 │ │ │ │ + rsbeq r1, ip, ip, lsl #11 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r1, ip, r8, lsr #4 │ │ │ │ + rsbeq r1, ip, r8, ror r3 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 32f5cc │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 32f43c │ │ │ │ @@ -225816,15 +225816,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 7186d0 │ │ │ │ + bl 718820 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3301c4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 330164 │ │ │ │ @@ -226141,23 +226141,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 32fc68 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -226191,15 +226191,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7189ac │ │ │ │ + bl 718afc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fbfc │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 255adc │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 2535bc │ │ │ │ @@ -226585,19 +226585,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 254e64 │ │ │ │ mvn fp, #0 │ │ │ │ b 32e550 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, ip │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - ldrsbeq fp, [pc], #-108 @ │ │ │ │ - rsbeq r0, ip, ip, ror #19 │ │ │ │ + rsbseq fp, pc, ip, lsr #16 │ │ │ │ + rsbeq r0, ip, ip, lsr fp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - rsbseq fp, pc, ip, ror r6 @ │ │ │ │ - rsbeq r0, ip, r8, lsl #19 │ │ │ │ + rsbseq fp, pc, ip, asr #15 │ │ │ │ + ldrdeq r0, [ip], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 003307f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -226688,15 +226688,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, ip, r4, ror #16 │ │ │ │ + strheq r0, [ip], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 00330968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -226714,15 +226714,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, ip, ip, lsl #16 │ │ │ │ + rsbeq r0, ip, ip, asr r9 │ │ │ │ │ │ │ │ 003309c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 330c48 │ │ │ │ @@ -226755,29 +226755,29 @@ │ │ │ │ bne 330a30 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330b14 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70d6f4 │ │ │ │ + bl 70d844 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 330a94 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 706c58 │ │ │ │ + bl 706da8 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 330a3c │ │ │ │ cmp r9, #0 │ │ │ │ bne 330c3c │ │ │ │ ldr r0, [pc, #412] @ 330c54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -226806,15 +226806,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 330b2c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 330b3c │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 330a54 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -226830,49 +226830,49 @@ │ │ │ │ beq 330c24 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 330c30 │ │ │ │ ldr r0, [pc, #216] @ 330c60 │ │ │ │ ldr r9, [pc, #216] @ 330c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 330a54 │ │ │ │ mov r9, #1 │ │ │ │ b 330b2c │ │ │ │ ldr r0, [pc, #96] @ 330c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r0, [pc, #88] @ 330c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99adc0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330b74 │ │ │ │ ldr r1, [pc, #68] @ 330c70 │ │ │ │ add r1, pc, r1 │ │ │ │ b 330b80 │ │ │ │ ldr r1, [pc, #60] @ 330c74 │ │ │ │ @@ -226883,20 +226883,20 @@ │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, r0, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r8, r4, lsl r3 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ strdeq r2, [r7], r8 @ │ │ │ │ addseq sl, r7, r8, asr #6 │ │ │ │ - rsbeq r0, ip, r0, lsl #15 │ │ │ │ - rsbeq r0, ip, r4, lsr #15 │ │ │ │ - strheq r0, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r0, ip, r8, asr #11 │ │ │ │ - rsbeq r0, ip, r0, lsl #11 │ │ │ │ - rsbeq r0, ip, r4, ror r5 │ │ │ │ + ldrdeq r0, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r0, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r0, ip, r0, lsl #14 │ │ │ │ + rsbeq r0, ip, r8, lsl r7 │ │ │ │ + ldrdeq r0, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r0, ip, r4, asr #13 │ │ │ │ │ │ │ │ 00330c78 : │ │ │ │ ldr r3, [pc, #16] @ 330c90 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227363,15 +227363,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 330f9c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r7, r4, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r8, r4, lsr lr │ │ │ │ addseq r9, r7, ip, lsr #30 │ │ │ │ - rsbseq sl, pc, r2, ror #29 │ │ │ │ + rsbseq fp, pc, r2, lsr r0 @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ addseq r9, r7, r0, ror lr │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 003313c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -227799,17 +227799,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 331a70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 331a74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [pc], #-52 @ │ │ │ │ - rsbeq pc, fp, r8, lsl r9 @ │ │ │ │ - rsbeq pc, fp, ip, lsr #18 │ │ │ │ + rsbseq sl, pc, r4, lsr #10 │ │ │ │ + rsbeq pc, fp, r8, ror #20 │ │ │ │ + rsbeq pc, fp, ip, ror sl @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00331a78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -227855,15 +227855,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 331c34 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -227880,55 +227880,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 71466c │ │ │ │ + bl 7147bc │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 331bd8 │ │ │ │ ldr r1, [pc, #196] @ 331c84 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 7052a8 │ │ │ │ + bl 7053f8 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 331c50 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 331afc │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r5, [r6] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 331afc │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 331c88 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9936bc │ │ │ │ + bl 99380c │ │ │ │ b 331afc │ │ │ │ ldr r3, [pc, #80] @ 331c8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ b 331b5c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 331c90 │ │ │ │ ldr r1, [pc, #56] @ 331c94 │ │ │ │ ldr r0, [pc, #56] @ 331c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -227939,17 +227939,17 @@ │ │ │ │ addseq r9, r7, ip, lsl #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r7, r4, lsr r3 │ │ │ │ addseq r9, r7, r0, lsr #6 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - rsbseq sl, pc, r8, asr #3 │ │ │ │ - rsbeq r5, fp, r8, lsl #11 │ │ │ │ - @ instruction: 0x006b559c │ │ │ │ + rsbseq sl, pc, r8, lsl r3 @ │ │ │ │ + ldrdeq r5, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r5, fp, ip, ror #13 │ │ │ │ │ │ │ │ 00331c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 331dd4 │ │ │ │ @@ -227965,15 +227965,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 331ddc │ │ │ │ ldr r8, [pc, #256] @ 331de0 │ │ │ │ ldr r6, [pc, #256] @ 331de4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 331d1c │ │ │ │ - bl 706cf8 │ │ │ │ + bl 706e48 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 253d48 │ │ │ │ @@ -227993,15 +227993,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 253d48 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 331d1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 981460 │ │ │ │ + bl 9815b0 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 331d7c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 253160 │ │ │ │ mov r0, r4 │ │ │ │ @@ -228022,21 +228022,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 253d48 │ │ │ │ b 331d10 │ │ │ │ - rsbseq sl, r4, r4, ror #3 │ │ │ │ + rsbseq sl, r4, r4, lsr r3 │ │ │ │ addseq r8, r8, r4, rrx │ │ │ │ - strdeq pc, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq pc, fp, r8, asr #13 │ │ │ │ - rsbeq pc, fp, r8, lsr #13 │ │ │ │ - rsbseq r0, r5, r0, lsl pc │ │ │ │ - rsbeq r3, sp, r0, lsl #29 │ │ │ │ + rsbeq pc, fp, r8, asr #16 │ │ │ │ + rsbeq pc, fp, r8, lsl r8 @ │ │ │ │ + strdeq pc, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r1, r5, r0, rrx │ │ │ │ + ldrdeq r3, [sp], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 00331df0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -228106,40 +228106,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 331f78 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72a658 │ │ │ │ + bl 72a7a8 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 331f08 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 913238 │ │ │ │ - rsbeq pc, fp, r0, lsl #10 │ │ │ │ - rsbeq pc, fp, ip, lsl #10 │ │ │ │ + b 913388 │ │ │ │ + rsbeq pc, fp, r0, asr r6 @ │ │ │ │ + rsbeq pc, fp, ip, asr r6 @ │ │ │ │ │ │ │ │ 00331f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 332258 │ │ │ │ @@ -228177,15 +228177,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 332264 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ cmp r7, #0 │ │ │ │ beq 332248 │ │ │ │ ldr r9, [pc, #556] @ 332268 │ │ │ │ ldr r8, [pc, #556] @ 33226c │ │ │ │ ldr sl, [pc, #556] @ 332270 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -228219,129 +228219,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 332248 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332108 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 332274 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332054 │ │ │ │ ldr r1, [pc, #328] @ 332278 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332060 │ │ │ │ ldr r1, [pc, #300] @ 33227c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33206c │ │ │ │ ldr r1, [pc, #272] @ 332280 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332078 │ │ │ │ ldr r1, [pc, #244] @ 332284 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332084 │ │ │ │ ldr r1, [pc, #216] @ 332288 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332090 │ │ │ │ ldr r1, [pc, #188] @ 33228c │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33209c │ │ │ │ ldr r1, [pc, #160] @ 332290 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320a8 │ │ │ │ ldr r1, [pc, #132] @ 332294 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320b4 │ │ │ │ ldr r1, [pc, #104] @ 332298 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3320c0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 913b90 │ │ │ │ + bl 913ce0 │ │ │ │ b 331fd8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r7, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r7, r4, asr #28 │ │ │ │ - strdeq pc, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq pc, [fp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq pc, fp, r0, lsl #8 │ │ │ │ - rsbeq pc, fp, r4, lsl r4 @ │ │ │ │ - rsbeq pc, fp, r0, ror #6 │ │ │ │ - rsbeq pc, fp, ip, asr r3 @ │ │ │ │ - rsbeq pc, fp, r4, asr r3 @ │ │ │ │ - rsbeq pc, fp, ip, asr #6 │ │ │ │ - rsbeq pc, fp, r4, asr #6 │ │ │ │ - rsbeq pc, fp, ip, lsr r3 @ │ │ │ │ - rsbeq pc, fp, r0, lsr r3 @ │ │ │ │ - rsbeq pc, fp, r8, lsr #6 │ │ │ │ - rsbeq pc, fp, r0, lsr #6 │ │ │ │ - rsbeq pc, fp, r8, lsl r3 @ │ │ │ │ + rsbeq pc, fp, ip, asr #10 │ │ │ │ + rsbeq pc, fp, r4, asr #10 │ │ │ │ + rsbeq pc, fp, r0, asr r5 @ │ │ │ │ + rsbeq pc, fp, r4, ror #10 │ │ │ │ + strheq pc, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, fp, ip, lsr #9 │ │ │ │ + rsbeq pc, fp, r4, lsr #9 │ │ │ │ + @ instruction: 0x006bf49c │ │ │ │ + @ instruction: 0x006bf494 │ │ │ │ + rsbeq pc, fp, ip, lsl #9 │ │ │ │ + rsbeq pc, fp, r0, lsl #9 │ │ │ │ + rsbeq pc, fp, r8, ror r4 @ │ │ │ │ + rsbeq pc, fp, r0, ror r4 @ │ │ │ │ + rsbeq pc, fp, r8, ror #8 │ │ │ │ │ │ │ │ 0033229c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 33254c │ │ │ │ @@ -228375,101 +228375,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 332448 │ │ │ │ ldr r2, [pc, #572] @ 332568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 33256c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3324b0 │ │ │ │ ldr r2, [pc, #540] @ 332570 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 332574 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3324c8 │ │ │ │ ldr r2, [pc, #508] @ 332578 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 33257c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3324bc │ │ │ │ ldr r2, [pc, #476] @ 332580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 332584 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3323ec │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3324d4 │ │ │ │ ldr r2, [pc, #432] @ 332588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 33258c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r1, [pc, #400] @ 332590 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978de0 │ │ │ │ + bl 978f30 │ │ │ │ ldr r1, [pc, #372] @ 332594 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 2535bc │ │ │ │ mov r0, r6 │ │ │ │ - bl 978ff0 │ │ │ │ + bl 979140 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3324e0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 98131c │ │ │ │ + bl 98146c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c4170 │ │ │ │ + bl 8c42c0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332324 │ │ │ │ ldr r2, [pc, #236] @ 332598 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33232c │ │ │ │ @@ -228484,17 +228484,17 @@ │ │ │ │ b 33237c │ │ │ │ ldr r2, [pc, #204] @ 3325a8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3323d8 │ │ │ │ ldr r1, [pc, #196] @ 3325ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 913a7c │ │ │ │ + bl 913bcc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #164] @ 3325b0 │ │ │ │ ldr r3, [pc, #64] @ 332550 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -228512,99 +228512,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r7, ip, lsr fp │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq pc, fp, r8, asr #4 │ │ │ │ - rsbeq pc, fp, r8, asr r2 @ │ │ │ │ + @ instruction: 0x006bf398 │ │ │ │ + rsbeq pc, fp, r8, lsr #7 │ │ │ │ andeq r1, r0, ip, asr ip │ │ │ │ - rsbseq ip, r6, r8, ror r0 │ │ │ │ - rsbeq pc, fp, r0, asr r2 @ │ │ │ │ - rsbseq ip, r6, r0, asr r0 │ │ │ │ - rsbeq pc, fp, r8, lsr r2 @ │ │ │ │ - rsbseq ip, r6, r8, lsr #32 │ │ │ │ - rsbeq pc, fp, ip, lsl r2 @ │ │ │ │ - rsbseq ip, r6, r0 │ │ │ │ - rsbeq pc, fp, r4, lsl #4 │ │ │ │ - rsbseq fp, r6, ip, asr #31 │ │ │ │ - rsbeq pc, fp, r0, ror #3 │ │ │ │ - ldrdeq pc, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, fp, r0, asr #3 │ │ │ │ - @ instruction: 0x006b099c │ │ │ │ - @ instruction: 0x006b0990 │ │ │ │ - rsbeq r0, fp, r4, lsl #19 │ │ │ │ - rsbeq r0, fp, r8, ror r9 │ │ │ │ - rsbeq r0, fp, ip, ror #18 │ │ │ │ - rsbseq fp, sl, ip, asr lr │ │ │ │ + rsbseq ip, r6, r8, asr #3 │ │ │ │ + rsbeq pc, fp, r0, lsr #7 │ │ │ │ + rsbseq ip, r6, r0, lsr #3 │ │ │ │ + rsbeq pc, fp, r8, lsl #7 │ │ │ │ + rsbseq ip, r6, r8, ror r1 │ │ │ │ + rsbeq pc, fp, ip, ror #6 │ │ │ │ + rsbseq ip, r6, r0, asr r1 │ │ │ │ + rsbeq pc, fp, r4, asr r3 @ │ │ │ │ + rsbseq ip, r6, ip, lsl r1 │ │ │ │ + rsbeq pc, fp, r0, lsr r3 @ │ │ │ │ + rsbeq pc, fp, r4, lsr #6 │ │ │ │ + rsbeq pc, fp, r0, lsl r3 @ │ │ │ │ + rsbeq r0, fp, ip, ror #21 │ │ │ │ + rsbeq r0, fp, r0, ror #21 │ │ │ │ + ldrdeq r0, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r0, fp, r8, asr #21 │ │ │ │ + strheq r0, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq fp, sl, ip, lsr #31 │ │ │ │ addseq r8, r7, r8, lsl r9 │ │ │ │ │ │ │ │ 003325b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 334220 │ │ │ │ ldr r1, [pc, #112] @ 332648 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33262c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332620 │ │ │ │ ldr r2, [pc, #72] @ 33264c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 332650 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 913574 │ │ │ │ + b 9136c4 │ │ │ │ ldr r2, [pc, #44] @ 332654 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332604 │ │ │ │ ldr r1, [pc, #36] @ 332658 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 913574 │ │ │ │ - rsbeq pc, fp, r0, lsr #32 │ │ │ │ - rsbeq r2, fp, r0, ror #23 │ │ │ │ - rsbseq r5, r0, r0, asr r9 │ │ │ │ - rsbseq pc, r7, r0, lsr #19 │ │ │ │ - ldrdeq lr, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + b 9136c4 │ │ │ │ + rsbeq pc, fp, r0, ror r1 @ │ │ │ │ + rsbeq r2, fp, r0, lsr sp │ │ │ │ + rsbseq r5, r0, r0, lsr #21 │ │ │ │ + ldrsheq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, fp, r0, lsr #2 │ │ │ │ │ │ │ │ 0033265c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 33428c │ │ │ │ ldr r1, [pc, #28] @ 33269c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9134bc │ │ │ │ - rsbseq r5, r0, r0, ror #17 │ │ │ │ + b 91360c │ │ │ │ + rsbseq r5, r0, r0, lsr sl │ │ │ │ │ │ │ │ 003326a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 33276c │ │ │ │ @@ -228629,17 +228629,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 332774 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r0, r5 │ │ │ │ - bl 913bec │ │ │ │ + bl 913d3c │ │ │ │ ldr r2, [pc, #76] @ 332778 │ │ │ │ ldr r3, [pc, #64] @ 332770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -228652,15 +228652,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, ip, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, lsl #30 │ │ │ │ + rsbeq pc, fp, r0, asr r0 @ │ │ │ │ @ instruction: 0x009786f8 │ │ │ │ │ │ │ │ 0033277c : │ │ │ │ mov r0, #0 │ │ │ │ b 3342ec │ │ │ │ │ │ │ │ 00332784 : │ │ │ │ @@ -228681,31 +228681,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9835f4 │ │ │ │ + bl 983744 │ │ │ │ ldr r1, [pc, #232] @ 3328c4 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #212] @ 3328c8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9835f4 │ │ │ │ + bl 983744 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72a658 │ │ │ │ + bl 72a7a8 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 3328a0 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -228736,24 +228736,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 3328d0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 33285c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r4, r4, ror #12 │ │ │ │ - rsbseq r5, r1, ip, lsr r7 │ │ │ │ - rsbseq ip, r2, r8, asr #8 │ │ │ │ + ldrheq r5, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r5, r1, ip, lsl #17 │ │ │ │ + @ instruction: 0x0072c598 │ │ │ │ addseq r8, r7, r0, asr #11 │ │ │ │ - rsbeq lr, fp, r4, lsl #27 │ │ │ │ + ldrdeq lr, [fp], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 003328d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 3329b4 │ │ │ │ @@ -228765,25 +228765,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9835f4 │ │ │ │ + bl 983744 │ │ │ │ ldr r1, [pc, #156] @ 3329c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #140] @ 3329c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9835f4 │ │ │ │ + bl 983744 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 515f40 │ │ │ │ @@ -228806,17 +228806,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r8, lsr r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r4, ip, lsl r5 │ │ │ │ - ldrsheq r5, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq ip, r2, r4, lsl #6 │ │ │ │ + rsbseq r5, r4, ip, ror #12 │ │ │ │ + rsbseq r5, r1, r8, asr #14 │ │ │ │ + rsbseq ip, r2, r4, asr r4 │ │ │ │ @ instruction: 0x009784b0 │ │ │ │ │ │ │ │ 003329cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228915,15 +228915,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 332bc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9835f4 │ │ │ │ + bl 983744 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 512d30 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 581220 │ │ │ │ @@ -228943,15 +228943,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, ip, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, r2, ip, lsl ip │ │ │ │ + rsbseq sp, r2, ip, ror #26 │ │ │ │ addseq r8, r7, r4, lsr #5 │ │ │ │ │ │ │ │ 00332bd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -228989,71 +228989,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 3330a0 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333040 │ │ │ │ ldr r1, [pc, #1040] @ 3330a4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #1028] @ 3330a8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #1012] @ 3330ac │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #996] @ 3330b0 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #980] @ 3330b4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #964] @ 3330b8 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 333004 │ │ │ │ ldr r2, [pc, #936] @ 3330bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 3330c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 332ff8 │ │ │ │ ldr r2, [pc, #908] @ 3330c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 3330c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 332c40 │ │ │ │ mov r0, r8 │ │ │ │ - bl 914208 │ │ │ │ + bl 914358 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #860] @ 3330cc │ │ │ │ ldr r3, [pc, #792] @ 33308c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229072,166 +229072,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 3330a0 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333028 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333010 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 332d48 │ │ │ │ ldr r1, [pc, #700] @ 3330d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 332d48 │ │ │ │ ldr r2, [pc, #632] @ 3330a0 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333034 │ │ │ │ ldr r1, [pc, #640] @ 3330d4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #628] @ 3330d8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #612] @ 3330dc │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #596] @ 3330e0 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #580] @ 3330e4 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #564] @ 3330e8 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #548] @ 3330ec │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #532] @ 3330f0 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 332d48 │ │ │ │ ldr r2, [pc, #428] @ 3330a0 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 33304c │ │ │ │ ldr r1, [pc, #468] @ 3330f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #456] @ 3330f8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #440] @ 3330fc │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #424] @ 333100 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 332d48 │ │ │ │ ldr r2, [pc, #304] @ 3330a0 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 333058 │ │ │ │ ldr r1, [pc, #360] @ 333104 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #348] @ 333108 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #332] @ 33310c │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #316] @ 333110 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #300] @ 333114 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 332d48 │ │ │ │ ldr r2, [pc, #280] @ 333118 │ │ │ │ add r2, pc, r2 │ │ │ │ b 332d38 │ │ │ │ ldr r2, [pc, #272] @ 33311c │ │ │ │ add r2, pc, r2 │ │ │ │ b 332d14 │ │ │ │ ldr r1, [pc, #264] @ 333120 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 332df0 │ │ │ │ ldr r3, [pc, #244] @ 333124 │ │ │ │ add r3, pc, r3 │ │ │ │ b 332dd8 │ │ │ │ ldr r3, [pc, #236] @ 333128 │ │ │ │ add r3, pc, r3 │ │ │ │ b 332e4c │ │ │ │ @@ -229252,57 +229252,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ addseq r8, r7, ip, lsr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r7, ip, lsl #4 │ │ │ │ - rsbseq r9, pc, r8, ror r2 @ │ │ │ │ - rsbeq lr, fp, ip, lsl #20 │ │ │ │ - rsbeq lr, fp, r4, asr #21 │ │ │ │ + rsbseq r9, pc, r8, asr #7 │ │ │ │ + rsbeq lr, fp, ip, asr fp │ │ │ │ + rsbeq lr, fp, r4, lsl ip │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq lr, fp, ip, lsr #19 │ │ │ │ - strheq lr, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - strheq lr, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - strheq lr, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq lr, fp, ip, lsr #19 │ │ │ │ - rsbeq lr, fp, r8, lsr #19 │ │ │ │ - @ instruction: 0x0076b690 │ │ │ │ - @ instruction: 0x006be990 │ │ │ │ - rsbseq fp, r6, ip, ror #12 │ │ │ │ - rsbeq lr, fp, r0, lsl #19 │ │ │ │ + strdeq lr, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq lr, fp, r8, lsl #22 │ │ │ │ + rsbeq lr, fp, r4, lsl #22 │ │ │ │ + rsbeq lr, fp, r0, lsl #22 │ │ │ │ + strdeq lr, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq lr, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq fp, r6, r0, ror #15 │ │ │ │ + rsbeq lr, fp, r0, ror #21 │ │ │ │ + ldrheq fp, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq lr, [fp], #-160 @ 0xffffff60 @ │ │ │ │ ldrheq r8, [r7], r4 │ │ │ │ - rsbeq lr, fp, r8, lsl #17 │ │ │ │ - rsbeq lr, fp, ip, ror #15 │ │ │ │ + ldrdeq lr, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq lr, fp, ip, lsr r9 │ │ │ │ + rsbeq lr, fp, r0, asr #19 │ │ │ │ + rsbeq lr, fp, r4, asr r9 │ │ │ │ + rsbeq lr, fp, ip, lsr #19 │ │ │ │ + rsbeq lr, fp, ip, lsr r9 │ │ │ │ + @ instruction: 0x006be99c │ │ │ │ + @ instruction: 0x006be99c │ │ │ │ + rsbeq lr, fp, r0, lsl r9 │ │ │ │ rsbeq lr, fp, r0, ror r8 │ │ │ │ + strdeq lr, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x006be898 │ │ │ │ + @ instruction: 0x006be894 │ │ │ │ + strdeq lr, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq lr, fp, r8, ror r8 │ │ │ │ + rsbeq lr, fp, ip, lsl r8 │ │ │ │ + strdeq lr, [fp], #-120 @ 0xffffff88 @ │ │ │ │ rsbeq lr, fp, r4, lsl #16 │ │ │ │ - rsbeq lr, fp, ip, asr r8 │ │ │ │ - rsbeq lr, fp, ip, ror #15 │ │ │ │ - rsbeq lr, fp, ip, asr #16 │ │ │ │ - rsbeq lr, fp, ip, asr #16 │ │ │ │ - rsbeq lr, fp, r0, asr #15 │ │ │ │ - rsbeq lr, fp, r0, lsr #14 │ │ │ │ - rsbeq lr, fp, r4, lsr #15 │ │ │ │ - rsbeq lr, fp, r8, asr #14 │ │ │ │ - rsbeq lr, fp, r4, asr #14 │ │ │ │ - rsbeq lr, fp, r4, lsr #13 │ │ │ │ - rsbeq lr, fp, r8, lsr #14 │ │ │ │ - rsbeq lr, fp, ip, asr #13 │ │ │ │ - rsbeq lr, fp, r8, lsr #13 │ │ │ │ - strheq lr, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq pc, sl, r8, asr #28 │ │ │ │ - rsbeq pc, sl, ip, lsr lr @ │ │ │ │ - strheq lr, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r8, r4, ip, ror #28 │ │ │ │ - rsbseq r8, r4, r0, ror #28 │ │ │ │ - rsbseq r8, r4, r4, asr lr │ │ │ │ - rsbseq r8, r4, r8, asr #28 │ │ │ │ - rsbseq r8, r4, ip, lsr lr │ │ │ │ - rsbseq r8, pc, r8, lsr lr @ │ │ │ │ - rsbeq lr, fp, ip, lsr #13 │ │ │ │ + @ instruction: 0x006aff98 │ │ │ │ + rsbeq pc, sl, ip, lsl #31 │ │ │ │ + rsbeq lr, fp, ip, lsl #16 │ │ │ │ + ldrheq r8, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r8, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r8, r4, r4, lsr #31 │ │ │ │ + @ instruction: 0x00748f98 │ │ │ │ + rsbseq r8, r4, ip, lsl #31 │ │ │ │ + rsbseq r8, pc, r8, lsl #31 │ │ │ │ + strdeq lr, [fp], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 00333144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229321,20 +229321,20 @@ │ │ │ │ bl 33455c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3331a4 │ │ │ │ ldr r1, [pc, #112] @ 333208 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 581220 │ │ │ │ mov r0, r4 │ │ │ │ - bl 913518 │ │ │ │ + bl 913668 │ │ │ │ ldr r2, [pc, #76] @ 33320c │ │ │ │ ldr r3, [pc, #64] @ 333204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -229347,15 +229347,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r8, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r0, r4, asr #27 │ │ │ │ + rsbseq r4, r0, r4, lsl pc │ │ │ │ addseq r7, r7, r4, ror #24 │ │ │ │ │ │ │ │ 00333210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229374,20 +229374,20 @@ │ │ │ │ bl 33438c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 333284 │ │ │ │ ldr r1, [pc, #148] @ 3332f8 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3332d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 913ca4 │ │ │ │ + bl 913df4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 581220 │ │ │ │ ldr r2, [pc, #100] @ 3332fc │ │ │ │ ldr r3, [pc, #88] @ 3332f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229404,22 +229404,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 333300 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 33327c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00977bfc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r0, ror #9 │ │ │ │ + rsbeq lr, fp, r0, lsr r6 │ │ │ │ addseq r7, r7, ip, lsl #23 │ │ │ │ - rsbeq lr, fp, ip, ror r4 │ │ │ │ + rsbeq lr, fp, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 333538 │ │ │ │ @@ -229430,94 +229430,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 333540 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ ldr r6, [pc, #492] @ 333544 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3334c4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ bl 25586c │ │ │ │ ldr r3, [pc, #456] @ 333548 │ │ │ │ ldr r1, [pc, #456] @ 33354c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75a654 │ │ │ │ + bl 75a7a4 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 333550 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 759e34 │ │ │ │ + bl 759f84 │ │ │ │ ldr r1, [pc, #412] @ 333554 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 759e34 │ │ │ │ + bl 759f84 │ │ │ │ ldr r1, [pc, #392] @ 333558 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 759e34 │ │ │ │ + bl 759f84 │ │ │ │ ldr r1, [pc, #372] @ 33355c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 759e34 │ │ │ │ + bl 759f84 │ │ │ │ ldr r1, [pc, #352] @ 333560 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 759e34 │ │ │ │ + bl 759f84 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 333430 │ │ │ │ mov r0, sp │ │ │ │ - bl 99aae4 │ │ │ │ + bl 99ac34 │ │ │ │ ldr r2, [pc, #300] @ 333564 │ │ │ │ ldr r1, [pc, #300] @ 333568 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a7cc │ │ │ │ + bl 75a91c │ │ │ │ ldr r1, [pc, #280] @ 33356c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75e364 │ │ │ │ + bl 75e4b4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97e504 │ │ │ │ + bl 97e654 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c4170 │ │ │ │ + bl 8c42c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 978ff0 │ │ │ │ + bl 979140 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3334b0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333518 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229542,43 +229542,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 98549c │ │ │ │ + bl 9855ec │ │ │ │ b 3334b0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 333574 │ │ │ │ ldr r1, [pc, #84] @ 333578 │ │ │ │ ldr r0, [pc, #84] @ 33357c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00977afc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r7, [fp], #-16 @ │ │ │ │ + rsbeq r7, fp, r0, lsl #6 │ │ │ │ @ instruction: 0x00977ad0 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq r4, r4, r0, lsr #21 │ │ │ │ - strdeq lr, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r5, r2, r4, asr r8 │ │ │ │ - rsbseq r3, r1, r0, lsr #10 │ │ │ │ - strdeq lr, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r0, lr, ip, asr #4 │ │ │ │ - rsbeq lr, fp, r4, lsr r3 │ │ │ │ - ldrsbeq r0, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq lr, fp, ip, lsr #6 │ │ │ │ + ldrsheq r4, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq lr, fp, ip, asr #18 │ │ │ │ + rsbseq r5, r2, r4, lsr #19 │ │ │ │ + rsbseq r3, r1, r0, ror r6 │ │ │ │ + rsbeq lr, fp, r0, asr #18 │ │ │ │ + @ instruction: 0x006e039c │ │ │ │ + rsbeq lr, fp, r4, lsl #9 │ │ │ │ + rsbseq r0, r5, ip, lsr #26 │ │ │ │ + rsbeq lr, fp, ip, ror r4 │ │ │ │ addseq r7, r7, r8, asr r9 │ │ │ │ - rsbseq r8, pc, r4, lsr #19 │ │ │ │ - ldrdeq ip, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq ip, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsheq r8, [pc], #-164 @ │ │ │ │ + rsbeq ip, sl, ip, lsr #10 │ │ │ │ + rsbeq ip, sl, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 33373c │ │ │ │ ldr r4, [pc, #420] @ 333740 │ │ │ │ ldr r3, [pc, #420] @ 333744 │ │ │ │ @@ -229588,37 +229588,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33365c │ │ │ │ ldr r7, [pc, #368] @ 333748 │ │ │ │ ldr r2, [pc, #368] @ 33374c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 333750 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #324] @ 333754 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 3336a0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -229644,23 +229644,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r1, [pc, #172] @ 33375c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253d48 │ │ │ │ b 33365c │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r1, [pc, #144] @ 333760 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 253d48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -229683,57 +229683,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 253d48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 3336f4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r8, lsl #17 │ │ │ │ - rsbeq lr, fp, r8, ror #3 │ │ │ │ + rsbeq lr, fp, r8, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq r8, [pc], #-128 @ │ │ │ │ - strheq lr, [fp], #-16 @ │ │ │ │ + rsbseq r8, pc, r0, asr #20 │ │ │ │ + rsbeq lr, fp, r0, lsl #6 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - @ instruction: 0x006be19c │ │ │ │ + rsbeq lr, fp, ip, ror #5 │ │ │ │ addseq r7, r7, r0, asr #15 │ │ │ │ - rsbeq lr, fp, r4, asr #2 │ │ │ │ - rsbeq lr, fp, r0, lsl #2 │ │ │ │ - strdeq lr, [fp], #-8 @ │ │ │ │ + @ instruction: 0x006be294 │ │ │ │ + rsbeq lr, fp, r0, asr r2 │ │ │ │ + rsbeq lr, fp, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 333844 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 333804 │ │ │ │ ldr r5, [pc, #164] @ 333848 │ │ │ │ ldr r2, [pc, #164] @ 33384c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #116] @ 333850 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 333824 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -229741,26 +229741,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r1, [pc, #32] @ 333854 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 253d48 │ │ │ │ b 333804 │ │ │ │ - rsbeq lr, fp, ip │ │ │ │ - rsbseq r8, pc, r4, lsr #14 │ │ │ │ - rsbeq sp, fp, r8, ror #31 │ │ │ │ - ldrdeq sp, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sp, fp, r8, ror #31 │ │ │ │ + rsbeq lr, fp, ip, asr r1 │ │ │ │ + rsbseq r8, pc, r4, ror r8 @ │ │ │ │ + rsbeq lr, fp, r8, lsr r1 │ │ │ │ + rsbeq lr, fp, r4, lsr #2 │ │ │ │ + rsbeq lr, fp, r8, lsr r1 │ │ │ │ │ │ │ │ 00333858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 333a40 │ │ │ │ @@ -229773,46 +229773,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 333a54 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7000b8 │ │ │ │ + bl 700208 │ │ │ │ ldr ip, [pc, #348] @ 333a58 │ │ │ │ ldr r3, [pc, #348] @ 333a5c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 978670 │ │ │ │ + bl 9787c0 │ │ │ │ ldr r3, [pc, #312] @ 333a60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3339f8 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -229821,15 +229821,15 @@ │ │ │ │ bl 2532b0 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 75b434 │ │ │ │ + bl 75b584 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229879,17 +229879,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009775b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, pc, r0, asr #12 │ │ │ │ - strheq r6, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r6, sl, r4, lsl #24 │ │ │ │ + @ instruction: 0x007f8790 │ │ │ │ + rsbeq r6, sl, r8, lsl #16 │ │ │ │ + rsbeq r6, sl, r4, asr sp │ │ │ │ addseq r7, r7, r0, ror #10 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ andeq r1, r0, r0, ror #16 │ │ │ │ addseq r7, r7, r4, lsr #8 │ │ │ │ │ │ │ │ 00333a68 : │ │ │ │ @@ -229898,15 +229898,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 333c80 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 757f8c │ │ │ │ + bl 7580dc │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 333c78 │ │ │ │ ldr r9, [pc, #484] @ 333c84 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -229952,15 +229952,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 758d3c │ │ │ │ + bl 758e8c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 333b88 │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ @@ -230023,16 +230023,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 333c50 │ │ │ │ - rsbeq r6, sl, ip, lsl sl │ │ │ │ - strdeq r6, [fp], #-16 @ │ │ │ │ + rsbeq r6, sl, ip, ror #22 │ │ │ │ + rsbeq r6, fp, r0, asr #6 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 00333c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -230053,26 +230053,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 2532b0 │ │ │ │ ldr r5, [pc, #88] @ 333d3c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7000b8 │ │ │ │ + bl 700208 │ │ │ │ ldr ip, [pc, #76] @ 333d40 │ │ │ │ ldr r3, [pc, #76] @ 333d44 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 978670 │ │ │ │ + bl 9787c0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230091,29 +230091,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 333e18 │ │ │ │ ldr r4, [pc, #180] @ 333e1c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 333dd0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3377fc │ │ │ │ @@ -230121,52 +230121,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 333e24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, pc, r0, ror #2 │ │ │ │ - rsbeq r6, sl, r0, ror #3 │ │ │ │ - rsbeq r6, sl, r4, lsr r7 │ │ │ │ - rsbeq sp, fp, r8, ror sl │ │ │ │ - strheq sp, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r8, [pc], #-32 @ │ │ │ │ + rsbeq r6, sl, r0, lsr r3 │ │ │ │ + rsbeq r6, sl, r4, lsl #17 │ │ │ │ + rsbeq sp, fp, r8, asr #23 │ │ │ │ + rsbeq sp, fp, r4, lsl #22 │ │ │ │ │ │ │ │ 00333e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 751944 │ │ │ │ + bl 751a94 │ │ │ │ cmp r0, #0 │ │ │ │ bne 333e94 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr ip, [pc, #128] @ 333ee0 │ │ │ │ ldr r2, [pc, #128] @ 333ee4 │ │ │ │ ldr r1, [pc, #128] @ 333ee8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 33a730 │ │ │ │ ldr r3, [pc, #80] @ 333eec │ │ │ │ ldr ip, [pc, #80] @ 333ef0 │ │ │ │ @@ -230174,50 +230174,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, pc, r4, rrx │ │ │ │ - rsbeq r6, sl, r4, ror #1 │ │ │ │ - rsbeq r6, sl, ip, lsr #12 │ │ │ │ - rsbseq r8, pc, r4, lsr #32 │ │ │ │ - ldrdeq sp, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sp, fp, ip, ror #17 │ │ │ │ + ldrheq r8, [pc], #-20 @ │ │ │ │ + rsbeq r6, sl, r4, lsr r2 │ │ │ │ + rsbeq r6, sl, ip, ror r7 │ │ │ │ + rsbseq r8, pc, r4, ror r1 @ │ │ │ │ + rsbeq sp, fp, ip, lsr #22 │ │ │ │ + rsbeq sp, fp, ip, lsr sl │ │ │ │ │ │ │ │ 00333ef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 333f8c │ │ │ │ ldr r3, [pc, #124] @ 333f90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 75bb70 │ │ │ │ + bl 75bcc0 │ │ │ │ ldr r1, [pc, #96] @ 333f94 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 757f74 │ │ │ │ + bl 7580c4 │ │ │ │ ldr r2, [pc, #76] @ 333f98 │ │ │ │ ldr r3, [pc, #64] @ 333f90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -230245,25 +230245,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 3341ec │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a60 │ │ │ │ ldr r4, [pc, #556] @ 3341f0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr ip, [pc, #544] @ 3341f4 │ │ │ │ ldr r2, [pc, #544] @ 3341f8 │ │ │ │ ldr r1, [pc, #544] @ 3341fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3341d8 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 334200 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -230353,19 +230353,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 334094 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 913238 │ │ │ │ + bl 913388 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 981460 │ │ │ │ + bl 9815b0 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3341a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 253160 │ │ │ │ mov r0, r4 │ │ │ │ @@ -230382,27 +230382,27 @@ │ │ │ │ bl 253d48 │ │ │ │ b 3340e0 │ │ │ │ ldr r1, [pc, #60] @ 33421c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253d48 │ │ │ │ b 334184 │ │ │ │ - rsbseq r7, r4, r4, ror #29 │ │ │ │ + rsbseq r8, r4, r4, lsr r0 │ │ │ │ addseq r6, r7, r4, ror #28 │ │ │ │ - ldrsheq r7, [pc], #-224 @ │ │ │ │ - rsbeq r5, sl, r0, ror pc │ │ │ │ - strheq r6, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq sp, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, pc, r0, asr #32 │ │ │ │ + rsbeq r6, sl, r0, asr #1 │ │ │ │ + rsbeq r6, sl, r8, lsl #12 │ │ │ │ + rsbeq sp, fp, r0, lsl #20 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq sp, fp, r8, ror #16 │ │ │ │ - rsbeq sp, fp, r8, ror #16 │ │ │ │ - rsbseq sl, sl, r0, asr #5 │ │ │ │ - ldrdeq sp, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - strheq sp, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq sp, fp, r0, ror #13 │ │ │ │ + strheq sp, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + strheq sp, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sl, sl, r0, lsl r4 │ │ │ │ + rsbeq sp, fp, r4, lsr #18 │ │ │ │ + rsbeq sp, fp, r8, lsl #18 │ │ │ │ + rsbeq sp, fp, r0, lsr r8 │ │ │ │ │ │ │ │ 00334220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -230412,26 +230412,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 334288 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72f440 │ │ │ │ + bl 72f590 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq r6, r7, r4, ror #23 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - @ instruction: 0x00711b98 │ │ │ │ + rsbseq r1, r1, r8, ror #25 │ │ │ │ │ │ │ │ 0033428c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -230440,15 +230440,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 3342e4 │ │ │ │ ldr r3, [pc, #52] @ 3342e8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9a1284 │ │ │ │ + bl 9a13d4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -230483,50 +230483,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, r8, lsl #23 │ │ │ │ - ldrdeq sp, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq sp, fp, r0, asr r4 │ │ │ │ + ldrsbeq r7, [pc], #-200 @ │ │ │ │ + rsbeq sp, fp, ip, lsr #14 │ │ │ │ + rsbeq sp, fp, r0, lsr #11 │ │ │ │ │ │ │ │ 00334388 : │ │ │ │ b 3935f4 │ │ │ │ │ │ │ │ 0033438c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 2532b0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr ip, [pc, #104] @ 334420 │ │ │ │ ldr r2, [pc, #104] @ 334424 │ │ │ │ ldr r1, [pc, #104] @ 334428 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 3935fc │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -230537,26 +230537,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, ip, lsl #22 │ │ │ │ - rsbeq r5, sl, r8, lsl #23 │ │ │ │ - ldrdeq r6, [sl], #-4 @ │ │ │ │ + rsbseq r7, pc, ip, asr ip @ │ │ │ │ + ldrdeq r5, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r6, sl, r4, lsr #4 │ │ │ │ │ │ │ │ 0033442c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 715c58 │ │ │ │ + bl 715da8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 981460 │ │ │ │ + bl 9815b0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 334460 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253160 │ │ │ │ mov r0, r5 │ │ │ │ @@ -230570,65 +230570,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 3344e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a60 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75aadc │ │ │ │ + bl 75ac2c │ │ │ │ ldr r1, [pc, #68] @ 3344e4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f80 │ │ │ │ + bl 7580d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981460 │ │ │ │ + bl 9815b0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3344c8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253160 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r4, r0, lsl sl │ │ │ │ + rsbseq r7, r4, r0, ror #22 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 003344e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 334554 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253a60 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75aadc │ │ │ │ + bl 75ac2c │ │ │ │ ldr r1, [pc, #68] @ 334558 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f80 │ │ │ │ + bl 7580d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981460 │ │ │ │ + bl 9815b0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 33453c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 253160 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0074799c │ │ │ │ + rsbseq r7, r4, ip, ror #21 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0033455c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230636,32 +230636,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 33462c │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3345f8 │ │ │ │ ldr ip, [pc, #144] @ 334630 │ │ │ │ ldr r2, [pc, #144] @ 334634 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 2532b0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 9a1284 │ │ │ │ + bl 9a13d4 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230673,28 +230673,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 334640 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 334644 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3345d8 │ │ │ │ - ldrdeq sp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r7, r4, r4, lsl r9 │ │ │ │ - rsbseq r7, pc, r8, lsr #18 │ │ │ │ - ldrdeq sp, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sp, fp, r4, asr r3 │ │ │ │ - ldrheq r7, [pc], #-140 @ │ │ │ │ - rsbeq sp, fp, r8, ror r1 │ │ │ │ + rsbeq sp, fp, r4, lsr #10 │ │ │ │ + rsbseq r7, r4, r4, ror #20 │ │ │ │ + rsbseq r7, pc, r8, ror sl @ │ │ │ │ + rsbeq sp, fp, r0, lsr #10 │ │ │ │ + rsbeq sp, fp, r4, lsr #9 │ │ │ │ + rsbseq r7, pc, ip, lsl #20 │ │ │ │ + rsbeq sp, fp, r8, asr #5 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 334658 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq sl, r9, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 334c04 │ │ │ │ ldr r2, [pc, #1424] @ 334c08 │ │ │ │ @@ -230702,15 +230702,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 334c10 │ │ │ │ ldr r9, [pc, #1388] @ 334c14 │ │ │ │ ldr r2, [pc, #1388] @ 334c18 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -230728,517 +230728,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 334c28 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #1316] @ 334c2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 334c30 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #1300] @ 334c34 │ │ │ │ ldr r2, [pc, #1300] @ 334c38 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #1276] @ 334c3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 334c40 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #1260] @ 334c44 │ │ │ │ ldr r2, [pc, #1260] @ 334c48 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #1236] @ 334c4c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 334c50 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #1220] @ 334c54 │ │ │ │ ldr r2, [pc, #1220] @ 334c58 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #1196] @ 334c5c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 334c60 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #1180] @ 334c64 │ │ │ │ ldr r2, [pc, #1180] @ 334c68 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #1156] @ 334c6c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 334c70 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #1140] @ 334c74 │ │ │ │ ldr r2, [pc, #1140] @ 334c78 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #1116] @ 334c7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #1100] @ 334c80 │ │ │ │ ldr r2, [pc, #1100] @ 334c84 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 334c88 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ ldr r2, [pc, #1060] @ 334c8c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #1044] @ 334c90 │ │ │ │ ldr r6, [pc, #1044] @ 334c94 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 334c98 │ │ │ │ ldr r3, [pc, #1036] @ 334c9c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ ldr r2, [pc, #1004] @ 334ca0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #988] @ 334ca4 │ │ │ │ ldr r6, [pc, #988] @ 334ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 334cac │ │ │ │ ldr r3, [pc, #980] @ 334cb0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ ldr r2, [pc, #948] @ 334cb4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #932] @ 334cb8 │ │ │ │ ldr r6, [pc, #932] @ 334cbc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 334cc0 │ │ │ │ ldr r3, [pc, #924] @ 334cc4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ ldr r2, [pc, #892] @ 334cc8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 334ccc │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #876] @ 334cd0 │ │ │ │ ldr r2, [pc, #876] @ 334cd4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #852] @ 334cd8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 334cdc │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #836] @ 334ce0 │ │ │ │ ldr r2, [pc, #836] @ 334ce4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r2, [pc, #812] @ 334ce8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 334cec │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #796] @ 334cf0 │ │ │ │ ldr r2, [pc, #796] @ 334cf4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r2, [pc, #772] @ 334cf8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #756] @ 334cfc │ │ │ │ ldr r2, [pc, #756] @ 334d00 │ │ │ │ ldr r1, [pc, #756] @ 334d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 334d08 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r3, [pc, #736] @ 334d0c │ │ │ │ ldr r2, [pc, #736] @ 334d10 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r2, [pc, #712] @ 334d14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 334d18 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #696] @ 334d1c │ │ │ │ ldr r2, [pc, #696] @ 334d20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r2, [pc, #672] @ 334d24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 334d28 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #656] @ 334d2c │ │ │ │ ldr r2, [pc, #656] @ 334d30 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #632] @ 334d34 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 334d38 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #616] @ 334d3c │ │ │ │ ldr r2, [pc, #616] @ 334d40 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c6e0 │ │ │ │ + bl 75c830 │ │ │ │ ldr r2, [pc, #592] @ 334d44 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r6, [pc, #576] @ 334d48 │ │ │ │ ldr r3, [pc, #576] @ 334d4c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 75b1bc │ │ │ │ + bl 75b30c │ │ │ │ ldr r2, [pc, #544] @ 334d50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 334d54 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r3, [pc, #528] @ 334d58 │ │ │ │ ldr r2, [pc, #528] @ 334d5c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #504] @ 334d60 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r6, [pc, #488] @ 334d64 │ │ │ │ ldr r0, [pc, #488] @ 334d68 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b1bc │ │ │ │ + bl 75b30c │ │ │ │ ldr r2, [pc, #452] @ 334d6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75d04c │ │ │ │ + bl 75d19c │ │ │ │ ldr r6, [pc, #436] @ 334d70 │ │ │ │ ldr r0, [pc, #436] @ 334d74 │ │ │ │ ldr r3, [pc, #436] @ 334d78 │ │ │ │ ldr r2, [pc, #436] @ 334d7c │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ ldr r2, [pc, #400] @ 334d80 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 75d04c │ │ │ │ - rsbseq r7, pc, ip, lsr r9 @ │ │ │ │ - rsbeq r5, sl, ip, asr #17 │ │ │ │ - rsbeq r5, sl, r8, lsl lr │ │ │ │ - ldrheq pc, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + b 75d19c │ │ │ │ + rsbseq r7, pc, ip, lsl #21 │ │ │ │ + rsbeq r5, sl, ip, lsl sl │ │ │ │ + rsbeq r5, sl, r8, ror #30 │ │ │ │ + rsbseq pc, r1, r0, lsl #26 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - @ instruction: 0x006bd398 │ │ │ │ + rsbeq sp, fp, r8, ror #9 │ │ │ │ addseq r6, r7, ip, asr r7 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - rsbeq sp, fp, r8, lsl #5 │ │ │ │ - rsbeq sp, fp, ip, lsl #5 │ │ │ │ + ldrdeq sp, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq sp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - rsbeq sp, fp, r0, ror r2 │ │ │ │ - rsbeq fp, fp, ip, lsr #25 │ │ │ │ + rsbeq sp, fp, r0, asr #7 │ │ │ │ + strdeq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - rsbeq sp, fp, r8, asr #4 │ │ │ │ - rsbseq pc, r4, r8, ror #2 │ │ │ │ + @ instruction: 0x006bd398 │ │ │ │ + ldrheq pc, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, fp, ip, lsr #4 │ │ │ │ - rsbeq sp, fp, r8, asr r2 │ │ │ │ + rsbeq sp, fp, ip, ror r3 │ │ │ │ + rsbeq sp, fp, r8, lsr #7 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - rsbeq sp, fp, r0, lsl r2 │ │ │ │ - rsbeq sp, fp, ip, lsl r2 │ │ │ │ + rsbeq sp, fp, r0, ror #6 │ │ │ │ + rsbeq sp, fp, ip, ror #6 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, fp, r0, lsl #4 │ │ │ │ + rsbeq sp, fp, r0, asr r3 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - strdeq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sp, fp, ip, asr #6 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - strdeq sp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sp, fp, r8, asr #6 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, fp, r0, lsl #4 │ │ │ │ - rsbeq sp, fp, r0, ror #3 │ │ │ │ + rsbeq sp, fp, r0, asr r3 │ │ │ │ + rsbeq sp, fp, r0, lsr r3 │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - strheq r5, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, sl, ip, lsl #20 │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - ldrdeq sp, [fp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sp, fp, ip, lsr #3 │ │ │ │ + rsbeq sp, fp, r4, lsr #6 │ │ │ │ + strdeq sp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - strheq sp, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sp, fp, r4, lsl #6 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - strheq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq sl, r5, r4, lsr #25 │ │ │ │ + rsbeq sp, fp, ip, lsl #6 │ │ │ │ + ldrsheq sl, [r5], #-212 @ 0xffffff2c @ │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - rsbeq sp, fp, r0, lsr #3 │ │ │ │ - rsbeq sp, fp, r0, asr #3 │ │ │ │ + strdeq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, fp, r0, lsl r3 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - rsbeq sp, fp, ip, lsr #3 │ │ │ │ - ldrdeq sp, [fp], #-16 @ │ │ │ │ + strdeq sp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq sp, fp, r0, lsr #6 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - strheq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sp, fp, ip, asr #3 │ │ │ │ + rsbeq sp, fp, ip, lsl #6 │ │ │ │ + rsbeq sp, fp, ip, lsl r3 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - strheq sp, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sp, fp, r4, lsl #6 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - strheq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r0, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, fp, ip, lsl #6 │ │ │ │ + rsbseq r0, r5, r0, lsl #22 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - @ instruction: 0x006bd190 │ │ │ │ - rsbeq sp, fp, r0, lsr #3 │ │ │ │ + rsbeq sp, fp, r0, ror #5 │ │ │ │ + strdeq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq sp, fp, r8, lsl #3 │ │ │ │ - rsbeq sp, fp, r4, lsr #3 │ │ │ │ + ldrdeq sp, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq sp, [fp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq sp, fp, ip, lsl #3 │ │ │ │ - rsbeq sp, fp, r8, lsl #3 │ │ │ │ + ldrdeq sp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq sp, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - rsbeq sp, fp, r4, ror r1 │ │ │ │ - @ instruction: 0x006bd190 │ │ │ │ + rsbeq sp, fp, r4, asr #5 │ │ │ │ + rsbeq sp, fp, r0, ror #5 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rsbeq sp, fp, r0, lsl #3 │ │ │ │ - @ instruction: 0x006bd198 │ │ │ │ + ldrdeq sp, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, fp, r8, ror #5 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sp, fp, r8, lsl #3 │ │ │ │ - rsbeq r5, fp, ip, ror #18 │ │ │ │ + ldrdeq sp, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + strheq r5, [fp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ - rsbeq sp, fp, ip, ror #2 │ │ │ │ - rsbeq ip, sp, r0, ror #14 │ │ │ │ + strheq sp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq ip, [sp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbeq sp, fp, ip, ror r1 │ │ │ │ - rsbeq sp, fp, ip, ror r1 │ │ │ │ + rsbeq sp, fp, ip, asr #5 │ │ │ │ + rsbeq sp, fp, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75bb70 │ │ │ │ + bl 75bcc0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75b824 │ │ │ │ + bl 75b974 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 334dd4 │ │ │ │ ldr r1, [pc, #100] @ 334e24 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75b560 │ │ │ │ + b 75b6b0 │ │ │ │ ldr r3, [pc, #76] @ 334e28 │ │ │ │ ldr ip, [pc, #76] @ 334e2c │ │ │ │ ldr r1, [pc, #76] @ 334e30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq ip, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsbeq r7, [pc], #-20 @ │ │ │ │ - strheq ip, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq ip, fp, r0, lsr #31 │ │ │ │ + rsbeq sp, fp, r8, lsr #32 │ │ │ │ + rsbseq r7, pc, r4, lsr #6 │ │ │ │ + rsbeq sp, fp, ip, lsl #2 │ │ │ │ + strdeq sp, [fp], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 334f8c │ │ │ │ ldr r2, [pc, #320] @ 334f90 │ │ │ │ ldr r1, [pc, #320] @ 334f94 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b48 │ │ │ │ + bl 757c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334ed0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b58 │ │ │ │ + bl 757ca8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 334f44 │ │ │ │ bl 254918 │ │ │ │ cmp r0, #7 │ │ │ │ bls 334f68 │ │ │ │ ldr r1, [pc, #164] @ 334f98 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -231276,41 +231276,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 334fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 334fac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r7, pc, r4, ror #2 │ │ │ │ - strdeq r5, [sl], #-8 @ │ │ │ │ - rsbeq r5, sl, r4, asr #12 │ │ │ │ - rsbseq ip, r2, r0, lsr #28 │ │ │ │ - rsbseq ip, r2, ip, asr #27 │ │ │ │ - rsbseq r7, pc, r4, asr #32 │ │ │ │ - rsbeq ip, fp, ip, lsl #28 │ │ │ │ - rsbeq ip, fp, r4, asr #28 │ │ │ │ + ldrheq r7, [pc], #-36 @ │ │ │ │ + rsbeq r5, sl, r8, asr #4 │ │ │ │ + @ instruction: 0x006a5794 │ │ │ │ + rsbseq ip, r2, r0, ror pc │ │ │ │ + rsbseq ip, r2, ip, lsl pc │ │ │ │ + @ instruction: 0x007f7194 │ │ │ │ + rsbeq ip, fp, ip, asr pc │ │ │ │ + @ instruction: 0x006bcf94 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #184] @ 335090 │ │ │ │ ldr r2, [pc, #184] @ 335094 │ │ │ │ ldr r1, [pc, #184] @ 335098 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 2535bc │ │ │ │ @@ -231341,17 +231341,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r6, [pc], #-252 @ │ │ │ │ - rsbeq r4, sl, ip, ror #30 │ │ │ │ - strheq r5, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r7, pc, ip, lsr #2 │ │ │ │ + strheq r5, [sl], #-12 @ │ │ │ │ + rsbeq r5, sl, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335100 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335104 │ │ │ │ @@ -231359,27 +231359,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [pc], #-236 @ │ │ │ │ - rsbeq r4, sl, r8, lsl #29 │ │ │ │ - ldrdeq r5, [sl], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r7, pc, ip, asr #32 │ │ │ │ + ldrdeq r4, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r5, sl, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335170 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 335174 │ │ │ │ @@ -231387,53 +231387,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, ip, lsl #29 │ │ │ │ - rsbeq r4, sl, r8, lsl lr │ │ │ │ - rsbeq r5, sl, r4, ror #6 │ │ │ │ + ldrsbeq r6, [pc], #-252 @ │ │ │ │ + rsbeq r4, sl, r8, ror #30 │ │ │ │ + strheq r5, [sl], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3351d8 │ │ │ │ ldr r2, [pc, #68] @ 3351dc │ │ │ │ ldr r1, [pc, #68] @ 3351e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r0, lsr #28 │ │ │ │ - rsbeq r4, sl, ip, lsr #27 │ │ │ │ - strdeq r5, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r6, pc, r0, ror pc @ │ │ │ │ + strdeq r4, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, sl, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335248 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 33524c │ │ │ │ @@ -231441,79 +231441,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r6, [pc], #-212 @ │ │ │ │ - rsbeq r4, sl, r0, asr #26 │ │ │ │ - rsbeq r5, sl, ip, lsl #5 │ │ │ │ + rsbseq r6, pc, r4, lsl #30 │ │ │ │ + @ instruction: 0x006a4e90 │ │ │ │ + ldrdeq r5, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3352b0 │ │ │ │ ldr r2, [pc, #68] @ 3352b4 │ │ │ │ ldr r1, [pc, #68] @ 3352b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, asr #26 │ │ │ │ - ldrdeq r4, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r5, sl, r0, lsr #4 │ │ │ │ + @ instruction: 0x007f6e98 │ │ │ │ + rsbeq r4, sl, r4, lsr #28 │ │ │ │ + rsbeq r5, sl, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335318 │ │ │ │ ldr r2, [pc, #68] @ 33531c │ │ │ │ ldr r1, [pc, #68] @ 335320 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r0, ror #25 │ │ │ │ - rsbeq r4, sl, ip, ror #24 │ │ │ │ - strheq r5, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r6, pc, r0, lsr lr @ │ │ │ │ + strheq r4, [sl], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r5, sl, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 335388 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 33538c │ │ │ │ @@ -231521,79 +231521,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r4, ror ip @ │ │ │ │ - rsbeq r4, sl, r0, lsl #24 │ │ │ │ - rsbeq r5, sl, ip, asr #2 │ │ │ │ + rsbseq r6, pc, r4, asr #27 │ │ │ │ + rsbeq r4, sl, r0, asr sp │ │ │ │ + @ instruction: 0x006a529c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3353f0 │ │ │ │ ldr r2, [pc, #68] @ 3353f4 │ │ │ │ ldr r1, [pc, #68] @ 3353f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, lsl #24 │ │ │ │ - @ instruction: 0x006a4b94 │ │ │ │ - rsbeq r5, sl, r0, ror #1 │ │ │ │ + rsbseq r6, pc, r8, asr sp @ │ │ │ │ + rsbeq r4, sl, r4, ror #25 │ │ │ │ + rsbeq r5, sl, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335458 │ │ │ │ ldr r2, [pc, #68] @ 33545c │ │ │ │ ldr r1, [pc, #68] @ 335460 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r0, lsr #23 │ │ │ │ - rsbeq r4, sl, ip, lsr #22 │ │ │ │ - rsbeq r5, sl, r8, ror r0 │ │ │ │ + ldrsheq r6, [pc], #-192 @ │ │ │ │ + rsbeq r4, sl, ip, ror ip │ │ │ │ + rsbeq r5, sl, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3354c8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3354cc │ │ │ │ @@ -231601,160 +231601,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r4, lsr fp @ │ │ │ │ - rsbeq r4, sl, r0, asr #21 │ │ │ │ - rsbeq r5, sl, ip │ │ │ │ + rsbseq r6, pc, r4, lsl #25 │ │ │ │ + rsbeq r4, sl, r0, lsl ip │ │ │ │ + rsbeq r5, sl, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 335530 │ │ │ │ ldr r2, [pc, #68] @ 335534 │ │ │ │ ldr r1, [pc, #68] @ 335538 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r8, asr #21 │ │ │ │ - rsbeq r4, sl, r4, asr sl │ │ │ │ - rsbeq r4, sl, r0, lsr #31 │ │ │ │ + rsbseq r6, pc, r8, lsl ip @ │ │ │ │ + rsbeq r4, sl, r4, lsr #23 │ │ │ │ + strdeq r5, [sl], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #332] @ 3356b4 │ │ │ │ ldr r2, [pc, #332] @ 3356b8 │ │ │ │ ldr r1, [pc, #332] @ 3356bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 335644 │ │ │ │ ldr r0, [pc, #292] @ 3356c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r1, [pc, #284] @ 3356c4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 759bcc │ │ │ │ + bl 759d1c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3355e4 │ │ │ │ ldr r1, [pc, #256] @ 3356c8 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 759f7c │ │ │ │ + bl 75a0cc │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33560c │ │ │ │ mov r0, r5 │ │ │ │ - bl 758304 │ │ │ │ + bl 758454 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 75bb70 │ │ │ │ + bl 75bcc0 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 75b18c │ │ │ │ + bl 75b2dc │ │ │ │ ldr r1, [pc, #168] @ 3356cc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 759d88 │ │ │ │ + bl 759ed8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 335658 │ │ │ │ mov r4, #0 │ │ │ │ b 3355e4 │ │ │ │ ldr r0, [pc, #132] @ 3356d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ mov r5, r0 │ │ │ │ b 3355c0 │ │ │ │ ldr r2, [pc, #116] @ 3356d4 │ │ │ │ ldr r1, [pc, #116] @ 3356d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 3356dc │ │ │ │ ldr r3, [pc, #104] @ 3356e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r6 │ │ │ │ - bl 75d1b0 │ │ │ │ + bl 75d300 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33563c │ │ │ │ ldr r1, [pc, #72] @ 3356e4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ mov r4, r0 │ │ │ │ b 3355e4 │ │ │ │ - rsbseq r6, pc, ip, asr #20 │ │ │ │ - ldrdeq r4, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r4, sl, r8, lsr #30 │ │ │ │ - rsbeq ip, fp, ip, asr r8 │ │ │ │ - rsbeq ip, fp, r0, ror #16 │ │ │ │ - rsbseq r2, r4, r8, asr r8 │ │ │ │ - rsbeq ip, fp, r0, lsl #16 │ │ │ │ - rsbeq ip, fp, ip, asr #15 │ │ │ │ - rsbseq r6, pc, r8, asr r9 @ │ │ │ │ - rsbeq sl, sl, ip, lsl #6 │ │ │ │ - rsbeq ip, fp, r4, lsl r7 │ │ │ │ + @ instruction: 0x007f6b9c │ │ │ │ + rsbeq r4, sl, ip, lsr #22 │ │ │ │ + rsbeq r5, sl, r8, ror r0 │ │ │ │ + rsbeq ip, fp, ip, lsr #19 │ │ │ │ + strheq ip, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r2, r4, r8, lsr #19 │ │ │ │ + rsbeq ip, fp, r0, asr r9 │ │ │ │ + rsbeq ip, fp, ip, lsl r9 │ │ │ │ + rsbseq r6, pc, r8, lsr #21 │ │ │ │ + rsbeq sl, sl, ip, asr r4 │ │ │ │ + rsbeq ip, fp, r4, ror #16 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - rsbeq r4, fp, ip, asr #28 │ │ │ │ + @ instruction: 0x006b4f9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 335750 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 335754 │ │ │ │ @@ -231762,55 +231762,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r6, [pc], #-128 @ │ │ │ │ - rsbeq r4, sl, ip, lsr r8 │ │ │ │ - rsbeq r4, sl, r8, lsl #27 │ │ │ │ + rsbseq r6, pc, r0, lsl #20 │ │ │ │ + rsbeq r4, sl, ip, lsl #19 │ │ │ │ + ldrdeq r4, [sl], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3357bc │ │ │ │ ldr r2, [pc, #72] @ 3357c0 │ │ │ │ ldr r1, [pc, #72] @ 3357c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r0, asr #16 │ │ │ │ - rsbeq r4, sl, ip, asr #15 │ │ │ │ - rsbeq r4, sl, r8, lsl sp │ │ │ │ + @ instruction: 0x007f6990 │ │ │ │ + rsbeq r4, sl, ip, lsl r9 │ │ │ │ + rsbeq r4, sl, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 335830 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 335834 │ │ │ │ @@ -231818,55 +231818,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r6, [pc], #-112 @ │ │ │ │ - rsbeq r4, sl, ip, asr r7 │ │ │ │ - rsbeq r4, sl, r8, lsr #25 │ │ │ │ + rsbseq r6, pc, r0, lsr #18 │ │ │ │ + rsbeq r4, sl, ip, lsr #17 │ │ │ │ + strdeq r4, [sl], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33589c │ │ │ │ ldr r2, [pc, #72] @ 3358a0 │ │ │ │ ldr r1, [pc, #72] @ 3358a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r0, ror #14 │ │ │ │ - rsbeq r4, sl, ip, ror #13 │ │ │ │ - rsbeq r4, sl, r8, lsr ip │ │ │ │ + ldrheq r6, [pc], #-128 @ │ │ │ │ + rsbeq r4, sl, ip, lsr r8 │ │ │ │ + rsbeq r4, sl, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 335914 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 335918 │ │ │ │ @@ -231874,29 +231874,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [pc], #-96 @ │ │ │ │ - rsbeq r4, sl, ip, ror r6 │ │ │ │ - rsbeq r4, sl, r8, asr #23 │ │ │ │ + rsbseq r6, pc, r0, asr #16 │ │ │ │ + rsbeq r4, sl, ip, asr #15 │ │ │ │ + rsbeq r4, sl, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 3359f0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -231912,26 +231912,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #124] @ 335a04 │ │ │ │ ldr r3, [pc, #124] @ 335a08 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91b2c4 │ │ │ │ + bl 91b414 │ │ │ │ ldr r2, [pc, #88] @ 335a0c │ │ │ │ ldr r3, [pc, #64] @ 3359f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231941,19 +231941,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, r0, lsl #13 │ │ │ │ + ldrsbeq r6, [pc], #-112 @ │ │ │ │ @ instruction: 0x009754d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, ip, lsr fp │ │ │ │ - rsbeq r4, sl, r8, ror #11 │ │ │ │ + rsbeq r4, sl, ip, lsl #25 │ │ │ │ + rsbeq r4, sl, r8, lsr r7 │ │ │ │ umullseq r5, r7, ip, r4 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addseq r5, r7, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231973,24 +231973,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97a764 │ │ │ │ + bl 97a8b4 │ │ │ │ ldr r2, [pc, #80] @ 335af0 │ │ │ │ ldr r3, [pc, #64] @ 335ae4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232000,19 +232000,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007f6590 │ │ │ │ + rsbseq r6, pc, r0, ror #13 │ │ │ │ addseq r5, r7, r8, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, ip, asr #20 │ │ │ │ - strdeq r4, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x006a4b9c │ │ │ │ + rsbeq r4, sl, r8, asr #12 │ │ │ │ addseq r5, r7, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 335bcc │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -232030,24 +232030,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97a764 │ │ │ │ + bl 97a8b4 │ │ │ │ ldr r2, [pc, #92] @ 335be0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 335bd4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232060,19 +232060,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, pc, ip, lsr #9 │ │ │ │ + ldrsheq r6, [pc], #-92 @ │ │ │ │ addseq r5, r7, r4, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r8, ror #18 │ │ │ │ - rsbeq r4, sl, r4, lsl r4 │ │ │ │ + strheq r4, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r4, sl, r4, ror #10 │ │ │ │ addseq r5, r7, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 335ccc │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -232090,31 +232090,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 912f28 │ │ │ │ + bl 913078 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335c88 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 25de6c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9129e0 │ │ │ │ + bl 912b30 │ │ │ │ ldr r2, [pc, #80] @ 335ce0 │ │ │ │ ldr r3, [pc, #64] @ 335cd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232124,19 +232124,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r6, [pc], #-60 @ │ │ │ │ + rsbseq r6, pc, ip, lsl #10 │ │ │ │ addseq r5, r7, r4, lsl r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r8, ror r8 │ │ │ │ - rsbeq r4, sl, r4, lsr #6 │ │ │ │ + rsbeq r4, sl, r8, asr #19 │ │ │ │ + rsbeq r4, sl, r4, ror r4 │ │ │ │ umullseq r5, r7, r4, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335d30 │ │ │ │ ldr r2, [pc, #52] @ 335d34 │ │ │ │ @@ -232144,221 +232144,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - ldrheq r6, [pc], #-40 @ │ │ │ │ - rsbeq r4, sl, r4, asr #4 │ │ │ │ - @ instruction: 0x006a4790 │ │ │ │ + rsbseq r6, pc, r8, lsl #8 │ │ │ │ + @ instruction: 0x006a4394 │ │ │ │ + rsbeq r4, sl, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335d88 │ │ │ │ ldr r2, [pc, #52] @ 335d8c │ │ │ │ ldr r1, [pc, #52] @ 335d90 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - rsbseq r6, pc, r0, ror #4 │ │ │ │ - rsbeq r4, sl, ip, ror #3 │ │ │ │ - rsbeq r4, sl, r8, lsr r7 │ │ │ │ + ldrheq r6, [pc], #-48 @ │ │ │ │ + rsbeq r4, sl, ip, lsr r3 │ │ │ │ + rsbeq r4, sl, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335de0 │ │ │ │ ldr r2, [pc, #52] @ 335de4 │ │ │ │ ldr r1, [pc, #52] @ 335de8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - rsbseq r6, pc, r8, lsl #4 │ │ │ │ - @ instruction: 0x006a4194 │ │ │ │ - rsbeq r4, sl, r0, ror #13 │ │ │ │ + rsbseq r6, pc, r8, asr r3 @ │ │ │ │ + rsbeq r4, sl, r4, ror #5 │ │ │ │ + rsbeq r4, sl, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335e38 │ │ │ │ ldr r2, [pc, #52] @ 335e3c │ │ │ │ ldr r1, [pc, #52] @ 335e40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - ldrheq r6, [pc], #-16 @ │ │ │ │ - rsbeq r4, sl, ip, lsr r1 │ │ │ │ - rsbeq r4, sl, r8, lsl #13 │ │ │ │ + rsbseq r6, pc, r0, lsl #6 │ │ │ │ + rsbeq r4, sl, ip, lsl #5 │ │ │ │ + ldrdeq r4, [sl], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335e90 │ │ │ │ ldr r2, [pc, #52] @ 335e94 │ │ │ │ ldr r1, [pc, #52] @ 335e98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - rsbseq r6, pc, r8, asr r1 @ │ │ │ │ - rsbeq r4, sl, r4, ror #1 │ │ │ │ - rsbeq r4, sl, r0, lsr r6 │ │ │ │ + rsbseq r6, pc, r8, lsr #5 │ │ │ │ + rsbeq r4, sl, r4, lsr r2 │ │ │ │ + rsbeq r4, sl, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335ee8 │ │ │ │ ldr r2, [pc, #52] @ 335eec │ │ │ │ ldr r1, [pc, #52] @ 335ef0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - rsbseq r6, pc, r0, lsl #2 │ │ │ │ - rsbeq r4, sl, ip, lsl #1 │ │ │ │ - ldrdeq r4, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r6, pc, r0, asr r2 @ │ │ │ │ + ldrdeq r4, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, sl, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335f40 │ │ │ │ ldr r2, [pc, #52] @ 335f44 │ │ │ │ ldr r1, [pc, #52] @ 335f48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - rsbseq r6, pc, r8, lsr #1 │ │ │ │ - rsbeq r4, sl, r4, lsr r0 │ │ │ │ - rsbeq r4, sl, r0, lsl #11 │ │ │ │ + ldrsheq r6, [pc], #-24 @ │ │ │ │ + rsbeq r4, sl, r4, lsl #3 │ │ │ │ + ldrdeq r4, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335f98 │ │ │ │ ldr r2, [pc, #52] @ 335f9c │ │ │ │ ldr r1, [pc, #52] @ 335fa0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - rsbseq r6, pc, r0, asr r0 @ │ │ │ │ - ldrdeq r3, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r4, sl, r8, lsr #10 │ │ │ │ + rsbseq r6, pc, r0, lsr #3 │ │ │ │ + rsbeq r4, sl, ip, lsr #2 │ │ │ │ + rsbeq r4, sl, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 335ff0 │ │ │ │ ldr r2, [pc, #52] @ 335ff4 │ │ │ │ ldr r1, [pc, #52] @ 335ff8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - ldrsheq r5, [pc], #-248 @ │ │ │ │ - rsbeq r3, sl, r4, lsl #31 │ │ │ │ - ldrdeq r4, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r6, pc, r8, asr #2 │ │ │ │ + ldrdeq r4, [sl], #-4 @ │ │ │ │ + rsbeq r4, sl, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 33604c │ │ │ │ ldr r2, [pc, #56] @ 336050 │ │ │ │ ldr r1, [pc, #56] @ 336054 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ - rsbseq r5, pc, r0, lsr #31 │ │ │ │ - rsbeq r3, sl, ip, lsr #30 │ │ │ │ - rsbeq r4, sl, r8, ror r4 │ │ │ │ + ldrsheq r6, [pc], #-0 @ │ │ │ │ + rsbeq r4, sl, ip, ror r0 │ │ │ │ + rsbeq r4, sl, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 33615c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -232375,30 +232375,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 91b6d8 │ │ │ │ + bl 91b828 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 336138 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3360f8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 9142c0 │ │ │ │ + bl 914410 │ │ │ │ ldr r2, [pc, #112] @ 336170 │ │ │ │ ldr r3, [pc, #96] @ 336164 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232413,22 +232413,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 25d548 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3360f8 │ │ │ │ - bl 9142c0 │ │ │ │ + bl 914410 │ │ │ │ b 3360f8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r8, asr #30 │ │ │ │ + @ instruction: 0x007f6098 │ │ │ │ addseq r4, r7, r0, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r4, lsl #8 │ │ │ │ - strheq r3, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, sl, r4, asr r5 │ │ │ │ + rsbeq r4, sl, r0 │ │ │ │ addseq r4, r7, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 3362dc │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -232445,15 +232445,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #276] @ 3362f0 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -232494,15 +232494,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91b9e4 │ │ │ │ + bl 91bb34 │ │ │ │ ldr r2, [pc, #88] @ 3362f8 │ │ │ │ ldr r3, [pc, #64] @ 3362e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232512,19 +232512,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, ip, lsr #28 │ │ │ │ + rsbseq r5, pc, ip, ror pc @ │ │ │ │ addseq r4, r7, r4, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, r8, ror #5 │ │ │ │ - @ instruction: 0x006a3d94 │ │ │ │ + rsbeq r4, sl, r8, lsr r4 │ │ │ │ + rsbeq r3, sl, r4, ror #29 │ │ │ │ addseq r4, r7, r8, asr #24 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addseq r4, r7, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -232544,15 +232544,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -232570,17 +232570,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 336378 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 912f28 │ │ │ │ + bl 913078 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 9129e0 │ │ │ │ + bl 912b30 │ │ │ │ ldr r2, [pc, #84] @ 33642c │ │ │ │ ldr r3, [pc, #68] @ 336420 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232591,19 +232591,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r4, lsr #25 │ │ │ │ + ldrsheq r5, [pc], #-212 @ │ │ │ │ @ instruction: 0x00974afc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, sl, ip, asr r1 │ │ │ │ - rsbeq r3, sl, r8, lsl #24 │ │ │ │ + rsbeq r4, sl, ip, lsr #5 │ │ │ │ + rsbeq r3, sl, r8, asr sp │ │ │ │ addseq r4, r7, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3364a4 │ │ │ │ ldr r2, [pc, #92] @ 3364a8 │ │ │ │ @@ -232611,32 +232611,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336488 │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 25586c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, pc, ip, ror #22 │ │ │ │ - strdeq r3, [sl], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r4, sl, r4, asr #32 │ │ │ │ + ldrheq r5, [pc], #-204 @ │ │ │ │ + rsbeq r3, sl, r8, asr #24 │ │ │ │ + @ instruction: 0x006a4194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336528 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 33652c │ │ │ │ @@ -232644,32 +232644,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r8, ror #21 │ │ │ │ - rsbeq r3, sl, r4, ror sl │ │ │ │ - rsbeq r3, sl, r0, asr #31 │ │ │ │ + rsbseq r5, pc, r8, lsr ip @ │ │ │ │ + rsbeq r3, sl, r4, asr #23 │ │ │ │ + rsbeq r4, sl, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3365ac │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3365b0 │ │ │ │ @@ -232677,32 +232677,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r4, ror #20 │ │ │ │ - strdeq r3, [sl], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r3, sl, ip, lsr pc │ │ │ │ + ldrheq r5, [pc], #-180 @ │ │ │ │ + rsbeq r3, sl, r0, asr #22 │ │ │ │ + rsbeq r4, sl, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336630 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336634 │ │ │ │ @@ -232710,32 +232710,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r0, ror #19 │ │ │ │ - rsbeq r3, sl, ip, ror #18 │ │ │ │ - strheq r3, [sl], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r5, pc, r0, lsr fp @ │ │ │ │ + strheq r3, [sl], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, sl, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3366b4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3366b8 │ │ │ │ @@ -232743,32 +232743,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, ip, asr r9 @ │ │ │ │ - rsbeq r3, sl, r8, ror #17 │ │ │ │ - rsbeq r3, sl, r4, lsr lr │ │ │ │ + rsbseq r5, pc, ip, lsr #21 │ │ │ │ + rsbeq r3, sl, r8, lsr sl │ │ │ │ + rsbeq r3, sl, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336738 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 33673c │ │ │ │ @@ -232776,32 +232776,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r5, [pc], #-136 @ │ │ │ │ - rsbeq r3, sl, r4, ror #16 │ │ │ │ - strheq r3, [sl], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r5, pc, r8, lsr #20 │ │ │ │ + strheq r3, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, sl, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3367bc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3367c0 │ │ │ │ @@ -232809,32 +232809,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, r4, asr r8 @ │ │ │ │ - rsbeq r3, sl, r0, ror #15 │ │ │ │ - rsbeq r3, sl, ip, lsr #26 │ │ │ │ + rsbseq r5, pc, r4, lsr #19 │ │ │ │ + rsbeq r3, sl, r0, lsr r9 │ │ │ │ + rsbeq r3, sl, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 336840 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 336844 │ │ │ │ @@ -232842,32 +232842,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r5, [pc], #-112 @ │ │ │ │ - rsbeq r3, sl, ip, asr r7 │ │ │ │ - rsbeq r3, sl, r8, lsr #25 │ │ │ │ + rsbseq r5, pc, r0, lsr #18 │ │ │ │ + rsbeq r3, sl, ip, lsr #17 │ │ │ │ + strdeq r3, [sl], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3368c4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 3368c8 │ │ │ │ @@ -232875,32 +232875,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, pc, ip, asr #14 │ │ │ │ - ldrdeq r3, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r3, sl, r4, lsr #24 │ │ │ │ + @ instruction: 0x007f589c │ │ │ │ + rsbeq r3, sl, r8, lsr #16 │ │ │ │ + rsbeq r3, sl, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 336960 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -232909,15 +232909,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 502068 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336940 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -232929,32 +232929,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, pc, r4, asr #13 │ │ │ │ - @ instruction: 0x006a3b98 │ │ │ │ - rsbeq r3, sl, ip, asr #12 │ │ │ │ + rsbseq r5, pc, r4, lsl r8 @ │ │ │ │ + rsbeq r3, sl, r8, ror #25 │ │ │ │ + @ instruction: 0x006a379c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 336a24 │ │ │ │ ldr r2, [pc, #160] @ 336a28 │ │ │ │ ldr r1, [pc, #160] @ 336a2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 2535bc │ │ │ │ @@ -232978,17 +232978,17 @@ │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2535bc │ │ │ │ - rsbseq r5, pc, r0, lsr r6 @ │ │ │ │ - strheq r3, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r3, sl, r8, lsl #22 │ │ │ │ + rsbseq r5, pc, r0, lsl #15 │ │ │ │ + rsbeq r3, sl, ip, lsl #14 │ │ │ │ + rsbeq r3, sl, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 336b34 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -232997,15 +232997,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 336b3c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #196] @ 336b40 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336ae4 │ │ │ │ @@ -233037,30 +233037,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, pc, r0, ror r5 @ │ │ │ │ - rsbeq r3, sl, ip, lsr sl │ │ │ │ - strdeq r3, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq ip, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq fp, fp, r8, ror #8 │ │ │ │ - rsbeq fp, fp, ip, asr r3 │ │ │ │ - @ instruction: 0x006bb290 │ │ │ │ + rsbseq r5, pc, r0, asr #13 │ │ │ │ + rsbeq r3, sl, ip, lsl #23 │ │ │ │ + rsbeq r3, sl, r0, asr #12 │ │ │ │ + rsbeq ip, fp, r4, lsl #14 │ │ │ │ + strheq fp, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, fp, ip, lsr #9 │ │ │ │ + rsbeq fp, fp, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 336ccc │ │ │ │ ldr ip, [pc, #356] @ 336cd0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233087,39 +233087,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 91b2c4 │ │ │ │ + bl 91b414 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c78 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c44 │ │ │ │ mov r1, r4 │ │ │ │ bl 51310c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336c40 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 914264 │ │ │ │ + bl 9143b4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 336c84 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 336c68 │ │ │ │ mov r1, r4 │ │ │ │ bl 51310c │ │ │ │ @@ -233129,15 +233129,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 334fb0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 253fac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #92] @ 336ce8 │ │ │ │ ldr r3, [pc, #64] @ 336cd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233152,17 +233152,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009742bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r4, r7, r4, r2 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r3, sl, ip, lsl #7 │ │ │ │ - ldrsheq r5, [pc], #-60 @ │ │ │ │ - ldrdeq r3, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r3, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r5, pc, ip, asr #10 │ │ │ │ + rsbeq r3, sl, r8, lsr #20 │ │ │ │ umullseq r4, r7, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 336f80 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -233179,15 +233179,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -233303,15 +233303,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91b6d8 │ │ │ │ + bl 91b828 │ │ │ │ ldr r2, [pc, #88] @ 336f9c │ │ │ │ ldr r3, [pc, #64] @ 336f88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233321,19 +233321,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - ldrheq r5, [pc], #-36 @ │ │ │ │ + rsbseq r5, pc, r4, lsl #8 │ │ │ │ addseq r4, r7, ip, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, sl, r0, ror r7 │ │ │ │ - rsbeq r3, sl, ip, lsl r2 │ │ │ │ + rsbeq r3, sl, r0, asr #17 │ │ │ │ + rsbeq r3, sl, ip, ror #6 │ │ │ │ addseq r4, r7, r8, lsl #1 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addseq r3, r7, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -233353,24 +233353,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 337218 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 255a7c │ │ │ │ @@ -233396,20 +233396,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 337228 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75c614 │ │ │ │ + bl 75c764 │ │ │ │ ldr r2, [pc, #372] @ 33722c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75ce78 │ │ │ │ + bl 75cfc8 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -233460,56 +233460,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 33723c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 75c614 │ │ │ │ + bl 75c764 │ │ │ │ ldr r2, [pc, #136] @ 337240 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 337244 │ │ │ │ - bl 75ce78 │ │ │ │ + bl 75cfc8 │ │ │ │ ldr r3, [pc, #120] @ 337248 │ │ │ │ ldr r2, [pc, #120] @ 33724c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75c4a0 │ │ │ │ + bl 75c5f0 │ │ │ │ ldr r2, [pc, #96] @ 337250 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75ce78 │ │ │ │ + bl 75cfc8 │ │ │ │ b 337068 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r0 │ │ │ │ + rsbseq r5, pc, r0, asr r1 @ │ │ │ │ addseq r3, r7, r8, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r2, sl, r4, ror pc │ │ │ │ - rsbeq r3, sl, r0, asr #9 │ │ │ │ + rsbeq r3, sl, r4, asr #1 │ │ │ │ + rsbeq r3, sl, r0, lsl r6 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq sl, fp, r8, ror lr │ │ │ │ + rsbeq sl, fp, r8, asr #31 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq sl, fp, ip, asr lr │ │ │ │ + rsbeq sl, fp, ip, lsr #31 │ │ │ │ addseq r3, r7, r0, ror #25 │ │ │ │ - strdeq sl, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sl, fp, r0, asr #28 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - ldrdeq sl, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - strdeq sl, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sl, fp, r0, lsr #28 │ │ │ │ + rsbeq sl, fp, r0, asr #28 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - rsbeq sl, fp, r4, ror #25 │ │ │ │ + rsbeq sl, fp, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 337600 │ │ │ │ ldr ip, [pc, #916] @ 337604 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -233539,32 +233539,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 91b9e4 │ │ │ │ + bl 91bb34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3373f4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 33761c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -233605,18 +233605,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 3373ec │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 91431c │ │ │ │ + bl 91446c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #536] @ 337620 │ │ │ │ ldr r3, [pc, #504] @ 337604 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233668,15 +233668,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 337630 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373f0 │ │ │ │ ldr r1, [pc, #308] @ 337634 │ │ │ │ ldr r3, [pc, #308] @ 337638 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 33763c │ │ │ │ @@ -233686,28 +233686,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 337640 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373f0 │ │ │ │ ldr r3, [pc, #252] @ 337644 │ │ │ │ ldr ip, [pc, #252] @ 337648 │ │ │ │ ldr r1, [pc, #252] @ 33764c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 337650 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373f0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 337654 │ │ │ │ ldr r1, [pc, #212] @ 337658 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233716,15 +233716,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 337660 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373f0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 337664 │ │ │ │ ldr r1, [pc, #160] @ 337668 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -233733,46 +233733,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 337670 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 3373f0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00973bb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r3, r7, r0, fp │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r4, pc, r0, lsl #26 │ │ │ │ - rsbeq r2, sl, ip, lsl #25 │ │ │ │ - ldrdeq r3, [sl], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r4, pc, r0, asr lr @ │ │ │ │ + ldrdeq r2, [sl], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r3, sl, r4, lsr #6 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ addseq r3, r7, ip, lsl sl │ │ │ │ - rsbeq sl, fp, r0, lsr #21 │ │ │ │ - ldrsheq r4, [pc], #-160 @ │ │ │ │ - rsbeq sl, fp, r8, lsr #17 │ │ │ │ + strdeq sl, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r4, pc, r0, asr #24 │ │ │ │ + strdeq sl, [fp], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq sl, fp, r4, ror #20 │ │ │ │ - rsbseq r4, pc, ip, lsr #21 │ │ │ │ - rsbeq sl, fp, r0, ror #16 │ │ │ │ + strheq sl, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsheq r4, [pc], #-188 @ │ │ │ │ + strheq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - rsbseq r4, pc, r8, ror #20 │ │ │ │ - rsbeq sl, fp, r4, lsr fp │ │ │ │ - rsbeq sl, fp, ip, lsr #16 │ │ │ │ + ldrheq r4, [pc], #-184 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #25 │ │ │ │ + rsbeq sl, fp, ip, ror r9 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbeq sl, fp, r4, lsl sl │ │ │ │ - strdeq sl, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r4, pc, r8, lsr #20 │ │ │ │ + rsbeq sl, fp, r4, ror #22 │ │ │ │ + rsbeq sl, fp, r0, asr #18 │ │ │ │ + rsbseq r4, pc, r8, ror fp @ │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq sl, fp, r8, lsr sl │ │ │ │ - rsbeq sl, fp, ip, lsr #15 │ │ │ │ - rsbseq r4, pc, r4, ror #19 │ │ │ │ + rsbeq sl, fp, r8, lsl #23 │ │ │ │ + strdeq sl, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, pc, r4, lsr fp @ │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00337674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233800,27 +233800,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 337770 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337758 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ - bl 757b68 │ │ │ │ + bl 757c7c │ │ │ │ + bl 757cb8 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 337758 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757350 │ │ │ │ + bl 7574a0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 337714 │ │ │ │ @@ -233833,31 +233833,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, fp, r8, ror sl │ │ │ │ + rsbeq r5, fp, r8, asr #23 │ │ │ │ │ │ │ │ 00337774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 757b68 │ │ │ │ + bl 757cb8 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3377e4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757350 │ │ │ │ + bl 7574a0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3377a0 │ │ │ │ @@ -233878,25 +233878,25 @@ │ │ │ │ 003377fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #300] @ 33794c │ │ │ │ ldr r2, [pc, #300] @ 337950 │ │ │ │ ldr r1, [pc, #300] @ 337954 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 337928 │ │ │ │ @@ -233925,15 +233925,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 25589c │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3378d8 │ │ │ │ - bl 75b434 │ │ │ │ + bl 75b584 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 255a7c │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -233956,38 +233956,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x007f4794 │ │ │ │ - rsbeq r2, sl, r4, lsr #14 │ │ │ │ - rsbeq r2, sl, r0, ror ip │ │ │ │ + rsbseq r4, pc, r4, ror #17 │ │ │ │ + rsbeq r2, sl, r4, ror r8 │ │ │ │ + rsbeq r2, sl, r0, asr #27 │ │ │ │ │ │ │ │ 00337958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 337fb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #1584] @ 337fbc │ │ │ │ ldr r1, [pc, #1584] @ 337fc0 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 337f38 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 337f9c │ │ │ │ @@ -234203,40 +234203,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 337fd0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 337cc0 │ │ │ │ ldr r3, [pc, #676] @ 337fd4 │ │ │ │ ldr ip, [pc, #676] @ 337fd8 │ │ │ │ ldr r1, [pc, #676] @ 337fdc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 337fe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 337cc0 │ │ │ │ ldr r3, [pc, #644] @ 337fe4 │ │ │ │ ldr ip, [pc, #644] @ 337fe8 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 337fec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234248,15 +234248,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 337ffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234268,15 +234268,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33800c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234288,15 +234288,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 33801c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234308,15 +234308,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234328,15 +234328,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 338038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234345,80 +234345,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 338040 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 338044 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 337cc0 │ │ │ │ ldr r3, [pc, #224] @ 338048 │ │ │ │ ldr r4, [pc, #224] @ 33804c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 338050 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 338054 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 337cc0 │ │ │ │ ldr r1, [pc, #180] @ 338058 │ │ │ │ ldr r0, [pc, #180] @ 33805c │ │ │ │ ldr r2, [pc, #180] @ 338060 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r4, pc, ip, lsr r6 @ │ │ │ │ - strheq r2, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, sl, r4, lsl #22 │ │ │ │ - ldrheq r4, [pc], #-40 @ │ │ │ │ - rsbeq sl, fp, r8, asr #9 │ │ │ │ - rsbeq sl, fp, r4, ror r0 │ │ │ │ + rsbseq r4, pc, ip, lsl #15 │ │ │ │ + rsbeq r2, sl, ip, lsl #14 │ │ │ │ + rsbeq r2, sl, r4, asr ip │ │ │ │ + rsbseq r4, pc, r8, lsl #8 │ │ │ │ + rsbeq sl, fp, r8, lsl r6 │ │ │ │ + rsbeq sl, fp, r4, asr #3 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq r4, pc, r0, lsl #5 │ │ │ │ - strheq sl, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sl, fp, r8, asr #32 │ │ │ │ + ldrsbeq r4, [pc], #-48 @ │ │ │ │ + rsbeq sl, fp, r0, lsl #10 │ │ │ │ + @ instruction: 0x006ba198 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - rsbseq r4, pc, ip, asr #4 │ │ │ │ - rsbeq sl, fp, ip, lsl #7 │ │ │ │ - rsbeq sl, fp, r8, lsl r0 │ │ │ │ - ldrsheq r4, [pc], #-28 @ │ │ │ │ - rsbeq sl, fp, r8, asr r3 │ │ │ │ - rsbeq r9, fp, r4, asr #31 │ │ │ │ + @ instruction: 0x007f439c │ │ │ │ + ldrdeq sl, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, fp, r8, ror #2 │ │ │ │ + rsbseq r4, pc, ip, asr #6 │ │ │ │ + rsbeq sl, fp, r8, lsr #9 │ │ │ │ + rsbeq sl, fp, r4, lsl r1 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - rsbseq r4, pc, ip, lsr #3 │ │ │ │ - rsbeq sl, fp, r4, lsr #6 │ │ │ │ - rsbeq r9, fp, r4, ror pc │ │ │ │ + ldrsheq r4, [pc], #-44 @ │ │ │ │ + rsbeq sl, fp, r4, ror r4 │ │ │ │ + rsbeq sl, fp, r4, asr #1 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbseq r4, pc, ip, asr r1 @ │ │ │ │ - strdeq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, fp, r4, lsr #30 │ │ │ │ + rsbseq r4, pc, ip, lsr #5 │ │ │ │ + rsbeq sl, fp, r0, asr #8 │ │ │ │ + rsbeq sl, fp, r4, ror r0 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - rsbseq r4, pc, ip, lsl #2 │ │ │ │ - strheq sl, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrdeq r9, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - ldrheq r4, [pc], #-12 @ │ │ │ │ - rsbeq sl, fp, r8, lsl #5 │ │ │ │ - rsbeq r9, fp, r4, lsl #29 │ │ │ │ + rsbseq r4, pc, ip, asr r2 @ │ │ │ │ + rsbeq sl, fp, ip, lsl #8 │ │ │ │ + rsbeq sl, fp, r8, lsr #32 │ │ │ │ + rsbseq r4, pc, ip, lsl #4 │ │ │ │ + ldrdeq sl, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r9, [fp], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq sl, fp, r0, ror #2 │ │ │ │ - rsbeq r9, fp, r0, asr #28 │ │ │ │ + strheq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x006b9f90 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq r4, pc, r4, asr #32 │ │ │ │ - rsbeq sl, fp, r8, lsr #4 │ │ │ │ - rsbeq r9, fp, r4, lsl #28 │ │ │ │ + @ instruction: 0x007f4194 │ │ │ │ + rsbeq sl, fp, r8, ror r3 │ │ │ │ + rsbeq r9, fp, r4, asr pc │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq r9, fp, r0, ror #27 │ │ │ │ - rsbeq sl, fp, r4, lsr #2 │ │ │ │ + rsbeq r9, fp, r0, lsr pc │ │ │ │ + rsbeq sl, fp, r4, ror r2 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00338064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -234426,25 +234426,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3380b4 │ │ │ │ ldr r2, [pc, #52] @ 3380b8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75c56c │ │ │ │ + bl 75c6bc │ │ │ │ ldr r2, [pc, #28] @ 3380bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75d04c │ │ │ │ - ldrdeq sp, [sl], #-208 @ 0xffffff30 @ │ │ │ │ + b 75d19c │ │ │ │ + rsbeq sp, sl, r0, lsr #30 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq sl, fp, r0, ror #2 │ │ │ │ + strheq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 003380c0 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003380c8 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -234484,22 +234484,22 @@ │ │ │ │ bl 56f5ec │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 338168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ - ldrdeq sl, [fp], #-8 @ │ │ │ │ + rsbeq sl, fp, r8, lsr #4 │ │ │ │ │ │ │ │ 0033816c : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338184 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -234538,23 +234538,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #2840] @ 338d38 │ │ │ │ ldr r1, [pc, #2840] @ 338d3c │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5a9b44 │ │ │ │ ldr r3, [pc, #2804] @ 338d40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -234568,15 +234568,15 @@ │ │ │ │ beq 3384d0 │ │ │ │ ldr r3, [pc, #2764] @ 338d48 │ │ │ │ ldr r1, [pc, #2764] @ 338d4c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75a654 │ │ │ │ + bl 75a7a4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 33857c │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3382c0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234589,42 +234589,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33852c │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3383b8 │ │ │ │ ldr r7, [pc, #2672] @ 338d50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 338d54 │ │ │ │ ldr r1, [pc, #2660] @ 338d58 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 757b68 │ │ │ │ + bl 757cb8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 338368 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 338348 │ │ │ │ b 338cec │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 338ac4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 757350 │ │ │ │ + bl 7574a0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338338 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 338ac4 │ │ │ │ ldr r5, [pc, #2540] @ 338d5c │ │ │ │ @@ -234633,77 +234633,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338d08 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3383b8 │ │ │ │ ldr r0, [pc, #2488] @ 338d68 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 338438 │ │ │ │ ldr r0, [pc, #2464] @ 338d6c │ │ │ │ ldr r2, [pc, #2464] @ 338d70 │ │ │ │ ldr r1, [pc, #2464] @ 338d74 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 338d78 │ │ │ │ ldr r1, [pc, #2428] @ 338d7c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 338d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757024 │ │ │ │ + bl 757174 │ │ │ │ ldr r1, [pc, #2400] @ 338d84 │ │ │ │ ldr r0, [pc, #2400] @ 338d88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 757024 │ │ │ │ + bl 757174 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #2372] @ 338d8c │ │ │ │ ldr r2, [pc, #2372] @ 338d90 │ │ │ │ ldr r1, [pc, #2372] @ 338d94 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 338d98 │ │ │ │ - bl 757898 │ │ │ │ - bl 72f540 │ │ │ │ + bl 7579e8 │ │ │ │ + bl 72f690 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 751968 │ │ │ │ + bl 751ab8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #2312] @ 338d9c │ │ │ │ ldr r3, [pc, #2192] @ 338d28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234722,17 +234722,17 @@ │ │ │ │ beq 33829c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 33829c │ │ │ │ bl 3399e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33829c │ │ │ │ - bl 75bb70 │ │ │ │ + bl 75bcc0 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 758f1c │ │ │ │ + bl 75906c │ │ │ │ cmp r0, #0 │ │ │ │ bne 338bb0 │ │ │ │ ldr r3, [pc, #2192] @ 338da0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -234751,46 +234751,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 338da8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 338dac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 33848c │ │ │ │ ldr r3, [pc, #2092] @ 338db0 │ │ │ │ ldr ip, [pc, #2092] @ 338db4 │ │ │ │ ldr r1, [pc, #2092] @ 338db8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 338dbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33856c │ │ │ │ mov r0, #0 │ │ │ │ bl 253a60 │ │ │ │ ldr r7, [pc, #2052] @ 338dc0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #2036] @ 338dc4 │ │ │ │ ldr r1, [pc, #2036] @ 338dc8 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -234953,25 +234953,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 253160 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3382c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #1364] @ 338df0 │ │ │ │ ldr r2, [pc, #1364] @ 338df4 │ │ │ │ ldr r1, [pc, #1364] @ 338df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 338dec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -235036,18 +235036,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253d48 │ │ │ │ b 338730 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 338e00 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ ldr r0, [pc, #1052] @ 338e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ b 338874 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 338850 │ │ │ │ mov r1, #0 │ │ │ │ b 338a24 │ │ │ │ @@ -235066,15 +235066,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 338a08 │ │ │ │ ldr r0, [pc, #952] @ 338e08 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r1, [pc, #932] @ 338e0c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253d48 │ │ │ │ b 3387f8 │ │ │ │ @@ -235095,69 +235095,69 @@ │ │ │ │ b 338774 │ │ │ │ ldr r1, [pc, #868] @ 338e1c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 253d48 │ │ │ │ b 338748 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 6ffb44 │ │ │ │ + bl 6ffc94 │ │ │ │ ldr r3, [pc, #844] @ 338e20 │ │ │ │ ldr ip, [pc, #844] @ 338e24 │ │ │ │ ldr r1, [pc, #844] @ 338e28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 338e2c │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 338bfc │ │ │ │ ldr r1, [pc, #792] @ 338e30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338b94 │ │ │ │ ldr sl, [pc, #764] @ 338e34 │ │ │ │ ldr r9, [pc, #764] @ 338e38 │ │ │ │ ldr r7, [pc, #764] @ 338e3c │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 6ffb44 │ │ │ │ + bl 6ffc94 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 338b4c │ │ │ │ ldr r1, [pc, #676] @ 338e40 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ mov r0, fp │ │ │ │ bl 2535bc │ │ │ │ b 33856c │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 338e44 │ │ │ │ ldr r2, [pc, #648] @ 338e48 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -235165,29 +235165,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 338e50 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [pc, #616] @ 338e54 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ b 33856c │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 6ffb44 │ │ │ │ + bl 6ffc94 │ │ │ │ ldr r1, [pc, #588] @ 338e58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ b 338ba4 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -235215,22 +235215,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 33898c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 338e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r1, [pc, #396] @ 338e64 │ │ │ │ ldr r0, [pc, #396] @ 338e68 │ │ │ │ ldr r2, [pc, #396] @ 338e6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -235250,113 +235250,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r2, r7, r4, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r7, ip, lsr ip │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r3, pc, r8, lsr #27 │ │ │ │ - rsbeq r1, sl, ip, lsr #26 │ │ │ │ - rsbeq r2, sl, r8, ror r2 │ │ │ │ + ldrsheq r3, [pc], #-232 @ │ │ │ │ + rsbeq r1, sl, ip, ror lr │ │ │ │ + rsbeq r2, sl, r8, asr #7 │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq pc, r3, r0, lsr #23 │ │ │ │ - ldrsbeq r3, [pc], #-196 @ │ │ │ │ - rsbeq r1, sl, ip, asr ip │ │ │ │ - rsbeq r2, sl, r8, lsr #3 │ │ │ │ - rsbseq r3, pc, r4, asr #24 │ │ │ │ - rsbeq r1, sl, r4, lsr #24 │ │ │ │ - rsbeq sl, fp, r0, lsr #25 │ │ │ │ - strdeq sl, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r3, pc, r8, ror #23 │ │ │ │ - rsbeq r1, sl, r8, ror fp │ │ │ │ - rsbeq r2, sl, r4, asr #1 │ │ │ │ - ldrheq ip, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sl, fp, r4, asr #5 │ │ │ │ - strdeq r4, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, fp, ip, lsr #5 │ │ │ │ - rsbeq r3, fp, r8, lsl #26 │ │ │ │ - rsbseq r3, pc, ip, ror #22 │ │ │ │ - rsbeq r9, fp, r0, lsr r9 │ │ │ │ - rsbseq r5, r4, r8, lsr #23 │ │ │ │ + ldrsheq pc, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r3, pc, r4, lsr #28 │ │ │ │ + rsbeq r1, sl, ip, lsr #27 │ │ │ │ + strdeq r2, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x007f3d94 │ │ │ │ + rsbeq r1, sl, r4, ror sp │ │ │ │ + strdeq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sl, fp, r4, asr #8 │ │ │ │ + rsbseq r3, pc, r8, lsr sp @ │ │ │ │ + rsbeq r1, sl, r8, asr #25 │ │ │ │ + rsbeq r2, sl, r4, lsl r2 │ │ │ │ + rsbseq ip, r3, r4, lsl #14 │ │ │ │ + rsbeq sl, fp, r4, lsl r4 │ │ │ │ + rsbeq r4, fp, r4, asr #16 │ │ │ │ + strdeq sl, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r3, fp, r8, asr lr │ │ │ │ + ldrheq r3, [pc], #-204 @ │ │ │ │ + rsbeq r9, fp, r0, lsl #21 │ │ │ │ + ldrsheq r5, [r4], #-200 @ 0xffffff38 @ │ │ │ │ muleq r0, r1, r6 │ │ │ │ umullseq r2, r7, r0, r9 │ │ │ │ @ instruction: 0x00a6a6b8 │ │ │ │ - rsbeq r9, fp, r0, lsl sp │ │ │ │ - rsbeq r9, fp, r0, lsr r8 │ │ │ │ + rsbeq r9, fp, r0, ror #28 │ │ │ │ + rsbeq r9, fp, r0, lsl #19 │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - rsbseq r3, pc, ip, lsr #20 │ │ │ │ - rsbeq r9, fp, r0, lsl #26 │ │ │ │ - strdeq r9, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r3, pc, ip, ror fp @ │ │ │ │ + rsbeq r9, fp, r0, asr lr │ │ │ │ + rsbeq r9, fp, r4, asr #18 │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - rsbseq r3, pc, r0, lsl #20 │ │ │ │ - rsbeq r1, sl, ip, ror r9 │ │ │ │ - rsbeq r1, sl, r8, asr #29 │ │ │ │ - strdeq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r3, r4, r8, lsr r8 │ │ │ │ - rsbeq pc, sl, r4, lsl r6 @ │ │ │ │ - rsbeq r9, fp, r8, lsr #25 │ │ │ │ - rsbeq r9, fp, ip, lsl #25 │ │ │ │ - rsbeq r9, fp, r4, ror ip │ │ │ │ - rsbeq r9, fp, r8, asr ip │ │ │ │ - rsbeq r9, fp, ip, lsr ip │ │ │ │ + rsbseq r3, pc, r0, asr fp @ │ │ │ │ + rsbeq r1, sl, ip, asr #21 │ │ │ │ + rsbeq r2, sl, r8, lsl r0 │ │ │ │ + rsbeq r9, fp, ip, asr #30 │ │ │ │ + rsbseq r3, r4, r8, lsl #19 │ │ │ │ + rsbeq pc, sl, r4, ror #14 │ │ │ │ + strdeq r9, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq r9, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r9, fp, r4, asr #27 │ │ │ │ + rsbeq r9, fp, r8, lsr #27 │ │ │ │ + rsbeq r9, fp, ip, lsl #27 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ - rsbseq r3, pc, r8, lsl r7 @ │ │ │ │ - rsbeq r1, sl, r8, lsr #13 │ │ │ │ - strdeq r1, [sl], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r9, fp, r8, lsr #20 │ │ │ │ - strdeq r9, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, fp, r8, lsl fp │ │ │ │ - rsbeq r9, fp, ip, lsl #20 │ │ │ │ - rsbeq pc, sl, ip, lsr #4 │ │ │ │ - rsbeq pc, sl, r8, lsl r2 @ │ │ │ │ - rsbeq pc, sl, r4, lsl #4 │ │ │ │ - strdeq pc, [sl], #-16 @ │ │ │ │ - ldrdeq pc, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsbeq r3, [pc], #-76 @ │ │ │ │ - rsbeq r9, fp, r4, ror fp │ │ │ │ - rsbeq r9, fp, r0, lsr #5 │ │ │ │ + rsbseq r3, pc, r8, ror #16 │ │ │ │ + strdeq r1, [sl], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r1, sl, r4, asr #26 │ │ │ │ + rsbeq r9, fp, r8, ror fp │ │ │ │ + rsbeq r9, fp, r8, asr #24 │ │ │ │ + rsbeq r9, fp, r8, ror #24 │ │ │ │ + rsbeq r9, fp, ip, asr fp │ │ │ │ + rsbeq pc, sl, ip, ror r3 @ │ │ │ │ + rsbeq pc, sl, r8, ror #6 │ │ │ │ + rsbeq pc, sl, r4, asr r3 @ │ │ │ │ + rsbeq pc, sl, r0, asr #6 │ │ │ │ + rsbeq pc, sl, ip, lsr #6 │ │ │ │ + rsbseq r3, pc, ip, lsr #12 │ │ │ │ + rsbeq r9, fp, r4, asr #25 │ │ │ │ + strdeq r9, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbeq r9, fp, r8, ror #22 │ │ │ │ - rsbseq r3, r4, r8, asr r3 │ │ │ │ - rsbeq pc, sl, r0, asr r1 @ │ │ │ │ - @ instruction: 0x0072499c │ │ │ │ - rsbseq r5, sl, r8, lsr #15 │ │ │ │ - ldrsheq r3, [pc], #-48 @ │ │ │ │ - rsbeq r9, fp, r8, lsl #14 │ │ │ │ - rsbeq r9, fp, ip, lsr #3 │ │ │ │ + strheq r9, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r4, r8, lsr #9 │ │ │ │ + rsbeq pc, sl, r0, lsr #5 │ │ │ │ + rsbseq r4, r2, ip, ror #21 │ │ │ │ + ldrsheq r5, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r3, pc, r0, asr #10 │ │ │ │ + rsbeq r9, fp, r8, asr r8 │ │ │ │ + strdeq r9, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - rsbeq r9, fp, r4, asr #14 │ │ │ │ - rsbeq r9, fp, ip, asr sl │ │ │ │ - rsbeq r9, fp, r0, lsl #18 │ │ │ │ - rsbeq r9, fp, r4, ror #15 │ │ │ │ - rsbeq r9, fp, ip, lsr #1 │ │ │ │ - rsbeq r9, fp, r8, ror #13 │ │ │ │ + @ instruction: 0x006b9894 │ │ │ │ + rsbeq r9, fp, ip, lsr #23 │ │ │ │ + rsbeq r9, fp, r0, asr sl │ │ │ │ + rsbeq r9, fp, r4, lsr r9 │ │ │ │ + strdeq r9, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r9, fp, r8, lsr r8 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - @ instruction: 0x006b9090 │ │ │ │ - rsbeq r9, fp, r0, lsr r9 │ │ │ │ + rsbeq r9, fp, r0, ror #3 │ │ │ │ + rsbeq r9, fp, r0, lsl #21 │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - rsbeq r9, fp, r4, ror r0 │ │ │ │ - rsbeq r9, fp, r0, lsl #19 │ │ │ │ + rsbeq r9, fp, r4, asr #3 │ │ │ │ + ldrdeq r9, [fp], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 00338e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 338ee8 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 99cbb0 │ │ │ │ + bl 99cd00 │ │ │ │ mov r0, #5 │ │ │ │ - bl 751944 │ │ │ │ + bl 751a94 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -235364,15 +235364,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq r9, r6, r8, lsr #26 │ │ │ │ │ │ │ │ 00338eec : │ │ │ │ - b 99cbe0 │ │ │ │ + b 99cd30 │ │ │ │ │ │ │ │ 00338ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 338fe8 │ │ │ │ @@ -235397,22 +235397,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 33ee64 │ │ │ │ ldr r4, [pc, #144] @ 338ff8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 751968 │ │ │ │ + bl 751ab8 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 750a60 │ │ │ │ + bl 750bb0 │ │ │ │ bl 3403f4 │ │ │ │ bl 33f21c │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 99cc1c │ │ │ │ + bl 99cd6c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338fb4 │ │ │ │ ldr r3, [pc, #80] @ 338ff0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -235444,58 +235444,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 3390b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 33907c │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #128] @ 3390bc │ │ │ │ ldr r2, [pc, #128] @ 3390c0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3390b0 │ │ │ │ ldr r1, [pc, #64] @ 3390c4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757f74 │ │ │ │ + bl 7580c4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 339094 │ │ │ │ - rsbseq pc, r9, r4, lsl #27 │ │ │ │ - rsbseq r3, pc, r8, asr #2 │ │ │ │ - rsbeq sl, fp, r0, ror #2 │ │ │ │ + ldrsbeq pc, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x007f3298 │ │ │ │ + strheq sl, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 3390d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r6, r9, r4, lsr #32 │ │ │ │ │ │ │ │ 003390d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -235508,25 +235508,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 75aadc │ │ │ │ + bl 75ac2c │ │ │ │ ldr r1, [pc, #160] @ 3391c8 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757f74 │ │ │ │ + bl 7580c4 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33918c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #124] @ 3391cc │ │ │ │ ldr r3, [pc, #112] @ 3391c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235546,42 +235546,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339148 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, r0, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0x00971cd4 │ │ │ │ - rsbseq r2, pc, r8, ror #31 │ │ │ │ - rsbeq sl, fp, r0, lsr r0 │ │ │ │ - rsbeq sl, fp, r8, lsl r0 │ │ │ │ + rsbseq r3, pc, r8, lsr r1 @ │ │ │ │ + rsbeq sl, fp, r0, lsl #3 │ │ │ │ + rsbeq sl, fp, r8, ror #2 │ │ │ │ ldr r0, [pc, #4] @ 3391e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r5, r9, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 339284 │ │ │ │ ldr r2, [pc, #128] @ 339288 │ │ │ │ ldr r1, [pc, #128] @ 33928c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #100] @ 339290 │ │ │ │ ldr r1, [pc, #100] @ 339294 │ │ │ │ ldr ip, [pc, #100] @ 339298 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -235598,20 +235598,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007f2f9c │ │ │ │ - rsbeq r0, sl, ip, lsr sp │ │ │ │ - rsbeq r1, sl, r8, lsl #5 │ │ │ │ + rsbseq r3, pc, ip, ror #1 │ │ │ │ + rsbeq r0, sl, ip, lsl #29 │ │ │ │ + ldrdeq r1, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - strheq r9, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r9, r4, r0, lsl #21 │ │ │ │ + rsbeq sl, fp, r4, lsl #2 │ │ │ │ + ldrsbeq r9, [r4], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -235619,42 +235619,42 @@ │ │ │ │ beq 3392cc │ │ │ │ bl 25ce80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33932c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3392f0 │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 339318 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 339340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #16] @ 339344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ - strdeq r9, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r9, fp, r8, asr #29 │ │ │ │ + rsbeq sl, fp, r8, asr #32 │ │ │ │ + rsbeq sl, fp, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 339870 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -235668,24 +235668,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #1236] @ 33987c │ │ │ │ ldr r2, [pc, #1236] @ 339880 │ │ │ │ ldr r1, [pc, #1236] @ 339884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -235753,15 +235753,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339554 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3397ac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -235777,15 +235777,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #836] @ 3398a0 │ │ │ │ ldr r3, [pc, #792] @ 339878 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235824,38 +235824,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 339674 │ │ │ │ ldr r7, [pc, #680] @ 3398ac │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3397f0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758174 │ │ │ │ + bl 7582c4 │ │ │ │ ldr r1, [pc, #644] @ 3398b0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75a654 │ │ │ │ + bl 75a7a4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 3398b4 │ │ │ │ ldr r2, [pc, #616] @ 3398b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 3398bc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235866,28 +235866,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 339554 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 339554 │ │ │ │ ldr r3, [pc, #508] @ 3398c0 │ │ │ │ ldr ip, [pc, #508] @ 3398c4 │ │ │ │ ldr r1, [pc, #508] @ 3398c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339554 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 339748 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -235899,15 +235899,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339554 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 339710 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -235925,118 +235925,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3395e8 │ │ │ │ ldr r0, [pc, #320] @ 3398dc │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 3395e8 │ │ │ │ ldr r3, [pc, #300] @ 3398e0 │ │ │ │ ldr ip, [pc, #300] @ 3398e4 │ │ │ │ ldr r1, [pc, #300] @ 3398e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339554 │ │ │ │ ldr r0, [pc, #264] @ 3398ec │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 339554 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 3398f0 │ │ │ │ ldr ip, [pc, #244] @ 3398f4 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 3398f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339554 │ │ │ │ ldr r3, [pc, #204] @ 3398fc │ │ │ │ ldr r0, [pc, #204] @ 339900 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 339904 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [pc, #168] @ 339908 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a074 │ │ │ │ + bl 99a1c4 │ │ │ │ b 339554 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, r0, asr #21 │ │ │ │ @ instruction: 0x00971ab0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r2, pc, r8, lsl lr @ │ │ │ │ - rsbeq r0, sl, r0, lsr #23 │ │ │ │ - rsbeq r1, sl, r8, ror #1 │ │ │ │ - ldrsheq r2, [pc], #-192 @ │ │ │ │ - strheq r9, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x006b9d94 │ │ │ │ - @ instruction: 0x007f2c94 │ │ │ │ - rsbeq r9, fp, r4, asr sp │ │ │ │ - rsbeq r9, fp, ip, lsr sp │ │ │ │ + rsbseq r2, pc, r8, ror #30 │ │ │ │ + strdeq r0, [sl], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r1, sl, r8, lsr r2 │ │ │ │ + rsbseq r2, pc, r0, asr #28 │ │ │ │ + rsbeq sl, fp, ip │ │ │ │ + rsbeq r9, fp, r4, ror #29 │ │ │ │ + rsbseq r2, pc, r4, ror #27 │ │ │ │ + rsbeq r9, fp, r4, lsr #29 │ │ │ │ + rsbeq r9, fp, ip, lsl #29 │ │ │ │ addseq r1, r7, r8, asr #17 │ │ │ │ adceq r9, r6, r4, lsr r6 │ │ │ │ adceq r9, r6, r8, lsl #12 │ │ │ │ - rsbeq r0, fp, r4, ror #29 │ │ │ │ - ldrsheq lr, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r2, pc, r8, ror fp @ │ │ │ │ - rsbeq r9, fp, ip, ror #28 │ │ │ │ + rsbeq r1, fp, r4, lsr r0 │ │ │ │ + rsbseq lr, r3, r4, asr #18 │ │ │ │ + rsbseq r2, pc, r8, asr #25 │ │ │ │ + strheq r9, [fp], #-252 @ 0xffffff04 @ │ │ │ │ adceq r9, r6, r4, asr r5 │ │ │ │ - ldrsheq r2, [pc], #-168 @ │ │ │ │ - rsbeq r9, fp, r8, ror #23 │ │ │ │ - rsbeq r9, fp, r4, lsr #23 │ │ │ │ - rsbseq r2, pc, r4, lsr #21 │ │ │ │ - rsbeq r9, fp, r4, lsr #25 │ │ │ │ - rsbeq r9, fp, r0, asr fp │ │ │ │ + rsbseq r2, pc, r8, asr #24 │ │ │ │ + rsbeq r9, fp, r8, lsr sp │ │ │ │ + strdeq r9, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r2, [pc], #-180 @ │ │ │ │ + strdeq r9, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r9, fp, r0, lsr #25 │ │ │ │ andeq r3, r0, r8, ror #22 │ │ │ │ - ldrdeq r9, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r2, pc, r8, lsl #20 │ │ │ │ - rsbeq r9, fp, r4, lsl fp │ │ │ │ - strheq r9, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r9, fp, r0, ror fp │ │ │ │ - ldrheq r2, [pc], #-156 @ │ │ │ │ - strheq r9, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r9, fp, r8, ror #20 │ │ │ │ - rsbseq r2, pc, r8, lsl #19 │ │ │ │ - ldrdeq r9, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r9, fp, r4, lsr sl │ │ │ │ - strdeq r9, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r9, fp, r4, lsr #28 │ │ │ │ + rsbseq r2, pc, r8, asr fp @ │ │ │ │ + rsbeq r9, fp, r4, ror #24 │ │ │ │ + rsbeq r9, fp, r4, lsl #24 │ │ │ │ + rsbeq r9, fp, r0, asr #25 │ │ │ │ + rsbseq r2, pc, ip, lsl #22 │ │ │ │ + rsbeq r9, fp, r4, lsl #28 │ │ │ │ + strheq r9, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r2, [pc], #-168 @ │ │ │ │ + rsbeq r9, fp, r8, lsr #26 │ │ │ │ + rsbeq r9, fp, r4, lsl #23 │ │ │ │ + rsbeq r9, fp, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 716008 │ │ │ │ + bl 716158 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716000 │ │ │ │ + bl 716150 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 715ff0 │ │ │ │ + bl 716140 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 33995c │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236049,21 +236049,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 716008 │ │ │ │ + bl 716158 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 716000 │ │ │ │ + bl 716150 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 715ff0 │ │ │ │ + bl 716140 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3399c8 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -236183,15 +236183,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 33a258 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a0bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -236228,29 +236228,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r3, [pc, #1548] @ 33a268 │ │ │ │ ldr lr, [pc, #1548] @ 33a26c │ │ │ │ ldr r1, [pc, #1548] @ 33a270 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #1508] @ 33a274 │ │ │ │ ldr r3, [pc, #1460] @ 33a248 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236269,42 +236269,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r3, [pc, #1412] @ 33a284 │ │ │ │ ldr lr, [pc, #1412] @ 33a288 │ │ │ │ ldr r1, [pc, #1412] @ 33a28c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r3, [pc, #1372] @ 33a290 │ │ │ │ ldr ip, [pc, #1372] @ 33a294 │ │ │ │ ldr r1, [pc, #1372] @ 33a298 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -236386,15 +236386,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 33a2ac │ │ │ │ movcc r3, r1 │ │ │ │ @@ -236438,15 +236438,15 @@ │ │ │ │ beq 339f30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8b7c │ │ │ │ + bl 9d8ccc │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 33a2b0 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -236510,54 +236510,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r3, [pc, #508] @ 33a2c0 │ │ │ │ ldr ip, [pc, #508] @ 33a2c4 │ │ │ │ ldr r1, [pc, #508] @ 33a2c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33a2cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 339ea0 │ │ │ │ ldr r3, [pc, #464] @ 33a2d0 │ │ │ │ ldr ip, [pc, #464] @ 33a2d4 │ │ │ │ ldr r1, [pc, #464] @ 33a2d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r3, [pc, #428] @ 33a2dc │ │ │ │ ldr ip, [pc, #428] @ 33a2e0 │ │ │ │ ldr r1, [pc, #428] @ 33a2e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 33a2e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r3, [pc, #396] @ 33a2ec │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 33a2f0 │ │ │ │ ldr r1, [pc, #384] @ 33a2f4 │ │ │ │ @@ -236565,15 +236565,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r2, [pc, #268] @ 33a2ac │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 33a2f8 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -236586,15 +236586,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 33a304 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 33a308 │ │ │ │ @@ -236607,69 +236607,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 33a314 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 339c88 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r7, r4, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r2, pc, r8, asr #12 │ │ │ │ - @ instruction: 0x006b9a9c │ │ │ │ - rsbeq r9, fp, r8, ror #13 │ │ │ │ + @ instruction: 0x007f2798 │ │ │ │ + rsbeq r9, fp, ip, ror #23 │ │ │ │ + rsbeq r9, fp, r8, lsr r8 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - @ instruction: 0x007f2594 │ │ │ │ - rsbeq r9, fp, ip, asr #22 │ │ │ │ - rsbeq r9, fp, r8, lsr r6 │ │ │ │ - rsbseq r2, pc, r4, ror #10 │ │ │ │ - rsbeq r9, fp, r8, lsl #17 │ │ │ │ - rsbeq r9, fp, r4, lsl #12 │ │ │ │ + rsbseq r2, pc, r4, ror #13 │ │ │ │ + @ instruction: 0x006b9c9c │ │ │ │ + rsbeq r9, fp, r8, lsl #15 │ │ │ │ + ldrheq r2, [pc], #-100 @ │ │ │ │ + ldrdeq r9, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r9, fp, r4, asr r7 │ │ │ │ umullseq r1, r7, r4, r1 │ │ │ │ - rsbseq r2, pc, ip, ror #9 │ │ │ │ - strheq r9, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x006b959c │ │ │ │ - ldrheq r2, [pc], #-76 @ │ │ │ │ - rsbeq r9, fp, r8, asr #16 │ │ │ │ - rsbeq r9, fp, ip, ror #10 │ │ │ │ - rsbseq r2, pc, r8, lsl #9 │ │ │ │ - rsbeq r9, fp, r4, ror #15 │ │ │ │ - rsbeq r9, fp, ip, lsr #10 │ │ │ │ + rsbseq r2, pc, ip, lsr r6 @ │ │ │ │ + rsbeq r9, fp, r8, lsl #20 │ │ │ │ + rsbeq r9, fp, ip, ror #13 │ │ │ │ + rsbseq r2, pc, ip, lsl #12 │ │ │ │ + @ instruction: 0x006b9998 │ │ │ │ + strheq r9, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsbeq r2, [pc], #-88 @ │ │ │ │ + rsbeq r9, fp, r4, lsr r9 │ │ │ │ + rsbeq r9, fp, ip, ror r6 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r2, pc, r8, lsr #2 │ │ │ │ - rsbeq r9, fp, r4, lsr #10 │ │ │ │ - ldrdeq r9, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsheq r2, [pc], #-8 @ │ │ │ │ - rsbeq r9, fp, r0, lsl r6 │ │ │ │ - rsbeq r9, fp, r4, lsr #3 │ │ │ │ + rsbseq r2, pc, r8, ror r2 @ │ │ │ │ + rsbeq r9, fp, r4, ror r6 │ │ │ │ + rsbeq r9, fp, r8, lsr #6 │ │ │ │ + rsbseq r2, pc, r8, asr #4 │ │ │ │ + rsbeq r9, fp, r0, ror #14 │ │ │ │ + strdeq r9, [fp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - ldrheq r2, [pc], #-12 @ │ │ │ │ - ldrdeq r9, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r9, fp, ip, ror #2 │ │ │ │ - rsbseq r2, pc, ip, lsl #1 │ │ │ │ - rsbeq r9, fp, r0, asr #11 │ │ │ │ - rsbeq r9, fp, r8, lsr r1 │ │ │ │ + rsbseq r2, pc, ip, lsl #4 │ │ │ │ + rsbeq r9, fp, r4, lsr #12 │ │ │ │ + strheq r9, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq r2, [pc], #-28 @ │ │ │ │ + rsbeq r9, fp, r0, lsl r7 │ │ │ │ + rsbeq r9, fp, r8, lsl #5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r9, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r2, pc, r4, asr r0 @ │ │ │ │ - strdeq r9, [fp], #-12 @ │ │ │ │ - rsbseq r2, pc, r0 │ │ │ │ - rsbeq r9, fp, r0, lsl #12 │ │ │ │ - rsbeq r9, fp, r0, lsr #1 │ │ │ │ + rsbeq r9, fp, r0, lsr #14 │ │ │ │ + rsbseq r2, pc, r4, lsr #3 │ │ │ │ + rsbeq r9, fp, ip, asr #4 │ │ │ │ + rsbseq r2, pc, r0, asr r1 @ │ │ │ │ + rsbeq r9, fp, r0, asr r7 │ │ │ │ + strdeq r9, [fp], #-16 @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq r9, fp, r4, asr r4 │ │ │ │ - rsbeq r9, fp, r0, asr r0 │ │ │ │ - rsbseq r1, pc, ip, lsr #31 │ │ │ │ + rsbeq r9, fp, r4, lsr #11 │ │ │ │ + rsbeq r9, fp, r0, lsr #3 │ │ │ │ + ldrsheq r2, [pc], #-12 @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0033a318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -236765,15 +236765,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 33a6b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 33a6b4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -236783,15 +236783,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 33a6c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 33a6c4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236802,15 +236802,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 33a6d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236821,15 +236821,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 33a6e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 33a6e4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -236845,15 +236845,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 33a6f4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a4ac │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 33a6f8 │ │ │ │ ldr r3, [pc, #248] @ 33a6fc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 33a700 │ │ │ │ @@ -236862,26 +236862,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a4ac │ │ │ │ ldr r1, [pc, #200] @ 33a704 │ │ │ │ ldr r3, [pc, #200] @ 33a708 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 33a70c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 33a710 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a4ac │ │ │ │ ldr r3, [pc, #172] @ 33a714 │ │ │ │ ldr r1, [pc, #172] @ 33a718 │ │ │ │ ldr r0, [pc, #172] @ 33a71c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 33a720 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -236893,48 +236893,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 33a72c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r1, pc, r4, lsr sp @ │ │ │ │ - ldrdeq r9, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrdeq r8, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r1, pc, r4, lsl #29 │ │ │ │ + rsbeq r9, fp, r0, lsr #10 │ │ │ │ + rsbeq r8, fp, r8, lsr #30 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq r1, pc, r8, ror #25 │ │ │ │ - rsbeq r9, fp, ip, asr r3 │ │ │ │ - @ instruction: 0x006b8d90 │ │ │ │ + rsbseq r1, pc, r8, lsr lr @ │ │ │ │ + rsbeq r9, fp, ip, lsr #9 │ │ │ │ + rsbeq r8, fp, r0, ror #29 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq r1, pc, r0, lsr #25 │ │ │ │ - strheq r9, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r8, fp, r4, asr #26 │ │ │ │ + ldrsheq r1, [pc], #-208 @ │ │ │ │ + rsbeq r9, fp, r0, lsl #10 │ │ │ │ + @ instruction: 0x006b8e94 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbseq r1, pc, r0, asr ip @ │ │ │ │ - rsbeq r9, fp, ip, lsl #8 │ │ │ │ - strdeq r8, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, pc, r0, lsr #27 │ │ │ │ + rsbeq r9, fp, ip, asr r5 │ │ │ │ + rsbeq r8, fp, r8, asr #28 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - rsbeq r9, fp, r8, lsr r4 │ │ │ │ - rsbseq r1, pc, r0, lsl #24 │ │ │ │ - rsbeq r8, fp, ip, lsr #25 │ │ │ │ + rsbeq r9, fp, r8, lsl #11 │ │ │ │ + rsbseq r1, pc, r0, asr sp @ │ │ │ │ + strdeq r8, [fp], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq r9, fp, r0, asr #8 │ │ │ │ - ldrheq r1, [pc], #-184 @ │ │ │ │ - rsbeq r8, fp, r4, ror #24 │ │ │ │ - rsbeq r9, fp, r8, lsl #7 │ │ │ │ - rsbseq r1, pc, ip, ror fp @ │ │ │ │ - rsbeq r8, fp, r4, lsr #24 │ │ │ │ + @ instruction: 0x006b9590 │ │ │ │ + rsbseq r1, pc, r8, lsl #26 │ │ │ │ + strheq r8, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq r9, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r1, pc, ip, asr #25 │ │ │ │ + rsbeq r8, fp, r4, ror sp │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbseq r1, pc, r8, asr fp @ │ │ │ │ - rsbeq r8, fp, r4, lsl #24 │ │ │ │ - ldrdeq r9, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r1, pc, r8, lsr #25 │ │ │ │ + rsbeq r8, fp, r4, asr sp │ │ │ │ + rsbeq r9, fp, r8, lsr #8 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - rsbseq r1, pc, r4, lsr fp @ │ │ │ │ - rsbeq r8, fp, r4, ror #23 │ │ │ │ - rsbeq r9, fp, r4, lsl #5 │ │ │ │ + rsbseq r1, pc, r4, lsl #25 │ │ │ │ + rsbeq r8, fp, r4, lsr sp │ │ │ │ + ldrdeq r9, [fp], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 0033a730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -237028,15 +237028,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 33aab4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -237046,27 +237046,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a8c0 │ │ │ │ ldr r3, [pc, #432] @ 33aac4 │ │ │ │ ldr ip, [pc, #432] @ 33aac8 │ │ │ │ ldr r1, [pc, #432] @ 33aacc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 33aad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a8c0 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 33a9b8 │ │ │ │ ldr r4, [pc, #392] @ 33aad4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 33aad8 │ │ │ │ ldr ip, [pc, #388] @ 33aadc │ │ │ │ @@ -237077,27 +237077,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a8c0 │ │ │ │ ldr r3, [pc, #340] @ 33aae4 │ │ │ │ ldr ip, [pc, #340] @ 33aae8 │ │ │ │ ldr r1, [pc, #340] @ 33aaec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a8c0 │ │ │ │ ldr r4, [pc, #304] @ 33aaf0 │ │ │ │ add r4, pc, r4 │ │ │ │ b 33a94c │ │ │ │ ldr r3, [pc, #296] @ 33aaf4 │ │ │ │ ldr r4, [pc, #296] @ 33aaf8 │ │ │ │ ldr r1, [pc, #296] @ 33aafc │ │ │ │ @@ -237106,92 +237106,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a8c0 │ │ │ │ ldr r3, [pc, #252] @ 33ab00 │ │ │ │ ldr ip, [pc, #252] @ 33ab04 │ │ │ │ ldr r1, [pc, #252] @ 33ab08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 33ab0c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a8c0 │ │ │ │ ldr r3, [pc, #212] @ 33ab10 │ │ │ │ ldr ip, [pc, #212] @ 33ab14 │ │ │ │ ldr r1, [pc, #212] @ 33ab18 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 33ab1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a8c0 │ │ │ │ ldr r3, [pc, #180] @ 33ab20 │ │ │ │ ldr ip, [pc, #180] @ 33ab24 │ │ │ │ ldr r1, [pc, #180] @ 33ab28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33a8c0 │ │ │ │ bl 2554dc │ │ │ │ - rsbseq r1, pc, ip, asr sl @ │ │ │ │ - rsbseq r1, pc, r4, lsr #18 │ │ │ │ - strdeq r9, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, fp, ip, asr #19 │ │ │ │ + rsbseq r1, pc, ip, lsr #23 │ │ │ │ + rsbseq r1, pc, r4, ror sl @ │ │ │ │ + rsbeq r9, fp, ip, asr #6 │ │ │ │ + rsbeq r8, fp, ip, lsl fp │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - ldrsbeq r1, [pc], #-136 @ │ │ │ │ - rsbeq r8, fp, r4, ror #19 │ │ │ │ - rsbeq r8, fp, r8, lsl #19 │ │ │ │ - rsbseq r1, pc, r8, lsr #17 │ │ │ │ - strheq r8, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r8, fp, r4, asr r9 │ │ │ │ + rsbseq r1, pc, r8, lsr #20 │ │ │ │ + rsbeq r8, fp, r4, lsr fp │ │ │ │ + ldrdeq r8, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r1, [pc], #-152 @ │ │ │ │ + rsbeq r8, fp, r4, lsl #22 │ │ │ │ + rsbeq r8, fp, r4, lsr #21 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq sl, r4, r8, lsl #2 │ │ │ │ - rsbseq r1, pc, r4, ror #16 │ │ │ │ - rsbeq r9, fp, r4, ror r1 │ │ │ │ - rsbeq r8, fp, r8, lsl #18 │ │ │ │ - rsbseq r1, pc, ip, lsr #16 │ │ │ │ - rsbeq r9, fp, ip, ror #2 │ │ │ │ - ldrdeq r8, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq sl, r4, r0, lsr #1 │ │ │ │ - rsbseq r1, pc, ip, ror #15 │ │ │ │ - @ instruction: 0x006b9190 │ │ │ │ - @ instruction: 0x006b8890 │ │ │ │ - ldrheq r1, [pc], #-120 @ │ │ │ │ - rsbeq r9, fp, r4, ror #3 │ │ │ │ - rsbeq r8, fp, r8, asr r8 │ │ │ │ + rsbseq sl, r4, r8, asr r2 │ │ │ │ + ldrheq r1, [pc], #-148 @ │ │ │ │ + rsbeq r9, fp, r4, asr #5 │ │ │ │ + rsbeq r8, fp, r8, asr sl │ │ │ │ + rsbseq r1, pc, ip, ror r9 @ │ │ │ │ + strheq r9, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, fp, ip, lsr #20 │ │ │ │ + ldrsheq sl, [r4], #-16 @ │ │ │ │ + rsbseq r1, pc, ip, lsr r9 @ │ │ │ │ + rsbeq r9, fp, r0, ror #5 │ │ │ │ + rsbeq r8, fp, r0, ror #19 │ │ │ │ + rsbseq r1, pc, r8, lsl #18 │ │ │ │ + rsbeq r9, fp, r4, lsr r3 │ │ │ │ + rsbeq r8, fp, r8, lsr #19 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq r1, pc, r0, lsl #15 │ │ │ │ - rsbeq r9, fp, r8, lsl #3 │ │ │ │ - rsbeq r8, fp, ip, lsr #16 │ │ │ │ + ldrsbeq r1, [pc], #-128 @ │ │ │ │ + ldrdeq r9, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r8, fp, ip, ror r9 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbseq r1, pc, ip, asr #14 │ │ │ │ - rsbeq r9, fp, r0, lsr r1 │ │ │ │ - strdeq r8, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x007f189c │ │ │ │ + rsbeq r9, fp, r0, lsl #5 │ │ │ │ + rsbeq r8, fp, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 33ace0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -237209,36 +237209,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 976c70 │ │ │ │ + bl 976dc0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 917e94 │ │ │ │ + bl 917fe4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978ff0 │ │ │ │ + bl 979140 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 33acd4 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 33ac34 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ac7c │ │ │ │ - bl 9135d0 │ │ │ │ + bl 913720 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 33acc8 │ │ │ │ ldr r2, [pc, #248] @ 33acf4 │ │ │ │ ldr r3, [pc, #232] @ 33ace8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237256,20 +237256,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 33abd8 │ │ │ │ ldr r1, [pc, #176] @ 33acf8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99e188 │ │ │ │ + bl 99e2d8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98c07c │ │ │ │ + bl 98c1cc │ │ │ │ cmp r0, #0 │ │ │ │ blt 33ac94 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33abe4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -237285,31 +237285,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ b 33ac6c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ mvn r0, #0 │ │ │ │ b 33abf4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, pc, r0, lsl #13 │ │ │ │ + ldrsbeq r1, [pc], #-112 @ │ │ │ │ addseq r0, r7, r8, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, r9, ip, lsl r9 @ │ │ │ │ - ldrdeq pc, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq pc, r9, ip, ror #20 │ │ │ │ + rsbeq pc, r9, r0, lsr #10 │ │ │ │ addseq r0, r7, r8, lsr #4 │ │ │ │ - ldrdeq sl, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r8, fp, r4, asr #31 │ │ │ │ - rsbeq r8, fp, ip, asr #11 │ │ │ │ + rsbeq sl, ip, ip, lsr #12 │ │ │ │ + rsbeq r9, fp, r4, lsl r1 │ │ │ │ + rsbeq r8, fp, ip, lsl r7 │ │ │ │ │ │ │ │ 0033ad04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 33b1d4 │ │ │ │ @@ -237317,24 +237317,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #1176] @ 33b1dc │ │ │ │ ldr r2, [pc, #1176] @ 33b1e0 │ │ │ │ ldr r1, [pc, #1176] @ 33b1e4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 33b1e8 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 33add0 │ │ │ │ @@ -237414,15 +237414,15 @@ │ │ │ │ bl 255a7c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 33b0a0 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -237436,15 +237436,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 3380f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -237569,37 +237569,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b0a0 │ │ │ │ b 33af50 │ │ │ │ ldr r0, [pc, #216] @ 33b1fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #196] @ 33b200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #180] @ 33b204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 33b208 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r0, [pc, #140] @ 33b20c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ ldr r3, [pc, #124] @ 33b210 │ │ │ │ ldr r1, [pc, #124] @ 33b214 │ │ │ │ ldr r0, [pc, #124] @ 33b218 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 33b21c │ │ │ │ @@ -237614,58 +237614,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 33b22c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r0, r7, r8, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, pc, ip, ror r4 @ │ │ │ │ - rsbeq pc, r9, r0, lsl #4 │ │ │ │ - rsbeq pc, r9, ip, asr #14 │ │ │ │ + rsbseq r1, pc, ip, asr #11 │ │ │ │ + rsbeq pc, r9, r0, asr r3 @ │ │ │ │ + @ instruction: 0x0069f89c │ │ │ │ ldrheq r0, [r7], r8 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ strdeq r7, [r6], ip @ │ │ │ │ adceq r7, r6, ip, asr sp │ │ │ │ addseq pc, r6, ip, ror sp @ │ │ │ │ - rsbeq r8, fp, r4, ror #24 │ │ │ │ - rsbeq r8, fp, r0, ror fp │ │ │ │ - strheq r8, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r8, fp, ip, lsl #23 │ │ │ │ - strheq r8, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r1, pc, ip, lsr #32 │ │ │ │ - ldrdeq r8, [fp], #-8 @ │ │ │ │ - rsbeq r8, fp, r4, ror #21 │ │ │ │ + strheq r8, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, fp, r0, asr #25 │ │ │ │ + rsbeq r8, fp, r0, lsl #28 │ │ │ │ + ldrdeq r8, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r8, fp, ip, lsl #26 │ │ │ │ + rsbseq r1, pc, ip, ror r1 @ │ │ │ │ + rsbeq r8, fp, r8, lsr #4 │ │ │ │ + rsbeq r8, fp, r4, lsr ip │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq r1, pc, r8 │ │ │ │ - strheq r8, [fp], #-4 @ │ │ │ │ - strdeq r8, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r1, pc, r8, asr r1 @ │ │ │ │ + rsbeq r8, fp, r4, lsl #4 │ │ │ │ + rsbeq r8, fp, ip, asr #24 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0033b230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 33b280 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99c2d0 │ │ │ │ + bl 99c420 │ │ │ │ ldr r4, [pc, #40] @ 33b284 │ │ │ │ ldr r3, [pc, #40] @ 33b288 │ │ │ │ ldr r1, [pc, #40] @ 33b28c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99fb38 │ │ │ │ - ldrsbeq sl, [r4], #-16 @ │ │ │ │ + b 99fc88 │ │ │ │ + rsbseq sl, r4, r0, lsr #6 │ │ │ │ addseq pc, r6, r4, asr #23 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0033b290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237681,15 +237681,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 75a02c │ │ │ │ + bl 75a17c │ │ │ │ cmn r0, #1 │ │ │ │ beq 33b370 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237710,15 +237710,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 33b3c8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237726,29 +237726,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b2fc │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 759f7c │ │ │ │ + bl 75a0cc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq pc, r6, ip, ror fp @ │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r8, fp, r0, asr #23 │ │ │ │ - @ instruction: 0x007f0e94 │ │ │ │ - rsbeq r8, fp, r0, asr fp │ │ │ │ - rsbeq r7, fp, r4, lsr pc │ │ │ │ + rsbeq r8, fp, r0, lsl sp │ │ │ │ + rsbseq r0, pc, r4, ror #31 │ │ │ │ + rsbeq r8, fp, r0, lsr #25 │ │ │ │ + rsbeq r8, fp, r4, lsl #1 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0033b3cc : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237803,15 +237803,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33b434 │ │ │ │ - bl 914208 │ │ │ │ + bl 914358 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 33b514 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -237891,17 +237891,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 33b624 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - @ instruction: 0x007f0d95 │ │ │ │ - rsbseq r0, pc, r8, asr #23 │ │ │ │ - rsbeq r7, fp, r0, ror ip │ │ │ │ + rsbseq r0, pc, r5, ror #29 │ │ │ │ + rsbseq r0, pc, r8, lsl sp @ │ │ │ │ + rsbeq r7, fp, r0, asr #27 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0033b628 : │ │ │ │ ldr r2, [pc, #80] @ 33b680 │ │ │ │ ldr r3, [pc, #80] @ 33b684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237918,15 +237918,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 33b688 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71e3dc │ │ │ │ + b 71e52c │ │ │ │ @ instruction: 0x0096f7f4 │ │ │ │ andeq r1, r0, ip │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0033b68c : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -237944,15 +237944,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 33b6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71e3dc │ │ │ │ + b 71e52c │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0033b6e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238112,74 +238112,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 33b920 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #68] @ 33b9b4 │ │ │ │ ldr r2, [pc, #68] @ 33b9b8 │ │ │ │ ldr r1, [pc, #68] @ 33b9bc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 33b9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b934 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 33b8e8 │ │ │ │ b 33b934 │ │ │ │ - rsbseq r9, r5, r4, ror pc │ │ │ │ - rsbseq r6, r6, r8, lsr #25 │ │ │ │ - rsbseq r0, pc, r0, asr r9 @ │ │ │ │ - rsbeq lr, r9, ip, ror #11 │ │ │ │ - rsbeq r6, lr, r0, lsl #10 │ │ │ │ + rsbseq sl, r5, r4, asr #1 │ │ │ │ + ldrsheq r6, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r0, pc, r0, lsr #21 │ │ │ │ + rsbeq lr, r9, ip, lsr r7 │ │ │ │ + rsbeq r6, lr, r0, asr r6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0033b9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #88] @ 33ba40 │ │ │ │ ldr r2, [pc, #88] @ 33ba44 │ │ │ │ ldr r1, [pc, #88] @ 33ba48 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ba30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 757b2c │ │ │ │ - ldrsbeq r0, [pc], #-136 @ │ │ │ │ - rsbeq lr, r9, r4, ror r5 │ │ │ │ - rsbeq r6, lr, r4, lsl r8 │ │ │ │ + b 757c7c │ │ │ │ + rsbseq r0, pc, r8, lsr #20 │ │ │ │ + rsbeq lr, r9, r4, asr #13 │ │ │ │ + rsbeq r6, lr, r4, ror #18 │ │ │ │ │ │ │ │ 0033ba4c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 32af14 │ │ │ │ │ │ │ │ @@ -238234,40 +238234,40 @@ │ │ │ │ 0033bb14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr r7, [pc, #156] @ 33bbd4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bbb4 │ │ │ │ ldr r4, [pc, #132] @ 33bbd8 │ │ │ │ ldr r2, [pc, #132] @ 33bbdc │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bbb4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -238276,54 +238276,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq lr, r9, ip, ror #18 │ │ │ │ - @ instruction: 0x007f0794 │ │ │ │ - strdeq lr, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + strheq lr, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r0, pc, r4, ror #17 │ │ │ │ + rsbeq lr, r9, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 33bd4c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #316] @ 33bd50 │ │ │ │ ldr r1, [pc, #316] @ 33bd54 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33bd18 │ │ │ │ cmp r4, #0 │ │ │ │ beq 33bce4 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 33bc94 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #252] @ 33bd58 │ │ │ │ ldr r1, [pc, #252] @ 33bd5c │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bcc8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238335,72 +238335,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 33bb14 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33bcc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr ip, [pc, #104] @ 33bd6c │ │ │ │ ldr r1, [pc, #104] @ 33bd70 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 33bd38 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr ip, [pc, #76] @ 33bd74 │ │ │ │ ldr r1, [pc, #76] @ 33bd78 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33bcc4 │ │ │ │ - rsbseq r0, pc, r4, ror #13 │ │ │ │ - rsbeq lr, r9, ip, asr #6 │ │ │ │ - rsbeq r6, lr, ip, ror #11 │ │ │ │ - ldrdeq r4, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r4, fp, ip, ror #31 │ │ │ │ - rsbseq r0, pc, r4, asr #12 │ │ │ │ - rsbeq r8, fp, r8, lsr r2 │ │ │ │ - strdeq r8, [fp], #-16 @ │ │ │ │ - rsbeq r8, fp, r4, lsl #4 │ │ │ │ - @ instruction: 0x006b8194 │ │ │ │ - rsbeq r8, fp, ip, lsl #3 │ │ │ │ - rsbeq r8, fp, r0, ror r1 │ │ │ │ + rsbseq r0, pc, r4, lsr r8 @ │ │ │ │ + @ instruction: 0x0069e49c │ │ │ │ + rsbeq r6, lr, ip, lsr r7 │ │ │ │ + rsbeq r5, fp, r8, lsr #2 │ │ │ │ + rsbeq r5, fp, ip, lsr r1 │ │ │ │ + @ instruction: 0x007f0794 │ │ │ │ + rsbeq r8, fp, r8, lsl #7 │ │ │ │ + rsbeq r8, fp, r0, asr #6 │ │ │ │ + rsbeq r8, fp, r4, asr r3 │ │ │ │ + rsbeq r8, fp, r4, ror #5 │ │ │ │ + ldrdeq r8, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, fp, r0, asr #5 │ │ │ │ │ │ │ │ 0033bd7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33bbe0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33bddc │ │ │ │ @@ -238412,56 +238412,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 33be64 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33bdbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 33be68 │ │ │ │ ldr r5, [pc, #100] @ 33be6c │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33bdbc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - strheq lr, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r0, pc, r4, ror #9 │ │ │ │ - rsbeq lr, r9, r8, asr #2 │ │ │ │ + rsbeq lr, r9, ip, lsl #16 │ │ │ │ + rsbseq r0, pc, r4, lsr r6 @ │ │ │ │ + @ instruction: 0x0069e298 │ │ │ │ │ │ │ │ 0033be70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 750f3c │ │ │ │ + bl 75108c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33beac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238494,25 +238494,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0033bf10 : │ │ │ │ mov r0, r1 │ │ │ │ - b 750a28 │ │ │ │ + b 750b78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74ee30 │ │ │ │ + bl 74ef80 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 33bfa8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -238530,15 +238530,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 33c020 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238550,29 +238550,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r7, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - ldrsheq r0, [pc], #-56 @ │ │ │ │ - @ instruction: 0x006b7f9c │ │ │ │ - strheq r7, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - ldrheq r0, [pc], #-48 @ │ │ │ │ - rsbeq r7, fp, r8, asr pc │ │ │ │ + rsbeq r8, fp, r0, asr #2 │ │ │ │ + rsbseq r0, pc, r8, asr #10 │ │ │ │ + rsbeq r8, fp, ip, ror #1 │ │ │ │ + rsbeq r8, fp, r4, lsl #2 │ │ │ │ + rsbseq r0, pc, r0, lsl #10 │ │ │ │ + rsbeq r8, fp, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 33c384 │ │ │ │ mov r7, r3 │ │ │ │ @@ -238593,27 +238593,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, sl │ │ │ │ bne 33c120 │ │ │ │ ldr r2, [pc, #692] @ 33c398 │ │ │ │ ldr r3, [pc, #672] @ 33c388 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238639,94 +238639,94 @@ │ │ │ │ bl 33bf18 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 33c0dc │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 33c1ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 81640c │ │ │ │ + bl 81655c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e8034 │ │ │ │ + bl 7e8184 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 33c0dc │ │ │ │ - bl 7e9d84 │ │ │ │ + bl 7e9ed4 │ │ │ │ cmp r6, r0 │ │ │ │ beq 33c1f4 │ │ │ │ ldr ip, [pc, #528] @ 33c39c │ │ │ │ ldr r1, [pc, #528] @ 33c3a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33c0dc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 33c1e8 │ │ │ │ - bl 8126dc │ │ │ │ + bl 81282c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c208 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8130e8 │ │ │ │ + bl 813238 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 33c2e8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 2535bc │ │ │ │ b 33c0dc │ │ │ │ bl 2535bc │ │ │ │ str sl, [r7] │ │ │ │ b 33c0dc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812f78 │ │ │ │ + bl 8130c8 │ │ │ │ b 33c0dc │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e8034 │ │ │ │ + bl 7e8184 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33c28c │ │ │ │ - bl 7e9d84 │ │ │ │ + bl 7e9ed4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c344 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8122e8 │ │ │ │ + bl 812438 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 812ddc │ │ │ │ + bl 812f2c │ │ │ │ cmp r0, #0 │ │ │ │ blt 33c280 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33c290 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8130e8 │ │ │ │ + bl 813238 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 33c2ec │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 817368 │ │ │ │ + bl 8174b8 │ │ │ │ b 33c1dc │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r3, [pc, #260] @ 33c3a4 │ │ │ │ ldr r2, [pc, #260] @ 33c3a8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -238735,21 +238735,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 33c3ac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ cmp r6, #0 │ │ │ │ bne 33c280 │ │ │ │ b 33c1dc │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 812b88 │ │ │ │ + bl 812cd8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c30c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c34c │ │ │ │ ldr r3, [pc, #156] @ 33c3b0 │ │ │ │ @@ -238759,50 +238759,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r5, sl │ │ │ │ b 33c2dc │ │ │ │ - bl 9af898 │ │ │ │ + bl 9af9e8 │ │ │ │ b 33c22c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 33c3bc │ │ │ │ ldr r2, [pc, #100] @ 33c3c0 │ │ │ │ ldr r1, [pc, #100] @ 33c3c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33c33c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0096edd4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, pc, r8, lsr #6 │ │ │ │ - rsbeq r6, lr, r4, lsl #3 │ │ │ │ - rsbeq sp, r9, r4, ror #29 │ │ │ │ + rsbseq r0, pc, r8, ror r4 @ │ │ │ │ + ldrdeq r6, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, r9, r4, lsr r0 │ │ │ │ addseq lr, r6, r0, asr #26 │ │ │ │ - rsbeq r7, fp, r0, lsr lr │ │ │ │ - rsbeq r7, fp, ip, lsr #27 │ │ │ │ - rsbseq r0, pc, r4, ror #1 │ │ │ │ - rsbeq r7, fp, ip, asr #26 │ │ │ │ - rsbeq r7, fp, r8, ror #24 │ │ │ │ - rsbseq r0, pc, ip, rrx │ │ │ │ - rsbeq r7, fp, r8, lsl #27 │ │ │ │ - rsbeq r7, fp, r8, lsl #24 │ │ │ │ - rsbseq r0, pc, ip, lsr #32 │ │ │ │ - strheq r7, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r7, fp, r8, asr #23 │ │ │ │ + rsbeq r7, fp, r0, lsl #31 │ │ │ │ + strdeq r7, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r0, pc, r4, lsr r2 @ │ │ │ │ + @ instruction: 0x006b7e9c │ │ │ │ + strheq r7, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + ldrheq r0, [pc], #-28 @ │ │ │ │ + ldrdeq r7, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r7, fp, r8, asr sp │ │ │ │ + rsbseq r0, pc, ip, ror r1 @ │ │ │ │ + rsbeq r7, fp, ip, lsl #28 │ │ │ │ + rsbeq r7, fp, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -238847,35 +238847,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 33c538 │ │ │ │ - bl 8126c0 │ │ │ │ + bl 812810 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c544 │ │ │ │ mov r0, r7 │ │ │ │ bl 25586c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #112] @ 33c56c │ │ │ │ ldr r3, [pc, #104] @ 33c568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238891,25 +238891,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 33c570 │ │ │ │ add r7, pc, r7 │ │ │ │ b 33c4c8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 812a1c │ │ │ │ + bl 812b6c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c4c8 │ │ │ │ - bl 7e8338 │ │ │ │ + bl 7e8488 │ │ │ │ mov r7, r0 │ │ │ │ b 33c4c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r8, lsr #18 │ │ │ │ - rsbseq pc, r3, ip, asr r9 @ │ │ │ │ + rsbseq pc, r3, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 33c660 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238918,15 +238918,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c650 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -238934,15 +238934,15 @@ │ │ │ │ bl 25586c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #96] @ 33c668 │ │ │ │ ldr r3, [pc, #88] @ 33c664 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -238964,16 +238964,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 33c670 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c5d8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, ip, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, ip, lsl r8 │ │ │ │ - rsbseq pc, r3, r0, asr r8 @ │ │ │ │ - rsbseq pc, r3, r4, asr #16 │ │ │ │ + rsbseq pc, r3, r0, lsr #19 │ │ │ │ + @ instruction: 0x0073f994 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33c744 │ │ │ │ mov r4, r1 │ │ │ │ @@ -238982,27 +238982,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c734 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 25586c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #84] @ 33c74c │ │ │ │ ldr r3, [pc, #76] @ 33c748 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239021,24 +239021,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 33c750 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c6c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, ip, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, ip, lsr #14 │ │ │ │ - rsbseq pc, r3, r0, ror #14 │ │ │ │ + ldrheq pc, [r3], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8afdd8 │ │ │ │ + b 8aff28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 33c94c │ │ │ │ ldr ip, [pc, #444] @ 33c950 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239060,27 +239060,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, r8 │ │ │ │ bne 33c864 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #308] @ 33c95c │ │ │ │ ldr r3, [pc, #292] @ 33c950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239103,69 +239103,69 @@ │ │ │ │ bl 33bf18 │ │ │ │ cmp r0, r8 │ │ │ │ beq 33c814 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 33c910 │ │ │ │ - bl 8bb864 │ │ │ │ + bl 8bb9b4 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 33c8d0 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8af858 │ │ │ │ + bl 8af9a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c91c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 2535bc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 33c820 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r3, [pc, #128] @ 33c960 │ │ │ │ ldr ip, [pc, #128] @ 33c964 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 33c968 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 33c96c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33c8b8 │ │ │ │ bl 2535bc │ │ │ │ str r7, [r9] │ │ │ │ b 33c814 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r1, [pc, #68] @ 33c970 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 999fd8 │ │ │ │ + bl 99a128 │ │ │ │ b 33c8b8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r6, r4, r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r4, ror #12 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0x0096e5fc │ │ │ │ - rsbseq pc, lr, r0, lsr #21 │ │ │ │ - rsbeq r7, fp, r8, lsl #14 │ │ │ │ - rsbeq r7, fp, r4, asr #12 │ │ │ │ + ldrsheq pc, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, fp, r8, asr r8 │ │ │ │ + @ instruction: 0x006b7794 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbeq r7, fp, r8, lsr #15 │ │ │ │ + strdeq r7, [fp], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 33cb0c │ │ │ │ mov r4, r1 │ │ │ │ @@ -239175,24 +239175,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, r6 │ │ │ │ beq 33ca90 │ │ │ │ bl 253508 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -239217,15 +239217,15 @@ │ │ │ │ beq 33cad4 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 33cadc │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 98b054 │ │ │ │ + bl 98b1a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33cb00 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 33cb00 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -239253,15 +239253,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ca54 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74e8cc │ │ │ │ + bl 74ea1c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 2535bc │ │ │ │ b 33ca90 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 33cadc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, lsl #9 │ │ │ │ @@ -239279,15 +239279,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 33cc28 │ │ │ │ @@ -239311,15 +239311,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 25505c <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ ldr r2, [pc, #72] @ 33cc2c │ │ │ │ ldr r3, [pc, #60] @ 33cc24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239331,15 +239331,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r8, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, fp, r4, lsl #11 │ │ │ │ + ldrdeq r7, [fp], #-100 @ 0xffffff9c @ │ │ │ │ addseq lr, r6, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -239358,29 +239358,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 2550ec │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, r5 │ │ │ │ bne 33cd28 │ │ │ │ ldr r2, [pc, #388] @ 33ce64 │ │ │ │ ldr r3, [pc, #380] @ 33ce60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239445,15 +239445,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74e8cc │ │ │ │ + bl 74ea1c │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 2535bc │ │ │ │ b 33ccd8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -239469,23 +239469,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 33ce74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33ce0c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r6, r4, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r6, r4, asr #2 │ │ │ │ - strdeq r7, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - strdeq r7, [fp], #-4 @ │ │ │ │ - rsbseq pc, lr, r4, asr r5 @ │ │ │ │ + rsbeq r7, fp, r8, asr #8 │ │ │ │ + rsbeq r7, fp, r4, asr #4 │ │ │ │ + rsbseq pc, lr, r4, lsr #13 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 33cf48 │ │ │ │ @@ -239495,23 +239495,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 33cefc │ │ │ │ mov r1, r7 │ │ │ │ bl 502068 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -239550,24 +239550,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ bl 50217c │ │ │ │ bl 25586c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #72] @ 33d014 │ │ │ │ ldr r3, [pc, #64] @ 33d010 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239599,15 +239599,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ ldr r3, [pc, #256] @ 33d164 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -239636,15 +239636,15 @@ │ │ │ │ bl 25505c <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 33d138 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ ldr r2, [pc, #116] @ 33d16c │ │ │ │ ldr r3, [pc, #100] @ 33d160 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239666,20 +239666,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sp, r6, r8, ror #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, fp, r4, lsr #2 │ │ │ │ - rsbeq r7, fp, ip, lsr #1 │ │ │ │ + rsbeq r7, fp, r4, ror r2 │ │ │ │ + strdeq r7, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ addseq sp, r6, ip, lsr #26 │ │ │ │ - rsbseq pc, lr, r8, asr #4 │ │ │ │ - strdeq r6, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r7, fp, r0, lsr #32 │ │ │ │ + @ instruction: 0x007ef398 │ │ │ │ + rsbeq r6, fp, r4, asr #30 │ │ │ │ + rsbeq r7, fp, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 33d2b8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -239689,25 +239689,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c168 │ │ │ │ + bl 97c2b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d204 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33d248 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 33d2c0 │ │ │ │ @@ -239724,50 +239724,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 33d2c4 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 33d2c8 │ │ │ │ ldr r1, [pc, #108] @ 33d2cc │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #84] @ 33d2d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 33d200 │ │ │ │ ldr ip, [pc, #64] @ 33d2d4 │ │ │ │ ldr r1, [pc, #64] @ 33d2d8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 33d2dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33d204 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, r8, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r6, r8, lsl ip │ │ │ │ - rsbseq pc, lr, ip, lsr r1 @ │ │ │ │ - strdeq ip, [r9], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sp, r9, ip, lsr r2 │ │ │ │ - rsbeq r6, fp, r0, lsr #30 │ │ │ │ - rsbeq r6, fp, r0, lsl pc │ │ │ │ - rsbeq r6, fp, r0, lsr #25 │ │ │ │ + rsbseq pc, lr, ip, lsl #5 │ │ │ │ + rsbeq ip, r9, r0, asr #28 │ │ │ │ + rsbeq sp, r9, ip, lsl #7 │ │ │ │ + rsbeq r7, fp, r0, ror r0 │ │ │ │ + rsbeq r7, fp, r0, rrx │ │ │ │ + strdeq r6, [fp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 33d3b4 │ │ │ │ @@ -239777,30 +239777,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 97b6a0 │ │ │ │ + bl 97b7f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d36c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bed3c │ │ │ │ + bl 9bee8c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 33d3bc │ │ │ │ ldr r3, [pc, #64] @ 33d3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239833,28 +239833,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d484 │ │ │ │ ldr r2, [pc, #536] @ 33d660 │ │ │ │ ldr r3, [pc, #528] @ 33d65c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -239871,15 +239871,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98b430 │ │ │ │ + bl 98b580 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d57c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 33d4ec │ │ │ │ ldr r3, [pc, #424] @ 33d664 │ │ │ │ @@ -239888,23 +239888,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 33d670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2535bc │ │ │ │ b 33d440 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 98b430 │ │ │ │ + bl 98b580 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33d5ac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 33d4b4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -239938,82 +239938,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 33d688 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 33d68c │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33d4e0 │ │ │ │ ldr r3, [pc, #220] @ 33d690 │ │ │ │ ldr ip, [pc, #220] @ 33d694 │ │ │ │ ldr r1, [pc, #220] @ 33d698 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33d4e0 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 98ae80 │ │ │ │ + bl 98afd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d4e0 │ │ │ │ ldr r3, [pc, #152] @ 33d69c │ │ │ │ ldr ip, [pc, #152] @ 33d6a0 │ │ │ │ ldr r1, [pc, #152] @ 33d6a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33d4e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 33d6a8 │ │ │ │ ldr r1, [pc, #108] @ 33d6ac │ │ │ │ ldr r0, [pc, #108] @ 33d6b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sp, r6, r0, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0096d9dc │ │ │ │ - rsbseq lr, lr, ip, asr #29 │ │ │ │ - rsbeq r6, fp, r0, lsr #28 │ │ │ │ - rsbeq r6, fp, r0, ror sl │ │ │ │ + rsbseq pc, lr, ip, lsl r0 @ │ │ │ │ + rsbeq r6, fp, r0, ror pc │ │ │ │ + rsbeq r6, fp, r0, asr #23 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbseq lr, lr, r8, lsr #28 │ │ │ │ - ldrdeq r6, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, fp, ip, lsr #26 │ │ │ │ - rsbeq r6, fp, r8, asr ip │ │ │ │ - ldrsheq lr, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x006b699c │ │ │ │ + rsbseq lr, lr, r8, ror pc │ │ │ │ + rsbeq r6, fp, ip, lsr #28 │ │ │ │ + rsbeq r6, fp, ip, ror lr │ │ │ │ + rsbeq r6, fp, r8, lsr #27 │ │ │ │ + rsbseq lr, lr, ip, asr #30 │ │ │ │ + rsbeq r6, fp, ip, ror #21 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - ldrsbeq lr, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r6, fp, r8, asr ip │ │ │ │ - rsbeq r6, fp, ip, ror r9 │ │ │ │ - rsbseq lr, lr, r0, lsl #27 │ │ │ │ - rsbeq r6, fp, r8, lsr #25 │ │ │ │ - rsbeq r6, fp, ip, lsr #18 │ │ │ │ - rsbseq lr, lr, ip, asr #26 │ │ │ │ - rsbeq r6, fp, r0, lsl #24 │ │ │ │ - rsbeq r6, fp, r4, lsl ip │ │ │ │ + rsbseq lr, lr, r0, lsr #30 │ │ │ │ + rsbeq r6, fp, r8, lsr #27 │ │ │ │ + rsbeq r6, fp, ip, asr #21 │ │ │ │ + ldrsbeq lr, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r6, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, fp, ip, ror sl │ │ │ │ + @ instruction: 0x007eee9c │ │ │ │ + rsbeq r6, fp, r0, asr sp │ │ │ │ + rsbeq r6, fp, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 33d948 │ │ │ │ mov r6, r1 │ │ │ │ @@ -240026,27 +240026,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979dd8 │ │ │ │ + bl 979f28 │ │ │ │ cmp r0, r4 │ │ │ │ beq 33d79c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 33d8ac │ │ │ │ cmp r3, #3 │ │ │ │ @@ -240060,18 +240060,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 97a088 │ │ │ │ + bl 97a1d8 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #424] @ 33d95c │ │ │ │ ldr r3, [pc, #404] @ 33d94c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240089,15 +240089,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d790 │ │ │ │ ldr r1, [pc, #332] @ 33d960 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240130,21 +240130,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 33d790 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74e8cc │ │ │ │ + bl 74ea1c │ │ │ │ b 33d790 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97b344 │ │ │ │ + bl 97b494 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d790 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 33d790 │ │ │ │ @@ -240160,39 +240160,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33d790 │ │ │ │ ldr r5, [pc, #76] @ 33d978 │ │ │ │ add r5, pc, r5 │ │ │ │ b 33d760 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 33d890 │ │ │ │ ldr r5, [pc, #60] @ 33d97c │ │ │ │ add r5, pc, r5 │ │ │ │ b 33d8e4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r6, ip, asr #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, ip, lsl ip │ │ │ │ - ldrdeq r6, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - strheq r6, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, lr, ip, ror #26 │ │ │ │ + rsbeq r6, fp, r8, lsr #26 │ │ │ │ + rsbeq r6, fp, r8, lsl #18 │ │ │ │ addseq sp, r6, r0, ror r6 │ │ │ │ - strdeq r6, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r6, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r6, fp, ip, lsr sl │ │ │ │ - rsbseq lr, lr, ip, lsl #21 │ │ │ │ - rsbeq r5, sl, r8, asr r9 │ │ │ │ - rsbeq r6, fp, r8, lsr #12 │ │ │ │ - rsbseq sp, r4, r4, asr #19 │ │ │ │ - ldrheq sp, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r6, fp, ip, asr #24 │ │ │ │ + rsbeq r6, fp, r8, lsr #24 │ │ │ │ + rsbeq r6, fp, ip, lsl #23 │ │ │ │ + ldrsbeq lr, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, sl, r8, lsr #21 │ │ │ │ + rsbeq r6, fp, r8, ror r7 │ │ │ │ + rsbseq sp, r4, r4, lsl fp │ │ │ │ + rsbseq sp, r4, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 33db78 │ │ │ │ mov r5, r1 │ │ │ │ @@ -240202,24 +240202,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, r7 │ │ │ │ bne 33da38 │ │ │ │ ldr r2, [pc, #388] @ 33db80 │ │ │ │ ldr r3, [pc, #380] @ 33db7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240250,15 +240250,15 @@ │ │ │ │ beq 33da94 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74e8cc │ │ │ │ + bl 74ea1c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2535bc │ │ │ │ b 33d9f4 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -240331,25 +240331,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c168 │ │ │ │ + bl 97c2b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33dc24 │ │ │ │ ldr r2, [pc, #176] @ 33dcb4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 33dca8 │ │ │ │ @@ -240390,15 +240390,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 33dc24 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq sp, r6, r0, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, r4, asr r7 │ │ │ │ + rsbseq lr, lr, r4, lsr #17 │ │ │ │ @ instruction: 0x0096d1f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 33ddc8 │ │ │ │ @@ -240409,15 +240409,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 33ddd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -240429,15 +240429,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97c168 │ │ │ │ + bl 97c2b8 │ │ │ │ ldr r2, [pc, #120] @ 33ddd4 │ │ │ │ ldr r3, [pc, #108] @ 33ddcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240461,15 +240461,15 @@ │ │ │ │ b 33dd34 │ │ │ │ mov ip, #4 │ │ │ │ b 33dd34 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq sp, r6, r8, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, lr, asr #12 │ │ │ │ + @ instruction: 0x007ee79e │ │ │ │ addseq sp, r6, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 33df0c │ │ │ │ @@ -240480,25 +240480,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97c168 │ │ │ │ + bl 97c2b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33de78 │ │ │ │ ldr r2, [pc, #188] @ 33df14 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 33df08 │ │ │ │ @@ -240542,15 +240542,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 33de78 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq sp, r6, ip, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, lr, ip, lsl #10 │ │ │ │ + rsbseq lr, lr, ip, asr r6 │ │ │ │ addseq ip, r6, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 33e030 │ │ │ │ @@ -240561,15 +240561,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 33e038 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -240581,15 +240581,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97c168 │ │ │ │ + bl 97c2b8 │ │ │ │ ldr r2, [pc, #128] @ 33e03c │ │ │ │ ldr r3, [pc, #116] @ 33e034 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240615,15 +240615,15 @@ │ │ │ │ b 33df94 │ │ │ │ mov ip, #1 │ │ │ │ b 33df94 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq ip, r6, r8, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq lr, [lr], #-59 @ 0xffffffc5 @ │ │ │ │ + rsbseq lr, lr, fp, asr #10 │ │ │ │ addseq ip, r6, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 33e15c │ │ │ │ @@ -240634,35 +240634,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e0e8 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 33e164 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e12c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a1338 │ │ │ │ + bl 9a1488 │ │ │ │ cmp r0, #0 │ │ │ │ blt 33e138 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #120] @ 33e168 │ │ │ │ ldr r3, [pc, #108] @ 33e160 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -240677,28 +240677,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9a104c │ │ │ │ + bl 9a119c │ │ │ │ b 33e0e0 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74e8cc │ │ │ │ + bl 74ea1c │ │ │ │ b 33e0e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, r0, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, fp, r0, asr #5 │ │ │ │ + rsbeq r6, fp, r0, lsl r4 │ │ │ │ addseq ip, r6, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 33e234 │ │ │ │ @@ -240708,30 +240708,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2550ec │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a11ac │ │ │ │ + bl 9a12fc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ ldr r2, [pc, #72] @ 33e23c │ │ │ │ ldr r3, [pc, #64] @ 33e238 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240747,25 +240747,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r6, r4, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r6, r0, lsr ip │ │ │ │ ldr r1, [pc, #4] @ 33e24c │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75a270 │ │ │ │ - rsbeq r6, fp, r8, lsr r1 │ │ │ │ + b 75a3c0 │ │ │ │ + rsbeq r6, fp, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 955010 │ │ │ │ + bl 955160 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -240783,27 +240783,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 957490 │ │ │ │ + bl 9575e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e314 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 955010 │ │ │ │ + bl 955160 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 33e364 │ │ │ │ ldr r3, [pc, #64] @ 33e360 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -240827,29 +240827,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 957490 │ │ │ │ + b 9575e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 33e418 │ │ │ │ ldr r2, [pc, #92] @ 33e434 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -240870,16 +240870,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 33e438 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 254de0 │ │ │ │ - strheq r5, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r5, fp, r4, ror #30 │ │ │ │ + rsbeq r6, fp, r4, lsl #2 │ │ │ │ + strheq r6, [fp], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 33e4d8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 33e4dc │ │ │ │ @@ -240888,40 +240888,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e4b8 │ │ │ │ - bl 7d8010 │ │ │ │ + bl 7d8160 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 817c5c │ │ │ │ + b 817dac │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, lr, r0, lsr pc │ │ │ │ - rsbeq r3, lr, r0, lsr #27 │ │ │ │ - rsbeq fp, r9, r0, lsl #22 │ │ │ │ + rsbseq lr, lr, r0, lsl #1 │ │ │ │ + strdeq r3, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq fp, r9, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 33e650 │ │ │ │ mov r5, r1 │ │ │ │ @@ -240930,15 +240930,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74e8b8 │ │ │ │ + bl 74ea08 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -240977,15 +240977,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 25505c <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97ba10 │ │ │ │ + bl 97bb60 │ │ │ │ ldr r2, [pc, #124] @ 33e668 │ │ │ │ ldr r3, [pc, #100] @ 33e654 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241007,22 +241007,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq ip, r6, ip, lsl r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, lr, ip, lsl #28 │ │ │ │ - rsbeq r5, fp, r0, asr #25 │ │ │ │ - rsbeq r5, fp, r0, lsl sp │ │ │ │ - rsbeq r5, fp, r4, lsl #28 │ │ │ │ + rsbseq sp, lr, ip, asr pc │ │ │ │ + rsbeq r5, fp, r0, lsl lr │ │ │ │ + rsbeq r5, fp, r0, ror #28 │ │ │ │ + rsbeq r5, fp, r4, asr pc │ │ │ │ addseq ip, r6, r8, lsr r8 │ │ │ │ - rsbseq sp, lr, r4, asr sp │ │ │ │ - rsbeq r5, fp, r8, lsl #24 │ │ │ │ - rsbeq r5, fp, ip, lsl ip │ │ │ │ + rsbseq sp, lr, r4, lsr #29 │ │ │ │ + rsbeq r5, fp, r8, asr sp │ │ │ │ + rsbeq r5, fp, ip, ror #26 │ │ │ │ │ │ │ │ 0033e678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -241071,15 +241071,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -241089,22 +241089,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 33e754 │ │ │ │ - rsbseq sp, lr, r0, ror #24 │ │ │ │ - rsbeq r5, fp, r0, asr #25 │ │ │ │ - rsbeq r5, fp, r8, lsl #16 │ │ │ │ - rsbseq sp, lr, ip, lsl #24 │ │ │ │ - rsbeq r5, fp, r4, asr #24 │ │ │ │ - strheq r5, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + ldrheq sp, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r5, fp, r0, lsl lr │ │ │ │ + rsbeq r5, fp, r8, asr r9 │ │ │ │ + rsbseq sp, lr, ip, asr sp │ │ │ │ + @ instruction: 0x006b5d94 │ │ │ │ + rsbeq r5, fp, r8, lsl #18 │ │ │ │ │ │ │ │ 0033e7b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241148,15 +241148,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 33e8d8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 759bcc │ │ │ │ + bl 759d1c │ │ │ │ ldr r2, [pc, #84] @ 33e8dc │ │ │ │ ldr r3, [pc, #64] @ 33e8cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241169,15 +241169,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r6, ip, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, fp, r0, asr #17 │ │ │ │ + rsbeq r5, fp, r0, lsl sl │ │ │ │ addseq ip, r6, r0, asr #11 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ umullseq ip, r6, ip, r5 │ │ │ │ │ │ │ │ 0033e8e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241186,80 +241186,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 33e938 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8126c0 │ │ │ │ + bl 812810 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e944 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 759bcc │ │ │ │ + b 759d1c │ │ │ │ ldr r2, [pc, #40] @ 33e968 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e920 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 812a1c │ │ │ │ + bl 812b6c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e920 │ │ │ │ - bl 7e8338 │ │ │ │ + bl 7e8488 │ │ │ │ mov r2, r0 │ │ │ │ b 33e920 │ │ │ │ - rsbseq sp, r3, ip, asr r5 │ │ │ │ + rsbseq sp, r3, ip, lsr #13 │ │ │ │ │ │ │ │ 0033e96c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 33ea00 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 33e9d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8126c0 │ │ │ │ + bl 812810 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e9dc │ │ │ │ ldr r3, [pc, #76] @ 33ea04 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 759bcc │ │ │ │ + b 759d1c │ │ │ │ ldr r2, [pc, #48] @ 33ea08 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e9b0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 812a1c │ │ │ │ + bl 812b6c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33e9b0 │ │ │ │ - bl 7e8338 │ │ │ │ + bl 7e8488 │ │ │ │ mov r2, r0 │ │ │ │ b 33e9b0 │ │ │ │ umullseq ip, r6, ip, r4 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq sp, r3, r4, asr #9 │ │ │ │ + rsbseq sp, r3, r4, lsl r6 │ │ │ │ │ │ │ │ 0033ea0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33ea84 │ │ │ │ @@ -241271,33 +241271,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33ea60 │ │ │ │ ldr r3, [pc, #68] @ 33ea88 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 759bcc │ │ │ │ + b 759d1c │ │ │ │ ldr r2, [pc, #48] @ 33ea8c │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ea3c │ │ │ │ ldr r3, [pc, #40] @ 33ea90 │ │ │ │ ldr r1, [pc, #40] @ 33ea94 │ │ │ │ ldr r0, [pc, #40] @ 33ea98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 33ea9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0096c3fc │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq sp, r3, r0, asr #8 │ │ │ │ - rsbseq sp, lr, r0, lsr #18 │ │ │ │ - rsbeq r5, fp, r8, asr #9 │ │ │ │ - strheq r5, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x0073d590 │ │ │ │ + rsbseq sp, lr, r0, ror sl │ │ │ │ + rsbeq r5, fp, r8, lsl r6 │ │ │ │ + rsbeq r5, fp, r0, lsl #22 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 0033eaa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241310,22 +241310,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 33eaf4 │ │ │ │ ldr r3, [pc, #36] @ 33eafc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 759bcc │ │ │ │ + b 759d1c │ │ │ │ ldr r2, [pc, #16] @ 33eb00 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33ead0 │ │ │ │ bl 2560b8 │ │ │ │ addseq ip, r6, r8, ror #6 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbseq sp, r3, ip, lsr #7 │ │ │ │ + ldrsheq sp, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 0033eb04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -241345,15 +241345,15 @@ │ │ │ │ beq 33ebf4 │ │ │ │ ldr r3, [pc, #168] @ 33ec00 │ │ │ │ ldr r1, [pc, #168] @ 33ec04 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 759bcc │ │ │ │ + bl 759d1c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 33eba0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -241363,94 +241363,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 33ec08 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 758f1c │ │ │ │ + bl 75906c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33eb78 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74eac0 │ │ │ │ + bl 74ec10 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 2560b8 │ │ │ │ - @ instruction: 0x00720e94 │ │ │ │ + rsbseq r0, r2, r4, ror #31 │ │ │ │ addseq ip, r6, r8, ror #5 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r5, fp, r4, ror #17 │ │ │ │ - rsbeq r2, sp, r0, lsl #7 │ │ │ │ + rsbeq r5, fp, r4, lsr sl │ │ │ │ + ldrdeq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 33ec1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ ldrdeq r0, [r9], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 33ec90 │ │ │ │ ldr r2, [pc, #88] @ 33ec94 │ │ │ │ ldr r1, [pc, #88] @ 33ec98 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #60] @ 33ec9c │ │ │ │ ldr r3, [pc, #60] @ 33eca0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, ip, ror r8 │ │ │ │ - rsbeq fp, r9, r0, asr #6 │ │ │ │ - rsbeq fp, r9, r8, asr r3 │ │ │ │ + rsbseq sp, lr, ip, asr #19 │ │ │ │ + @ instruction: 0x0069b490 │ │ │ │ + rsbeq fp, r9, r8, lsr #9 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 33ed58 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ ldr ip, [pc, #136] @ 33ed5c │ │ │ │ ldr r2, [pc, #136] @ 33ed60 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33ed08 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 33ed28 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241469,17 +241469,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r5, fp, r4, lsl sp │ │ │ │ - rsbseq sp, lr, r8, ror #15 │ │ │ │ - rsbeq r5, fp, r4, lsl #26 │ │ │ │ + rsbeq r5, fp, r4, ror #28 │ │ │ │ + rsbseq sp, lr, r8, lsr r9 │ │ │ │ + rsbeq r5, fp, r4, asr lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33edc4 │ │ │ │ ldr r2, [pc, #68] @ 33edc8 │ │ │ │ @@ -241487,26 +241487,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, r8, lsr r7 │ │ │ │ - rsbeq r5, fp, r0, asr ip │ │ │ │ - rsbeq r5, fp, ip, lsr ip │ │ │ │ + rsbseq sp, lr, r8, lsl #17 │ │ │ │ + rsbeq r5, fp, r0, lsr #27 │ │ │ │ + rsbeq r5, fp, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 33ee58 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 33ee5c │ │ │ │ @@ -241514,15 +241514,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r4, #1 │ │ │ │ beq 33ee2c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -241533,133 +241533,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sp, lr, ip, asr #13 │ │ │ │ - rsbeq r5, fp, r4, ror #23 │ │ │ │ - ldrdeq r5, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sp, lr, ip, lsl r8 │ │ │ │ + rsbeq r5, fp, r4, lsr sp │ │ │ │ + rsbeq r5, fp, r0, lsr #26 │ │ │ │ │ │ │ │ 0033ee64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 33ef28 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r8, [pc, #148] @ 33ef2c │ │ │ │ ldr r2, [pc, #148] @ 33ef30 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 33ef34 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33eee8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751c38 │ │ │ │ + b 751d88 │ │ │ │ ldr r6, [pc, #72] @ 33ef38 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r2, [pc, #56] @ 33ef3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751c38 │ │ │ │ - rsbeq r5, fp, r4, asr fp │ │ │ │ - rsbseq sp, lr, r4, lsr #12 │ │ │ │ - rsbeq r5, fp, r8, lsr fp │ │ │ │ + b 751d88 │ │ │ │ + rsbeq r5, fp, r4, lsr #25 │ │ │ │ + rsbseq sp, lr, r4, ror r7 │ │ │ │ + rsbeq r5, fp, r8, lsl #25 │ │ │ │ adceq r3, r6, r8, lsr #26 │ │ │ │ - rsbeq r5, fp, r0, lsl #22 │ │ │ │ - rsbeq r5, fp, r4, lsl #22 │ │ │ │ + rsbeq r5, fp, r0, asr ip │ │ │ │ + rsbeq r5, fp, r4, asr ip │ │ │ │ │ │ │ │ 0033ef40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 33f00c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r8, [pc, #156] @ 33f010 │ │ │ │ ldr r2, [pc, #156] @ 33f014 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 33f018 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33efcc │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751c38 │ │ │ │ + b 751d88 │ │ │ │ ldr r6, [pc, #72] @ 33f01c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r2, [pc, #56] @ 33f020 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 751c38 │ │ │ │ - rsbeq r5, fp, r8, ror sl │ │ │ │ - rsbseq sp, lr, r8, asr #10 │ │ │ │ - rsbeq r5, fp, r4, ror #20 │ │ │ │ + b 751d88 │ │ │ │ + rsbeq r5, fp, r8, asr #23 │ │ │ │ + @ instruction: 0x007ed698 │ │ │ │ + strheq r5, [fp], #-180 @ 0xffffff4c @ │ │ │ │ adceq r3, r6, ip, asr #24 │ │ │ │ - rsbeq r5, fp, ip, lsl sl │ │ │ │ - rsbeq r5, fp, r0, lsr #20 │ │ │ │ + rsbeq r5, fp, ip, ror #22 │ │ │ │ + rsbeq r5, fp, r0, ror fp │ │ │ │ │ │ │ │ 0033f024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 33f1e0 │ │ │ │ @@ -241675,24 +241675,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 33f19c │ │ │ │ ldr r7, [pc, #372] @ 33f1ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 33f1f0 │ │ │ │ ldr r1, [pc, #360] @ 33f1f4 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #336] @ 33f1f8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -241704,28 +241704,28 @@ │ │ │ │ beq 33f124 │ │ │ │ ldr r5, [pc, #288] @ 33f1fc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f168 │ │ │ │ mov r1, r4 │ │ │ │ - bl 751ca0 │ │ │ │ + bl 751df0 │ │ │ │ ldr r2, [pc, #264] @ 33f200 │ │ │ │ ldr r3, [pc, #236] @ 33f1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33f1dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 758304 │ │ │ │ + b 758454 │ │ │ │ ldr r2, [pc, #216] @ 33f204 │ │ │ │ ldr r3, [pc, #184] @ 33f1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -241739,55 +241739,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 33f208 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r2, [pc, #136] @ 33f20c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r0, [r5] │ │ │ │ b 33f0e8 │ │ │ │ ldr r4, [pc, #108] @ 33f210 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr r3, [pc, #96] @ 33f214 │ │ │ │ ldr r2, [pc, #96] @ 33f218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 33f070 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r6, ip, fp │ │ │ │ addseq fp, r6, r0, ror #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, lr, r0, asr #8 │ │ │ │ - strdeq sl, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sl, r9, r0, lsl pc │ │ │ │ + @ instruction: 0x007ed590 │ │ │ │ + rsbeq fp, r9, r8, asr #32 │ │ │ │ + rsbeq fp, r9, r0, rrx │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r3, r6, r4, lsl #22 │ │ │ │ addseq fp, r6, ip, lsr #26 │ │ │ │ @ instruction: 0x0096bcf8 │ │ │ │ - rsbeq r5, fp, r0, lsl #17 │ │ │ │ - rsbeq r5, fp, r4, lsl #17 │ │ │ │ - rsbeq r5, fp, r0, asr r8 │ │ │ │ - rsbseq sp, lr, r8, lsl #6 │ │ │ │ - rsbeq r5, fp, r4, asr #16 │ │ │ │ + ldrdeq r5, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r5, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r5, fp, r0, lsr #19 │ │ │ │ + rsbseq sp, lr, r8, asr r4 │ │ │ │ + @ instruction: 0x006b5994 │ │ │ │ │ │ │ │ 0033f21c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f2a0 │ │ │ │ @@ -241796,37 +241796,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f258 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751c38 │ │ │ │ + b 751d88 │ │ │ │ ldr r6, [pc, #68] @ 33f2a4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr ip, [pc, #56] @ 33f2a8 │ │ │ │ ldr r2, [pc, #56] @ 33f2ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751c38 │ │ │ │ + b 751d88 │ │ │ │ adceq r3, r6, r8, lsr #19 │ │ │ │ - @ instruction: 0x006b5794 │ │ │ │ - rsbseq sp, lr, ip, asr #4 │ │ │ │ - rsbeq r5, fp, ip, lsl #15 │ │ │ │ + rsbeq r5, fp, r4, ror #17 │ │ │ │ + @ instruction: 0x007ed39c │ │ │ │ + ldrdeq r5, [fp], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 0033f2b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f334 │ │ │ │ @@ -241835,37 +241835,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f2ec │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751ca0 │ │ │ │ + b 751df0 │ │ │ │ ldr r6, [pc, #68] @ 33f338 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr ip, [pc, #56] @ 33f33c │ │ │ │ ldr r2, [pc, #56] @ 33f340 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 751ca0 │ │ │ │ + b 751df0 │ │ │ │ adceq r3, r6, r4, lsl r9 │ │ │ │ - rsbeq r5, fp, r0, lsl #14 │ │ │ │ - ldrheq sp, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq r5, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r5, fp, r0, asr r8 │ │ │ │ + rsbseq sp, lr, r8, lsl #6 │ │ │ │ + rsbeq r5, fp, r8, asr #16 │ │ │ │ │ │ │ │ 0033f344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 33f3c8 │ │ │ │ @@ -241874,52 +241874,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f380 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 752e90 │ │ │ │ + b 752fe0 │ │ │ │ ldr r6, [pc, #68] @ 33f3cc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758b6c │ │ │ │ + bl 758cbc │ │ │ │ ldr ip, [pc, #56] @ 33f3d0 │ │ │ │ ldr r2, [pc, #56] @ 33f3d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 752e90 │ │ │ │ + b 752fe0 │ │ │ │ adceq r3, r6, r0, lsl #17 │ │ │ │ - rsbeq r5, fp, ip, ror #12 │ │ │ │ - rsbseq sp, lr, r4, lsr #2 │ │ │ │ - rsbeq r5, fp, r4, ror #12 │ │ │ │ + strheq r5, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sp, lr, r4, ror r2 │ │ │ │ + strheq r5, [fp], #-116 @ 0xffffff8c @ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 33f454 │ │ │ │ ldr r2, [pc, #96] @ 33f458 │ │ │ │ ldr r1, [pc, #96] @ 33f45c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #68] @ 33f460 │ │ │ │ ldr r3, [pc, #68] @ 33f464 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -241928,58 +241928,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, r4, lsl r1 │ │ │ │ - rsbeq sl, r9, r8, ror #22 │ │ │ │ - rsbeq r2, lr, r8, lsl #28 │ │ │ │ + rsbseq sp, lr, r4, ror #4 │ │ │ │ + strheq sl, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, lr, r8, asr pc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r5, fp, ip, lsl #12 │ │ │ │ + rsbeq r5, fp, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33f4dc │ │ │ │ ldr r2, [pc, #92] @ 33f4e0 │ │ │ │ ldr r1, [pc, #92] @ 33f4e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 33f4e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #64] @ 33f4ec │ │ │ │ ldr r3, [pc, #64] @ 33f4f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, lr, ip, lsl #1 │ │ │ │ - ldrdeq sl, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, lr, r8, ror #19 │ │ │ │ + ldrsbeq sp, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, r9, r4, lsr #24 │ │ │ │ + rsbeq r2, lr, r8, lsr fp │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 33f504 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756fb8 │ │ │ │ + b 757108 │ │ │ │ addeq pc, r8, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 33f644 │ │ │ │ ldr r6, [pc, #292] @ 33f648 │ │ │ │ @@ -241990,23 +241990,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 33f58c │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33f5b8 │ │ │ │ @@ -242052,29 +242052,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 33f658 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 253328 │ │ │ │ - rsbseq ip, lr, ip, ror #31 │ │ │ │ - rsbeq sp, sl, r4, lsl ip │ │ │ │ - rsbeq sp, sl, r8, lsr #24 │ │ │ │ - rsbeq r1, fp, ip, ror #2 │ │ │ │ - rsbeq r5, fp, r0, lsr r4 │ │ │ │ - rsbeq r5, fp, r0, lsl #8 │ │ │ │ + rsbseq sp, lr, ip, lsr r1 │ │ │ │ + rsbeq sp, sl, r4, ror #26 │ │ │ │ + rsbeq sp, sl, r8, ror sp │ │ │ │ + strheq r1, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r5, fp, r0, lsl #11 │ │ │ │ + rsbeq r5, fp, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 33f6c4 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f6ac │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -242083,44 +242083,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 33f6c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 757f74 │ │ │ │ - rsbeq sp, sl, r4, ror #21 │ │ │ │ + b 7580c4 │ │ │ │ + rsbeq sp, sl, r4, lsr ip │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33f72c │ │ │ │ ldr r2, [pc, #72] @ 33f730 │ │ │ │ ldr r1, [pc, #72] @ 33f734 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, lr, r4, lsr #28 │ │ │ │ - rsbeq sl, r9, r8, ror r8 │ │ │ │ - rsbeq r2, lr, r8, lsl fp │ │ │ │ + rsbseq ip, lr, r4, ror pc │ │ │ │ + rsbeq sl, r9, r8, asr #19 │ │ │ │ + rsbeq r2, lr, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 33f808 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -242130,54 +242130,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 33f810 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 33f7e8 │ │ │ │ ldr r3, [pc, #128] @ 33f814 │ │ │ │ ldr r9, [pc, #128] @ 33f818 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 33f7ac │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq ip, lr, r0, asr #27 │ │ │ │ - rsbeq sp, sl, r8, ror #19 │ │ │ │ - ldrdeq sp, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq ip, r3, r4, lsl #14 │ │ │ │ - rsbeq r5, fp, r8, lsr #5 │ │ │ │ + rsbseq ip, lr, r0, lsl pc │ │ │ │ + rsbeq sp, sl, r8, lsr fp │ │ │ │ + rsbeq sp, sl, r4, lsr #22 │ │ │ │ + rsbseq ip, r3, r4, asr r8 │ │ │ │ + strdeq r5, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0033f81c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 33f924 │ │ │ │ @@ -242188,30 +242188,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 7510b8 │ │ │ │ + bl 751208 │ │ │ │ ldr r1, [pc, #200] @ 33f930 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f8f0 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 33f934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7510b8 │ │ │ │ + bl 751208 │ │ │ │ ldr r1, [pc, #164] @ 33f938 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33f908 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 33f93c │ │ │ │ ldr r3, [pc, #112] @ 33f928 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -242229,29 +242229,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 33f940 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757f74 │ │ │ │ + bl 7580c4 │ │ │ │ b 33f880 │ │ │ │ ldr r1, [pc, #52] @ 33f944 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757f74 │ │ │ │ + bl 7580c4 │ │ │ │ b 33f8ac │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r6, ip, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, sl, r0, lsl #10 │ │ │ │ - strdeq sp, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r5, fp, r4, ror #3 │ │ │ │ - rsbeq sp, sl, ip, asr #17 │ │ │ │ + rsbeq lr, sl, r0, asr r6 │ │ │ │ + rsbeq sp, sl, r8, asr #20 │ │ │ │ + rsbeq r5, fp, r4, lsr r3 │ │ │ │ + rsbeq sp, sl, ip, lsl sl │ │ │ │ addseq fp, r6, r0, ror r5 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 0033f948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -242263,27 +242263,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 33f9b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253328 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758f1c │ │ │ │ + bl 75906c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, fp, r0, lsl r1 │ │ │ │ - rsbeq r1, fp, r8, lsr #5 │ │ │ │ + rsbeq r5, fp, r0, ror #4 │ │ │ │ + strdeq r1, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0033f9b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33fa28 │ │ │ │ @@ -242293,32 +242293,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #56] @ 33fa34 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b4a8 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, lr, ip, lsr fp │ │ │ │ - rsbeq sl, r9, r0, lsl #11 │ │ │ │ - rsbeq r2, lr, r0, lsr #16 │ │ │ │ - rsbeq r5, fp, ip, ror r0 │ │ │ │ + rsbseq ip, lr, ip, lsl #25 │ │ │ │ + ldrdeq sl, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, lr, r0, ror r9 │ │ │ │ + rsbeq r5, fp, ip, asr #3 │ │ │ │ │ │ │ │ 0033fa38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 33fa90 │ │ │ │ @@ -242328,56 +242328,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #28] @ 33fa9c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b4a8 │ │ │ │ - ldrheq ip, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sl, r9, r4, lsl #10 │ │ │ │ - rsbeq r2, lr, r4, lsr #15 │ │ │ │ - strdeq r4, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq ip, lr, r8, lsl #24 │ │ │ │ + rsbeq sl, r9, r4, asr r6 │ │ │ │ + strdeq r2, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r5, fp, r8, asr #2 │ │ │ │ │ │ │ │ 0033faa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 33fb68 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #152] @ 33fb6c │ │ │ │ ldr r1, [pc, #152] @ 33fb70 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #128] @ 33fb74 │ │ │ │ ldr r1, [pc, #128] @ 33fb78 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #96] @ 33fb7c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b3e8 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242391,20 +242391,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq ip, lr, ip, asr #20 │ │ │ │ - rsbeq sp, sl, ip, ror #12 │ │ │ │ - rsbeq sp, sl, r0, lsl #13 │ │ │ │ - rsbeq sl, r9, r0, ror r4 │ │ │ │ - rsbeq r2, lr, r0, lsl r7 │ │ │ │ - rsbeq r4, fp, r8, asr pc │ │ │ │ + @ instruction: 0x007ecb9c │ │ │ │ + strheq sp, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq sp, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sl, r9, r0, asr #11 │ │ │ │ + rsbeq r2, lr, r0, ror #16 │ │ │ │ + rsbeq r5, fp, r8, lsr #1 │ │ │ │ │ │ │ │ 0033fb80 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242433,44 +242433,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33fc34 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ b 33fbf4 │ │ │ │ ldr r3, [pc, #28] @ 33fc6c │ │ │ │ ldr r1, [pc, #28] @ 33fc70 │ │ │ │ ldr r0, [pc, #28] @ 33fc74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrheq ip, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r4, fp, ip, lsr #28 │ │ │ │ - rsbeq r4, fp, ip, lsr lr │ │ │ │ + rsbseq ip, lr, ip, lsl #20 │ │ │ │ + rsbeq r4, fp, ip, ror pc │ │ │ │ + rsbeq r4, fp, ip, lsl #31 │ │ │ │ │ │ │ │ 0033fc78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -242491,46 +242491,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 33fd1c │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ b 33fcd4 │ │ │ │ ldr r3, [pc, #28] @ 33fd54 │ │ │ │ ldr r1, [pc, #28] @ 33fd58 │ │ │ │ ldr r0, [pc, #28] @ 33fd5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsbeq ip, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r4, fp, r4, asr #26 │ │ │ │ - rsbeq r4, fp, r4, asr sp │ │ │ │ + rsbseq ip, lr, r4, lsr #18 │ │ │ │ + @ instruction: 0x006b4e94 │ │ │ │ + rsbeq r4, fp, r4, lsr #29 │ │ │ │ │ │ │ │ 0033fd60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33fdbc │ │ │ │ @@ -242540,26 +242540,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #32] @ 33fdc8 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32b1d4 │ │ │ │ - @ instruction: 0x007ec790 │ │ │ │ - ldrdeq sl, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r2, lr, ip, ror r4 │ │ │ │ - ldrdeq r4, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq ip, lr, r0, ror #17 │ │ │ │ + rsbeq sl, r9, ip, lsr #6 │ │ │ │ + rsbeq r2, lr, ip, asr #11 │ │ │ │ + rsbeq r4, fp, r0, lsr #28 │ │ │ │ │ │ │ │ 0033fdcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 33fe50 │ │ │ │ @@ -242572,33 +242572,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #32] @ 33fe5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32b5e0 │ │ │ │ - rsbseq ip, lr, r8, lsr #14 │ │ │ │ - rsbeq sl, r9, r8, ror r1 │ │ │ │ - rsbeq r2, lr, r8, lsl r4 │ │ │ │ - rsbeq r4, fp, r0, asr #24 │ │ │ │ + rsbseq ip, lr, r8, ror r8 │ │ │ │ + rsbeq sl, r9, r8, asr #5 │ │ │ │ + rsbeq r2, lr, r8, ror #10 │ │ │ │ + @ instruction: 0x006b4d90 │ │ │ │ │ │ │ │ 0033fe60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242623,17 +242623,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33fee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r0, asr r6 │ │ │ │ - rsbeq r4, fp, r0, asr #23 │ │ │ │ - rsbeq r4, fp, ip, ror #23 │ │ │ │ + rsbseq ip, lr, r0, lsr #15 │ │ │ │ + rsbeq r4, fp, r0, lsl sp │ │ │ │ + rsbeq r4, fp, ip, lsr sp │ │ │ │ │ │ │ │ 0033fee4 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 33ff08 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -242650,17 +242650,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33ff44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, ip, ror #11 │ │ │ │ - rsbeq r4, fp, ip, asr fp │ │ │ │ - rsbeq r4, fp, r8, lsr #23 │ │ │ │ + rsbseq ip, lr, ip, lsr r7 │ │ │ │ + rsbeq r4, fp, ip, lsr #25 │ │ │ │ + strdeq r4, [fp], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 0033ff48 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -242686,17 +242686,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33ffcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq ip, lr, r4, ror #10 │ │ │ │ - ldrdeq r4, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r4, fp, ip, lsr fp │ │ │ │ + ldrheq ip, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, fp, r4, lsr #24 │ │ │ │ + rsbeq r4, fp, ip, lsl #25 │ │ │ │ │ │ │ │ 0033ffd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -242708,15 +242708,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r4, [pc, #480] @ 340200 │ │ │ │ ldr r2, [pc, #480] @ 340204 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 340208 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -242724,33 +242724,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 34020c │ │ │ │ ldr r9, [pc, #452] @ 340210 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #436] @ 340214 │ │ │ │ ldr r1, [pc, #436] @ 340218 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 340188 │ │ │ │ ldr r3, [pc, #396] @ 34021c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7509ec │ │ │ │ + bl 750b3c │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 34012c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -242790,38 +242790,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3400ac │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 340178 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ b 3400ac │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ b 340154 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2532b0 │ │ │ │ ldr r2, [pc, #136] @ 340224 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 340228 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r3, [pc, #104] @ 34022c │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 340088 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 340230 │ │ │ │ @@ -242831,29 +242831,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq sl, r6, r8, lsr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq ip, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sp, sl, r8, lsl r1 │ │ │ │ - rsbeq sp, sl, ip, lsr #2 │ │ │ │ + rsbseq ip, lr, r0, asr #12 │ │ │ │ + rsbeq sp, sl, r8, ror #4 │ │ │ │ + rsbeq sp, sl, ip, ror r2 │ │ │ │ umlaleq r2, r6, r8, fp │ │ │ │ @ instruction: 0x0096add8 │ │ │ │ - rsbeq r9, r9, r0, lsl #30 │ │ │ │ - rsbeq r2, lr, r8, lsr #3 │ │ │ │ + rsbeq sl, r9, r0, asr r0 │ │ │ │ + strdeq r2, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ addseq sl, r6, r8, lsr sp │ │ │ │ - rsbeq r4, fp, r0, ror r9 │ │ │ │ - rsbeq r4, fp, r8, ror r8 │ │ │ │ + rsbeq r4, fp, r0, asr #21 │ │ │ │ + rsbeq r4, fp, r8, asr #19 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbseq ip, lr, r0, lsr r3 │ │ │ │ - rsbeq r4, fp, r0, lsr #17 │ │ │ │ - strheq r4, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq ip, lr, r0, lsl #9 │ │ │ │ + strdeq r4, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r4, fp, r0, lsl #20 │ │ │ │ │ │ │ │ 0034023c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 3402f8 │ │ │ │ @@ -242863,53 +242863,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 340300 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #128] @ 340304 │ │ │ │ ldr r7, [pc, #128] @ 340308 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3402b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7508c4 │ │ │ │ + b 750a14 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2532b0 │ │ │ │ ldr r2, [pc, #72] @ 34030c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 340310 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r3, [pc, #40] @ 340314 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 34029c │ │ │ │ - ldrheq ip, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq r9, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r1, lr, r4, lsr #31 │ │ │ │ + rsbseq ip, lr, ip, lsl #8 │ │ │ │ + rsbeq r9, r9, ip, asr #28 │ │ │ │ + strdeq r2, [lr], #-4 @ │ │ │ │ adceq r2, r6, ip, asr r9 │ │ │ │ umullseq sl, r6, r8, fp │ │ │ │ - rsbeq r4, fp, r8, asr #16 │ │ │ │ - rsbeq r4, fp, r0, asr r7 │ │ │ │ + @ instruction: 0x006b4998 │ │ │ │ + rsbeq r4, fp, r0, lsr #17 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 00340318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242920,53 +242920,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3403dc │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #128] @ 3403e0 │ │ │ │ ldr r7, [pc, #128] @ 3403e4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 34038c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7509ec │ │ │ │ + b 750b3c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2532b0 │ │ │ │ ldr r2, [pc, #72] @ 3403e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3403ec │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r3, [pc, #40] @ 3403f0 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 340378 │ │ │ │ - rsbseq ip, lr, r0, ror #3 │ │ │ │ - rsbeq r9, r9, r0, lsr #24 │ │ │ │ - rsbeq r1, lr, r8, asr #29 │ │ │ │ + rsbseq ip, lr, r0, lsr r3 │ │ │ │ + rsbeq r9, r9, r0, ror sp │ │ │ │ + rsbeq r2, lr, r8, lsl r0 │ │ │ │ adceq r2, r6, r0, lsl #17 │ │ │ │ @ instruction: 0x0096aabc │ │ │ │ - rsbeq r4, fp, ip, ror #14 │ │ │ │ - rsbeq r4, fp, r4, ror r6 │ │ │ │ + strheq r4, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r4, fp, r4, asr #15 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 003403f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242991,31 +242991,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3404a8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3404ac │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrdeq r2, [r6], r4 @ │ │ │ │ addseq sl, r6, r0, lsl sl │ │ │ │ - strheq r4, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r4, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r4, fp, ip, lsl #16 │ │ │ │ + rsbeq r4, fp, r4, lsr #14 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ │ │ │ │ 003404b0 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 3404e8 │ │ │ │ mov r3, #0 │ │ │ │ @@ -243066,15 +243066,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 340588 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq lr, r8, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 3406a4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243091,24 +243091,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 3406b4 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 97a764 │ │ │ │ + bl 97a8b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34062c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 340670 │ │ │ │ @@ -243135,25 +243135,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 34062c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, lr, r0 │ │ │ │ + rsbseq ip, lr, r0, asr r1 │ │ │ │ addseq sl, r6, r0, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, r8, lsl #11 │ │ │ │ - rsbeq r4, fp, r4, ror r5 │ │ │ │ + ldrdeq r4, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r4, fp, r4, asr #13 │ │ │ │ @ instruction: 0x0096a7f0 │ │ │ │ - rsbeq r4, fp, r8, lsl #10 │ │ │ │ - rsbeq r4, fp, r8, ror #9 │ │ │ │ + rsbeq r4, fp, r8, asr r6 │ │ │ │ + rsbeq r4, fp, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 340798 │ │ │ │ ldr r2, [pc, #188] @ 34079c │ │ │ │ ldr r1, [pc, #188] @ 3407a0 │ │ │ │ @@ -243161,15 +243161,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r6, [pc, #152] @ 3407a4 │ │ │ │ ldr r1, [pc, #152] @ 3407a8 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243178,59 +243178,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 3407ac │ │ │ │ ldr r3, [pc, #124] @ 3407b0 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ ldr ip, [pc, #100] @ 3407b4 │ │ │ │ ldr r3, [pc, #100] @ 3407b8 │ │ │ │ ldr r1, [pc, #100] @ 3407bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 758dc4 │ │ │ │ + bl 758f14 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq fp, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r9, r9, r8, ror r8 │ │ │ │ - rsbeq r1, lr, r8, lsl fp │ │ │ │ - rsbseq lr, r4, r4, asr #29 │ │ │ │ - rsbeq r4, fp, r4, lsl #9 │ │ │ │ + rsbseq ip, lr, r8, lsr #32 │ │ │ │ + rsbeq r9, r9, r8, asr #19 │ │ │ │ + rsbeq r1, lr, r8, ror #24 │ │ │ │ + rsbseq pc, r4, r4, lsl r0 @ │ │ │ │ + ldrdeq r4, [fp], #-84 @ 0xffffffac @ │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r4, fp, r8, asr #8 │ │ │ │ + @ instruction: 0x006b4598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 340838 │ │ │ │ ldr r2, [pc, #96] @ 34083c │ │ │ │ ldr r1, [pc, #96] @ 340840 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #68] @ 340844 │ │ │ │ ldr r3, [pc, #68] @ 340848 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -243239,17 +243239,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq fp, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r4, fp, ip, ror #6 │ │ │ │ - rsbeq r4, fp, r0, lsl #7 │ │ │ │ + rsbseq fp, lr, r8, lsr #30 │ │ │ │ + strheq r4, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r4, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ addseq sl, r6, r4, lsr #12 │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 340914 │ │ │ │ @@ -243267,24 +243267,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97a764 │ │ │ │ + bl 97a8b4 │ │ │ │ ldr r2, [pc, #80] @ 340928 │ │ │ │ ldr r3, [pc, #64] @ 34091c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243294,19 +243294,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, lr, r4, asr sp │ │ │ │ + rsbseq fp, lr, r4, lsr #29 │ │ │ │ @ instruction: 0x0096a5b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r4, fp, r0, asr #5 │ │ │ │ + rsbeq r4, fp, ip, lsr #8 │ │ │ │ + rsbeq r4, fp, r0, lsl r4 │ │ │ │ addseq sl, r6, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 3409f4 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -243323,24 +243323,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 97a764 │ │ │ │ + bl 97a8b4 │ │ │ │ ldr r2, [pc, #80] @ 340a08 │ │ │ │ ldr r3, [pc, #64] @ 3409fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243350,19 +243350,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, lr, r4, ror ip │ │ │ │ + rsbseq fp, lr, r4, asr #27 │ │ │ │ @ instruction: 0x0096a4d0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r4, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r4, fp, r0, ror #3 │ │ │ │ + rsbeq r4, fp, ip, asr #6 │ │ │ │ + rsbeq r4, fp, r0, lsr r3 │ │ │ │ addseq sl, r6, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 340ae0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -243379,24 +243379,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97a764 │ │ │ │ + bl 97a8b4 │ │ │ │ ldr r2, [pc, #92] @ 340af4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 340ae8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243409,82 +243409,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007ebb94 │ │ │ │ + rsbseq fp, lr, r4, ror #25 │ │ │ │ @ instruction: 0x0096a3f0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, fp, ip, lsl r1 │ │ │ │ - rsbeq r4, fp, r0, lsl #2 │ │ │ │ + rsbeq r4, fp, ip, ror #4 │ │ │ │ + rsbeq r4, fp, r0, asr r2 │ │ │ │ umullseq sl, r6, r0, r3 │ │ │ │ ldr r0, [pc, #4] @ 340b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq lr, r8, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 340b60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 340b48 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r2, fp, ip, lsl #10 │ │ │ │ + rsbeq r2, fp, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 340be4 │ │ │ │ ldr r2, [pc, #104] @ 340be8 │ │ │ │ ldr r1, [pc, #104] @ 340bec │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #76] @ 340bf0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #60] @ 340bf4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, lr, r8, ror #20 │ │ │ │ - ldrdeq r9, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r1, lr, r8, ror r6 │ │ │ │ + ldrheq fp, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, r9, r8, lsr #10 │ │ │ │ + rsbeq r1, lr, r8, asr #15 │ │ │ │ @ instruction: 0x009472f4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 340d1c │ │ │ │ @@ -243502,26 +243502,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 340d2c │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 340cd0 │ │ │ │ ldr r1, [pc, #184] @ 340d30 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757f80 │ │ │ │ + bl 7580d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 340d00 │ │ │ │ ldr r2, [pc, #156] @ 340d34 │ │ │ │ ldr r3, [pc, #136] @ 340d24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243542,47 +243542,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 340c90 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 340d40 │ │ │ │ ldr r0, [pc, #56] @ 340d44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsbeq fp, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, lr, r4, lsr #22 │ │ │ │ addseq sl, r6, r4, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, fp, r0, lsl #31 │ │ │ │ - rsbeq r3, fp, r8, ror #30 │ │ │ │ + ldrdeq r4, [fp], #-0 @ │ │ │ │ + strheq r4, [fp], #-8 @ │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ addseq sl, r6, ip, lsl #3 │ │ │ │ - rsbeq r3, fp, r4, lsl pc │ │ │ │ - strdeq r3, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r3, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r3, fp, r0, lsl #30 │ │ │ │ + rsbeq r4, fp, r4, rrx │ │ │ │ + rsbeq r4, fp, r8, asr #32 │ │ │ │ + rsbeq r4, fp, r0, lsr #32 │ │ │ │ + rsbeq r4, fp, r0, asr r0 │ │ │ │ │ │ │ │ 00340d48 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340d4c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340d50 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 340d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq lr, r8, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 340de0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243590,15 +243590,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 340de8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -243607,17 +243607,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq fp, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r3, fp, r4, lsr #29 │ │ │ │ - rsbeq r3, fp, r0, asr #29 │ │ │ │ + rsbseq fp, lr, r8, lsr #20 │ │ │ │ + strdeq r3, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r4, fp, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 340ed0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -243625,39 +243625,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 340ed4 │ │ │ │ ldr r1, [pc, #188] @ 340ed8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #168] @ 340edc │ │ │ │ ldr r1, [pc, #168] @ 340ee0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #136] @ 340ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #120] @ 340ee8 │ │ │ │ ldr r1, [pc, #120] @ 340eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r1, [pc, #92] @ 340ef0 │ │ │ │ ldr r2, [pc, #92] @ 340ef4 │ │ │ │ ldr r3, [pc, #92] @ 340ef8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -243667,19 +243667,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, lr, ip, asr r8 │ │ │ │ - rsbeq r9, r9, r0, asr r1 │ │ │ │ - rsbeq r1, lr, ip, ror #7 │ │ │ │ - rsbeq r3, fp, r0, lsr #28 │ │ │ │ - rsbeq r3, fp, ip, lsr #28 │ │ │ │ + rsbseq fp, lr, ip, lsr #19 │ │ │ │ + rsbeq r9, r9, r0, lsr #5 │ │ │ │ + rsbeq r1, lr, ip, lsr r5 │ │ │ │ + rsbeq r3, fp, r0, ror pc │ │ │ │ + rsbeq r3, fp, ip, ror pc │ │ │ │ muleq r0, ip, r0 │ │ │ │ addeq lr, r8, r0, lsr #12 │ │ │ │ addseq r7, r4, ip, asr #32 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -243691,110 +243691,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 340f64 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, lr, r4, asr #14 │ │ │ │ - rsbeq r3, fp, r0, lsl sp │ │ │ │ - rsbeq r3, fp, ip, lsr #26 │ │ │ │ + @ instruction: 0x007eb894 │ │ │ │ + rsbeq r3, fp, r0, ror #28 │ │ │ │ + rsbeq r3, fp, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 340fcc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 340fd0 │ │ │ │ ldr r1, [pc, #72] @ 340fd4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq fp, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r3, fp, r0, lsr #25 │ │ │ │ - strheq r3, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq fp, lr, r4, lsr #16 │ │ │ │ + strdeq r3, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r3, fp, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 341028 │ │ │ │ ldr r2, [pc, #56] @ 34102c │ │ │ │ ldr r1, [pc, #56] @ 341030 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 341188 │ │ │ │ - rsbseq fp, lr, r8, ror #12 │ │ │ │ - rsbeq r3, fp, r4, lsr ip │ │ │ │ - rsbeq r3, fp, r0, asr ip │ │ │ │ + ldrheq fp, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, fp, r4, lsl #27 │ │ │ │ + rsbeq r3, fp, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3410a4 │ │ │ │ ldr r2, [pc, #88] @ 3410a8 │ │ │ │ ldr r1, [pc, #88] @ 3410ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, lr, ip, lsl #12 │ │ │ │ - ldrdeq r3, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq r3, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq fp, lr, ip, asr r7 │ │ │ │ + rsbeq r3, fp, r8, lsr #26 │ │ │ │ + rsbeq r3, fp, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -243835,15 +243835,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 341184 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -243928,15 +243928,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r3, [pc, #964] @ 3416a4 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -244169,24 +244169,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 341604 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r9, r6, ip, asr ip │ │ │ │ - rsbeq r3, fp, r0, asr #21 │ │ │ │ + rsbeq r3, fp, r0, lsl ip │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq fp, lr, r0, asr #1 │ │ │ │ + rsbseq fp, lr, r0, lsl r2 │ │ │ │ addseq r9, r6, r4, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r2, fp, r4, asr #31 │ │ │ │ + rsbeq r3, fp, r4, lsl r1 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 341710 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 3416c0 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -244647,23 +244647,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 341e24 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq r0, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r0, fp, r0, lsl #28 │ │ │ │ addeq sp, r8, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -244732,15 +244732,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 71a130 │ │ │ │ + bl 71a280 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 341ff4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -244776,15 +244776,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a1a8 │ │ │ │ + bl 71a2f8 │ │ │ │ b 341fb0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00968fb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ addseq r8, r6, ip, ror #28 │ │ │ │ @@ -244821,15 +244821,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71a1a8 │ │ │ │ + bl 71a2f8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -244906,33 +244906,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 342238 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, fp, ip, lsl #23 │ │ │ │ + ldrdeq r2, [fp], #-204 @ 0xffffff34 @ │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rsbeq r2, fp, r8, ror fp │ │ │ │ - strdeq r2, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq sl, lr, ip, lsr #13 │ │ │ │ - ldrdeq r2, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, fp, r8, asr #25 │ │ │ │ + rsbeq r2, fp, ip, asr #24 │ │ │ │ + ldrsheq sl, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, fp, ip, lsr #24 │ │ │ │ ldr r0, [pc, #4] @ 342248 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq sp, r8, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3422dc │ │ │ │ mov r5, r1 │ │ │ │ @@ -244941,15 +244941,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #84] @ 3422e8 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -244962,17 +244962,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, lr, r4, lsr r6 │ │ │ │ - strheq r2, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r2, fp, r0, lsr #21 │ │ │ │ + rsbseq sl, lr, r4, lsl #15 │ │ │ │ + rsbeq r2, fp, r0, lsl #24 │ │ │ │ + strdeq r2, [fp], #-176 @ 0xffffff50 @ │ │ │ │ addeq sp, r8, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 342374 │ │ │ │ ldr r2, [pc, #112] @ 342378 │ │ │ │ @@ -244980,15 +244980,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #80] @ 342380 │ │ │ │ ldr lr, [pc, #80] @ 342384 │ │ │ │ ldr ip, [pc, #80] @ 342388 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -244999,69 +244999,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 34238c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - @ instruction: 0x007ea59c │ │ │ │ - rsbeq r7, r9, r0, asr ip │ │ │ │ - strdeq pc, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + b 74f334 │ │ │ │ + rsbseq sl, lr, ip, ror #13 │ │ │ │ + rsbeq r7, r9, r0, lsr #27 │ │ │ │ + rsbeq r0, lr, r0, asr #32 │ │ │ │ addeq sp, r8, r8, lsr #4 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rsbeq r2, fp, r8, lsl #20 │ │ │ │ + rsbeq r2, fp, r8, asr fp │ │ │ │ addseq r5, r4, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3423e8 │ │ │ │ ldr r2, [pc, #64] @ 3423ec │ │ │ │ ldr r1, [pc, #64] @ 3423f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq sl, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r2, fp, r4, ror r9 │ │ │ │ - rsbeq r2, fp, r8, ror #18 │ │ │ │ + rsbseq sl, lr, r4, asr #12 │ │ │ │ + rsbeq r2, fp, r4, asr #21 │ │ │ │ + strheq r2, [fp], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 342440 │ │ │ │ ldr r2, [pc, #52] @ 342444 │ │ │ │ ldr r1, [pc, #52] @ 342448 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3420d8 │ │ │ │ - @ instruction: 0x007ea490 │ │ │ │ - rsbeq r2, fp, r0, lsl r9 │ │ │ │ - rsbeq r2, fp, r4, lsl #18 │ │ │ │ + rsbseq sl, lr, r0, ror #11 │ │ │ │ + rsbeq r2, fp, r0, ror #20 │ │ │ │ + rsbeq r2, fp, r4, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -253566,23 +253566,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 34a970 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70d598 │ │ │ │ + b 70d6e8 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 34a948 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 34a944 │ │ │ │ @@ -253592,15 +253592,15 @@ │ │ │ │ b 34a948 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 70601c │ │ │ │ + bl 70616c │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 34a9dc │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -253608,21 +253608,21 @@ │ │ │ │ beq 34aa10 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 34aa74 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70a3bc │ │ │ │ + b 70a50c │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 34a9dc │ │ │ │ tst r1, #2 │ │ │ │ bne 34a9dc │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -253639,40 +253639,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 34a904 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 34a904 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70a3bc │ │ │ │ + b 70a50c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34a9e8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ b 34a9e8 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 34aa50 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ b 34aa50 │ │ │ │ ldr r3, [pc, #100] @ 34ab48 │ │ │ │ ldr r2, [pc, #100] @ 34ab4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -253685,25 +253685,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 34ab50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r0, r6, r0, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq sl, sl, r4, asr r2 │ │ │ │ + rsbeq sl, sl, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -253717,15 +253717,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 34abb8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 34ac24 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -253736,23 +253736,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 34ab98 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 34abb8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -253787,15 +253787,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34ac7c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -253834,26 +253834,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34ad28 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 34adac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r4, r8, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 34aea0 │ │ │ │ ldr r2, [pc, #216] @ 34aea4 │ │ │ │ @@ -253861,25 +253861,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #184] @ 34aeac │ │ │ │ ldr r1, [pc, #184] @ 34aeb0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #152] @ 34aeb4 │ │ │ │ ldr r2, [pc, #152] @ 34aeb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 34aebc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 34aec0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -253896,34 +253896,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r1, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x0068f190 │ │ │ │ - rsbeq r7, sp, r0, lsr r4 │ │ │ │ - rsbeq pc, r9, ip, asr r4 @ │ │ │ │ - rsbeq r8, r9, r4, lsr r6 │ │ │ │ - rsbeq r9, sl, r8, lsl #31 │ │ │ │ + rsbseq r1, lr, r0, asr #30 │ │ │ │ + rsbeq pc, r8, r0, ror #5 │ │ │ │ + rsbeq r7, sp, r0, lsl #11 │ │ │ │ + rsbeq pc, r9, ip, lsr #11 │ │ │ │ + rsbeq r8, r9, r4, lsl #15 │ │ │ │ + ldrdeq sl, [sl], #-8 @ │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq r9, sl, ip, lsl #31 │ │ │ │ + ldrdeq sl, [sl], #-12 @ │ │ │ │ umulleq r4, r8, r8, r7 │ │ │ │ addseq sp, r3, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -254003,22 +254003,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 34b3fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 34af40 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34af2c │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -254117,15 +254117,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 34b3f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34af20 │ │ │ │ ldr r0, [pc, #548] @ 34b40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 34af20 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -254189,15 +254189,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 34b3f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34af20 │ │ │ │ ldr r0, [pc, #264] @ 34b410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 34af20 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 34b348 │ │ │ │ bhi 34b1b8 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 34b348 │ │ │ │ bhi 34b3c8 │ │ │ │ @@ -254217,55 +254217,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34af2c │ │ │ │ ldr r0, [pc, #164] @ 34b414 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 34af40 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34af2c │ │ │ │ ldr r3, [pc, #88] @ 34b3f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34af20 │ │ │ │ ldr r0, [pc, #104] @ 34b418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 34af20 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 34af2c │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 34b338 │ │ │ │ b 34b1cc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r5, r8, lsr pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r5, r0, lsl pc @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0095fedc │ │ │ │ - rsbseq r1, lr, r0, lsl r9 │ │ │ │ + rsbseq r1, lr, r0, ror #20 │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r9, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r9, sl, r8, asr #30 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbseq r1, lr, sl, ror #15 │ │ │ │ - rsbseq r1, lr, r3, ror r7 │ │ │ │ - rsbeq r9, sl, ip, ror #23 │ │ │ │ - rsbeq r9, sl, ip, ror #21 │ │ │ │ - strdeq r9, [sl], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, sl, r4, ror #20 │ │ │ │ + rsbseq r1, lr, sl, lsr r9 │ │ │ │ + rsbseq r1, lr, r3, asr #17 │ │ │ │ + rsbeq r9, sl, ip, lsr sp │ │ │ │ + rsbeq r9, sl, ip, lsr ip │ │ │ │ + rsbeq r9, sl, r8, asr #24 │ │ │ │ + strheq r9, [sl], #-180 @ 0xffffff4c @ │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -255171,20 +255171,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 34c274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x007e099c │ │ │ │ - rsbeq r8, sl, r8, ror #24 │ │ │ │ - rsbeq r8, sl, ip, ror ip │ │ │ │ - rsbseq r0, lr, r8, ror r9 │ │ │ │ - rsbeq r8, sl, r4, asr #24 │ │ │ │ - rsbeq r8, sl, r0, ror ip │ │ │ │ + rsbseq r0, lr, ip, ror #21 │ │ │ │ + strheq r8, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, sl, ip, asr #27 │ │ │ │ + rsbseq r0, lr, r8, asr #21 │ │ │ │ + @ instruction: 0x006a8d94 │ │ │ │ + rsbeq r8, sl, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -258920,18 +258920,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 34fd64 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 34fd8c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -258956,15 +258956,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 34fce8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ b 34fce8 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -261443,15 +261443,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 3524f0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 352464 │ │ │ │ ldr r0, [pc, #148] @ 3524f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -261463,33 +261463,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 3524f0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 352464 │ │ │ │ ldr r0, [pc, #72] @ 3524f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 352464 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r8, r5, ip, ror #20 │ │ │ │ - ldrheq sl, [sp], #-93 @ 0xffffffa3 @ │ │ │ │ + rsbseq sl, sp, sp, lsl #14 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, sl, r0, lsl #21 │ │ │ │ - rsbeq r2, sl, r0, lsr sl │ │ │ │ + ldrdeq r2, [sl], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, sl, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 35266c │ │ │ │ mov r8, r3 │ │ │ │ @@ -284080,47 +284080,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 36868c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 368400 │ │ │ │ ldr r0, [pc, #80] @ 368690 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 368400 │ │ │ │ ldr r0, [pc, #60] @ 368694 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3683e4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r2, r4, r0, sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, ip, r4, ror #11 │ │ │ │ + rsbseq r4, ip, r4, lsr r7 │ │ │ │ addseq r2, r4, r8, ror sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r4, ip, lsl sl │ │ │ │ andeq r3, r0, r8, lsl lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r8, r0, lsl #18 │ │ │ │ - rsbeq ip, r8, r8, lsr #18 │ │ │ │ - strheq ip, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq ip, r8, r0, asr sl │ │ │ │ + rsbeq ip, r8, r8, ror sl │ │ │ │ + rsbeq ip, r8, r0, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -284235,22 +284235,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 368898 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 368830 │ │ │ │ ldr r0, [pc, #28] @ 36889c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 368830 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 368378 │ │ │ │ b 368834 │ │ │ │ addseq r2, r4, r8, lsr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq ip, r8, r8, lsl r7 │ │ │ │ + rsbeq ip, r8, r8, ror #16 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 368ae0 │ │ │ │ mov lr, ip │ │ │ │ @@ -285142,22 +285142,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 36972c │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -285202,15 +285202,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3696a8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ b 3696cc │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3697f4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -285441,15 +285441,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 36a77c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369978 │ │ │ │ ldr r0, [pc, #3112] @ 36a780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 369978 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 36999c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 36a784 │ │ │ │ @@ -285510,15 +285510,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -285544,15 +285544,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 36a77c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369978 │ │ │ │ ldr r0, [pc, #2720] @ 36a794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 369978 │ │ │ │ mov r7, #3 │ │ │ │ b 369ab0 │ │ │ │ tst r8, #8 │ │ │ │ bne 369f6c │ │ │ │ ldr r3, [pc, #2692] @ 36a798 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -285610,41 +285610,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 369e94 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -285700,15 +285700,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 36a77c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369978 │ │ │ │ ldr r0, [pc, #2120] @ 36a7ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 369978 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 36a384 │ │ │ │ ldr r3, [pc, #2100] @ 36a7b0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -285879,15 +285879,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -285900,15 +285900,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 36a7d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369a94 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 36a568 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -285971,15 +285971,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 36a77c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369978 │ │ │ │ ldr r0, [pc, #1088] @ 36a7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 369978 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 36a7e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -286116,22 +286116,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 369a94 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 369ea8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -286153,15 +286153,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 369ed0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2b3730 │ │ │ │ @@ -286219,45 +286219,45 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r4, r4, asr #9 │ │ │ │ addseq r1, r4, r0, ror r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r9, r3, r4, ror #1 │ │ │ │ addeq r5, r6, r4, asr #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq fp, r8, r0, asr r6 │ │ │ │ + rsbeq fp, r8, r0, lsr #15 │ │ │ │ addseq r1, r4, r8, lsr #5 │ │ │ │ ldrdeq r8, [r3], r8 @ │ │ │ │ addeq r5, r6, r4, asr #19 │ │ │ │ addseq r1, r4, r0, lsl #3 │ │ │ │ - rsbeq fp, r8, r4, ror #7 │ │ │ │ + rsbeq fp, r8, r4, lsr r5 │ │ │ │ ldrdeq r8, [r3], r0 @ │ │ │ │ @ instruction: 0x008658b0 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ @ instruction: 0x00940efc │ │ │ │ - rsbeq fp, r8, r0, lsr #3 │ │ │ │ + strdeq fp, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ adceq r8, r3, r8, ror #24 │ │ │ │ addeq r5, r6, r0, asr #12 │ │ │ │ umlaleq r8, r3, r8, fp │ │ │ │ addeq r5, r6, r4, lsl #11 │ │ │ │ addseq r0, r4, r8, asr #26 │ │ │ │ addeq r5, r6, r4, ror r4 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r8, r4, lsr sp │ │ │ │ + rsbeq sl, r8, r4, lsl #29 │ │ │ │ adceq r8, r3, r8, ror #17 │ │ │ │ ldrdeq r5, [r6], r4 │ │ │ │ @ instruction: 0x008652b0 │ │ │ │ - @ instruction: 0x0068ad98 │ │ │ │ + rsbeq sl, r8, r8, ror #29 │ │ │ │ addeq r5, r6, r0, lsr r2 │ │ │ │ addeq r5, r6, r8, ror #2 │ │ │ │ - rsbeq sl, r8, r8, ror sl │ │ │ │ - rsbseq r2, ip, r8, ror r4 │ │ │ │ - rsbeq sl, r8, r0, asr #14 │ │ │ │ - rsbeq sl, r8, r4, lsr #20 │ │ │ │ + rsbeq sl, r8, r8, asr #23 │ │ │ │ + rsbseq r2, ip, r8, asr #11 │ │ │ │ + @ instruction: 0x0068a890 │ │ │ │ + rsbeq sl, r8, r4, ror fp │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 36ac34 │ │ │ │ ldr r3, [pc, #1052] @ 36ac38 │ │ │ │ @@ -286338,15 +286338,15 @@ │ │ │ │ bne 36ab94 │ │ │ │ ldr r0, [pc, #780] @ 36ac58 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [pc, #756] @ 36ac5c │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 36ac60 │ │ │ │ @@ -286444,22 +286444,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 36ac78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36a85c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 36ab98 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 36ab98 │ │ │ │ @@ -286505,15 +286505,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 36a978 │ │ │ │ ldr r0, [pc, #144] @ 36ac84 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36a85c │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 36ab60 │ │ │ │ b 36a978 │ │ │ │ ldr r3, [pc, #64] @ 36ac5c │ │ │ │ @@ -286524,31 +286524,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 36a978 │ │ │ │ addseq r0, r4, ip, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r4, ip, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r2, ip, r1, ror #2 │ │ │ │ + ldrheq r2, [ip], #-33 @ 0xffffffdf @ │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x009404fc │ │ │ │ - strdeq sl, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sl, r8, ip, asr #20 │ │ │ │ andeq r2, r0, r4, lsr r7 │ │ │ │ addseq r0, r4, r4, lsr #9 │ │ │ │ addseq r0, r4, r4, asr #8 │ │ │ │ addseq r0, r4, r4, lsl #8 │ │ │ │ umullseq r0, r4, r8, r3 │ │ │ │ andeq r3, r0, r0, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq sl, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, r8, ip, lsl #16 │ │ │ │ addseq r0, r4, ip, lsr #5 │ │ │ │ addseq r0, r4, r4, ror r2 │ │ │ │ - rsbeq sl, r8, r4, lsr #12 │ │ │ │ + rsbeq sl, r8, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 36b3fc │ │ │ │ ldr r3, [pc, #1884] @ 36b400 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -286609,22 +286609,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 36b420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36ace0 │ │ │ │ ldr r3, [pc, #1620] @ 36b418 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 36ad00 │ │ │ │ ldr r2, [pc, #1612] @ 36b424 │ │ │ │ @@ -286638,15 +286638,15 @@ │ │ │ │ bne 36ae78 │ │ │ │ ldr r0, [pc, #1580] @ 36b428 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [pc, #1556] @ 36b42c │ │ │ │ ldr r3, [pc, #1508] @ 36b400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -287016,28 +287016,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 36ae3c │ │ │ │ b 36ae78 │ │ │ │ ldr r0, [pc, #180] @ 36b4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36ace0 │ │ │ │ addseq r0, r4, r4, lsl #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r4, r4, ror #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrsheq r1, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r1, ip, r4, asr #28 │ │ │ │ addseq r0, r4, ip, lsl r1 │ │ │ │ andeq r3, r0, r8, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r8, ip, ror r1 │ │ │ │ + rsbeq sl, r8, ip, asr #5 │ │ │ │ addseq r0, r4, ip, asr #32 │ │ │ │ - rsbeq sl, r8, r0, lsl #9 │ │ │ │ + ldrdeq sl, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ addseq r0, r4, ip │ │ │ │ @ instruction: 0x0093ffd0 │ │ │ │ addseq pc, r3, r0, lsr #31 │ │ │ │ addseq pc, r3, r0, ror pc @ │ │ │ │ addseq pc, r3, r0, asr #30 │ │ │ │ addseq pc, r3, r0, lsl pc @ │ │ │ │ addseq pc, r3, r0, ror #29 │ │ │ │ @@ -287061,15 +287061,15 @@ │ │ │ │ addseq pc, r3, r0, lsl #23 │ │ │ │ addseq pc, r3, r0, asr fp @ │ │ │ │ addseq pc, r3, r0, lsr #22 │ │ │ │ @ instruction: 0x0093faf0 │ │ │ │ addseq pc, r3, r0, asr #21 │ │ │ │ umullseq pc, r3, r0, sl @ │ │ │ │ addseq pc, r3, r0, ror #20 │ │ │ │ - rsbeq r9, r8, r8, ror fp │ │ │ │ + rsbeq r9, r8, r8, asr #25 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -287126,15 +287126,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70bc54 │ │ │ │ + b 70bda4 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 36b588 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 34ace4 │ │ │ │ @@ -287204,15 +287204,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 36b7ac │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -287242,27 +287242,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70bc54 │ │ │ │ + b 70bda4 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 36b75c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34ace4 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34ac40 │ │ │ │ addseq pc, r3, r8, lsr r8 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrdeq r9, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r8, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 36bda4 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -287485,15 +287485,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 36bab4 │ │ │ │ ldr r0, [pc, #676] @ 36bde0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ mov r0, r5 │ │ │ │ bl 34a99c │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 36b808 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -287606,28 +287606,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 36be00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36b860 │ │ │ │ ldr r0, [pc, #172] @ 36be04 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36b860 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 2540a8 │ │ │ │ @@ -287641,34 +287641,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 36b808 │ │ │ │ addseq pc, r3, r4, asr r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r3, r8, lsr #12 │ │ │ │ addseq pc, r3, r4, lsl r6 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r1, ip, r2, ror #3 │ │ │ │ - ldrsheq r1, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r1, ip, r2, lsr r3 │ │ │ │ + rsbseq r1, ip, r8, asr #6 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq pc, r3, r8, lsl r5 @ │ │ │ │ - @ instruction: 0x007c1198 │ │ │ │ + rsbseq r1, ip, r8, ror #5 │ │ │ │ addseq pc, r3, r4, lsl #9 │ │ │ │ umullseq pc, r3, r4, r3 @ │ │ │ │ - rsbseq r1, ip, r5, asr #32 │ │ │ │ + @ instruction: 0x007c1195 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq pc, r3, ip, lsl #6 │ │ │ │ - rsbeq r9, r8, r0, lsl r8 │ │ │ │ + rsbeq r9, r8, r0, ror #18 │ │ │ │ umullseq pc, r3, r8, r2 @ │ │ │ │ - ldrdeq r9, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r9, r8, r0, lsr #18 │ │ │ │ muleq r0, ip, r6 │ │ │ │ addseq pc, r3, r8, lsl r2 @ │ │ │ │ addseq pc, r3, ip, lsl #3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r8, r0, lsr #11 │ │ │ │ - rsbeq r9, r8, r4, asr #11 │ │ │ │ + strdeq r9, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r9, r8, r4, lsl r7 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 36be28 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -287751,153 +287751,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ccb4 │ │ │ │ + bl 70ce04 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 36c244 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ ldr r3, [pc, #656] @ 36c248 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 36c24c │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 706908 │ │ │ │ + bl 706a58 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36c250 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 706908 │ │ │ │ + bl 706a58 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70cb5c │ │ │ │ + bl 70ccac │ │ │ │ ldr r3, [pc, #372] @ 36c254 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70ccb4 │ │ │ │ + bl 70ce04 │ │ │ │ ldr r3, [pc, #308] @ 36c258 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ccb4 │ │ │ │ + bl 70ce04 │ │ │ │ ldr r3, [pc, #252] @ 36c25c │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, sl │ │ │ │ - bl 70ccb4 │ │ │ │ + bl 70ce04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 36c214 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -287933,22 +287933,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ umlaleq r6, r3, r8, sp │ │ │ │ @ instruction: 0x008636b0 │ │ │ │ - rsbeq r9, r8, r8, ror r4 │ │ │ │ + rsbeq r9, r8, r8, asr #11 │ │ │ │ + rsbeq r9, r8, r8, ror #10 │ │ │ │ + rsbeq r9, r8, ip, ror #10 │ │ │ │ + rsbeq r9, r8, ip, lsl r5 │ │ │ │ + rsbeq r9, r8, r4, asr #9 │ │ │ │ + rsbeq r9, r8, r0, ror r4 │ │ │ │ + rsbeq r9, r8, r0, asr #8 │ │ │ │ rsbeq r9, r8, r8, lsl r4 │ │ │ │ - rsbeq r9, r8, ip, lsl r4 │ │ │ │ - rsbeq r9, r8, ip, asr #7 │ │ │ │ - rsbeq r9, r8, r4, ror r3 │ │ │ │ - rsbeq r9, r8, r0, lsr #6 │ │ │ │ - strdeq r9, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, r8, r8, asr #5 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -287964,27 +287964,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #456] @ 36c4a0 │ │ │ │ ldr r1, [pc, #456] @ 36c4a4 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -288024,41 +288024,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 36c4a8 │ │ │ │ ldr r1, [pc, #272] @ 36c4ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2b38d0 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 36c4b0 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 41b7d0 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 36c32c │ │ │ │ @@ -288073,32 +288073,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 36c4b8 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r0, ip, r0, lsr r9 │ │ │ │ - rsbeq r8, r8, ip, ror #23 │ │ │ │ - rsbeq r6, r8, r0, lsr #12 │ │ │ │ - rsbeq sp, r7, r8, ror pc │ │ │ │ - rsbeq r7, r7, ip, asr #2 │ │ │ │ - ldrdeq sp, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r5, fp, r0, ror lr │ │ │ │ - rsbeq r9, r8, r4, lsl #1 │ │ │ │ - ldrdeq r8, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r0, ip, r0, lsl #21 │ │ │ │ + rsbeq r8, r8, ip, lsr sp │ │ │ │ + rsbeq r6, r8, r0, ror r7 │ │ │ │ + rsbeq lr, r7, r8, asr #1 │ │ │ │ + @ instruction: 0x0067729c │ │ │ │ + rsbeq sp, r6, r0, lsr #26 │ │ │ │ + rsbeq r5, fp, r0, asr #31 │ │ │ │ + ldrdeq r9, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r8, ip, lsr #2 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 36c508 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 36c4e8 │ │ │ │ @@ -288165,20 +288165,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 36c5f8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r3, r6, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 36c6e0 │ │ │ │ ldr r2, [pc, #204] @ 36c6e4 │ │ │ │ @@ -288186,37 +288186,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #172] @ 36c6ec │ │ │ │ ldr r1, [pc, #172] @ 36c6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 36c6f4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #136] @ 36c6f8 │ │ │ │ ldr r1, [pc, #136] @ 36c6fc │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #104] @ 36c700 │ │ │ │ ldr r1, [pc, #104] @ 36c704 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -288229,35 +288229,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r0, ip, ip, lsr r6 │ │ │ │ - rsbeq sp, r6, r0, asr #18 │ │ │ │ - rsbeq r5, fp, r0, ror #23 │ │ │ │ - rsbeq sp, r7, r4, lsl ip │ │ │ │ - rsbeq r6, r7, ip, ror #27 │ │ │ │ + rsbseq r0, ip, ip, lsl #15 │ │ │ │ + @ instruction: 0x0066da90 │ │ │ │ + rsbeq r5, fp, r0, lsr sp │ │ │ │ + rsbeq sp, r7, r4, ror #26 │ │ │ │ + rsbeq r6, r7, ip, lsr pc │ │ │ │ @ instruction: 0x0093e7d4 │ │ │ │ - rsbeq ip, r7, r8, ror ip │ │ │ │ - rsbeq ip, r7, ip, asr ip │ │ │ │ + rsbeq ip, r7, r8, asr #27 │ │ │ │ + rsbeq ip, r7, ip, lsr #27 │ │ │ │ addeq r3, r6, r4, asr r8 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ muleq r0, r4, r7 │ │ │ │ ldr r3, [pc, #20] @ 36c728 │ │ │ │ ldr r2, [pc, #20] @ 36c72c │ │ │ │ ldr r1, [pc, #20] @ 36c730 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75c614 │ │ │ │ + b 75c764 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - strdeq r8, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, r8, r8, asr #32 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36c7a8 │ │ │ │ @@ -288356,49 +288356,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #120] @ 36c960 │ │ │ │ ldr r1, [pc, #120] @ 36c964 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #88] @ 36c968 │ │ │ │ ldr r3, [pc, #88] @ 36c96c │ │ │ │ ldr r1, [pc, #88] @ 36c970 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r1, [pc, #48] @ 36c974 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750f88 │ │ │ │ - @ instruction: 0x007c0394 │ │ │ │ - @ instruction: 0x0066d69c │ │ │ │ - rsbeq r5, fp, ip, lsr r9 │ │ │ │ - rsbeq sp, r7, r8, ror #18 │ │ │ │ - rsbeq r6, r7, r0, asr #22 │ │ │ │ + b 7510d8 │ │ │ │ + rsbseq r0, ip, r4, ror #9 │ │ │ │ + rsbeq sp, r6, ip, ror #15 │ │ │ │ + rsbeq r5, fp, ip, lsl #21 │ │ │ │ + strheq sp, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00676c90 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq fp, r1, r8, lsr #31 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -288409,62 +288409,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #148] @ 36ca50 │ │ │ │ ldr r1, [pc, #148] @ 36ca54 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #116] @ 36ca58 │ │ │ │ ldr r1, [pc, #116] @ 36ca5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 36ca60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #72] @ 36ca64 │ │ │ │ ldr r2, [pc, #72] @ 36ca68 │ │ │ │ ldr r1, [pc, #72] @ 36ca6c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75c6e0 │ │ │ │ - rsbseq r0, ip, r0, asr #5 │ │ │ │ - rsbeq sp, r6, r8, asr #11 │ │ │ │ - rsbeq r5, fp, r8, ror #16 │ │ │ │ - @ instruction: 0x0067d894 │ │ │ │ - rsbeq r6, r7, ip, ror #20 │ │ │ │ + b 75c830 │ │ │ │ + rsbseq r0, ip, r0, lsl r4 │ │ │ │ + rsbeq sp, r6, r8, lsl r7 │ │ │ │ + strheq r5, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sp, r7, r4, ror #19 │ │ │ │ + strheq r6, [r7], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ addseq fp, r1, r0, ror #29 │ │ │ │ - rsbeq r8, r8, r4, lsr ip │ │ │ │ + rsbeq r8, r8, r4, lsl #27 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r8, r8, ip, ror #23 │ │ │ │ + rsbeq r8, r8, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 36caf8 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -288472,135 +288472,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 36cb00 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #76] @ 36cb04 │ │ │ │ ldr r1, [pc, #76] @ 36cb08 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r0, [ip], #-16 @ │ │ │ │ - strheq sp, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r6, r7, r8, lsl #19 │ │ │ │ - rsbeq r8, r8, r8, lsl #23 │ │ │ │ - @ instruction: 0x00688b9c │ │ │ │ + rsbseq r0, ip, r0, lsr #6 │ │ │ │ + rsbeq sp, r7, r4, lsl #18 │ │ │ │ + ldrdeq r6, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r8, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r8, r8, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 36cb8c │ │ │ │ ldr r2, [pc, #104] @ 36cb90 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 36cb94 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #72] @ 36cb98 │ │ │ │ ldr r1, [pc, #72] @ 36cb9c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, ip, r4, lsr r1 │ │ │ │ - rsbeq sp, r7, ip, lsl r7 │ │ │ │ - strdeq r6, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r8, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r8, r8, r4, lsl #22 │ │ │ │ + rsbseq r0, ip, r4, lsl #5 │ │ │ │ + rsbeq sp, r7, ip, ror #16 │ │ │ │ + rsbeq r6, r7, r4, asr #20 │ │ │ │ + rsbeq r8, r8, r0, asr #24 │ │ │ │ + rsbeq r8, r8, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 36cc0c │ │ │ │ ldr r2, [pc, #84] @ 36cc10 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 36cc14 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #52] @ 36cc18 │ │ │ │ ldr r1, [pc, #52] @ 36cc1c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3727b0 │ │ │ │ - rsbseq r0, ip, r0, lsr #1 │ │ │ │ - rsbeq sp, r7, r8, lsl #13 │ │ │ │ - rsbeq r6, r7, r0, ror #16 │ │ │ │ - rsbeq r8, r8, ip, asr sl │ │ │ │ - rsbeq r8, r8, r0, ror sl │ │ │ │ + ldrsheq r0, [ip], #-16 @ │ │ │ │ + ldrdeq sp, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r6, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r8, r8, ip, lsr #23 │ │ │ │ + rsbeq r8, r8, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 36ccf0 │ │ │ │ ldr r2, [pc, #184] @ 36ccf4 │ │ │ │ ldr r1, [pc, #184] @ 36ccf8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2b3c7c │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 36ccc4 │ │ │ │ tst r3, #8 │ │ │ │ bne 36ccdc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288608,26 +288608,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 36cca4 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70d158 │ │ │ │ - rsbseq r0, ip, ip, lsl r0 │ │ │ │ - strdeq r8, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r8, r8, r8, lsl #20 │ │ │ │ + b 70d2a8 │ │ │ │ + rsbseq r0, ip, ip, ror #2 │ │ │ │ + rsbeq r8, r8, r8, asr #22 │ │ │ │ + rsbeq r8, r8, r8, asr fp │ │ │ │ │ │ │ │ 0036ccfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 36ce8c │ │ │ │ @@ -288645,38 +288645,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [pc, #284] @ 36ce94 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ cmp fp, #0 │ │ │ │ bne 36cdec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36ce3c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -288693,20 +288693,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cdcc │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -288721,19 +288721,19 @@ │ │ │ │ bl 341dc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70d13c │ │ │ │ + b 70d28c │ │ │ │ ldrdeq r3, [r6], r0 │ │ │ │ - rsbeq r8, r8, r4, asr #18 │ │ │ │ - rsbeq r8, r8, r4, lsl #18 │ │ │ │ - rsbeq r8, r8, r0, lsr #17 │ │ │ │ + @ instruction: 0x00688a94 │ │ │ │ + rsbeq r8, r8, r4, asr sl │ │ │ │ + strdeq r8, [r8], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 36d01c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 36d020 │ │ │ │ @@ -288742,15 +288742,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 36d028 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288769,15 +288769,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 36d030 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b38d0 │ │ │ │ ldr r3, [pc, #204] @ 36d034 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -288791,15 +288791,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 36d038 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -288822,22 +288822,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 41b7d0 │ │ │ │ - @ instruction: 0x007bfd9c │ │ │ │ - rsbeq r8, r8, ip, ror r7 │ │ │ │ - @ instruction: 0x00688790 │ │ │ │ + rsbseq pc, fp, ip, ror #29 │ │ │ │ + rsbeq r8, r8, ip, asr #17 │ │ │ │ + rsbeq r8, r8, r0, ror #17 │ │ │ │ addseq sp, r3, r8, lsr pc │ │ │ │ - rsbeq sp, r6, r0, lsr r0 │ │ │ │ - ldrdeq r5, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, r6, r0, lsl #3 │ │ │ │ + rsbeq r5, fp, r0, lsr #8 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - rsbeq r8, r8, ip, lsl r7 │ │ │ │ + rsbeq r8, r8, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 36d1f8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 36d1fc │ │ │ │ @@ -288846,15 +288846,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 36d204 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -288886,15 +288886,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 36d208 │ │ │ │ ldr r1, [pc, #256] @ 36d20c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2b38d0 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -288916,15 +288916,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -288941,22 +288941,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41b7d0 │ │ │ │ - ldrsheq pc, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - ldrdeq r8, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - strdeq r8, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq pc, fp, ip, asr #26 │ │ │ │ + rsbeq r8, r8, ip, lsr #14 │ │ │ │ + rsbeq r8, r8, r0, asr #14 │ │ │ │ umullseq sp, r3, r8, sp │ │ │ │ - rsbeq ip, r6, r0, ror #28 │ │ │ │ - rsbeq r5, fp, r0, lsl #2 │ │ │ │ + strheq ip, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r5, fp, r0, asr r2 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - rsbeq r8, r8, r4, lsr r5 │ │ │ │ + rsbeq r8, r8, r4, lsl #13 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 36d274 │ │ │ │ cmp r1, #10 │ │ │ │ beq 36d254 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 36d284 │ │ │ │ @@ -289029,15 +289029,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 36d35c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strdeq r2, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 36d67c │ │ │ │ ldr r2, [pc, #772] @ 36d680 │ │ │ │ @@ -289117,28 +289117,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70c1a0 │ │ │ │ + bl 70c2f0 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70c284 │ │ │ │ + bl 70c3d4 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 36d534 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -289192,15 +289192,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2b0f04 │ │ │ │ @@ -289252,25 +289252,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #176] @ 36d790 │ │ │ │ ldr r1, [pc, #176] @ 36d794 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #144] @ 36d798 │ │ │ │ ldr r1, [pc, #144] @ 36d79c │ │ │ │ ldr r3, [pc, #144] @ 36d7a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -289284,35 +289284,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq pc, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq ip, r6, r4, lsr #17 │ │ │ │ - rsbeq r4, fp, r4, asr #22 │ │ │ │ - rsbeq ip, r7, r0, ror fp │ │ │ │ - rsbeq r5, r7, r8, asr #26 │ │ │ │ + rsbseq pc, fp, r4, asr #14 │ │ │ │ + strdeq ip, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x006b4c94 │ │ │ │ + rsbeq ip, r7, r0, asr #25 │ │ │ │ + @ instruction: 0x00675e98 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r2, r6, ip, lsr r9 │ │ │ │ - rsbeq r7, r8, r0, lsr #31 │ │ │ │ + strdeq r8, [r8], #-0 @ │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ addseq fp, r1, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 36d840 │ │ │ │ @@ -289322,41 +289322,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 36d84c │ │ │ │ ldr r2, [pc, #84] @ 36d850 │ │ │ │ ldr r1, [pc, #84] @ 36d854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75c614 │ │ │ │ + bl 75c764 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, fp, r4, ror #9 │ │ │ │ - rsbeq ip, r7, r8, ror sl │ │ │ │ - rsbeq r5, r7, r0, asr ip │ │ │ │ + rsbseq pc, fp, r4, lsr r6 @ │ │ │ │ + rsbeq ip, r7, r8, asr #23 │ │ │ │ + rsbeq r5, r7, r0, lsr #27 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq r7, r8, r4, lsl lr │ │ │ │ + rsbeq r7, r8, r4, ror #30 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36d8cc │ │ │ │ @@ -289397,15 +289397,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr fp, [pc, #832] @ 36dc64 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 36dbd0 │ │ │ │ @@ -289437,15 +289437,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2b38d0 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 36dc78 │ │ │ │ ldr r2, [pc, #672] @ 36dc7c │ │ │ │ @@ -289454,67 +289454,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70ec04 │ │ │ │ + bl 70ed54 │ │ │ │ ldr r3, [pc, #632] @ 36dc80 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #580] @ 36dc84 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #536] @ 36dc88 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 36dc8c │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -289533,44 +289533,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 36dc98 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r2, [pc, #340] @ 36dc9c │ │ │ │ ldr r1, [pc, #340] @ 36dca0 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 41ae70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36dbe0 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70bb74 │ │ │ │ + b 70bcc4 │ │ │ │ ldr ip, [pc, #268] @ 36dca4 │ │ │ │ ldr r2, [pc, #268] @ 36dca8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289603,41 +289603,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 341dc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ b 36db10 │ │ │ │ - rsbseq pc, fp, r4, asr #7 │ │ │ │ - rsbeq r7, r8, r4, ror #27 │ │ │ │ - rsbeq r5, r8, r8, lsr #3 │ │ │ │ + rsbseq pc, fp, r4, lsl r5 @ │ │ │ │ + rsbeq r7, r8, r4, lsr pc │ │ │ │ + strdeq r5, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ addseq sp, r3, r4, lsl #10 │ │ │ │ - rsbseq pc, fp, r8, lsl r3 @ │ │ │ │ - rsbeq r4, fp, r0, ror #16 │ │ │ │ - rsbeq ip, r6, r0, asr #11 │ │ │ │ + rsbseq pc, fp, r8, ror #8 │ │ │ │ + strheq r4, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq ip, r6, r0, lsl r7 │ │ │ │ addeq r2, r6, ip, lsr #13 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r7, r8, r0, ror sp │ │ │ │ - rsbeq r7, r8, r4, ror ip │ │ │ │ - rsbeq r7, r8, r4, asr ip │ │ │ │ + rsbeq r7, r8, r0, asr #29 │ │ │ │ + rsbeq r7, r8, r4, asr #27 │ │ │ │ + rsbeq r7, r8, r4, lsr #27 │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ - ldrdeq r7, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x007bf198 │ │ │ │ - rsbeq ip, r6, r4, asr #8 │ │ │ │ - rsbeq r4, fp, r4, ror #13 │ │ │ │ - rsbeq r5, r7, r0, asr #17 │ │ │ │ - rsbeq r9, r9, r0, ror #22 │ │ │ │ - @ instruction: 0x00687b90 │ │ │ │ + rsbeq r7, r8, ip, lsr #28 │ │ │ │ + rsbseq pc, fp, r8, ror #5 │ │ │ │ + @ instruction: 0x0066c594 │ │ │ │ + rsbeq r4, fp, r4, lsr r8 │ │ │ │ + rsbeq r5, r7, r0, lsl sl │ │ │ │ + strheq r9, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r8, r0, ror #25 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r7, r8, r8, lsr #22 │ │ │ │ + rsbeq r7, r8, r8, ror ip │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r7, r8, r4, ror #21 │ │ │ │ - rsbeq r7, r8, r0, ror fp │ │ │ │ + rsbeq r7, r8, r4, lsr ip │ │ │ │ + rsbeq r7, r8, r0, asr #25 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 36dd24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -289646,75 +289646,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq lr, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - strdeq r7, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - strheq r4, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq pc, fp, r0, lsr #2 │ │ │ │ + rsbeq r7, r8, r8, asr #22 │ │ │ │ + rsbeq r4, r8, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 36dd8c │ │ │ │ ldr r2, [pc, #68] @ 36dd90 │ │ │ │ ldr r1, [pc, #68] @ 36dd94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, fp, r4, ror #30 │ │ │ │ - rsbeq r7, r8, ip, lsl #19 │ │ │ │ - rsbeq r4, r8, r0, asr sp │ │ │ │ + ldrheq pc, [fp], #-4 @ │ │ │ │ + ldrdeq r7, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, r8, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 36dde4 │ │ │ │ ldr r2, [pc, #52] @ 36dde8 │ │ │ │ ldr r1, [pc, #52] @ 36ddec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b3c7c │ │ │ │ - ldrsheq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r7, r8, r4, lsr #18 │ │ │ │ - rsbeq r4, r8, r8, ror #25 │ │ │ │ + rsbseq pc, fp, ip, asr #32 │ │ │ │ + rsbeq r7, r8, r4, ror sl │ │ │ │ + rsbeq r4, r8, r8, lsr lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #404] @ 36dfa0 │ │ │ │ ldr r2, [pc, #404] @ 36dfa4 │ │ │ │ @@ -289773,15 +289773,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36df70 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldr r2, [pc, #168] @ 36dfac │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36dfa4 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -289805,27 +289805,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ b 36defc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ blcc fea207a0 <__bss_end__@@Base+0xfdc57bd8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq sp, r3, r8, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, fp, r0, lsr #31 │ │ │ │ + ldrsheq pc, [fp], #-0 @ │ │ │ │ addseq ip, r3, r4, lsl pc │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -290394,22 +290394,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36e9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36e7fc │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -290470,28 +290470,28 @@ │ │ │ │ b 36e7e8 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36e7e8 │ │ │ │ ldr r0, [pc, #60] @ 36ea00 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36e7fc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, ip, lsr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq ip, r3, r0, r6 │ │ │ │ - rsbseq lr, fp, r0, ror r5 │ │ │ │ + rsbseq lr, fp, r0, asr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r3, r0, lsr #12 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r8, r0, lsl #30 │ │ │ │ - rsbeq r6, r8, r4, lsr #28 │ │ │ │ + rsbeq r7, r8, r0, asr r0 │ │ │ │ + rsbeq r6, r8, r4, ror pc │ │ │ │ │ │ │ │ 0036ea04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36eb8c │ │ │ │ @@ -290568,41 +290568,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36ebb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36eaa0 │ │ │ │ ldr r0, [pc, #60] @ 36ebb4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 36eaa0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, r4, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r3, ip, ror #7 │ │ │ │ - rsbseq lr, fp, r0, ror #6 │ │ │ │ + ldrheq lr, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r3, ip, ror r3 │ │ │ │ andeq r4, r0, r8, ror r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r8, ip, lsr #25 │ │ │ │ - rsbeq r6, r8, r8, asr #25 │ │ │ │ + strdeq r6, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r6, r8, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -290630,17 +290630,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36ec08 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36ec68 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70d158 │ │ │ │ + bl 70d2a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7571b4 │ │ │ │ + bl 757304 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36ebe8 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -290665,30 +290665,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36edb0 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 706c30 │ │ │ │ + bl 706d80 │ │ │ │ ldr r2, [pc, #248] @ 36edd4 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 706908 │ │ │ │ + bl 706a58 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -290730,18 +290730,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36ede0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - strheq r6, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq lr, fp, r4, lsl r0 │ │ │ │ - rsbeq r6, r8, r4, lsr #21 │ │ │ │ - strheq r6, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r6, r8, r8, lsl #26 │ │ │ │ + rsbseq lr, fp, r4, ror #2 │ │ │ │ + strdeq r6, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r6, r8, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -290752,22 +290752,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36ee80 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36ee80 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -291095,15 +291095,15 @@ │ │ │ │ bgt 36f1e8 │ │ │ │ b 36f31c │ │ │ │ mov r0, #0 │ │ │ │ b 36f320 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r3, r8, lsl #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sp, fp, ip, lsl #24 │ │ │ │ + rsbseq sp, fp, ip, asr sp │ │ │ │ strdeq r3, [r3], r0 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ @ instruction: 0x0093bafc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -291139,15 +291139,15 @@ │ │ │ │ bls 36f50c │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36f460 │ │ │ │ ldr r2, [pc, #244] @ 36f54c │ │ │ │ cmp r3, r2 │ │ │ │ @@ -291451,44 +291451,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36f980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f738 │ │ │ │ ldr r0, [pc, #68] @ 36f984 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36f738 │ │ │ │ addseq fp, r3, r8, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r3, r0, asr r7 │ │ │ │ addseq fp, r3, r0, asr #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq sp, fp, fp, lsl r6 │ │ │ │ + rsbseq sp, fp, fp, ror #14 │ │ │ │ addseq fp, r3, r4, lsr #13 │ │ │ │ addseq fp, r3, r8, asr #12 │ │ │ │ umullseq fp, r3, r4, r5 │ │ │ │ andeq r3, r0, ip, ror #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r8, ip, ror pc │ │ │ │ - @ instruction: 0x00685f98 │ │ │ │ + rsbeq r6, r8, ip, asr #1 │ │ │ │ + rsbeq r6, r8, r8, ror #1 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36f9d8 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -291557,15 +291557,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2550ec │ │ │ │ - bl 715bf0 │ │ │ │ + bl 715d40 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36fc10 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36fc7c │ │ │ │ @@ -291709,15 +291709,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36fd74 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36fbd0 │ │ │ │ ldr r3, [pc, #828] @ 370078 │ │ │ │ @@ -291887,32 +291887,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 36ff94 │ │ │ │ cmp r5, r0 │ │ │ │ blt 36fbd0 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2b253c │ │ │ │ b 36fbd0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d7864 │ │ │ │ + bl 9d79b4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b2494 │ │ │ │ b 36fe58 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36fd8c │ │ │ │ @@ -291921,19 +291921,19 @@ │ │ │ │ bne 36fd8c │ │ │ │ cmp sl, #0 │ │ │ │ beq 36fddc │ │ │ │ b 36fdd0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r3, r4, lsr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r8, r0, asr #28 │ │ │ │ + @ instruction: 0x00685f90 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ addseq fp, r3, ip, asr #4 │ │ │ │ - rsbeq r5, r8, r0, asr #25 │ │ │ │ - rsbeq r5, r8, r0, asr #23 │ │ │ │ + rsbeq r5, r8, r0, lsl lr │ │ │ │ + rsbeq r5, r8, r0, lsl sp │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 00370080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -292170,22 +292170,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 370524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3700f0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 370180 │ │ │ │ bne 37011c │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -292208,35 +292208,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36f550 │ │ │ │ ldr r0, [pc, #88] @ 37052c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3700f0 │ │ │ │ addseq sl, r3, r0, lsl #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r3, ip, ror #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq ip, fp, r9, ror #24 │ │ │ │ + ldrheq ip, [fp], #-217 @ 0xffffff27 @ │ │ │ │ addseq sl, r3, r0, lsl #26 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq sl, r3, r4, ror #24 │ │ │ │ - rsbseq ip, fp, r8, asr #23 │ │ │ │ + rsbseq ip, fp, r8, lsl sp │ │ │ │ addseq sl, r3, r4, ror #23 │ │ │ │ - ldrsheq ip, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq ip, fp, ip, asr #24 │ │ │ │ addseq sl, r3, r0, ror fp │ │ │ │ - ldrsheq ip, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, fp, r4, asr #24 │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r5, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r5, r8, ip, lsr #12 │ │ │ │ addseq sl, r3, r4, lsl #19 │ │ │ │ - @ instruction: 0x00685494 │ │ │ │ + rsbeq r5, r8, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 370614 │ │ │ │ mov r5, r2 │ │ │ │ @@ -292477,15 +292477,15 @@ │ │ │ │ bgt 370788 │ │ │ │ b 3708a4 │ │ │ │ mov r0, #0 │ │ │ │ b 3708a8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r8, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, fp, ip, ror #12 │ │ │ │ + ldrheq ip, [fp], #-124 @ 0xffffff84 @ │ │ │ │ adceq r2, r3, r8, asr r5 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292604,15 +292604,15 @@ │ │ │ │ bgt 37098c │ │ │ │ b 370aa0 │ │ │ │ mov r0, #0 │ │ │ │ b 370aa4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r4, ror #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, fp, r8, ror #8 │ │ │ │ + ldrheq ip, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ adceq r2, r3, ip, asr #6 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -292741,15 +292741,15 @@ │ │ │ │ bgt 370b88 │ │ │ │ b 370cc4 │ │ │ │ mov r0, #0 │ │ │ │ b 370cc8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r8, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, fp, ip, ror #4 │ │ │ │ + ldrheq ip, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ adceq r2, r3, r8, asr r1 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sl, r3, r4, asr r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 370e98 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -292848,15 +292848,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2b401c │ │ │ │ mov r5, r0 │ │ │ │ - bl 715bf0 │ │ │ │ + bl 715d40 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 253880 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 253880 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -292943,15 +292943,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 371630 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b401c │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -293015,15 +293015,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 370fe8 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 370fe8 │ │ │ │ @@ -293102,15 +293102,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 371e80 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -293243,31 +293243,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 370f54 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 37137c │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #2412] @ 371e80 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 371630 │ │ │ │ mov sl, #1 │ │ │ │ b 371044 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #2360] @ 371e80 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2b401c │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -293752,23 +293752,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70c284 │ │ │ │ + bl 70c3d4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70c284 │ │ │ │ + bl 70c3d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 371d50 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -293843,34 +293843,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c1a0 │ │ │ │ + bl 70c2f0 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 371b4c │ │ │ │ addseq r9, r3, r0, ror pc │ │ │ │ @ instruction: 0x00939efc │ │ │ │ addseq r9, r3, r4, lsr lr │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r9, r3, r0, lsr #16 │ │ │ │ - ldrheq fp, [fp], #-102 @ 0xffffff9a @ │ │ │ │ - rsbseq fp, fp, r0, ror #10 │ │ │ │ + rsbseq fp, fp, r6, lsl #16 │ │ │ │ + ldrheq fp, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ addeq lr, r5, r4, asr #12 │ │ │ │ addeq lr, r5, r8, lsr #6 │ │ │ │ addseq r8, r3, r0, ror #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - ldrheq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq sl, fp, r4, asr ip │ │ │ │ - rsbseq sl, fp, r4, lsl #24 │ │ │ │ - @ instruction: 0x00683694 │ │ │ │ - rsbeq r3, r8, r0, asr #15 │ │ │ │ + rsbseq sl, fp, r4, lsl #30 │ │ │ │ + rsbseq sl, fp, r4, lsr #27 │ │ │ │ + rsbseq sl, fp, r4, asr sp │ │ │ │ + rsbeq r3, r8, r4, ror #15 │ │ │ │ + rsbeq r3, r8, r0, lsl r9 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2533d0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -293882,15 +293882,15 @@ │ │ │ │ b 371b4c │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70c284 │ │ │ │ + bl 70c3d4 │ │ │ │ mov r1, r0 │ │ │ │ b 371d2c │ │ │ │ cmp r8, #0 │ │ │ │ blt 371f34 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -294199,15 +294199,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, fp, ip, lsr #20 │ │ │ │ + rsbseq sl, fp, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 37220c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -294324,15 +294324,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -294392,29 +294392,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ b 3725d8 │ │ │ │ ldr lr, [pc, #40] @ 37271c │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 37255c │ │ │ │ - rsbseq sl, fp, r8, lsr #17 │ │ │ │ - rsbseq sl, fp, r8, lsr #16 │ │ │ │ - rsbseq sl, fp, r0, asr #14 │ │ │ │ - ldrsbeq sl, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq sl, [fp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sl, fp, r8, ror r9 │ │ │ │ + @ instruction: 0x007ba890 │ │ │ │ + rsbseq sl, fp, ip, lsr #16 │ │ │ │ b 372418 │ │ │ │ │ │ │ │ 00372724 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -294442,21 +294442,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00372790 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70bb74 │ │ │ │ + b 70bcc4 │ │ │ │ │ │ │ │ 003727a0 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70bb74 │ │ │ │ + b 70bcc4 │ │ │ │ │ │ │ │ 003727b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -294674,41 +294674,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372b34 │ │ │ │ ldr r0, [pc, #504] @ 372d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 717aa8 │ │ │ │ + bl 717bf8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 372cd4 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 372d20 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70627c │ │ │ │ + bl 7063cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 372c58 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 372ca0 │ │ │ │ mov r0, r8 │ │ │ │ bl 56f550 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9cb0a0 │ │ │ │ + bl 9cb1f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r3, [pc, #396] @ 372d24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 372d28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -294722,23 +294722,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372c84 │ │ │ │ cmp r3, #1 │ │ │ │ beq 372c68 │ │ │ │ - bl 7000b0 │ │ │ │ + bl 700200 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70bb74 │ │ │ │ + bl 70bcc4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 372d38 │ │ │ │ ldr r3, [pc, #248] @ 372d10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -294752,15 +294752,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 372ae8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ mov r0, #0 │ │ │ │ b 372c0c │ │ │ │ ldr r2, [pc, #204] @ 372d3c │ │ │ │ ldr r3, [pc, #204] @ 372d40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -294779,79 +294779,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r0 │ │ │ │ b 372b78 │ │ │ │ ldr r3, [pc, #124] @ 372d58 │ │ │ │ ldr ip, [pc, #124] @ 372d5c │ │ │ │ ldr r1, [pc, #124] @ 372d60 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 372d64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 372c60 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r3, ip, lsr r3 │ │ │ │ addseq r8, r3, r4, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r3, r0, asr #8 │ │ │ │ umlaleq r0, r3, r8, r2 │ │ │ │ - rsbeq r2, r8, r4, lsl #29 │ │ │ │ - rsbeq r2, r8, r4, asr lr │ │ │ │ + ldrdeq r2, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r2, r8, r4, lsr #31 │ │ │ │ umulleq sp, r5, ip, r5 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, ip, lsl #9 │ │ │ │ addseq r8, r3, r0, lsl r2 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq sl, fp, r4, lsr #2 │ │ │ │ - rsbeq r7, r6, r8, lsr #5 │ │ │ │ - rsbeq pc, sl, r8, asr r5 @ │ │ │ │ - rsbseq sl, fp, ip, ror #1 │ │ │ │ - ldrdeq r2, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r2, r8, r8, ror fp │ │ │ │ + rsbseq sl, fp, r4, ror r2 │ │ │ │ + strdeq r7, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq pc, sl, r8, lsr #13 │ │ │ │ + rsbseq sl, fp, ip, lsr r2 │ │ │ │ + rsbeq r2, r8, r0, lsr #28 │ │ │ │ + rsbeq r2, r8, r8, asr #25 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 00372d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 751058 │ │ │ │ + bl 7511a8 │ │ │ │ ldr r3, [pc, #192] @ 372e58 │ │ │ │ ldr r2, [pc, #192] @ 372e5c │ │ │ │ ldr r1, [pc, #192] @ 372e60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #164] @ 372e64 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ cmp r0, #0 │ │ │ │ beq 372e48 │ │ │ │ ldr r3, [pc, #148] @ 372e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 372e6c │ │ │ │ @@ -294866,36 +294866,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70ccb4 │ │ │ │ + bl 70ce04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 372e74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 372dd8 │ │ │ │ - rsbseq sl, fp, r4, lsr r0 │ │ │ │ - rsbeq r7, r6, ip, lsr #3 │ │ │ │ - strdeq r7, [r6], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq r1, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sl, fp, r4, lsl #3 │ │ │ │ + strdeq r7, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r7, r6, r8, asr #16 │ │ │ │ + rsbeq r1, r8, ip, lsr #10 │ │ │ │ addeq sp, r5, r0, ror #6 │ │ │ │ addeq sp, r5, ip, asr #6 │ │ │ │ - rsbeq r2, r8, r8, ror #23 │ │ │ │ + rsbeq r2, r8, r8, lsr sp │ │ │ │ addeq sp, r5, r4, ror #5 │ │ │ │ │ │ │ │ 00372e78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -294927,45 +294927,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cb5c │ │ │ │ + bl 70ccac │ │ │ │ cmp r9, #0 │ │ │ │ bne 372fc8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 372f84 │ │ │ │ ldr r0, [pc, #236] @ 37301c │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7015fc │ │ │ │ + bl 70174c │ │ │ │ ldr r2, [pc, #208] @ 373020 │ │ │ │ ldr r3, [pc, #192] @ 373014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37300c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 373024 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7016fc │ │ │ │ + b 70184c │ │ │ │ ldr r2, [pc, #156] @ 373028 │ │ │ │ ldr r3, [pc, #132] @ 373014 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -294984,31 +294984,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7015fc │ │ │ │ + bl 70174c │ │ │ │ mov r0, r5 │ │ │ │ - bl 701690 │ │ │ │ + bl 7017e0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7016fc │ │ │ │ + bl 70184c │ │ │ │ b 372f1c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r3, r8, lsl #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - rsbeq r2, r8, r0, asr #21 │ │ │ │ + rsbeq r2, r8, r0, lsl ip │ │ │ │ @ instruction: 0x00937ed4 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ umullseq r7, r3, r8, lr │ │ │ │ - rsbeq r2, sp, r0, lsl sp │ │ │ │ + rsbeq r2, sp, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 373104 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -295061,15 +295061,15 @@ │ │ │ │ @ instruction: 0x00a302b0 │ │ │ │ @ instruction: 0x00937dbc │ │ │ │ adceq r0, r3, r0, ror r2 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ adceq r0, r3, ip, lsl #4 │ │ │ │ - b 9a1178 │ │ │ │ + b 9a12c8 │ │ │ │ │ │ │ │ 00373124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -295197,17 +295197,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 373328 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ adceq r0, r3, ip, ror r0 │ │ │ │ - rsbseq r9, fp, ip, lsl #24 │ │ │ │ - rsbeq r2, r8, r0, asr #14 │ │ │ │ - rsbeq r2, r8, r8, asr r7 │ │ │ │ + rsbseq r9, fp, ip, asr sp │ │ │ │ + @ instruction: 0x00682890 │ │ │ │ + rsbeq r2, r8, r8, lsr #17 │ │ │ │ │ │ │ │ 0037332c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3733e8 │ │ │ │ @@ -295250,17 +295250,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a2ffb4 │ │ │ │ - rsbseq r9, fp, r4, asr #22 │ │ │ │ - rsbeq r2, r8, r8, ror r6 │ │ │ │ - rsbeq r2, r8, ip, lsr #13 │ │ │ │ + @ instruction: 0x007b9c94 │ │ │ │ + rsbeq r2, r8, r8, asr #15 │ │ │ │ + strdeq r2, [r8], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 003733f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 373474 │ │ │ │ @@ -295315,15 +295315,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3735ac │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7575ec │ │ │ │ + bl 75773c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3735b0 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -295368,18 +295368,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fa9a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2fa9a8 │ │ │ │ - strdeq pc, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - strheq r2, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r2, r8, r4, ror r5 │ │ │ │ - rsbeq r2, r8, ip, lsr r5 │ │ │ │ + rsbeq pc, r7, r4, asr #12 │ │ │ │ + rsbeq r2, r8, r0, lsl #14 │ │ │ │ + rsbeq r2, r8, r4, asr #13 │ │ │ │ + rsbeq r2, r8, ip, lsl #13 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -295453,15 +295453,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 373704 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq ip, r5, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -295548,15 +295548,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f694 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 37396c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36dfc8 │ │ │ │ @@ -295595,15 +295595,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3738ac │ │ │ │ ldr r0, [pc, #120] @ 3739a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3737cc │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3737cc │ │ │ │ mov fp, #16 │ │ │ │ @@ -295614,24 +295614,24 @@ │ │ │ │ b 3737cc │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36dfc8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36f694 │ │ │ │ b 37388c │ │ │ │ @ instruction: 0x009376f4 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, r8, ip, lsl #3 │ │ │ │ + ldrdeq r2, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 373b14 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -295803,35 +295803,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #188] @ 373d40 │ │ │ │ ldr r1, [pc, #188] @ 373d44 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #156] @ 373d48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r1, [pc, #140] @ 373d4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 373d50 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -295850,58 +295850,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r9, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r6, r6, r0, lsl #6 │ │ │ │ - rsbeq lr, sl, r0, lsr #11 │ │ │ │ - rsbeq r6, r7, r8, asr #11 │ │ │ │ - @ instruction: 0x0066f79c │ │ │ │ + rsbseq r9, fp, ip, asr #20 │ │ │ │ + rsbeq r6, r6, r0, asr r4 │ │ │ │ + strdeq lr, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, r7, r8, lsl r7 │ │ │ │ + rsbeq pc, r6, ip, ror #17 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ @ instruction: 0x009158d0 │ │ │ │ - ldrdeq r1, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r1, r8, r8, lsr #30 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 373d74 │ │ │ │ ldr r1, [pc, #12] @ 373d78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 75ce78 │ │ │ │ - rsbeq r1, r8, r8, ror sp │ │ │ │ - @ instruction: 0x00681d98 │ │ │ │ + b 75cfc8 │ │ │ │ + rsbeq r1, r8, r8, asr #29 │ │ │ │ + rsbeq r1, r8, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 373dd8 │ │ │ │ ldr r2, [pc, #68] @ 373ddc │ │ │ │ ldr r1, [pc, #68] @ 373de0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b3c7c │ │ │ │ - rsbseq r9, fp, r4, asr #15 │ │ │ │ - rsbeq r1, r8, ip, ror #26 │ │ │ │ - rsbeq r1, r8, r0, lsl #27 │ │ │ │ + rsbseq r9, fp, r4, lsl r9 │ │ │ │ + strheq r1, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r1, [r8], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 374234 │ │ │ │ ldr lr, [pc, #1080] @ 374238 │ │ │ │ ldr ip, [pc, #1080] @ 37423c │ │ │ │ @@ -295917,15 +295917,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r8, [pc, #1020] @ 374248 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3741fc │ │ │ │ @@ -295940,15 +295940,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 374254 │ │ │ │ beq 374224 │ │ │ │ ldr r0, [pc, #956] @ 374258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 37425c │ │ │ │ ldr r1, [pc, #932] @ 374254 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -296008,15 +296008,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b38d0 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -296035,87 +296035,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #608] @ 374284 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37a3c8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 37c124 │ │ │ │ ldr r0, [pc, #580] @ 374288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r2, [pc, #572] @ 37428c │ │ │ │ ldr r1, [pc, #572] @ 374290 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 37a484 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #508] @ 374294 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 374298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #472] @ 37429c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7509ec │ │ │ │ + bl 750b3c │ │ │ │ ldr r2, [pc, #444] @ 3742a0 │ │ │ │ ldr r3, [pc, #444] @ 3742a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r2, [pc, #408] @ 3742a8 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706908 │ │ │ │ + bl 706a58 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -296133,36 +296133,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ b 373f10 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 373ef4 │ │ │ │ ldr r0, [pc, #244] @ 3742b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 373ef4 │ │ │ │ ldr r3, [pc, #224] @ 3742b4 │ │ │ │ ldr ip, [pc, #224] @ 3742b8 │ │ │ │ ldr r1, [pc, #224] @ 3742bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 373f10 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 374254 │ │ │ │ ldr r3, [pc, #76] @ 37425c │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -296170,68 +296170,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 373ec0 │ │ │ │ ldr r2, [pc, #52] @ 37425c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 373ec8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, fp, ip, asr r7 │ │ │ │ + rsbseq r9, fp, ip, lsr #17 │ │ │ │ addseq r7, r3, ip, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, r8, ip, ror #25 │ │ │ │ - rsbeq r1, r8, r0, lsl #26 │ │ │ │ + rsbeq r1, r8, ip, lsr lr │ │ │ │ + rsbeq r1, r8, r0, asr lr │ │ │ │ @ instruction: 0x00936fdc │ │ │ │ - rsbeq r1, r8, r8, asr #25 │ │ │ │ - strheq r1, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r1, r8, r8, lsl lr │ │ │ │ + rsbeq r1, r8, ip, lsl #28 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - rsbeq r1, r8, ip, lsr #25 │ │ │ │ + strdeq r1, [r8], #-220 @ 0xffffff24 @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ addseq r6, r3, ip, lsl #30 │ │ │ │ - rsbseq r9, fp, ip, asr #11 │ │ │ │ - ldrdeq r5, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq lr, sl, r0, ror r2 │ │ │ │ + rsbseq r9, fp, ip, lsl r7 │ │ │ │ + rsbeq r6, r6, r0, lsr #2 │ │ │ │ + rsbeq lr, sl, r0, asr #7 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbseq r9, fp, ip, ror #10 │ │ │ │ - rsbeq r5, r6, r0, ror pc │ │ │ │ - rsbeq lr, sl, r4, lsl #4 │ │ │ │ - ldrdeq r1, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r0, r8, r0, lsl ip │ │ │ │ - rsbeq r0, r8, r0, lsl #24 │ │ │ │ - rsbeq r0, r8, r0, lsl ip │ │ │ │ - rsbeq sp, sl, r0, ror #27 │ │ │ │ + ldrheq r9, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, r6, r0, asr #1 │ │ │ │ + rsbeq lr, sl, r4, asr r3 │ │ │ │ + rsbeq r1, r8, r0, lsr #26 │ │ │ │ + rsbeq r0, r8, r0, ror #26 │ │ │ │ + rsbeq r0, r8, r0, asr sp │ │ │ │ + rsbeq r0, r8, r0, ror #26 │ │ │ │ + rsbeq sp, sl, r0, lsr pc │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addeq ip, r5, r4, asr #4 │ │ │ │ - rsbeq r1, r8, r8, lsl fp │ │ │ │ - ldrdeq r1, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r1, r8, r8, ror #24 │ │ │ │ + rsbeq r1, r8, ip, lsr #24 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r1, r8, r4, lsl sl │ │ │ │ - rsbseq r9, fp, r0, lsl #7 │ │ │ │ - strheq r1, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x00681998 │ │ │ │ + rsbeq r1, r8, r4, ror #22 │ │ │ │ + ldrsbeq r9, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r1, r8, r4, lsl #22 │ │ │ │ + rsbeq r1, r8, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 374360 │ │ │ │ ldr r2, [pc, #136] @ 374364 │ │ │ │ ldr r1, [pc, #136] @ 374368 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -296245,30 +296245,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, fp, r0, lsl #5 │ │ │ │ - rsbeq r1, r8, r0, lsr #16 │ │ │ │ - rsbeq r1, r8, r0, asr #16 │ │ │ │ + ldrsbeq r9, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r1, r8, r0, ror r9 │ │ │ │ + @ instruction: 0x00681990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #60] @ 3743cc │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -296358,28 +296358,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 375054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3745cc │ │ │ │ ldr r3, [pc, #2800] @ 375058 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 374dd0 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -296581,15 +296581,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 37504c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3744a4 │ │ │ │ ldr r0, [pc, #2028] @ 37508c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3744a4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 374804 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -296800,15 +296800,15 @@ │ │ │ │ b 3744ac │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3744ac │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3744ac │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -297028,15 +297028,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3750b0 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3745cc │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -297069,46 +297069,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r6, r3, ip, lsr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r3, ip, lsl sl │ │ │ │ - ldrsbeq r8, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r8, fp, r4, lsr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r8, r8, ror #13 │ │ │ │ + rsbeq r1, r8, r8, lsr r8 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r6, r3, r0, asr r8 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq r8, fp, r2, ror #18 │ │ │ │ - rsbseq r8, fp, r4, ror #18 │ │ │ │ + ldrheq r8, [fp], #-162 @ 0xffffff5e @ │ │ │ │ + ldrheq r8, [fp], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq r8, fp, r4, lsl #19 │ │ │ │ + ldrsbeq r8, [fp], #-164 @ 0xffffff5c @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r1, r8, r8, ror r3 │ │ │ │ + rsbeq r1, r8, r8, asr #9 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - ldrsbeq r8, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r8, fp, r0, lsr #12 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - @ instruction: 0x007b8392 │ │ │ │ - ldrsbeq r8, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrdeq r8, [r7], #-16 @ │ │ │ │ - rsbeq r0, r8, r0, ror #25 │ │ │ │ - rsbseq r8, fp, r0, asr #10 │ │ │ │ - @ instruction: 0x00677e9c │ │ │ │ - strheq r7, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r8, fp, r2, ror #9 │ │ │ │ + rsbseq r8, fp, r0, lsr #16 │ │ │ │ + rsbeq r8, r7, r0, lsr #6 │ │ │ │ + rsbeq r0, r8, r0, lsr lr │ │ │ │ + @ instruction: 0x007b8690 │ │ │ │ + rsbeq r7, r7, ip, ror #31 │ │ │ │ + rsbeq r8, r7, r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3760a8 │ │ │ │ @@ -298045,27 +298045,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 376158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 375198 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 37513c │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -298106,15 +298106,15 @@ │ │ │ │ beq 375350 │ │ │ │ b 3757a8 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 37513c │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldr r2, [pc, #228] @ 376164 │ │ │ │ ldr r3, [pc, #40] @ 3760ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -298127,22 +298127,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, r3, r4, lsl sp │ │ │ │ addseq r5, r3, r0, ror #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbseq r8, fp, r6 │ │ │ │ + rsbseq r8, fp, r6, asr r1 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq r8, fp, r0, lsl r0 │ │ │ │ - ldrheq r8, [fp], #-2 @ │ │ │ │ - rsbseq r8, fp, r6, asr r1 │ │ │ │ + rsbseq r8, fp, r0, ror #2 │ │ │ │ + rsbseq r8, fp, r2, lsl #4 │ │ │ │ + rsbseq r8, fp, r6, lsr #5 │ │ │ │ @ instruction: 0x00935afc │ │ │ │ - rsbseq r8, fp, ip, lsl #2 │ │ │ │ + rsbseq r8, fp, ip, asr r2 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ @ instruction: 0x009359dc │ │ │ │ addseq r5, r3, r0, asr #18 │ │ │ │ addseq r5, r3, r0, lsl r7 │ │ │ │ umullseq r5, r3, ip, r6 │ │ │ │ addseq r5, r3, r8, asr #12 │ │ │ │ @@ -298163,33 +298163,33 @@ │ │ │ │ addseq r5, r3, r4, lsr #3 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ addseq r5, r3, r0, ror #1 │ │ │ │ @ instruction: 0x00934fb8 │ │ │ │ andeq r2, r0, ip, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r7, r8, ror #25 │ │ │ │ + rsbeq pc, r7, r8, lsr lr @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ @ instruction: 0x00934df0 │ │ │ │ addseq r4, r3, r4, lsr #27 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0x009349f0 │ │ │ │ - ldrdeq pc, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq pc, r7, r8, lsr #18 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ @ instruction: 0x009348f8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r3, ip, asr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, r7, r8, lsl #12 │ │ │ │ - rsbseq r6, fp, ip, lsr lr │ │ │ │ - rsbseq r6, fp, r0, asr #27 │ │ │ │ - rsbeq r6, r7, r0, asr #17 │ │ │ │ - @ instruction: 0x007b6d98 │ │ │ │ - strdeq r6, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r6, r7, r8, lsl #14 │ │ │ │ + rsbeq pc, r7, r8, asr r7 @ │ │ │ │ + rsbseq r6, fp, ip, lsl #31 │ │ │ │ + rsbseq r6, fp, r0, lsl pc │ │ │ │ + rsbeq r6, r7, r0, lsl sl │ │ │ │ + rsbseq r6, fp, r8, ror #29 │ │ │ │ + rsbeq r6, r7, r4, asr #16 │ │ │ │ + rsbeq r6, r7, r8, asr r8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 376168 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -298398,15 +298398,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 376170 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 375198 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 376174 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 370080 │ │ │ │ @@ -298522,15 +298522,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3757a8 │ │ │ │ ldr r0, [pc, #-1380] @ 376188 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 37513c │ │ │ │ ldr r3, [pc, #-1416] @ 37618c │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -298670,15 +298670,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37718c │ │ │ │ ldr r0, [pc, #2204] @ 3771d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [pc, #2176] @ 3771c8 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3769f4 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 376e30 │ │ │ │ @@ -298718,15 +298718,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 37718c │ │ │ │ ldr r0, [pc, #2028] @ 3771dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 376934 │ │ │ │ ldr r0, [pc, #2020] @ 3771e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 376954 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -298759,15 +298759,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3771e8 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [pc, #1820] @ 3771c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 376954 │ │ │ │ cmp sl, #0 │ │ │ │ bne 376a4c │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -299134,15 +299134,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ b 376be0 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 253190 │ │ │ │ mov r9, r0 │ │ │ │ @@ -299152,15 +299152,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70bc54 │ │ │ │ + bl 70bda4 │ │ │ │ b 376e08 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -299215,51 +299215,51 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 2532c8 │ │ │ │ addseq r4, r3, r0, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r3, r4, ror #11 │ │ │ │ - rsbseq r6, fp, r4, ror sp │ │ │ │ + rsbseq r6, fp, r4, asr #29 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r3, r4, lsl r5 │ │ │ │ - rsbeq pc, r7, r4, asr #8 │ │ │ │ + @ instruction: 0x0067f594 │ │ │ │ addseq r4, r3, r0, asr #9 │ │ │ │ addseq r4, r3, r8, asr r4 │ │ │ │ - rsbeq pc, r7, r4, ror r3 @ │ │ │ │ - rsbeq pc, r7, ip, lsr r3 @ │ │ │ │ + rsbeq pc, r7, r4, asr #9 │ │ │ │ + rsbeq pc, r7, ip, lsl #9 │ │ │ │ @ instruction: 0x009343bc │ │ │ │ - rsbeq pc, r7, ip, lsl r3 @ │ │ │ │ + rsbeq pc, r7, ip, ror #8 │ │ │ │ addseq r3, r3, ip, ror #31 │ │ │ │ - strdeq lr, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq pc, r7, r8, asr #32 │ │ │ │ addseq r3, r3, r4, ror pc │ │ │ │ - rsbeq lr, r7, r8, asr #29 │ │ │ │ - rsbseq r6, fp, r8, asr #8 │ │ │ │ - rsbeq r5, r7, r4, asr #29 │ │ │ │ + rsbeq pc, r7, r8, lsl r0 @ │ │ │ │ + @ instruction: 0x007b6598 │ │ │ │ + rsbeq r6, r7, r4, lsl r0 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 00377208 : │ │ │ │ ldr r0, [pc, #4] @ 377214 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsbseq r4, r0, ip, lsl #25 │ │ │ │ + ldrsbeq r4, [r0], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 37724c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r9, r5, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3772bc │ │ │ │ mov r4, r1 │ │ │ │ @@ -299267,30 +299267,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3772c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, fp, ip, lsl #7 │ │ │ │ - rsbeq r9, r7, r0, ror r3 │ │ │ │ - rsbeq r9, r7, r4, lsl #7 │ │ │ │ + ldrsbeq r6, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, r7, r0, asr #9 │ │ │ │ + ldrdeq r9, [r7], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 32909c │ │ │ │ @@ -299329,32 +299329,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #60] @ 3773c8 │ │ │ │ ldr r1, [pc, #60] @ 3773cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r1, [pc, #40] @ 3773d0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - @ instruction: 0x007b629c │ │ │ │ - strdeq r2, [r6], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x006aae94 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq r6, fp, ip, ror #7 │ │ │ │ + rsbeq r2, r6, r8, asr #26 │ │ │ │ + rsbeq sl, sl, r4, ror #31 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ @ instruction: 0x009122d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299366,71 +299366,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #392] @ 3775a8 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 3775ac │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #348] @ 3775b0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 3775b4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #312] @ 3775b8 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ ldr r3, [pc, #248] @ 3775bc │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 3775c0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 329264 │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -299460,29 +299460,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 377590 │ │ │ │ ldr r2, [pc, #68] @ 3775c4 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70e718 │ │ │ │ - bl 717fd8 │ │ │ │ + b 70e868 │ │ │ │ + bl 718128 │ │ │ │ mov r1, r0 │ │ │ │ b 377578 │ │ │ │ - rsbseq r6, fp, r0, lsl r2 │ │ │ │ - ldrdeq lr, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq lr, r7, r8, ror #19 │ │ │ │ - ldrdeq lr, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r6, fp, r0, ror #6 │ │ │ │ + rsbeq lr, r7, r4, lsr #22 │ │ │ │ + rsbeq lr, r7, r8, lsr fp │ │ │ │ + rsbeq lr, r7, r4, lsr #22 │ │ │ │ addseq r3, r3, r8, ror #19 │ │ │ │ - strheq lr, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r5, r5, r0, lsl r5 │ │ │ │ + rsbeq lr, r7, ip, lsl #22 │ │ │ │ + rsbseq r5, r5, r0, ror #12 │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - ldrsheq r5, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r5, r5, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 3776f0 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -299566,15 +299566,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 377790 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 377778 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -299587,33 +299587,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 377794 │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ - ldrsheq r5, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq lr, r7, r4, lsr #13 │ │ │ │ - rsbeq lr, r7, r4, ror #13 │ │ │ │ - strheq lr, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r6, fp, r4, asr #32 │ │ │ │ + strdeq lr, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq lr, r7, r4, lsr r8 │ │ │ │ + rsbeq lr, r7, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 377818 │ │ │ │ ldr r2, [pc, #104] @ 37781c │ │ │ │ ldr r1, [pc, #104] @ 377820 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -299623,17 +299623,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, ip, asr #28 │ │ │ │ - rsbeq lr, r7, ip, lsl #12 │ │ │ │ - rsbeq lr, r7, r0, lsr #12 │ │ │ │ + @ instruction: 0x007b5f9c │ │ │ │ + rsbeq lr, r7, ip, asr r7 │ │ │ │ + rsbeq lr, r7, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3778c0 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -299642,15 +299642,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3778c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 37788c │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -299665,17 +299665,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r5, fp, r4, asr #27 │ │ │ │ - @ instruction: 0x0067e598 │ │ │ │ - rsbeq lr, r7, r4, ror r5 │ │ │ │ + rsbseq r5, fp, r4, lsl pc │ │ │ │ + rsbeq lr, r7, r8, ror #13 │ │ │ │ + rsbeq lr, r7, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 3779ec │ │ │ │ ldr r7, [pc, #264] @ 3779f0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -299684,47 +299684,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #224] @ 3779f8 │ │ │ │ ldr r1, [pc, #224] @ 3779fc │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #184] @ 377a00 │ │ │ │ ldr r1, [pc, #184] @ 377a04 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ ldr r2, [pc, #152] @ 377a08 │ │ │ │ ldr r1, [pc, #152] @ 377a0c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 33fd60 │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -299734,29 +299734,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fe60 │ │ │ │ - rsbseq r5, fp, ip, lsl sp │ │ │ │ - strdeq lr, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, r7, ip, asr #9 │ │ │ │ - rsbeq r5, r7, r4, lsr #16 │ │ │ │ - rsbeq r5, r7, r4, lsr r8 │ │ │ │ - rsbeq lr, r7, ip, lsr #9 │ │ │ │ - rsbeq lr, r7, r4, lsl r5 │ │ │ │ - rsbeq lr, r7, r0, lsr #9 │ │ │ │ - strdeq lr, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, fp, ip, ror #28 │ │ │ │ + rsbeq lr, r7, r4, asr #12 │ │ │ │ + rsbeq lr, r7, ip, lsl r6 │ │ │ │ + rsbeq r5, r7, r4, ror r9 │ │ │ │ + rsbeq r5, r7, r4, lsl #19 │ │ │ │ + strdeq lr, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq lr, r7, r4, ror #12 │ │ │ │ + strdeq lr, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, r7, r8, asr #12 │ │ │ │ ldrdeq r8, [r5], r4 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -299764,15 +299764,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 377df8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -299795,27 +299795,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr r7, [pc, #812] @ 377e00 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 377afc │ │ │ │ ldr r3, [pc, #788] @ 377e04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -299825,15 +299825,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 71466c │ │ │ │ + bl 7147bc │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 377c48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -299846,17 +299846,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 718134 │ │ │ │ + bl 718284 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 377dd4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -299877,69 +299877,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r5, [r9] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377bc0 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 377e0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9936bc │ │ │ │ + bl 99380c │ │ │ │ b 377bc0 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377cd8 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377cd8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 71782c │ │ │ │ + bl 71797c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2540a8 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 377dd4 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 377bc8 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 377bc8 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 377e0c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9936bc │ │ │ │ + bl 99380c │ │ │ │ b 377bc8 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377b5c │ │ │ │ mov r0, sl │ │ │ │ - bl 7090a8 │ │ │ │ + bl 7091f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377c60 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 377b5c │ │ │ │ ldr r3, [pc, #264] @ 377e10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -299975,27 +299975,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 377e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 377d14 │ │ │ │ ldr r0, [pc, #96] @ 377e24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 377d14 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 377e28 │ │ │ │ ldr r1, [pc, #76] @ 377e2c │ │ │ │ ldr r0, [pc, #76] @ 377e30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -300009,19 +300009,19 @@ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ addseq r3, r3, r0, asr r2 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, asr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq lr, [r7], #-4 @ │ │ │ │ - rsbeq lr, r7, r8, lsl r1 │ │ │ │ - rsbseq r5, fp, r0, lsr #16 │ │ │ │ - rsbeq pc, r6, r4, lsl #8 │ │ │ │ - rsbeq pc, r6, r8, lsl r4 @ │ │ │ │ + rsbeq lr, r7, r4, asr #4 │ │ │ │ + rsbeq lr, r7, r8, ror #4 │ │ │ │ + rsbseq r5, fp, r0, ror r9 │ │ │ │ + rsbeq pc, r6, r4, asr r5 @ │ │ │ │ + rsbeq pc, r6, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 378048 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -300031,30 +300031,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 377ea0 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 377ed8 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -300084,15 +300084,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 7186d0 │ │ │ │ + bl 718820 │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 378038 │ │ │ │ @@ -300123,15 +300123,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7186d0 │ │ │ │ + bl 718820 │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 377ef8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3772c8 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -300147,17 +300147,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 378020 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 378020 │ │ │ │ - ldrheq r5, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sp, r7, ip, lsl #31 │ │ │ │ - rsbeq sp, r7, r8, ror #30 │ │ │ │ + rsbseq r5, fp, r4, lsl #18 │ │ │ │ + ldrdeq lr, [r7], #-12 @ │ │ │ │ + strheq lr, [r7], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 37845c │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -300239,15 +300239,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -300315,15 +300315,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 7185a8 │ │ │ │ + bl 7186f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -300350,15 +300350,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7186d0 │ │ │ │ + bl 718820 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 37822c │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -300412,15 +300412,15 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 378188 │ │ │ │ bge fee22f10 <__bss_end__@@Base+0xfe05a348> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 378470 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strdeq r7, [r5], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #12 │ │ │ │ orr r1, r1, r3, lsl #20 │ │ │ │ @@ -300470,15 +300470,15 @@ │ │ │ │ ldr r1, [pc, #968] @ 378908 │ │ │ │ ldr r0, [pc, #968] @ 37890c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 378570 │ │ │ │ ldr r3, [pc, #928] @ 378904 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 37876c │ │ │ │ mov r0, #0 │ │ │ │ @@ -300493,15 +300493,15 @@ │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 378570 │ │ │ │ ldr r1, [pc, #876] @ 378910 │ │ │ │ ldr r0, [pc, #876] @ 378914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 378570 │ │ │ │ subs r2, r3, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ cmp r2, #25 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 378524 │ │ │ │ subs r1, r3, #260 @ 0x104 │ │ │ │ @@ -300609,15 +300609,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #424] @ 37891c │ │ │ │ ldr r0, [pc, #424] @ 378920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 378570 │ │ │ │ add ip, ip, ip, lsl #3 │ │ │ │ add ip, r0, ip, lsl #3 │ │ │ │ ldr r0, [ip, #968] @ 0x3c8 │ │ │ │ ldr r1, [ip, #972] @ 0x3cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -300631,15 +300631,15 @@ │ │ │ │ ldr r1, [pc, #352] @ 378924 │ │ │ │ ldr r0, [pc, #352] @ 378928 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 378570 │ │ │ │ ldr r2, [pc, #324] @ 37892c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #28 │ │ │ │ bhi 378524 │ │ │ │ add r2, r2, r3 │ │ │ │ ldrsh r2, [r2, r3] │ │ │ │ @@ -300707,24 +300707,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r2, r3, ip, lsl #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r5, fp, r4, asr #3 │ │ │ │ - rsbeq sp, r7, ip, lsr sl │ │ │ │ - rsbseq r5, fp, r0, ror #2 │ │ │ │ - rsbeq sp, r7, r4, lsl #20 │ │ │ │ - rsbseq r5, fp, ip, lsr #1 │ │ │ │ - @ instruction: 0x007b4f90 │ │ │ │ - rsbeq sp, r7, r8, asr #15 │ │ │ │ - rsbseq r4, fp, r0, asr #30 │ │ │ │ - @ instruction: 0x0067d790 │ │ │ │ - rsbseq r4, fp, r6, asr #29 │ │ │ │ + rsbseq r5, fp, r4, lsl r3 │ │ │ │ + rsbeq sp, r7, ip, lsl #23 │ │ │ │ + ldrheq r5, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, r7, r4, asr fp │ │ │ │ + ldrsheq r5, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, fp, r0, ror #1 │ │ │ │ + rsbeq sp, r7, r8, lsl r9 │ │ │ │ + @ instruction: 0x007b5090 │ │ │ │ + rsbeq sp, r7, r0, ror #17 │ │ │ │ + rsbseq r5, fp, r6, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr ip, [pc, #1896] @ 3790b0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1892] @ 3790b4 │ │ │ │ @@ -300833,15 +300833,15 @@ │ │ │ │ ldr r0, [pc, #1516] @ 3790d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ subs r0, r2, #264 @ 0x108 │ │ │ │ sbc r6, r6, #0 │ │ │ │ cmp r0, #17 │ │ │ │ sbcs r6, r6, #0 │ │ │ │ bcs 378b28 │ │ │ │ ldr r1, [pc, #1468] @ 3790dc │ │ │ │ lsr r1, r1, r0 │ │ │ │ @@ -300865,15 +300865,15 @@ │ │ │ │ ldr r0, [pc, #1404] @ 3790e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r4, r5, r4, lsl #3 │ │ │ │ str r1, [r4, #976] @ 0x3d0 │ │ │ │ str lr, [r4, #980] @ 0x3d4 │ │ │ │ b 378a68 │ │ │ │ subs r0, r2, #260 @ 0x104 │ │ │ │ sbc r1, r1, r1 │ │ │ │ @@ -300971,25 +300971,25 @@ │ │ │ │ ldr r3, [pc, #1004] @ 379100 │ │ │ │ add r6, r5, r4, lsl #3 │ │ │ │ bics r3, r3, r7 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ and r8, r7, #32768 @ 0x8000 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ beq 378d4c │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r3, [r3, #952] @ 0x3b8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 378ff0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ add r3, r9, r4 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 378a68 │ │ │ │ cmp r0, #0 │ │ │ │ str r1, [r3, #952] @ 0x3b8 │ │ │ │ @@ -301047,15 +301047,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ lsl sl, r3, sl │ │ │ │ asr fp, sl, #31 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r8, #1016] @ 0x3f8 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str ip, [r8, #984] @ 0x3d8 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr lr, [sp, #32] │ │ │ │ bic r7, r7, #-1073741824 @ 0xc0000000 │ │ │ │ @@ -301087,20 +301087,20 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 718bc8 │ │ │ │ + bl 718d18 │ │ │ │ mov ip, #1 │ │ │ │ ldrd r0, [r7] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {sl, fp, ip} │ │ │ │ - bl 718bc8 │ │ │ │ + bl 718d18 │ │ │ │ ldr r0, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r1, [r8, #1012] @ 0x3f4 │ │ │ │ adds r0, sl, r0 │ │ │ │ adc r1, fp, r1 │ │ │ │ str r0, [r8, #1008] @ 0x3f0 │ │ │ │ str r1, [r8, #1012] @ 0x3f4 │ │ │ │ ldr r2, [r7] │ │ │ │ @@ -301150,39 +301150,39 @@ │ │ │ │ ldr r7, [r3, #952] @ 0x3b8 │ │ │ │ mov r2, #3 │ │ │ │ bic r7, r7, #2 │ │ │ │ orr r7, r7, #1073741824 @ 0x40000000 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ b 378e24 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 378d54 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ mla r6, r4, r6, r5 │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ mov sl, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r7, r6, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r7] │ │ │ │ - bl 718bc8 │ │ │ │ + bl 718d18 │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov sl, r8 │ │ │ │ add r8, r6, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, fp │ │ │ │ ldrd r0, [r8] │ │ │ │ - bl 718bc8 │ │ │ │ + bl 718d18 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, r3, r0 │ │ │ │ adc r2, r2, sl │ │ │ │ str r3, [r6, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r6, #1000] @ 0x3e8 │ │ │ │ @@ -301202,29 +301202,29 @@ │ │ │ │ str r3, [r6, #996] @ 0x3e4 │ │ │ │ b 378f84 │ │ │ │ @ instruction: 0x009324d8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009324bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r2, r3, r8, lsl #8 │ │ │ │ - rsbseq r4, fp, r4, asr #25 │ │ │ │ - rsbeq sp, r7, r0, asr #10 │ │ │ │ + rsbseq r4, fp, r4, lsl lr │ │ │ │ + @ instruction: 0x0067d690 │ │ │ │ @ instruction: 0x009323b4 │ │ │ │ addseq r2, r3, r0, ror #6 │ │ │ │ - rsbseq r4, fp, ip, lsl ip │ │ │ │ - rsbeq sp, r7, r4, ror #9 │ │ │ │ + rsbseq r4, fp, ip, ror #26 │ │ │ │ + rsbeq sp, r7, r4, lsr r6 │ │ │ │ andeq r0, r1, r1, lsl #2 │ │ │ │ addseq r2, r3, r0, ror #5 │ │ │ │ - @ instruction: 0x007b4b9c │ │ │ │ - strdeq sp, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r4, fp, ip, ror #25 │ │ │ │ + rsbeq sp, r7, r0, asr #10 │ │ │ │ tsteq r1, r1, lsl r1 │ │ │ │ - rsbseq r4, fp, r0, lsr #22 │ │ │ │ + rsbseq r4, fp, r0, ror ip │ │ │ │ addseq r2, r3, r8, ror r1 │ │ │ │ - rsbseq r4, fp, r4, lsr sl │ │ │ │ - rsbeq sp, r7, ip, ror #4 │ │ │ │ + rsbseq r4, fp, r4, lsl #23 │ │ │ │ + strheq sp, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ andmi r4, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 379178 │ │ │ │ ldr r2, [pc, #92] @ 37917c │ │ │ │ @@ -301232,33 +301232,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #60] @ 379184 │ │ │ │ ldr r3, [pc, #60] @ 379188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, fp, r4, ror #11 │ │ │ │ - rsbeq r0, r6, ip, lsr lr │ │ │ │ - ldrdeq r9, [sl], #-12 @ │ │ │ │ - rsbeq ip, r7, ip, lsr #29 │ │ │ │ + rsbseq r4, fp, r4, lsr r7 │ │ │ │ + rsbeq r0, r6, ip, lsl #31 │ │ │ │ + rsbeq r9, sl, ip, lsr #4 │ │ │ │ + strdeq ip, [r7], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ 37928c │ │ │ │ ldr r8, [pc, #232] @ 379290 │ │ │ │ @@ -301268,15 +301268,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #136 @ 0x88 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #456 @ 0x1c8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [pc, #184] @ 379298 │ │ │ │ mov r8, #1048576 @ 0x100000 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #176] @ 37929c │ │ │ │ ldr r8, [pc, #176] @ 3792a0 │ │ │ │ @@ -301286,118 +301286,118 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ bl 33fe60 │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ add r5, r5, #952 @ 0x3b8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 33fd60 │ │ │ │ cmp r4, r5 │ │ │ │ bne 379240 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r4, fp, r0, ror #10 │ │ │ │ - rsbeq ip, r7, ip, ror lr │ │ │ │ - rsbeq ip, r7, r8, asr lr │ │ │ │ + ldrheq r4, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, r7, ip, asr #31 │ │ │ │ + rsbeq ip, r7, r8, lsr #31 │ │ │ │ addeq r7, r5, ip, ror #4 │ │ │ │ - rsbeq r3, r7, ip, asr #30 │ │ │ │ - rsbeq r3, r7, r0, ror #30 │ │ │ │ + @ instruction: 0x0067409c │ │ │ │ + strheq r4, [r7], #-0 @ │ │ │ │ ldr r0, [pc, #4] @ 3792b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r7, r5, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 379358 │ │ │ │ ldr r2, [pc, #140] @ 37935c │ │ │ │ ldr r1, [pc, #140] @ 379360 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #112] @ 379364 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #96] @ 379368 │ │ │ │ ldr r2, [pc, #96] @ 37936c │ │ │ │ ldr r1, [pc, #96] @ 379370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #64] @ 379374 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, fp, ip, asr r5 │ │ │ │ - rsbeq r0, r6, r8, lsl #25 │ │ │ │ - rsbeq r8, sl, r8, lsr #30 │ │ │ │ + rsbseq r4, fp, ip, lsr #13 │ │ │ │ + ldrdeq r0, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r9, sl, r8, ror r0 │ │ │ │ addseq r0, r1, ip, asr #8 │ │ │ │ @ instruction: 0x008571b0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsbeq ip, r7, r8, lsl #26 │ │ │ │ + rsbeq ip, r7, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 37942c │ │ │ │ ldr r2, [pc, #156] @ 379430 │ │ │ │ ldr r1, [pc, #156] @ 379434 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r2, r0, #1248 @ 0x4e0 │ │ │ │ str r3, [r0, #1176] @ 0x498 │ │ │ │ str r3, [r0, #1180] @ 0x49c │ │ │ │ str r3, [r0, #1184] @ 0x4a0 │ │ │ │ @@ -301420,17 +301420,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007b449c │ │ │ │ - rsbeq ip, r7, r4, lsr #25 │ │ │ │ - rsbeq ip, r7, r0, asr #25 │ │ │ │ + rsbseq r4, fp, ip, ror #11 │ │ │ │ + strdeq ip, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, r7, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #336] @ 3795a0 │ │ │ │ ldr r5, [pc, #336] @ 3795a4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -301439,15 +301439,15 @@ │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ ldr r2, [pc, #292] @ 3795ac │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r9, [pc, #284] @ 3795b0 │ │ │ │ ldr sl, [pc, #284] @ 3795b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -301457,34 +301457,34 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r5, [sp] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ bl 33fe60 │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37952c │ │ │ │ add r5, r6, #920 @ 0x398 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ bl 33fd60 │ │ │ │ ldr r3, [r6, #1252] @ 0x4e4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ bcc 3794f8 │ │ │ │ @@ -301496,40 +301496,40 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #92] @ 3795c4 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b18c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r6, #1040 @ 0x410 │ │ │ │ add r1, r1, #8 │ │ │ │ ldr r2, [r6, #1252] @ 0x4e4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 32b33c │ │ │ │ - rsbseq r4, fp, r0, ror #7 │ │ │ │ - rsbeq ip, r7, r4, lsl #24 │ │ │ │ - rsbeq ip, r7, r0, ror #23 │ │ │ │ + rsbseq r4, fp, r0, lsr r5 │ │ │ │ + rsbeq ip, r7, r4, asr sp │ │ │ │ + rsbeq ip, r7, r0, lsr sp │ │ │ │ addeq r7, r5, r8, lsr #32 │ │ │ │ - rsbeq r3, r7, r4, lsr #25 │ │ │ │ - strheq r3, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - ldrsheq r4, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r0, r6, ip, lsr #20 │ │ │ │ - rsbeq r8, sl, ip, asr #25 │ │ │ │ + strdeq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, r7, r8, lsl #28 │ │ │ │ + rsbseq r4, fp, r8, asr #8 │ │ │ │ + rsbeq r0, r6, ip, ror fp │ │ │ │ + rsbeq r8, sl, ip, lsl lr │ │ │ │ @ instruction: 0x000009b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #644] @ 379864 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ @@ -301547,15 +301547,15 @@ │ │ │ │ ldr r2, [pc, #604] @ 379870 │ │ │ │ ldr r1, [pc, #604] @ 379874 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #588] @ 379878 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r4, #65 @ 0x41 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ bcc 37965c │ │ │ │ ldr r3, [pc, #568] @ 37987c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -301661,59 +301661,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 379894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379694 │ │ │ │ ldr r1, [pc, #112] @ 379898 │ │ │ │ ldr r0, [pc, #112] @ 37989c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379650 │ │ │ │ ldr r0, [pc, #84] @ 3798a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379694 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, fp, r0, asr r2 │ │ │ │ + rsbseq r4, fp, r0, lsr #7 │ │ │ │ addseq r1, r3, r0, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq ip, r7, ip, lsr #20 │ │ │ │ - rsbeq ip, r7, r4, asr #20 │ │ │ │ + rsbeq ip, r7, ip, ror fp │ │ │ │ + @ instruction: 0x0067cb94 │ │ │ │ @ instruction: 0x009317f0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r4, fp, r0, asr r1 │ │ │ │ + rsbseq r4, fp, r0, lsr #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r1, r3, r8, lsl #15 │ │ │ │ andeq r2, r0, r0, asr r5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, ip, ror r8 │ │ │ │ - rsbseq r4, fp, r8 │ │ │ │ - rsbeq ip, r7, r0, asr #16 │ │ │ │ - rsbeq ip, r7, r0, lsl #17 │ │ │ │ + rsbeq ip, r7, ip, asr #19 │ │ │ │ + rsbseq r4, fp, r8, asr r1 │ │ │ │ + @ instruction: 0x0067c990 │ │ │ │ + ldrdeq ip, [r7], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #920] @ 379c54 │ │ │ │ ldr r3, [r0, #1252] @ 0x4e4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -301741,15 +301741,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 379c0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, r9, lsl #2] │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr ip, [fp, #1220] @ 0x4c4 │ │ │ │ ldr r0, [fp, #1228] @ 0x4cc │ │ │ │ ldr r1, [fp, #1204] @ 0x4b4 │ │ │ │ ldr r2, [fp, #1212] @ 0x4bc │ │ │ │ ldr sl, [fp, #1176] @ 0x498 │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -301863,15 +301863,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r9, #1 │ │ │ │ ands r3, r4, r9, lsl r5 │ │ │ │ movne r8, #1 │ │ │ │ moveq r8, #0 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ mov r1, r8 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 379b7c │ │ │ │ ldr r3, [fp, #1252] @ 0x4e4 │ │ │ │ adds r5, r5, #1 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -301912,55 +301912,55 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 379c74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379b28 │ │ │ │ ldr r0, [pc, #100] @ 379c78 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379924 │ │ │ │ cmp lr, #0 │ │ │ │ beq 379950 │ │ │ │ b 379924 │ │ │ │ ldr r0, [pc, #72] @ 379c7c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379b28 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 256140 │ │ │ │ addseq r1, r3, r4, ror #10 │ │ │ │ addseq r1, r3, ip, asr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r1, r3, r0, ror #5 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, ip, lsl r5 │ │ │ │ - rsbeq ip, r7, r8, ror #9 │ │ │ │ - rsbeq ip, r7, ip, lsr #10 │ │ │ │ + rsbeq ip, r7, ip, ror #12 │ │ │ │ + rsbeq ip, r7, r8, lsr r6 │ │ │ │ + rsbeq ip, r7, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #580] @ 379ee0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -301977,15 +301977,15 @@ │ │ │ │ ldr r2, [pc, #548] @ 379ef0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #520] @ 379ef4 │ │ │ │ ldr r3, [pc, #520] @ 379ef8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302078,57 +302078,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 379f10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379d04 │ │ │ │ ldr r1, [pc, #112] @ 379f14 │ │ │ │ ldr r0, [pc, #112] @ 379f18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379d2c │ │ │ │ ldr r0, [pc, #84] @ 379f1c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379d04 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, lsl #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r3, fp, r0, ror fp │ │ │ │ - rsbeq ip, r7, ip, lsl #7 │ │ │ │ - rsbeq ip, r7, r4, ror r3 │ │ │ │ + rsbseq r3, fp, r0, asr #25 │ │ │ │ + ldrdeq ip, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq ip, r7, r4, asr #9 │ │ │ │ addseq r1, r3, r8, lsr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrsheq r1, [r3], r0 │ │ │ │ - rsbseq r3, fp, sp, lsl #21 │ │ │ │ + ldrsbeq r3, [fp], #-189 @ 0xffffff43 @ │ │ │ │ andeq r4, r0, ip, asr #25 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, r4, lsl #6 │ │ │ │ - rsbseq r3, fp, ip, lsl #19 │ │ │ │ - rsbeq ip, r7, r8, asr r3 │ │ │ │ - rsbeq ip, r7, r8, lsl #6 │ │ │ │ + rsbeq ip, r7, r4, asr r4 │ │ │ │ + ldrsbeq r3, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq ip, r7, r8, lsr #9 │ │ │ │ + rsbeq ip, r7, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 37a0f0 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -302144,15 +302144,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #380] @ 37a104 │ │ │ │ ldr r3, [pc, #380] @ 37a108 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302210,57 +302210,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 37a11c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379fa0 │ │ │ │ ldr r0, [pc, #108] @ 37a120 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 379fa0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 37a124 │ │ │ │ ldr r1, [pc, #80] @ 37a128 │ │ │ │ ldr r0, [pc, #80] @ 37a12c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 37a130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsheq r3, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r3, fp, r8, asr #20 │ │ │ │ @ instruction: 0x00930ed8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq ip, [r7], #-12 @ │ │ │ │ - ldrdeq ip, [r7], #-8 @ │ │ │ │ + rsbeq ip, r7, ip, asr #4 │ │ │ │ + rsbeq ip, r7, r8, lsr #4 │ │ │ │ umullseq r0, r3, ip, lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r3, ip, lsr #28 │ │ │ │ andeq r4, r0, r4, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r7, r0, lsl #3 │ │ │ │ - @ instruction: 0x0067c19c │ │ │ │ - rsbseq r3, fp, r8, asr r7 │ │ │ │ - @ instruction: 0x0067c19c │ │ │ │ - strheq ip, [r7], #-16 @ │ │ │ │ + ldrdeq ip, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq ip, r7, ip, ror #5 │ │ │ │ + rsbseq r3, fp, r8, lsr #17 │ │ │ │ + rsbeq ip, r7, ip, ror #5 │ │ │ │ + rsbeq ip, r7, r0, lsl #6 │ │ │ │ andeq r0, r0, r2, lsr #2 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 37a160 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ @@ -302283,24 +302283,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r2, [pc, #132] @ 37a23c │ │ │ │ ldr r1, [pc, #132] @ 37a240 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 37a210 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -302317,30 +302317,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r3, fp, r4, lsr #14 │ │ │ │ - ldrdeq pc, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r8, sl, r4, ror r0 │ │ │ │ - @ instruction: 0x0067aa9c │ │ │ │ - rsbeq ip, r7, ip, ror r1 │ │ │ │ + rsbseq r3, fp, r4, ror r8 │ │ │ │ + rsbeq pc, r5, r4, lsr #30 │ │ │ │ + rsbeq r8, sl, r4, asr #3 │ │ │ │ + rsbeq sl, r7, ip, ror #23 │ │ │ │ + rsbeq ip, r7, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37a270 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strdeq r6, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 37a338 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -302349,54 +302349,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 37a33c │ │ │ │ ldr r1, [pc, #156] @ 37a340 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #136] @ 37a344 │ │ │ │ ldr r1, [pc, #136] @ 37a348 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 37a34c │ │ │ │ ldr r1, [pc, #100] @ 37a350 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #64] @ 37a354 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, fp, r8, lsr #12 │ │ │ │ - rsbeq pc, r5, r8, asr #25 │ │ │ │ - rsbeq r7, sl, r4, ror #30 │ │ │ │ - @ instruction: 0x0067a994 │ │ │ │ - rsbeq sl, r7, r8, lsr #19 │ │ │ │ - rsbeq ip, r7, r8, asr r0 │ │ │ │ + rsbseq r3, fp, r8, ror r7 │ │ │ │ + rsbeq pc, r5, r8, lsl lr @ │ │ │ │ + strheq r8, [sl], #-4 @ │ │ │ │ + rsbeq sl, r7, r4, ror #21 │ │ │ │ + strdeq sl, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq ip, r7, r8, lsr #3 │ │ │ │ addseq pc, r0, r4, lsr #17 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -302431,24 +302431,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 37a474 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d148 │ │ │ │ + bl 74d298 │ │ │ │ ldr ip, [pc, #124] @ 37a478 │ │ │ │ ldr r2, [pc, #124] @ 37a47c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #96] @ 37a480 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -302464,17 +302464,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r7, r0, ror #30 │ │ │ │ - ldrheq r3, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sl, r7, ip, asr #16 │ │ │ │ + strheq ip, [r7], #-0 @ │ │ │ │ + rsbseq r3, fp, r8, lsl #12 │ │ │ │ + @ instruction: 0x0067a99c │ │ │ │ addeq r6, r5, r4, lsr r1 │ │ │ │ │ │ │ │ 0037a484 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -302512,23 +302512,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 37a5bc │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -302550,17 +302550,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r3, fp, r4, asr #7 │ │ │ │ - rsbeq sl, r7, r0, ror #14 │ │ │ │ - rsbeq sl, r7, r8, ror #14 │ │ │ │ + rsbseq r3, fp, r4, lsl r5 │ │ │ │ + strheq sl, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + strheq sl, [r7], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 0037a5c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -302611,15 +302611,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae984 │ │ │ │ + b 9aead4 │ │ │ │ │ │ │ │ 0037a69c : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302644,15 +302644,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae984 │ │ │ │ + b 9aead4 │ │ │ │ │ │ │ │ 0037a718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 37a914 │ │ │ │ @@ -302677,20 +302677,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a7d8 │ │ │ │ ldr r2, [pc, #364] @ 37a92c │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302752,51 +302752,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #120] @ 37a940 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37a944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37a7cc │ │ │ │ ldr r1, [pc, #76] @ 37a948 │ │ │ │ ldr r0, [pc, #76] @ 37a94c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37a7cc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009306f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009306dc │ │ │ │ - rsbseq r3, fp, r8, asr #2 │ │ │ │ - rsbeq sl, r7, r8, ror #9 │ │ │ │ - strdeq sl, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x007b3298 │ │ │ │ + rsbeq sl, r7, r8, lsr r6 │ │ │ │ + rsbeq sl, r7, ip, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r3, r0, lsl #12 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq r8, [r4], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq fp, r7, r4, ror #20 │ │ │ │ - rsbseq r8, r4, r8, lsr #31 │ │ │ │ - rsbeq fp, r7, r0, ror sl │ │ │ │ + rsbseq r9, r4, ip, lsr #2 │ │ │ │ + strheq fp, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsheq r9, [r4], #-8 @ │ │ │ │ + rsbeq fp, r7, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 37aba4 │ │ │ │ ldr r3, [pc, #568] @ 37aba8 │ │ │ │ @@ -302843,20 +302843,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ab40 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 37aaf8 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37aa14 │ │ │ │ ldr r2, [pc, #364] @ 37abc4 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -302882,25 +302882,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 37abd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37a9f0 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 37abd8 │ │ │ │ ldr r3, [pc, #160] @ 37aba8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -302934,33 +302934,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 37a9b0 │ │ │ │ mov r5, #1 │ │ │ │ b 37aafc │ │ │ │ ldr r0, [pc, #76] @ 37abdc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 37a9f0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009304b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r3, r4, lsl #9 │ │ │ │ - rsbeq fp, r7, r8, asr #19 │ │ │ │ - rsbseq r5, r6, r0, lsr pc │ │ │ │ - rsbseq r2, fp, r4, ror #29 │ │ │ │ - rsbeq sl, r7, ip, ror r2 │ │ │ │ - @ instruction: 0x0067a290 │ │ │ │ + rsbeq fp, r7, r8, lsl fp │ │ │ │ + rsbseq r6, r6, r0, lsl #1 │ │ │ │ + rsbseq r3, fp, r4, lsr r0 │ │ │ │ + rsbeq sl, r7, ip, asr #7 │ │ │ │ + rsbeq sl, r7, r0, ror #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r0, ror #16 │ │ │ │ + strheq fp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ addseq r0, r3, r0, lsr #6 │ │ │ │ - rsbeq fp, r7, r0, ror #15 │ │ │ │ + rsbeq fp, r7, r0, lsr r9 │ │ │ │ │ │ │ │ 0037abe0 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 37a950 │ │ │ │ │ │ │ │ 0037abe8 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -302999,20 +302999,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 37acd4 │ │ │ │ ldr r3, [pc, #336] @ 37adf4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -303069,48 +303069,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37ae08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37acb0 │ │ │ │ mov r0, r4 │ │ │ │ b 37acec │ │ │ │ ldr r0, [pc, #68] @ 37ae0c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37acb0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, ip, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009301f4 │ │ │ │ - rsbseq r2, fp, r4, ror #24 │ │ │ │ - rsbeq sl, r7, r4 │ │ │ │ - rsbeq sl, r7, r8, lsl r0 │ │ │ │ + ldrheq r2, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sl, r7, r4, asr r1 │ │ │ │ + rsbeq sl, r7, r8, ror #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r3, r0, lsr r1 │ │ │ │ andeq r5, r0, ip, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, ip, ror #11 │ │ │ │ - rsbeq fp, r7, r4, lsl #12 │ │ │ │ + rsbeq fp, r7, ip, lsr r7 │ │ │ │ + rsbeq fp, r7, r4, asr r7 │ │ │ │ │ │ │ │ 0037ae10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -303121,25 +303121,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #340] @ 37afb0 │ │ │ │ ldr r2, [pc, #340] @ 37afb4 │ │ │ │ ldr r1, [pc, #340] @ 37afb8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r6, [pc, #312] @ 37afbc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37af9c │ │ │ │ ldr r2, [pc, #296] @ 37afc0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -303186,48 +303186,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 37afd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37aea4 │ │ │ │ ldr r0, [pc, #80] @ 37afd8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 37aea4 │ │ │ │ mvn r0, #0 │ │ │ │ b 37aeb4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092fff4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r2, fp, r4, asr sl │ │ │ │ - rsbeq r9, r7, ip, ror #27 │ │ │ │ - rsbeq r9, r7, r0, lsl #28 │ │ │ │ + rsbseq r2, fp, r4, lsr #23 │ │ │ │ + rsbeq r9, r7, ip, lsr pc │ │ │ │ + rsbeq r9, r7, r0, asr pc │ │ │ │ addseq pc, r2, r4, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r8, ror #30 │ │ │ │ andeq r2, r0, r8, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r8, lsl #9 │ │ │ │ - strheq fp, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq fp, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, r7, r0, lsl #12 │ │ │ │ │ │ │ │ 0037afdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 37b178 │ │ │ │ @@ -303261,25 +303261,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #260] @ 37b188 │ │ │ │ ldr r2, [pc, #260] @ 37b18c │ │ │ │ ldr r1, [pc, #260] @ 37b190 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b030 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -303308,44 +303308,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37b1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37b034 │ │ │ │ ldr r0, [pc, #68] @ 37b1a8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37b034 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, lsr lr @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, lsl lr @ │ │ │ │ addseq pc, r2, r8, ror #27 │ │ │ │ - rsbseq r2, fp, ip, lsr #16 │ │ │ │ - rsbeq r9, r7, r4, asr #23 │ │ │ │ - ldrdeq r9, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r2, fp, ip, ror r9 │ │ │ │ + rsbeq r9, r7, r4, lsl sp │ │ │ │ + rsbeq r9, r7, r8, lsr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, lsl #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r7, r0, lsr #6 │ │ │ │ - rsbeq fp, r7, r4, asr #6 │ │ │ │ + rsbeq fp, r7, r0, ror r4 │ │ │ │ + @ instruction: 0x0067b494 │ │ │ │ │ │ │ │ 0037b1ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 37b360 │ │ │ │ @@ -303365,20 +303365,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 37b370 │ │ │ │ ldr r7, [pc, #372] @ 37b374 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b258 │ │ │ │ ldr r2, [pc, #312] @ 37b378 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -303425,53 +303425,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [pc, #128] @ 37b38c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37b390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b250 │ │ │ │ ldr r1, [pc, #84] @ 37b394 │ │ │ │ ldr r0, [pc, #84] @ 37b398 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 37b250 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, asr #24 │ │ │ │ - ldrheq r2, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r9, r7, r8, asr sl │ │ │ │ - rsbeq r9, r7, ip, ror #20 │ │ │ │ + rsbseq r2, fp, r8, lsl #16 │ │ │ │ + rsbeq r9, r7, r8, lsr #23 │ │ │ │ + strheq r9, [r7], #-188 @ 0xffffff44 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0092fbb8 │ │ │ │ @ instruction: 0x000011b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrsheq r2, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq fp, r7, r4, lsr #32 │ │ │ │ - ldrheq r2, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq fp, r7, ip, lsr #32 │ │ │ │ + rsbseq r2, r4, r8, asr #10 │ │ │ │ + rsbeq fp, r7, r4, ror r1 │ │ │ │ + rsbseq r2, r4, ip, lsl #10 │ │ │ │ + rsbeq fp, r7, ip, ror r1 │ │ │ │ │ │ │ │ 0037b39c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 37b4fc │ │ │ │ @@ -303500,15 +303500,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37b4f8 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae984 │ │ │ │ + b 9aead4 │ │ │ │ ldr r2, [pc, #224] @ 37b510 │ │ │ │ ldr r3, [pc, #204] @ 37b500 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303539,128 +303539,128 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37b520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b3f8 │ │ │ │ ldr r0, [pc, #56] @ 37b524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37b3f8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, ror sl @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r4, asr sl @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r4, lsr #20 │ │ │ │ @ instruction: 0x0092f9f4 │ │ │ │ andeq r3, r0, r4, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq sl, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq fp, r7, r0 │ │ │ │ + rsbeq fp, r7, ip, asr #2 │ │ │ │ + rsbeq fp, r7, r0, asr r1 │ │ │ │ │ │ │ │ 0037b528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r1, [pc, #84] @ 37b5a0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74ea10 │ │ │ │ + bl 74eb60 │ │ │ │ ldr ip, [pc, #68] @ 37b5a4 │ │ │ │ ldr r2, [pc, #68] @ 37b5a8 │ │ │ │ ldr r1, [pc, #68] @ 37b5ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq pc, sp, r4, ror #20 │ │ │ │ - rsbseq r2, fp, r0, asr r3 │ │ │ │ - rsbeq r9, r7, ip, ror #13 │ │ │ │ - rsbeq r9, r7, r0, lsl #14 │ │ │ │ + strheq pc, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, fp, r0, lsr #9 │ │ │ │ + rsbeq r9, r7, ip, lsr r8 │ │ │ │ + rsbeq r9, r7, r0, asr r8 │ │ │ │ │ │ │ │ 0037b5b0 : │ │ │ │ - b 7509ec │ │ │ │ + b 750b3c │ │ │ │ │ │ │ │ 0037b5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r1, [pc, #124] @ 37b65c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 37b660 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74ea10 │ │ │ │ + bl 74eb60 │ │ │ │ ldr ip, [pc, #104] @ 37b664 │ │ │ │ ldr r2, [pc, #104] @ 37b668 │ │ │ │ ldr r1, [pc, #104] @ 37b66c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #72] @ 37b670 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7509ec │ │ │ │ + bl 750b3c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq pc, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq pc, sp, r0, lsr #22 │ │ │ │ addseq pc, r2, ip, lsr r8 @ │ │ │ │ - ldrheq r2, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r9, r7, ip, asr #12 │ │ │ │ - rsbeq r9, r7, ip, asr r6 │ │ │ │ + rsbseq r2, fp, r4, lsl #8 │ │ │ │ + @ instruction: 0x0067979c │ │ │ │ + rsbeq r9, r7, ip, lsr #15 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 37b7b8 │ │ │ │ ldr r2, [pc, #300] @ 37b7bc │ │ │ │ @@ -303719,41 +303719,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37b7dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37b6c8 │ │ │ │ ldr r0, [pc, #60] @ 37b7e0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37b6c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq pc, r2, r8, r7 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, ror r7 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r4, asr r7 @ │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r4, r5, r8, ror #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, lsl #27 │ │ │ │ - rsbeq sl, r7, r4, lsr #27 │ │ │ │ + ldrdeq sl, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq sl, [r7], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 37b93c │ │ │ │ ldr ip, [pc, #320] @ 37b940 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -303809,84 +303809,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b95c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37b83c │ │ │ │ ldr r0, [pc, #68] @ 37b960 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 37b83c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r8, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, lsl #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r0, ror #11 │ │ │ │ andeq r1, r0, r0, ror r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, ror #24 │ │ │ │ - rsbeq sl, r7, r4, lsl #25 │ │ │ │ + strheq sl, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq sl, [r7], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #8] @ 37b974 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ @ instruction: 0x00854cbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 37b9e8 │ │ │ │ ldr r2, [pc, #88] @ 37b9ec │ │ │ │ ldr r1, [pc, #88] @ 37b9f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #60] @ 37b9f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r1, fp, r0, lsl #31 │ │ │ │ - rsbeq lr, r5, ip, asr #11 │ │ │ │ - rsbeq r6, sl, ip, ror #16 │ │ │ │ - rsbeq sl, r7, r4, lsr #24 │ │ │ │ + ldrsbeq r2, [fp], #-0 @ │ │ │ │ + rsbeq lr, r5, ip, lsl r7 │ │ │ │ + strheq r6, [sl], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sl, r7, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 37bab4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -303894,25 +303894,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 37bab8 │ │ │ │ ldr r1, [pc, #148] @ 37babc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #128] @ 37bac0 │ │ │ │ ldr r1, [pc, #128] @ 37bac4 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #96] @ 37bac8 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37a3c8 │ │ │ │ ldr r1, [pc, #76] @ 37bacc │ │ │ │ @@ -303926,20 +303926,20 @@ │ │ │ │ bl 32b18c │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 32b33c │ │ │ │ - rsbseq r1, fp, r8, lsl #30 │ │ │ │ - rsbeq lr, r5, r4, asr #10 │ │ │ │ - rsbeq r6, sl, r0, ror #15 │ │ │ │ - rsbeq sl, r7, ip, lsr #23 │ │ │ │ - strheq sl, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - strheq sl, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r2, fp, r8, asr r0 │ │ │ │ + @ instruction: 0x0065e694 │ │ │ │ + rsbeq r6, sl, r0, lsr r9 │ │ │ │ + strdeq sl, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq sl, r7, ip, lsl #26 │ │ │ │ + rsbeq sl, r7, r0, lsl #26 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 0037bad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -304200,22 +304200,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 37c0b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 37bc2c │ │ │ │ ldr r3, [pc, #400] @ 37c0b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -304233,22 +304233,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 37c0bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bcec │ │ │ │ ldr r3, [pc, #280] @ 37c0c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be28 │ │ │ │ @@ -304265,69 +304265,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 37c0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37be28 │ │ │ │ ldr r0, [pc, #160] @ 37c0c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bd68 │ │ │ │ ldr r0, [pc, #140] @ 37c0cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37bcec │ │ │ │ ldr r0, [pc, #120] @ 37c0d0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37be28 │ │ │ │ bl 2554dc │ │ │ │ addseq pc, r2, ip, lsr r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq pc, r2, r8, lsr #6 │ │ │ │ @ instruction: 0x0092f2b4 │ │ │ │ - rsbseq r1, fp, r4, asr #26 │ │ │ │ + @ instruction: 0x007b1e94 │ │ │ │ addseq pc, r2, ip, lsl r2 @ │ │ │ │ @ instruction: 0x0092f1d8 │ │ │ │ addseq pc, r2, r8, lsr #3 │ │ │ │ addseq pc, r2, ip, ror r1 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r2, r4, lsl #2 │ │ │ │ umullseq pc, r2, ip, r0 @ │ │ │ │ addseq pc, r2, r4, ror r0 @ │ │ │ │ addseq pc, r2, r0, asr #32 │ │ │ │ addseq lr, r2, r8, lsr #31 │ │ │ │ andeq r3, r0, r0, lsl #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq sl, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sl, r7, r8, lsl #18 │ │ │ │ andeq r3, r0, r8, asr #24 │ │ │ │ - rsbeq sl, r7, r0, ror #13 │ │ │ │ + rsbeq sl, r7, r0, lsr r8 │ │ │ │ andeq r3, r0, r8, asr #6 │ │ │ │ - rsbeq sl, r7, ip, lsl #12 │ │ │ │ - rsbeq sl, r7, ip, asr #13 │ │ │ │ - rsbeq sl, r7, r0, ror #12 │ │ │ │ - strdeq sl, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sl, r7, ip, asr r7 │ │ │ │ + rsbeq sl, r7, ip, lsl r8 │ │ │ │ + strheq sl, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sl, r7, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 37bad0 │ │ │ │ @@ -304339,15 +304339,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ │ │ │ │ 0037c124 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -304442,50 +304442,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c33c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37c210 │ │ │ │ ldr r0, [pc, #72] @ 37c340 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37c210 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r8, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, r8, asr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, ip, lsl #24 │ │ │ │ andeq r2, r0, r8, lsl r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, ip, ror #10 │ │ │ │ - rsbeq sl, r7, r0, ror #11 │ │ │ │ + strheq sl, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, r7, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37c484 │ │ │ │ ldr lr, [pc, #296] @ 37c488 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -304542,40 +304542,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37c398 │ │ │ │ ldr r0, [pc, #56] @ 37c4a8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37c398 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r8, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, r8, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, r4, ror sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq sl, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sl, r7, r0, lsr #10 │ │ │ │ + rsbeq sl, r7, ip, asr #12 │ │ │ │ + rsbeq sl, r7, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -304625,15 +304625,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37c640 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37c614 │ │ │ │ ldr r3, [pc, #632] @ 37c81c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c614 │ │ │ │ @@ -304650,22 +304650,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37c828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [pc, #528] @ 37c82c │ │ │ │ ldr r3, [pc, #492] @ 37c80c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304707,22 +304707,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37c838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37c55c │ │ │ │ ldr r1, [pc, #300] @ 37c830 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37c7b4 │ │ │ │ ldr r1, [pc, #264] @ 37c820 │ │ │ │ @@ -304740,26 +304740,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37c83c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c7a8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37c594 │ │ │ │ @@ -304771,43 +304771,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37c680 │ │ │ │ b 37c59c │ │ │ │ ldr r0, [pc, #108] @ 37c840 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37c78c │ │ │ │ ldr r0, [pc, #92] @ 37c844 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37c55c │ │ │ │ ldr r0, [pc, #76] @ 37c848 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37c614 │ │ │ │ addseq lr, r2, r4, asr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r2, ip, lsr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, r0, asr #17 │ │ │ │ andeq r4, r0, ip, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r7, r8, lsr #8 │ │ │ │ + rsbeq sl, r7, r8, ror r5 │ │ │ │ addseq lr, r2, r8, lsl #16 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, ror #17 │ │ │ │ - @ instruction: 0x0067a39c │ │ │ │ - rsbeq sl, r7, r4, lsr r2 │ │ │ │ - rsbeq sl, r7, r8, lsr #4 │ │ │ │ - ldrdeq sl, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq sl, r7, ip, ror #4 │ │ │ │ + rsbeq sl, r7, ip, ror #9 │ │ │ │ + rsbeq sl, r7, r4, lsl #7 │ │ │ │ + rsbeq sl, r7, r8, ror r3 │ │ │ │ + rsbeq sl, r7, r8, lsr #8 │ │ │ │ + strheq sl, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37c930 │ │ │ │ mov r7, r1 │ │ │ │ @@ -304857,17 +304857,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 253160 │ │ │ │ - rsbeq sl, r7, ip, ror r2 │ │ │ │ - rsbeq sl, r7, r0, ror r2 │ │ │ │ - rsbeq sl, r7, r8, ror r2 │ │ │ │ + rsbeq sl, r7, ip, asr #7 │ │ │ │ + rsbeq sl, r7, r0, asr #7 │ │ │ │ + rsbeq sl, r7, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37cd44 │ │ │ │ ldr r3, [pc, #1008] @ 37cd48 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -305009,24 +305009,24 @@ │ │ │ │ beq 37ccd4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37cd7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37ca7c │ │ │ │ ldr r3, [pc, #444] @ 37cd80 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c9e4 │ │ │ │ ldr r3, [pc, #412] @ 37cd74 │ │ │ │ @@ -305043,25 +305043,25 @@ │ │ │ │ beq 37ccf8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37cd84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 37c9e4 │ │ │ │ ldr r3, [pc, #308] @ 37cd88 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cadc │ │ │ │ @@ -305079,75 +305079,75 @@ │ │ │ │ beq 37cd1c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37cd8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37cadc │ │ │ │ ldr r0, [pc, #180] @ 37cd90 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37ca7c │ │ │ │ ldr r0, [pc, #148] @ 37cd94 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr ip, [r4] │ │ │ │ b 37c9e4 │ │ │ │ ldr r0, [pc, #116] @ 37cd98 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37cadc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, ip, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092e4b4 │ │ │ │ - rsbeq sl, r7, r8, ror r1 │ │ │ │ - rsbseq r1, fp, r0, lsl r0 │ │ │ │ - rsbeq sl, r7, ip, asr r1 │ │ │ │ + rsbeq sl, r7, r8, asr #5 │ │ │ │ + rsbseq r1, fp, r0, ror #2 │ │ │ │ + rsbeq sl, r7, ip, lsr #5 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r2, r8, lsl r4 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, r0, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r8, ror pc │ │ │ │ + rsbeq sl, r7, r8, asr #1 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq sl, r7, r0, rrx │ │ │ │ + strheq sl, [r7], #-16 @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r9, r7, ip, lsl pc │ │ │ │ - rsbeq r9, r7, r8, lsr #29 │ │ │ │ - rsbeq sl, r7, r4 │ │ │ │ - rsbeq r9, r7, ip, lsl pc │ │ │ │ + rsbeq sl, r7, ip, rrx │ │ │ │ + strdeq r9, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sl, r7, r4, asr r1 │ │ │ │ + rsbeq sl, r7, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -305173,18 +305173,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37ce2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ addseq lr, r2, ip, lsr #32 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r9, r7, r4, asr pc │ │ │ │ + rsbeq sl, r7, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37cfa4 │ │ │ │ ldr ip, [pc, #348] @ 37cfa8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -305244,51 +305244,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37cfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37ce94 │ │ │ │ ldr r0, [pc, #76] @ 37cfcc │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37ce94 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092dfdc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r4, asr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sp, r2, r8, lsl #31 │ │ │ │ andeq r1, r0, r0, lsr #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ umulleq r3, r5, ip, r7 │ │ │ │ - rsbeq r9, r7, ip, lsl lr │ │ │ │ - rsbeq r9, r7, ip, ror lr │ │ │ │ + rsbeq r9, r7, ip, ror #30 │ │ │ │ + rsbeq r9, r7, ip, asr #31 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d0f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -305462,15 +305462,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37d390 │ │ │ │ ldr r8, [pc, #480] @ 37d480 │ │ │ │ mov r9, r4 │ │ │ │ b 37d2d0 │ │ │ │ - bl 8140a0 │ │ │ │ + bl 8141f0 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37d2f8 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -305560,45 +305560,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37d4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37d240 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37d4a4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37d240 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r8, lsr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, ip, lsl #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x0092dad4 │ │ │ │ - bl 87d898 │ │ │ │ + bl 87d898 │ │ │ │ addseq sp, r2, ip, lsl #21 │ │ │ │ andeq r3, r0, r0, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r0, lsr #20 │ │ │ │ - rsbeq r9, r7, r0, asr #20 │ │ │ │ + rsbeq r9, r7, r0, ror fp │ │ │ │ + @ instruction: 0x00679b90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37d7d0 │ │ │ │ ldr r3, [pc, #784] @ 37d7d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -305688,40 +305688,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37d7e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37d720 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 519fd0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37d50c │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 814b24 │ │ │ │ + bl 814c74 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37d6b4 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37d6f4 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 814bd0 │ │ │ │ + bl 814d20 │ │ │ │ b 37d500 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -305773,44 +305773,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37d7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d628 │ │ │ │ ldr r0, [pc, #64] @ 37d7f4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r4] │ │ │ │ b 37d628 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r4, ror #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r8, lsr r9 │ │ │ │ addseq sp, r2, r0, lsl r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r0, lsr r7 │ │ │ │ - rsbeq r9, r7, r0, ror #14 │ │ │ │ + rsbeq r9, r7, r0, lsl #17 │ │ │ │ + strheq r9, [r7], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37d94c │ │ │ │ mov r7, r3 │ │ │ │ @@ -305830,15 +305830,15 @@ │ │ │ │ beq 37d868 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 719e58 │ │ │ │ + bl 719fa8 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -305850,15 +305850,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 719878 │ │ │ │ + bl 7199c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -305884,15 +305884,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 719e58 │ │ │ │ + bl 719fa8 │ │ │ │ str r7, [r4] │ │ │ │ b 37d8ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, ip, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -305956,15 +305956,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 719e58 │ │ │ │ + bl 719fa8 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37d9e4 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -305990,15 +305990,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 719e58 │ │ │ │ + bl 719fa8 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37d9ec │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -306015,23 +306015,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37d9d4 │ │ │ │ ldr r0, [pc, #416] @ 37dcdc │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mvn r0, #0 │ │ │ │ b 37d9f0 │ │ │ │ ldr r0, [pc, #388] @ 37dce0 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 37db4c │ │ │ │ ldr r3, [pc, #364] @ 37dce4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d9d4 │ │ │ │ ldr r3, [pc, #348] @ 37dce8 │ │ │ │ @@ -306052,23 +306052,23 @@ │ │ │ │ beq 37dc98 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37dcf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37d9d4 │ │ │ │ ldr r3, [pc, #216] @ 37dce4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d9ec │ │ │ │ ldr r3, [pc, #216] @ 37dcf8 │ │ │ │ @@ -306089,52 +306089,52 @@ │ │ │ │ beq 37dcb0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37dcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37d9ec │ │ │ │ ldr r0, [pc, #96] @ 37dd00 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37d9d4 │ │ │ │ ldr r0, [pc, #76] @ 37dd04 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37d9ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, ip, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r0, lsl #9 │ │ │ │ addseq sp, r2, ip, lsr #8 │ │ │ │ - rsbeq r9, r7, ip, lsl #8 │ │ │ │ - ldrdeq r9, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, r7, ip, asr r5 │ │ │ │ + rsbeq r9, r7, ip, lsr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00679398 │ │ │ │ + rsbeq r9, r7, r8, ror #9 │ │ │ │ andeq r4, r0, r8, asr #26 │ │ │ │ - strdeq r9, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r9, r7, r8, asr #6 │ │ │ │ - rsbeq r9, r7, ip, lsr #8 │ │ │ │ + rsbeq r9, r7, ip, asr #10 │ │ │ │ + @ instruction: 0x00679498 │ │ │ │ + rsbeq r9, r7, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37e554 │ │ │ │ @@ -306184,15 +306184,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37e568 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37e56c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #1912] @ 37e570 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -306219,15 +306219,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 719878 │ │ │ │ + bl 7199c8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37e47c │ │ │ │ @@ -306276,15 +306276,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 719e58 │ │ │ │ + bl 719fa8 │ │ │ │ ldr r2, [pc, #1552] @ 37e578 │ │ │ │ ldr r3, [pc, #1516] @ 37e558 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -306435,24 +306435,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37e588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37df38 │ │ │ │ ldr r3, [pc, #892] @ 37e58c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -306472,24 +306472,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37e590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37de24 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -306516,26 +306516,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37e598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mvn r4, #0 │ │ │ │ b 37df60 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37de24 │ │ │ │ b 37e2bc │ │ │ │ ldr r1, [pc, #564] @ 37e59c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -306561,53 +306561,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37e5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37df38 │ │ │ │ ldr r0, [pc, #392] @ 37e5a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37e294 │ │ │ │ ldr r0, [pc, #376] @ 37e5a8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37df38 │ │ │ │ ldr r0, [pc, #332] @ 37e5ac │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37df38 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -306635,64 +306635,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37e5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37e34c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37e5b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37e34c │ │ │ │ ldr r0, [pc, #120] @ 37e5bc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37e34c │ │ │ │ ldrsheq sp, [r2], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r2, r0, asr #1 │ │ │ │ - rsbseq pc, sl, ip, lsl ip @ │ │ │ │ - @ instruction: 0x006a409c │ │ │ │ - rsbeq ip, r5, ip, lsl #3 │ │ │ │ + rsbseq pc, sl, ip, ror #26 │ │ │ │ + rsbeq r4, sl, ip, ror #3 │ │ │ │ + ldrdeq ip, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x003fffff │ │ │ │ @ instruction: 0x0092cebc │ │ │ │ andeq r3, r0, r8, ror #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r7, r8, asr #1 │ │ │ │ + rsbeq r9, r7, r8, lsl r2 │ │ │ │ andeq r2, r0, ip, ror #22 │ │ │ │ - rsbeq r8, r7, r8, lsr #29 │ │ │ │ + strdeq r8, [r7], #-248 @ 0xffffff08 @ │ │ │ │ andeq r4, r0, ip, ror #29 │ │ │ │ - rsbeq r8, r7, r4, asr #28 │ │ │ │ + @ instruction: 0x00678f94 │ │ │ │ muleq r0, r8, ip │ │ │ │ - rsbeq r8, r7, ip, asr pc │ │ │ │ - rsbeq r8, r7, r8, asr #26 │ │ │ │ - rsbeq r8, r7, ip, lsl #31 │ │ │ │ - strheq r8, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r9, r7, ip, lsr #1 │ │ │ │ + @ instruction: 0x00678e98 │ │ │ │ + ldrdeq r9, [r7], #-12 @ │ │ │ │ + rsbeq r9, r7, r4 │ │ │ │ andeq r3, r0, r8, ror #16 │ │ │ │ - rsbeq r8, r7, r0, lsr #26 │ │ │ │ - strheq r8, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r8, r7, ip, lsr sp │ │ │ │ + rsbeq r8, r7, r0, ror lr │ │ │ │ + rsbeq r8, r7, r8, lsl #28 │ │ │ │ + rsbeq r8, r7, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -306760,33 +306760,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37e804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e650 │ │ │ │ ldr r0, [pc, #228] @ 37e808 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37e650 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37e650 │ │ │ │ ldr r3, [pc, #184] @ 37e80c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -306806,43 +306806,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37e810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37e650 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37e814 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37e650 │ │ │ │ addseq ip, r2, r8, lsr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r2, r0, lsl #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r2, ip, asr #15 │ │ │ │ andeq r4, r0, r4, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r8, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r8, r7, r0, ror #27 │ │ │ │ + rsbeq r8, r7, r0, lsl #30 │ │ │ │ + rsbeq r8, r7, r0, lsr pc │ │ │ │ andeq r3, r0, ip, ror #18 │ │ │ │ - rsbeq r8, r7, ip, ror #24 │ │ │ │ - rsbeq r8, r7, r4, lsr #25 │ │ │ │ + strheq r8, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq r8, [r7], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -307031,30 +307031,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37ed00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37e9c8 │ │ │ │ ldr r1, [pc, #400] @ 37ed04 │ │ │ │ ldr r3, [pc, #344] @ 37ecd0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -307133,46 +307133,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37e9c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r0, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0092c5b4 │ │ │ │ - strheq r8, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq ip, sl, r8 │ │ │ │ + rsbeq r8, r7, r4, lsl #26 │ │ │ │ + rsbeq ip, sl, r8, asr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq ip, r2, r0, ror #7 │ │ │ │ - rsbseq fp, r1, r0, lsr #17 │ │ │ │ - rsbeq fp, sl, r8, lsl pc │ │ │ │ + ldrsheq fp, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq ip, sl, r8, rrx │ │ │ │ andeq r2, r0, r8, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq ip, r5, r8, lsr #15 │ │ │ │ + strdeq ip, [r5], #-136 @ 0xffffff78 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r7, r8, lsl #20 │ │ │ │ + rsbeq r8, r7, r8, asr fp │ │ │ │ @ instruction: 0x0092c2b0 │ │ │ │ - rsbseq fp, r1, r0, lsl #15 │ │ │ │ - rsbeq r8, r7, r8, lsr #19 │ │ │ │ - rsbseq fp, r1, r4, ror #14 │ │ │ │ - rsbeq r8, r7, ip, lsl #19 │ │ │ │ - rsbseq fp, r1, r4, lsl r7 │ │ │ │ - rsbeq fp, sl, ip, lsl #27 │ │ │ │ - rsbeq r8, r7, r4, lsr #18 │ │ │ │ - rsbeq r8, r7, r8, lsr #18 │ │ │ │ - rsbeq r8, r7, r0, lsl r9 │ │ │ │ - rsbeq fp, sl, r4, ror #26 │ │ │ │ - strdeq r8, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r8, r7, r0, lsl #18 │ │ │ │ - rsbeq sp, pc, r4, lsl #4 │ │ │ │ - rsbeq r8, r7, r0, lsl #18 │ │ │ │ + ldrsbeq fp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq r8, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + ldrheq fp, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq r8, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq fp, r1, r4, ror #16 │ │ │ │ + ldrdeq fp, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, r7, r4, ror sl │ │ │ │ + rsbeq r8, r7, r8, ror sl │ │ │ │ + rsbeq r8, r7, r0, ror #20 │ │ │ │ + strheq fp, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, r7, ip, asr #20 │ │ │ │ + rsbeq r8, r7, r0, asr sl │ │ │ │ + rsbeq sp, pc, r4, asr r3 @ │ │ │ │ + rsbeq r8, r7, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37ef58 │ │ │ │ ldr r3, [pc, #512] @ 37ef5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -307281,42 +307281,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37ef78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37ee30 │ │ │ │ ldr r0, [pc, #60] @ 37ef7c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37ee30 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, ip, asr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r2, r0, ror r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, r2, r8, ror #31 │ │ │ │ andeq r1, r0, r0, ror #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r8, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - strdeq r8, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r7, r0, lsr #16 │ │ │ │ + rsbeq r8, r7, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37f168 │ │ │ │ ldr r1, [pc, #464] @ 37f16c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307377,28 +307377,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37f17c │ │ │ │ ldr r0, [pc, #256] @ 37f180 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ ldr r2, [pc, #232] @ 37f184 │ │ │ │ ldr r3, [pc, #204] @ 37f16c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f164 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ae984 │ │ │ │ + b 9aead4 │ │ │ │ ldr r3, [pc, #184] @ 37f188 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37efd0 │ │ │ │ ldr r3, [pc, #168] @ 37f18c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307415,43 +307415,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37f194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37efd0 │ │ │ │ ldr r0, [pc, #68] @ 37f198 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37efd0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r2, ip, lsl #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r2, ip, ror #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0092bdf8 │ │ │ │ - rsbeq r8, r7, r4, lsr r6 │ │ │ │ + rsbeq r8, r7, r4, lsl #15 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ addseq fp, r2, r8, lsl #27 │ │ │ │ andeq r2, r0, r0, lsr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r7, r8, lsl r5 │ │ │ │ - rsbeq r8, r7, r8, lsr r5 │ │ │ │ + rsbeq r8, r7, r8, ror #12 │ │ │ │ + rsbeq r8, r7, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -307546,15 +307546,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 719878 │ │ │ │ + bl 7199c8 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37f770 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -307577,15 +307577,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 719e58 │ │ │ │ + bl 719fa8 │ │ │ │ b 37f23c │ │ │ │ ldr r2, [pc, #3472] @ 380150 │ │ │ │ ldr r3, [pc, #3456] @ 380144 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -307651,15 +307651,15 @@ │ │ │ │ beq 37f38c │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 380154 │ │ │ │ ldr r0, [pc, #3208] @ 380158 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ ldr r3, [pc, #3172] @ 38014c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f23c │ │ │ │ @@ -307681,24 +307681,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 380160 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f23c │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37ce30 │ │ │ │ ldr r3, [pc, #2996] @ 38014c │ │ │ │ @@ -307726,27 +307726,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 380168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ ldr r3, [pc, #2824] @ 38014c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f23c │ │ │ │ @@ -307767,15 +307767,15 @@ │ │ │ │ beq 380128 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 380170 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f560 │ │ │ │ ldr r3, [pc, #2696] @ 38014c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -307799,15 +307799,15 @@ │ │ │ │ beq 380460 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 380178 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f560 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fb68 │ │ │ │ @@ -307846,15 +307846,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 380180 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37f560 │ │ │ │ ldr r3, [pc, #2436] @ 380184 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -307890,29 +307890,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 38018c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37f478 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -307986,29 +307986,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 380194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37f38c │ │ │ │ ldr r2, [pc, #1836] @ 380198 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -308034,29 +308034,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 38019c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37c84c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -308282,27 +308282,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3801a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fcf4 │ │ │ │ b 37fd20 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308314,15 +308314,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 3801ac │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ ldr r3, [pc, #620] @ 3801b0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380638 │ │ │ │ @@ -308341,30 +308341,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3801b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fe3c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -308404,15 +308404,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -308423,97 +308423,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3801bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fe3c │ │ │ │ ldr r0, [pc, #200] @ 3801c0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f23c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 3801c4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ ldr r0, [pc, #152] @ 3801c8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f23c │ │ │ │ addseq fp, r2, r4, asr ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r2, r4, asr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq fp, r2, r4, ror #20 │ │ │ │ - rsbseq lr, sl, r4, ror #9 │ │ │ │ - strheq r8, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq lr, sl, r4, lsr r6 │ │ │ │ + rsbeq r8, r7, ip, lsl #16 │ │ │ │ andeq r3, r0, r4, lsl #18 │ │ │ │ - rsbeq r8, r7, ip, ror #2 │ │ │ │ + strheq r8, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ - rsbeq r8, r7, r4, asr #5 │ │ │ │ + rsbeq r8, r7, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, ror #23 │ │ │ │ - rsbeq r8, r7, r0, lsr #2 │ │ │ │ + rsbeq r8, r7, r0, ror r2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - strdeq r7, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, r7, r8, asr #2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r8, r7, r0, ror r0 │ │ │ │ + rsbeq r8, r7, r0, asr #3 │ │ │ │ andeq r4, r0, ip, lsl #6 │ │ │ │ andeq r1, r0, ip, asr #17 │ │ │ │ - rsbeq r8, r7, r0, asr r9 │ │ │ │ + rsbeq r8, r7, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, asr r2 │ │ │ │ - rsbeq r7, r7, ip, lsr #31 │ │ │ │ + strdeq r8, [r7], #-12 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - strheq r7, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r8, r7, r0, lsl #2 │ │ │ │ andeq r4, r0, r0, asr r4 │ │ │ │ andeq r3, r0, r4, ror #1 │ │ │ │ - rsbeq r7, r7, ip, asr #25 │ │ │ │ - rsbeq r8, r7, r0, asr r3 │ │ │ │ + rsbeq r7, r7, ip, lsl lr │ │ │ │ + rsbeq r8, r7, r0, lsr #9 │ │ │ │ andeq r2, r0, r0, lsl #1 │ │ │ │ - rsbeq r8, r7, r8, asr #32 │ │ │ │ + @ instruction: 0x00678198 │ │ │ │ andeq r4, r0, r0, lsr #23 │ │ │ │ - rsbeq r8, r7, r0, lsr #32 │ │ │ │ - rsbeq r7, r7, r8, lsl #12 │ │ │ │ - rsbeq r7, r7, r8, lsr r8 │ │ │ │ - strdeq r7, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r7, r0, ror r1 │ │ │ │ + rsbeq r7, r7, r8, asr r7 │ │ │ │ + rsbeq r7, r7, r8, lsl #19 │ │ │ │ + rsbeq r7, r7, r0, asr #16 │ │ │ │ andeq r1, r0, r0, ror #19 │ │ │ │ - rsbeq r7, r7, ip, lsr #24 │ │ │ │ + rsbeq r7, r7, ip, ror sp │ │ │ │ andeq r5, r0, ip, ror #2 │ │ │ │ - strheq r7, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, r7, r0, asr #24 │ │ │ │ - rsbeq r7, r7, r4, asr #10 │ │ │ │ - rsbeq r7, r7, r0, lsr #6 │ │ │ │ - rsbeq r7, r7, r0, lsr r4 │ │ │ │ + rsbeq r7, r7, r4, lsl #24 │ │ │ │ + @ instruction: 0x00677d90 │ │ │ │ + @ instruction: 0x00677694 │ │ │ │ + rsbeq r7, r7, r0, ror r4 │ │ │ │ + rsbeq r7, r7, r0, lsl #11 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbeq r7, r7, r0, asr r7 │ │ │ │ + rsbeq r7, r7, r0, lsr #17 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r7, r7, r0, ror r7 │ │ │ │ - rsbeq r7, r7, r4, asr r4 │ │ │ │ - rsbeq r7, r7, r8, lsl #10 │ │ │ │ - rsbeq r7, r7, r8, lsr #11 │ │ │ │ - strdeq r7, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r7, r7, r0, asr #17 │ │ │ │ + rsbeq r7, r7, r4, lsr #11 │ │ │ │ + rsbeq r7, r7, r8, asr r6 │ │ │ │ + strdeq r7, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r7, r7, ip, asr #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ + rsbeq r7, r7, r8, asr #23 │ │ │ │ + rsbeq r7, r7, r4, ror #18 │ │ │ │ rsbeq r7, r7, r8, ror sl │ │ │ │ - rsbeq r7, r7, r4, lsl r8 │ │ │ │ - rsbeq r7, r7, r8, lsr #18 │ │ │ │ - rsbeq r7, r7, ip, asr sl │ │ │ │ - rsbeq r7, r7, r0, asr #10 │ │ │ │ - strdeq r7, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, r7, r0, ror r9 │ │ │ │ - strheq r7, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, r7, ip, lsr #23 │ │ │ │ + @ instruction: 0x00677690 │ │ │ │ + rsbeq r7, r7, r4, asr #14 │ │ │ │ + rsbeq r7, r7, r0, asr #21 │ │ │ │ + rsbeq r7, r7, r4, lsl #6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd80 │ │ │ │ ldr r3, [pc, #-128] @ 3801cc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -308534,26 +308534,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 3801d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fd80 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd80 │ │ │ │ ldr r3, [pc, #-284] @ 3801d4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308575,33 +308575,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 3801d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fd70 │ │ │ │ ldr r0, [pc, #-424] @ 3801dc │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -308632,38 +308632,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 3801e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fb30 │ │ │ │ ldr r0, [pc, #-644] @ 3801e4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f23c │ │ │ │ ldr r0, [pc, #-664] @ 3801e8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f23c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3804b0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -308689,26 +308689,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 3801f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fd30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fd40 │ │ │ │ ldr r3, [pc, #-872] @ 3801f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -308730,46 +308730,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 3801f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fd60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37fd70 │ │ │ │ b 3802e8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 3801fc │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ ldr r0, [pc, #-1060] @ 380200 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37f38c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -308782,22 +308782,22 @@ │ │ │ │ b 380020 │ │ │ │ ldr r0, [pc, #-1136] @ 380204 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fee8 │ │ │ │ ldr r0, [pc, #-1164] @ 380208 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fd70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37fd80 │ │ │ │ b 380244 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -308819,81 +308819,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 380214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fc0c │ │ │ │ ldr r0, [pc, #-1336] @ 380218 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fd80 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 38021c │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37ffe0 │ │ │ │ ldr r0, [pc, #-1392] @ 380220 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fc0c │ │ │ │ ldr r0, [pc, #-1416] @ 380224 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fd30 │ │ │ │ ldr r0, [pc, #-1440] @ 380228 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fd60 │ │ │ │ ldr r0, [pc, #-1464] @ 38022c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fe3c │ │ │ │ ldr r0, [pc, #-1508] @ 380230 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 37fb30 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 380a7c │ │ │ │ @@ -309026,41 +309026,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 3809f8 │ │ │ │ ldr r0, [pc, #72] @ 380a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 3809f8 │ │ │ │ ldr r0, [pc, #60] @ 380aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 3809f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37f19c │ │ │ │ b 3809d0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r7, r7, r4, lsl #17 │ │ │ │ - rsbeq r7, r7, r4, asr #17 │ │ │ │ + ldrdeq r7, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r7, r7, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37f19c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -309149,25 +309149,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 3811ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b94 │ │ │ │ ldr r3, [pc, #1328] @ 3811b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309185,25 +309185,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3811b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 380b94 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 380bdc │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 380bdc │ │ │ │ @@ -309259,28 +309259,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 3811c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 380c6c │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 380d94 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 380d94 │ │ │ │ @@ -309340,26 +309340,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3811d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380d94 │ │ │ │ ldr r3, [pc, #596] @ 3811d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -309378,61 +309378,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3811d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380c6c │ │ │ │ mov fp, r7 │ │ │ │ b 380c78 │ │ │ │ ldr r0, [pc, #452] @ 3811dc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 380b94 │ │ │ │ ldr r0, [pc, #424] @ 3811e0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 380c6c │ │ │ │ ldr r0, [pc, #400] @ 3811e4 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 380ffc │ │ │ │ ldr r0, [pc, #372] @ 3811e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 380c6c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 380da0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 380b94 │ │ │ │ ldr r3, [pc, #316] @ 3811ec │ │ │ │ @@ -309451,15 +309451,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3811f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 380f6c │ │ │ │ mov fp, r7 │ │ │ │ b 380be8 │ │ │ │ ldr r3, [pc, #152] @ 3811a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -309467,63 +309467,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3811f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380bdc │ │ │ │ ldr r0, [pc, #136] @ 3811f8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38115c │ │ │ │ addseq sl, r2, r8, lsr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r2, r4, lsl r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, r4, ip, ror #22 │ │ │ │ - rsbseq ip, sl, ip, ror #27 │ │ │ │ + rsbseq ip, sl, ip, lsr pc │ │ │ │ addseq sl, r2, r8, lsl #5 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r8, asr #15 │ │ │ │ + rsbeq r7, r7, r8, lsl r9 │ │ │ │ andeq r4, r0, r8, lsr #21 │ │ │ │ - @ instruction: 0x00677998 │ │ │ │ + rsbeq r7, r7, r8, ror #21 │ │ │ │ addeq pc, r4, r8, asr r9 @ │ │ │ │ - ldrsbeq ip, [sl], #-177 @ 0xffffff4f @ │ │ │ │ + rsbseq ip, sl, r1, lsr #26 │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - rsbeq r7, r7, r8, asr #14 │ │ │ │ + @ instruction: 0x00677898 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rsbeq r7, r7, r0, ror #10 │ │ │ │ - strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r7, r7, ip, lsl #12 │ │ │ │ strheq r7, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r7, r7, r8, asr #8 │ │ │ │ - strdeq r7, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r7, r7, r0, asr #10 │ │ │ │ + strdeq r1, [r0], -r4 │ │ │ │ + rsbeq r7, r7, ip, asr r7 │ │ │ │ + rsbeq r7, r7, r0, lsl #16 │ │ │ │ + @ instruction: 0x00677598 │ │ │ │ + rsbeq r7, r7, r8, asr #14 │ │ │ │ + @ instruction: 0x00677690 │ │ │ │ andeq r3, r0, r0, lsr fp │ │ │ │ - rsbeq r7, r7, r8, lsr r4 │ │ │ │ - rsbeq r7, r7, r4, lsr #4 │ │ │ │ - rsbeq r7, r7, r8, ror #4 │ │ │ │ + rsbeq r7, r7, r8, lsl #11 │ │ │ │ + rsbeq r7, r7, r4, ror r3 │ │ │ │ + strheq r7, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 381408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 38140c │ │ │ │ @@ -309610,28 +309610,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 381428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381298 │ │ │ │ ldr r3, [pc, #116] @ 38142c │ │ │ │ ldr ip, [pc, #116] @ 381430 │ │ │ │ ldr r1, [pc, #116] @ 381434 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 381438 │ │ │ │ @@ -309644,31 +309644,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381298 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r2, ip, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r2, ip, asr #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r2, r4, lsl #23 │ │ │ │ andeq r2, r0, r0, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r7, r0, ror r3 │ │ │ │ - ldrsheq ip, [sl], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, r7, r8, asr #6 │ │ │ │ - rsbeq r5, r7, r8, lsr r7 │ │ │ │ + rsbeq r7, r7, r0, asr #9 │ │ │ │ + rsbseq ip, sl, r4, asr #14 │ │ │ │ + @ instruction: 0x00677498 │ │ │ │ + rsbeq r5, r7, r8, lsl #17 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r7, r7, r0, ror r3 │ │ │ │ + rsbeq r7, r7, r0, asr #9 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -309704,37 +309704,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #76] @ 38153c │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ addeq pc, r4, r4, ror #3 │ │ │ │ - rsbeq r7, r7, r4, asr #5 │ │ │ │ - rsbeq r7, r7, r0, lsr #5 │ │ │ │ + rsbeq r7, r7, r4, lsl r4 │ │ │ │ + strdeq r7, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 00381540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309772,15 +309772,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 3815c0 │ │ │ │ ldr r0, [pc, #212] @ 3816bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7535fc │ │ │ │ + bl 75374c │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 381684 │ │ │ │ ldr sl, [pc, #184] @ 3816c0 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -309827,17 +309827,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ addeq pc, r4, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbseq ip, sl, r0, lsl r3 │ │ │ │ - rsbeq r5, r7, r8, asr r4 │ │ │ │ - strdeq r7, [r7], #-4 @ │ │ │ │ + rsbseq ip, sl, r0, ror #8 │ │ │ │ + rsbeq r5, r7, r8, lsr #11 │ │ │ │ + rsbeq r7, r7, r4, asr #4 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 003816d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309851,15 +309851,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 389c18 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 389c18 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 7571b4 │ │ │ │ + bl 757304 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 381700 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2535bc │ │ │ │ @@ -309943,39 +309943,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3818e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381790 │ │ │ │ ldr r0, [pc, #52] @ 3818e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381790 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r2, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r2, ip, lsr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r2, ip, lsr #12 │ │ │ │ andeq r4, r0, r0, ror #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r7, r0, lsl pc │ │ │ │ - rsbeq r6, r7, ip, lsr #30 │ │ │ │ + rsbeq r7, r7, r0, rrx │ │ │ │ + rsbeq r7, r7, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 382248 │ │ │ │ ldr r1, [pc, #2372] @ 38224c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310055,15 +310055,15 @@ │ │ │ │ bne 381e08 │ │ │ │ ldr r0, [pc, #2096] @ 382268 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [pc, #2072] @ 38226c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310086,28 +310086,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 382278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3819b8 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 381994 │ │ │ │ @@ -310177,25 +310177,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 382290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381950 │ │ │ │ mov r0, r7 │ │ │ │ bl 381740 │ │ │ │ b 381bc8 │ │ │ │ ldr r3, [pc, #1568] @ 382294 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -310214,27 +310214,27 @@ │ │ │ │ beq 3820f8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 382298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [pc, #1436] @ 38229c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 382120 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -310361,21 +310361,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #936] @ 3822c4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3819ac │ │ │ │ ldr r3, [pc, #912] @ 3822c8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3819b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -310390,34 +310390,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 3822cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3819b8 │ │ │ │ ldr r0, [pc, #780] @ 3822d0 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381950 │ │ │ │ ldr r3, [pc, #756] @ 3822d4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 381ff8 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -310443,75 +310443,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3822dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381ebc │ │ │ │ ldr r0, [pc, #584] @ 3822e0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3819b8 │ │ │ │ ldr r0, [pc, #544] @ 3822e4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3819b8 │ │ │ │ tst r9, #15 │ │ │ │ bne 381d7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37d1d4 │ │ │ │ b 381d7c │ │ │ │ ldr r0, [pc, #488] @ 3822e8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381cf8 │ │ │ │ bl 37d134 │ │ │ │ b 381de4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 382004 │ │ │ │ b 381ebc │ │ │ │ ldr r0, [pc, #436] @ 3822ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381ebc │ │ │ │ ldr r2, [pc, #260] @ 38225c │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 3822f0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -310522,15 +310522,15 @@ │ │ │ │ beq 382198 │ │ │ │ ldr r0, [pc, #368] @ 3822f4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3819b8 │ │ │ │ ldr r3, [pc, #332] @ 3822f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -310547,81 +310547,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3822fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381a60 │ │ │ │ ldr r0, [pc, #208] @ 382300 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 381a60 │ │ │ │ addseq r9, r2, r0, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r2, r8, lsl #10 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq fp, sl, r0, ror #31 │ │ │ │ + rsbseq ip, sl, r0, lsr r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r9, r2, r4, ror #8 │ │ │ │ addseq r9, r2, r0, lsl r4 │ │ │ │ - rsbeq r6, r7, r8, asr #28 │ │ │ │ + @ instruction: 0x00676f98 │ │ │ │ addeq lr, r4, r8, asr ip │ │ │ │ andeq r1, r0, ip, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r6, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r7, r7, ip │ │ │ │ addeq lr, r4, r0, ror #22 │ │ │ │ - rsbseq fp, sl, sl, ror #27 │ │ │ │ - rsbeq ip, sl, r4, lsl #7 │ │ │ │ - rsbeq r6, r7, r4, lsr ip │ │ │ │ + rsbseq fp, sl, sl, lsr pc │ │ │ │ + ldrdeq ip, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, r7, r4, lsl #27 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - strheq r6, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r6, r7, r0, lsl #26 │ │ │ │ andeq r3, r0, r4, asr #15 │ │ │ │ - rsbeq r6, r7, r4, asr sp │ │ │ │ - rsbseq fp, sl, r8, ror ip │ │ │ │ + rsbeq r6, r7, r4, lsr #29 │ │ │ │ + rsbseq fp, sl, r8, asr #27 │ │ │ │ ldrsheq r9, [r2], r8 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ addseq r9, r2, r8, lsr r0 │ │ │ │ @ instruction: 0x00928fdc │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ umullseq r8, r2, r4, pc @ │ │ │ │ addseq r8, r2, r0, asr pc │ │ │ │ - @ instruction: 0x00676c9c │ │ │ │ - ldrdeq r6, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r6, r7, ip, ror #27 │ │ │ │ + rsbeq r6, r7, r0, lsr #28 │ │ │ │ andeq r3, r0, r8, asr lr │ │ │ │ - @ instruction: 0x00676c98 │ │ │ │ - rsbeq r6, r7, r4, lsl #17 │ │ │ │ - ldrheq fp, [sl], #-150 @ 0xffffff6a @ │ │ │ │ + rsbeq r6, r7, r8, ror #27 │ │ │ │ + ldrdeq r6, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, sl, r6, lsl #22 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ - rsbeq r6, r7, r4, asr sl │ │ │ │ - rsbeq r6, r7, r0, ror #18 │ │ │ │ - ldrdeq r6, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - @ instruction: 0x00676994 │ │ │ │ - rsbeq r6, r7, r0, lsl #20 │ │ │ │ + rsbeq r6, r7, r4, lsr #23 │ │ │ │ + strheq r6, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, r7, ip, lsr #26 │ │ │ │ + rsbeq r6, r7, r4, ror #21 │ │ │ │ + rsbeq r6, r7, r0, asr fp │ │ │ │ addeq lr, r4, r8, asr #10 │ │ │ │ - rsbeq r6, r7, r8, lsr #14 │ │ │ │ + rsbeq r6, r7, r8, ror r8 │ │ │ │ andeq r1, r0, r0, lsr sl │ │ │ │ - rsbeq r6, r7, r8, ror #13 │ │ │ │ - rsbeq r6, r7, r0, lsr r7 │ │ │ │ + rsbeq r6, r7, r8, lsr r8 │ │ │ │ + rsbeq r6, r7, r0, lsl #17 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 382354 │ │ │ │ @@ -310680,15 +310680,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 382408 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strdeq lr, [r4], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 3825f8 │ │ │ │ mov r8, r1 │ │ │ │ @@ -310704,30 +310704,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 382608 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 38260c │ │ │ │ ldr r1, [pc, #408] @ 382610 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 381540 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -310805,24 +310805,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 382618 │ │ │ │ ldr r0, [pc, #52] @ 38261c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq fp, sl, r8, asr #11 │ │ │ │ + rsbseq fp, sl, r8, lsl r7 │ │ │ │ @ instruction: 0x009289f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r7, r8, lsl #24 │ │ │ │ - strdeq r6, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - strdeq r7, [r5], #-164 @ 0xffffff5c @ │ │ │ │ - @ instruction: 0x0069fd94 │ │ │ │ + rsbeq r6, r7, r8, asr sp │ │ │ │ + rsbeq r6, r7, r0, asr #26 │ │ │ │ + rsbeq r7, r5, r4, asr #24 │ │ │ │ + rsbeq pc, r9, r4, ror #29 │ │ │ │ addseq r8, r2, r8, lsl #17 │ │ │ │ - rsbeq r6, r7, ip, lsl #21 │ │ │ │ - rsbeq r8, r6, r8, ror #17 │ │ │ │ + ldrdeq r6, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, r6, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 382704 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -310830,25 +310830,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 382708 │ │ │ │ ldr r1, [pc, #188] @ 38270c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #168] @ 382710 │ │ │ │ ldr r1, [pc, #168] @ 382714 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #136] @ 382718 │ │ │ │ ldr r3, [pc, #136] @ 38271c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 382720 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -310860,31 +310860,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 38272c │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, sl, r4, asr #7 │ │ │ │ - rsbeq r7, r5, ip, lsl r9 │ │ │ │ - strheq pc, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r7, r6, r8, ror #23 │ │ │ │ - rsbeq r0, r6, r0, asr #27 │ │ │ │ + rsbseq fp, sl, r4, lsl r5 │ │ │ │ + rsbeq r7, r5, ip, ror #20 │ │ │ │ + rsbeq pc, r9, r8, lsl #26 │ │ │ │ + rsbeq r7, r6, r8, lsr sp │ │ │ │ + rsbeq r0, r6, r0, lsl pc │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addeq lr, r4, r0, ror #4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -310920,132 +310920,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 3827e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 381740 │ │ │ │ - rsbseq fp, sl, ip, asr #4 │ │ │ │ - @ instruction: 0x00676894 │ │ │ │ - rsbeq r6, r7, ip, lsr #17 │ │ │ │ + @ instruction: 0x007ab39c │ │ │ │ + rsbeq r6, r7, r4, ror #19 │ │ │ │ + strdeq r6, [r7], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 38283c │ │ │ │ ldr r2, [pc, #64] @ 382840 │ │ │ │ ldr r1, [pc, #64] @ 382844 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 415f6c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3816d8 │ │ │ │ - ldrsheq fp, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r6, r7, r0, asr #16 │ │ │ │ - rsbeq r6, r7, r8, asr r8 │ │ │ │ + rsbseq fp, sl, r8, asr #6 │ │ │ │ + @ instruction: 0x00676990 │ │ │ │ + rsbeq r6, r7, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 3828f8 │ │ │ │ ldr r2, [pc, #152] @ 3828fc │ │ │ │ ldr r1, [pc, #152] @ 382900 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #120] @ 382904 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 753430 │ │ │ │ + bl 753580 │ │ │ │ ldr r2, [pc, #88] @ 382908 │ │ │ │ ldr r1, [pc, #88] @ 38290c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 38149c │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x007ab194 │ │ │ │ - ldrdeq r6, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq r6, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq fp, sl, r4, ror #5 │ │ │ │ + rsbeq r6, r7, r8, lsr #18 │ │ │ │ + rsbeq r6, r7, r0, asr #18 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - strheq r7, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq pc, r9, r4, asr r9 @ │ │ │ │ + rsbeq r7, r5, r8, lsl #16 │ │ │ │ + rsbeq pc, r9, r4, lsr #21 │ │ │ │ ldr r0, [pc, #4] @ 38291c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq lr, r4, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 382990 │ │ │ │ ldr r2, [pc, #88] @ 382994 │ │ │ │ ldr r1, [pc, #88] @ 382998 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382970 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 52267c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, sl, ip, lsl #2 │ │ │ │ - rsbeq r6, r7, r8, asr #14 │ │ │ │ - rsbeq r6, r7, r0, ror #14 │ │ │ │ + rsbseq fp, sl, ip, asr r2 │ │ │ │ + @ instruction: 0x00676898 │ │ │ │ + strheq r6, [r7], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 382a60 │ │ │ │ ldr r3, [pc, #172] @ 382a64 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -311089,15 +311089,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, ip, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r6, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, r7, r0, lsl #16 │ │ │ │ @ instruction: 0x009283fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 382ae4 │ │ │ │ ldr r2, [pc, #92] @ 382ae8 │ │ │ │ @@ -311105,32 +311105,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 382af0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #64] @ 382af4 │ │ │ │ ldr r3, [pc, #64] @ 382af8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, sl, r0, asr #31 │ │ │ │ - rsbeq r7, r5, ip, asr #9 │ │ │ │ - rsbeq pc, r9, r0, ror #7 │ │ │ │ + rsbseq fp, sl, r0, lsl r1 │ │ │ │ + rsbeq r7, r5, ip, lsl r6 │ │ │ │ + rsbeq pc, r9, r0, lsr r5 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00382afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -311140,27 +311140,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 382b5c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r6, r7, r0, lsl #11 │ │ │ │ + ldrdeq r6, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 00382b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -311169,50 +311169,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 382c04 │ │ │ │ ldr r0, [pc, #124] @ 382c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r1, [pc, #116] @ 382c18 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74eac0 │ │ │ │ + bl 74ec10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 812cb0 │ │ │ │ + bl 812e00 │ │ │ │ ldr r3, [pc, #92] @ 382c1c │ │ │ │ ldr r1, [pc, #92] @ 382c20 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33e8e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7509ec │ │ │ │ + bl 750b3c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 382c24 │ │ │ │ add r0, pc, r0 │ │ │ │ b 382b98 │ │ │ │ addseq r8, r2, r4, lsr #5 │ │ │ │ - rsbeq r6, r7, r0, lsr #10 │ │ │ │ - strdeq r2, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r6, r7, r0, ror r6 │ │ │ │ + rsbeq r2, sl, r4, asr #16 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r1, r1, r4, asr #22 │ │ │ │ - strheq r6, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x00711c94 │ │ │ │ + rsbeq r6, r7, r4, lsl #12 │ │ │ │ │ │ │ │ 00382c28 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -311245,15 +311245,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 382cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq sp, r4, r0, ror #25 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38d910 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -311264,25 +311264,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #108] @ 382d7c │ │ │ │ ldr r1, [pc, #108] @ 382d80 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #76] @ 382d84 │ │ │ │ ldr ip, [pc, #76] @ 382d88 │ │ │ │ ldr r3, [pc, #76] @ 382d8c │ │ │ │ ldr r1, [pc, #76] @ 382d90 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -311290,23 +311290,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq sl, sl, r4, ror sp │ │ │ │ - rsbeq r7, r5, r4, ror r2 │ │ │ │ - rsbeq pc, r9, r4, lsl r5 @ │ │ │ │ - strheq r6, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r6, r7, r8, asr #7 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq sl, sl, r4, asr #29 │ │ │ │ + rsbeq r7, r5, r4, asr #7 │ │ │ │ + rsbeq pc, r9, r4, ror #12 │ │ │ │ + rsbeq r6, r7, r0, lsl #10 │ │ │ │ + rsbeq r6, r7, r8, lsl r5 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r1, r1, r4, asr #19 │ │ │ │ - rsbeq r6, r7, r4, lsr #7 │ │ │ │ + rsbseq r1, r1, r4, lsl fp │ │ │ │ + strdeq r6, [r7], #-68 @ 0xffffffbc @ │ │ │ │ addseq r7, r0, r4, asr #17 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -311414,22 +311414,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9adc34 │ │ │ │ + bl 9add84 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 813d04 │ │ │ │ + b 813e54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -311445,15 +311445,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 8140fc │ │ │ │ + bl 81424c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -311487,25 +311487,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 3830d0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3830d0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9aa850 │ │ │ │ + bl 9aa9a0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 3830b0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9be684 │ │ │ │ + bl 9be7d4 │ │ │ │ b 383028 │ │ │ │ ldr r3, [pc, #60] @ 3830f4 │ │ │ │ ldr r1, [pc, #60] @ 3830f8 │ │ │ │ ldr r0, [pc, #60] @ 3830fc │ │ │ │ ldr r2, [pc, #60] @ 383100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -311516,21 +311516,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 38310c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq sl, sl, r8, lsr #20 │ │ │ │ - rsbeq r6, r7, r0, lsr r1 │ │ │ │ - rsbeq r6, r7, ip, lsr r1 │ │ │ │ + rsbseq sl, sl, r8, ror fp │ │ │ │ + rsbeq r6, r7, r0, lsl #5 │ │ │ │ + rsbeq r6, r7, ip, lsl #5 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq sl, sl, ip, lsl #20 │ │ │ │ - rsbeq r6, r7, r0, asr r1 │ │ │ │ - rsbeq r6, r7, r4, ror #2 │ │ │ │ + rsbseq sl, sl, ip, asr fp │ │ │ │ + rsbeq r6, r7, r0, lsr #5 │ │ │ │ + strheq r6, [r7], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 00383110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -311604,45 +311604,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3832c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 383194 │ │ │ │ ldr r0, [pc, #64] @ 3832c4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 383194 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r0, ror #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, ip, asr #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r2, r8, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r7, ip │ │ │ │ - rsbeq r6, r7, r8, asr r0 │ │ │ │ + rsbeq r6, r7, ip, asr r1 │ │ │ │ + rsbeq r6, r7, r8, lsr #3 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3832e0 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3832f8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -311655,15 +311655,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 814ddc │ │ │ │ + bl 814f2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -311715,15 +311715,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9af898 │ │ │ │ + bl 9af9e8 │ │ │ │ ldr r1, [pc, #192] @ 3834cc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5ac15c │ │ │ │ b 3833a0 │ │ │ │ ldr r0, [pc, #176] @ 3834d0 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -311744,42 +311744,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3834dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38338c │ │ │ │ ldr r0, [pc, #56] @ 3834e0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38338c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00927ad4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00927ab0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r2, ip, ror sl │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r2, r0, r0, lsl #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00675e9c │ │ │ │ - ldrdeq r5, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r7, ip, ror #31 │ │ │ │ + rsbeq r6, r7, ip, lsr #32 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -311795,19 +311795,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 383550 │ │ │ │ ldr r0, [pc, #28] @ 383554 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ae984 │ │ │ │ - @ instruction: 0x00675e94 │ │ │ │ + b 9aead4 │ │ │ │ + rsbeq r5, r7, r4, ror #31 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -311879,16 +311879,16 @@ │ │ │ │ addseq r7, r2, ip, lsl #17 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq sl, sl, r4, ror #9 │ │ │ │ - rsbeq r5, r7, ip, asr #27 │ │ │ │ + rsbseq sl, sl, r4, lsr r6 │ │ │ │ + rsbeq r5, r7, ip, lsl pc │ │ │ │ │ │ │ │ 00383698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312013,31 +312013,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 383928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 383700 │ │ │ │ ldr r0, [pc, #84] @ 38392c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 383700 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r0, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r0, asr r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r7, r2, r0, lsl r7 │ │ │ │ @@ -312047,16 +312047,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r7, r2, r4, lsr #12 │ │ │ │ andeq r1, r0, r8, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r7, r4, asr #22 │ │ │ │ - @ instruction: 0x00675b90 │ │ │ │ + @ instruction: 0x00675c94 │ │ │ │ + rsbeq r5, r7, r0, ror #25 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -312088,15 +312088,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 383a34 │ │ │ │ @@ -312135,17 +312135,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r7, r2, r8, asr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r7, r2, r8, r4 │ │ │ │ - rsbseq sl, sl, r4, lsl #1 │ │ │ │ - rsbeq r5, r7, r8, lsl #15 │ │ │ │ - rsbeq r5, r7, ip, asr #20 │ │ │ │ + ldrsbeq sl, [sl], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq r5, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00675b9c │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 383ad0 │ │ │ │ @@ -312190,15 +312190,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383ca8 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383b70 │ │ │ │ - bl 8140a0 │ │ │ │ + bl 8141f0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 383b94 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -312293,41 +312293,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 383d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 383b58 │ │ │ │ ldr r0, [pc, #60] @ 383d68 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 383b58 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r4, lsl #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r7, r2, r4, ror #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ addseq r7, r2, r8, asr #3 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r5, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r5, r7, ip, asr #15 │ │ │ │ + rsbeq r5, r7, ip, lsl #18 │ │ │ │ + rsbeq r5, r7, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 383fa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312341,17 +312341,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 383f58 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 383f04 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 383f14 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -312371,48 +312371,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 383dec │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 383f64 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 383f64 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r3, [pc, #268] @ 383fa8 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 814168 │ │ │ │ + bl 8142b8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 383fac │ │ │ │ ldr r3, [pc, #212] @ 383fa4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -312422,17 +312422,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 80b258 │ │ │ │ + bl 80b3a8 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 383ec4 │ │ │ │ ldr r2, [pc, #128] @ 383fb0 │ │ │ │ @@ -312446,17 +312446,17 @@ │ │ │ │ bne 383f9c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5ac0e8 │ │ │ │ cmp r1, #0 │ │ │ │ bge 383dcc │ │ │ │ b 383f10 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r1, #5 │ │ │ │ - bl 80b260 │ │ │ │ + bl 80b3b0 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 383f14 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -312483,41 +312483,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 813cd4 │ │ │ │ + bl 813e24 │ │ │ │ ldr r0, [pc, #164] @ 3840a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 81676c │ │ │ │ + bl 8168bc │ │ │ │ ldr r3, [pc, #144] @ 3840a4 │ │ │ │ ldr r2, [pc, #144] @ 3840a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 3840ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #104] @ 3840b0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 3840b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -312528,18 +312528,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq ip, r4, r4, asr #19 │ │ │ │ - ldrsbeq r9, [sl], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r5, r5, ip, asr #30 │ │ │ │ - rsbeq lr, r9, ip, ror #3 │ │ │ │ - rsbeq r5, r7, r8, asr #9 │ │ │ │ + rsbseq r9, sl, r4, lsr #24 │ │ │ │ + @ instruction: 0x0065609c │ │ │ │ + rsbeq lr, r9, ip, lsr r3 │ │ │ │ + rsbeq r5, r7, r8, lsl r6 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 003840b8 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 384104 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -312565,15 +312565,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -312586,15 +312586,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -312609,15 +312609,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 3842b8 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -312630,15 +312630,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -312660,15 +312660,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 384264 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r4, lsl ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00926bb8 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -312818,33 +312818,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3845ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3843d8 │ │ │ │ ldr r0, [pc, #92] @ 3845b0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3843d8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ umullseq r6, r2, r0, sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r8, ror sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @@ -312854,16 +312854,16 @@ │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, ip, asr r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r7, r0, ror #31 │ │ │ │ - rsbeq r5, r7, ip, lsr #32 │ │ │ │ + rsbeq r5, r7, r0, lsr r1 │ │ │ │ + rsbeq r5, r7, ip, ror r1 │ │ │ │ │ │ │ │ 003845b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -312980,31 +312980,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 384824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38461c │ │ │ │ ldr r0, [pc, #84] @ 384828 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38461c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r4, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, r2, r4, lsr r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009267f4 │ │ │ │ @@ -313014,16 +313014,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r4, r0, ip, asr #27 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ addseq r6, r2, r4, lsl r7 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r7, r0, lsl lr │ │ │ │ - rsbeq r4, r7, ip, asr lr │ │ │ │ + rsbeq r4, r7, r0, ror #30 │ │ │ │ + rsbeq r4, r7, ip, lsr #31 │ │ │ │ │ │ │ │ 0038482c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -313129,25 +313129,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 384a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 384888 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 384888 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 384960 │ │ │ │ @@ -313155,15 +313155,15 @@ │ │ │ │ b 384888 │ │ │ │ ldr r0, [pc, #92] @ 384a9c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 384888 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq r6, r2, r8, asr #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009265b0 │ │ │ │ umullseq r6, r2, r4, r5 │ │ │ │ @@ -313173,16 +313173,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r0, lsr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r7, r8, ror ip │ │ │ │ - rsbeq r4, r7, r4, lsr #25 │ │ │ │ + rsbeq r4, r7, r8, asr #27 │ │ │ │ + strdeq r4, [r7], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 00384aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -313302,24 +313302,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 384db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 384b40 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384c20 │ │ │ │ b 384b2c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -313344,46 +313344,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 384db8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 384b40 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 384d7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 384d68 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 384d6c │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 384b2c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384d54 │ │ │ │ b 384d6c │ │ │ │ addseq r6, r2, r8, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x007a8f94 │ │ │ │ + rsbseq r9, sl, r4, ror #1 │ │ │ │ addseq r6, r2, r0, lsr r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009262dc │ │ │ │ andeq r2, r0, r8, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x00935abc │ │ │ │ - rsbeq r4, r7, r0, lsl #21 │ │ │ │ - rsbeq r4, r7, r0, ror #20 │ │ │ │ + ldrdeq r4, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + strheq r4, [r7], #-176 @ 0xffffff50 @ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -313422,15 +313422,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313475,15 +313475,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 384f00 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -313646,15 +313646,15 @@ │ │ │ │ bne 385378 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 3852dc │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -313669,35 +313669,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r1, [pc, #448] @ 385428 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81402c │ │ │ │ + bl 81417c │ │ │ │ ldr r2, [pc, #400] @ 38542c │ │ │ │ ldr r3, [pc, #380] @ 38541c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -313729,31 +313729,31 @@ │ │ │ │ beq 385320 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 385368 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r2, [pc, #248] @ 385434 │ │ │ │ ldr r3, [pc, #220] @ 38541c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385414 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 80b260 │ │ │ │ + b 80b3b0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 38532c │ │ │ │ ldr r3, [pc, #184] @ 385438 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3851cc │ │ │ │ ldr r3, [pc, #168] @ 38543c │ │ │ │ @@ -313770,44 +313770,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 385444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3851d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 385448 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3851cc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r2, r8, lsr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r5, r2, r4, lsl #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ addseq r5, r2, r8, lsl #23 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ addseq r5, r2, r8, ror #21 │ │ │ │ andeq r2, r0, r4, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r7, r8, ror #7 │ │ │ │ - rsbeq r4, r7, r8, lsl #8 │ │ │ │ + rsbeq r4, r7, r8, lsr r5 │ │ │ │ + rsbeq r4, r7, r8, asr r5 │ │ │ │ │ │ │ │ 0038544c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -314026,15 +314026,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314264,15 +314264,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 385ba4 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 385958 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -314488,15 +314488,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 814dd4 │ │ │ │ + bl 814f24 │ │ │ │ ldr r2, [pc, #964] @ 3862cc │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 3862d0 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -314656,15 +314656,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 2540a8 │ │ │ │ b 385c10 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -314880,15 +314880,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 2540a8 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 38637c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -315257,15 +315257,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 3866bc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 386700 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 386924 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 386a08 │ │ │ │ @@ -315304,19 +315304,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 386b94 │ │ │ │ b 386a80 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbseq r7, sl, ip, ror #6 │ │ │ │ - rsbseq r7, sl, r8, asr r3 │ │ │ │ + ldrheq r7, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r7, sl, r8, lsr #9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - @ instruction: 0x007a7190 │ │ │ │ + rsbseq r7, sl, r0, ror #5 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00386bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -315349,21 +315349,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -315482,15 +315482,15 @@ │ │ │ │ bl 2532b0 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 8163f4 │ │ │ │ + bl 816544 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -315504,15 +315504,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 813fb8 │ │ │ │ + bl 814108 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -315524,15 +315524,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 813d28 │ │ │ │ + b 813e78 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 387254 │ │ │ │ @@ -315567,15 +315567,15 @@ │ │ │ │ bne 3871ac │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 3870b0 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -315590,21 +315590,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r1, [pc, #540] @ 387264 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -315646,28 +315646,28 @@ │ │ │ │ beq 3870f4 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 38719c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r2, [pc, #352] @ 387270 │ │ │ │ ldr r3, [pc, #324] @ 387258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387250 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80b260 │ │ │ │ + b 80b3b0 │ │ │ │ ldr r1, [pc, #304] @ 387274 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -315686,15 +315686,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 387250 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 387100 │ │ │ │ ldr r3, [pc, #200] @ 38727c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386fb0 │ │ │ │ ldr r3, [pc, #184] @ 387280 │ │ │ │ @@ -315711,31 +315711,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 387288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 386fb4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 38728c │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 386fb0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00923edc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r2, r4, asr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -315743,16 +315743,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ addseq r3, r2, r4, lsl sp │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ @ instruction: 0x00923cb0 │ │ │ │ andeq r4, r0, r0, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r7, r0, lsl r6 │ │ │ │ - rsbeq r2, r7, r0, lsr r6 │ │ │ │ + rsbeq r2, r7, r0, ror #14 │ │ │ │ + rsbeq r2, r7, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3872b8 │ │ │ │ @@ -315939,15 +315939,15 @@ │ │ │ │ beq 3875a8 │ │ │ │ ldr r3, [pc, #448] @ 387740 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387668 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 8147ac │ │ │ │ + bl 8148fc │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 387710 │ │ │ │ ldr r2, [pc, #404] @ 387744 │ │ │ │ ldr r3, [pc, #388] @ 387738 │ │ │ │ @@ -315982,23 +315982,23 @@ │ │ │ │ beq 3876e0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 387754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 387548 │ │ │ │ ldr r3, [pc, #232] @ 387758 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38758c │ │ │ │ @@ -316015,32 +316015,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38775c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38758c │ │ │ │ ldr r0, [pc, #120] @ 387760 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 387548 │ │ │ │ ldr r0, [pc, #96] @ 387764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38758c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 387768 │ │ │ │ ldr r1, [pc, #80] @ 38776c │ │ │ │ ldr r0, [pc, #80] @ 387770 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 387774 │ │ │ │ @@ -316052,22 +316052,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r2, r0, lsr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r2, r4, ror r8 │ │ │ │ andeq r4, r0, r4, ror r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r7, r4, asr #4 │ │ │ │ + @ instruction: 0x00672394 │ │ │ │ andeq r3, r0, ip, lsl #22 │ │ │ │ - rsbeq r2, r7, r0, lsl #5 │ │ │ │ - rsbeq r2, r7, r8, lsl r2 │ │ │ │ - rsbeq r2, r7, r0, lsr #5 │ │ │ │ - rsbseq r6, sl, ip, asr #7 │ │ │ │ - ldrdeq r1, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - strheq r2, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq r2, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, r7, r8, ror #6 │ │ │ │ + strdeq r2, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r6, sl, ip, lsl r5 │ │ │ │ + rsbeq r1, r7, r0, lsr #24 │ │ │ │ + rsbeq r2, r7, r8, lsl #8 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 3877dc │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -316153,15 +316153,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 387890 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 387890 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 003878f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -316268,15 +316268,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00387aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316284,25 +316284,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 814b24 │ │ │ │ + bl 814c74 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 387b20 │ │ │ │ cmp r0, #1 │ │ │ │ beq 387b5c │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 814bd0 │ │ │ │ + bl 814d20 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -316319,17 +316319,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 387c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 80b258 │ │ │ │ + bl 80b3a8 │ │ │ │ tst r8, #8 │ │ │ │ bne 387be4 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 387bf0 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -316350,43 +316350,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 387aec │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 387aec │ │ │ │ mov r0, r5 │ │ │ │ bl 3879e0 │ │ │ │ b 387aec │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38cc84 │ │ │ │ b 387aec │ │ │ │ - rsbseq r5, sl, r4, lsr #31 │ │ │ │ - rsbeq r1, r7, r8, lsr #13 │ │ │ │ - rsbeq r1, r7, ip, lsr #29 │ │ │ │ + ldrsheq r6, [sl], #-4 @ │ │ │ │ + strdeq r1, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r1, [r7], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 387ca4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387c50 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316399,15 +316399,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 387aa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387c38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -316436,26 +316436,26 @@ │ │ │ │ bl 3850a0 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r1, [pc, #52] @ 387d8c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8141d0 │ │ │ │ + bl 814320 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316544,15 +316544,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 387e1c │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 814ddc │ │ │ │ + bl 814f2c │ │ │ │ ldr r3, [pc, #332] @ 38803c │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -316562,15 +316562,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 387e1c │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 387e60 │ │ │ │ mov r1, #0 │ │ │ │ - bl 814ddc │ │ │ │ + bl 814f2c │ │ │ │ ldr r3, [pc, #264] @ 388040 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 387cd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -316625,19 +316625,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 387e60 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 387e60 │ │ │ │ b 387e1c │ │ │ │ - rsbseq r5, sl, r6, asr #25 │ │ │ │ - rsbseq r5, sl, fp, lsr #25 │ │ │ │ + rsbseq r5, sl, r6, lsl lr │ │ │ │ + ldrsheq r5, [sl], #-219 @ 0xffffff25 @ │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbseq r5, sl, r4, lsl ip │ │ │ │ + rsbseq r5, sl, r4, ror #26 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316666,17 +316666,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -316717,15 +316717,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 388204 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -316736,21 +316736,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 388148 │ │ │ │ blx r3 │ │ │ │ b 388148 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #24] @ 388208 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -316887,15 +316887,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 388670 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 38861c │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -317002,38 +317002,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3887c0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3879e0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ b 388538 │ │ │ │ mov r0, r4 │ │ │ │ bl 3879e0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r2, [pc, #520] @ 38883c │ │ │ │ ldr r3, [pc, #472] @ 388810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3887c0 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 80b260 │ │ │ │ + b 80b3b0 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 38852c │ │ │ │ cmp r3, #2 │ │ │ │ bne 388370 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 388490 │ │ │ │ @@ -317072,26 +317072,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 388854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 388424 │ │ │ │ ldr r2, [pc, #224] @ 388844 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 388424 │ │ │ │ @@ -317108,15 +317108,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 38885c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 388424 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 388860 │ │ │ │ ldr r1, [pc, #148] @ 388864 │ │ │ │ ldr r0, [pc, #148] @ 388868 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -317135,37 +317135,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r2, r2, r0, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r2, ip, ror #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r2, r8, asr sl │ │ │ │ - rsbseq r5, sl, r8, ror #13 │ │ │ │ + rsbseq r5, sl, r8, lsr r8 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addseq r2, r2, r8, asr #18 │ │ │ │ addseq r2, r2, r4, ror #17 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ addseq r2, r2, r4, asr #16 │ │ │ │ @ instruction: 0x009227f0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r1, r7, ip, lsr #6 │ │ │ │ + rsbeq r1, r7, ip, ror r4 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r7, r0, lsr #6 │ │ │ │ + rsbeq r1, r7, r0, ror r4 │ │ │ │ addseq r1, r3, r0, lsr #31 │ │ │ │ - rsbeq r1, r7, ip, lsl #6 │ │ │ │ - rsbseq r5, sl, r8, lsl r3 │ │ │ │ - rsbeq r0, r7, ip, lsl sl │ │ │ │ - rsbeq r1, r7, r8, ror #4 │ │ │ │ + rsbeq r1, r7, ip, asr r4 │ │ │ │ + rsbseq r5, sl, r8, ror #8 │ │ │ │ + rsbeq r0, r7, ip, ror #22 │ │ │ │ + strheq r1, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - ldrsheq r5, [sl], #-36 @ 0xffffffdc @ │ │ │ │ - strdeq r0, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r1, r7, ip, lsr #4 │ │ │ │ + rsbseq r5, sl, r4, asr #8 │ │ │ │ + rsbeq r0, r7, r8, asr #22 │ │ │ │ + rsbeq r1, r7, ip, ror r3 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -317183,17 +317183,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 3850a0 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -317220,15 +317220,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 0038897c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -317281,22 +317281,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r1, [pc, #156] @ 388b24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 38897c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -317365,15 +317365,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 388ce4 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -317444,17 +317444,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq r2, r2, r0, ror #4 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ - rsbseq r4, sl, r0, lsr #28 │ │ │ │ - rsbeq r0, r7, r4, lsr #10 │ │ │ │ - rsbeq r0, r7, r4, lsl lr │ │ │ │ + rsbseq r4, sl, r0, ror pc │ │ │ │ + rsbeq r0, r7, r4, ror r6 │ │ │ │ + rsbeq r0, r7, r4, ror #30 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -317524,22 +317524,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r1, [pc, #152] @ 388eec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 38897c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -317722,15 +317722,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 389104 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 389030 │ │ │ │ ldr r2, [pc, #220] @ 38922c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 388f60 │ │ │ │ @@ -317747,30 +317747,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 389238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 388f60 │ │ │ │ ldr r0, [pc, #108] @ 38923c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 388f60 │ │ │ │ ldr r3, [pc, #84] @ 389240 │ │ │ │ ldr r1, [pc, #84] @ 389244 │ │ │ │ ldr r0, [pc, #84] @ 389248 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 38924c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -317785,19 +317785,19 @@ │ │ │ │ addseq r1, r2, r0, asr #28 │ │ │ │ umulleq r7, r4, r4, r9 │ │ │ │ addseq r1, r2, ip, lsr sp │ │ │ │ addseq r1, r2, r4, lsl sp │ │ │ │ @ instruction: 0x00000fb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r7, r4, asr r9 │ │ │ │ - rsbeq r0, r7, ip, lsl #19 │ │ │ │ - ldrsheq r4, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - strdeq pc, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r0, r7, r0, lsr #19 │ │ │ │ + rsbeq r0, r7, r4, lsr #21 │ │ │ │ + ldrdeq r0, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r4, sl, r8, asr #20 │ │ │ │ + rsbeq r0, r7, ip, asr #2 │ │ │ │ + strdeq r0, [r7], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00389250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -317864,15 +317864,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r2, [pc, #484] @ 38955c │ │ │ │ ldr r3, [pc, #460] @ 389548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -317962,47 +317962,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 389570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3892bc │ │ │ │ ldr r0, [pc, #72] @ 389574 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3892bc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00921bb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r1, r2, r8, fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, sl, r9, lsl #16 │ │ │ │ + rsbseq r4, sl, r9, asr r9 │ │ │ │ addseq r1, r2, r4, lsl #22 │ │ │ │ addseq r1, r2, ip, lsr #21 │ │ │ │ andeq r4, r0, r0, ror #8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addseq r1, r3, r4, ror #4 │ │ │ │ - rsbeq r0, r7, ip, lsr #13 │ │ │ │ - strdeq r0, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq r0, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, r7, r0, asr #16 │ │ │ │ │ │ │ │ 00389578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -318021,15 +318021,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 3895e8 │ │ │ │ ldr r2, [pc, #372] @ 389740 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 389698 │ │ │ │ - bl 8140a0 │ │ │ │ + bl 8141f0 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -318091,42 +318091,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 389758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 3895d8 │ │ │ │ ldr r0, [pc, #60] @ 38975c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 3895d8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r8, lsl #17 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r2, r4, ror r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009217f8 │ │ │ │ addseq r1, r2, r8, asr #15 │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r7, r4, ror #10 │ │ │ │ - rsbeq r0, r7, r8, ror r5 │ │ │ │ + strheq r0, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, r7, r8, asr #13 │ │ │ │ │ │ │ │ 00389760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -318144,15 +318144,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 813f40 │ │ │ │ + bl 814090 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -318171,51 +318171,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 389940 │ │ │ │ - bl 8abff8 │ │ │ │ + bl 8ac148 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3899c8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 814d28 │ │ │ │ + bl 814e78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3899fc │ │ │ │ ldr r1, [pc, #496] @ 389a3c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 813370 │ │ │ │ + bl 8134c0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 389964 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 98a95c │ │ │ │ + bl 98aaac │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389900 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 98a95c │ │ │ │ + bl 98aaac │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389934 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 98a95c │ │ │ │ + bl 98aaac │ │ │ │ mov r0, r4 │ │ │ │ bl 383b08 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 813860 │ │ │ │ + bl 8139b0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 389a40 │ │ │ │ ldr r3, [pc, #360] @ 389a34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -318238,23 +318238,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 2540a8 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3898a0 │ │ │ │ - bl 98a5d8 │ │ │ │ + bl 98a728 │ │ │ │ mov r2, r0 │ │ │ │ b 3898a0 │ │ │ │ ldr r1, [pc, #256] @ 389a48 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 813370 │ │ │ │ + bl 8134c0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 38986c │ │ │ │ ldr r3, [pc, #224] @ 389a4c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -318285,47 +318285,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 389a64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mvn r0, #0 │ │ │ │ b 3898c0 │ │ │ │ ldr r3, [pc, #100] @ 389a68 │ │ │ │ ldr ip, [pc, #100] @ 389a6c │ │ │ │ ldr r1, [pc, #100] @ 389a70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 389a74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3899f4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r4, lsr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq r7, r4, ip, ror r1 │ │ │ │ addseq r1, r2, ip, asr r5 │ │ │ │ - rsbeq r0, r7, r4, lsl #8 │ │ │ │ + rsbeq r0, r7, r4, asr r5 │ │ │ │ addeq r7, r4, r0, lsl #1 │ │ │ │ - rsbeq r0, r7, ip, lsl #7 │ │ │ │ - rsbeq r0, r7, r8, ror r3 │ │ │ │ - rsbeq r0, r7, ip, asr #6 │ │ │ │ - rsbseq r4, sl, r4, lsl r1 │ │ │ │ - ldrdeq r0, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq pc, r6, r4, lsl r8 @ │ │ │ │ + ldrdeq r0, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r0, r7, r8, asr #9 │ │ │ │ + @ instruction: 0x0067049c │ │ │ │ + rsbseq r4, sl, r4, ror #4 │ │ │ │ + rsbeq r0, r7, ip, lsr #8 │ │ │ │ + rsbeq pc, r6, r4, ror #18 │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - ldrsbeq r4, [sl], #-12 @ │ │ │ │ - ldrdeq r0, [r7], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq pc, r6, r0, ror #15 │ │ │ │ + rsbseq r4, sl, ip, lsr #4 │ │ │ │ + rsbeq r0, r7, r4, lsr #8 │ │ │ │ + rsbeq pc, r6, r0, lsr r9 @ │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00389a78 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318370,38 +318370,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 389be8 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9aa7bc │ │ │ │ + bl 9aa90c │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 2550ec │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 8163f4 │ │ │ │ + bl 816544 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 2550ec │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr ip, [pc, #116] @ 389bec │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 383b08 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 389b10 │ │ │ │ @@ -318428,49 +318428,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ │ │ │ │ 00389c18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 389c48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9aa850 │ │ │ │ + bl 9aa9a0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9aa850 │ │ │ │ + b 9aa9a0 │ │ │ │ │ │ │ │ 00389c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d84a4 │ │ │ │ + bl 7d85f4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 389c84 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -318634,17 +318634,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 389bf4 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 389fc4 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ ldr r2, [pc, #380] @ 38a0cc │ │ │ │ ldr r3, [pc, #356] @ 38a0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -318668,17 +318668,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 389da4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 389fe8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b258 │ │ │ │ + bl 80b3a8 │ │ │ │ b 389f48 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 389e40 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -318710,45 +318710,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 38a0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 389e58 │ │ │ │ ldr r0, [pc, #72] @ 38a0e4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 389e58 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, ip, lsr #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r1, r2, r8, r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r0, r2, r0, asr pc │ │ │ │ @ instruction: 0x00920ed4 │ │ │ │ - rsbseq r3, sl, r4, ror #26 │ │ │ │ + ldrheq r3, [sl], #-228 @ 0xffffff1c @ │ │ │ │ andeq r4, r0, ip, lsl pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r6, ip, asr pc @ │ │ │ │ - @ instruction: 0x0066ff94 │ │ │ │ + rsbeq r0, r7, ip, lsr #1 │ │ │ │ + rsbeq r0, r7, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -318786,15 +318786,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8ac410 │ │ │ │ + bl 8ac560 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -318891,41 +318891,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38a394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38a270 │ │ │ │ ldr r0, [pc, #60] @ 38a398 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38a270 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00920bf4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00920bd4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r2, r8, ror fp │ │ │ │ andeq r3, r0, r8, lsr #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r6, r0, lsr sp @ │ │ │ │ - rsbeq pc, r6, r0, ror #26 │ │ │ │ + rsbeq pc, r6, r0, lsl #29 │ │ │ │ + strheq pc, [r6], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 38a4b0 │ │ │ │ @@ -319025,29 +319025,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389bf4 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 38a500 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8ac620 │ │ │ │ + bl 8ac770 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 38a500 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 38a518 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 38a540 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8abff8 │ │ │ │ + bl 8ac148 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a218 │ │ │ │ @@ -319086,34 +319086,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 38a6f0 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38aba0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38a988 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 38a8c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38a83c │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 80b260 │ │ │ │ + bl 80b3b0 │ │ │ │ ldr r2, [pc, #2012] @ 38ae68 │ │ │ │ ldr r3, [pc, #1992] @ 38ae58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319125,17 +319125,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 38a218 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 389cb4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319229,21 +319229,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8aca30 │ │ │ │ + bl 8acb80 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 38a6c0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 80b258 │ │ │ │ + bl 80b3a8 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 38a684 │ │ │ │ ldr r2, [pc, #1496] @ 38ae74 │ │ │ │ ldr r3, [pc, #1464] @ 38ae58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319262,15 +319262,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8aca30 │ │ │ │ + bl 8acb80 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 38a87c │ │ │ │ b 38a6cc │ │ │ │ ldr r3, [pc, #1388] @ 38ae78 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319290,22 +319290,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38ae84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38a608 │ │ │ │ ldr r3, [pc, #1272] @ 38ae88 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a660 │ │ │ │ ldr r3, [pc, #1240] @ 38ae7c │ │ │ │ @@ -319322,22 +319322,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38ae8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38a660 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38ace0 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -319381,22 +319381,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38ae98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 38a714 │ │ │ │ ldr r3, [pc, #916] @ 38ae9c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -319415,31 +319415,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38aea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 38a7e4 │ │ │ │ ldr r0, [pc, #796] @ 38aea4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38a608 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 38aca8 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -319452,21 +319452,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 38ad64 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38aea8 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -319482,35 +319482,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 38a764 │ │ │ │ ldr r0, [pc, #588] @ 38aeac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38a660 │ │ │ │ ldr r0, [pc, #572] @ 38aeb0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 38a834 │ │ │ │ ldr r0, [pc, #544] @ 38aeb4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r6] │ │ │ │ b 38a7e4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 80b260 │ │ │ │ + bl 80b3b0 │ │ │ │ ldr r2, [pc, #504] @ 38aeb8 │ │ │ │ ldr r3, [pc, #404] @ 38ae58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -319536,23 +319536,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38aec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38aa10 │ │ │ │ ldr r3, [pc, #344] @ 38aec4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38abe8 │ │ │ │ ldr r3, [pc, #252] @ 38ae7c │ │ │ │ @@ -319568,33 +319568,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38aec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38abe8 │ │ │ │ ldr r0, [pc, #228] @ 38aecc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38aa10 │ │ │ │ ldr r0, [pc, #208] @ 38aed0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38abe8 │ │ │ │ ldr r3, [pc, #192] @ 38aed4 │ │ │ │ ldr r1, [pc, #192] @ 38aed8 │ │ │ │ ldr r0, [pc, #192] @ 38aedc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38aee0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -319618,41 +319618,41 @@ │ │ │ │ umullseq r0, r2, r8, r7 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x009206b8 │ │ │ │ addseq r0, r2, r8, lsl #11 │ │ │ │ andeq r3, r0, ip, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r6, r8, ror r7 @ │ │ │ │ + rsbeq pc, r6, r8, asr #17 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - rsbeq pc, r6, r8, ror #15 │ │ │ │ + rsbeq pc, r6, r8, lsr r9 @ │ │ │ │ @ instruction: 0x009203dc │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ - ldrdeq pc, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r6, r0, lsr #18 │ │ │ │ andeq r2, r0, ip, asr r4 │ │ │ │ - strheq pc, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq pc, r6, r8, asr #11 │ │ │ │ + rsbeq pc, r6, ip, lsl #16 │ │ │ │ + rsbeq pc, r6, r8, lsl r7 @ │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - strheq pc, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq pc, r6, r0, lsr #13 │ │ │ │ - rsbeq pc, r6, r4, ror #11 │ │ │ │ + rsbeq pc, r6, r0, lsl #14 │ │ │ │ + strdeq pc, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, r6, r4, lsr r7 @ │ │ │ │ addseq r0, r2, r4, ror #2 │ │ │ │ andeq r5, r0, r8, asr #32 │ │ │ │ - rsbeq pc, r6, ip, ror #12 │ │ │ │ + strheq pc, [r6], #-124 @ 0xffffff84 @ │ │ │ │ andeq r2, r0, r4, ror #7 │ │ │ │ - ldrdeq pc, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq pc, r6, r4, lsr r6 @ │ │ │ │ - rsbeq pc, r6, ip, asr #7 │ │ │ │ - rsbseq r2, sl, r4, ror #29 │ │ │ │ - rsbeq pc, r6, r4, asr #10 │ │ │ │ - rsbeq pc, r6, r0, ror r5 @ │ │ │ │ + rsbeq pc, r6, r4, lsr #10 │ │ │ │ + rsbeq pc, r6, r4, lsl #15 │ │ │ │ + rsbeq pc, r6, ip, lsl r5 @ │ │ │ │ + rsbseq r3, sl, r4, lsr r0 │ │ │ │ + @ instruction: 0x0066f694 │ │ │ │ + rsbeq pc, r6, r0, asr #13 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r2, sl, r0, asr #29 │ │ │ │ - rsbeq pc, r6, r0, lsr #10 │ │ │ │ - rsbeq pc, r6, ip, lsr #10 │ │ │ │ + rsbseq r3, sl, r0, lsl r0 │ │ │ │ + rsbeq pc, r6, r0, ror r6 @ │ │ │ │ + rsbeq pc, r6, ip, ror r6 @ │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38b1d0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319691,21 +319691,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38b1e0 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38b1d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -319786,37 +319786,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38b200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b010 │ │ │ │ b 38af5c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38b204 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38b154 │ │ │ │ ldr r3, [pc, #120] @ 38b208 │ │ │ │ ldr r1, [pc, #120] @ 38b20c │ │ │ │ ldr r0, [pc, #120] @ 38b210 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38b214 │ │ │ │ @@ -319838,26 +319838,26 @@ │ │ │ │ @ instruction: 0x0091fefc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r1, r0, asr lr @ │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ @ instruction: 0x0091fdd0 │ │ │ │ andeq r2, r0, r0, lsl #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r4, r8, ror #20 │ │ │ │ - rsbseq r1, r4, r4, lsl #17 │ │ │ │ + ldrheq r7, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq r1, [r4], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r6, ip, lsl r3 @ │ │ │ │ - rsbeq pc, r6, r4, asr #6 │ │ │ │ - rsbseq r2, sl, r8, ror #22 │ │ │ │ - rsbeq pc, r6, r8, asr #3 │ │ │ │ - rsbeq pc, r6, r4, asr r3 @ │ │ │ │ + rsbeq pc, r6, ip, ror #8 │ │ │ │ + @ instruction: 0x0066f494 │ │ │ │ + ldrheq r2, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq pc, r6, r8, lsl r3 @ │ │ │ │ + rsbeq pc, r6, r4, lsr #9 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r2, sl, r4, asr #22 │ │ │ │ - rsbeq pc, r6, r4, lsr #3 │ │ │ │ - rsbeq pc, r6, r0, lsr r3 @ │ │ │ │ + @ instruction: 0x007a2c94 │ │ │ │ + strdeq pc, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq pc, r6, r0, lsl #9 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -320165,21 +320165,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38b74c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b034 │ │ │ │ + bl 80b184 │ │ │ │ ldr r1, [pc, #48] @ 38b764 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -320817,15 +320817,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38a218 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8abff8 │ │ │ │ + bl 8ac148 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -321368,17 +321368,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38c710 │ │ │ │ addseq lr, r1, ip, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, r8, asr r7 │ │ │ │ addseq lr, r1, r8, lsl #14 │ │ │ │ - rsbeq r0, pc, r0, ror #18 │ │ │ │ - rsbeq sp, r6, r0, asr r5 │ │ │ │ - strheq pc, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r0, [pc], #-160 @ │ │ │ │ + rsbeq sp, r6, r0, lsr #13 │ │ │ │ + rsbeq pc, r9, r0, lsl #10 │ │ │ │ addseq lr, r1, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -321424,17 +321424,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38cbb8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38cb28 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38cba8 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -321451,17 +321451,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38cba4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38a5a0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 80b258 │ │ │ │ + bl 80b3a8 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38cb78 │ │ │ │ ldr r2, [pc, #292] @ 38cc68 │ │ │ │ ldr r3, [pc, #272] @ 38cc58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -321510,42 +321510,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38cc7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38cab0 │ │ │ │ ldr r0, [pc, #60] @ 38cc80 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38cab0 │ │ │ │ @ instruction: 0x0091e3b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq lr, r1, r0, r3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r1, r0, lsr r3 │ │ │ │ addseq lr, r1, r0, ror #5 │ │ │ │ addseq lr, r1, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r6, ip, ror #17 │ │ │ │ - rsbeq sp, r6, r8, lsl #18 │ │ │ │ + rsbeq sp, r6, ip, lsr sl │ │ │ │ + rsbeq sp, r6, r8, asr sl │ │ │ │ │ │ │ │ 0038cc84 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38cc98 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 38a218 │ │ │ │ @@ -321615,15 +321615,15 @@ │ │ │ │ bne 38cd38 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38cd38 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8abff8 │ │ │ │ + bl 8ac148 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cd38 │ │ │ │ ldr r3, [pc, #1012] @ 38d1b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ce08 │ │ │ │ @@ -321674,15 +321674,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38ce34 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 389bf4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8abff8 │ │ │ │ + bl 8ac148 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cd7c │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38cd7c │ │ │ │ cmp r3, #1 │ │ │ │ beq 38d048 │ │ │ │ @@ -321746,50 +321746,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38d1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ccfc │ │ │ │ ldr r3, [pc, #496] @ 38d1d8 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ccfc │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9bc25c │ │ │ │ + bl 9bc3ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38d0dc │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 253160 │ │ │ │ b 38ccfc │ │ │ │ ldr r0, [pc, #420] @ 38d1dc │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38cfd4 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 38a218 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -321811,22 +321811,22 @@ │ │ │ │ beq 38d16c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38d1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38ce44 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38d020 │ │ │ │ ldr r3, [pc, #220] @ 38d1cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -321845,35 +321845,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38d1e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38d020 │ │ │ │ ldr r0, [pc, #120] @ 38d1ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38ce44 │ │ │ │ ldr r0, [pc, #104] @ 38d1f0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38d020 │ │ │ │ addseq lr, r1, r8, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, r4, asr r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, r4, r0, lsl #14 │ │ │ │ addseq lr, r1, r4, ror #1 │ │ │ │ @@ -321882,22 +321882,22 @@ │ │ │ │ addseq lr, r1, r4, lsl r0 │ │ │ │ addseq sp, r1, r8, asr #31 │ │ │ │ addseq sp, r1, r4, asr pc │ │ │ │ @ instruction: 0x0091def4 │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r6, r4, lsr #11 │ │ │ │ + strdeq sp, [r6], #-100 @ 0xffffff9c @ │ │ │ │ andeq r2, r0, r8, lsl r9 │ │ │ │ - rsbeq sp, r6, r0, ror r5 │ │ │ │ + rsbeq sp, r6, r0, asr #13 │ │ │ │ andeq r1, r0, r8, asr r6 │ │ │ │ - rsbeq sp, r6, r8, lsl #11 │ │ │ │ - rsbeq sp, r6, r4, ror r4 │ │ │ │ - rsbeq sp, r6, ip, lsl r5 │ │ │ │ - @ instruction: 0x0066d494 │ │ │ │ + ldrdeq sp, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sp, r6, r4, asr #11 │ │ │ │ + rsbeq sp, r6, ip, ror #12 │ │ │ │ + rsbeq sp, r6, r4, ror #11 │ │ │ │ │ │ │ │ 0038d1f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -321914,20 +321914,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38d264 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ @ instruction: 0x008449bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38d454 │ │ │ │ ldr r5, [pc, #468] @ 38d458 │ │ │ │ @@ -321938,23 +321938,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38d340 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38d3d0 │ │ │ │ @@ -321967,15 +321967,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322009,29 +322009,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 38d324 │ │ │ │ ldr r3, [pc, #156] @ 38d474 │ │ │ │ ldr lr, [pc, #156] @ 38d478 │ │ │ │ ldr r1, [pc, #156] @ 38d47c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -322042,30 +322042,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 38d324 │ │ │ │ - rsbeq fp, r6, ip, lsr lr │ │ │ │ - rsbeq fp, r6, r4, asr lr │ │ │ │ + rsbeq fp, r6, ip, lsl #31 │ │ │ │ + rsbeq fp, r6, r4, lsr #31 │ │ │ │ + rsbseq r0, sl, r8, lsl #24 │ │ │ │ + rsbeq sp, r6, ip, ror #10 │ │ │ │ + rsbeq sp, r6, r4, lsl #10 │ │ │ │ + rsbseq r0, sl, r8, ror #21 │ │ │ │ + strheq sp, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sp, r6, r8, asr r4 │ │ │ │ ldrheq r0, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sp, r6, r4, asr #8 │ │ │ │ rsbeq sp, r6, ip, lsl r4 │ │ │ │ - strheq sp, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x007a0998 │ │ │ │ - rsbeq sp, r6, r0, ror #6 │ │ │ │ - rsbeq sp, r6, r8, lsl #6 │ │ │ │ - rsbseq r0, sl, r8, ror #18 │ │ │ │ - strdeq sp, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sp, r6, ip, asr #5 │ │ │ │ - rsbseq r0, sl, r4, lsl r9 │ │ │ │ - ldrdeq sp, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sp, r6, r4, lsl #5 │ │ │ │ + rsbseq r0, sl, r4, ror #20 │ │ │ │ + rsbeq sp, r6, ip, lsr #8 │ │ │ │ + ldrdeq sp, [r6], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38d510 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -322076,32 +322076,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38d51c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 75928c │ │ │ │ + bl 7593dc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 759f7c │ │ │ │ + bl 75a0cc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq sp, r6, r8, ror r2 │ │ │ │ - rsbseq r5, r5, r8, asr r5 │ │ │ │ + rsbeq sp, r6, r8, asr #7 │ │ │ │ + rsbseq r5, r5, r8, lsr #13 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38d5c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -322110,25 +322110,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38d5cc │ │ │ │ ldr r1, [pc, #128] @ 38d5d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #108] @ 38d5d4 │ │ │ │ ldr r1, [pc, #108] @ 38d5d8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #76] @ 38d5dc │ │ │ │ ldr ip, [pc, #76] @ 38d5e0 │ │ │ │ ldr r3, [pc, #76] @ 38d5e4 │ │ │ │ ldr r1, [pc, #76] @ 38d5e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -322136,23 +322136,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq r0, sl, r0, lsl r8 │ │ │ │ - rsbeq ip, r4, ip, lsl sl │ │ │ │ - strheq r4, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq fp, r6, r8, asr fp │ │ │ │ - rsbeq fp, r6, r0, ror fp │ │ │ │ + b 74f334 │ │ │ │ + rsbseq r0, sl, r0, ror #18 │ │ │ │ + rsbeq ip, r4, ip, ror #22 │ │ │ │ + rsbeq r4, r9, r8, lsl #28 │ │ │ │ + rsbeq fp, r6, r8, lsr #25 │ │ │ │ + rsbeq fp, r6, r0, asr #25 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq r7, r0, ip, ror #2 │ │ │ │ - rsbeq sp, r6, r0, lsr #3 │ │ │ │ + ldrheq r7, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq sp, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ addeq sp, pc, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38d64c │ │ │ │ mov r4, r1 │ │ │ │ @@ -322162,40 +322162,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97b344 │ │ │ │ - rsbseq r0, sl, r4, lsr r7 │ │ │ │ - rsbeq fp, r6, r8, asr #21 │ │ │ │ - rsbeq fp, r6, r8, lsr #21 │ │ │ │ + b 97b494 │ │ │ │ + rsbseq r0, sl, r4, lsl #17 │ │ │ │ + rsbeq fp, r6, r8, lsl ip │ │ │ │ + strdeq fp, [r6], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38d6d4 │ │ │ │ ldr r2, [pc, #100] @ 38d6d8 │ │ │ │ ldr r1, [pc, #100] @ 38d6dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr ip, [pc, #68] @ 38d6e0 │ │ │ │ ldr r1, [pc, #68] @ 38d6e4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -322203,21 +322203,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - ldrsbeq r0, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq ip, r4, r4, ror #17 │ │ │ │ - rsbeq r4, r9, r4, lsl #23 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq r0, sl, r4, lsr #16 │ │ │ │ + rsbeq ip, r4, r4, lsr sl │ │ │ │ + ldrdeq r4, [r9], #-196 @ 0xffffff3c @ │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ addeq sp, pc, r0, ror sp @ │ │ │ │ - strdeq fp, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r6, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38d798 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -322225,25 +322225,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38d79c │ │ │ │ ldr r1, [pc, #132] @ 38d7a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #112] @ 38d7a4 │ │ │ │ ldr r1, [pc, #112] @ 38d7a8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #80] @ 38d7ac │ │ │ │ ldr r1, [pc, #80] @ 38d7b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38d7b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -322252,24 +322252,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38d7b8 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq r0, sl, r4, asr #12 │ │ │ │ - rsbeq ip, r4, r0, asr r8 │ │ │ │ - rsbeq r4, r9, ip, ror #21 │ │ │ │ - rsbeq fp, r6, ip, lsl #19 │ │ │ │ - rsbeq fp, r6, r4, lsr #19 │ │ │ │ + b 74f334 │ │ │ │ + @ instruction: 0x007a0794 │ │ │ │ + rsbeq ip, r4, r0, lsr #19 │ │ │ │ + rsbeq r4, r9, ip, lsr ip │ │ │ │ + ldrdeq fp, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq fp, [r6], #-164 @ 0xffffff5c @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq sp, pc, ip, lsr #25 │ │ │ │ - rsbseq r6, r0, r0, lsr #31 │ │ │ │ - ldrdeq ip, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsheq r7, [r0], #-0 @ │ │ │ │ + rsbeq sp, r6, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38d8f0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322285,24 +322285,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97b344 │ │ │ │ + bl 97b494 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38d888 │ │ │ │ ldr r2, [pc, #180] @ 38d904 │ │ │ │ ldr r3, [pc, #164] @ 38d8f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -322320,15 +322320,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5133b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38d8ac │ │ │ │ mov r0, r7 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 38d848 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38d8a0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322339,22 +322339,22 @@ │ │ │ │ bl 5135b0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38d8a0 │ │ │ │ ldr r2, [pc, #36] @ 38d90c │ │ │ │ add r2, pc, r2 │ │ │ │ b 38d8d0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, sl, r4, ror r5 │ │ │ │ + rsbseq r0, sl, r4, asr #13 │ │ │ │ addseq sp, r1, r0, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq fp, r6, r4, ror #17 │ │ │ │ - rsbeq fp, r6, r4, asr #17 │ │ │ │ + rsbeq fp, r6, r4, lsr sl │ │ │ │ + rsbeq fp, r6, r4, lsl sl │ │ │ │ @ instruction: 0x0091d5d4 │ │ │ │ - @ instruction: 0x0066ce9c │ │ │ │ - rsbeq ip, r6, ip, lsl #29 │ │ │ │ + rsbeq ip, r6, ip, ror #31 │ │ │ │ + ldrdeq ip, [r6], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 0038d910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -322420,33 +322420,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9af898 │ │ │ │ + bl 9af9e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8122e8 │ │ │ │ + bl 812438 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 8130e8 │ │ │ │ + bl 813238 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38d944 │ │ │ │ ldr r3, [pc, #396] @ 38dc14 │ │ │ │ ldr r1, [pc, #396] @ 38dc18 │ │ │ │ ldr r0, [pc, #396] @ 38dc1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -322496,15 +322496,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322515,15 +322515,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -322539,30 +322539,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38dae8 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 25586c │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38dadc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r0, sl, r4, lsr r3 │ │ │ │ - rsbeq ip, r6, r8, ror #26 │ │ │ │ - rsbeq ip, r6, r4, lsr #25 │ │ │ │ - ldrheq r0, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq ip, r6, ip, lsr #24 │ │ │ │ - rsbeq r9, r5, r4, lsl #13 │ │ │ │ - rsbeq ip, r6, r4, ror ip │ │ │ │ - rsbeq ip, r6, r0, asr ip │ │ │ │ - rsbseq r0, sl, r4, lsl #4 │ │ │ │ - rsbeq ip, r6, ip, asr #24 │ │ │ │ - rsbeq ip, r6, r4, ror fp │ │ │ │ - ldrheq r0, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq ip, r6, r8, lsr #24 │ │ │ │ - rsbeq ip, r6, r8, lsr #22 │ │ │ │ - @ instruction: 0x0066cb98 │ │ │ │ - @ instruction: 0x0066cb94 │ │ │ │ + rsbseq r0, sl, r4, lsl #9 │ │ │ │ + strheq ip, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq ip, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r0, sl, ip, lsl #8 │ │ │ │ + rsbeq ip, r6, ip, ror sp │ │ │ │ + ldrdeq r9, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq ip, r6, r4, asr #27 │ │ │ │ + rsbeq ip, r6, r0, lsr #27 │ │ │ │ + rsbseq r0, sl, r4, asr r3 │ │ │ │ + @ instruction: 0x0066cd9c │ │ │ │ + rsbeq ip, r6, r4, asr #25 │ │ │ │ + rsbseq r0, sl, r8, lsl #6 │ │ │ │ + rsbeq ip, r6, r8, ror sp │ │ │ │ + rsbeq ip, r6, r8, ror ip │ │ │ │ + rsbeq ip, r6, r8, ror #25 │ │ │ │ + rsbeq ip, r6, r4, ror #25 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38d910 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38d910 │ │ │ │ mov r1, #1 │ │ │ │ @@ -322763,19 +322763,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 38df94 │ │ │ │ ldr r0, [pc, #32] @ 38df98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsbeq pc, [r9], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq pc, r9, ip, asr #29 │ │ │ │ - rsbseq pc, r9, r0, ror #28 │ │ │ │ - rsbeq ip, r6, r8, lsl #17 │ │ │ │ - @ instruction: 0x0066c894 │ │ │ │ + rsbseq r0, sl, ip, lsr #2 │ │ │ │ + rsbseq r0, sl, ip, lsl r0 │ │ │ │ + ldrheq pc, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq ip, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq ip, r6, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 38e130 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -322856,37 +322856,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38e050 │ │ │ │ ldr r0, [pc, #48] @ 38e154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38e050 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r0, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r1, r4, lsr #28 │ │ │ │ addseq ip, r1, ip, asr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r6, r8, lsl r7 │ │ │ │ - rsbeq ip, r6, r4, lsr r7 │ │ │ │ + rsbeq ip, r6, r8, ror #16 │ │ │ │ + rsbeq ip, r6, r4, lsl #17 │ │ │ │ │ │ │ │ 0038e158 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -322902,51 +322902,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 38e1d0 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 38e1b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [pc, #96] @ 38e240 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 38e210 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b3ed8 │ │ │ │ + b 9b4028 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr r3, [pc, #36] @ 38e244 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 38e1f8 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -323322,21 +323322,21 @@ │ │ │ │ beq 38e8f0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 38e954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38e694 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 38e898 │ │ │ │ cmp r1, #0 │ │ │ │ blt 38e730 │ │ │ │ @@ -323377,15 +323377,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 38e730 │ │ │ │ ldr r0, [pc, #96] @ 38e958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38e694 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ ldr r3, [pc, #76] @ 38e95c │ │ │ │ ldr r1, [pc, #76] @ 38e960 │ │ │ │ ldr r0, [pc, #76] @ 38e964 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -323393,26 +323393,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0091c7fc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq ip, r1, r0, ror #15 │ │ │ │ - rsbseq pc, r9, r8, lsr #14 │ │ │ │ - rsbseq pc, r9, r4, ror #13 │ │ │ │ + rsbseq pc, r9, r8, ror r8 @ │ │ │ │ + rsbseq pc, r9, r4, lsr r8 @ │ │ │ │ @ instruction: 0x0091c6bc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, lsr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r6, r4, asr #32 │ │ │ │ - strheq fp, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq pc, r9, r0, asr #9 │ │ │ │ - rsbeq fp, r6, r4, ror #29 │ │ │ │ - rsbeq fp, r6, r8, lsr #31 │ │ │ │ + @ instruction: 0x0066c194 │ │ │ │ + rsbeq ip, r6, r0, lsl #2 │ │ │ │ + rsbseq pc, r9, r0, lsl r6 @ │ │ │ │ + rsbeq ip, r6, r4, lsr r0 │ │ │ │ + strdeq ip, [r6], #-8 @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0038e96c : │ │ │ │ cmp r2, #0 │ │ │ │ ble 38e9c4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -323474,15 +323474,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -323508,15 +323508,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -323575,15 +323575,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38ebf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r3, r4, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 38ed00 │ │ │ │ ldr r2, [pc, #240] @ 38ed04 │ │ │ │ @@ -323591,35 +323591,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #208] @ 38ed0c │ │ │ │ ldr r1, [pc, #208] @ 38ed10 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 38ed14 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #172] @ 38ed18 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 38ed1c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #148] @ 38ed20 │ │ │ │ ldr lr, [pc, #148] @ 38ed24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 38ed28 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -323643,19 +323643,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq pc, r9, r8, lsl r3 @ │ │ │ │ - rsbeq fp, r4, r8, asr #6 │ │ │ │ - rsbeq r3, r9, r8, ror #11 │ │ │ │ - ldrdeq sp, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sp, r5, ip, ror #9 │ │ │ │ + rsbseq pc, r9, r8, ror #8 │ │ │ │ + @ instruction: 0x0064b498 │ │ │ │ + rsbeq r3, r9, r8, lsr r7 │ │ │ │ + rsbeq sp, r5, r0, lsr #12 │ │ │ │ + rsbeq sp, r5, ip, lsr r6 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq sp, pc, ip, ror r4 @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ ldrdeq r3, [r4], ip │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -323673,42 +323673,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e5c10 │ │ │ │ - ldrsbeq pc, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq fp, r6, r8, asr #24 │ │ │ │ - rsbeq fp, r6, r8, ror #24 │ │ │ │ + b 6e5d60 │ │ │ │ + rsbseq pc, r9, r8, lsr #6 │ │ │ │ + @ instruction: 0x0066bd98 │ │ │ │ + strheq fp, [r6], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 38ee70 │ │ │ │ ldr r2, [pc, #172] @ 38ee74 │ │ │ │ ldr r1, [pc, #172] @ 38ee78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ee60 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -323735,17 +323735,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2535bc │ │ │ │ - rsbseq pc, r9, r8, ror #2 │ │ │ │ - ldrdeq fp, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq fp, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + ldrheq pc, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, r6, ip, lsr #26 │ │ │ │ + rsbeq fp, r6, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 38ef24 │ │ │ │ ldr r2, [pc, #144] @ 38ef28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -323753,15 +323753,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 38ef2c │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 38eee0 │ │ │ │ b 38ef0c │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -323780,44 +323780,44 @@ │ │ │ │ b 2540a8 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2550ec │ │ │ │ - @ instruction: 0x0079f09c │ │ │ │ - rsbeq fp, r6, r8, lsl #22 │ │ │ │ - rsbeq fp, r6, r8, lsr #22 │ │ │ │ + rsbseq pc, r9, ip, ror #3 │ │ │ │ + rsbeq fp, r6, r8, asr ip │ │ │ │ + rsbeq fp, r6, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 38efe8 │ │ │ │ ldr r6, [pc, #160] @ 38efec │ │ │ │ ldr r5, [pc, #160] @ 38eff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 38efc8 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -323829,44 +323829,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r9, r0, ror #31 │ │ │ │ - rsbeq fp, r6, r8, asr sl │ │ │ │ - rsbeq fp, r6, r4, ror sl │ │ │ │ + rsbseq pc, r9, r0, lsr r1 @ │ │ │ │ + rsbeq fp, r6, r8, lsr #23 │ │ │ │ + rsbeq fp, r6, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 38f0a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #136] @ 38f0a8 │ │ │ │ ldr r1, [pc, #136] @ 38f0ac │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #112] @ 38f0b0 │ │ │ │ ldr r1, [pc, #112] @ 38f0b4 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f084 │ │ │ │ @@ -323876,47 +323876,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r9, r0, lsr #30 │ │ │ │ - rsbeq fp, r6, ip, lsl #19 │ │ │ │ - rsbeq fp, r6, ip, lsr #19 │ │ │ │ - ldrdeq sp, [r5], #-0 @ │ │ │ │ - rsbeq sp, r5, ip, ror #1 │ │ │ │ + rsbseq pc, r9, r0, ror r0 @ │ │ │ │ + ldrdeq fp, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq fp, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, r5, r0, lsr #4 │ │ │ │ + rsbeq sp, r5, ip, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 38f17c │ │ │ │ ldr r6, [pc, #172] @ 38f180 │ │ │ │ ldr r5, [pc, #172] @ 38f184 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ tst r7, #4 │ │ │ │ beq 38f15c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 38f15c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -323930,73 +323930,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq lr, r9, r8, asr lr │ │ │ │ - rsbeq fp, r6, ip, asr #17 │ │ │ │ - rsbeq fp, r6, r8, ror #17 │ │ │ │ + rsbseq lr, r9, r8, lsr #31 │ │ │ │ + rsbeq fp, r6, ip, lsl sl │ │ │ │ + rsbeq fp, r6, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 38f254 │ │ │ │ ldr r9, [pc, #180] @ 38f258 │ │ │ │ ldr r6, [pc, #180] @ 38f25c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #132] @ 38f260 │ │ │ │ ldr r1, [pc, #132] @ 38f264 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38f234 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e5494 │ │ │ │ + bl 6e55e4 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e5494 │ │ │ │ + bl 6e55e4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e6020 │ │ │ │ - rsbseq lr, r9, r8, lsl #27 │ │ │ │ - rsbeq fp, r6, r0, lsl #16 │ │ │ │ - rsbeq fp, r6, ip, lsl r8 │ │ │ │ - rsbeq ip, r5, ip, lsr pc │ │ │ │ - rsbeq ip, r5, r8, asr pc │ │ │ │ + b 6e6170 │ │ │ │ + ldrsbeq lr, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, r6, r0, asr r9 │ │ │ │ + rsbeq fp, r6, ip, ror #18 │ │ │ │ + rsbeq sp, r5, ip, lsl #1 │ │ │ │ + rsbeq sp, r5, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 38f3f4 │ │ │ │ ldr r3, [pc, #372] @ 38f3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324008,56 +324008,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 38f350 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f338 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4208 │ │ │ │ + bl 6e4358 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e8918 │ │ │ │ + bl 6e8a68 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38f3a0 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -324069,15 +324069,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2540a8 │ │ │ │ mov r6, #8 │ │ │ │ b 38f320 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e58d8 │ │ │ │ + bl 6e5a28 │ │ │ │ ldr r2, [pc, #84] @ 38f408 │ │ │ │ ldr r3, [pc, #64] @ 38f3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324090,17 +324090,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r1, r4, lsr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0079ec98 │ │ │ │ - rsbeq fp, r6, r0, lsl #14 │ │ │ │ - rsbeq fp, r6, r8, lsr r7 │ │ │ │ + rsbseq lr, r9, r8, ror #27 │ │ │ │ + rsbeq fp, r6, r0, asr r8 │ │ │ │ + rsbeq fp, r6, r8, lsl #17 │ │ │ │ addseq fp, r1, r0, ror sl │ │ │ │ │ │ │ │ 0038f40c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324147,26 +324147,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 38f5cc │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6e8918 │ │ │ │ + bl 6e8a68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f4b0 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 38f510 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e36bc │ │ │ │ + bl 6e380c │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 38f4ec │ │ │ │ ldr r3, [pc, #512] @ 38f718 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -324194,17 +324194,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e58d8 │ │ │ │ + bl 6e5a28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 38f52c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -324216,19 +324216,19 @@ │ │ │ │ beq 38f56c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 38f61c │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4208 │ │ │ │ + bl 6e4358 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 38f56c │ │ │ │ @@ -324265,51 +324265,51 @@ │ │ │ │ beq 38f6d0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 38f738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 38f52c │ │ │ │ ldr r2, [pc, #100] @ 38f73c │ │ │ │ ldr r3, [pc, #52] @ 38f710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38f708 │ │ │ │ ldr r0, [pc, #68] @ 38f740 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0091b9f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r1, r8, ror #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x0091b8f0 │ │ │ │ - ldrheq lr, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x0065cb94 │ │ │ │ - strheq ip, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq lr, r9, r8, lsl #22 │ │ │ │ + rsbeq ip, r5, r4, ror #25 │ │ │ │ + rsbeq ip, r5, r0, lsl #26 │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r6, r4, lsr #6 │ │ │ │ + rsbeq fp, r6, r4, ror r4 │ │ │ │ addseq fp, r1, ip, asr #14 │ │ │ │ - rsbeq fp, r6, r4, lsr #6 │ │ │ │ + rsbeq fp, r6, r4, ror r4 │ │ │ │ │ │ │ │ 0038f744 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 38f770 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -324387,16 +324387,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq fp, r1, r4, ror #12 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq lr, r9, r8, lsr #14 │ │ │ │ - rsbeq fp, r6, r0, lsr r2 │ │ │ │ + rsbseq lr, r9, r8, ror r8 │ │ │ │ + rsbeq fp, r6, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 38fabc │ │ │ │ ldr r3, [pc, #532] @ 38fac0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324409,39 +324409,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #460] @ 38fad0 │ │ │ │ ldr r1, [pc, #460] @ 38fad4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38f974 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -324484,27 +324484,27 @@ │ │ │ │ bne 38f9d8 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 38fa98 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e609c │ │ │ │ + bl 6e61ec │ │ │ │ ldr r2, [pc, #196] @ 38fadc │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e53e8 │ │ │ │ + bl 6e5538 │ │ │ │ ldr r2, [pc, #180] @ 38fae0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e53e8 │ │ │ │ + bl 6e5538 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 38fae4 │ │ │ │ ldr r3, [pc, #112] @ 38fac0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -324516,40 +324516,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 38fa44 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 38fae8 │ │ │ │ ldr r1, [pc, #72] @ 38faec │ │ │ │ ldr r0, [pc, #72] @ 38faf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 38faf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq fp, r1, ip, ror r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq lr, r9, r0, ror r6 │ │ │ │ - ldrdeq fp, [r6], #-8 @ │ │ │ │ - strdeq fp, [r6], #-8 @ │ │ │ │ - rsbeq ip, r5, r4, lsl r8 │ │ │ │ - rsbeq ip, r5, r0, lsr r8 │ │ │ │ - ldrheq r5, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq lr, r9, r0, asr #15 │ │ │ │ + rsbeq fp, r6, r8, lsr #4 │ │ │ │ + rsbeq fp, r6, r8, asr #4 │ │ │ │ + rsbeq ip, r5, r4, ror #18 │ │ │ │ + rsbeq ip, r5, r0, lsl #19 │ │ │ │ + rsbseq r6, r0, ip │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0x0091b3d8 │ │ │ │ - rsbseq lr, r9, ip, lsl #9 │ │ │ │ - strheq sl, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sl, r6, r8, asr #31 │ │ │ │ + ldrsbeq lr, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq fp, r6, r4, lsl #2 │ │ │ │ + rsbeq fp, r6, r8, lsl r1 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0038faf8 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -324628,33 +324628,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq fp, r1, ip, r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00705c98 │ │ │ │ + rsbseq r5, r0, r8, ror #27 │ │ │ │ addseq fp, r1, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 38fc88 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r2, r4, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 390038 │ │ │ │ mov r6, r2 │ │ │ │ @@ -324671,27 +324671,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #856] @ 39004c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 390050 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 390054 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -324770,15 +324770,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 390074 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r3, [pc, #504] @ 390078 │ │ │ │ ldr r2, [pc, #504] @ 39007c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -324821,15 +324821,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 390074 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 978600 │ │ │ │ + bl 978750 │ │ │ │ ldr r2, [pc, #320] @ 39008c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -324883,40 +324883,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 38f40c │ │ │ │ b 38fd80 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r9, r4, lsl r3 │ │ │ │ + rsbseq lr, r9, r4, ror #8 │ │ │ │ addseq fp, r1, r4, ror r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r8, ror #25 │ │ │ │ - rsbeq sl, r6, r0, ror #27 │ │ │ │ - ldrdeq sl, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, r6, r8, lsr lr │ │ │ │ + rsbeq sl, r6, r0, lsr pc │ │ │ │ + rsbeq sl, r6, r4, lsr #28 │ │ │ │ addseq fp, r1, r8, lsl r1 │ │ │ │ - @ instruction: 0x0079e290 │ │ │ │ - rsbseq lr, r9, r8, ror #4 │ │ │ │ + rsbseq lr, r9, r0, ror #7 │ │ │ │ + ldrheq lr, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ umullseq fp, r1, ip, r0 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, ip, ror #13 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbseq lr, r9, r8, asr #2 │ │ │ │ - rsbeq sl, r6, ip, asr #24 │ │ │ │ - rsbseq lr, r9, r4, ror #2 │ │ │ │ - rsbseq lr, r9, r4, asr #1 │ │ │ │ + @ instruction: 0x0079e298 │ │ │ │ + @ instruction: 0x0066ad9c │ │ │ │ + ldrheq lr, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, r9, r4, lsl r2 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ - rsbeq sl, r6, r0, lsr #23 │ │ │ │ - rsbseq lr, r9, r8, asr r0 │ │ │ │ + strdeq sl, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq lr, r9, r8, lsr #3 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - ldrsheq sp, [r9], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq sp, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq lr, r9, ip, asr #2 │ │ │ │ + rsbseq lr, r9, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 390168 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -324924,31 +324924,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 39016c │ │ │ │ ldr r1, [pc, #160] @ 390170 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #140] @ 390174 │ │ │ │ ldr r1, [pc, #140] @ 390178 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #108] @ 39017c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r0, [pc, #88] @ 390180 │ │ │ │ ldr r1, [pc, #88] @ 390184 │ │ │ │ ldr r2, [pc, #88] @ 390188 │ │ │ │ ldr r3, [pc, #88] @ 39018c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -324959,19 +324959,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, lsl pc │ │ │ │ - @ instruction: 0x00649e9c │ │ │ │ - rsbeq r2, r9, r8, lsr r1 │ │ │ │ - strheq sl, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq sl, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq lr, r9, r0, rrx │ │ │ │ + rsbeq r9, r4, ip, ror #31 │ │ │ │ + rsbeq r2, r9, r8, lsl #5 │ │ │ │ + rsbeq sl, r6, ip, lsl #20 │ │ │ │ + rsbeq sl, r6, ip, lsr #20 │ │ │ │ addeq ip, pc, r8, ror r0 @ │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -324983,25 +324983,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #32] @ 3901f4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq sp, r9, ip, lsl lr │ │ │ │ - strheq r9, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r2, r9, r0, asr r0 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq sp, r9, ip, ror #30 │ │ │ │ + rsbeq r9, r4, r0, lsl #30 │ │ │ │ + rsbeq r2, r9, r0, lsr #3 │ │ │ │ @ instruction: 0x008fbfb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 390250 │ │ │ │ ldr r2, [pc, #64] @ 390254 │ │ │ │ @@ -325009,25 +325009,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #32] @ 39025c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - ldrheq sp, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r9, r4, r8, asr #26 │ │ │ │ - rsbeq r1, r9, r8, ror #31 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq sp, r9, r4, lsl #30 │ │ │ │ + @ instruction: 0x00649e98 │ │ │ │ + rsbeq r2, r9, r8, lsr r1 │ │ │ │ addeq fp, pc, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 390310 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -325042,15 +325042,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 38f40c │ │ │ │ ldr r2, [pc, #80] @ 390324 │ │ │ │ ldr r3, [pc, #64] @ 390318 │ │ │ │ @@ -325065,84 +325065,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r0, asr sp │ │ │ │ + rsbseq sp, r9, r0, lsr #29 │ │ │ │ umullseq sl, r1, r8, fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r4, lsl r7 │ │ │ │ - rsbeq sl, r6, r4, lsr r7 │ │ │ │ + rsbeq sl, r6, r4, ror #16 │ │ │ │ + rsbeq sl, r6, r4, lsl #17 │ │ │ │ addseq sl, r1, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 390370 │ │ │ │ ldr r2, [pc, #48] @ 390374 │ │ │ │ ldr r1, [pc, #48] @ 390378 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2b7cbc │ │ │ │ - rsbseq sp, r9, r0, lsl #25 │ │ │ │ - rsbeq sl, r6, r4, ror #12 │ │ │ │ - rsbeq sl, r6, r8, ror #14 │ │ │ │ + ldrsbeq sp, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + strheq sl, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + strheq sl, [r6], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3903e0 │ │ │ │ ldr r2, [pc, #76] @ 3903e4 │ │ │ │ ldr r1, [pc, #76] @ 3903e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 3903d4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7bc8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2b7c54 │ │ │ │ - rsbseq sp, r9, ip, lsr #24 │ │ │ │ - rsbeq sl, r6, ip, lsl #12 │ │ │ │ - rsbeq sl, r6, r0, lsl r7 │ │ │ │ + rsbseq sp, r9, ip, ror sp │ │ │ │ + rsbeq sl, r6, ip, asr r7 │ │ │ │ + rsbeq sl, r6, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 390480 │ │ │ │ ldr r2, [pc, #124] @ 390484 │ │ │ │ ldr r1, [pc, #124] @ 390488 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7b2c │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -325157,17 +325157,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2b7d24 │ │ │ │ - ldrheq sp, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq sl, r6, r0, lsr #11 │ │ │ │ - rsbeq sl, r6, r4, lsr #13 │ │ │ │ + rsbseq sp, r9, ip, lsl #26 │ │ │ │ + strdeq sl, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq sl, [r6], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 390610 │ │ │ │ ldr r2, [pc, #364] @ 390614 │ │ │ │ ldr r3, [pc, #364] @ 390618 │ │ │ │ @@ -325182,26 +325182,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #308] @ 390624 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 390628 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #272] @ 39062c │ │ │ │ ldr r1, [pc, #272] @ 390630 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -325257,20 +325257,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r8, lsl fp │ │ │ │ + rsbseq sp, r9, r8, ror #24 │ │ │ │ addseq sl, r1, r8, ror r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, ip, ror #9 │ │ │ │ - rsbeq sl, r6, r4, ror #11 │ │ │ │ - rsbeq sl, r6, r0, ror #9 │ │ │ │ + rsbeq sl, r6, ip, lsr r6 │ │ │ │ + rsbeq sl, r6, r4, lsr r7 │ │ │ │ + rsbeq sl, r6, r0, lsr r6 │ │ │ │ addseq sl, r1, r0, lsr #18 │ │ │ │ @ instruction: 0x008418b4 │ │ │ │ addseq sl, r2, ip, ror #4 │ │ │ │ andeq r2, r0, ip, ror #13 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r4, asr r8 │ │ │ │ @@ -325284,15 +325284,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 390730 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 390734 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 3906e4 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -325327,20 +325327,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, ror #18 │ │ │ │ - rsbeq sl, r6, r0, asr #6 │ │ │ │ - rsbeq sl, r6, ip, asr #8 │ │ │ │ + ldrheq sp, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + @ instruction: 0x0066a490 │ │ │ │ + @ instruction: 0x0066a59c │ │ │ │ umullseq sl, r1, r8, r7 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sl, r6, ip, lsl r4 │ │ │ │ + rsbeq sl, r6, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 3908d0 │ │ │ │ ldr r1, [pc, #376] @ 3908d4 │ │ │ │ ldr r2, [pc, #376] @ 3908d8 │ │ │ │ @@ -325355,24 +325355,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #320] @ 3908e4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #288] @ 3908e8 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325433,23 +325433,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 3908fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 3907ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r4, ror #16 │ │ │ │ + ldrheq sp, [r9], #-148 @ 0xffffff6c @ │ │ │ │ addseq sl, r1, r4, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r8, lsr r2 │ │ │ │ - rsbeq sl, r6, ip, lsr #6 │ │ │ │ - rsbeq sl, r6, r4, lsr #4 │ │ │ │ + rsbeq sl, r6, r8, lsl #7 │ │ │ │ + rsbeq sl, r6, ip, ror r4 │ │ │ │ + rsbeq sl, r6, r4, ror r3 │ │ │ │ addeq r1, r4, r8, lsl #12 │ │ │ │ @ instruction: 0x00929fb0 │ │ │ │ - rsbseq sp, r9, ip, asr #15 │ │ │ │ + rsbseq sp, r9, ip, lsl r9 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r8, lsr #11 │ │ │ │ @ instruction: 0x00929ed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -325467,24 +325467,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #320] @ 390aa4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #288] @ 390aa8 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -325545,23 +325545,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 390abc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 3909b0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r4, lsr #13 │ │ │ │ + ldrsheq sp, [r9], #-116 @ 0xffffff8c @ │ │ │ │ addseq sl, r1, r4, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq sl, r6, r8, ror r0 │ │ │ │ - rsbeq sl, r6, ip, ror #2 │ │ │ │ - rsbeq sl, r6, r4, rrx │ │ │ │ + rsbeq sl, r6, r8, asr #3 │ │ │ │ + strheq sl, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq sl, [r6], #-20 @ 0xffffffec @ │ │ │ │ addeq r1, r4, r8, asr #8 │ │ │ │ @ instruction: 0x00929df0 │ │ │ │ - rsbseq sp, r9, r8, lsl #12 │ │ │ │ + rsbseq sp, r9, r8, asr r7 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sl, r1, r4, ror #7 │ │ │ │ addseq r9, r2, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -325579,24 +325579,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #452] @ 390ce8 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #420] @ 390cec │ │ │ │ ldr r1, [pc, #420] @ 390cf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 390cf4 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -325690,30 +325690,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r9, r8, ror #9 │ │ │ │ + rsbseq sp, r9, r8, lsr r6 │ │ │ │ addseq sl, r1, r0, asr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r9, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r9, r6, ip, lsr #31 │ │ │ │ - strheq r9, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sl, r6, r8 │ │ │ │ + strdeq sl, [r6], #-12 @ │ │ │ │ + rsbeq sl, r6, r0 │ │ │ │ addeq r1, r4, r8, lsl #5 │ │ │ │ addseq r9, r2, r4, asr #24 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ umullseq sl, r1, r0, r1 │ │ │ │ ldr r0, [pc, #4] @ 390d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r1, r4, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 390de0 │ │ │ │ ldr r2, [pc, #176] @ 390de4 │ │ │ │ @@ -325721,33 +325721,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #144] @ 390dec │ │ │ │ ldr r1, [pc, #144] @ 390df0 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #112] @ 390df4 │ │ │ │ ldr r1, [pc, #112] @ 390df8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r1, [pc, #88] @ 390dfc │ │ │ │ ldr r2, [pc, #88] @ 390e00 │ │ │ │ ldr r3, [pc, #88] @ 390e04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -325757,19 +325757,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r9, r0, lsr r3 │ │ │ │ - rsbeq r9, r6, r0, ror ip │ │ │ │ - @ instruction: 0x00669c90 │ │ │ │ - rsbeq r9, r4, r8, lsl #4 │ │ │ │ - rsbeq r1, r9, r8, lsr #9 │ │ │ │ + rsbseq sp, r9, r0, lsl #9 │ │ │ │ + rsbeq r9, r6, r0, asr #27 │ │ │ │ + rsbeq r9, r6, r0, ror #27 │ │ │ │ + rsbeq r9, r4, r8, asr r3 │ │ │ │ + strdeq r1, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ umulleq r1, r4, r0, r1 │ │ │ │ @ instruction: 0x008fb4bc │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -325781,15 +325781,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 390e74 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325797,22 +325797,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9affc8 │ │ │ │ + bl 9b0118 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 253ff4 │ │ │ │ - rsbseq sp, r9, r4, asr #4 │ │ │ │ - rsbeq r9, r6, r0, lsl #23 │ │ │ │ - rsbeq r9, r6, ip, ror sp │ │ │ │ + @ instruction: 0x0079d394 │ │ │ │ + ldrdeq r9, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r9, r6, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 390fd8 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -325827,15 +325827,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -325883,45 +325883,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254e64 │ │ │ │ b 390f70 │ │ │ │ ldr r0, [pc, #36] @ 390ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 254e64 │ │ │ │ b 390f70 │ │ │ │ - ldrheq sp, [r9], #-16 @ │ │ │ │ + rsbseq sp, r9, r0, lsl #6 │ │ │ │ addseq r9, r1, r8, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r9, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r9, r6, ip, asr #25 │ │ │ │ + rsbeq r9, r6, r0, lsr #24 │ │ │ │ + rsbeq r9, r6, ip, lsl lr │ │ │ │ addseq r9, r1, ip, lsr #29 │ │ │ │ - rsbeq r9, r6, r0, asr #24 │ │ │ │ - rsbeq r9, r6, r0, lsl #24 │ │ │ │ + @ instruction: 0x00669d90 │ │ │ │ + rsbeq r9, r6, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 391048 │ │ │ │ ldr r2, [pc, #56] @ 39104c │ │ │ │ ldr r1, [pc, #56] @ 391050 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #24] @ 391054 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38faf8 │ │ │ │ - rsbseq sp, r9, r4, asr r0 │ │ │ │ - @ instruction: 0x00669990 │ │ │ │ - strheq r9, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, r9, r4, lsr #3 │ │ │ │ + rsbeq r9, r6, r0, ror #21 │ │ │ │ + rsbeq r9, r6, r0, lsl #22 │ │ │ │ adceq r2, r1, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 39115c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -325937,15 +325937,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -325980,19 +325980,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq ip, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sp, r9, r8, asr #2 │ │ │ │ addseq r9, r1, r0, lsr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r9, r6, r8, lsl r9 │ │ │ │ - rsbeq r9, r6, r8, lsr r9 │ │ │ │ + rsbeq r9, r6, r8, ror #20 │ │ │ │ + rsbeq r9, r6, r8, lsl #21 │ │ │ │ addseq r9, r1, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 3912a4 │ │ │ │ @@ -326057,25 +326057,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r7 │ │ │ │ bl 38f798 │ │ │ │ b 391218 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r9, r1, r0, ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r1, r4, lsl #24 │ │ │ │ - ldrsheq ip, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r9, r6, r4, lsr r7 │ │ │ │ - rsbeq r9, r6, r4, asr r7 │ │ │ │ + rsbseq ip, r9, ip, asr #30 │ │ │ │ + rsbeq r9, r6, r4, lsl #17 │ │ │ │ + rsbeq r9, r6, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 3917bc │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -326092,26 +326092,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #1192] @ 3917d0 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2550ec │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -326195,15 +326195,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 38f744 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3916a0 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326272,15 +326272,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r8 │ │ │ │ bl 38f798 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 39168c │ │ │ │ add r5, r5, #1 │ │ │ │ b 391528 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ @@ -326290,15 +326290,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 253ff4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 391808 │ │ │ │ ldr r3, [pc, #368] @ 3917c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -326322,27 +326322,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 3914fc │ │ │ │ ldr r1, [pc, #356] @ 39180c │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9affc8 │ │ │ │ + bl 9b0118 │ │ │ │ b 391648 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 391810 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a7b4 │ │ │ │ + bl 99a904 │ │ │ │ b 391648 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 2550ec │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -326359,74 +326359,74 @@ │ │ │ │ ldr r1, [pc, #228] @ 391818 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 391648 │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 39181c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 391820 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 391638 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 391824 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 391828 │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ b 391638 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0079cd94 │ │ │ │ + rsbseq ip, r9, r4, ror #29 │ │ │ │ addseq r9, r1, ip, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r9, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r9, r6, r4, lsr #17 │ │ │ │ - rsbeq r9, r6, r8, lsr #13 │ │ │ │ + rsbeq r9, r6, r4, lsl #16 │ │ │ │ + strdeq r9, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r9, [r6], #-120 @ 0xffffff88 @ │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbseq ip, r9, ip, asr #23 │ │ │ │ - rsbeq r9, r6, r8, lsl #10 │ │ │ │ - rsbeq r9, r6, r8, lsr #10 │ │ │ │ - rsbseq ip, r9, ip, ror fp │ │ │ │ + rsbseq ip, r9, ip, lsl sp │ │ │ │ + rsbeq r9, r6, r8, asr r6 │ │ │ │ + rsbeq r9, r6, r8, ror r6 │ │ │ │ + rsbseq ip, r9, ip, asr #25 │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - ldrdeq r9, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r9, r6, r0, lsl #8 │ │ │ │ - rsbeq r2, r5, r8, lsr #15 │ │ │ │ - rsbeq r9, r6, r8, lsl #12 │ │ │ │ + rsbeq r9, r6, r4, lsr #10 │ │ │ │ + rsbeq r9, r6, r0, asr r5 │ │ │ │ + strdeq r2, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, r6, r8, asr r7 │ │ │ │ @ instruction: 0x009197d4 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - rsbeq r9, r6, r8, asr r5 │ │ │ │ - rsbeq r9, r6, r4, lsl r5 │ │ │ │ - strdeq r9, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r2, r5, ip, ror r6 │ │ │ │ - strheq r9, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq r9, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r9, r6, ip, lsl #9 │ │ │ │ + rsbeq r9, r6, r8, lsr #13 │ │ │ │ + rsbeq r9, r6, r4, ror #12 │ │ │ │ + rsbeq r9, r6, r0, asr #12 │ │ │ │ + rsbeq r2, r5, ip, asr #15 │ │ │ │ + rsbeq r9, r6, r4, lsl #12 │ │ │ │ + rsbeq r9, r6, r4, lsr #12 │ │ │ │ + ldrdeq r9, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #4] @ 391838 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r0, r4, ip, asr #14 │ │ │ │ │ │ │ │ 0039183c : │ │ │ │ bx lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326437,15 +326437,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39187c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r0, r4, ip, lsr r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -326466,15 +326466,15 @@ │ │ │ │ beq 3918c0 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ mvn r3, #0 │ │ │ │ b 3918d4 │ │ │ │ mov r3, #0 │ │ │ │ b 3918d4 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -326510,15 +326510,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 391880 │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 391880 │ │ │ │ - rsbseq ip, r9, ip, lsr #15 │ │ │ │ + ldrsheq ip, [r9], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 3919cc │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -326540,27 +326540,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 391a44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #40] @ 391a48 │ │ │ │ ldr r1, [pc, #40] @ 391a4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - ldrsbeq ip, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r4, r4, ror #10 │ │ │ │ - rsbeq r0, r9, r4, lsl #16 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq ip, r9, r4, lsr #16 │ │ │ │ + strheq r8, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, r9, r4, asr r9 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, pc, r4, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 391b44 │ │ │ │ @@ -326573,15 +326573,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 391b04 │ │ │ │ ldr r2, [pc, #160] @ 391b50 │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -326591,15 +326591,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326607,28 +326607,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 391b54 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq ip, r9, r8, ror #12 │ │ │ │ - rsbeq r9, r6, r0, lsr #4 │ │ │ │ - rsbeq r9, r6, r4, lsr r2 │ │ │ │ + ldrheq ip, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, r6, r0, ror r3 │ │ │ │ + rsbeq r9, r6, r4, lsl #7 │ │ │ │ addeq r0, r4, r0, lsl #10 │ │ │ │ - strheq r9, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r6, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 391c2c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326636,59 +326636,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 391c30 │ │ │ │ ldr r1, [pc, #172] @ 391c34 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #152] @ 391c38 │ │ │ │ ldr r1, [pc, #152] @ 391c3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 391c40 │ │ │ │ ldr r7, [pc, #140] @ 391c44 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #112] @ 391c48 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32b18c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 33fd60 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fe60 │ │ │ │ - rsbseq ip, r9, r4, ror #10 │ │ │ │ - rsbeq r9, r6, r4, lsl r1 │ │ │ │ - rsbeq r9, r6, r4, lsr #2 │ │ │ │ - rsbeq r8, r4, r4, asr #7 │ │ │ │ - rsbeq r0, r9, r4, ror #12 │ │ │ │ - @ instruction: 0x0065b590 │ │ │ │ - rsbeq fp, r5, r4, lsr #11 │ │ │ │ + ldrheq ip, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r9, r6, r4, ror #4 │ │ │ │ + rsbeq r9, r6, r4, ror r2 │ │ │ │ + rsbeq r8, r4, r4, lsl r5 │ │ │ │ + strheq r0, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq fp, r5, r0, ror #13 │ │ │ │ + strdeq fp, [r5], #-100 @ 0xffffff9c @ │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 00391c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -326746,22 +326746,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 391dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 391cac │ │ │ │ ldr r2, [pc, #96] @ 391dd0 │ │ │ │ ldr r3, [pc, #64] @ 391db4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -326769,28 +326769,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 391da4 │ │ │ │ ldr r0, [pc, #64] @ 391dd4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, r8, lsr #14 │ │ │ │ umullseq r9, r1, ip, r1 │ │ │ │ addseq r9, r1, r8, lsr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r1, r0, ror r1 │ │ │ │ andeq r3, r0, r4, asr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r8, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, r6, ip, lsl #2 │ │ │ │ ldrheq r9, [r1], r4 │ │ │ │ - strheq r8, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, r6, ip, lsl #2 │ │ │ │ │ │ │ │ 00391dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 391f1c │ │ │ │ @@ -326851,41 +326851,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 391f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 391e38 │ │ │ │ ldr r0, [pc, #60] @ 391f48 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 391e38 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r4, lsr r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ adceq r1, r1, r4, lsl #11 │ │ │ │ addseq r9, r1, ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ adceq r1, r1, ip, asr #10 │ │ │ │ @ instruction: 0x00918fd4 │ │ │ │ andeq r1, r0, r0, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r6, r0, lsl #29 │ │ │ │ - rsbeq r8, r6, r4, lsr #29 │ │ │ │ + ldrdeq r8, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq r8, [r6], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 00391f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 392080 │ │ │ │ @@ -326940,68 +326940,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3920a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 391fa4 │ │ │ │ ldr r0, [pc, #60] @ 3920a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 391fa4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, r0, asr #29 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r8, r1, r0, lsr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r1, [r1], r8 @ │ │ │ │ addseq r8, r1, r8, ror lr │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r6, r8, lsl #27 │ │ │ │ - rsbeq r8, r6, ip, lsr #27 │ │ │ │ + ldrdeq r8, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r8, [r6], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3920d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq pc, r3, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 39215c │ │ │ │ ldr r2, [pc, #104] @ 392160 │ │ │ │ ldr r1, [pc, #104] @ 392164 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #76] @ 392168 │ │ │ │ ldr lr, [pc, #76] @ 39216c │ │ │ │ ldr ip, [pc, #76] @ 392170 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -327011,19 +327011,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 392174 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq ip, r9, r0, lsr #32 │ │ │ │ - rsbeq r7, r4, r4, ror #28 │ │ │ │ - rsbeq r0, r9, r4, lsl #2 │ │ │ │ - rsbeq r8, r6, r8, lsr #26 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq ip, r9, r0, ror r1 │ │ │ │ + strheq r7, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r0, r9, r4, asr r2 │ │ │ │ + rsbeq r8, r6, r8, ror lr │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ umulleq sl, pc, r4, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -327037,49 +327037,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 750aac │ │ │ │ + bl 750bfc │ │ │ │ ldr r1, [pc, #228] @ 3922bc │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 392264 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 75348c │ │ │ │ + bl 7535dc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 3922c0 │ │ │ │ @@ -327089,46 +327089,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq fp, r9, r8, lsl #31 │ │ │ │ - ldrdeq sp, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sp, r5, ip, ror #3 │ │ │ │ - rsbeq r8, r6, r0, ror ip │ │ │ │ - rsbseq fp, r9, r8, lsr #29 │ │ │ │ - strdeq r8, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, r6, r0, ror #23 │ │ │ │ + ldrsbeq ip, [r9], #-8 @ │ │ │ │ + rsbeq sp, r5, r8, lsr #6 │ │ │ │ + rsbeq sp, r5, ip, lsr r3 │ │ │ │ + rsbeq r8, r6, r0, asr #27 │ │ │ │ + ldrsheq fp, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, r6, ip, asr #26 │ │ │ │ + rsbeq r8, r6, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #92] @ 39234c │ │ │ │ ldr r2, [pc, #92] @ 392350 │ │ │ │ ldr r1, [pc, #92] @ 392354 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39232c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -327136,17 +327136,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, r8, lsr #28 │ │ │ │ - rsbeq sp, r5, r4, ror r0 │ │ │ │ - rsbeq sp, r5, ip, lsl #1 │ │ │ │ + rsbseq fp, r9, r8, ror pc │ │ │ │ + rsbeq sp, r5, r4, asr #3 │ │ │ │ + ldrdeq sp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 00392358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 392428 │ │ │ │ @@ -327156,15 +327156,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 39242c │ │ │ │ ldr r1, [pc, #164] @ 392430 │ │ │ │ ldr r3, [pc, #164] @ 392434 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 392408 │ │ │ │ ldr r8, [pc, #140] @ 392438 │ │ │ │ ldr r7, [pc, #140] @ 39243c │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -327174,15 +327174,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 392408 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3923bc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -327193,47 +327193,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r9, ip, lsr #27 │ │ │ │ - ldrdeq r7, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq pc, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsheq fp, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r7, r4, ip, lsr #26 │ │ │ │ + rsbeq pc, r8, r0, asr #24 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq ip, r5, r8, asr #31 │ │ │ │ - rsbeq ip, r5, r0, ror #31 │ │ │ │ + rsbeq sp, r5, r8, lsl r1 │ │ │ │ + rsbeq sp, r5, r0, lsr r1 │ │ │ │ │ │ │ │ 00392440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 3924a0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r8, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r6, ip, lsr #22 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3924f8 │ │ │ │ ldr r1, [pc, #136] @ 392544 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327266,15 +327266,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 3924f8 │ │ │ │ b 3924f4 │ │ │ │ - rsbseq fp, r9, r0, asr #25 │ │ │ │ + rsbseq fp, r9, r0, lsl lr │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -327291,15 +327291,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3925ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq pc, r3, ip, lsr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 392684 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327308,25 +327308,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 392688 │ │ │ │ ldr r1, [pc, #172] @ 39268c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #152] @ 392690 │ │ │ │ ldr r1, [pc, #152] @ 392694 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #120] @ 392698 │ │ │ │ ldr r1, [pc, #120] @ 39269c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3926a0 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 3926a4 │ │ │ │ @@ -327346,24 +327346,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq fp, [r9], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r7, r4, ip, lsl #19 │ │ │ │ - rsbeq pc, r8, r8, lsr #24 │ │ │ │ - rsbeq r7, r5, r8, asr ip │ │ │ │ - rsbeq r0, r5, r0, lsr lr │ │ │ │ + rsbseq fp, r9, r4, lsl #26 │ │ │ │ + ldrdeq r7, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, r8, r8, ror sp @ │ │ │ │ + rsbeq r7, r5, r8, lsr #27 │ │ │ │ + rsbeq r0, r5, r0, lsl #31 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ umulleq pc, r3, r8, sl @ │ │ │ │ - rsbeq r8, r6, ip, asr #16 │ │ │ │ + @ instruction: 0x0066899c │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 392730 │ │ │ │ mov r1, #1 │ │ │ │ @@ -327463,19 +327463,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3927e8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3927dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 392ba8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -327492,15 +327492,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 392bb8 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -327545,79 +327545,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #544] @ 392bcc │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #504] @ 392bd0 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #456] @ 392bd4 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #408] @ 392bd8 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #356] @ 392bdc │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -327648,15 +327648,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 392be4 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr ip, [pc, #160] @ 392be8 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -327675,30 +327675,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq fp, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq fp, r9, r4, asr #20 │ │ │ │ addseq r8, r1, r8, lsl #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r8, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r8, r6, r8, lsl #12 │ │ │ │ + rsbeq r8, r6, ip, asr #14 │ │ │ │ + rsbeq r8, r6, r8, asr r7 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq pc, r3, r0, ror r7 @ │ │ │ │ - rsbeq r8, r6, r8, asr r5 │ │ │ │ - rsbeq r8, r6, r4, lsr r5 │ │ │ │ - rsbeq r8, r6, r8, lsl r5 │ │ │ │ - strdeq r8, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq r8, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r8, r6, r8, lsr #9 │ │ │ │ - rsbeq r7, r4, r0, asr #8 │ │ │ │ - rsbeq pc, r8, r0, ror #13 │ │ │ │ + rsbeq r8, r6, r8, lsr #13 │ │ │ │ + rsbeq r8, r6, r4, lsl #13 │ │ │ │ + rsbeq r8, r6, r8, ror #12 │ │ │ │ + rsbeq r8, r6, r8, asr #12 │ │ │ │ + rsbeq r8, r6, r0, lsr #12 │ │ │ │ + strdeq r8, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x00647590 │ │ │ │ + rsbeq pc, r8, r0, lsr r8 @ │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0x009182bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -327712,25 +327712,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392358 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 392cf0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #308] @ 392d7c │ │ │ │ ldr r2, [pc, #308] @ 392d80 │ │ │ │ ldr r1, [pc, #308] @ 392d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 392d50 │ │ │ │ cmp r3, #3 │ │ │ │ bne 392d34 │ │ │ │ @@ -327790,19 +327790,19 @@ │ │ │ │ beq 392cf0 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 392cf4 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 392cd4 │ │ │ │ - rsbseq fp, r9, r0, lsr r5 │ │ │ │ - rsbeq ip, r5, ip, lsl r7 │ │ │ │ - rsbeq ip, r5, r0, lsr r7 │ │ │ │ + rsbseq fp, r9, r0, lsl #13 │ │ │ │ + rsbeq ip, r5, ip, ror #16 │ │ │ │ + rsbeq ip, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 392fa0 │ │ │ │ ldr r4, [pc, #512] @ 392fa4 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -327813,49 +327813,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r2, [pc, #460] @ 392fac │ │ │ │ ldr r1, [pc, #460] @ 392fb0 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #436] @ 392fb4 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 392fb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #416] @ 392fbc │ │ │ │ ldr r1, [pc, #416] @ 392fc0 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 392fc4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #384] @ 392fc8 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 392f88 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -327929,50 +327929,50 @@ │ │ │ │ b 392f04 │ │ │ │ ldr r0, [pc, #60] @ 392fcc │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsbeq fp, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - strheq r7, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq pc, r8, r4, asr r4 @ │ │ │ │ - @ instruction: 0x0065c590 │ │ │ │ - rsbeq r8, r6, r0, rrx │ │ │ │ - rsbeq pc, r8, r8, ror r0 @ │ │ │ │ + rsbseq fp, r9, ip, lsr #10 │ │ │ │ + rsbeq r7, r4, r8, lsl #6 │ │ │ │ + rsbeq pc, r8, r4, lsr #11 │ │ │ │ + rsbeq ip, r5, r0, ror #13 │ │ │ │ + strheq r8, [r6], #-16 @ │ │ │ │ + rsbeq pc, r8, r8, asr #3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r7, r5, r4, lsr r4 │ │ │ │ - rsbeq r0, r5, ip, lsl #12 │ │ │ │ - rsbeq r8, r6, ip, lsl #1 │ │ │ │ - rsbeq r8, r6, r4, lsl #1 │ │ │ │ - rsbeq r7, r6, r4, lsr #31 │ │ │ │ + rsbeq r7, r5, r4, lsl #11 │ │ │ │ + rsbeq r0, r5, ip, asr r7 │ │ │ │ + ldrdeq r8, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r8, [r6], #-20 @ 0xffffffec @ │ │ │ │ + strdeq r8, [r6], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 392358 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 393058 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #104] @ 393078 │ │ │ │ ldr r2, [pc, #104] @ 39307c │ │ │ │ ldr r1, [pc, #104] @ 393080 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393058 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -327983,40 +327983,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r9, r8, ror #2 │ │ │ │ - rsbeq ip, r5, r4, asr r3 │ │ │ │ - rsbeq ip, r5, ip, ror #6 │ │ │ │ + ldrheq fp, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq ip, r5, r4, lsr #9 │ │ │ │ + strheq ip, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 392358 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 393118 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #120] @ 393138 │ │ │ │ ldr r2, [pc, #120] @ 39313c │ │ │ │ ldr r1, [pc, #120] @ 393140 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393118 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -328031,17 +328031,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq fp, [r9], #-8 @ │ │ │ │ - rsbeq ip, r5, r4, lsr #5 │ │ │ │ - strheq ip, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq fp, r9, r8, lsl #4 │ │ │ │ + strdeq ip, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq ip, r5, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -328064,25 +328064,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392358 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 393214 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #108] @ 393234 │ │ │ │ ldr r2, [pc, #108] @ 393238 │ │ │ │ ldr r1, [pc, #108] @ 39323c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 393214 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -328094,17 +328094,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq sl, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x0065c19c │ │ │ │ - strheq ip, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq fp, r9, r0, lsl #2 │ │ │ │ + rsbeq ip, r5, ip, ror #5 │ │ │ │ + rsbeq ip, r5, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -328115,25 +328115,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392358 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3932d4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #136] @ 39331c │ │ │ │ ldr r2, [pc, #136] @ 393320 │ │ │ │ ldr r1, [pc, #136] @ 393324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3932d4 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -328152,17 +328152,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r9, r4, ror #29 │ │ │ │ - ldrdeq ip, [r5], #-0 @ │ │ │ │ - rsbeq ip, r5, r4, ror #1 │ │ │ │ + rsbseq fp, r9, r4, lsr r0 │ │ │ │ + rsbeq ip, r5, r0, lsr #4 │ │ │ │ + rsbeq ip, r5, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -328185,25 +328185,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 392358 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 393418 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr ip, [pc, #180] @ 393460 │ │ │ │ ldr r2, [pc, #180] @ 393464 │ │ │ │ ldr r1, [pc, #180] @ 393468 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 39340c │ │ │ │ cmp r3, #3 │ │ │ │ bne 393438 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -328233,17 +328233,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq sl, r9, ip, asr #27 │ │ │ │ - strheq fp, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - ldrdeq fp, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sl, r9, ip, lsl pc │ │ │ │ + rsbeq ip, r5, r8, lsl #2 │ │ │ │ + rsbeq ip, r5, r0, lsr #2 │ │ │ │ │ │ │ │ 0039346c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00393470 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -328256,18 +328256,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 3934a8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 99a618 │ │ │ │ - rsbeq r7, r6, r8, lsl #22 │ │ │ │ - rsbseq sl, r9, r0, asr #27 │ │ │ │ - rsbeq r7, r6, r0, ror #21 │ │ │ │ + b 99a768 │ │ │ │ + rsbeq r7, r6, r8, asr ip │ │ │ │ + rsbseq sl, r9, r0, lsl pc │ │ │ │ + rsbeq r7, r6, r0, lsr ip │ │ │ │ │ │ │ │ 003934ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 39350c │ │ │ │ @@ -328277,26 +328277,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, r9, ip, ror sp │ │ │ │ - rsbeq r7, r6, r0, asr #21 │ │ │ │ - @ instruction: 0x00667a98 │ │ │ │ + rsbseq sl, r9, ip, asr #29 │ │ │ │ + rsbeq r7, r6, r0, lsl ip │ │ │ │ + rsbeq r7, r6, r8, ror #23 │ │ │ │ │ │ │ │ 00393518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 393578 │ │ │ │ @@ -328306,58 +328306,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, r9, r0, lsl sp │ │ │ │ - rsbeq r7, r6, r4, asr sl │ │ │ │ - rsbeq r7, r6, ip, lsr #20 │ │ │ │ + rsbseq sl, r9, r0, ror #28 │ │ │ │ + rsbeq r7, r6, r4, lsr #23 │ │ │ │ + rsbeq r7, r6, ip, ror fp │ │ │ │ │ │ │ │ 00393584 : │ │ │ │ ldr r3, [pc, #36] @ 3935b0 │ │ │ │ ldr ip, [pc, #36] @ 3935b4 │ │ │ │ ldr r1, [pc, #36] @ 3935b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 99a618 │ │ │ │ - ldrheq sl, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq r7, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq r7, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + b 99a768 │ │ │ │ + rsbseq sl, r9, ip, lsl #28 │ │ │ │ + rsbeq r7, r6, r8, asr #22 │ │ │ │ + rsbeq r7, r6, r4, lsr #22 │ │ │ │ │ │ │ │ 003935bc : │ │ │ │ ldr r3, [pc, #36] @ 3935e8 │ │ │ │ ldr ip, [pc, #36] @ 3935ec │ │ │ │ ldr r1, [pc, #36] @ 3935f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 99a618 │ │ │ │ - rsbseq sl, r9, r4, lsl #25 │ │ │ │ - rsbeq r7, r6, r0, asr #19 │ │ │ │ - @ instruction: 0x0066799c │ │ │ │ + b 99a768 │ │ │ │ + ldrsbeq sl, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r6, r0, lsl fp │ │ │ │ + rsbeq r7, r6, ip, ror #21 │ │ │ │ │ │ │ │ 003935f4 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003935fc : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -328369,15 +328369,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00393610 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 393624 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq lr, r3, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -328470,27 +328470,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ b 3936b4 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 3936b4 │ │ │ │ ldr r5, [pc, #24] @ 3937e8 │ │ │ │ mov r6, #0 │ │ │ │ b 3936b4 │ │ │ │ @ instruction: 0x009177b0 │ │ │ │ - ldrsheq sl, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq sl, [r9], #-181 @ 0xffffff4b @ │ │ │ │ + rsbseq sl, r9, r8, asr #26 │ │ │ │ + rsbseq sl, r9, r5, asr #26 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, r6, ip, lsr #16 │ │ │ │ + rsbeq r7, r6, ip, ror r9 │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 393934 │ │ │ │ ldr r3, [pc, #304] @ 393938 │ │ │ │ @@ -328500,15 +328500,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -328532,56 +328532,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 393944 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992340 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 992b9c │ │ │ │ + bl 992cec │ │ │ │ ldr r2, [pc, #124] @ 393948 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 993988 │ │ │ │ + bl 993ad8 │ │ │ │ ldr r2, [pc, #100] @ 39394c │ │ │ │ ldr r3, [pc, #100] @ 393950 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41b7d0 │ │ │ │ - strheq r7, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sl, r9, ip, lsr fp │ │ │ │ - @ instruction: 0x0066779c │ │ │ │ + rsbeq r7, r6, r4, lsl #18 │ │ │ │ + rsbseq sl, r9, ip, lsl #25 │ │ │ │ + rsbeq r7, r6, ip, ror #17 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq lr, r3, r0, asr #18 │ │ │ │ - ldrdeq r7, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, r6, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 393a18 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -328589,25 +328589,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 393a1c │ │ │ │ ldr r1, [pc, #156] @ 393a20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #136] @ 393a24 │ │ │ │ ldr r1, [pc, #136] @ 393a28 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #104] @ 393a2c │ │ │ │ ldr r3, [pc, #104] @ 393a30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 393a34 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -328623,19 +328623,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq sl, [r9], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r6, r4, r8, ror #11 │ │ │ │ - rsbeq lr, r8, r4, lsl #17 │ │ │ │ - strheq r6, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, r4, ip, lsl #21 │ │ │ │ + rsbseq sl, r9, ip, lsr #22 │ │ │ │ + rsbeq r6, r4, r8, lsr r7 │ │ │ │ + ldrdeq lr, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r5, r4, lsl #20 │ │ │ │ + ldrdeq pc, [r4], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -328708,23 +328708,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 393e7c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9d8f54 │ │ │ │ + bl 9d90a4 │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 992d00 │ │ │ │ + bl 992e50 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 393e80 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9926e4 │ │ │ │ + b 992834 │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328768,16 +328768,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41644c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 393e38 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d8f54 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d90a4 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -328802,23 +328802,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #408] @ 393e88 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328889,32 +328889,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d9c0 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d8f8c │ │ │ │ + bl 9d90dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 41d9c0 │ │ │ │ @ instruction: 0x009173b4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r7, r6, r8, ror #8 │ │ │ │ + strheq r7, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - rsbseq sl, r9, sl, asr r7 │ │ │ │ + rsbseq sl, r9, sl, lsr #17 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -328958,51 +328958,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 393f00 │ │ │ │ addseq r6, r1, ip, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - @ instruction: 0x00667094 │ │ │ │ + rsbeq r7, r6, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 393fd8 │ │ │ │ ldr r2, [pc, #84] @ 393fdc │ │ │ │ ldr r1, [pc, #84] @ 393fe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #52] @ 393fe4 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 75cd68 │ │ │ │ - ldrheq sl, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r7, r6, r4, lsr #32 │ │ │ │ - rsbeq r7, r6, r0, lsr r0 │ │ │ │ - rsbeq r7, r6, r8, rrx │ │ │ │ + b 75ceb8 │ │ │ │ + rsbseq sl, r9, ip, lsl #10 │ │ │ │ + rsbeq r7, r6, r4, ror r1 │ │ │ │ + rsbeq r7, r6, r0, lsl #3 │ │ │ │ + strheq r7, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 3940b4 │ │ │ │ ldr r3, [pc, #180] @ 3940b8 │ │ │ │ ldr r1, [pc, #180] @ 3940bc │ │ │ │ @@ -329010,15 +329010,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #144] @ 3940c0 │ │ │ │ ldr r3, [pc, #144] @ 3940c4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -329030,33 +329030,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 3940c8 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992d00 │ │ │ │ + bl 992e50 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 993e20 │ │ │ │ + bl 993f70 │ │ │ │ mov r0, r5 │ │ │ │ - bl 992ca4 │ │ │ │ + bl 992df4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 992248 │ │ │ │ + bl 992398 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 415f6c │ │ │ │ - rsbeq r6, r6, ip, lsr #31 │ │ │ │ - rsbseq sl, r9, ip, lsr r3 │ │ │ │ - rsbeq r6, r6, r8, lsr #31 │ │ │ │ + strdeq r7, [r6], #-12 @ │ │ │ │ + rsbseq sl, r9, ip, lsl #9 │ │ │ │ + strdeq r7, [r6], #-8 @ │ │ │ │ @ instruction: 0x00916df4 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -329102,15 +329102,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39423c │ │ │ │ ldr r1, [pc, #272] @ 394298 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3941b0 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 3941a0 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -329121,19 +329121,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 3942a0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 3942a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d8f8c │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d90dc │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 39411c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 514d4c │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -329148,38 +329148,38 @@ │ │ │ │ bl 41d9c0 │ │ │ │ bl 514df0 │ │ │ │ b 39411c │ │ │ │ ldr r1, [pc, #100] @ 3942a8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 3942ac │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9926e4 │ │ │ │ + bl 992834 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 41644c │ │ │ │ b 394234 │ │ │ │ addseq r6, r1, r0, asr #26 │ │ │ │ andeq r2, r0, ip, asr #28 │ │ │ │ - rsbeq r6, r6, r4, lsr #29 │ │ │ │ - strheq r6, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq r6, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r7, r6, r4 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbeq r6, r6, ip, lsr #28 │ │ │ │ - strdeq r6, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, r6, ip, ror pc │ │ │ │ + rsbeq r6, r6, r4, asr #30 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq r6, r6, ip, ror #26 │ │ │ │ + strheq r6, [r6], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 3944f0 │ │ │ │ @@ -329220,15 +329220,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -329238,15 +329238,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 3943fc │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -329295,40 +329295,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 394380 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d9c0 │ │ │ │ ldr r0, [pc, #48] @ 3944f8 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39433c │ │ │ │ ldr r0, [pc, #28] @ 3944fc │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 394468 │ │ │ │ addseq r6, r1, r4, asr fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r6, r6, r0, ror #22 │ │ │ │ - rsbeq r6, r6, r8, asr #22 │ │ │ │ + strheq r6, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x00666c98 │ │ │ │ ldr r1, [sp] │ │ │ │ orr r2, r2, r3 │ │ │ │ cmp r1, #16 │ │ │ │ cmpeq r2, #0 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ bne 394528 │ │ │ │ @@ -329340,15 +329340,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 394550 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756fb8 │ │ │ │ + b 757108 │ │ │ │ addeq sp, r3, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #168] @ 394614 │ │ │ │ ldr r2, [pc, #168] @ 394618 │ │ │ │ @@ -329356,25 +329356,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #136] @ 394620 │ │ │ │ ldr r1, [pc, #136] @ 394624 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #104] @ 394628 │ │ │ │ ldr r1, [pc, #104] @ 39462c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ ldr r2, [pc, #92] @ 394630 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ @@ -329390,19 +329390,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r9, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r5, r4, ip, ror #19 │ │ │ │ - rsbeq sp, r8, ip, lsl #25 │ │ │ │ - rsbeq r5, r4, r8, ror #19 │ │ │ │ - rsbeq r5, r4, r0, lsl #20 │ │ │ │ + rsbseq r9, r9, ip, asr #30 │ │ │ │ + rsbeq r5, r4, ip, lsr fp │ │ │ │ + ldrdeq sp, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r5, r4, r8, lsr fp │ │ │ │ + rsbeq r5, r4, r0, asr fp │ │ │ │ ldrdeq sp, [r3], ip │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -329412,15 +329412,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #14 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #96] @ 0x60 │ │ │ │ add r0, r0, #106 @ 0x6a │ │ │ │ bl 2550ec │ │ │ │ mov r3, #1 │ │ │ │ @@ -329429,17 +329429,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r9, r0, lsr #26 │ │ │ │ - strdeq r6, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r6, r6, r0, ror sl │ │ │ │ + rsbseq r9, r9, r0, ror lr │ │ │ │ + rsbeq r6, r6, r0, asr #22 │ │ │ │ + rsbeq r6, r6, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #400] @ 394864 │ │ │ │ ldr r8, [pc, #400] @ 394868 │ │ │ │ ldr r7, [pc, #400] @ 39486c │ │ │ │ @@ -329449,30 +329449,30 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r9, r0 │ │ │ │ bl 414660 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #336] @ 394870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75bc3c │ │ │ │ + bl 75bd8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 394814 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r0, #0 │ │ │ │ beq 394814 │ │ │ │ cmp r5, #0 │ │ │ │ beq 39475c │ │ │ │ ldrb r3, [r5, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3947ac │ │ │ │ @@ -329484,15 +329484,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -329530,40 +329530,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x00799c98 │ │ │ │ - rsbeq r6, r6, r0, ror r9 │ │ │ │ - strdeq r6, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r7, lr, ip, ror r7 │ │ │ │ - ldrsheq r9, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r6, r6, ip, ror #18 │ │ │ │ - rsbeq r6, r6, r0, asr #18 │ │ │ │ - strdeq r6, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r6, r6, r4, lsl #18 │ │ │ │ + rsbseq r9, r9, r8, ror #27 │ │ │ │ + rsbeq r6, r6, r0, asr #21 │ │ │ │ + rsbeq r6, r6, r8, asr #22 │ │ │ │ + rsbeq r7, lr, ip, asr #17 │ │ │ │ + rsbseq r9, r9, ip, asr #26 │ │ │ │ + strheq r6, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x00666a90 │ │ │ │ + rsbeq r6, r6, ip, asr #20 │ │ │ │ + rsbeq r6, r6, r4, asr sl │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ adceq lr, r0, r4, lsr #23 │ │ │ │ - rsbseq r9, r9, r4, asr #22 │ │ │ │ - strheq r6, [r6], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r6, r6, r4, ror #16 │ │ │ │ - rsbeq r6, r6, r4, asr #16 │ │ │ │ + @ instruction: 0x00799c94 │ │ │ │ + rsbeq r6, r6, r4, lsl #20 │ │ │ │ + strheq r6, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x00666994 │ │ │ │ ldr r0, [pc, #4] @ 3948ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq sp, r3, r0, ror #20 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -329598,15 +329598,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cf2c │ │ │ │ + bl 70d07c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -329645,15 +329645,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98f718 │ │ │ │ + bl 98f868 │ │ │ │ b 3949dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 394d54 │ │ │ │ ldr r2, [pc, #804] @ 394d58 │ │ │ │ @@ -329661,15 +329661,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r8, [pc, #772] @ 394d60 │ │ │ │ ldr ip, [pc, #772] @ 394d64 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -329682,28 +329682,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #696] @ 394d68 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -329730,15 +329730,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 394bb4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 98f5ac │ │ │ │ + bl 98f6fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 394d30 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 394cdc │ │ │ │ ldr r2, [pc, #500] @ 394d7c │ │ │ │ @@ -329838,15 +329838,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 394d8c │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ b 394b14 │ │ │ │ ldr r3, [pc, #88] @ 394d90 │ │ │ │ @@ -329854,32 +329854,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 394d98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 394d9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r9, ip, ror r9 │ │ │ │ - rsbeq r6, r6, r8, lsl r7 │ │ │ │ - rsbeq r6, r6, ip, lsr #14 │ │ │ │ + rsbseq r9, r9, ip, asr #21 │ │ │ │ + rsbeq r6, r6, r8, ror #16 │ │ │ │ + rsbeq r6, r6, ip, ror r8 │ │ │ │ addeq sp, r3, r0, lsr #17 │ │ │ │ - rsbeq r6, r6, r8, lsl r7 │ │ │ │ - ldrdeq r6, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq sp, r1, r0, lsr r8 │ │ │ │ - rsbeq r6, r6, ip, lsl #12 │ │ │ │ - rsbeq pc, r6, ip, asr #18 │ │ │ │ - rsbeq r6, r6, r4, asr r6 │ │ │ │ + rsbeq r6, r6, r8, ror #16 │ │ │ │ + rsbeq r6, r6, ip, lsr #16 │ │ │ │ + rsbseq sp, r1, r0, lsl #19 │ │ │ │ + rsbeq r6, r6, ip, asr r7 │ │ │ │ + @ instruction: 0x0066fa9c │ │ │ │ + rsbeq r6, r6, r4, lsr #15 │ │ │ │ bge fee3f830 <__bss_end__@@Base+0xfe076c68> │ │ │ │ addeq sp, r3, r8, ror r7 │ │ │ │ - @ instruction: 0x00666598 │ │ │ │ - rsbeq r6, r6, r0, lsr #9 │ │ │ │ - @ instruction: 0x00666490 │ │ │ │ - rsbseq r9, r9, r8, ror r6 │ │ │ │ - rsbeq r6, r6, r0, lsl r4 │ │ │ │ - rsbseq r9, r0, r4, lsl #13 │ │ │ │ + rsbeq r6, r6, r8, ror #13 │ │ │ │ + strdeq r6, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r6, r6, r0, ror #11 │ │ │ │ + rsbseq r9, r9, r8, asr #15 │ │ │ │ + rsbeq r6, r6, r0, ror #10 │ │ │ │ + ldrsbeq r9, [r0], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 394e7c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -329888,25 +329888,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 394e80 │ │ │ │ ldr r1, [pc, #180] @ 394e84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #160] @ 394e88 │ │ │ │ ldr r1, [pc, #160] @ 394e8c │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #128] @ 394e90 │ │ │ │ ldr r3, [pc, #128] @ 394e94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 394e98 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -329920,31 +329920,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 394ea0 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r1, [pc, #60] @ 394ea4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - ldrsheq r9, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x0064519c │ │ │ │ - rsbeq sp, r8, r8, lsr r4 │ │ │ │ - rsbeq r5, r5, r8, ror #8 │ │ │ │ - rsbeq lr, r4, r0, asr #12 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq r9, r9, ip, asr #14 │ │ │ │ + rsbeq r5, r4, ip, ror #5 │ │ │ │ + rsbeq sp, r8, r8, lsl #11 │ │ │ │ + strheq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x0064e790 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq r6, r6, r4, lsl #7 │ │ │ │ + ldrdeq r6, [r6], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ @ instruction: 0x008f77b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -329953,28 +329953,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 394f18 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f718 │ │ │ │ + bl 98f868 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cd00 │ │ │ │ + bl 70ce50 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -330061,15 +330061,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 3950f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 3948b0 │ │ │ │ b 3950b8 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 2535bc │ │ │ │ @@ -330077,25 +330077,25 @@ │ │ │ │ beq 3950e0 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3950a4 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98f478 │ │ │ │ + bl 98f5c8 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 3950a4 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2535bc │ │ │ │ - rsbseq r9, r9, r8, lsr r3 │ │ │ │ - ldrdeq r6, [r6], #-4 @ │ │ │ │ - rsbeq r6, r6, r8, ror #1 │ │ │ │ + rsbseq r9, r9, r8, lsl #9 │ │ │ │ + rsbeq r6, r6, r4, lsr #4 │ │ │ │ + rsbeq r6, r6, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -330174,15 +330174,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 3952f0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 39528c │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -330209,22 +330209,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cf2c │ │ │ │ + bl 70d07c │ │ │ │ b 395284 │ │ │ │ - rsbseq r9, r9, r4, ror r1 │ │ │ │ - rsbeq r5, r6, ip, lsl #30 │ │ │ │ - rsbeq r5, r6, r0, lsr #30 │ │ │ │ + rsbseq r9, r9, r4, asr #5 │ │ │ │ + rsbeq r6, r6, ip, asr r0 │ │ │ │ + rsbeq r6, r6, r0, ror r0 │ │ │ │ ldr r0, [pc, #4] @ 395300 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strheq sp, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 395464 │ │ │ │ ldr r2, [pc, #328] @ 395468 │ │ │ │ @@ -330232,15 +330232,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 39546c │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 3953f8 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -330263,39 +330263,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr ip, [pc, #176] @ 395474 │ │ │ │ ldr r2, [pc, #176] @ 395478 │ │ │ │ ldr r1, [pc, #176] @ 39547c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 33fe60 │ │ │ │ ldr ip, [pc, #128] @ 395480 │ │ │ │ ldr r1, [pc, #128] @ 395484 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -330304,54 +330304,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 39548c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 39541c │ │ │ │ - ldrsbeq r9, [r9], #-4 @ │ │ │ │ - rsbeq r5, r6, r0, asr #29 │ │ │ │ - ldrdeq r5, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r9, r9, r4, lsr #4 │ │ │ │ + rsbeq r6, r6, r0, lsl r0 │ │ │ │ + rsbeq r6, r6, r4, lsr #32 │ │ │ │ addeq sp, r3, r0, lsl r0 │ │ │ │ - rsbseq r9, r9, r4, lsr r0 │ │ │ │ - rsbeq r7, r5, r4, ror sp │ │ │ │ - rsbeq r7, r5, r8, lsl #27 │ │ │ │ - rsbeq r5, r6, r0, lsr lr │ │ │ │ - rsbeq r5, r6, ip, lsl lr │ │ │ │ - rsbeq r5, r6, r4, lsl lr │ │ │ │ - ldrdeq r5, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r9, r4, lsl #3 │ │ │ │ + rsbeq r7, r5, r4, asr #29 │ │ │ │ + ldrdeq r7, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, r6, r0, lsl #31 │ │ │ │ + rsbeq r5, r6, ip, ror #30 │ │ │ │ + rsbeq r5, r6, r4, ror #30 │ │ │ │ + rsbeq r5, r6, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3954f0 │ │ │ │ ldr r2, [pc, #72] @ 3954f4 │ │ │ │ ldr r1, [pc, #72] @ 3954f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #40] @ 3954fc │ │ │ │ ldr r1, [pc, #40] @ 395500 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq r8, r9, r0, asr pc │ │ │ │ - strheq r4, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq ip, r8, r0, asr sp │ │ │ │ + b 74f334 │ │ │ │ + rsbseq r9, r9, r0, lsr #1 │ │ │ │ + rsbeq r4, r4, r0, lsl #24 │ │ │ │ + rsbeq ip, r8, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ addeq r7, pc, r0, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 3955c0 │ │ │ │ @@ -330362,15 +330362,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3955c4 │ │ │ │ ldr r2, [pc, #148] @ 3955c8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 3955cc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #128] @ 3955d0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 395580 │ │ │ │ mov r0, #0 │ │ │ │ @@ -330384,29 +330384,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 3955d4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r9, r0, ror #29 │ │ │ │ - ldrdeq r5, [r6], #-200 @ 0xffffff38 @ │ │ │ │ - strheq r5, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r9, r9, r0, lsr r0 │ │ │ │ + rsbeq r5, r6, r8, lsr #28 │ │ │ │ + rsbeq r5, r6, r0, lsl #28 │ │ │ │ @ instruction: 0x009158d8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r5, r6, r8, ror #25 │ │ │ │ + rsbeq r5, r6, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 3956a4 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -330415,15 +330415,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3956a8 │ │ │ │ ldr r2, [pc, #164] @ 3956ac │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 3956b0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #144] @ 3956b4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 395654 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -330441,29 +330441,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3956b8 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, ip, lsl #28 │ │ │ │ - rsbeq r5, r6, r4, lsl #24 │ │ │ │ - ldrdeq r5, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r9, ip, asr pc │ │ │ │ + rsbeq r5, r6, r4, asr sp │ │ │ │ + rsbeq r5, r6, ip, lsr #26 │ │ │ │ addseq r5, r1, r4, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r5, r6, r4, asr #24 │ │ │ │ + @ instruction: 0x00665d94 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -330505,21 +330505,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 5230dc │ │ │ │ pop {r4, lr} │ │ │ │ b 522b20 │ │ │ │ ldr r0, [pc, #28] @ 395798 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 395748 │ │ │ │ addseq r5, r1, r0, asr #14 │ │ │ │ adceq sp, r0, r4, lsr #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ adceq sp, r0, r4, asr #24 │ │ │ │ - rsbeq r5, r6, r4, lsl #23 │ │ │ │ + ldrdeq r5, [r6], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 0039579c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -330528,31 +330528,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3957fc │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sp, r5, r0, lsr r5 │ │ │ │ + rsbeq sp, r5, r0, lsl #13 │ │ │ │ addeq ip, r3, r4, asr #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 395818 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq ip, r3, r0, lsr ip │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #172] @ 3958d4 │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldr lr, [sp, #12] │ │ │ │ @@ -330582,15 +330582,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 3958ec │ │ │ │ ldr r0, [pc, #84] @ 3958f0 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #8 │ │ │ │ b 5232dc │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 5232dc │ │ │ │ pop {r4, lr} │ │ │ │ @@ -330598,16 +330598,16 @@ │ │ │ │ b 522b84 │ │ │ │ @ instruction: 0x009155fc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r5, asr r5 │ │ │ │ andeq r7, r0, r7, ror r7 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, r4, lsr #23 │ │ │ │ - rsbeq r5, r6, r8, ror sl │ │ │ │ + ldrsheq r8, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r5, r6, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ 39599c │ │ │ │ ldr r6, [pc, #144] @ 3959a0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -330616,105 +330616,105 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #104] @ 3959a8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #32 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r2, [pc, #56] @ 3959ac │ │ │ │ ldr r1, [pc, #56] @ 3959b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fe60 │ │ │ │ - rsbseq r8, r9, r8, lsr fp │ │ │ │ - rsbeq r5, r6, ip, asr #20 │ │ │ │ - rsbeq r5, r6, ip, lsl sl │ │ │ │ + rsbseq r8, r9, r8, lsl #25 │ │ │ │ + @ instruction: 0x00665b9c │ │ │ │ + rsbeq r5, r6, ip, ror #22 │ │ │ │ strdeq ip, [r3], ip @ │ │ │ │ - ldrdeq r7, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r7, r5, r4, ror #15 │ │ │ │ + rsbeq r7, r5, r0, lsr #18 │ │ │ │ + rsbeq r7, r5, r4, lsr r9 │ │ │ │ │ │ │ │ 003959b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 395a74 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r7, [pc, #148] @ 395a78 │ │ │ │ ldr r6, [pc, #148] @ 395a7c │ │ │ │ ldr r5, [pc, #148] @ 395a80 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 395a84 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #104] @ 395a88 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340318 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fb98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x00665994 │ │ │ │ - rsbseq r8, r9, ip, asr sl │ │ │ │ - rsbeq r7, r5, r4, asr r7 │ │ │ │ - rsbeq r7, r5, r8, ror #14 │ │ │ │ + rsbeq r5, r6, r4, ror #21 │ │ │ │ + rsbseq r8, r9, ip, lsr #23 │ │ │ │ + rsbeq r7, r5, r4, lsr #17 │ │ │ │ + strheq r7, [r5], #-136 @ 0xffffff78 @ │ │ │ │ addseq r5, r1, r8, lsl r4 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ ldr r0, [pc, #4] @ 395a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq ip, r3, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #196] @ 395b78 │ │ │ │ ldr r5, [pc, #196] @ 395b7c │ │ │ │ @@ -330723,37 +330723,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #57 @ 0x39 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #160] @ 395b84 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r2, [pc, #108] @ 395b88 │ │ │ │ ldr r1, [pc, #108] @ 395b8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, sl │ │ │ │ bl 33fe60 │ │ │ │ ldr r2, [pc, #76] @ 395b90 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ mov r0, #-1073741824 @ 0xc0000000 │ │ │ │ mov r1, #-1073741824 @ 0xc0000000 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -330763,20 +330763,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r5, r6, r0, ror #17 │ │ │ │ - ldrsbeq r8, [r9], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r5, r6, r8, lsr #17 │ │ │ │ + rsbeq r5, r6, r0, lsr sl │ │ │ │ + rsbseq r8, r9, r0, lsr #22 │ │ │ │ + strdeq r5, [r6], #-152 @ 0xffffff68 @ │ │ │ │ @ instruction: 0x0083c9bc │ │ │ │ - rsbeq r7, r5, r8, lsr #12 │ │ │ │ - rsbeq r7, r5, r8, lsr r6 │ │ │ │ + rsbeq r7, r5, r8, ror r7 │ │ │ │ + rsbeq r7, r5, r8, lsl #15 │ │ │ │ andhi r0, r6, r0 │ │ │ │ ldr r1, [pc, #224] @ 395c7c │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sp] │ │ │ │ bcc 395be4 │ │ │ │ @@ -330789,15 +330789,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r1, [pc, #176] @ 395c84 │ │ │ │ ldr r0, [pc, #176] @ 395c88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr ip, [pc, #160] @ 395c8c │ │ │ │ add ip, pc, ip │ │ │ │ cmp r2, #12 │ │ │ │ bhi 395bac │ │ │ │ ldrsb ip, [ip, r2] │ │ │ │ add pc, pc, ip, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -330830,17 +330830,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addseq r5, r1, r4, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrheq r8, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sl, r5, r0, ror #2 │ │ │ │ - rsbseq r8, r9, ip, lsl #17 │ │ │ │ + rsbseq r8, r9, ip, lsl #20 │ │ │ │ + strheq sl, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbeq r8, [r9], #-156 @ 0xffffff64 @ │ │ │ │ cmp r2, #13 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr r3, [pc, #240] @ 395d90 │ │ │ │ add r3, pc, r3 │ │ │ │ bcc 395cd0 │ │ │ │ ldr r1, [pc, #232] @ 395d94 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ @@ -330889,116 +330889,116 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 395d9c │ │ │ │ ldr r0, [pc, #56] @ 395da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r5, r1, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, sp, lsr #15 │ │ │ │ - rsbseq r8, r9, ip, lsr #14 │ │ │ │ - rsbeq r5, r6, r8, asr #12 │ │ │ │ + ldrsheq r8, [r9], #-141 @ 0xffffff73 @ │ │ │ │ + rsbseq r8, r9, ip, ror r8 │ │ │ │ + @ instruction: 0x00665798 │ │ │ │ │ │ │ │ 00395da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 395e64 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r7, [pc, #148] @ 395e68 │ │ │ │ ldr r6, [pc, #148] @ 395e6c │ │ │ │ ldr r5, [pc, #148] @ 395e70 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 395e74 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #104] @ 395e78 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 340318 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 33fb98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrdeq r5, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrheq r8, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r7, r5, r4, ror #6 │ │ │ │ - rsbeq r7, r5, r8, ror r3 │ │ │ │ + rsbeq r5, r6, ip, lsr #14 │ │ │ │ + rsbseq r8, r9, r8, lsl #16 │ │ │ │ + strheq r7, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, r5, r8, asr #9 │ │ │ │ addseq r5, r1, r8, lsr #32 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 395e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq ip, r3, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 395ef4 │ │ │ │ ldr r2, [pc, #76] @ 395ef8 │ │ │ │ ldr r1, [pc, #76] @ 395efc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #48] @ 395f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r1, [pc, #36] @ 395f04 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq r8, r9, ip, ror #12 │ │ │ │ - strheq r4, [r4], #-4 @ │ │ │ │ - rsbeq ip, r8, ip, asr #6 │ │ │ │ + b 74f334 │ │ │ │ + ldrheq r8, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, r4, r4, lsl #4 │ │ │ │ + @ instruction: 0x0068c49c │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ addeq r6, pc, r8, asr #15 │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -331006,35 +331006,35 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr ip, [r4, #932] @ 0x3a4 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r4, #928 @ 0x3a0 │ │ │ │ subs r3, r0, r3 │ │ │ │ mov r5, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ sbc ip, r1, ip │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ str r5, [r4, #928] @ 0x3a0 │ │ │ │ str r7, [r4, #932] @ 0x3a4 │ │ │ │ add r3, r3, r0 │ │ │ │ bic r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -331070,23 +331070,23 @@ │ │ │ │ tst r1, #256 @ 0x100 │ │ │ │ bne 3960e8 │ │ │ │ orr r1, r1, #268435456 @ 0x10000000 │ │ │ │ str r1, [r4, #944] @ 0x3b0 │ │ │ │ lsr r1, r1, #28 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldrh r3, [r7] │ │ │ │ cmp r3, r5 │ │ │ │ bls 3960d4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #12288 @ 0x3000 │ │ │ │ beq 3960d4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldrh r2, [r7] │ │ │ │ ldr ip, [pc, #136] @ 3960f4 │ │ │ │ sub r2, r2, r5 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -331096,31 +331096,31 @@ │ │ │ │ lsl r2, r2, r0 │ │ │ │ umull r5, r0, r2, ip │ │ │ │ ldr sl, [r1, #-8] │ │ │ │ asr lr, r2, #31 │ │ │ │ mov r1, r8 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ mov r2, sl │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r8, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r7, r9 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mvn r2, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ bl 4fa4a4 │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ b 396028 │ │ │ │ blcc fea488fc <__bss_end__@@Base+0xfdc7fd34> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -331151,26 +331151,26 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 396148 │ │ │ │ ldr r1, [pc, #256] @ 396274 │ │ │ │ ldr r0, [pc, #256] @ 396278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 396148 │ │ │ │ ldr r3, [pc, #236] @ 39627c │ │ │ │ ldr r2, [pc, #236] @ 396280 │ │ │ │ ldr r1, [pc, #236] @ 396284 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 3961f4 │ │ │ │ ldr r3, [pc, #168] @ 396270 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331178,15 +331178,15 @@ │ │ │ │ beq 396148 │ │ │ │ ldr r1, [pc, #172] @ 396288 │ │ │ │ ldr r0, [pc, #172] @ 39628c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 396148 │ │ │ │ ldr r3, [pc, #148] @ 396290 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #32 │ │ │ │ bhi 3961c0 │ │ │ │ ldrsb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -331208,76 +331208,76 @@ │ │ │ │ ldr r0, [r0, #944] @ 0x3b0 │ │ │ │ b 39614c │ │ │ │ ldr r1, [pc, #60] @ 396294 │ │ │ │ ldr r0, [pc, #60] @ 396298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 396148 │ │ │ │ addseq r4, r1, r4, lsl #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, r8, lsr #7 │ │ │ │ - rsbeq r5, r6, r8, lsl #5 │ │ │ │ - rsbseq r8, r9, r8, lsl #7 │ │ │ │ - rsbeq r5, r6, r8, lsr #4 │ │ │ │ - rsbeq r5, r6, r4, asr #4 │ │ │ │ - rsbseq r8, r9, r0, asr #6 │ │ │ │ - rsbeq r9, r5, r8, ror #21 │ │ │ │ - rsbseq r8, r9, r0, ror #5 │ │ │ │ - rsbseq r8, r9, r4, asr #5 │ │ │ │ - rsbeq r9, r5, ip, ror #20 │ │ │ │ + ldrsheq r8, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq r5, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsbeq r8, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, r6, r8, ror r3 │ │ │ │ + @ instruction: 0x00665394 │ │ │ │ + @ instruction: 0x00798490 │ │ │ │ + rsbeq r9, r5, r8, lsr ip │ │ │ │ + rsbseq r8, r9, r0, lsr r4 │ │ │ │ + rsbseq r8, r9, r4, lsl r4 │ │ │ │ + strheq r9, [r5], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 3962e4 │ │ │ │ ldr r2, [pc, #48] @ 3962e8 │ │ │ │ ldr r1, [pc, #48] @ 3962ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 395fd0 │ │ │ │ - rsbseq r8, r9, r4, ror #4 │ │ │ │ - rsbeq r5, r6, r4, lsl #2 │ │ │ │ - rsbeq r5, r6, r4, lsr #2 │ │ │ │ + ldrheq r8, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r5, r6, r4, asr r2 │ │ │ │ + rsbeq r5, r6, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 396350 │ │ │ │ ldr r2, [pc, #72] @ 396354 │ │ │ │ ldr r1, [pc, #72] @ 396358 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr ip, [pc, #40] @ 39635c │ │ │ │ ldr r2, [r0, #944] @ 0x3b0 │ │ │ │ add r1, r0, #948 @ 0x3b4 │ │ │ │ bic r2, r2, #12544 @ 0x3100 │ │ │ │ str r2, [r0, #944] @ 0x3b0 │ │ │ │ strh ip, [r1] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 395fd0 │ │ │ │ - rsbseq r8, r9, r0, lsl r2 │ │ │ │ - rsbeq r5, r6, ip, lsr #1 │ │ │ │ - rsbeq r5, r6, ip, asr #1 │ │ │ │ + rsbseq r8, r9, r0, ror #6 │ │ │ │ + strdeq r5, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r5, r6, ip, lsl r2 │ │ │ │ @ instruction: 0xffffbeef │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #236] @ 396464 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -331286,69 +331286,69 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 396468 │ │ │ │ ldr r1, [pc, #220] @ 39646c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #200] @ 396470 │ │ │ │ ldr r2, [pc, #200] @ 396474 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r8, #336 @ 0x150 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #156] @ 396478 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fe60 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr ip, [pc, #88] @ 39647c │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #920] @ 0x398 │ │ │ │ strd r8, [r3, #-8] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fd60 │ │ │ │ - rsbseq r8, r9, r4, lsr #3 │ │ │ │ - strheq r6, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r6, r5, r8, asr #27 │ │ │ │ - rsbeq r5, r6, r4, asr #32 │ │ │ │ - rsbeq r5, r6, r0, lsl r0 │ │ │ │ + ldrsheq r8, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r5, r8, lsl #30 │ │ │ │ + rsbeq r6, r5, r8, lsl pc │ │ │ │ + @ instruction: 0x00665194 │ │ │ │ + rsbeq r5, r6, r0, ror #2 │ │ │ │ addeq ip, r3, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #572] @ 3966d4 │ │ │ │ @@ -331380,25 +331380,25 @@ │ │ │ │ ldr r1, [pc, #476] @ 3966dc │ │ │ │ ldr r0, [pc, #476] @ 3966e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [pc, #452] @ 3966e4 │ │ │ │ ldr r2, [pc, #452] @ 3966e8 │ │ │ │ ldr r1, [pc, #452] @ 3966ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ sbcs r4, r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ bcc 396574 │ │ │ │ ldr r3, [pc, #384] @ 3966d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331418,15 +331418,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 3966f4 │ │ │ │ ldr r0, [pc, #348] @ 3966f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #92 @ 0x5c │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 396564 │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3964d4 │ │ │ │ add r3, r0, #948 @ 0x3b4 │ │ │ │ mov r2, #0 │ │ │ │ strh r8, [r3] │ │ │ │ @@ -331465,58 +331465,58 @@ │ │ │ │ b 396564 │ │ │ │ ldrb r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3964d4 │ │ │ │ bic r8, r8, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [r7, #952] @ 0x3b8 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ mov r3, #0 │ │ │ │ add r2, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r2] │ │ │ │ strb r3, [r7, #956] @ 0x3bc │ │ │ │ b 396564 │ │ │ │ ldr r1, [pc, #124] @ 396704 │ │ │ │ ldr r0, [pc, #124] @ 396708 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 396508 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39661c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 39661c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #952] @ 0x3b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r3, r7, #928 @ 0x3a0 │ │ │ │ strd r0, [r3] │ │ │ │ b 396644 │ │ │ │ bl 395f08 │ │ │ │ b 39661c │ │ │ │ addseq r4, r1, r8, ror r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r8, r9, ip, lsl r0 │ │ │ │ - rsbeq r4, r6, r0, lsr #30 │ │ │ │ - ldrsheq r7, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x00664e98 │ │ │ │ - strheq r4, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r7, r9, r1, lsl #31 │ │ │ │ - rsbseq r7, r9, r4, lsl #31 │ │ │ │ - @ instruction: 0x0065979c │ │ │ │ + rsbseq r8, r9, ip, ror #2 │ │ │ │ + rsbeq r5, r6, r0, ror r0 │ │ │ │ + rsbseq r8, r9, r8, asr #2 │ │ │ │ + rsbeq r4, r6, r8, ror #31 │ │ │ │ + rsbeq r5, r6, r8 │ │ │ │ + ldrsbeq r8, [r9], #-1 @ │ │ │ │ + ldrsbeq r8, [r9], #-4 @ │ │ │ │ + rsbeq r9, r5, ip, ror #17 │ │ │ │ subseq pc, r1, lr, asr r1 @ │ │ │ │ stceq 0, cr15, [r9, #-52] @ 0xffffffcc │ │ │ │ - @ instruction: 0x00797e94 │ │ │ │ - strheq r4, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r7, r9, r4, ror #31 │ │ │ │ + rsbeq r4, r6, ip, lsl #30 │ │ │ │ ldr r0, [pc, #4] @ 396718 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq fp, r3, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #524] @ 396940 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ @@ -331567,15 +331567,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39675c │ │ │ │ ldr r0, [pc, #344] @ 39694c │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ str ip, [r0, #968] @ 0x3c8 │ │ │ │ b 39675c │ │ │ │ str ip, [r0, #964] @ 0x3c4 │ │ │ │ b 39675c │ │ │ │ str ip, [r0, #960] @ 0x3c0 │ │ │ │ b 39675c │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ @@ -331603,15 +331603,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 396950 │ │ │ │ ldr r0, [pc, #212] @ 396954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [r4, #940] @ 0x3ac │ │ │ │ ldr lr, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ orrne lr, lr, r2, lsl ip │ │ │ │ biceq lr, lr, r2, lsl ip │ │ │ │ add r2, r4, #32768 @ 0x8000 │ │ │ │ @@ -331625,43 +331625,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8ad118 │ │ │ │ + bl 8ad268 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ cmp r0, #0 │ │ │ │ blt 39691c │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl ip │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r3, [r4, r1, lsl #2] │ │ │ │ b 39675c │ │ │ │ ldr r0, [pc, #52] @ 396958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #4288 @ 0x10c0 │ │ │ │ add r3, r1, #52 @ 0x34 │ │ │ │ ldr r3, [r4, r3, lsl #2] │ │ │ │ b 396908 │ │ │ │ addseq r4, r1, r8, ror #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r9, r4, lsr #28 │ │ │ │ - rsbeq r4, r6, r4, lsl #25 │ │ │ │ - @ instruction: 0x00797d9c │ │ │ │ - rsbeq r4, r6, r4, lsr ip │ │ │ │ - rsbeq r4, r6, ip, ror fp │ │ │ │ + rsbseq r7, r9, r4, ror pc │ │ │ │ + ldrdeq r4, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r7, r9, ip, ror #29 │ │ │ │ + rsbeq r4, r6, r4, lsl #27 │ │ │ │ + rsbeq r4, r6, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #540] @ 396b90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #536] @ 396b94 │ │ │ │ @@ -331749,15 +331749,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8aca30 │ │ │ │ + bl 8acb80 │ │ │ │ cmp r0, r5 │ │ │ │ blt 396b70 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ asr r1, r0, #31 │ │ │ │ b 3969c0 │ │ │ │ ldr r0, [r4, #940] @ 0x3ac │ │ │ │ mov r1, #0 │ │ │ │ @@ -331780,38 +331780,38 @@ │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 3969c0 │ │ │ │ ldr r1, [pc, #96] @ 396ba8 │ │ │ │ ldr r0, [pc, #96] @ 396bac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #20 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3969b8 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ ldr r0, [r4, r2, lsl #2] │ │ │ │ b 3969c0 │ │ │ │ ldr r0, [pc, #56] @ 396bb0 │ │ │ │ ldr r1, [r4, #920] @ 0x398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, r5 │ │ │ │ b 3969c0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r1, ip, lsr #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq r4, r1, r4, r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addseq r4, r1, ip, asr r4 │ │ │ │ - rsbseq r7, r9, r1, ror #23 │ │ │ │ - ldrsbeq r7, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r4, r6, r4, lsr #19 │ │ │ │ - rsbeq r4, r6, r0, ror #18 │ │ │ │ + rsbseq r7, r9, r1, lsr sp │ │ │ │ + rsbseq r7, r9, r0, lsr #24 │ │ │ │ + strdeq r4, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + strheq r4, [r6], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #840] @ 396f14 │ │ │ │ sub sp, sp, #24 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -331828,88 +331828,88 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #776] @ 396f28 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r2, [pc, #728] @ 396f2c │ │ │ │ ldr r1, [pc, #728] @ 396f30 │ │ │ │ add r0, sl, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r6 │ │ │ │ bl 33fe60 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #4 │ │ │ │ - bl 7d8218 │ │ │ │ + bl 7d8368 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r5, r4, #32768 @ 0x8000 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396d44 │ │ │ │ - bl 812cb0 │ │ │ │ + bl 812e00 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8ac830 │ │ │ │ + bl 8ac980 │ │ │ │ cmp r0, #16384 @ 0x4000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 396e14 │ │ │ │ ldr r1, [pc, #636] @ 396f34 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #32768 @ 0x8000 │ │ │ │ bl 33e8e0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r6, r4, #976 @ 0x3d0 │ │ │ │ beq 396d44 │ │ │ │ - bl 814c64 │ │ │ │ + bl 814db4 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ moveq r2, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 812fe4 │ │ │ │ + bl 813134 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396e38 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r6, r4, #976 @ 0x3d0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8aca30 │ │ │ │ + bl 8acb80 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396eac │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ @@ -331925,27 +331925,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8ad118 │ │ │ │ + bl 8ad268 │ │ │ │ cmp r0, sl │ │ │ │ blt 396e78 │ │ │ │ ldr r3, [r5, #976] @ 0x3d0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ mvn r3, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, #1012 @ 0x3f4 │ │ │ │ mov r3, #0 │ │ │ │ strd r8, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 8ad118 │ │ │ │ + bl 8ad268 │ │ │ │ cmp r0, #0 │ │ │ │ blt 396edc │ │ │ │ ldr r2, [pc, #348] @ 396f38 │ │ │ │ ldr r3, [pc, #316] @ 396f1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, r4, #17152 @ 0x4300 │ │ │ │ @@ -331964,15 +331964,15 @@ │ │ │ │ ldr r1, [pc, #288] @ 396f40 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #72 @ 0x48 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #260] @ 396f44 │ │ │ │ ldr r3, [pc, #216] @ 396f1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -331992,104 +331992,104 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 396f50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 396f54 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 396e38 │ │ │ │ ldr r3, [pc, #164] @ 396f58 │ │ │ │ ldr ip, [pc, #164] @ 396f5c │ │ │ │ ldr r1, [pc, #164] @ 396f60 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 396e38 │ │ │ │ ldr r3, [pc, #128] @ 396f64 │ │ │ │ ldr ip, [pc, #128] @ 396f68 │ │ │ │ ldr r1, [pc, #128] @ 396f6c │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #253 @ 0xfd │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 396e38 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r9, ip, asr #20 │ │ │ │ + @ instruction: 0x00797b9c │ │ │ │ addseq r4, r1, r4, asr #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, r6, ip, lsr r9 │ │ │ │ - rsbeq r4, r6, r8, lsl #18 │ │ │ │ + rsbeq r4, r6, ip, lsl #21 │ │ │ │ + rsbeq r4, r6, r8, asr sl │ │ │ │ addeq fp, r3, ip, asr #18 │ │ │ │ - rsbeq r6, r5, ip, ror #9 │ │ │ │ - strdeq r6, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sp, pc, r8, asr #20 │ │ │ │ + rsbeq r6, r5, ip, lsr r6 │ │ │ │ + rsbeq r6, r5, ip, asr #12 │ │ │ │ + @ instruction: 0x006fdb98 │ │ │ │ addseq r4, r1, r8, asr #32 │ │ │ │ - rsbeq r4, r6, ip, lsr r7 │ │ │ │ - rsbeq r4, r6, r0, lsr #14 │ │ │ │ + rsbeq r4, r6, ip, lsl #17 │ │ │ │ + rsbeq r4, r6, r0, ror r8 │ │ │ │ addseq r3, r1, r4, ror #31 │ │ │ │ - rsbeq r4, r6, ip, lsl r7 │ │ │ │ - rsbseq r7, r9, r8, lsl #15 │ │ │ │ - rsbeq r4, r6, r0, lsr #13 │ │ │ │ + rsbeq r4, r6, ip, ror #16 │ │ │ │ + ldrsbeq r7, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq r4, [r6], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbseq r7, r9, ip, asr r7 │ │ │ │ - strheq r4, [r6], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r4, r6, r0, lsl #13 │ │ │ │ - rsbseq r7, r9, r8, lsr #14 │ │ │ │ - strheq r4, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r4, r6, ip, asr #12 │ │ │ │ + rsbseq r7, r9, ip, lsr #17 │ │ │ │ + rsbeq r4, r6, r8, lsl #16 │ │ │ │ + ldrdeq r4, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r7, r9, r8, ror r8 │ │ │ │ + rsbeq r4, r6, r4, lsl #16 │ │ │ │ + @ instruction: 0x0066479c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 396fec │ │ │ │ ldr r2, [pc, #100] @ 396ff0 │ │ │ │ ldr r1, [pc, #100] @ 396ff4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #68] @ 396ff8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #52] @ 396ffc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, r9, ip, lsl #13 │ │ │ │ - rsbeq r2, r4, r8, asr #31 │ │ │ │ - rsbeq fp, r8, r8, ror #4 │ │ │ │ + ldrsbeq r7, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r3, r4, r8, lsl r1 │ │ │ │ + strheq fp, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ addeq r5, pc, r4, lsr #14 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ ldr r0, [pc, #4] @ 39700c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq fp, r3, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #140] @ 3970b4 │ │ │ │ ldr r4, [pc, #140] @ 3970b8 │ │ │ │ @@ -332098,46 +332098,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #104] @ 3970c0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #16 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r2, [pc, #56] @ 3970c4 │ │ │ │ ldr r1, [pc, #56] @ 3970c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fe60 │ │ │ │ - rsbeq r4, r6, ip, lsr #11 │ │ │ │ - ldrheq r7, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r4, r6, r4, ror r5 │ │ │ │ + strdeq r4, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r7, r9, r0, lsl #16 │ │ │ │ + rsbeq r4, r6, r4, asr #13 │ │ │ │ addeq fp, r3, r4, ror r5 │ │ │ │ - strheq r6, [r5], #-8 @ │ │ │ │ - rsbeq r6, r5, ip, asr #1 │ │ │ │ + rsbeq r6, r5, r8, lsl #4 │ │ │ │ + rsbeq r6, r5, ip, lsl r2 │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #368] @ 39724c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [sp, #4] │ │ │ │ bcc 397124 │ │ │ │ @@ -332151,15 +332151,15 @@ │ │ │ │ ldr r1, [pc, #328] @ 397254 │ │ │ │ ldr r0, [pc, #328] @ 397258 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, r1, #32 │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr lr, [pc, #304] @ 39725c │ │ │ │ add lr, pc, lr │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ bhi 3970e8 │ │ │ │ ldrsb lr, [lr, r2] │ │ │ │ add pc, pc, lr, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -332228,17 +332228,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r3, r1, r8, asr #26 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrsbeq r7, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r4, r6, r0, lsr #7 │ │ │ │ - rsbseq r7, r9, r0, ror #10 │ │ │ │ + rsbseq r7, r9, r8, lsr #14 │ │ │ │ + strdeq r4, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq r7, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #360] @ 3973d8 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 3972a0 │ │ │ │ ldr r0, [pc, #352] @ 3973dc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -332317,53 +332317,53 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #56] @ 3973e4 │ │ │ │ ldr r0, [pc, #56] @ 3973e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x00913bb8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbseq r7, r9, r1, lsl r4 │ │ │ │ - rsbseq r7, r9, r8, lsr r3 │ │ │ │ - rsbeq r4, r6, r0, asr #2 │ │ │ │ + rsbseq r7, r9, r1, ror #10 │ │ │ │ + rsbseq r7, r9, r8, lsl #9 │ │ │ │ + @ instruction: 0x00664290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 397448 │ │ │ │ ldr r2, [pc, #68] @ 39744c │ │ │ │ ldr r1, [pc, #68] @ 397450 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #36] @ 397454 │ │ │ │ ldr r1, [pc, #36] @ 397458 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 750f88 │ │ │ │ - ldrsbeq r7, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r2, r4, r4, asr fp │ │ │ │ - strdeq sl, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + b 7510d8 │ │ │ │ + rsbseq r7, r9, ip, lsr #8 │ │ │ │ + rsbeq r2, r4, r4, lsr #25 │ │ │ │ + rsbeq sl, r8, r4, asr #30 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 3974e0 │ │ │ │ @@ -332371,15 +332371,15 @@ │ │ │ │ ldr r1, [pc, #108] @ 3974e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, pc, #60 @ 0x3c │ │ │ │ ldrd r4, [r5] │ │ │ │ ldr r3, [pc, #72] @ 3974ec │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -332391,17 +332391,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andgt r0, r0, r0 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ - rsbseq r7, r9, r8, ror #4 │ │ │ │ - rsbeq r4, r6, r8, lsr r1 │ │ │ │ - rsbeq r4, r6, r8, asr r1 │ │ │ │ + ldrheq r7, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, r6, r8, lsl #5 │ │ │ │ + rsbeq r4, r6, r8, lsr #5 │ │ │ │ andhi r8, r1, #50593792 @ 0x3040000 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 39753c │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ @@ -332428,49 +332428,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 39758c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq fp, r3, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3975f4 │ │ │ │ ldr r2, [pc, #76] @ 3975f8 │ │ │ │ ldr r1, [pc, #76] @ 3975fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, r9, ip, lsl #3 │ │ │ │ - rsbeq r4, r6, ip, lsr r0 │ │ │ │ - rsbeq r4, r6, r0, asr r0 │ │ │ │ + ldrsbeq r7, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r4, r6, ip, lsl #3 │ │ │ │ + rsbeq r4, r6, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 397748 │ │ │ │ @@ -332491,15 +332491,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 397660 │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 98f478 │ │ │ │ + bl 98f5c8 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 39765c │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -332509,15 +332509,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 70601c │ │ │ │ + bl 70616c │ │ │ │ cmp r6, #0 │ │ │ │ ble 397738 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -332534,37 +332534,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cf2c │ │ │ │ + bl 70d07c │ │ │ │ cmp r6, r9 │ │ │ │ bne 3976d8 │ │ │ │ - bl 70a3bc │ │ │ │ + bl 70a50c │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 397654 │ │ │ │ - bl 70a3bc │ │ │ │ + bl 70a50c │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 397684 │ │ │ │ ldr r3, [pc, #28] @ 39776c │ │ │ │ ldr r1, [pc, #28] @ 397770 │ │ │ │ ldr r0, [pc, #28] @ 397774 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 397778 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r9, r8, ror #31 │ │ │ │ - @ instruction: 0x00663e94 │ │ │ │ - strheq r3, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r7, r9, r8, lsr r1 │ │ │ │ + rsbeq r3, r6, r4, ror #31 │ │ │ │ + rsbeq r4, r6, ip │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 397810 │ │ │ │ cmp r2, #12 │ │ │ │ beq 3977c4 │ │ │ │ @@ -332594,15 +332594,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 98f4fc │ │ │ │ + b 98f64c │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -332644,17 +332644,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3978dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3978e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r9, r0, lsl #29 │ │ │ │ - rsbeq r3, r6, ip, lsr #26 │ │ │ │ - rsbeq r3, r6, r4, ror sp │ │ │ │ + ldrsbeq r6, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r3, r6, ip, ror lr │ │ │ │ + rsbeq r3, r6, r4, asr #29 │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 397a00 │ │ │ │ @@ -332673,15 +332673,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af084 │ │ │ │ + bl 8af1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 397968 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3979ac │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 39793c │ │ │ │ @@ -332694,20 +332694,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 397a10 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 397a14 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3979c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af450 │ │ │ │ + bl 8af5a0 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 397a18 │ │ │ │ ldr r3, [pc, #56] @ 397a04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -332721,17 +332721,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, r4, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r3, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - ldrheq r6, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r3, r6, r0, ror #24 │ │ │ │ + rsbeq r3, r6, ip, lsr #28 │ │ │ │ + rsbseq r6, r9, r4, lsl #30 │ │ │ │ + strheq r3, [r6], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ addseq r3, r1, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 397b08 │ │ │ │ @@ -332741,25 +332741,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397b0c │ │ │ │ ldr r1, [pc, #196] @ 397b10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #176] @ 397b14 │ │ │ │ ldr r1, [pc, #176] @ 397b18 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #144] @ 397b1c │ │ │ │ ldr r2, [pc, #144] @ 397b20 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 397b24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -332770,40 +332770,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 397b30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r9, r8, lsl #26 │ │ │ │ - rsbeq r2, r4, r0, lsr #10 │ │ │ │ - strheq sl, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r2, r5, ip, ror #15 │ │ │ │ - rsbeq fp, r4, r4, asr #19 │ │ │ │ + rsbseq r6, r9, r8, asr lr │ │ │ │ + rsbeq r2, r4, r0, ror r6 │ │ │ │ + rsbeq sl, r8, ip, lsl #18 │ │ │ │ + rsbeq r2, r5, ip, lsr r9 │ │ │ │ + rsbeq fp, r4, r4, lsl fp │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r8, ip │ │ │ │ - @ instruction: 0x00663b90 │ │ │ │ + rsbeq r3, r6, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 397b88 │ │ │ │ @@ -332811,22 +332811,22 @@ │ │ │ │ bne 397b68 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 397b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 256184 │ │ │ │ - rsbeq r3, r6, r8, lsr fp │ │ │ │ + rsbeq r3, r6, r8, lsl #25 │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 397bb4 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -332841,17 +332841,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 397bf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r9, ip, ror #22 │ │ │ │ - rsbeq r3, r6, ip, lsl sl │ │ │ │ - strdeq r3, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq r6, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r3, r6, ip, ror #22 │ │ │ │ + rsbeq r3, r6, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 397cac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332859,50 +332859,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 397cb0 │ │ │ │ ldr r1, [pc, #144] @ 397cb4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #124] @ 397cb8 │ │ │ │ ldr r1, [pc, #124] @ 397cbc │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #92] @ 397cc0 │ │ │ │ ldr r1, [pc, #92] @ 397cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #68] @ 397cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r9, r0, lsr fp │ │ │ │ - rsbeq r2, r4, r8, asr #6 │ │ │ │ - rsbeq sl, r8, r4, ror #11 │ │ │ │ - rsbeq r2, r5, r4, lsl r6 │ │ │ │ - rsbeq fp, r4, ip, ror #15 │ │ │ │ + rsbseq r6, r9, r0, lsl #25 │ │ │ │ + @ instruction: 0x00642498 │ │ │ │ + rsbeq sl, r8, r4, lsr r7 │ │ │ │ + rsbeq r2, r5, r4, ror #14 │ │ │ │ + rsbeq fp, r4, ip, lsr r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ ldrdeq r4, [pc], r0 │ │ │ │ @ instruction: 0x0083a9b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332913,51 +332913,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 397d8c │ │ │ │ ldr r1, [pc, #148] @ 397d90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #128] @ 397d94 │ │ │ │ ldr r1, [pc, #128] @ 397d98 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #96] @ 397d9c │ │ │ │ ldr r3, [pc, #96] @ 397da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #68] @ 397da4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r9, r8, asr sl │ │ │ │ - rsbeq r2, r4, r0, ror r2 │ │ │ │ - rsbeq sl, r8, ip, lsl #10 │ │ │ │ - rsbeq r2, r5, ip, lsr r5 │ │ │ │ - rsbeq fp, r4, r4, lsl r7 │ │ │ │ + rsbseq r6, r9, r8, lsr #23 │ │ │ │ + rsbeq r2, r4, r0, asr #7 │ │ │ │ + rsbeq sl, r8, ip, asr r6 │ │ │ │ + rsbeq r2, r5, ip, lsl #13 │ │ │ │ + rsbeq fp, r4, r4, ror #16 │ │ │ │ strdeq r4, [pc], ip │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ ldrdeq sl, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -332977,15 +332977,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -332998,15 +332998,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 748480 │ │ │ │ + bl 7485d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 397ed8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 397ecc │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -333027,46 +333027,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7484b4 │ │ │ │ + bl 748604 │ │ │ │ b 397e74 │ │ │ │ ldr ip, [pc, #96] @ 397f40 │ │ │ │ ldr r1, [pc, #96] @ 397f44 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 397e88 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 397f48 │ │ │ │ ldr r0, [pc, #60] @ 397f4c │ │ │ │ ldr r2, [pc, #60] @ 397f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r3, r1, r0, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r6, r9, r4, ror #18 │ │ │ │ - rsbeq fp, r4, r0, lsr r6 │ │ │ │ - rsbeq r2, r5, ip, asr r4 │ │ │ │ + ldrheq r6, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, r4, r0, lsl #15 │ │ │ │ + rsbeq r2, r5, ip, lsr #11 │ │ │ │ @ instruction: 0x00912ff4 │ │ │ │ muleq r0, r4, ip │ │ │ │ umullseq r2, r1, r4, pc @ │ │ │ │ - rsbeq r3, r6, r4, lsr r8 │ │ │ │ - rsbeq r3, r6, ip, lsl #14 │ │ │ │ - rsbeq r3, r6, r0, ror #13 │ │ │ │ - rsbeq r3, r6, r0, ror #15 │ │ │ │ + rsbeq r3, r6, r4, lsl #19 │ │ │ │ + rsbeq r3, r6, ip, asr r8 │ │ │ │ + rsbeq r3, r6, r0, lsr r8 │ │ │ │ + rsbeq r3, r6, r0, lsr r9 │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 398034 │ │ │ │ mov r6, r2 │ │ │ │ @@ -333077,15 +333077,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 398014 │ │ │ │ mov r5, r0 │ │ │ │ b 397fc4 │ │ │ │ @@ -333099,15 +333099,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 417360 │ │ │ │ cmp r0, #0 │ │ │ │ beq 397fb8 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 98f718 │ │ │ │ + bl 98f868 │ │ │ │ cmp r0, #0 │ │ │ │ beq 397fb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4172e8 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -333116,17 +333116,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, r9, r4, asr #15 │ │ │ │ - rsbeq r3, r6, r8, ror #12 │ │ │ │ - rsbeq r3, r6, r8, lsr #15 │ │ │ │ + rsbseq r6, r9, r4, lsl r9 │ │ │ │ + strheq r3, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r3, [r6], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 398124 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 398128 │ │ │ │ @@ -333136,24 +333136,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 98f718 │ │ │ │ + bl 98f868 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3980c8 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 3980e8 │ │ │ │ @@ -333176,17 +333176,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 41761c │ │ │ │ - ldrsbeq r6, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r3, r6, r0, lsl #11 │ │ │ │ - rsbeq r3, r6, r4, asr #13 │ │ │ │ + rsbseq r6, r9, ip, lsr #16 │ │ │ │ + ldrdeq r3, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, r6, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 39823c │ │ │ │ ldr r7, [pc, #244] @ 398240 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333195,15 +333195,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #204] @ 398248 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -333216,15 +333216,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 398224 │ │ │ │ ldr r3, [pc, #144] @ 39824c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7484cc │ │ │ │ + bl 74861c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3981f8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333233,35 +333233,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 398250 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99b280 │ │ │ │ + b 99b3d0 │ │ │ │ ldr r0, [pc, #64] @ 398254 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99b280 │ │ │ │ + b 99b3d0 │ │ │ │ ldr r0, [pc, #44] @ 398258 │ │ │ │ ldr r2, [pc, #44] @ 39825c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsheq r6, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x00663494 │ │ │ │ - ldrdeq r3, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r6, r9, r0, asr #14 │ │ │ │ + rsbeq r3, r6, r4, ror #11 │ │ │ │ + rsbeq r3, r6, r8, lsr #14 │ │ │ │ addseq r2, r1, ip, lsr #25 │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r3, r6, r0, lsl #11 │ │ │ │ - rsbeq r3, r6, r4, lsr r5 │ │ │ │ - rsbeq r3, r6, r4, asr #10 │ │ │ │ + ldrdeq r3, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, r6, r4, lsl #13 │ │ │ │ + @ instruction: 0x00663694 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 398370 │ │ │ │ ldr r2, [pc, #248] @ 398374 │ │ │ │ @@ -333270,15 +333270,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #212] @ 39837c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 398350 │ │ │ │ mov r7, r0 │ │ │ │ bl 418958 │ │ │ │ @@ -333294,15 +333294,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 398380 │ │ │ │ cmp r2, #0 │ │ │ │ beq 398308 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 74848c │ │ │ │ + bl 7485dc │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -333323,17 +333323,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r6, r9, r0, asr #9 │ │ │ │ - rsbeq r1, r5, r8, asr #31 │ │ │ │ - rsbeq fp, r4, r0, lsr #3 │ │ │ │ + rsbseq r6, r9, r0, lsl r6 │ │ │ │ + rsbeq r2, r5, r8, lsl r1 │ │ │ │ + strdeq fp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ addseq r2, r1, r0, lsl #23 │ │ │ │ muleq r0, r4, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -333348,15 +333348,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 3984dc │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -333376,25 +333376,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 748490 │ │ │ │ + bl 7485e0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 398480 │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 7484b4 │ │ │ │ + bl 748604 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 7484c4 │ │ │ │ + bl 748614 │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -333402,30 +333402,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3984e4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ mvn r0, #21 │ │ │ │ b 398480 │ │ │ │ ldr r0, [pc, #40] @ 3984e8 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00796394 │ │ │ │ - rsbeq r3, r6, r8, lsr r2 │ │ │ │ - rsbeq r3, r6, r8, ror r3 │ │ │ │ + rsbseq r6, r9, r4, ror #9 │ │ │ │ + rsbeq r3, r6, r8, lsl #7 │ │ │ │ + rsbeq r3, r6, r8, asr #9 │ │ │ │ addseq r2, r1, r0, asr #20 │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r3, r6, r0, lsr #5 │ │ │ │ - rsbeq r3, r6, r0, ror #5 │ │ │ │ + strdeq r3, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, r6, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 39867c │ │ │ │ ldr r2, [pc, #376] @ 398680 │ │ │ │ ldr r1, [pc, #376] @ 398684 │ │ │ │ @@ -333433,20 +333433,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 554524 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70d6c8 │ │ │ │ + bl 70d818 │ │ │ │ cmp r0, #0 │ │ │ │ beq 398590 │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 398618 │ │ │ │ ldr r1, [pc, #300] @ 398688 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -333455,15 +333455,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 39868c │ │ │ │ ldr r1, [pc, #284] @ 398690 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 56f5bc │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3985a4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -333494,45 +333494,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 417560 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 254da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39865c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70c498 │ │ │ │ + bl 70c5e8 │ │ │ │ bl 253ff4 │ │ │ │ b 398554 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 253958 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 398694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 39864c │ │ │ │ - rsbseq r6, r9, r4, lsr r2 │ │ │ │ - ldrdeq r3, [r6], #-12 @ │ │ │ │ - rsbeq r3, r6, r0, lsr #4 │ │ │ │ - rsbseq r6, r9, r0, ror #3 │ │ │ │ - strdeq r1, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x00689c98 │ │ │ │ - rsbeq r3, r6, r0, asr #2 │ │ │ │ + rsbseq r6, r9, r4, lsl #7 │ │ │ │ + rsbeq r3, r6, ip, lsr #4 │ │ │ │ + rsbeq r3, r6, r0, ror r3 │ │ │ │ + rsbseq r6, r9, r0, lsr r3 │ │ │ │ + rsbeq r1, r4, r8, asr #22 │ │ │ │ + rsbeq r9, r8, r8, ror #27 │ │ │ │ + @ instruction: 0x00663290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 398c20 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -333572,15 +333572,15 @@ │ │ │ │ bcs 398938 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 98f458 │ │ │ │ + bl 98f5a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 2536b8 │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -333637,15 +333637,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 398c40 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #992] @ 398c44 │ │ │ │ ldr r3, [pc, #956] @ 398c24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333668,15 +333668,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70cd00 │ │ │ │ + bl 70ce50 │ │ │ │ b 398784 │ │ │ │ ldr r2, [pc, #868] @ 398c48 │ │ │ │ ldr r3, [pc, #828] @ 398c24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -333692,26 +333692,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 99a618 │ │ │ │ + b 99a768 │ │ │ │ ldr r1, [pc, #792] @ 398c58 │ │ │ │ ldr r3, [pc, #792] @ 398c5c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 398c60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 398c64 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #764] @ 398c68 │ │ │ │ ldr r3, [pc, #692] @ 398c24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -333732,15 +333732,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 398c74 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 398c78 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, fp │ │ │ │ bl 253ff4 │ │ │ │ b 398784 │ │ │ │ ldr r3, [pc, #656] @ 398c7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -333758,15 +333758,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 398c88 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 398ab8 │ │ │ │ bl 4175f0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -333775,30 +333775,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 397da8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 398bc4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 398778 │ │ │ │ ldr r3, [pc, #508] @ 398c8c │ │ │ │ ldr r2, [pc, #508] @ 398c90 │ │ │ │ ldr r1, [pc, #508] @ 398c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 98f4ec │ │ │ │ + bl 98f63c │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 398bfc │ │ │ │ ldr r3, [pc, #444] @ 398c98 │ │ │ │ ldr r2, [pc, #444] @ 398c9c │ │ │ │ @@ -333806,23 +333806,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #412] @ 398ca4 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9affc8 │ │ │ │ + bl 9b0118 │ │ │ │ b 398778 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 25520c <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 398b80 │ │ │ │ mov r2, #2 │ │ │ │ @@ -333835,15 +333835,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70657c │ │ │ │ + bl 7066cc │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 398784 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 398cac │ │ │ │ ldr r3, [pc, #288] @ 398cb0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333852,15 +333852,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 398cb8 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ mov r0, fp │ │ │ │ bl 253ff4 │ │ │ │ b 398784 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 417360 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -333868,15 +333868,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 398cbc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 7484c4 │ │ │ │ + bl 748614 │ │ │ │ b 398778 │ │ │ │ ldr r3, [pc, #188] @ 398cc0 │ │ │ │ ldr r1, [pc, #188] @ 398cc4 │ │ │ │ ldr r0, [pc, #188] @ 398cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -333884,52 +333884,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r2, r1, ip, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r1, r0, asr #14 │ │ │ │ umullseq r2, r1, r8, r6 │ │ │ │ addseq r2, r1, ip, lsr r6 │ │ │ │ - rsbeq r2, r6, r4, lsr #31 │ │ │ │ - rsbseq r5, r9, r0, lsl #30 │ │ │ │ - rsbeq r2, r6, r0, lsr #27 │ │ │ │ + strdeq r3, [r6], #-4 @ │ │ │ │ + rsbseq r6, r9, r0, asr r0 │ │ │ │ + strdeq r2, [r6], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ addseq r2, r1, r0, asr #11 │ │ │ │ addseq r2, r1, r0, asr #10 │ │ │ │ - rsbseq r5, r9, r0, lsr lr │ │ │ │ - @ instruction: 0x00662f94 │ │ │ │ - ldrdeq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r2, r6, r0, lsr pc │ │ │ │ - ldrsheq r5, [r9], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x00662c94 │ │ │ │ + rsbseq r5, r9, r0, lsl #31 │ │ │ │ + rsbeq r3, r6, r4, ror #1 │ │ │ │ + rsbeq r2, r6, ip, lsr #28 │ │ │ │ + rsbeq r3, r6, r0, lsl #1 │ │ │ │ + rsbseq r5, r9, r0, asr #30 │ │ │ │ + rsbeq r2, r6, r4, ror #27 │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ @ instruction: 0x009124b8 │ │ │ │ - rsbeq r2, r6, r4, asr #28 │ │ │ │ - rsbseq r5, r9, ip, ror sp │ │ │ │ - rsbeq r2, r6, r0, lsr #24 │ │ │ │ + @ instruction: 0x00662f94 │ │ │ │ + rsbseq r5, r9, ip, asr #29 │ │ │ │ + rsbeq r2, r6, r0, ror sp │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ - rsbseq r5, r9, r8, lsr #26 │ │ │ │ - rsbeq r1, r5, ip, lsr #16 │ │ │ │ - rsbeq sl, r4, r0, lsl #20 │ │ │ │ - rsbseq r5, r9, r8, lsr #25 │ │ │ │ - strheq r1, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, r4, ip, lsl #19 │ │ │ │ - rsbseq r5, r9, ip, asr ip │ │ │ │ - rsbeq r1, r5, r8, ror #14 │ │ │ │ - rsbeq sl, r4, r0, asr #18 │ │ │ │ + rsbseq r5, r9, r8, ror lr │ │ │ │ + rsbeq r1, r5, ip, ror r9 │ │ │ │ + rsbeq sl, r4, r0, asr fp │ │ │ │ + ldrsheq r5, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r1, r5, r4, lsl #18 │ │ │ │ + ldrdeq sl, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r5, r9, ip, lsr #27 │ │ │ │ + strheq r1, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x0064aa90 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - rsbeq r2, r6, r0, lsl sp │ │ │ │ - @ instruction: 0x00662c9c │ │ │ │ - rsbseq r5, r9, r4, lsr #23 │ │ │ │ - rsbeq r2, r6, ip, asr #20 │ │ │ │ + rsbeq r2, r6, r0, ror #28 │ │ │ │ + rsbeq r2, r6, ip, ror #27 │ │ │ │ + ldrsheq r5, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00662b9c │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbseq r5, r9, r4, lsr fp │ │ │ │ - rsbeq r2, r6, r4, ror #19 │ │ │ │ - rsbeq r2, r6, r4, ror #21 │ │ │ │ + rsbseq r5, r9, r4, lsl #25 │ │ │ │ + rsbeq r2, r6, r4, lsr fp │ │ │ │ + rsbeq r2, r6, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 398df4 │ │ │ │ ldr r3, [pc, #268] @ 398df8 │ │ │ │ @@ -333972,44 +333972,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8af450 │ │ │ │ + bl 8af5a0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 398698 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 398d40 │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ b 398d40 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 398e00 │ │ │ │ ldr r1, [pc, #40] @ 398e04 │ │ │ │ ldr r0, [pc, #40] @ 398e08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 398e0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r2, r1, ip, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrsbeq r2, [r1], ip │ │ │ │ - rsbseq r5, r9, r0, ror #18 │ │ │ │ - rsbeq r2, r6, ip, lsl #16 │ │ │ │ - rsbeq r2, r6, ip, asr #21 │ │ │ │ + ldrheq r5, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, r6, ip, asr r9 │ │ │ │ + rsbeq r2, r6, ip, lsl ip │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 398e34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -334027,15 +334027,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 398ea4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334048,17 +334048,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, ip, ror #17 │ │ │ │ - strdeq r1, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sl, r4, ip, asr #11 │ │ │ │ + rsbseq r5, r9, ip, lsr sl │ │ │ │ + rsbeq r1, r5, r4, asr #10 │ │ │ │ + rsbeq sl, r4, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1500] @ 3994c4 │ │ │ │ ldr ip, [pc, #1500] @ 3994c8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -334085,15 +334085,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 398f7c │ │ │ │ tst r3, #2 │ │ │ │ @@ -334111,15 +334111,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -334143,15 +334143,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1200] @ 3994f4 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 55449c │ │ │ │ cmp r0, #0 │ │ │ │ blt 399158 │ │ │ │ ldr r5, [pc, #1176] @ 3994f8 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -334160,34 +334160,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1160] @ 3994fc │ │ │ │ ldr r1, [pc, #1160] @ 399500 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 56f550 │ │ │ │ ldr r2, [pc, #1124] @ 399504 │ │ │ │ ldr r1, [pc, #1124] @ 399508 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #1072] @ 39950c │ │ │ │ ldr r3, [pc, #1000] @ 3994c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -334212,23 +334212,23 @@ │ │ │ │ ldr ip, [pc, #976] @ 399510 │ │ │ │ ldr r2, [pc, #976] @ 399514 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 3990d4 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8af7c8 │ │ │ │ + bl 8af918 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3994a0 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 39782c │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -334252,15 +334252,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 39932c │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 39921c │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -334272,15 +334272,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 253460 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 399000 │ │ │ │ @@ -334292,29 +334292,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r2, r6 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r3, r5 │ │ │ │ bl 418258 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 399458 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 399000 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 4185a4 │ │ │ │ @@ -334328,18 +334328,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3978e4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 399338 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 3991f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 399158 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3993f8 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -334364,59 +334364,59 @@ │ │ │ │ bl 3978e4 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 399358 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 3991f8 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 399538 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 39953c │ │ │ │ ldr r1, [pc, #356] @ 399540 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 399544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3991f8 │ │ │ │ ldr r3, [pc, #328] @ 399548 │ │ │ │ ldr r2, [pc, #328] @ 39954c │ │ │ │ ldr r1, [pc, #328] @ 399550 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 399554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3991f8 │ │ │ │ ldr r3, [pc, #296] @ 399558 │ │ │ │ ldr ip, [pc, #296] @ 39955c │ │ │ │ ldr r1, [pc, #296] @ 399560 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 399158 │ │ │ │ ldr r1, [pc, #260] @ 399564 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 999fd8 │ │ │ │ + bl 99a128 │ │ │ │ b 399158 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3991f8 │ │ │ │ ldr r3, [pc, #232] @ 399568 │ │ │ │ ldr r1, [pc, #232] @ 39956c │ │ │ │ ldr r0, [pc, #232] @ 399570 │ │ │ │ @@ -334436,58 +334436,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r1, r1, ip, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r1, r8, lsl pc │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbseq r5, r9, ip, lsl #16 │ │ │ │ - strheq r2, [r6], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r5, r9, ip, asr r9 │ │ │ │ + rsbeq r2, r6, r8, lsl #16 │ │ │ │ + rsbeq r2, r6, r0, asr #18 │ │ │ │ umulleq r9, r3, r8, r6 │ │ │ │ - rsbeq r2, r6, ip, ror r9 │ │ │ │ - rsbseq r5, r9, r4, lsl r7 │ │ │ │ - ldrdeq r2, [r6], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r2, r6, r0, asr #11 │ │ │ │ + rsbeq r2, r6, ip, asr #21 │ │ │ │ + rsbseq r5, r9, r4, ror #16 │ │ │ │ + rsbeq r2, r6, ip, lsr #22 │ │ │ │ + rsbeq r2, r6, r0, lsl r7 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - ldrsbeq r5, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq r0, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x00689190 │ │ │ │ - strheq r1, [r5], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sl, r4, ip, lsl #7 │ │ │ │ + rsbseq r5, r9, ip, lsr #16 │ │ │ │ + rsbeq r1, r4, r4, asr #32 │ │ │ │ + rsbeq r9, r8, r0, ror #5 │ │ │ │ + rsbeq r1, r5, r4, lsl #6 │ │ │ │ + ldrdeq sl, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ addseq r1, r1, r8, asr #26 │ │ │ │ - strheq r2, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r2, r6, r4, lsl #18 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r5, r9, r0, ror #10 │ │ │ │ - rsbeq r2, r6, r8, ror r7 │ │ │ │ - rsbeq r2, r6, r4, lsl #8 │ │ │ │ + ldrheq r5, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r6, r8, asr #17 │ │ │ │ + rsbeq r2, r6, r4, asr r5 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r5, r9, ip, asr #9 │ │ │ │ - rsbeq r0, r5, r0, ror #31 │ │ │ │ - strheq sl, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r2, r6, r0, ror #10 │ │ │ │ - rsbseq r5, r9, r4, ror #6 │ │ │ │ - rsbeq r2, r6, ip, lsl #4 │ │ │ │ + rsbseq r5, r9, ip, lsl r6 │ │ │ │ + rsbeq r1, r5, r0, lsr r1 │ │ │ │ + rsbeq sl, r4, r8, lsl #6 │ │ │ │ + strheq r2, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r5, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r2, r6, ip, asr r3 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - rsbseq r5, r9, r4, lsr r3 │ │ │ │ - rsbeq r2, r6, r0, ror r5 │ │ │ │ - ldrdeq r2, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r5, r9, r4, lsl #9 │ │ │ │ + rsbeq r2, r6, r0, asr #13 │ │ │ │ + rsbeq r2, r6, r8, lsr #6 │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - rsbseq r5, r9, r4, lsl #6 │ │ │ │ - rsbeq r2, r6, r0, ror r5 │ │ │ │ - strheq r2, [r6], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r2, r6, r8, ror r5 │ │ │ │ - ldrheq r5, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r2, r6, r4, ror #2 │ │ │ │ - rsbeq r2, r6, r4, lsl #10 │ │ │ │ + rsbseq r5, r9, r4, asr r4 │ │ │ │ + rsbeq r2, r6, r0, asr #13 │ │ │ │ + rsbeq r2, r6, r4, lsl #6 │ │ │ │ + rsbeq r2, r6, r8, asr #13 │ │ │ │ + rsbseq r5, r9, r8, lsl #8 │ │ │ │ + strheq r2, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r2, r6, r4, asr r6 │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - @ instruction: 0x00795290 │ │ │ │ - rsbeq r2, r6, r0, asr #2 │ │ │ │ - rsbeq r2, r6, r0, ror r4 │ │ │ │ + rsbseq r5, r9, r0, ror #7 │ │ │ │ + @ instruction: 0x00662290 │ │ │ │ + rsbeq r2, r6, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 399634 │ │ │ │ ldr r6, [pc, #152] @ 399638 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -334497,45 +334497,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3995f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 398ed0 │ │ │ │ ldr ip, [pc, #68] @ 399640 │ │ │ │ ldr r2, [pc, #68] @ 399644 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r9, r0, lsr #3 │ │ │ │ - rsbeq r2, r6, r0, asr #32 │ │ │ │ - rsbeq r2, r6, r4, lsl #3 │ │ │ │ - rsbeq r2, r6, ip, asr #8 │ │ │ │ + ldrsheq r5, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x00662190 │ │ │ │ + ldrdeq r2, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0066259c │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 399748 │ │ │ │ ldr r6, [pc, #232] @ 39974c │ │ │ │ @@ -334546,67 +334546,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 399708 │ │ │ │ bl 534d08 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3996c0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 398ed0 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ ldr ip, [pc, #132] @ 399754 │ │ │ │ ldr r2, [pc, #132] @ 399758 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 39975c │ │ │ │ ldr r2, [pc, #76] @ 399760 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq r5, [r9], #-12 @ │ │ │ │ - rsbeq r1, r6, ip, ror pc │ │ │ │ - strheq r2, [r6], #-12 @ │ │ │ │ - rsbeq r0, r5, r0, lsr #20 │ │ │ │ + rsbseq r5, r9, ip, lsr #4 │ │ │ │ + rsbeq r2, r6, ip, asr #1 │ │ │ │ + rsbeq r2, r6, ip, lsl #4 │ │ │ │ + rsbeq r0, r5, r0, ror fp │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r2, r6, r8, asr r3 │ │ │ │ + rsbeq r2, r6, r8, lsr #9 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 399858 │ │ │ │ ldr r2, [pc, #220] @ 39985c │ │ │ │ @@ -334614,15 +334614,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, r0 │ │ │ │ bl 398260 │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -334640,15 +334640,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 399868 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3997c4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -334661,19 +334661,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r4, [r9], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r1, r6, ip, asr lr │ │ │ │ + rsbseq r5, r9, ip, lsl #2 │ │ │ │ rsbeq r1, r6, ip, lsr #31 │ │ │ │ - rsbeq r0, r5, r0, ror #20 │ │ │ │ - rsbeq r9, r4, r8, lsr ip │ │ │ │ + strdeq r2, [r6], #-12 @ │ │ │ │ + strheq r0, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r9, r4, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 399ad4 │ │ │ │ mov sl, r3 │ │ │ │ @@ -334691,15 +334691,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r9, [pc, #524] @ 399ae8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4175f0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -334747,15 +334747,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 399af8 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 399a98 │ │ │ │ @@ -334772,29 +334772,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 397da8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3999dc │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 39994c │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 399a58 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 399afc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 74848c │ │ │ │ + bl 7485dc │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 399a24 │ │ │ │ b 39994c │ │ │ │ ldr r2, [pc, #148] @ 399b00 │ │ │ │ ldr r3, [pc, #104] @ 399ad8 │ │ │ │ @@ -334817,37 +334817,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 418778 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39994c │ │ │ │ ldr r0, [pc, #72] @ 399b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 399a18 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r1, r8, r5 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00794e9c │ │ │ │ - rsbeq r1, r6, r8, ror lr │ │ │ │ - rsbeq r1, r6, r4, lsr sp │ │ │ │ + rsbseq r4, r9, ip, ror #31 │ │ │ │ + rsbeq r1, r6, r8, asr #31 │ │ │ │ + rsbeq r1, r6, r4, lsl #29 │ │ │ │ addseq r1, r1, ip, asr #10 │ │ │ │ andeq r3, r0, r4, asr #10 │ │ │ │ @ instruction: 0x009114d0 │ │ │ │ - strheq r0, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r9, r4, ip, lsl #21 │ │ │ │ + rsbeq r0, r5, r8, lsl #20 │ │ │ │ + ldrdeq r9, [r4], #-188 @ 0xffffff44 @ │ │ │ │ muleq r0, r4, ip │ │ │ │ @ instruction: 0x009113b8 │ │ │ │ @ instruction: 0xffffe4a8 │ │ │ │ @ instruction: 0xffffe67c │ │ │ │ @ instruction: 0xffffe8cc │ │ │ │ - rsbeq r1, r6, r0, asr #31 │ │ │ │ + rsbeq r2, r6, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 399b24 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756fb8 │ │ │ │ + b 757108 │ │ │ │ addeq r8, r3, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 39a060 │ │ │ │ @@ -334892,15 +334892,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8af450 │ │ │ │ + bl 8af5a0 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 399d5c │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -334932,15 +334932,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2536b8 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98f458 │ │ │ │ + bl 98f5a8 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 399e44 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 399b9c │ │ │ │ @@ -334962,15 +334962,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 399d28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98f4ec │ │ │ │ + bl 98f63c │ │ │ │ bl 253ff4 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 399d08 │ │ │ │ ldr r2, [pc, #836] @ 39a074 │ │ │ │ @@ -335045,15 +335045,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 399cd0 │ │ │ │ ldr r1, [pc, #572] @ 39a088 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9affc8 │ │ │ │ + bl 9b0118 │ │ │ │ b 399ca4 │ │ │ │ ldr r2, [pc, #548] @ 39a08c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399c6c │ │ │ │ ldr r2, [pc, #532] @ 39a090 │ │ │ │ @@ -335071,23 +335071,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 39a098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399c6c │ │ │ │ ldr r2, [pc, #424] @ 39a09c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 399d7c │ │ │ │ @@ -335106,23 +335106,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 39a0a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 399d7c │ │ │ │ ldr r3, [pc, #296] @ 39a0a4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 399df4 │ │ │ │ ldr r3, [pc, #256] @ 39a090 │ │ │ │ @@ -335137,42 +335137,42 @@ │ │ │ │ beq 39a028 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 39a0a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 399df4 │ │ │ │ ldr r0, [pc, #184] @ 39a0ac │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 399c6c │ │ │ │ ldr r0, [pc, #156] @ 39a0b0 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 399d7c │ │ │ │ ldr r0, [pc, #132] @ 39a0b4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 399df4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 39a0b8 │ │ │ │ ldr r1, [pc, #112] @ 39a0bc │ │ │ │ ldr r0, [pc, #112] @ 39a0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335182,32 +335182,32 @@ │ │ │ │ addseq r1, r1, r0, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r1, ip, asr #5 │ │ │ │ addseq r1, r1, r0, lsl #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrsheq r1, [r1], r4 │ │ │ │ addseq r1, r1, r0, lsr #1 │ │ │ │ - ldrheq r4, [r9], #-176 @ 0xffffff50 @ │ │ │ │ - strheq r1, [r6], #-192 @ 0xffffff40 @ │ │ │ │ - strdeq r2, [pc], #-220 @ │ │ │ │ + rsbseq r4, r9, r0, lsl #26 │ │ │ │ + rsbeq r1, r6, r0, lsl #28 │ │ │ │ + rsbeq r2, pc, ip, asr #30 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r8, ror #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r8, ror #26 │ │ │ │ + strheq r1, [r6], #-232 @ 0xffffff18 @ │ │ │ │ andeq r5, r0, ip, asr r1 │ │ │ │ - rsbeq r1, r6, r4, ror #23 │ │ │ │ + rsbeq r1, r6, r4, lsr sp │ │ │ │ andeq r3, r0, r4, ror #5 │ │ │ │ - rsbeq r1, r6, r0, lsl fp │ │ │ │ - strheq r1, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - strheq r1, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq r1, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r4, r9, r8, lsl #19 │ │ │ │ - rsbeq r1, r6, r8, lsl #21 │ │ │ │ - rsbeq r1, r6, r0, ror #16 │ │ │ │ + rsbeq r1, r6, r0, ror #24 │ │ │ │ + rsbeq r1, r6, r4, lsl #28 │ │ │ │ + rsbeq r1, r6, ip, lsl #26 │ │ │ │ + rsbeq r1, r6, r4, asr #24 │ │ │ │ + ldrsbeq r4, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r1, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + strheq r1, [r6], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 39a1ac │ │ │ │ mov r8, r1 │ │ │ │ @@ -335224,30 +335224,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af084 │ │ │ │ + bl 8af1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 39a144 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 39a154 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 39a118 │ │ │ │ cmn r0, #4 │ │ │ │ beq 39a118 │ │ │ │ mov r0, #1 │ │ │ │ bl 255698 │ │ │ │ cmp r8, #0 │ │ │ │ beq 39a168 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8af450 │ │ │ │ + bl 8af5a0 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 39a1b4 │ │ │ │ ldr r3, [pc, #60] @ 39a1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335275,41 +335275,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr ip, [pc, #96] @ 39a25c │ │ │ │ ldr r1, [pc, #96] @ 39a260 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, r9, r0, lsl #16 │ │ │ │ - rsbeq pc, r3, r4, lsl #27 │ │ │ │ - rsbeq r8, r8, r4, lsr #32 │ │ │ │ + rsbseq r4, r9, r0, asr r9 │ │ │ │ + ldrdeq pc, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, r8, r4, ror r1 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ addeq r2, pc, ip, asr #16 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 39a288 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -335326,17 +335326,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 39a2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r9, r0, lsr r7 │ │ │ │ - rsbeq r1, r6, r0, lsr r8 │ │ │ │ - rsbeq r1, r6, ip, lsl r4 │ │ │ │ + rsbseq r4, r9, r0, lsl #17 │ │ │ │ + rsbeq r1, r6, r0, lsl #19 │ │ │ │ + rsbeq r1, r6, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 39a47c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335348,15 +335348,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 39a458 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 98f718 │ │ │ │ + bl 98f868 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39a364 │ │ │ │ ldr r2, [pc, #352] @ 39a488 │ │ │ │ ldr r3, [pc, #340] @ 39a480 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -335377,29 +335377,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39a3c4 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r2, [pc, #252] @ 39a490 │ │ │ │ ldr r3, [pc, #232] @ 39a480 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a454 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldr r3, [pc, #200] @ 39a494 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a378 │ │ │ │ ldr r3, [pc, #184] @ 39a498 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -335414,27 +335414,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 39a4a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39a378 │ │ │ │ ldr r0, [pc, #92] @ 39a4a4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39a378 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39a4a8 │ │ │ │ ldr r1, [pc, #72] @ 39a4ac │ │ │ │ ldr r0, [pc, #72] @ 39a4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335447,19 +335447,19 @@ │ │ │ │ addseq r0, r1, ip, lsr #22 │ │ │ │ @ instruction: 0x00910afc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umullseq r0, r1, r0, sl │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r4, ror #17 │ │ │ │ - rsbeq r1, r6, ip, lsl r9 │ │ │ │ - rsbseq r4, r9, r0, ror r5 │ │ │ │ - rsbeq r1, r6, r0, ror r6 │ │ │ │ - @ instruction: 0x0066189c │ │ │ │ + rsbeq r1, r6, r4, lsr sl │ │ │ │ + rsbeq r1, r6, ip, ror #20 │ │ │ │ + rsbseq r4, r9, r0, asr #13 │ │ │ │ + rsbeq r1, r6, r0, asr #15 │ │ │ │ + rsbeq r1, r6, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 39a8f0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 39a8f4 │ │ │ │ @@ -335475,39 +335475,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 39a900 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #1000] @ 39a904 │ │ │ │ ldr r1, [pc, #1000] @ 39a908 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 39a90c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 2550ec │ │ │ │ mov r0, fp │ │ │ │ - bl 8af82c │ │ │ │ + bl 8af97c │ │ │ │ cmp r0, r5 │ │ │ │ beq 39a6c0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 39a0c4 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -335553,27 +335553,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 39a920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 39a67c │ │ │ │ ldr r3, [pc, #716] @ 39a924 │ │ │ │ ldr ip, [pc, #716] @ 39a928 │ │ │ │ ldr r1, [pc, #716] @ 39a92c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 39a930 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #688] @ 39a934 │ │ │ │ ldr r3, [pc, #624] @ 39a8f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -335591,53 +335591,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 39a93c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 39a940 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 39a67c │ │ │ │ ldr r3, [pc, #596] @ 39a944 │ │ │ │ ldr ip, [pc, #596] @ 39a948 │ │ │ │ ldr r1, [pc, #596] @ 39a94c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 39a950 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 39a67c │ │ │ │ ldr r2, [pc, #564] @ 39a954 │ │ │ │ ldr r1, [pc, #564] @ 39a958 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8afd78 │ │ │ │ + bl 8afec8 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 39a95c │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70657c │ │ │ │ + bl 7066cc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 33fe60 │ │ │ │ b 39a67c │ │ │ │ ldr r2, [pc, #460] @ 39a960 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -335657,27 +335657,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 39a96c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39a5c0 │ │ │ │ ldr r3, [pc, #328] @ 39a970 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a60c │ │ │ │ ldr r3, [pc, #296] @ 39a964 │ │ │ │ @@ -335693,80 +335693,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 39a974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a60c │ │ │ │ ldr r0, [pc, #196] @ 39a978 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39a5c0 │ │ │ │ ldr r0, [pc, #172] @ 39a97c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 39a60c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, lsl #10 │ │ │ │ + rsbseq r4, r9, r4, asr r6 │ │ │ │ addseq r0, r1, r8, asr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, asr #17 │ │ │ │ - rsbeq r1, r6, r0, lsr #17 │ │ │ │ - rsbeq r2, r5, ip, lsl ip │ │ │ │ - rsbeq r2, r5, r0, lsr ip │ │ │ │ + rsbeq r1, r6, r0, lsl sl │ │ │ │ + strdeq r1, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r2, r5, ip, ror #26 │ │ │ │ + rsbeq r2, r5, r0, lsl #27 │ │ │ │ addseq r0, r1, ip, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r9, r4, lsr #7 │ │ │ │ - @ instruction: 0x0066199c │ │ │ │ - rsbeq r1, r6, r0, lsr #9 │ │ │ │ + ldrsheq r4, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r1, r6, ip, ror #21 │ │ │ │ + strdeq r1, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ muleq r0, r2, r1 │ │ │ │ - rsbseq r4, r9, r8, ror r3 │ │ │ │ - rsbeq r1, r6, r4, ror #16 │ │ │ │ - rsbeq r1, r6, r0, ror r4 │ │ │ │ + rsbseq r4, r9, r8, asr #9 │ │ │ │ + strheq r1, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r6, r0, asr #11 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ addseq r0, r1, r0, lsr #15 │ │ │ │ - rsbeq r1, r6, r0, lsl r7 │ │ │ │ - rsbeq r1, r6, r8, lsl #8 │ │ │ │ + rsbeq r1, r6, r0, ror #16 │ │ │ │ + rsbeq r1, r6, r8, asr r5 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - ldrsbeq r4, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r1, r6, r8, lsl #16 │ │ │ │ - ldrdeq r1, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r4, r9, ip, lsr #8 │ │ │ │ + rsbeq r1, r6, r8, asr r9 │ │ │ │ + rsbeq r1, r6, r8, lsr #10 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - @ instruction: 0x0066189c │ │ │ │ + rsbeq r1, r6, ip, ror #19 │ │ │ │ @ instruction: 0x00002eb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, ip, lsl #12 │ │ │ │ + rsbeq r1, r6, ip, asr r7 │ │ │ │ andeq r2, r0, ip, asr fp │ │ │ │ - @ instruction: 0x0066169c │ │ │ │ - strheq r1, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - strheq r1, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, r6, ip, ror #15 │ │ │ │ + rsbeq r1, r6, ip, lsl #14 │ │ │ │ + rsbeq r1, r6, r0, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 39ade0 │ │ │ │ ldr r1, [pc, #1096] @ 39ade4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335836,22 +335836,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 39ae04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 39ab14 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335873,15 +335873,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39ada0 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98f4fc │ │ │ │ + b 98f64c │ │ │ │ ldr r1, [pc, #696] @ 39ae0c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 39abe4 │ │ │ │ ldr r1, [pc, #660] @ 39adfc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -335896,23 +335896,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 39ae10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 39ad28 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a9f4 │ │ │ │ b 39abf0 │ │ │ │ @@ -335937,23 +335937,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 39ae18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39a9f4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39a9f4 │ │ │ │ ldr r3, [pc, #408] @ 39ae1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -335972,48 +335972,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39ae20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39a9f4 │ │ │ │ ldr r3, [pc, #292] @ 39ae24 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39abf0 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 39ae28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39abc8 │ │ │ │ ldr r3, [pc, #252] @ 39ae2c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 39abd4 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 39ae30 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39aad4 │ │ │ │ ldr r2, [pc, #204] @ 39ae34 │ │ │ │ ldr r3, [pc, #120] @ 39ade4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336022,15 +336022,15 @@ │ │ │ │ bne 39ada0 │ │ │ │ ldr r0, [pc, #172] @ 39ae38 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 39ae3c │ │ │ │ ldr r3, [pc, #52] @ 39ade4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -336038,40 +336038,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 39ada0 │ │ │ │ ldr r0, [pc, #112] @ 39ae40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ addseq r0, r1, ip, lsl #9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r1, ip, ror #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r0, r1, r8, lsr #8 │ │ │ │ - rsbseq r3, r9, r4, lsr #30 │ │ │ │ + rsbseq r4, r9, r4, ror r0 │ │ │ │ andeq r3, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, asr #11 │ │ │ │ + rsbeq r1, r6, r0, lsl r7 │ │ │ │ addseq r0, r1, r8, lsl #6 │ │ │ │ andeq r4, r0, r4, lsl #7 │ │ │ │ - rsbeq r1, r6, r4, asr r4 │ │ │ │ + rsbeq r1, r6, r4, lsr #11 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - rsbeq r1, r6, r0, ror #10 │ │ │ │ + strheq r1, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r1, r0, r4, lsl #1 │ │ │ │ - rsbeq r1, r6, r4, lsr r4 │ │ │ │ - rsbseq r3, r9, lr, ror #24 │ │ │ │ - rsbeq r1, r6, ip, lsr r3 │ │ │ │ - rsbseq r3, r9, r8, asr ip │ │ │ │ - rsbeq r1, r6, ip, lsl #7 │ │ │ │ + rsbeq r1, r6, r4, lsl #11 │ │ │ │ + ldrheq r3, [r9], #-222 @ 0xffffff22 @ │ │ │ │ + rsbeq r1, r6, ip, lsl #9 │ │ │ │ + rsbseq r3, r9, r8, lsr #27 │ │ │ │ + ldrdeq r1, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ ldrheq r0, [r1], ip │ │ │ │ - @ instruction: 0x00661494 │ │ │ │ + rsbeq r1, r6, r4, ror #11 │ │ │ │ addseq r0, r1, r8, ror r0 │ │ │ │ - rsbeq r1, r6, r8, lsr #7 │ │ │ │ + strdeq r1, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 39af34 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -336079,41 +336079,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 39af38 │ │ │ │ ldr r1, [pc, #200] @ 39af3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #180] @ 39af40 │ │ │ │ ldr r1, [pc, #180] @ 39af44 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #140] @ 39af48 │ │ │ │ ldr r3, [pc, #140] @ 39af4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 33fe60 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fd60 │ │ │ │ mov r3, r4 │ │ │ │ @@ -336124,21 +336124,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r3, r9, r8, ror fp │ │ │ │ - ldrdeq r2, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r2, r5, r4, ror #5 │ │ │ │ - rsbeq r0, r6, r0, lsl pc │ │ │ │ - rsbeq r0, r6, r0, lsr pc │ │ │ │ + rsbseq r3, r9, r8, asr #25 │ │ │ │ + rsbeq r2, r5, r4, lsr #8 │ │ │ │ + rsbeq r2, r5, r4, lsr r4 │ │ │ │ + rsbeq r1, r6, r0, rrx │ │ │ │ + rsbeq r1, r6, r0, lsl #1 │ │ │ │ addeq r7, r3, ip, lsr #17 │ │ │ │ - rsbeq r0, r6, r4, asr sl │ │ │ │ + rsbeq r0, r6, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 39b23c │ │ │ │ ldr r1, [pc, #724] @ 39b240 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336204,23 +336204,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 39b260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 39b1f0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39afb4 │ │ │ │ b 39b0c0 │ │ │ │ @@ -336245,23 +336245,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 39b268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39afb4 │ │ │ │ ldr r3, [pc, #292] @ 39b26c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b0c0 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -336287,67 +336287,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 39b274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39afb4 │ │ │ │ ldr r0, [pc, #144] @ 39b278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39b098 │ │ │ │ ldr r3, [pc, #132] @ 39b27c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 39b0a4 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 39b280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39afb4 │ │ │ │ ldr r0, [pc, #92] @ 39b284 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39afb4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090febc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umullseq pc, r0, ip, lr @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r0, r4, ror #28 │ │ │ │ - rsbseq r3, r9, r6, lsr #19 │ │ │ │ + ldrsheq r3, [r9], #-166 @ 0xffffff5a @ │ │ │ │ andeq r4, r0, r4, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, ror #3 │ │ │ │ + rsbeq r1, r6, r0, lsr r3 │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - @ instruction: 0x00661090 │ │ │ │ - rsbseq r3, r9, r7, ror #16 │ │ │ │ + rsbeq r1, r6, r0, ror #3 │ │ │ │ + ldrheq r3, [r9], #-151 @ 0xffffff69 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsbeq r1, r6, r0, lsl r1 │ │ │ │ - rsbeq r1, r6, ip, asr #1 │ │ │ │ - rsbseq r3, r9, r4, asr #15 │ │ │ │ - rsbeq r1, r6, r0, lsr #2 │ │ │ │ - strdeq r0, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, r6, r0, ror #4 │ │ │ │ + rsbeq r1, r6, ip, lsl r2 │ │ │ │ + rsbseq r3, r9, r4, lsl r9 │ │ │ │ + rsbeq r1, r6, r0, ror r2 │ │ │ │ + rsbeq r1, r6, r8, asr #2 │ │ │ │ ldr r0, [pc, #4] @ 39b294 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r7, r3, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 39b324 │ │ │ │ ldr r2, [pc, #116] @ 39b328 │ │ │ │ @@ -336355,40 +336355,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #84] @ 39b330 │ │ │ │ ldr r1, [pc, #84] @ 39b334 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39579c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 41b7d0 │ │ │ │ - ldrsbeq r3, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r1, r6, r4, asr #1 │ │ │ │ - ldrdeq r1, [r6], #-8 @ │ │ │ │ - rsbeq lr, r3, r4, lsl #25 │ │ │ │ - rsbeq r6, r8, r4, lsr #30 │ │ │ │ + rsbseq r3, r9, r8, lsr #18 │ │ │ │ + rsbeq r1, r6, r4, lsl r2 │ │ │ │ + rsbeq r1, r6, r8, lsr #4 │ │ │ │ + ldrdeq lr, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r8, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 39b418 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336396,31 +336396,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 39b41c │ │ │ │ ldr r1, [pc, #184] @ 39b420 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #164] @ 39b424 │ │ │ │ ldr r1, [pc, #164] @ 39b428 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #132] @ 39b42c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #112] @ 39b430 │ │ │ │ ldr r1, [pc, #112] @ 39b434 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 39b438 │ │ │ │ @@ -336437,26 +336437,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, asr #14 │ │ │ │ - rsbeq lr, r3, r4, lsl #24 │ │ │ │ - rsbeq r6, r8, r0, lsr #29 │ │ │ │ - rsbeq lr, r4, r8, asr #29 │ │ │ │ - rsbeq r8, r4, r0, lsr #1 │ │ │ │ + @ instruction: 0x00793890 │ │ │ │ + rsbeq lr, r3, r4, asr sp │ │ │ │ + strdeq r6, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, r4, r8, lsl r0 @ │ │ │ │ + strdeq r8, [r4], #-16 @ │ │ │ │ addeq r1, pc, r8, lsl #14 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ addeq r7, r3, r8, ror #7 │ │ │ │ ldr r0, [pc, #4] @ 39b448 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strdeq r7, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -336529,25 +336529,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #124] @ 39b610 │ │ │ │ ldr r1, [pc, #124] @ 39b614 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #92] @ 39b618 │ │ │ │ ldr r1, [pc, #92] @ 39b61c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 39b620 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -336560,19 +336560,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r8, ror #10 │ │ │ │ - rsbeq r9, r5, r0, ror #13 │ │ │ │ - strdeq r9, [r5], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq lr, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r6, r8, r0, ror ip │ │ │ │ + ldrheq r3, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r9, r5, r0, lsr r8 │ │ │ │ + rsbeq r9, r5, r4, asr #16 │ │ │ │ + rsbeq lr, r3, r0, lsr #22 │ │ │ │ + rsbeq r6, r8, r0, asr #27 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -336584,50 +336584,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 39b6e0 │ │ │ │ ldr r1, [pc, #140] @ 39b6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 750aac │ │ │ │ + bl 750bfc │ │ │ │ ldr r2, [pc, #104] @ 39b6e8 │ │ │ │ ldr r1, [pc, #104] @ 39b6ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #84] @ 39b6f0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39b6f4 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00793498 │ │ │ │ - rsbeq r0, r6, r4, asr sp │ │ │ │ - rsbeq r0, r6, r0, ror #26 │ │ │ │ - ldrdeq r9, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - strheq sl, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r0, r6, ip, lsr #26 │ │ │ │ + rsbseq r3, r9, r8, ror #11 │ │ │ │ + rsbeq r0, r6, r4, lsr #29 │ │ │ │ + strheq r0, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r9, r5, r8, lsr #14 │ │ │ │ + rsbeq sl, r5, ip, lsl #28 │ │ │ │ + rsbeq r0, r6, ip, ror lr │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 39b898 │ │ │ │ mov r6, r1 │ │ │ │ @@ -336644,27 +336644,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 39b8a8 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #332] @ 39b8ac │ │ │ │ ldr r1, [pc, #332] @ 39b8b0 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 39b8b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #296] @ 39b8b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39b7fc │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -336709,45 +336709,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 39b8cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39b79c │ │ │ │ ldr r0, [pc, #76] @ 39b8d0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39b79c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, r4, asr #7 │ │ │ │ + rsbseq r3, r9, r4, lsl r5 │ │ │ │ addseq pc, r0, r0, lsl #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r0, ror ip │ │ │ │ - rsbeq r0, r6, r0, ror #24 │ │ │ │ - strdeq lr, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x00686a9c │ │ │ │ + rsbeq r0, r6, r0, asr #27 │ │ │ │ + strheq r0, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, r3, ip, asr #18 │ │ │ │ + rsbeq r6, r8, ip, ror #23 │ │ │ │ addseq pc, r0, ip, lsr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r0, r8, ror #12 │ │ │ │ andeq r4, r0, r8, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r4, ror #22 │ │ │ │ - rsbeq r0, r6, ip, ror fp │ │ │ │ + strheq r0, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r0, r6, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 39ba94 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336762,15 +336762,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 39baa4 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #368] @ 39baa8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 39b998 │ │ │ │ ldr r2, [pc, #348] @ 39baac │ │ │ │ @@ -336778,15 +336778,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #316] @ 39bab4 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -336829,52 +336829,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39bac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39b990 │ │ │ │ ldr r0, [pc, #88] @ 39bacc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 39b990 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, ror #3 │ │ │ │ + rsbseq r3, r9, ip, lsr r3 │ │ │ │ addseq pc, r0, r4, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r8, lsl #21 │ │ │ │ - @ instruction: 0x00660a98 │ │ │ │ + ldrdeq r0, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, r6, r8, ror #23 │ │ │ │ @ instruction: 0x0090f4f0 │ │ │ │ - rsbeq lr, r3, r0, lsl r6 │ │ │ │ - rsbeq r6, r8, r4, lsr #17 │ │ │ │ + rsbeq lr, r3, r0, ror #14 │ │ │ │ + strdeq r6, [r8], #-148 @ 0xffffff6c @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r0, r4, lsl #9 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, ip, asr #19 │ │ │ │ - ldrdeq r0, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, r6, ip, lsl fp │ │ │ │ + rsbeq r0, r6, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 39c030 │ │ │ │ ldr lr, [pc, #1352] @ 39c034 │ │ │ │ ldr ip, [pc, #1352] @ 39c038 │ │ │ │ @@ -336890,15 +336890,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #1292] @ 39c044 │ │ │ │ ldr r6, [pc, #1292] @ 39c048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 39be40 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -336910,15 +336910,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #1232] @ 39c058 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39bf14 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 39c05c │ │ │ │ @@ -336950,15 +336950,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #1072] @ 39c058 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bb94 │ │ │ │ ldr r3, [pc, #1072] @ 39c06c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -336979,15 +336979,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #988] @ 39c078 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 39c07c │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bd68 │ │ │ │ ldr r3, [pc, #972] @ 39c080 │ │ │ │ @@ -336998,15 +336998,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #880] @ 39c058 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bb94 │ │ │ │ ldr r3, [pc, #880] @ 39c06c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337027,39 +337027,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #816] @ 39c08c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 39c090 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39bb94 │ │ │ │ ldr r3, [pc, #780] @ 39c094 │ │ │ │ ldr r2, [pc, #780] @ 39c098 │ │ │ │ ldr r1, [pc, #780] @ 39c09c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #668] @ 39c058 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 39bb94 │ │ │ │ ldr r3, [pc, #668] @ 39c06c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -337080,15 +337080,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #624] @ 39c0a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 39c0a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 39bd68 │ │ │ │ ldr ip, [pc, #608] @ 39c0a8 │ │ │ │ @@ -337097,15 +337097,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #484] @ 39c058 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39be88 │ │ │ │ mvn r0, #0 │ │ │ │ b 39bb98 │ │ │ │ @@ -337128,25 +337128,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #452] @ 39c0b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 39c0b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39be80 │ │ │ │ ldr r3, [pc, #336] @ 39c06c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39bb94 │ │ │ │ ldr r3, [pc, #320] @ 39c070 │ │ │ │ @@ -337163,109 +337163,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [pc, #320] @ 39c0bc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 39c0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39bb94 │ │ │ │ ldr r2, [pc, #284] @ 39c0c4 │ │ │ │ ldr r0, [pc, #284] @ 39c0c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39be80 │ │ │ │ ldr r2, [pc, #264] @ 39c0cc │ │ │ │ ldr r0, [pc, #264] @ 39c0d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39bb94 │ │ │ │ ldr r2, [pc, #244] @ 39c0d4 │ │ │ │ ldr r0, [pc, #244] @ 39c0d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39bb94 │ │ │ │ ldr r2, [pc, #224] @ 39c0dc │ │ │ │ ldr r0, [pc, #224] @ 39c0e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39bb94 │ │ │ │ ldr r2, [pc, #204] @ 39c0e4 │ │ │ │ ldr r0, [pc, #204] @ 39c0e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39bb94 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, ror #31 │ │ │ │ + rsbseq r3, r9, ip, lsr r1 │ │ │ │ addseq pc, r0, r0, lsr r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00660894 │ │ │ │ - rsbeq r0, r6, r4, lsr #17 │ │ │ │ - @ instruction: 0x00792f98 │ │ │ │ + rsbeq r0, r6, r4, ror #19 │ │ │ │ + strdeq r0, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r3, r9, r8, ror #1 │ │ │ │ addseq pc, r0, r8, ror #5 │ │ │ │ - rsbseq r2, r9, r8, ror pc │ │ │ │ - strdeq lr, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x0068669c │ │ │ │ + rsbseq r3, r9, r8, asr #1 │ │ │ │ + rsbeq lr, r3, ip, asr #10 │ │ │ │ + rsbeq r6, r8, ip, ror #15 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq pc, r0, r4, lsl #5 │ │ │ │ - ldrsbeq r2, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq lr, r3, ip, asr r3 │ │ │ │ - strdeq r6, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r3, r9, r8, lsr #32 │ │ │ │ + rsbeq lr, r3, ip, lsr #9 │ │ │ │ + rsbeq r6, r8, ip, asr #14 │ │ │ │ andeq r2, r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r0, lsr r8 │ │ │ │ - rsbeq r0, r6, r8, asr #15 │ │ │ │ - rsbseq r2, r9, r0, lsr #28 │ │ │ │ - rsbeq lr, r3, r0, lsr #5 │ │ │ │ - rsbeq r6, r8, r4, lsr r5 │ │ │ │ - rsbeq r0, r6, r8, lsr r7 │ │ │ │ - rsbeq r0, r6, r8, lsl #14 │ │ │ │ - rsbseq r2, r9, ip, asr #26 │ │ │ │ - rsbeq lr, r3, ip, asr #3 │ │ │ │ - rsbeq r6, r8, r0, ror #8 │ │ │ │ - rsbeq r0, r6, ip, lsl #13 │ │ │ │ - rsbeq r0, r6, r4, lsr r6 │ │ │ │ - rsbseq r2, r9, ip, lsl #25 │ │ │ │ - rsbeq lr, r3, r0, lsl r1 │ │ │ │ - strheq r6, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r6, r0, lsl #19 │ │ │ │ + rsbeq r0, r6, r8, lsl r9 │ │ │ │ + rsbseq r2, r9, r0, ror pc │ │ │ │ + strdeq lr, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, r8, r4, lsl #13 │ │ │ │ + rsbeq r0, r6, r8, lsl #17 │ │ │ │ + rsbeq r0, r6, r8, asr r8 │ │ │ │ + @ instruction: 0x00792e9c │ │ │ │ + rsbeq lr, r3, ip, lsl r3 │ │ │ │ + strheq r6, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq r0, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, r6, r4, lsl #15 │ │ │ │ + ldrsbeq r2, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq lr, r3, r0, ror #4 │ │ │ │ + rsbeq r6, r8, r0, lsl #10 │ │ │ │ + rsbeq r0, r6, r0, asr #14 │ │ │ │ + strheq r0, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, r6, r8, lsr #13 │ │ │ │ + rsbeq r0, r6, r8, lsr #12 │ │ │ │ + rsbeq r0, r6, r8, lsl #13 │ │ │ │ + rsbeq r0, r6, r4, asr #12 │ │ │ │ + rsbeq r0, r6, r0, ror #12 │ │ │ │ + rsbeq r0, r6, r8, lsr #12 │ │ │ │ + rsbeq r0, r6, r8, lsr r6 │ │ │ │ + rsbeq r0, r6, ip, lsl #12 │ │ │ │ + rsbeq r0, r6, r4, ror #11 │ │ │ │ strdeq r0, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r0, r6, r4, ror #10 │ │ │ │ - rsbeq r0, r6, r8, asr r5 │ │ │ │ - ldrdeq r0, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r0, r6, r8, lsr r5 │ │ │ │ - strdeq r0, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, r6, r0, lsl r5 │ │ │ │ - ldrdeq r0, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r0, r6, r8, ror #9 │ │ │ │ - strheq r0, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x00660494 │ │ │ │ - rsbeq r0, r6, r0, lsr #9 │ │ │ │ - rsbeq r0, r6, r0, lsr #9 │ │ │ │ - rsbeq r0, r6, r4, lsl #9 │ │ │ │ + strdeq r0, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq r0, [r6], #-84 @ 0xffffffac @ │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -337392,24 +337392,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 39c668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39c1d0 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 39c3dc │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 39c654 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -337434,24 +337434,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 39c670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c1c8 │ │ │ │ ldr r3, [pc, #656] @ 39c674 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -337491,15 +337491,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 39c298 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -337589,42 +337589,42 @@ │ │ │ │ b 39c340 │ │ │ │ ldr r0, [pc, #120] @ 39c680 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39c1d0 │ │ │ │ ldr r0, [pc, #92] @ 39c684 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r8] │ │ │ │ b 39c1c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090ecfc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0090ecbc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r0, ip, asr #24 │ │ │ │ muleq r0, ip, r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r6, r4, asr #4 │ │ │ │ + @ instruction: 0x00660394 │ │ │ │ andeq r2, r0, r8, asr #31 │ │ │ │ - rsbeq r0, r6, r0, lsr #2 │ │ │ │ - rsbseq r2, r9, ip, lsr #14 │ │ │ │ + rsbeq r0, r6, r0, ror r2 │ │ │ │ + rsbseq r2, r9, ip, ror r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - @ instruction: 0x0065ff98 │ │ │ │ - rsbeq pc, r5, r8, lsl #30 │ │ │ │ + rsbeq r0, r6, r8, ror #1 │ │ │ │ + rsbeq r0, r6, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 39cd08 │ │ │ │ ldr r1, [pc, #1640] @ 39cd0c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -337732,23 +337732,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 39cd2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 39c710 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39c910 │ │ │ │ @@ -337770,23 +337770,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 39cd34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 39c9f0 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 39c71c │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -337799,15 +337799,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ tst sl, #4 │ │ │ │ beq 39c71c │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -337834,15 +337834,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 39cd3c │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -338023,44 +338023,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 58f504 │ │ │ │ b 39c98c │ │ │ │ ldr r0, [pc, #116] @ 39cd50 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39c878 │ │ │ │ ldr r0, [pc, #100] @ 39cd54 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 39c910 │ │ │ │ addseq lr, r0, r4, lsl #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r0, ip, asr r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq lr, r0, r0, lsl #14 │ │ │ │ addseq lr, r0, r0, asr r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r5, ip, asr sp @ │ │ │ │ + rsbeq pc, r5, ip, lsr #29 │ │ │ │ andeq r3, r0, r8, ror #11 │ │ │ │ - rsbeq pc, r5, r8, lsr #26 │ │ │ │ + rsbeq pc, r5, r8, ror lr @ │ │ │ │ addseq lr, r0, r8, ror r4 │ │ │ │ - rsbseq r2, r9, r8, asr #2 │ │ │ │ + @ instruction: 0x00792298 │ │ │ │ addseq lr, r0, ip, ror #6 │ │ │ │ addseq lr, r0, r8, asr #5 │ │ │ │ addseq lr, r0, ip, lsr #4 │ │ │ │ umullseq lr, r0, r8, r1 │ │ │ │ - rsbeq pc, r5, r8, lsr #18 │ │ │ │ - rsbeq pc, r5, r4, lsl #19 │ │ │ │ + rsbeq pc, r5, r8, ror sl @ │ │ │ │ + ldrdeq pc, [r5], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 0039cd58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -338178,15 +338178,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -338249,15 +338249,15 @@ │ │ │ │ bne 39cf40 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 39cf40 │ │ │ │ b 39ce54 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbseq r1, r9, r4, lsl #24 │ │ │ │ + rsbseq r1, r9, r4, asr sp │ │ │ │ │ │ │ │ 0039d05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -338266,39 +338266,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 39d0bc │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, r5, r8, lsr r6 @ │ │ │ │ + rsbeq pc, r5, r8, lsl #15 │ │ │ │ ldrdeq r5, [r3], ip │ │ │ │ ldr r0, [pc, #4] @ 39d0cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r5, r3, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 58eda4 │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753710 │ │ │ │ + b 753860 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 39d1cc │ │ │ │ @@ -338309,15 +338309,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39d05c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -338329,32 +338329,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e4d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 39cd58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 39d1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 58eb60 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 58ecd8 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58e460 │ │ │ │ - rsbseq r1, r9, ip, ror #20 │ │ │ │ - ldrdeq r5, [r8], #-8 @ │ │ │ │ - rsbeq ip, r3, ip, lsr lr │ │ │ │ + ldrheq r1, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, r8, r8, lsr #4 │ │ │ │ + rsbeq ip, r3, ip, lsl #31 │ │ │ │ umullseq lr, r1, r8, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 39d2c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -338363,25 +338363,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 39d2cc │ │ │ │ ldr r1, [pc, #196] @ 39d2d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #176] @ 39d2d4 │ │ │ │ ldr r1, [pc, #176] @ 39d2d8 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #144] @ 39d2dc │ │ │ │ ldr r1, [pc, #144] @ 39d2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 39d2e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -338395,35 +338395,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079199c │ │ │ │ - rsbeq ip, r3, r0, ror #26 │ │ │ │ - strdeq r4, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq sp, r4, ip, lsr #32 │ │ │ │ - rsbeq r6, r4, r4, lsl #4 │ │ │ │ + rsbseq r1, r9, ip, ror #21 │ │ │ │ + strheq ip, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r5, r8, ip, asr #2 │ │ │ │ + rsbeq sp, r4, ip, ror r1 │ │ │ │ + rsbeq r6, r4, r4, asr r3 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ addeq r5, r3, r4, ror r6 │ │ │ │ - @ instruction: 0x0065f498 │ │ │ │ + rsbeq pc, r5, r8, ror #11 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ addeq pc, lr, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 39d37c │ │ │ │ @@ -338433,15 +338433,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #76] @ 39d388 │ │ │ │ ldr r2, [pc, #76] @ 39d38c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -338452,19 +338452,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r1, r9, r0, lsl #17 │ │ │ │ - rsbeq ip, r4, r4, lsr pc │ │ │ │ - rsbeq r6, r4, ip, lsl #2 │ │ │ │ - rsbeq pc, r5, r4, ror #7 │ │ │ │ - strdeq sp, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq r1, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r4, r4, lsl #1 │ │ │ │ + rsbeq r6, r4, ip, asr r2 │ │ │ │ + rsbeq pc, r5, r4, lsr r5 @ │ │ │ │ + rsbeq sp, r5, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 39d48c │ │ │ │ ldr r3, [pc, #228] @ 39d490 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -338500,15 +338500,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 39d3e4 │ │ │ │ ldr r2, [pc, #92] @ 39d4ac │ │ │ │ ldr r3, [pc, #60] @ 39d490 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -338523,18 +338523,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r0, ip, ror sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq lr, r1, ip, asr #11 │ │ │ │ - rsbeq r6, r4, r0, asr r0 │ │ │ │ + rsbeq r6, r4, r0, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq sp, r4, r0, asr #1 │ │ │ │ + rsbeq sp, r4, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ @ instruction: 0x0090d9d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 39d558 │ │ │ │ @@ -338543,24 +338543,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #112] @ 39d564 │ │ │ │ ldr r1, [pc, #112] @ 39d568 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 39d56c │ │ │ │ ldr r2, [pc, #84] @ 39d570 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -338571,21 +338571,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00791794 │ │ │ │ - rsbeq ip, r4, ip, ror sp │ │ │ │ - rsbeq r5, r4, r4, asr pc │ │ │ │ - rsbeq ip, r3, r0, ror sl │ │ │ │ - rsbeq r4, r8, ip, lsl #26 │ │ │ │ - rsbeq pc, r5, r4, lsl #4 │ │ │ │ - rsbeq sp, r5, r4, lsl r2 │ │ │ │ + rsbseq r1, r9, r4, ror #17 │ │ │ │ + rsbeq ip, r4, ip, asr #29 │ │ │ │ + rsbeq r6, r4, r4, lsr #1 │ │ │ │ + rsbeq ip, r3, r0, asr #23 │ │ │ │ + rsbeq r4, r8, ip, asr lr │ │ │ │ + rsbeq pc, r5, r4, asr r3 @ │ │ │ │ + rsbeq sp, r5, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 39d5ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338594,31 +338594,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 39d5f0 │ │ │ │ ldr r1, [pc, #80] @ 39d5f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 39d5f8 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 568a68 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 2535bc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 414cc8 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58eda4 │ │ │ │ - ldrsbeq r1, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x0065f190 │ │ │ │ - rsbeq pc, r5, r0, lsr #3 │ │ │ │ + rsbseq r1, r9, r8, lsr #16 │ │ │ │ + rsbeq pc, r5, r0, ror #5 │ │ │ │ + strdeq pc, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -338749,15 +338749,15 @@ │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 256208 │ │ │ │ addseq sp, r0, r8, lsr r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ addseq sp, r0, r0, ror #12 │ │ │ │ - @ instruction: 0x00791494 │ │ │ │ + rsbseq r1, r9, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -338777,30 +338777,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 39d9ac │ │ │ │ ldr r1, [pc, #300] @ 39d9b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #280] @ 39d9b4 │ │ │ │ ldr r1, [pc, #280] @ 39d9b8 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 39d9bc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b58 │ │ │ │ + bl 757ca8 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 39d8f0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -338813,15 +338813,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 39d9c0 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 39d9c4 │ │ │ │ ldr r2, [pc, #148] @ 39d9c8 │ │ │ │ ldr r3, [pc, #148] @ 39d9cc │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 39d9d0 │ │ │ │ @@ -338847,22 +338847,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25628c │ │ │ │ - ldrsheq r1, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq ip, r3, r8, ror #13 │ │ │ │ - rsbeq r4, r8, r4, lsl #19 │ │ │ │ - strheq ip, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r5, r4, ip, lsl #23 │ │ │ │ + rsbseq r1, r9, r8, asr #10 │ │ │ │ + rsbeq ip, r3, r8, lsr r8 │ │ │ │ + ldrdeq r4, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq ip, r4, r4, lsl #22 │ │ │ │ + ldrdeq r5, [r4], #-204 @ 0xffffff34 @ │ │ │ │ ldrsheq lr, [r1], r4 │ │ │ │ umulleq pc, lr, ip, r7 @ │ │ │ │ - rsbeq lr, r5, ip, ror #28 │ │ │ │ + strheq lr, [r5], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -338872,15 +338872,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r9, [pc, #932] @ 39ddbc │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 39da38 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -338895,15 +338895,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r7, [pc, #844] @ 39ddc0 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 39da90 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -338955,15 +338955,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 39dd78 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 39db9c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r2, [pc, #612] @ 39ddc8 │ │ │ │ ldr r3, [pc, #592] @ 39ddb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -338990,15 +338990,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r3, [pc, #464] @ 39ddd4 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -339007,15 +339007,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r3, [pc, #400] @ 39ddd8 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -339026,15 +339026,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -339042,15 +339042,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 2550ec │ │ │ │ mov r0, r4 │ │ │ │ bl 39d6d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 39dddc │ │ │ │ @@ -339080,15 +339080,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 39ddec │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 56877c │ │ │ │ b 39db5c │ │ │ │ @@ -339112,23 +339112,23 @@ │ │ │ │ bl 25628c │ │ │ │ addseq sp, r0, r8, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sp, r1, ip, lsl #31 │ │ │ │ addseq sp, r1, r4, lsr pc │ │ │ │ addseq sp, r1, r8, ror lr │ │ │ │ addseq sp, r0, r0, asr #5 │ │ │ │ - rsbeq lr, r5, ip, lsl #24 │ │ │ │ + rsbeq lr, r5, ip, asr sp │ │ │ │ addeq r4, r3, ip, ror sp │ │ │ │ - rsbeq lr, r5, ip, asr #23 │ │ │ │ - @ instruction: 0x0065eb90 │ │ │ │ + rsbeq lr, r5, ip, lsl sp │ │ │ │ + rsbeq lr, r5, r0, ror #25 │ │ │ │ @ instruction: 0x0091dcd4 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq lr, r5, r8, lsl sl │ │ │ │ - rsbeq lr, r5, r8, lsr #20 │ │ │ │ - rsbseq r0, r9, r8, lsr #30 │ │ │ │ + rsbeq lr, r5, r8, ror #22 │ │ │ │ + rsbeq lr, r5, r8, ror fp │ │ │ │ + rsbseq r1, r9, r8, ror r0 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339157,44 +339157,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339202,92 +339202,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [pc, #72] @ 39e0bc │ │ │ │ ldr r3, [pc, #64] @ 39e0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -339356,29 +339356,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 39e44c │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339420,76 +339420,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339501,30 +339501,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339581,76 +339581,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -339662,30 +339662,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -339881,23 +339881,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 39e8fc │ │ │ │ bl 2561c4 │ │ │ │ addseq ip, r0, r4, ror #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0090c6d0 │ │ │ │ addseq ip, r0, ip, asr r6 │ │ │ │ - @ instruction: 0x00790394 │ │ │ │ - rsbseq r0, r9, fp, ror r3 │ │ │ │ + rsbseq r0, r9, r4, ror #9 │ │ │ │ + rsbseq r0, r9, fp, asr #9 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r8, lsr pc │ │ │ │ - rsbseq r0, r9, ip, asr #6 │ │ │ │ - @ instruction: 0x0065de9c │ │ │ │ - rsbeq sp, r5, ip, ror lr │ │ │ │ + rsbeq lr, r5, r8, lsl #1 │ │ │ │ + @ instruction: 0x0079049c │ │ │ │ + rsbeq sp, r5, ip, ror #31 │ │ │ │ + rsbeq sp, r5, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -339945,29 +339945,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -339992,15 +339992,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -340008,44 +340008,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39ee94 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 39eeac │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340115,29 +340115,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 591678 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -340159,15 +340159,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -340232,19 +340232,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq ip, r0, ip, lsl #8 │ │ │ │ @ instruction: 0x0090c3f4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r9, sp, ror r1 │ │ │ │ - rsbeq sp, r5, r8, asr #28 │ │ │ │ + rsbseq r0, r9, sp, asr #5 │ │ │ │ + @ instruction: 0x0065df98 │ │ │ │ addseq ip, r0, r4, lsr #3 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - @ instruction: 0x0065db90 │ │ │ │ + rsbeq sp, r5, r0, ror #25 │ │ │ │ addseq fp, r0, r4, ror #30 │ │ │ │ addseq fp, r0, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 39f494 │ │ │ │ @@ -340321,15 +340321,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -340337,15 +340337,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -340360,57 +340360,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 39f468 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -340419,29 +340419,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 39d5fc │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -340575,20 +340575,20 @@ │ │ │ │ b 39f374 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r4, lsr #29 │ │ │ │ umullseq fp, r0, r0, lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ addseq fp, r0, r0, ror #22 │ │ │ │ - rsbseq pc, r8, r0, ror #18 │ │ │ │ + ldrheq pc, [r8], #-160 @ 0xffffff60 @ │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r0, ror r4 │ │ │ │ + rsbeq sp, r5, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 39f710 │ │ │ │ ldr r3, [pc, #568] @ 39f714 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -340652,15 +340652,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -340668,38 +340668,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [pc, #160] @ 39f724 │ │ │ │ ldr r3, [pc, #140] @ 39f714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340737,15 +340737,15 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq fp, r0, r8, lsr r9 │ │ │ │ @ instruction: 0x0090b8d4 │ │ │ │ addseq fp, r0, r0, lsr #17 │ │ │ │ addseq fp, r0, r0, lsr #15 │ │ │ │ addseq fp, r0, ip, asr r7 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, ip, asr #4 │ │ │ │ + @ instruction: 0x0065d39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 39fbec │ │ │ │ mov r4, r1 │ │ │ │ @@ -340942,29 +340942,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 2550ec │ │ │ │ b 39f888 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -341004,29 +341004,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 39f888 │ │ │ │ ldr r3, [pc, #92] @ 39fc00 │ │ │ │ ldr r0, [pc, #108] @ 39fc14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -341042,23 +341042,23 @@ │ │ │ │ bl 39d5fc │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 39f7a8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2561c4 │ │ │ │ addseq fp, r0, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq pc, r8, r1, ror r4 @ │ │ │ │ + rsbseq pc, r8, r1, asr #11 │ │ │ │ @ instruction: 0x0090b6b4 │ │ │ │ addseq fp, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq sp, r5, r4, lsl #1 │ │ │ │ + ldrdeq sp, [r5], #-20 @ 0xffffffec @ │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq ip, r5, r8, lsr #30 │ │ │ │ + rsbeq sp, r5, r8, ror r0 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - rsbeq ip, r5, r8, lsl lr │ │ │ │ + rsbeq ip, r5, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3a00d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341358,37 +341358,37 @@ │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bl 256208 │ │ │ │ bl 2554dc │ │ │ │ addseq fp, r0, ip, ror #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0090b1d8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq lr, r8, ip, lsr pc │ │ │ │ + rsbseq pc, r8, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq lr, r8, r9, lsl #30 │ │ │ │ + rsbseq pc, r8, r9, asr r0 @ │ │ │ │ ldrsheq fp, [r0], ip │ │ │ │ ldrheq fp, [r0], ip │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq ip, r5, r0, asr sp │ │ │ │ + rsbeq ip, r5, r0, lsr #29 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbseq lr, r8, r5, asr #28 │ │ │ │ + @ instruction: 0x0078ef95 │ │ │ │ addseq fp, r0, ip, lsr r0 │ │ │ │ addseq fp, r0, r8 │ │ │ │ addseq sl, r0, ip, lsr #31 │ │ │ │ - strdeq ip, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq ip, r5, ip, asr #26 │ │ │ │ addseq sl, r0, r0, ror pc │ │ │ │ - rsbeq ip, r5, ip, ror fp │ │ │ │ + rsbeq ip, r5, ip, asr #25 │ │ │ │ addseq sl, r0, r4, lsl pc │ │ │ │ @ instruction: 0x0090aedc │ │ │ │ addseq sl, r0, ip, asr #28 │ │ │ │ addseq sl, r0, r4, lsl #28 │ │ │ │ addseq sl, r0, r8, lsr #27 │ │ │ │ - ldrheq lr, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq ip, r5, r0, lsl #13 │ │ │ │ - strheq ip, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq lr, r8, r0, lsl #26 │ │ │ │ + ldrdeq ip, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq ip, r5, ip, lsl #16 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3a0470 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -341589,26 +341589,26 @@ │ │ │ │ bl 2554dc │ │ │ │ bl 25624c │ │ │ │ bl 2561c4 │ │ │ │ addseq sl, r0, r0, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r0, ip, lsr #25 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq lr, r8, r4, asr sl │ │ │ │ - rsbseq lr, r8, sp, lsr #20 │ │ │ │ + rsbseq lr, r8, r4, lsr #23 │ │ │ │ + rsbseq lr, r8, sp, ror fp │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq ip, r5, r0, lsr r9 │ │ │ │ + rsbeq ip, r5, r0, lsl #21 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ addseq sl, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0078e993 │ │ │ │ - strheq ip, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq ip, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, r8, r3, ror #21 │ │ │ │ + rsbeq ip, r5, ip, lsl #20 │ │ │ │ + rsbeq ip, r5, r8, lsr #18 │ │ │ │ ldr r0, [pc, #4] @ 3a04b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ strdeq r2, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3a0604 │ │ │ │ ldr lr, [pc, #312] @ 3a0608 │ │ │ │ @@ -341668,42 +341668,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a0624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a050c │ │ │ │ ldr r0, [pc, #60] @ 3a0628 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a050c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r0, r8, asr r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq sl, r0, r8, lsr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, r0, r0, lsl #18 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0065ca90 │ │ │ │ - rsbeq ip, r5, r0, asr #21 │ │ │ │ + rsbeq ip, r5, r0, ror #23 │ │ │ │ + rsbeq ip, r5, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3a0934 │ │ │ │ ldr r1, [pc, #752] @ 3a0938 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341855,26 +341855,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3a0964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a068c │ │ │ │ ldr r2, [pc, #132] @ 3a0968 │ │ │ │ ldr r3, [pc, #80] @ 3a0938 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -341888,56 +341888,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a4720 │ │ │ │ ldr r0, [pc, #76] @ 3a096c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a068c │ │ │ │ addseq sl, r0, r0, ror #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0090a7bc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq sl, r0, r4, asr #14 │ │ │ │ addseq sl, r0, r0, lsl #14 │ │ │ │ addseq sl, r0, r8, ror r6 │ │ │ │ addseq sl, r0, r4, asr #12 │ │ │ │ addseq sl, r0, r8, lsl #12 │ │ │ │ andeq r1, r0, r8, ror #27 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r5, r4, lsl r8 │ │ │ │ + rsbeq ip, r5, r4, ror #18 │ │ │ │ addseq sl, r0, r0, asr #10 │ │ │ │ - rsbeq ip, r5, r0, lsl r8 │ │ │ │ + rsbeq ip, r5, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3a0a70 │ │ │ │ ldr r2, [pc, #232] @ 3a0a74 │ │ │ │ ldr r1, [pc, #232] @ 3a0a78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #200] @ 3a0a7c │ │ │ │ ldr r1, [pc, #200] @ 3a0a80 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #168] @ 3a0a84 │ │ │ │ ldr r2, [pc, #168] @ 3a0a88 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3a0a8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -341948,43 +341948,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #112] @ 3a0a98 │ │ │ │ ldr r1, [pc, #112] @ 3a0a9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r8, r4, lsl r4 │ │ │ │ - ldrdeq r9, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r1, r8, r0, ror r8 │ │ │ │ - @ instruction: 0x0064989c │ │ │ │ - rsbeq r2, r4, r4, ror sl │ │ │ │ + rsbseq lr, r8, r4, ror #10 │ │ │ │ + rsbeq r9, r3, r0, lsr #14 │ │ │ │ + rsbeq r1, r8, r0, asr #19 │ │ │ │ + rsbeq r9, r4, ip, ror #19 │ │ │ │ + rsbeq r2, r4, r4, asr #23 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq ip, r5, r8, lsl #15 │ │ │ │ + ldrdeq ip, [r5], #-136 @ 0xffffff78 @ │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ addeq r1, r3, r0, ror pc │ │ │ │ addeq ip, lr, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -342001,30 +342001,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342045,30 +342045,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342091,15 +342091,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3a0e20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -342136,26 +342136,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #276] @ 3a0e2c │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -342177,22 +342177,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #104] @ 3a0e40 │ │ │ │ ldr r3, [pc, #60] @ 3a0e18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342201,24 +342201,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3a0e44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a48e8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r8, ip, lsl #3 │ │ │ │ + ldrsbeq lr, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x0090a1f8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq ip, r5, r8, lsr r5 │ │ │ │ - rsbeq ip, r5, r4, asr #10 │ │ │ │ - rsbeq ip, r5, ip, asr #9 │ │ │ │ + rsbeq ip, r5, r8, lsl #13 │ │ │ │ + @ instruction: 0x0065c694 │ │ │ │ + rsbeq ip, r5, ip, lsl r6 │ │ │ │ @ instruction: 0x00831cb4 │ │ │ │ - rsbeq ip, r5, r8, lsl #9 │ │ │ │ - rsbeq r9, r3, r0, ror #3 │ │ │ │ - rsbeq r1, r8, r0, lsl #9 │ │ │ │ + ldrdeq ip, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, r3, r0, lsr r3 │ │ │ │ + ldrdeq r1, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ addseq sl, r0, ip, asr #32 │ │ │ │ addseq sl, r1, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -342229,22 +342229,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3a44e0 │ │ │ │ - rsbseq sp, r8, r0, asr #30 │ │ │ │ - rsbeq ip, r5, r0, lsl r3 │ │ │ │ - rsbeq ip, r5, r0, lsr #6 │ │ │ │ + @ instruction: 0x0078e090 │ │ │ │ + rsbeq ip, r5, r0, ror #8 │ │ │ │ + rsbeq ip, r5, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a0f50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -342252,25 +342252,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3a0f54 │ │ │ │ ldr r1, [pc, #136] @ 3a0f58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #116] @ 3a0f5c │ │ │ │ ldr r1, [pc, #116] @ 3a0f60 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 3a0f64 │ │ │ │ ldr r2, [pc, #84] @ 3a0f68 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -342281,55 +342281,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, ip, ror #29 │ │ │ │ - strheq ip, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, r5, r0, asr #5 │ │ │ │ - rsbeq r9, r3, ip, ror r0 │ │ │ │ - rsbeq r1, r8, ip, lsl r3 │ │ │ │ - rsbeq fp, r5, ip, lsl #16 │ │ │ │ - rsbeq r9, r5, ip, lsl r8 │ │ │ │ + rsbseq lr, r8, ip, lsr r0 │ │ │ │ + rsbeq ip, r5, r4, lsl #8 │ │ │ │ + rsbeq ip, r5, r0, lsl r4 │ │ │ │ + rsbeq r9, r3, ip, asr #3 │ │ │ │ + rsbeq r1, r8, ip, ror #8 │ │ │ │ + rsbeq fp, r5, ip, asr r9 │ │ │ │ + rsbeq r9, r5, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3a0fe8 │ │ │ │ ldr r2, [pc, #100] @ 3a0fec │ │ │ │ ldr r1, [pc, #100] @ 3a0ff0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 753710 │ │ │ │ + bl 753860 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a0fd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 58eda4 │ │ │ │ - rsbseq sp, r8, ip, lsl lr │ │ │ │ - rsbeq ip, r5, ip, ror #3 │ │ │ │ - strdeq ip, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, r8, ip, ror #30 │ │ │ │ + rsbeq ip, r5, ip, lsr r3 │ │ │ │ + rsbeq ip, r5, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3a1754 │ │ │ │ ldr r1, [pc, #1864] @ 3a1758 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342449,25 +342449,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3a1774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1050 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a47dc │ │ │ │ mov r1, #0 │ │ │ │ b 3a10f0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -342479,15 +342479,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3a10f0 │ │ │ │ ldr r0, [pc, #1304] @ 3a1778 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1050 │ │ │ │ ldr r3, [pc, #1284] @ 3a177c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a124c │ │ │ │ ldr r3, [pc, #1248] @ 3a176c │ │ │ │ @@ -342503,24 +342503,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3a1780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a124c │ │ │ │ ldr r3, [pc, #1152] @ 3a177c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a10a4 │ │ │ │ @@ -342537,24 +342537,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3a1784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3a10b0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342570,23 +342570,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3a1788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a10b0 │ │ │ │ ldr r3, [pc, #888] @ 3a177c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a164c │ │ │ │ @@ -342604,23 +342604,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3a178c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3a1160 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342640,24 +342640,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3a1790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -342679,24 +342679,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3a1794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -342718,23 +342718,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3a1798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1178 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3a1498 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -342749,84 +342749,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3a1534 │ │ │ │ ldr r0, [pc, #264] @ 3a179c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a124c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3a17a0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a10b0 │ │ │ │ ldr r0, [pc, #212] @ 3a17a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1378 │ │ │ │ ldr r0, [pc, #188] @ 3a17a8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1514 │ │ │ │ ldr r0, [pc, #164] @ 3a17ac │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1480 │ │ │ │ ldr r0, [pc, #140] @ 3a17b0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1178 │ │ │ │ ldr r0, [pc, #116] @ 3a17b4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a15b0 │ │ │ │ addseq r9, r0, r8, lsl lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x00909df8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r9, r0, ip, lsr #26 │ │ │ │ andeq r4, r0, r4, ror ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r5, r0, lsr #31 │ │ │ │ - @ instruction: 0x0065bf94 │ │ │ │ + strdeq ip, [r5], #-0 @ │ │ │ │ + rsbeq ip, r5, r4, ror #1 │ │ │ │ andeq r1, r0, r0, asr #9 │ │ │ │ - rsbeq fp, r5, r0, asr #30 │ │ │ │ - strheq fp, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq fp, r5, r8, lsr lr │ │ │ │ - strheq fp, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq fp, r5, ip, lsl sp │ │ │ │ - rsbeq fp, r5, r0, lsl #25 │ │ │ │ - rsbeq fp, r5, r8, ror #23 │ │ │ │ - ldrdeq fp, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - strheq fp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x0065bb9c │ │ │ │ - rsbeq fp, r5, r0, lsl #23 │ │ │ │ - rsbeq fp, r5, r4, ror #22 │ │ │ │ - rsbeq fp, r5, r0, asr #22 │ │ │ │ - rsbeq fp, r5, ip, lsr #22 │ │ │ │ + @ instruction: 0x0065c090 │ │ │ │ + rsbeq ip, r5, r8 │ │ │ │ + rsbeq fp, r5, r8, lsl #31 │ │ │ │ + rsbeq fp, r5, r0, lsl #30 │ │ │ │ + rsbeq fp, r5, ip, ror #28 │ │ │ │ + ldrdeq fp, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq fp, r5, r8, lsr sp │ │ │ │ + rsbeq fp, r5, r8, lsr #26 │ │ │ │ + rsbeq fp, r5, r0, lsl #26 │ │ │ │ + rsbeq fp, r5, ip, ror #25 │ │ │ │ + ldrdeq fp, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + strheq fp, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x0065bc90 │ │ │ │ + rsbeq fp, r5, ip, ror ip │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -342875,15 +342875,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3a18f8 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r2, [pc, #472] @ 3a1a7c │ │ │ │ ldr r3, [pc, #456] @ 3a1a70 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342926,23 +342926,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3a1a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a188c │ │ │ │ ldr r2, [pc, #236] @ 3a1a80 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -342970,50 +342970,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a1a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a19b4 │ │ │ │ ldr r0, [pc, #92] @ 3a1a9c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a188c │ │ │ │ ldr r0, [pc, #68] @ 3a1aa0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a19b4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r0, r0, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ addseq r9, r0, ip, ror #11 │ │ │ │ addseq r9, r0, r0, lsl #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r5, ip, asr r9 │ │ │ │ + rsbeq fp, r5, ip, lsr #21 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq fp, r5, r4, ror r8 │ │ │ │ - rsbeq fp, r5, r8, asr #17 │ │ │ │ - rsbeq fp, r5, r8, ror #16 │ │ │ │ + rsbeq fp, r5, r4, asr #19 │ │ │ │ + rsbeq fp, r5, r8, lsl sl │ │ │ │ + strheq fp, [r5], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3a1c94 │ │ │ │ ldr r1, [pc, #472] @ 3a1c98 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343115,43 +343115,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3a1cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1af4 │ │ │ │ ldr r0, [pc, #68] @ 3a1cc8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1af4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r0, r8, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r9, r0, r8, asr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ addseq r9, r0, ip, asr r2 │ │ │ │ andeq r1, r0, ip, lsl sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r5, r0, asr #13 │ │ │ │ - ldrdeq fp, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r5, r0, lsl r8 │ │ │ │ + rsbeq fp, r5, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3a1df0 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -343215,20 +343215,20 @@ │ │ │ │ b 3a1d68 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3a1d68 │ │ │ │ ldr r0, [pc, #20] @ 3a1dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a1dc8 │ │ │ │ addseq r9, r0, ip, lsr r1 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq fp, r5, r4, lsl #11 │ │ │ │ + ldrdeq fp, [r5], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -344219,15 +344219,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3a2ec0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a17cc │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -344253,15 +344253,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -344273,15 +344273,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a2ecc │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -344292,15 +344292,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3a2eb4 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a20d8 │ │ │ │ b 3a2da8 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -344633,25 +344633,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3a3634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a3174 │ │ │ │ ldr r2, [pc, #484] @ 3a3638 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -344672,27 +344672,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3a363c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a32b8 │ │ │ │ ldr r3, [pc, #340] @ 3a3640 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3218 │ │ │ │ ldr r3, [pc, #300] @ 3a362c │ │ │ │ @@ -344708,24 +344708,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3a3644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a3218 │ │ │ │ ldr r3, [pc, #204] @ 3a3640 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3388 │ │ │ │ @@ -344735,57 +344735,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3a350c │ │ │ │ b 3a3388 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3a3648 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3a3174 │ │ │ │ ldr r0, [pc, #136] @ 3a364c │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a32b8 │ │ │ │ ldr r0, [pc, #108] @ 3a3650 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [fp] │ │ │ │ b 3a3218 │ │ │ │ addseq r7, r0, r4, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0078be98 │ │ │ │ + rsbseq fp, r8, r8, ror #31 │ │ │ │ @ instruction: 0x00907edc │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ addseq r7, r0, r0, lsl #29 │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ addseq r7, r0, r8, ror sp │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000029bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r5, r0, asr pc │ │ │ │ + rsbeq sl, r5, r0, lsr #1 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq r9, r5, ip, asr pc │ │ │ │ + rsbeq sl, r5, ip, lsr #1 │ │ │ │ andeq r5, r0, r0, ror #2 │ │ │ │ - rsbeq r9, r5, ip, ror lr │ │ │ │ - rsbeq r9, r5, r0, lsl lr │ │ │ │ - strheq r9, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r9, r5, r8, lsr #28 │ │ │ │ + rsbeq r9, r5, ip, asr #31 │ │ │ │ + rsbeq r9, r5, r0, ror #30 │ │ │ │ + rsbeq sl, r5, r8 │ │ │ │ + rsbeq r9, r5, r8, ror pc │ │ │ │ │ │ │ │ 003a3654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -345656,19 +345656,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3a3bf4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009077b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq fp, r8, r4, lsr r7 │ │ │ │ + rsbseq fp, r8, r4, lsl #17 │ │ │ │ addseq r7, r0, r8, lsl #13 │ │ │ │ - rsbseq fp, r8, r0, ror r4 │ │ │ │ + rsbseq fp, r8, r0, asr #11 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq sl, r8, r8, asr lr │ │ │ │ + rsbseq sl, r8, r8, lsr #31 │ │ │ │ │ │ │ │ 003a4418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345863,15 +345863,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a46f4 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a4664 │ │ │ │ - rsbseq sl, r8, r5, lsl #16 │ │ │ │ + rsbseq sl, r8, r5, asr r9 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a4720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -345981,15 +345981,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3a48bc │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3a482c │ │ │ │ - rsbseq sl, r8, r4, asr #12 │ │ │ │ + @ instruction: 0x0078a794 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003a48e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -346005,21 +346005,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e4d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -346207,15 +346207,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ addeq lr, r2, r8, lsr #32 │ │ │ │ - ldrsbeq sl, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sl, r8, r0, lsr #18 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3a4d04 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -346249,15 +346249,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x0084dfbc │ │ │ │ - rsbseq sl, r8, r0, ror r7 │ │ │ │ + rsbseq sl, r8, r0, asr #17 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -346290,15 +346290,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ ldr r9, [pc, #160] @ 3a4e58 │ │ │ │ ldr r8, [pc, #160] @ 3a4e5c │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -346309,15 +346309,15 @@ │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3a4dd0 │ │ │ │ ldr r2, [pc, #84] @ 3a4e60 │ │ │ │ ldr r3, [pc, #68] @ 3a4e54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346333,15 +346333,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umullseq r6, r0, r8, r0 │ │ │ │ addeq sp, r2, r4, lsl #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, r5, r8, asr #14 │ │ │ │ + @ instruction: 0x00658898 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addseq r6, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346390,19 +346390,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -346434,22 +346434,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #24] @ 3a5010 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ b 3a4f84 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3a5168 │ │ │ │ @@ -346459,45 +346459,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #280] @ 3a5174 │ │ │ │ ldr r1, [pc, #280] @ 3a5178 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #248] @ 3a517c │ │ │ │ ldr r1, [pc, #248] @ 3a5180 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #216] @ 3a5184 │ │ │ │ ldr r1, [pc, #216] @ 3a5188 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #184] @ 3a518c │ │ │ │ ldr r2, [pc, #184] @ 3a5190 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3a5194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346528,31 +346528,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq sl, r8, r4, lsr r2 │ │ │ │ - rsbeq r4, r3, r4, lsr #30 │ │ │ │ - rsbeq sp, r7, r4, asr #3 │ │ │ │ - rsbeq r4, r3, r8, lsr #30 │ │ │ │ - rsbeq r4, r3, r0, asr #30 │ │ │ │ - ldrdeq r5, [r4], #-16 @ │ │ │ │ - rsbeq lr, r3, r8, lsr #7 │ │ │ │ - rsbeq r8, r5, r0, ror #8 │ │ │ │ - rsbeq r8, r5, r0, asr r4 │ │ │ │ + b 74f334 │ │ │ │ + rsbseq sl, r8, r4, lsl #7 │ │ │ │ + rsbeq r5, r3, r4, ror r0 │ │ │ │ + rsbeq sp, r7, r4, lsl r3 │ │ │ │ + rsbeq r5, r3, r8, ror r0 │ │ │ │ + @ instruction: 0x00635090 │ │ │ │ + rsbeq r5, r4, r0, lsr #6 │ │ │ │ + strdeq lr, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + strheq r8, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r8, r5, r0, lsr #11 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r8, r5, ip, lsr #8 │ │ │ │ + rsbeq r8, r5, ip, ror r5 │ │ │ │ ldrdeq r8, [lr], r8 @ │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - strdeq r8, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r8, r5, r8, asr #10 │ │ │ │ addeq sp, r2, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -346719,15 +346719,15 @@ │ │ │ │ b 3a53d0 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3a5420 │ │ │ │ - rsbseq r9, r8, r4, asr #28 │ │ │ │ + @ instruction: 0x00789f94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -346740,23 +346740,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #24] @ 3a54d8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -346860,28 +346860,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3a5974 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #728] @ 3a5978 │ │ │ │ ldr r1, [pc, #728] @ 3a597c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3a5980 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #688] @ 3a5984 │ │ │ │ ldr r3, [pc, #688] @ 3a5988 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -346902,32 +346902,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70cc08 │ │ │ │ + bl 70cd58 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70cc08 │ │ │ │ + bl 70cd58 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3a5760 │ │ │ │ ldr r2, [pc, #504] @ 3a598c │ │ │ │ ldr r3, [pc, #504] @ 3a5990 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -346936,15 +346936,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -346953,34 +346953,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 41b7d0 │ │ │ │ ldr r6, [pc, #404] @ 3a5994 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e4d0 │ │ │ │ mov r0, sl │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3a5998 │ │ │ │ ldr r1, [pc, #384] @ 3a599c │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3a8d40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3a59a0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -346996,39 +346996,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr r3, [pc, #224] @ 3a59ac │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ ldr r3, [pc, #180] @ 3a59b0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3a59a8 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ ldr r2, [pc, #148] @ 3a59b4 │ │ │ │ ldr r3, [pc, #72] @ 3a596c │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -347040,29 +347040,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, lsl ip │ │ │ │ + rsbseq r9, r8, ip, ror #26 │ │ │ │ @ instruction: 0x009057bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r4, r3, r4, ror #17 │ │ │ │ - rsbeq ip, r7, r0, lsl #23 │ │ │ │ - rsbeq r7, r5, r0, ror lr │ │ │ │ - rsbeq r7, r5, r0, ror #28 │ │ │ │ + rsbeq r4, r3, r4, lsr sl │ │ │ │ + ldrdeq ip, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r5, r0, asr #31 │ │ │ │ + strheq r7, [r5], #-240 @ 0xffffff10 @ │ │ │ │ addeq sp, r2, r0, ror #7 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq r7, r5, r8, ror #28 │ │ │ │ + strheq r7, [r5], #-248 @ 0xffffff08 @ │ │ │ │ strdeq sp, [r2], r4 │ │ │ │ - strheq r7, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r9, r8, r0, ror #20 │ │ │ │ - rsbeq r4, r4, r8, lsr sl │ │ │ │ - rsbeq sp, r3, r0, lsl ip │ │ │ │ + rsbeq r7, r5, r8, lsl #30 │ │ │ │ + ldrheq r9, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, r4, r8, lsl #23 │ │ │ │ + rsbeq sp, r3, r0, ror #26 │ │ │ │ addseq r6, r1, r0, lsr r3 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ addseq r5, r0, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -347394,24 +347394,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3a5f60 │ │ │ │ ldr r1, [pc, #132] @ 3a5f64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #112] @ 3a5f68 │ │ │ │ ldr r1, [pc, #112] @ 3a5f6c │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 3a5f70 │ │ │ │ ldr r2, [pc, #84] @ 3a5f74 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -347422,21 +347422,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r8, r4, lsr #7 │ │ │ │ - rsbeq r7, r5, r4, lsr r6 │ │ │ │ - rsbeq r7, r5, r0, lsr #12 │ │ │ │ - rsbeq r4, r3, ip, rrx │ │ │ │ - rsbeq ip, r7, r8, lsl #6 │ │ │ │ - rsbeq r6, r5, r0, lsl #16 │ │ │ │ - rsbeq r4, r5, r0, lsl r8 │ │ │ │ + ldrsheq r9, [r8], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, r5, r4, lsl #15 │ │ │ │ + rsbeq r7, r5, r0, ror r7 │ │ │ │ + strheq r4, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq ip, r7, r8, asr r4 │ │ │ │ + rsbeq r6, r5, r0, asr r9 │ │ │ │ + rsbeq r4, r5, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3a6048 │ │ │ │ mov r5, r1 │ │ │ │ @@ -347447,15 +347447,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41cf1c │ │ │ │ cmp r5, #4 │ │ │ │ @@ -347481,62 +347481,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 58ecd8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 58f424 │ │ │ │ - rsbseq r9, r8, ip, asr #5 │ │ │ │ - rsbeq r7, r5, r4, asr r5 │ │ │ │ - rsbeq r7, r5, r4, ror #10 │ │ │ │ + rsbseq r9, r8, ip, lsl r4 │ │ │ │ + rsbeq r7, r5, r4, lsr #13 │ │ │ │ + strheq r7, [r5], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3a60fc │ │ │ │ ldr r2, [pc, #144] @ 3a6100 │ │ │ │ ldr r1, [pc, #144] @ 3a6104 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a60b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3a60d0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3a60ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58eda4 │ │ │ │ - ldrsheq r9, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x00657494 │ │ │ │ - rsbeq r7, r5, r4, lsl #9 │ │ │ │ + rsbseq r9, r8, ip, asr #6 │ │ │ │ + rsbeq r7, r5, r4, ror #11 │ │ │ │ + ldrdeq r7, [r5], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3a6290 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3a6294 │ │ │ │ @@ -347545,15 +347545,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -347608,36 +347608,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3a6238 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3a6188 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r9, r8, r4, asr #2 │ │ │ │ - rsbeq r4, r4, r0, lsr #2 │ │ │ │ - strdeq sp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00789294 │ │ │ │ + rsbeq r4, r4, r0, ror r2 │ │ │ │ + rsbeq sp, r3, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3a63fc │ │ │ │ ldr ip, [pc, #328] @ 3a6400 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -347701,41 +347701,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a641c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a62ec │ │ │ │ ldr r0, [pc, #56] @ 3a6420 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a62ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, r0, ror fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r4, r0, r0, asr fp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r4, r0, ip, lsl #22 │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r5, ip, lsl #3 │ │ │ │ - ldrdeq r7, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq r7, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r7, r5, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 58ed08 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -347922,16 +347922,16 @@ │ │ │ │ b 3a6648 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3a6648 │ │ │ │ - ldrsbeq r8, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00788b94 │ │ │ │ + rsbseq r8, r8, r8, lsr #26 │ │ │ │ + rsbseq r8, r8, r4, ror #25 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3a6108 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -347962,35 +347962,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 2550ec │ │ │ │ @@ -348048,18 +348048,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r8, r8, r4, asr #21 │ │ │ │ - rsbeq r6, r5, r0, ror #26 │ │ │ │ - rsbeq r6, r5, r0, asr sp │ │ │ │ - rsbseq r0, r9, ip, ror fp │ │ │ │ + rsbseq r8, r8, r4, lsl ip │ │ │ │ + strheq r6, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, r5, r0, lsr #29 │ │ │ │ + rsbseq r0, r9, ip, asr #25 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3a7098 │ │ │ │ @@ -348084,15 +348084,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -348146,15 +348146,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -348163,23 +348163,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [pc, #1468] @ 3a70b8 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3a70bc │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -348280,15 +348280,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -348298,15 +348298,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3a6d30 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -348344,15 +348344,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -348363,15 +348363,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6e80 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -348401,15 +348401,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3a6f44 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -348420,15 +348420,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -348437,15 +348437,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -348525,27 +348525,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3a90c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3a6e80 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, r4, lsl r9 │ │ │ │ + rsbseq r8, r8, r4, ror #20 │ │ │ │ @ instruction: 0x009044bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strheq r3, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq ip, r3, r8, lsl #21 │ │ │ │ - rsbseq r8, r8, ip, ror #16 │ │ │ │ + rsbeq r3, r4, r4, lsl #20 │ │ │ │ + ldrdeq ip, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq r8, [r8], #-156 @ 0xffffff64 @ │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - rsbeq r3, r4, r8, lsr #16 │ │ │ │ - rsbeq ip, r3, r4, lsr r9 │ │ │ │ + rsbeq r3, r4, r8, ror r9 │ │ │ │ + rsbeq ip, r3, r4, lsl #21 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbseq r8, r8, r0, ror #7 │ │ │ │ - strheq r3, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq ip, r3, ip, lsl #11 │ │ │ │ + rsbseq r8, r8, r0, lsr r5 │ │ │ │ + rsbeq r3, r4, r4, lsl #10 │ │ │ │ + ldrdeq ip, [r3], #-108 @ 0xffffff94 @ │ │ │ │ addseq r3, r0, r4, lsl #29 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -348601,15 +348601,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3a71ec │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b4278 │ │ │ │ + bl 9b43c8 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -348645,15 +348645,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -348662,23 +348662,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2550ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3a848c │ │ │ │ cmp r0, fp │ │ │ │ beq 3a78ac │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b4278 │ │ │ │ + bl 9b43c8 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3a7314 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3a77a4 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -348806,15 +348806,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -348822,42 +348822,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -348883,30 +348883,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -348940,30 +348940,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -348981,15 +348981,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3a74ac │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ mov r7, r8 │ │ │ │ b 3a72f8 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3a7d48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a7378 │ │ │ │ @@ -349077,29 +349077,29 @@ │ │ │ │ b 3a73f4 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ b 3a7858 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 2540d8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a7880 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r0, lsl #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r8, ip, lsl r0 │ │ │ │ - strdeq r2, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - ldrdeq ip, [r3], #-16 @ │ │ │ │ + rsbseq r8, r8, ip, ror #2 │ │ │ │ + rsbeq r3, r4, r8, asr #2 │ │ │ │ + rsbeq ip, r3, r0, lsr #6 │ │ │ │ addseq r3, r0, r8, lsl #22 │ │ │ │ bge ff29a988 <__bss_end__@@Base+0xfe4d1dc0> │ │ │ │ bge ff29a984 <__bss_end__@@Base+0xfe4d1dbc> │ │ │ │ bge ff29a98c <__bss_end__@@Base+0xfe4d1dc4> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -349211,42 +349211,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a7ae8 │ │ │ │ ldr r0, [pc, #60] @ 3a7bb4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a7ae8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009033b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r0, r4, lsr #7 │ │ │ │ addseq r3, r0, r4, lsl #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, ror r6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r5, r8, lsr #32 │ │ │ │ - rsbeq r6, r5, r8, rrx │ │ │ │ + rsbeq r6, r5, r8, ror r1 │ │ │ │ + strheq r6, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 003a7bb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3a7d20 │ │ │ │ @@ -349313,42 +349313,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a7d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a7c3c │ │ │ │ ldr r0, [pc, #60] @ 3a7d44 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a7c3c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r0, asr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r0, r8, lsl r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r3, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r4, lsr pc │ │ │ │ - rsbeq r5, r5, r8, ror pc │ │ │ │ + rsbeq r6, r5, r4, lsl #1 │ │ │ │ + rsbeq r6, r5, r8, asr #1 │ │ │ │ │ │ │ │ 003a7d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -349425,22 +349425,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3a7f88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a7d8c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a7ec4 │ │ │ │ mov r0, #0 │ │ │ │ b 3a7d90 │ │ │ │ ldr r3, [pc, #192] @ 3a7f8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -349459,47 +349459,47 @@ │ │ │ │ beq 3a7f50 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a7f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a7ebc │ │ │ │ ldr r0, [pc, #80] @ 3a7f94 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a7d8c │ │ │ │ ldr r0, [pc, #64] @ 3a7f98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a7ebc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r0], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r3, r0, ip, lsr #1 │ │ │ │ addseq r3, r0, ip, lsl #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00655e90 │ │ │ │ + rsbeq r5, r5, r0, ror #31 │ │ │ │ andeq r5, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x00655d98 │ │ │ │ - rsbeq r5, r5, ip, lsr #28 │ │ │ │ - strheq r5, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r5, r5, r8, ror #29 │ │ │ │ + rsbeq r5, r5, ip, ror pc │ │ │ │ + rsbeq r5, r5, r0, lsl #30 │ │ │ │ │ │ │ │ 003a7f9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -349639,15 +349639,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -349657,15 +349657,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3a846c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8140 │ │ │ │ ldr r3, [pc, #568] @ 3a8470 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a80f8 │ │ │ │ ldr r3, [pc, #536] @ 3a8464 │ │ │ │ @@ -349685,15 +349685,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -349702,15 +349702,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3a8474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a80f8 │ │ │ │ ldr r3, [pc, #396] @ 3a8478 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a80b0 │ │ │ │ ldr r3, [pc, #356] @ 3a8464 │ │ │ │ @@ -349727,15 +349727,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -349744,30 +349744,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3a847c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a80b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3a8480 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3a80b0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3a8484 │ │ │ │ @@ -349776,48 +349776,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8140 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3a8488 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a80f8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r8, lsl #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r9, r4, ror #22 │ │ │ │ + ldrheq r4, [r9], #-196 @ 0xffffff3c @ │ │ │ │ addseq r2, r0, r0, lsr #26 │ │ │ │ andeq r2, r0, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r8, ror fp │ │ │ │ + rsbeq r5, r5, r8, asr #25 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ - rsbeq r5, r5, r8, lsl ip │ │ │ │ + rsbeq r5, r5, r8, ror #26 │ │ │ │ andeq r4, r0, r4, ror r7 │ │ │ │ - rsbeq r5, r5, r4, asr #21 │ │ │ │ - rsbeq r5, r5, r8, ror #21 │ │ │ │ - strdeq r5, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r5, r5, r8, lsr fp │ │ │ │ + rsbeq r5, r5, r4, lsl ip │ │ │ │ + rsbeq r5, r5, r8, lsr ip │ │ │ │ + rsbeq r5, r5, ip, asr #22 │ │ │ │ + rsbeq r5, r5, r8, lsl #25 │ │ │ │ │ │ │ │ 003a848c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3a8668 │ │ │ │ @@ -349881,22 +349881,22 @@ │ │ │ │ beq 3a8650 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3a8688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8530 │ │ │ │ ldr r2, [pc, #192] @ 3a868c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3a8530 │ │ │ │ ldr r2, [pc, #160] @ 3a8680 │ │ │ │ @@ -349911,47 +349911,47 @@ │ │ │ │ beq 3a863c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a8690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8530 │ │ │ │ ldr r0, [pc, #80] @ 3a8694 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8530 │ │ │ │ ldr r0, [pc, #64] @ 3a8698 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8530 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r8, ror #18 │ │ │ │ addseq r2, r0, ip, lsr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r0, asr #21 │ │ │ │ + rsbeq r5, r5, r0, lsl ip │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x00655994 │ │ │ │ - rsbeq r5, r5, r0, ror #19 │ │ │ │ - rsbeq r5, r5, r0, lsl #21 │ │ │ │ + rsbeq r5, r5, r4, ror #21 │ │ │ │ + rsbeq r5, r5, r0, lsr fp │ │ │ │ + ldrdeq r5, [r5], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 003a869c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3a8814 │ │ │ │ @@ -350025,41 +350025,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a883c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8778 │ │ │ │ ldr r0, [pc, #60] @ 3a8840 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8778 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ addseq r2, r0, r4, ror #14 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r4, asr r7 │ │ │ │ addseq r2, r0, r8, lsr #14 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, asr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, ip, lsr r9 │ │ │ │ - rsbeq r5, r5, r8, lsl #19 │ │ │ │ + rsbeq r5, r5, ip, lsl #21 │ │ │ │ + ldrdeq r5, [r5], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 003a8844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350084,33 +350084,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a8908 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #220] @ 3a89a4 │ │ │ │ ldr r3, [pc, #204] @ 3a8998 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8990 │ │ │ │ ldr r2, [pc, #188] @ 3a89a8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ ldr r3, [pc, #156] @ 3a89ac │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a88b8 │ │ │ │ ldr r3, [pc, #140] @ 3a89b0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -350125,38 +350125,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3a89b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a88b8 │ │ │ │ ldr r0, [pc, #52] @ 3a89bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a88b8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009025b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, ip, lsl #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r0, ip, asr r5 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r5, r0, ip, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, ip, ror #16 │ │ │ │ - rsbeq r5, r5, r4, lsr #17 │ │ │ │ + strheq r5, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r5, [r5], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 003a89c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3a8b88 │ │ │ │ @@ -350241,48 +350241,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3a8ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8a74 │ │ │ │ ldr r0, [pc, #72] @ 3a8bac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8a74 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r8, asr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r8, lsl r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addseq r2, r0, r8, lsr #7 │ │ │ │ andeq r1, r0, r0, ror r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r4, lsl r7 │ │ │ │ - rsbeq r5, r5, r4, asr r7 │ │ │ │ + rsbeq r5, r5, r4, ror #16 │ │ │ │ + rsbeq r5, r5, r4, lsr #17 │ │ │ │ │ │ │ │ 003a8bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -350343,48 +350343,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3a8d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3a8c20 │ │ │ │ ldr r2, [pc, #88] @ 3a8d38 │ │ │ │ ldr r3, [pc, #52] @ 3a8d18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a8d10 │ │ │ │ ldr r0, [pc, #56] @ 3a8d3c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, asr r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r2, r0, r0, lsr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x009021fc │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r5, r0, asr #12 │ │ │ │ + @ instruction: 0x00655790 │ │ │ │ addseq r2, r0, r4, asr #2 │ │ │ │ - rsbeq r5, r5, r8, asr r6 │ │ │ │ + rsbeq r5, r5, r8, lsr #15 │ │ │ │ │ │ │ │ 003a8d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -350608,15 +350608,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r0, ror ip │ │ │ │ + rsbseq r3, r9, r0, asr #27 │ │ │ │ bge ff29c0cc <__bss_end__@@Base+0xfe4d3504> │ │ │ │ bge ff29c0d4 <__bss_end__@@Base+0xfe4d350c> │ │ │ │ │ │ │ │ 003a90c8 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -350658,15 +350658,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -350674,21 +350674,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -350703,15 +350703,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -350719,38 +350719,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -350825,15 +350825,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3a94e8 │ │ │ │ ldr r3, [pc, #332] @ 3a9570 │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -350863,15 +350863,15 @@ │ │ │ │ bhi 3a9524 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ ldr r2, [pc, #204] @ 3a9578 │ │ │ │ ldr r3, [pc, #188] @ 3a956c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351258,20 +351258,20 @@ │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bl 2554dc │ │ │ │ addseq r1, r0, ip, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009017b8 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - ldrsbeq r3, [r9], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r4, r5, r8, lsl r9 │ │ │ │ - rsbeq r4, r5, r4, asr r9 │ │ │ │ - ldrheq r3, [r9], #-16 @ │ │ │ │ - strdeq r4, [r5], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r4, r5, r0, lsl #18 │ │ │ │ + rsbseq r3, r9, r4, lsr #6 │ │ │ │ + rsbeq r4, r5, r8, ror #20 │ │ │ │ + rsbeq r4, r5, r4, lsr #21 │ │ │ │ + rsbseq r3, r9, r0, lsl #6 │ │ │ │ + rsbeq r4, r5, r0, asr #20 │ │ │ │ + rsbeq r4, r5, r0, asr sl │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003a9ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351366,17 +351366,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a9c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r9, r0 │ │ │ │ - rsbeq r4, r5, r4, asr #14 │ │ │ │ - rsbseq r7, r2, r0, lsr #5 │ │ │ │ + rsbseq r3, r9, r0, asr r1 │ │ │ │ + @ instruction: 0x00654894 │ │ │ │ + ldrsheq r7, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 003a9c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3a9e08 │ │ │ │ @@ -351454,15 +351454,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 2540a8 │ │ │ │ b 3a9cf0 │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ b 3a9cf0 │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 588628 │ │ │ │ @@ -351476,17 +351476,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umullseq r1, r0, ip, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r1, r0, ip, lsr #2 │ │ │ │ - rsbseq r2, r9, ip, asr lr │ │ │ │ - rsbeq r4, r5, r0, lsr #11 │ │ │ │ - ldrsheq r7, [r2], #-12 @ │ │ │ │ + rsbseq r2, r9, ip, lsr #31 │ │ │ │ + strdeq r4, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r7, r2, ip, asr #4 │ │ │ │ │ │ │ │ 003a9e20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -351513,15 +351513,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 2540a8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 9a0fbc │ │ │ │ + bl 9a110c │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3a9f44 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3a9f44 │ │ │ │ @@ -351534,15 +351534,15 @@ │ │ │ │ b 3a9f04 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3a9e94 │ │ │ │ ldr r2, [pc, #108] @ 3a9f78 │ │ │ │ ldr r3, [pc, #100] @ 3a9f74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -351559,15 +351559,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3a9f04 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r0, r4, ror #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @@ -351596,15 +351596,15 @@ │ │ │ │ beq 3a9fd8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3aa080 │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3aa03c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -351690,26 +351690,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bda60 │ │ │ │ + bl 9bdbb0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3aa040 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -351753,15 +351753,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 2540a8 │ │ │ │ b 3aa264 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa1e0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -351778,28 +351778,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3aa140 │ │ │ │ b 3aa1e0 │ │ │ │ ldr r3, [pc, #108] @ 3aa348 │ │ │ │ b 3aa10c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3aa140 │ │ │ │ b 3aa1e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3aa34c │ │ │ │ ldr r1, [pc, #60] @ 3aa350 │ │ │ │ @@ -351814,17 +351814,17 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff29d340 <__bss_end__@@Base+0xfe4d4778> │ │ │ │ @ instruction: 0x00900ddc │ │ │ │ bge ff29d350 <__bss_end__@@Base+0xfe4d4788> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff29d354 <__bss_end__@@Base+0xfe4d478c> │ │ │ │ - rsbseq r2, r9, r8, lsr r9 │ │ │ │ - rsbeq r4, r5, ip, ror r0 │ │ │ │ - ldrsbeq r6, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r2, r9, r8, lsl #21 │ │ │ │ + rsbeq r4, r5, ip, asr #3 │ │ │ │ + rsbseq r6, r2, r8, lsr #26 │ │ │ │ │ │ │ │ 003aa358 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -351838,17 +351838,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa3ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, asr #17 │ │ │ │ - rsbeq r4, r5, r4 │ │ │ │ - rsbseq r6, r2, r0, ror #22 │ │ │ │ + rsbseq r2, r9, r0, lsl sl │ │ │ │ + rsbeq r4, r5, r4, asr r1 │ │ │ │ + ldrheq r6, [r2], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 003aa3b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -351932,15 +351932,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3aa59c │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3aa550 │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3aa550 │ │ │ │ @@ -352012,24 +352012,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addseq r0, r0, r4, asr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x009009b4 │ │ │ │ - rsbseq r2, r9, r0, lsl #15 │ │ │ │ - rsbseq r2, r9, ip, ror #12 │ │ │ │ - rsbeq r3, r5, r8, lsr #27 │ │ │ │ + ldrsbeq r2, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + ldrheq r2, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r3, [r5], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbseq r2, r9, r0, asr #12 │ │ │ │ - rsbeq r3, r5, r4, lsl #27 │ │ │ │ - rsbeq r3, r5, r4, ror #27 │ │ │ │ - rsbseq r2, r9, ip, lsl r6 │ │ │ │ - rsbeq r3, r5, ip, asr sp │ │ │ │ - ldrheq r6, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00792790 │ │ │ │ + ldrdeq r3, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r3, r5, r4, lsr pc │ │ │ │ + rsbseq r2, r9, ip, ror #14 │ │ │ │ + rsbeq r3, r5, ip, lsr #29 │ │ │ │ + rsbseq r6, r2, r8, lsl #20 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003aa680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -352057,17 +352057,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa708 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r4, ror #10 │ │ │ │ - rsbeq r3, r5, r4, lsr #25 │ │ │ │ - rsbseq r6, r2, r0, lsl #16 │ │ │ │ + ldrheq r2, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq r3, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r6, r2, r0, asr r9 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003aa710 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3aa75c │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -352117,17 +352117,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa7e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa7e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, lsl #9 │ │ │ │ - rsbeq r3, r5, ip, asr #23 │ │ │ │ - rsbseq r6, r2, r8, lsr #14 │ │ │ │ + ldrsbeq r2, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r5, ip, lsl sp │ │ │ │ + rsbseq r6, r2, r8, ror r8 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003aa7e8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3aa814 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -352147,17 +352147,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3aa850 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3aa854 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, ip, lsl r4 │ │ │ │ - rsbeq r3, r5, ip, asr fp │ │ │ │ - ldrheq r6, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, r9, ip, ror #10 │ │ │ │ + rsbeq r3, r5, ip, lsr #25 │ │ │ │ + rsbseq r6, r2, r8, lsl #16 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003aa858 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa85c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -352236,39 +352236,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3aa9c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3aa9c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r9, r0, lsl r3 │ │ │ │ - rsbeq r3, r5, r4, asr sl │ │ │ │ - ldrdeq r3, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r2, r9, ip, ror #5 │ │ │ │ - rsbeq r3, r5, ip, lsr #20 │ │ │ │ - rsbeq r3, r5, r0, asr #21 │ │ │ │ + rsbseq r2, r9, r0, ror #8 │ │ │ │ + rsbeq r3, r5, r4, lsr #23 │ │ │ │ + rsbeq r3, r5, ip, lsr #24 │ │ │ │ + rsbseq r2, r9, ip, lsr r4 │ │ │ │ + rsbeq r3, r5, ip, ror fp │ │ │ │ + rsbeq r3, r5, r0, lsl ip │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r2, r9, r8, asr #5 │ │ │ │ - rsbeq r3, r5, r8, lsl #20 │ │ │ │ - rsbeq r3, r5, r4, lsl #21 │ │ │ │ + rsbseq r2, r9, r8, lsl r4 │ │ │ │ + rsbeq r3, r5, r8, asr fp │ │ │ │ + ldrdeq r3, [r5], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003aa9c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 719e58 │ │ │ │ + bl 719fa8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -352303,15 +352303,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 719878 │ │ │ │ + bl 7199c8 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3aab48 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3aab2c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -352346,15 +352346,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 719e58 │ │ │ │ + bl 719fa8 │ │ │ │ mov r0, #0 │ │ │ │ b 3aaaec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bl 2562d0 │ │ │ │ addseq r0, r0, ip, ror #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r0, r0, r0, lsr r3 │ │ │ │ @@ -352449,17 +352449,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3aace4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - @ instruction: 0x00791f90 │ │ │ │ - ldrdeq r3, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r6, r2, ip, lsr #4 │ │ │ │ + rsbseq r2, r9, r0, ror #1 │ │ │ │ + rsbeq r3, r5, r0, lsr #16 │ │ │ │ + rsbseq r6, r2, ip, ror r3 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003aace8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352535,15 +352535,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ab07c │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -352562,15 +352562,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bda60 │ │ │ │ + bl 9bdbb0 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -352614,15 +352614,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3aaf6c │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bda60 │ │ │ │ + bl 9bdbb0 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3aae9c │ │ │ │ bl 2535bc │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 255a7c │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -352660,48 +352660,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ab094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3aaefc │ │ │ │ ldr r0, [pc, #72] @ 3ab098 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3aaefc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r0, ip, lsr #32 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq pc, [pc], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, pc, r0, lsr #30 │ │ │ │ andeq r5, r0, ip, ror r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, lsl #8 │ │ │ │ - rsbeq r3, r5, r0, ror r4 │ │ │ │ + rsbeq r3, r5, r8, asr r5 │ │ │ │ + rsbeq r3, r5, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -352776,26 +352776,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ab308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab110 │ │ │ │ ldr r3, [pc, #216] @ 3ab2fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab13c │ │ │ │ @@ -352812,55 +352812,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ab30c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab13c │ │ │ │ ldr r0, [pc, #96] @ 3ab310 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ab13c │ │ │ │ ldr r0, [pc, #68] @ 3ab314 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ab110 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, r4, ror #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, ip, lsr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, pc, r0, ror #25 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r4, lsr r3 │ │ │ │ - rsbeq r3, r5, r8, lsr #5 │ │ │ │ - strdeq r3, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r5, ip, asr #5 │ │ │ │ + rsbeq r3, r5, r4, lsl #9 │ │ │ │ + strdeq r3, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r3, r5, r0, asr #8 │ │ │ │ + rsbeq r3, r5, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ab5dc │ │ │ │ mov r5, r3 │ │ │ │ @@ -352955,26 +352955,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ab5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ab3e4 │ │ │ │ b 3ab3a0 │ │ │ │ ldr r3, [pc, #240] @ 3ab5f0 │ │ │ │ @@ -352995,61 +352995,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ab600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab408 │ │ │ │ ldr r2, [pc, #100] @ 3ab5f0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ab468 │ │ │ │ b 3ab398 │ │ │ │ ldr r0, [pc, #96] @ 3ab604 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ab408 │ │ │ │ ldr r0, [pc, #68] @ 3ab608 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ab4e4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, ip, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, r8, asr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, pc, r4, lsl sl @ │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, rrx │ │ │ │ - rsbeq r2, r5, ip, asr #31 │ │ │ │ - strdeq r2, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r2, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + strheq r3, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r3, r5, ip, lsl r1 │ │ │ │ + rsbeq r3, r5, ip, asr #2 │ │ │ │ + rsbeq r3, r5, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3abc48 │ │ │ │ ldr r2, [pc, #1572] @ 3abc4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353111,15 +353111,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3abc64 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3aba9c │ │ │ │ cmp r2, #2 │ │ │ │ beq 3ab814 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -353200,21 +353200,21 @@ │ │ │ │ beq 3abc24 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3abc74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab76c │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -353237,21 +353237,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3abc7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab6a8 │ │ │ │ ldr r2, [pc, #832] @ 3abc80 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ab664 │ │ │ │ ldr r2, [pc, #776] @ 3abc5c │ │ │ │ @@ -353266,21 +353266,21 @@ │ │ │ │ beq 3abbc0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3abc84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab664 │ │ │ │ ldr r3, [pc, #720] @ 3abc88 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab7d0 │ │ │ │ @@ -353298,23 +353298,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3abc8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab7d0 │ │ │ │ ldr r3, [pc, #540] @ 3abc58 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab790 │ │ │ │ ldr r3, [pc, #524] @ 3abc5c │ │ │ │ @@ -353330,23 +353330,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3abc90 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab790 │ │ │ │ ldr r3, [pc, #472] @ 3abc94 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab6a8 │ │ │ │ ldr r3, [pc, #396] @ 3abc5c │ │ │ │ @@ -353362,21 +353362,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3abc98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab6a8 │ │ │ │ ldr r3, [pc, #360] @ 3abc9c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ab76c │ │ │ │ ldr r3, [pc, #276] @ 3abc5c │ │ │ │ @@ -353391,95 +353391,95 @@ │ │ │ │ beq 3abc14 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3abca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab76c │ │ │ │ ldr r0, [pc, #252] @ 3abca4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab7d0 │ │ │ │ ldr r0, [pc, #224] @ 3abca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ab664 │ │ │ │ ldr r0, [pc, #208] @ 3abcac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab790 │ │ │ │ ldr r0, [pc, #188] @ 3abcb0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab790 │ │ │ │ ldr r0, [pc, #168] @ 3abcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab6a8 │ │ │ │ ldr r0, [pc, #156] @ 3abcb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab76c │ │ │ │ ldr r0, [pc, #144] @ 3abcbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab76c │ │ │ │ ldr r0, [pc, #132] @ 3abcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ab6a8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq pc, pc, r0, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq pc, [pc], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, lsr r0 │ │ │ │ + rsbeq r3, r5, r8, lsl #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq pc, pc, ip, asr #12 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbeq r2, r5, r8, ror pc │ │ │ │ + rsbeq r3, r5, r8, asr #1 │ │ │ │ @ instruction: 0x00003bb4 │ │ │ │ - rsbeq r2, r5, r8, asr sp │ │ │ │ + rsbeq r2, r5, r8, lsr #29 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq r2, r5, r4, asr ip │ │ │ │ + rsbeq r2, r5, r4, lsr #27 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r5, r8, asr #29 │ │ │ │ - rsbeq r2, r5, ip, asr #25 │ │ │ │ + rsbeq r3, r5, r8, lsl r0 │ │ │ │ + rsbeq r2, r5, ip, lsl lr │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ - ldrdeq r2, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r2, r5, r4, lsr #26 │ │ │ │ andeq r3, r0, r0, ror #30 │ │ │ │ - rsbeq r2, r5, ip, ror #25 │ │ │ │ - rsbeq r2, r5, r8, asr #27 │ │ │ │ - rsbeq r2, r5, r0, lsl #21 │ │ │ │ - rsbeq r2, r5, r4, ror #23 │ │ │ │ - rsbeq r2, r5, ip, asr #23 │ │ │ │ - rsbeq r2, r5, ip, lsr #22 │ │ │ │ - rsbeq r2, r5, r8, lsr #25 │ │ │ │ - rsbeq r2, r5, r8, lsr #24 │ │ │ │ - rsbeq r2, r5, ip, lsl #21 │ │ │ │ + rsbeq r2, r5, ip, lsr lr │ │ │ │ + rsbeq r2, r5, r8, lsl pc │ │ │ │ + ldrdeq r2, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, r5, r4, lsr sp │ │ │ │ + rsbeq r2, r5, ip, lsl sp │ │ │ │ + rsbeq r2, r5, ip, ror ip │ │ │ │ + strdeq r2, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r2, r5, r8, ror sp │ │ │ │ + ldrdeq r2, [r5], #-188 @ 0xffffff44 @ │ │ │ │ │ │ │ │ 003abcc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -353528,17 +353528,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3abd90 │ │ │ │ ldr r0, [pc, #24] @ 3abd94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, r8, asr #32 │ │ │ │ - rsbeq r2, r5, r8, ror #24 │ │ │ │ - rsbseq r5, r2, r4, ror r1 │ │ │ │ + @ instruction: 0x00791198 │ │ │ │ + strheq r2, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r5, r2, r4, asr #5 │ │ │ │ │ │ │ │ 003abd98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -353607,17 +353607,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq pc, pc, ip, rrx │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, pc, r8 │ │ │ │ - rsbseq r0, r9, r4, lsr #30 │ │ │ │ - rsbeq r2, r5, r4, asr #22 │ │ │ │ - rsbseq r5, r2, r0, asr r0 │ │ │ │ + rsbseq r1, r9, r4, ror r0 │ │ │ │ + @ instruction: 0x00652c94 │ │ │ │ + rsbseq r5, r2, r0, lsr #3 │ │ │ │ │ │ │ │ 003abecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -353684,17 +353684,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq lr, pc, r8, lsr pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, pc, r8, lsr #29 │ │ │ │ - ldrsheq r0, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r2, r5, r8, lsl sl │ │ │ │ - rsbseq r4, r2, r4, lsr #30 │ │ │ │ + rsbseq r0, r9, r8, asr #30 │ │ │ │ + rsbeq r2, r5, r8, ror #22 │ │ │ │ + rsbseq r5, r2, r4, ror r0 │ │ │ │ │ │ │ │ 003abff8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003abffc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac020 │ │ │ │ @@ -353714,17 +353714,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac05c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, lsl #27 │ │ │ │ - rsbeq r2, r5, r4, lsr #19 │ │ │ │ - ldrheq r4, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsbeq r0, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq r2, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r5, r2, r0 │ │ │ │ │ │ │ │ 003ac060 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac080 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353740,17 +353740,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac0bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, lsr #26 │ │ │ │ - rsbeq r2, r5, r4, asr #18 │ │ │ │ - rsbseq r4, r2, r0, asr lr │ │ │ │ + rsbseq r0, r9, r4, ror lr │ │ │ │ + @ instruction: 0x00652a94 │ │ │ │ + rsbseq r4, r2, r0, lsr #31 │ │ │ │ │ │ │ │ 003ac0c0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac0e0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353766,17 +353766,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac11c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r4, asr #25 │ │ │ │ - rsbeq r2, r5, r4, ror #17 │ │ │ │ - ldrsheq r4, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r0, r9, r4, lsl lr │ │ │ │ + rsbeq r2, r5, r4, lsr sl │ │ │ │ + rsbseq r4, r2, r0, asr #30 │ │ │ │ │ │ │ │ 003ac120 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -353813,17 +353813,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac1d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r0, lsl ip │ │ │ │ - rsbeq r2, r5, r0, lsr r8 │ │ │ │ - rsbseq r4, r2, ip, lsr sp │ │ │ │ + rsbseq r0, r9, r0, ror #26 │ │ │ │ + rsbeq r2, r5, r0, lsl #19 │ │ │ │ + rsbseq r4, r2, ip, lsl #29 │ │ │ │ │ │ │ │ 003ac1d4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac20c │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -353845,17 +353845,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac248 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00790b98 │ │ │ │ - strheq r2, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r4, r2, r4, asr #25 │ │ │ │ + rsbseq r0, r9, r8, ror #25 │ │ │ │ + rsbeq r2, r5, r8, lsl #18 │ │ │ │ + rsbseq r4, r2, r4, lsl lr │ │ │ │ │ │ │ │ 003ac24c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac26c │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353871,17 +353871,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac2a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r9, r8, lsr fp │ │ │ │ - rsbeq r2, r5, r8, asr r7 │ │ │ │ - rsbseq r4, r2, r4, ror #24 │ │ │ │ + rsbseq r0, r9, r8, lsl #25 │ │ │ │ + rsbeq r2, r5, r8, lsr #17 │ │ │ │ + ldrheq r4, [r2], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 003ac2ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ac2cc │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -353897,17 +353897,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ac308 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsbeq r0, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq r2, [r5], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r4, r2, r4, lsl #24 │ │ │ │ + rsbseq r0, r9, r8, lsr #24 │ │ │ │ + rsbeq r2, r5, r8, asr #16 │ │ │ │ + rsbseq r4, r2, r4, asr sp │ │ │ │ │ │ │ │ 003ac30c : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003ac314 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -354201,23 +354201,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3ad338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac468 │ │ │ │ ldr r3, [pc, #2916] @ 3ad33c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac738 │ │ │ │ ldr r3, [pc, #2884] @ 3ad330 │ │ │ │ @@ -354233,27 +354233,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3ad340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac738 │ │ │ │ ldr r0, [pc, #2804] @ 3ad344 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac468 │ │ │ │ ldr r3, [pc, #2784] @ 3ad348 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac6fc │ │ │ │ ldr r3, [pc, #2740] @ 3ad330 │ │ │ │ @@ -354269,21 +354269,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3ad34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac6fc │ │ │ │ ldr r3, [pc, #2672] @ 3ad350 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3acf48 │ │ │ │ ldr r3, [pc, #2620] @ 3ad330 │ │ │ │ @@ -354299,21 +354299,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3ad354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2540a8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354345,25 +354345,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3ad35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac6ac │ │ │ │ ldr r3, [pc, #2368] @ 3ad360 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ad090 │ │ │ │ ldr r3, [pc, #2300] @ 3ad330 │ │ │ │ @@ -354379,21 +354379,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3ad364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2540a8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -354425,25 +354425,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3ad368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac63c │ │ │ │ ldr r3, [pc, #2060] @ 3ad36c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac5d0 │ │ │ │ ldr r3, [pc, #1980] @ 3ad330 │ │ │ │ @@ -354459,21 +354459,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3ad370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac5d0 │ │ │ │ ldr r3, [pc, #1948] @ 3ad374 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3acffc │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -354508,25 +354508,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3ad378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac4ec │ │ │ │ ldr r3, [pc, #1740] @ 3ad37c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac57c │ │ │ │ @@ -354543,21 +354543,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3ad380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac57c │ │ │ │ ldr r3, [pc, #1628] @ 3ad384 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac530 │ │ │ │ ldr r3, [pc, #1524] @ 3ad330 │ │ │ │ @@ -354573,21 +354573,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3ad388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac530 │ │ │ │ ldr r3, [pc, #1516] @ 3ad38c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac3c4 │ │ │ │ ldr r3, [pc, #1404] @ 3ad330 │ │ │ │ @@ -354603,21 +354603,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3ad390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac3c4 │ │ │ │ ldr r3, [pc, #1304] @ 3ad330 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3ac980 │ │ │ │ ldr r3, [pc, #1288] @ 3ad334 │ │ │ │ @@ -354629,25 +354629,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3ad394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2540a8 │ │ │ │ @@ -354668,25 +354668,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3ad398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2540a8 │ │ │ │ @@ -354713,25 +354713,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3ad39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2540a8 │ │ │ │ @@ -354751,21 +354751,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3ad3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 2540a8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -354779,93 +354779,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2540a8 │ │ │ │ b 3acaac │ │ │ │ ldr r0, [pc, #756] @ 3ad3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac6fc │ │ │ │ ldr r0, [pc, #744] @ 3ad3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac57c │ │ │ │ ldr r0, [pc, #732] @ 3ad3ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac738 │ │ │ │ ldr r0, [pc, #720] @ 3ad3b0 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac6ac │ │ │ │ ldr r0, [pc, #696] @ 3ad3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac3c4 │ │ │ │ ldr r0, [pc, #684] @ 3ad3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sl] │ │ │ │ b 3ac950 │ │ │ │ ldr r0, [pc, #668] @ 3ad3bc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [sl] │ │ │ │ b 3acf24 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3ad3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac5d0 │ │ │ │ ldr r0, [pc, #628] @ 3ad3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac530 │ │ │ │ ldr r0, [pc, #616] @ 3ad3c8 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ac4ec │ │ │ │ ldr r0, [pc, #588] @ 3ad3cc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3acfd8 │ │ │ │ ldr r0, [pc, #564] @ 3ad3d0 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ac63c │ │ │ │ ldr r0, [pc, #540] @ 3ad3d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [sl] │ │ │ │ b 3ace88 │ │ │ │ ldr r0, [pc, #516] @ 3ad3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [sl] │ │ │ │ b 3aca90 │ │ │ │ ldr r0, [pc, #500] @ 3ad3dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [sl] │ │ │ │ b 3ad060 │ │ │ │ ldr r3, [pc, #484] @ 3ad3e0 │ │ │ │ ldr r1, [pc, #484] @ 3ad3e4 │ │ │ │ ldr r0, [pc, #484] @ 3ad3e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3ad3ec │ │ │ │ @@ -354934,120 +354934,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3ad450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq lr, pc, r8, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r0, r9, ip, lsr sl │ │ │ │ + rsbseq r0, r9, ip, lsl #23 │ │ │ │ addeq lr, pc, r8, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008fe9b4 │ │ │ │ andeq r2, r0, r8, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r5, r8, lsl #14 │ │ │ │ + rsbeq r2, r5, r8, asr r8 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - rsbeq r2, r5, r0, asr r4 │ │ │ │ - strheq r2, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r2, r5, r0, lsr #11 │ │ │ │ + rsbeq r2, r5, ip, lsl #16 │ │ │ │ andeq r2, r0, ip, lsl #26 │ │ │ │ - strdeq r2, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, r5, r8, asr #12 │ │ │ │ andeq r4, r0, r8, lsl r7 │ │ │ │ - rsbeq r2, r5, r4, lsl #8 │ │ │ │ + rsbeq r2, r5, r4, asr r5 │ │ │ │ @ instruction: 0x00004db4 │ │ │ │ - rsbeq r1, r5, r4, lsr fp │ │ │ │ + rsbeq r1, r5, r4, lsl #25 │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - rsbeq r2, r5, ip, lsl r0 │ │ │ │ - strdeq r1, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r2, r5, ip, ror #2 │ │ │ │ + rsbeq r1, r5, r4, asr #22 │ │ │ │ andeq r2, r0, r4, lsr r1 │ │ │ │ - rsbeq r1, r5, r0, ror #31 │ │ │ │ + rsbeq r2, r5, r0, lsr r1 │ │ │ │ andeq r3, r0, r4, ror ip │ │ │ │ - rsbeq r1, r5, r8, lsr #17 │ │ │ │ + strdeq r1, [r5], #-152 @ 0xffffff68 @ │ │ │ │ andeq r2, r0, ip, lsr #24 │ │ │ │ - rsbeq r1, r5, r4, lsl lr │ │ │ │ + rsbeq r1, r5, r4, ror #30 │ │ │ │ andeq r2, r0, r0, asr #7 │ │ │ │ - rsbeq r1, r5, r4, lsl #29 │ │ │ │ + ldrdeq r1, [r5], #-244 @ 0xffffff0c @ │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ - rsbeq r2, r5, ip, lsr r0 │ │ │ │ + rsbeq r2, r5, ip, lsl #3 │ │ │ │ + rsbeq r1, r5, r4, lsl r8 │ │ │ │ + rsbeq r1, r5, r8, ror r7 │ │ │ │ rsbeq r1, r5, r4, asr #13 │ │ │ │ - rsbeq r1, r5, r8, lsr #12 │ │ │ │ - rsbeq r1, r5, r4, ror r5 │ │ │ │ - strheq r1, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, r5, r0, lsl #22 │ │ │ │ + rsbeq r1, r5, ip, lsr #29 │ │ │ │ + rsbeq r1, r5, r0, lsl #24 │ │ │ │ rsbeq r1, r5, ip, asr sp │ │ │ │ - strheq r1, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r1, r5, ip, lsl #24 │ │ │ │ - strheq r1, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x00651d94 │ │ │ │ - rsbeq r1, r5, r4, lsl #25 │ │ │ │ - rsbeq r1, r5, r0, lsl #9 │ │ │ │ - rsbeq r1, r5, r4, lsr #21 │ │ │ │ - rsbeq r1, r5, r8, lsl #22 │ │ │ │ - rsbeq r1, r5, ip, lsr r4 │ │ │ │ - rsbeq r1, r5, r0, lsr #8 │ │ │ │ - rsbeq r1, r5, r0, lsl #8 │ │ │ │ - rsbeq r1, r5, r8, ror #7 │ │ │ │ - rsbeq r1, r5, r4, lsl r9 │ │ │ │ - rsbeq r1, r5, ip, asr r8 │ │ │ │ - rsbseq pc, r8, r0, asr #23 │ │ │ │ - ldrdeq r1, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, r5, r0, lsl r9 │ │ │ │ + rsbeq r1, r5, ip, lsl #12 │ │ │ │ + rsbeq r1, r5, r4, ror #29 │ │ │ │ + ldrdeq r1, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq r1, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r1, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r1, r5, r8, asr ip │ │ │ │ + rsbeq r1, r5, ip, lsl #11 │ │ │ │ + rsbeq r1, r5, r0, ror r5 │ │ │ │ + rsbeq r1, r5, r0, asr r5 │ │ │ │ + rsbeq r1, r5, r8, lsr r5 │ │ │ │ + rsbeq r1, r5, r4, ror #20 │ │ │ │ + rsbeq r1, r5, ip, lsr #19 │ │ │ │ + rsbseq pc, r8, r0, lsl sp @ │ │ │ │ + rsbeq r1, r5, ip, lsr #18 │ │ │ │ + rsbeq r1, r5, r0, ror #20 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - @ instruction: 0x0078fb9c │ │ │ │ - strheq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r1, r5, r8, ror #21 │ │ │ │ + rsbseq pc, r8, ip, ror #25 │ │ │ │ + rsbeq r1, r5, r8, lsl #18 │ │ │ │ + rsbeq r1, r5, r8, lsr ip │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbseq pc, r8, r8, ror fp @ │ │ │ │ - @ instruction: 0x00651794 │ │ │ │ - rsbeq r1, r5, r8, asr #17 │ │ │ │ + rsbseq pc, r8, r8, asr #25 │ │ │ │ + rsbeq r1, r5, r4, ror #17 │ │ │ │ + rsbeq r1, r5, r8, lsl sl │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbseq pc, r8, r8, asr fp @ │ │ │ │ - rsbeq r1, r5, r4, ror r7 │ │ │ │ - rsbseq pc, r8, r0, lsr fp @ │ │ │ │ - rsbeq r1, r5, r0, asr r7 │ │ │ │ - ldrdeq r1, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq pc, r8, ip, lsl #22 │ │ │ │ - rsbeq r1, r5, r8, lsr #14 │ │ │ │ - rsbeq r1, r5, ip, asr r8 │ │ │ │ + rsbseq pc, r8, r8, lsr #25 │ │ │ │ + rsbeq r1, r5, r4, asr #17 │ │ │ │ + rsbseq pc, r8, r0, lsl #25 │ │ │ │ + rsbeq r1, r5, r0, lsr #17 │ │ │ │ + rsbeq r1, r5, r8, lsr #18 │ │ │ │ + rsbseq pc, r8, ip, asr ip @ │ │ │ │ + rsbeq r1, r5, r8, ror r8 │ │ │ │ + rsbeq r1, r5, ip, lsr #19 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq pc, r8, r8, ror #21 │ │ │ │ - rsbeq r1, r5, r4, lsl #14 │ │ │ │ - rsbeq r1, r5, ip, lsl #15 │ │ │ │ + rsbseq pc, r8, r8, lsr ip @ │ │ │ │ + rsbeq r1, r5, r4, asr r8 │ │ │ │ + ldrdeq r1, [r5], #-140 @ 0xffffff74 @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq pc, r8, r4, asr #21 │ │ │ │ - rsbeq r1, r5, r0, ror #13 │ │ │ │ - strdeq r1, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq pc, r8, r4, lsl ip @ │ │ │ │ + rsbeq r1, r5, r0, lsr r8 │ │ │ │ + rsbeq r1, r5, r0, asr #16 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq pc, r8, ip, ror #17 │ │ │ │ - rsbeq r1, r5, ip, lsl #10 │ │ │ │ - rsbeq r1, r5, ip, lsr r8 │ │ │ │ - rsbseq pc, r8, r8, asr #17 │ │ │ │ - rsbeq r1, r5, r4, ror #9 │ │ │ │ - rsbeq r1, r5, r8, lsl r6 │ │ │ │ + rsbseq pc, r8, ip, lsr sl @ │ │ │ │ + rsbeq r1, r5, ip, asr r6 │ │ │ │ + rsbeq r1, r5, ip, lsl #19 │ │ │ │ + rsbseq pc, r8, r8, lsl sl @ │ │ │ │ + rsbeq r1, r5, r4, lsr r6 │ │ │ │ + rsbeq r1, r5, r8, ror #14 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq pc, r8, r4, lsr #17 │ │ │ │ - rsbeq r1, r5, r0, asr #9 │ │ │ │ - rsbeq r1, r5, r8, asr #10 │ │ │ │ + ldrsheq pc, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r5, r0, lsl r6 │ │ │ │ + @ instruction: 0x00651698 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq pc, r8, r0, lsl #17 │ │ │ │ - rsbeq r1, r5, r0, lsr #9 │ │ │ │ - strheq r1, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq pc, r8, ip, asr r8 @ │ │ │ │ - rsbeq r1, r5, ip, ror r4 │ │ │ │ - strheq r1, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq pc, r8, r8, lsr r8 @ │ │ │ │ - rsbeq r1, r5, r4, asr r4 │ │ │ │ - rsbeq r1, r5, r4, ror #8 │ │ │ │ + ldrsbeq pc, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq r1, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r1, r5, r0, lsl #12 │ │ │ │ + rsbseq pc, r8, ip, lsr #19 │ │ │ │ + rsbeq r1, r5, ip, asr #11 │ │ │ │ + rsbeq r1, r5, r0, lsl #14 │ │ │ │ + rsbseq pc, r8, r8, lsl #19 │ │ │ │ + rsbeq r1, r5, r4, lsr #11 │ │ │ │ + strheq r1, [r5], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbseq pc, r8, r4, lsl r8 @ │ │ │ │ - rsbeq r1, r5, r0, lsr r4 │ │ │ │ - rsbeq r1, r5, r0, ror #14 │ │ │ │ + rsbseq pc, r8, r4, ror #18 │ │ │ │ + rsbeq r1, r5, r0, lsl #11 │ │ │ │ + strheq r1, [r5], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - ldrsheq pc, [r8], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r1, r5, ip, lsl #8 │ │ │ │ - rsbeq r1, r5, r0, asr #10 │ │ │ │ + rsbseq pc, r8, r0, asr #18 │ │ │ │ + rsbeq r1, r5, ip, asr r5 │ │ │ │ + @ instruction: 0x00651690 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3ad454 │ │ │ │ ldr r1, [pc, #-124] @ 3ad458 │ │ │ │ ldr r0, [pc, #-124] @ 3ad45c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -355142,17 +355142,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad65c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad660 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r4, lsl #15 │ │ │ │ - rsbeq r1, r5, r0, lsr #7 │ │ │ │ - rsbseq r3, r2, ip, lsr #17 │ │ │ │ + ldrsbeq pc, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r1, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r3, [r2], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003ad664 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad698 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -355174,17 +355174,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, ip, lsl #14 │ │ │ │ - rsbeq r1, r5, ip, lsr #6 │ │ │ │ - rsbseq r3, r2, r8, lsr r8 │ │ │ │ + rsbseq pc, r8, ip, asr r8 @ │ │ │ │ + rsbeq r1, r5, ip, ror r4 │ │ │ │ + rsbseq r3, r2, r8, lsl #19 │ │ │ │ │ │ │ │ 003ad6d8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad704 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -355203,17 +355203,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r0, lsr #13 │ │ │ │ - strheq r1, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r3, r2, r8, asr #15 │ │ │ │ + ldrsheq pc, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r1, r5, ip, lsl #8 │ │ │ │ + rsbseq r3, r2, r8, lsl r9 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003ad748 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad768 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -355230,17 +355230,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad7a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad7a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, ip, lsr r6 @ │ │ │ │ - rsbeq r1, r5, r8, asr r2 │ │ │ │ - rsbseq r3, r2, r4, ror #14 │ │ │ │ + rsbseq pc, r8, ip, lsl #15 │ │ │ │ + rsbeq r1, r5, r8, lsr #7 │ │ │ │ + ldrheq r3, [r2], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003ad7ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad7bc │ │ │ │ mov r2, #10 │ │ │ │ b 2540a8 │ │ │ │ @@ -355253,17 +355253,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad7f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad7fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r8, ror #11 │ │ │ │ - rsbeq r1, r5, r4, lsl #4 │ │ │ │ - rsbseq r3, r2, r0, lsl r7 │ │ │ │ + rsbseq pc, r8, r8, lsr r7 @ │ │ │ │ + rsbeq r1, r5, r4, asr r3 │ │ │ │ + rsbseq r3, r2, r0, ror #16 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003ad800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -355277,15 +355277,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3ad868 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -355299,17 +355299,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad8a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad8ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r8, lsr r5 @ │ │ │ │ - rsbeq r1, r5, r4, asr r1 │ │ │ │ - rsbseq r3, r2, r0, ror #12 │ │ │ │ + rsbseq pc, r8, r8, lsl #13 │ │ │ │ + rsbeq r1, r5, r4, lsr #5 │ │ │ │ + ldrheq r3, [r2], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003ad8b0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad8c4 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -355323,17 +355323,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad900 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r0, ror #9 │ │ │ │ - strdeq r1, [r5], #-12 @ │ │ │ │ - rsbseq r3, r2, r8, lsl #12 │ │ │ │ + rsbseq pc, r8, r0, lsr r6 @ │ │ │ │ + rsbeq r1, r5, ip, asr #4 │ │ │ │ + rsbseq r3, r2, r8, asr r7 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003ad908 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad930 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -355352,17 +355352,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad96c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r4, ror r4 @ │ │ │ │ - @ instruction: 0x00651094 │ │ │ │ - rsbseq r3, r2, r0, lsr #11 │ │ │ │ + rsbseq pc, r8, r4, asr #11 │ │ │ │ + rsbeq r1, r5, r4, ror #3 │ │ │ │ + ldrsheq r3, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 003ad970 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad990 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -355378,17 +355378,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ad9cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ad9d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r8, r4, lsl r4 @ │ │ │ │ - rsbeq r1, r5, r0, lsr r0 │ │ │ │ - rsbseq r3, r2, ip, lsr r5 │ │ │ │ + rsbseq pc, r8, r4, ror #10 │ │ │ │ + rsbeq r1, r5, r0, lsl #3 │ │ │ │ + rsbseq r3, r2, ip, lsl #13 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003ad9d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -355477,21 +355477,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3adcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r0, #0 │ │ │ │ b 3ada80 │ │ │ │ ldr r3, [pc, #356] @ 3adcd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3ada7c │ │ │ │ @@ -355509,88 +355509,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3adcdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ada7c │ │ │ │ ldr r3, [pc, #200] @ 3adcd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3adc68 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3adce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ada34 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3adaf0 │ │ │ │ b 3adb64 │ │ │ │ ldr r0, [pc, #116] @ 3adce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3adc4c │ │ │ │ ldr r0, [pc, #104] @ 3adce8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ada7c │ │ │ │ ldr r0, [pc, #72] @ 3adcec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3adb64 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sp, pc, r8, lsr r4 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, pc, r8, lsl r4 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq sp, pc, ip, r3 @ │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ muleq r0, r0, r2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r5, r8, ror r4 │ │ │ │ + rsbeq r1, r5, r8, asr #11 │ │ │ │ andeq r3, r0, r8, asr sp │ │ │ │ - rsbeq r1, r5, ip, asr r4 │ │ │ │ - strdeq r1, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r1, r5, r4, lsr #6 │ │ │ │ - rsbeq r1, r5, r8, asr r4 │ │ │ │ - rsbeq r1, r5, r8, ror r3 │ │ │ │ + rsbeq r1, r5, ip, lsr #11 │ │ │ │ + rsbeq r1, r5, ip, asr #8 │ │ │ │ + rsbeq r1, r5, r4, ror r4 │ │ │ │ + rsbeq r1, r5, r8, lsr #11 │ │ │ │ + rsbeq r1, r5, r8, asr #9 │ │ │ │ │ │ │ │ 003adcf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3ae36c │ │ │ │ @@ -355667,15 +355667,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ae168 │ │ │ │ mov r5, #0 │ │ │ │ b 3ade70 │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3ae1e8 │ │ │ │ @@ -355712,33 +355712,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3ae390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3add84 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3ae268 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade44 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3adff4 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -355751,22 +355751,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a0f70 │ │ │ │ + bl 9a10c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a0fbc │ │ │ │ + bl 9a110c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -355776,40 +355776,40 @@ │ │ │ │ bhi 3ae320 │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ b 3ade70 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade44 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a0f70 │ │ │ │ + bl 9a10c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 9a0fbc │ │ │ │ + bl 9a110c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3adfbc │ │ │ │ @@ -355832,21 +355832,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3ae398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3add44 │ │ │ │ ldr r3, [pc, #680] @ 3ae39c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ade80 │ │ │ │ ldr r3, [pc, #640] @ 3ae388 │ │ │ │ @@ -355862,49 +355862,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3ae3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ade80 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3adf40 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ade44 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9a0f70 │ │ │ │ + bl 9a10c0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9a0fbc │ │ │ │ + bl 9a110c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3adfd4 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -355927,21 +355927,21 @@ │ │ │ │ beq 3ae358 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ae3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3add84 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 2540a8 │ │ │ │ @@ -355964,73 +355964,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ae3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3add84 │ │ │ │ ldr r0, [pc, #176] @ 3ae3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3add44 │ │ │ │ ldr r0, [pc, #164] @ 3ae3b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ade80 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 2540a8 │ │ │ │ b 3ade70 │ │ │ │ ldr r0, [pc, #124] @ 3ae3bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3add84 │ │ │ │ ldr r0, [pc, #112] @ 3ae3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3add84 │ │ │ │ ldr r0, [pc, #100] @ 3ae3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3add84 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sp, pc, ip, lsl r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [pc], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq sp, pc, r4, r0 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r1, r5, r8, asr #8 │ │ │ │ andeq r3, r0, ip, asr pc │ │ │ │ - rsbeq r1, r5, r4, lsl #1 │ │ │ │ + ldrdeq r1, [r5], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ - rsbeq r1, r5, r8, asr #4 │ │ │ │ + @ instruction: 0x00651398 │ │ │ │ andeq r1, r0, ip, lsr #8 │ │ │ │ - rsbeq r1, r5, r8, lsl r0 │ │ │ │ + rsbeq r1, r5, r8, ror #2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r5, r0, lsr r0 │ │ │ │ - strheq r0, [r5], #-228 @ 0xffffff1c @ │ │ │ │ - ldrdeq r1, [r5], #-4 @ │ │ │ │ - rsbeq r1, r5, ip, lsr #32 │ │ │ │ - strdeq r0, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r0, r5, r4, ror pc │ │ │ │ + rsbeq r1, r5, r0, lsl #3 │ │ │ │ + rsbeq r1, r5, r4 │ │ │ │ + rsbeq r1, r5, r4, lsr #4 │ │ │ │ + rsbeq r1, r5, ip, ror r1 │ │ │ │ + rsbeq r1, r5, r0, asr #32 │ │ │ │ + rsbeq r1, r5, r4, asr #1 │ │ │ │ │ │ │ │ 003ae3c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3ae9dc │ │ │ │ @@ -356078,15 +356078,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae558 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ab60c │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -356099,15 +356099,15 @@ │ │ │ │ bhi 3ae4e4 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3ae540 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bd6f0 │ │ │ │ + bl 9bd840 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae730 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3ae9ec │ │ │ │ ldr r3, [pc, #1232] @ 3ae9e0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -356153,21 +356153,21 @@ │ │ │ │ beq 3ae848 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3ae9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3ae7bc │ │ │ │ cmp r3, #2 │ │ │ │ beq 3ae8d8 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356190,21 +356190,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3aea04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae728 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3ae7c4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3ae604 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -356228,23 +356228,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3aea0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae440 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae8f0 │ │ │ │ mov r0, #0 │ │ │ │ b 3ae504 │ │ │ │ ldr r3, [pc, #728] @ 3aea10 │ │ │ │ @@ -356268,23 +356268,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3aea14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae500 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ae840 │ │ │ │ ldr r3, [pc, #588] @ 3aea18 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356302,28 +356302,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3aea1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r7, #16 │ │ │ │ b 3ae444 │ │ │ │ ldr r0, [pc, #464] @ 3aea20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae5e4 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ae728 │ │ │ │ ldr r3, [pc, #444] @ 3aea24 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356341,21 +356341,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3aea28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae728 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ae858 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ae69c │ │ │ │ b 3ae440 │ │ │ │ @@ -356377,85 +356377,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3aea30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae728 │ │ │ │ ldr r0, [pc, #196] @ 3aea34 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae500 │ │ │ │ ldr r0, [pc, #176] @ 3aea38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae728 │ │ │ │ ldr r0, [pc, #164] @ 3aea3c │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae840 │ │ │ │ ldr r0, [pc, #148] @ 3aea40 │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae440 │ │ │ │ ldr r0, [pc, #132] @ 3aea44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae728 │ │ │ │ ldr r0, [pc, #120] @ 3aea48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ae728 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, pc, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, pc, r8, lsl r9 @ │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, asr #28 │ │ │ │ + @ instruction: 0x00650f94 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r0, r5, r8, asr #31 │ │ │ │ + rsbeq r1, r5, r8, lsl r1 │ │ │ │ andeq r3, r0, r8, lsr #20 │ │ │ │ - strheq r0, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r1, r5, r4 │ │ │ │ andeq r4, r0, r4, ror #31 │ │ │ │ - rsbeq r0, r5, r0, ror pc │ │ │ │ + rsbeq r1, r5, r0, asr #1 │ │ │ │ muleq r0, r4, sl │ │ │ │ - rsbeq r0, r5, r4, ror ip │ │ │ │ - rsbeq r0, r5, r0, lsr #24 │ │ │ │ + rsbeq r0, r5, r4, asr #27 │ │ │ │ + rsbeq r0, r5, r0, ror sp │ │ │ │ andeq r2, r0, r8, asr #8 │ │ │ │ - rsbeq r0, r5, r4, asr ip │ │ │ │ + rsbeq r0, r5, r4, lsr #27 │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ - rsbeq r0, r5, r0, asr sp │ │ │ │ - rsbeq r0, r5, r0, lsl #28 │ │ │ │ - strdeq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r0, r5, r4, asr fp │ │ │ │ - rsbeq r0, r5, r8, asr ip │ │ │ │ - strheq r0, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r0, r5, r0, lsr #26 │ │ │ │ + rsbeq r0, r5, r0, lsr #29 │ │ │ │ + rsbeq r0, r5, r0, asr pc │ │ │ │ + rsbeq r0, r5, r4, asr #28 │ │ │ │ + rsbeq r0, r5, r4, lsr #25 │ │ │ │ + rsbeq r0, r5, r8, lsr #27 │ │ │ │ + rsbeq r0, r5, ip, lsl #26 │ │ │ │ + rsbeq r0, r5, r0, ror lr │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aea64 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ ldrdeq r4, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3aeb94 │ │ │ │ ldr r1, [pc, #276] @ 3aeb98 │ │ │ │ @@ -356511,37 +356511,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3aebb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3aeab8 │ │ │ │ ldr r0, [pc, #48] @ 3aebb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3aeab8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, lsr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, pc, r4, lsl #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, pc, r8, asr r3 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r0, asr #24 │ │ │ │ - rsbeq r0, r5, r8, ror #24 │ │ │ │ + @ instruction: 0x00650d90 │ │ │ │ + strheq r0, [r5], #-216 @ 0xffffff28 @ │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc2f8 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3bc784 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -356598,15 +356598,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #400] @ 3aee58 │ │ │ │ ldr r1, [pc, #400] @ 3aee5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3aee60 │ │ │ │ ldr fp, [pc, #388] @ 3aee64 │ │ │ │ @@ -356615,25 +356615,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3aee6c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #356] @ 3aee70 │ │ │ │ ldr r1, [pc, #356] @ 3aee74 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #324] @ 3aee78 │ │ │ │ ldr r1, [pc, #324] @ 3aee7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3aee80 │ │ │ │ ldr r6, [pc, #316] @ 3aee84 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -356687,46 +356687,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3aeea0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq lr, r8, r4, asr #6 │ │ │ │ - strheq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r3, r7, r8, asr r5 │ │ │ │ - strheq fp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrdeq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0078e494 │ │ │ │ + rsbeq fp, r2, r8, lsl #8 │ │ │ │ + rsbeq r3, r7, r8, lsr #13 │ │ │ │ + rsbeq fp, r2, ip, lsl #8 │ │ │ │ + rsbeq fp, r2, r4, lsr #8 │ │ │ │ addeq ip, pc, r8, asr #2 │ │ │ │ - rsbeq r0, r5, r0, ror #22 │ │ │ │ + strheq r0, [r5], #-192 @ 0xffffff40 @ │ │ │ │ andeq r2, r0, r8, ror #28 │ │ │ │ - @ instruction: 0x00650b9c │ │ │ │ - rsbeq fp, r3, r0, asr #10 │ │ │ │ - rsbeq r4, r3, r8, lsl r7 │ │ │ │ + rsbeq r0, r5, ip, ror #25 │ │ │ │ + @ instruction: 0x0063b690 │ │ │ │ + rsbeq r4, r3, r8, ror #16 │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ addseq r4, pc, r4, asr r6 @ │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - rsbeq r0, r5, r4, lsr #21 │ │ │ │ + strdeq r0, [r5], #-180 @ 0xffffff4c @ │ │ │ │ umulleq r3, r6, ip, lr │ │ │ │ - @ instruction: 0x00650a94 │ │ │ │ - @ instruction: 0x00650a9c │ │ │ │ + rsbeq r0, r5, r4, ror #23 │ │ │ │ + rsbeq r0, r5, ip, ror #23 │ │ │ │ addeq r0, lr, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3af030 │ │ │ │ ldr r2, [pc, #372] @ 3af034 │ │ │ │ @@ -356781,21 +356781,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3af050 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3aeef4 │ │ │ │ ldr r3, [pc, #148] @ 3af054 │ │ │ │ ldr r0, [pc, #148] @ 3af058 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -356816,30 +356816,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3af060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3aeef4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r8, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, pc, r8, asr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, pc, r4, lsl pc @ │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, lsl r9 │ │ │ │ + rsbeq r0, r5, r4, ror #20 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r0, r5, ip, asr r9 │ │ │ │ + rsbeq r0, r5, ip, lsr #21 │ │ │ │ addeq fp, pc, r4, asr #28 │ │ │ │ - ldrdeq r0, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r5, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3af2d8 │ │ │ │ @@ -356905,23 +356905,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3af304 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af0e4 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3af0e4 │ │ │ │ ldr r2, [pc, #328] @ 3af308 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -356940,15 +356940,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3af30c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af198 │ │ │ │ ldr r2, [pc, #224] @ 3af310 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -356968,54 +356968,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af314 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3af198 │ │ │ │ ldr r0, [pc, #120] @ 3af318 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af0e4 │ │ │ │ ldr r0, [pc, #104] @ 3af31c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af0e4 │ │ │ │ ldr r0, [pc, #88] @ 3af320 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af0e4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umulleq fp, pc, ip, sp @ │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, pc, r8, lsl #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq fp, pc, r4, lsr sp @ │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r4, ror #16 │ │ │ │ + strheq r0, [r5], #-148 @ 0xffffff6c @ │ │ │ │ andeq r4, r0, r0, lsr #29 │ │ │ │ - rsbeq r0, r5, r4, asr r7 │ │ │ │ + rsbeq r0, r5, r4, lsr #17 │ │ │ │ andeq r2, r0, r8, lsl r2 │ │ │ │ - strdeq r0, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, r5, r0, lsr r8 │ │ │ │ - @ instruction: 0x00650794 │ │ │ │ - strdeq r0, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, r5, ip, asr #18 │ │ │ │ + rsbeq r0, r5, r0, lsl #19 │ │ │ │ + rsbeq r0, r5, r4, ror #17 │ │ │ │ + rsbeq r0, r5, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3af618 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3af61c │ │ │ │ @@ -357081,23 +357081,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3af638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af394 │ │ │ │ ldr r3, [pc, #432] @ 3af628 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -357121,22 +357121,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3af640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af39c │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -357168,59 +357168,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3af648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af39c │ │ │ │ ldr r0, [pc, #116] @ 3af64c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3af39c │ │ │ │ ldr r0, [pc, #92] @ 3af650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af394 │ │ │ │ ldr r0, [pc, #80] @ 3af654 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af39c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq fp, pc, r4, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008fbabc │ │ │ │ addeq fp, pc, r0, lsl #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r0, lsl #15 │ │ │ │ + ldrdeq r0, [r5], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x000026bc │ │ │ │ - rsbeq r0, r5, r8, lsl #12 │ │ │ │ + rsbeq r0, r5, r8, asr r7 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - rsbeq r0, r5, r4, lsr #11 │ │ │ │ - rsbeq r0, r5, r8, ror #10 │ │ │ │ - rsbeq r0, r5, ip, lsr r6 │ │ │ │ - rsbeq r0, r5, r8, lsr #11 │ │ │ │ + strdeq r0, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + strheq r0, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, r5, ip, lsl #15 │ │ │ │ + strdeq r0, [r5], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3af990 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3af994 │ │ │ │ @@ -357286,23 +357286,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3af9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af6d0 │ │ │ │ ldr r3, [pc, #500] @ 3af9a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3af82c │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -357352,22 +357352,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3af9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af7b8 │ │ │ │ ldr r3, [pc, #272] @ 3af9c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3af7dc │ │ │ │ ldr r3, [pc, #228] @ 3af9a8 │ │ │ │ @@ -357383,68 +357383,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3af9c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af7dc │ │ │ │ ldr r0, [pc, #156] @ 3af9c8 │ │ │ │ ldr r1, [pc, #100] @ 3af994 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3af98c │ │ │ │ ldr r0, [pc, #124] @ 3af9cc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #108] @ 3af9d0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af7b8 │ │ │ │ ldr r0, [pc, #88] @ 3af9d4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3af7dc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008fb7b0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq fp, pc, r0, r7 @ │ │ │ │ addeq fp, pc, ip, asr #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r0, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, r5, r8, lsl #14 │ │ │ │ addeq fp, pc, r0, asr #12 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r0, r5, ip, asr #7 │ │ │ │ + rsbeq r0, r5, ip, lsl r5 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - strheq r0, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r0, r5, r4, lsl #10 │ │ │ │ strdeq fp, [pc], r8 │ │ │ │ - rsbeq r0, r5, r0, asr r4 │ │ │ │ - rsbeq r0, r5, ip, lsr r3 │ │ │ │ - @ instruction: 0x00650398 │ │ │ │ + rsbeq r0, r5, r0, lsr #11 │ │ │ │ + rsbeq r0, r5, ip, lsl #9 │ │ │ │ + rsbeq r0, r5, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3afa88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -357452,25 +357452,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3afa8c │ │ │ │ ldr r1, [pc, #136] @ 3afa90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #116] @ 3afa94 │ │ │ │ ldr r1, [pc, #116] @ 3afa98 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 3afa9c │ │ │ │ ldr r2, [pc, #84] @ 3afaa0 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -357481,21 +357481,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq sp, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrdeq r0, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r3, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq sl, r2, r4, asr #10 │ │ │ │ - rsbeq r2, r7, r4, ror #15 │ │ │ │ - ldrdeq ip, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sl, r4, r4, ror #25 │ │ │ │ + rsbseq sp, r8, r8, asr #14 │ │ │ │ + rsbeq r0, r5, r8, lsr #10 │ │ │ │ + rsbeq r3, r4, ip, lsr #10 │ │ │ │ + @ instruction: 0x0062a694 │ │ │ │ + rsbeq r2, r7, r4, lsr r9 │ │ │ │ + rsbeq ip, r4, r4, lsr #28 │ │ │ │ + rsbeq sl, r4, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3afb74 │ │ │ │ mov r5, r1 │ │ │ │ @@ -357506,15 +357506,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41cf1c │ │ │ │ cmp r5, #4 │ │ │ │ @@ -357540,17 +357540,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bb450 │ │ │ │ - rsbseq sp, r8, ip, lsl r5 │ │ │ │ - rsbeq r3, r4, ip, lsl #6 │ │ │ │ - rsbeq r0, r5, r4, lsl #6 │ │ │ │ + rsbseq sp, r8, ip, ror #12 │ │ │ │ + rsbeq r3, r4, ip, asr r4 │ │ │ │ + rsbeq r0, r5, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3afcec │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357564,15 +357564,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #288] @ 3afd00 │ │ │ │ ldr r3, [pc, #288] @ 3afd04 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357621,40 +357621,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3afd18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3afbf8 │ │ │ │ ldr r0, [pc, #60] @ 3afd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3afbf8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r8, r0, asr r4 │ │ │ │ + rsbseq sp, r8, r0, lsr #11 │ │ │ │ addeq fp, pc, r8, ror r2 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r5, ip, lsl r2 │ │ │ │ - rsbeq r3, r4, r4, lsr #4 │ │ │ │ + rsbeq r0, r5, ip, ror #6 │ │ │ │ + rsbeq r3, r4, r4, ror r3 │ │ │ │ addeq fp, pc, r4, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, pc, r0, lsl #4 │ │ │ │ andeq r4, r0, r0, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r5, r0, lsr #2 │ │ │ │ - rsbeq r0, r5, r0, asr r1 │ │ │ │ + rsbeq r0, r5, r0, ror r2 │ │ │ │ + rsbeq r0, r5, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3aff1c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357669,15 +357669,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #428] @ 3aff30 │ │ │ │ ldr r3, [pc, #428] @ 3aff34 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -357699,15 +357699,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 58eda4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 4175e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3afe34 │ │ │ │ ldr r2, [pc, #316] @ 3aff44 │ │ │ │ ldr r3, [pc, #280] @ 3aff24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -357722,26 +357722,26 @@ │ │ │ │ b 415f6c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 41861c │ │ │ │ cmp r4, #5 │ │ │ │ bne 3afe38 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 41745c │ │ │ │ b 3afe00 │ │ │ │ ldr r3, [pc, #176] @ 3aff48 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -357761,43 +357761,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3aff54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3afd9c │ │ │ │ ldr r0, [pc, #72] @ 3aff58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3afd9c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - ldrheq sp, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq sp, r8, r0, lsl #8 │ │ │ │ ldrdeq fp, [pc], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r5, ip, ror r0 │ │ │ │ - rsbeq r3, r4, r4, lsl #1 │ │ │ │ + rsbeq r0, r5, ip, asr #3 │ │ │ │ + ldrdeq r3, [r4], #-20 @ 0xffffffec @ │ │ │ │ addeq fp, pc, r0, lsr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq sp, r8, ip, lsr #4 │ │ │ │ - rsbeq sl, r3, ip, lsl #9 │ │ │ │ - rsbeq r3, r3, r0, ror #12 │ │ │ │ + rsbseq sp, r8, ip, ror r3 │ │ │ │ + ldrdeq sl, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq r3, [r3], #-112 @ 0xffffff90 @ │ │ │ │ addeq fp, pc, ip, lsl r0 @ │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, ror #30 │ │ │ │ - @ instruction: 0x0064ff90 │ │ │ │ + strheq r0, [r5], #-4 @ │ │ │ │ + rsbeq r0, r5, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3b0a08 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -357815,15 +357815,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #2644] @ 3b0a20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3b0770 │ │ │ │ @@ -357868,28 +357868,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7d0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3b0a30 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r3, [pc, #2380] @ 3b0a34 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -357899,15 +357899,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7d0 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3b0a38 │ │ │ │ @@ -357915,15 +357915,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r8, [pc, #2248] @ 3b0a3c │ │ │ │ @@ -357937,15 +357937,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -357959,15 +357959,15 @@ │ │ │ │ blt 3b04e0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 4185a4 │ │ │ │ cmp r5, #5 │ │ │ │ bne 3b01ec │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -357980,15 +357980,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 415c14 │ │ │ │ @@ -358000,15 +358000,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ed7c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b0484 │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3b09e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -358038,19 +358038,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3b0a60 │ │ │ │ @@ -358171,22 +358171,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3b0a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b0218 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b027c │ │ │ │ ldr r3, [pc, #1272] @ 3b0a84 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358208,22 +358208,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3b0a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b027c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b08cc │ │ │ │ cmp r3, #0 │ │ │ │ ble 3b042c │ │ │ │ @@ -358265,22 +358265,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b0a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b042c │ │ │ │ ldr r3, [pc, #920] @ 3b0a8c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b042c │ │ │ │ @@ -358298,22 +358298,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3b0a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b042c │ │ │ │ ldr r3, [pc, #800] @ 3b0a98 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3affe0 │ │ │ │ @@ -358334,21 +358334,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3b0a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3affe8 │ │ │ │ ldr r3, [pc, #668] @ 3b0aa0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0398 │ │ │ │ @@ -358374,29 +358374,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b0aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b0398 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b042c │ │ │ │ ldr r3, [pc, #440] @ 3b0a8c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -358420,117 +358420,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b0aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b0618 │ │ │ │ ldr r0, [pc, #324] @ 3b0aac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3b0618 │ │ │ │ ldr r0, [pc, #304] @ 3b0ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3affe0 │ │ │ │ ldr r0, [pc, #292] @ 3b0ab4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b0398 │ │ │ │ ldr r0, [pc, #268] @ 3b0ab8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b042c │ │ │ │ ldr r0, [pc, #252] @ 3b0abc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b0218 │ │ │ │ ldr r0, [pc, #236] @ 3b0ac0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b027c │ │ │ │ ldr r0, [pc, #220] @ 3b0ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3b0ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #200] @ 3b0acc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ - rsbseq sp, r8, r4, ror r0 │ │ │ │ + rsbseq sp, r8, r4, asr #3 │ │ │ │ umulleq sl, pc, r8, lr @ │ │ │ │ umulleq sl, pc, r4, lr @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, lsr lr @ │ │ │ │ - rsbeq r2, r4, ip, lsr lr │ │ │ │ + rsbeq pc, r4, r4, lsl #31 │ │ │ │ + rsbeq r2, r4, ip, lsl #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ addeq r2, r6, r8, asr #23 │ │ │ │ - rsbeq pc, r4, r4, asr #29 │ │ │ │ - rsbeq pc, r4, r4, lsl #29 │ │ │ │ - rsbeq pc, r4, r4, ror #28 │ │ │ │ - rsbeq pc, r4, r0, lsr #28 │ │ │ │ - rsbseq ip, r8, r8, ror #28 │ │ │ │ - rsbeq sl, r3, r8, asr #1 │ │ │ │ - rsbeq r3, r3, ip, lsr #5 │ │ │ │ - ldrheq ip, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sl, r3, r4, lsl r0 │ │ │ │ - rsbeq r3, r3, ip, ror #3 │ │ │ │ - rsbseq ip, r8, r8, asr #25 │ │ │ │ - rsbeq r9, r2, r0, asr #24 │ │ │ │ - rsbeq r1, r7, r0, ror #29 │ │ │ │ + rsbeq r0, r5, r4, lsl r0 │ │ │ │ + ldrdeq pc, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + strheq pc, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, r4, r0, ror pc @ │ │ │ │ + ldrheq ip, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sl, r3, r8, lsl r2 │ │ │ │ + strdeq r3, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq ip, r8, r0, lsl #30 │ │ │ │ + rsbeq sl, r3, r4, ror #2 │ │ │ │ + rsbeq r3, r3, ip, lsr r3 │ │ │ │ + rsbseq ip, r8, r8, lsl lr │ │ │ │ + @ instruction: 0x00629d90 │ │ │ │ + rsbeq r2, r7, r0, lsr r0 │ │ │ │ umullseq fp, r0, r8, r8 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ addeq sl, pc, r4, ror #19 │ │ │ │ - rsbseq ip, r8, r4, lsl #23 │ │ │ │ + ldrsbeq ip, [r8], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, lsl #20 │ │ │ │ + rsbeq pc, r4, r4, asr fp @ │ │ │ │ andeq r4, r0, r8, asr r3 │ │ │ │ - rsbeq pc, r4, r0, lsr #20 │ │ │ │ + rsbeq pc, r4, r0, ror fp @ │ │ │ │ andeq r1, r0, r4, lsr #24 │ │ │ │ - rsbeq pc, r4, ip, lsr #21 │ │ │ │ - rsbeq pc, r4, r8, lsr #20 │ │ │ │ + strdeq pc, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, r4, r8, ror fp @ │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - ldrdeq pc, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq pc, r4, r8, lsr #16 │ │ │ │ @ instruction: 0x000049b0 │ │ │ │ - rsbeq pc, r4, r8, lsr r8 @ │ │ │ │ - rsbeq pc, r4, ip, lsr r8 @ │ │ │ │ - rsbeq pc, r4, r8, ror #16 │ │ │ │ - rsbeq pc, r4, ip, lsl #11 │ │ │ │ - strheq pc, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, r4, r4, lsr #16 │ │ │ │ - strdeq pc, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0064f690 │ │ │ │ - strheq pc, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq pc, r4, r0, lsl #12 │ │ │ │ - rsbeq pc, r4, r4, asr #13 │ │ │ │ + rsbeq pc, r4, r8, lsl #19 │ │ │ │ + rsbeq pc, r4, ip, lsl #19 │ │ │ │ + strheq pc, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq pc, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, r4, r0, lsl #18 │ │ │ │ + rsbeq pc, r4, r4, ror r9 @ │ │ │ │ + rsbeq pc, r4, r8, asr #14 │ │ │ │ + rsbeq pc, r4, r0, ror #15 │ │ │ │ + rsbeq pc, r4, ip, lsl #16 │ │ │ │ + rsbeq pc, r4, r0, asr r7 @ │ │ │ │ + rsbeq pc, r4, r4, lsl r8 @ │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -358824,41 +358824,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b0fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b0ee8 │ │ │ │ ldr r0, [pc, #56] @ 3b0fec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3b0ee8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r4, ror pc @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r4, asr pc @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r4, lsr pc @ │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, ip, lsr #8 │ │ │ │ - rsbeq pc, r4, r8, asr #8 │ │ │ │ + rsbeq pc, r4, ip, ror r5 @ │ │ │ │ + @ instruction: 0x0064f598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3b1120 │ │ │ │ ldr r1, [pc, #280] @ 3b1124 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -358910,41 +358910,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b1040 │ │ │ │ ldr r0, [pc, #56] @ 3b1144 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3b1040 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, lsl lr @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r9, [pc], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r9, [pc], ip │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r0, lsr r3 @ │ │ │ │ - rsbeq pc, r4, ip, asr #6 │ │ │ │ + rsbeq pc, r4, r0, lsl #9 │ │ │ │ + @ instruction: 0x0064f49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3b12e8 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3b12ec │ │ │ │ @@ -359021,44 +359021,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b1308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b11dc │ │ │ │ ldr r0, [pc, #64] @ 3b130c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b11dc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008f9cbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r4, lsl #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r0, asr #24 │ │ │ │ andeq r3, r0, ip, ror r7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r8, asr #3 │ │ │ │ - strdeq pc, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, r4, r8, lsl r3 @ │ │ │ │ + rsbeq pc, r4, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3b1488 │ │ │ │ ldr r2, [pc, #352] @ 3b148c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359121,48 +359121,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b14a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1360 │ │ │ │ ldr r0, [pc, #72] @ 3b14ac │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1360 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [pc], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r9, [pc], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f9abc │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r4, asr #1 │ │ │ │ - rsbeq pc, r4, r4, asr #2 │ │ │ │ + rsbeq pc, r4, r4, lsl r2 @ │ │ │ │ + @ instruction: 0x0064f294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3b17d8 │ │ │ │ ldr r1, [pc, #784] @ 3b17dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359223,21 +359223,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b17f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1514 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1514 │ │ │ │ ldr r3, [pc, #520] @ 3b17fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359256,21 +359256,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3b1800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b150c │ │ │ │ ldr r3, [pc, #408] @ 3b1804 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b176c │ │ │ │ @@ -359287,22 +359287,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3b1808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b1504 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1504 │ │ │ │ ldr r3, [pc, #272] @ 3b180c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -359322,68 +359322,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3b1810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1504 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3b1504 │ │ │ │ b 3b16f4 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3b150c │ │ │ │ b 3b15ec │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3b1514 │ │ │ │ b 3b1568 │ │ │ │ ldr r0, [pc, #124] @ 3b1814 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b16e0 │ │ │ │ ldr r0, [pc, #108] @ 3b1818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b150c │ │ │ │ ldr r0, [pc, #96] @ 3b181c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1514 │ │ │ │ ldr r0, [pc, #84] @ 3b1820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1504 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, asr r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, ip, lsr r9 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r8, lsl #18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r0, lsr #5 │ │ │ │ + strdeq pc, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - rsbeq pc, r4, r0, lsr r1 @ │ │ │ │ + rsbeq pc, r4, r0, lsl #5 │ │ │ │ andeq r2, r0, r4, asr #21 │ │ │ │ - rsbeq lr, r4, r8, ror #30 │ │ │ │ + strheq pc, [r4], #-8 @ │ │ │ │ andeq r3, r0, r0, lsr r1 │ │ │ │ - rsbeq lr, r4, r4, asr #30 │ │ │ │ - rsbeq lr, r4, r0, ror #29 │ │ │ │ - rsbeq pc, r4, ip, asr r0 @ │ │ │ │ - rsbeq pc, r4, r8, lsr r1 @ │ │ │ │ - rsbeq lr, r4, r4, asr pc │ │ │ │ + @ instruction: 0x0064f094 │ │ │ │ + rsbeq pc, r4, r0, lsr r0 @ │ │ │ │ + rsbeq pc, r4, ip, lsr #3 │ │ │ │ + rsbeq pc, r4, r8, lsl #5 │ │ │ │ + rsbeq pc, r4, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3b197c │ │ │ │ ldr ip, [pc, #320] @ 3b1980 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359446,40 +359446,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b199c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1880 │ │ │ │ ldr r0, [pc, #52] @ 3b19a0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1880 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r8, ror #11 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r9, [pc], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r0, lsl #11 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r4, r8 │ │ │ │ - rsbeq pc, r4, r4, lsr #32 │ │ │ │ + rsbeq pc, r4, r8, asr r1 @ │ │ │ │ + rsbeq pc, r4, r4, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3b1af4 │ │ │ │ ldr r3, [pc, #312] @ 3b1af8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359540,40 +359540,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b1b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1a00 │ │ │ │ ldr r0, [pc, #52] @ 3b1b18 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1a00 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r8, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r8, asr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r4, lsl #8 │ │ │ │ andeq r4, r0, r8, lsl #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r4, ror #29 │ │ │ │ - strdeq lr, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, r4, r4, lsr r0 @ │ │ │ │ + rsbeq pc, r4, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3b1c70 │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3b1c74 │ │ │ │ @@ -359626,22 +359626,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b1c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1b74 │ │ │ │ ldr r2, [pc, #92] @ 3b1c94 │ │ │ │ ldr r3, [pc, #56] @ 3b1c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -359649,27 +359649,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b1c6c │ │ │ │ ldr r0, [pc, #60] @ 3b1c98 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, ip, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r9, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, r8, lsr #5 │ │ │ │ andeq r2, r0, r8, lsr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq lr, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq lr, r4, ip, lsr #30 │ │ │ │ addeq r9, pc, ip, ror #3 │ │ │ │ - rsbeq lr, r4, r4, ror #27 │ │ │ │ + rsbeq lr, r4, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3b1de4 │ │ │ │ ldr ip, [pc, #304] @ 3b1de8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359727,41 +359727,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b1e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1cf0 │ │ │ │ ldr r0, [pc, #56] @ 3b1e08 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b1cf0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r0, ror r1 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, pc, r0, asr r1 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, pc, ip, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq lr, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq lr, r4, r0, lsl sp │ │ │ │ + rsbeq lr, r4, r8, lsl #28 │ │ │ │ + rsbeq lr, r4, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3b1f60 │ │ │ │ ldr r3, [pc, #312] @ 3b1f64 │ │ │ │ @@ -359822,41 +359822,41 @@ │ │ │ │ beq 3b1f44 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3b1f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b1e8c │ │ │ │ ldr r0, [pc, #56] @ 3b1f84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3b1e8c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [pc], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008f8fb4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq r8, pc, r0, pc @ │ │ │ │ andeq r4, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, lsl #24 │ │ │ │ - rsbeq lr, r4, ip, asr #24 │ │ │ │ + rsbeq lr, r4, ip, asr sp │ │ │ │ + @ instruction: 0x0064ed9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3b1fe4 │ │ │ │ @@ -359950,48 +359950,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3b219c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b206c │ │ │ │ ldr r0, [pc, #72] @ 3b21a0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b206c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, lsl lr @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, ip, asr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f8db0 │ │ │ │ andeq r3, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r0, lsr #21 │ │ │ │ - ldrdeq lr, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq lr, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq lr, r4, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b2318 │ │ │ │ ldr r1, [pc, #344] @ 3b231c │ │ │ │ @@ -360062,39 +360062,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2204 │ │ │ │ ldr r0, [pc, #52] @ 3b233c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2204 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, ror #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r4, asr #24 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, r8, lsl #24 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, ror r9 │ │ │ │ - rsbeq lr, r4, r0, lsr #19 │ │ │ │ + rsbeq lr, r4, ip, asr #21 │ │ │ │ + strdeq lr, [r4], #-160 @ 0xffffff60 @ │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3b21a4 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3b23ec │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -360117,31 +360117,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b23f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [pc, #44] @ 3b23f0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3b23f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ addeq r8, pc, ip, asr #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq lr, r4, r0, lsr #18 │ │ │ │ - rsbeq lr, r4, r8, lsl r9 │ │ │ │ + rsbeq lr, r4, r0, ror sl │ │ │ │ + rsbeq lr, r4, r8, ror #20 │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -360233,15 +360233,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldr r2, [pc, #588] @ 3b27e0 │ │ │ │ ldr r3, [pc, #572] @ 3b27d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -360291,24 +360291,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3b27f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b257c │ │ │ │ ldr r2, [pc, #324] @ 3b27ec │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3b2744 │ │ │ │ @@ -360323,26 +360323,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3b27f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -360367,39 +360367,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3b2618 │ │ │ │ ldr r0, [pc, #104] @ 3b27fc │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2720 │ │ │ │ ldr r0, [pc, #80] @ 3b2800 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3b257c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, lsl r9 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r8, [pc], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq r8, pc, r0, r8 @ │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r8, ror #14 │ │ │ │ - rsbeq lr, r4, ip, asr r6 │ │ │ │ - rsbeq lr, r4, r4, lsr #12 │ │ │ │ - rsbeq lr, r4, r4, lsr #13 │ │ │ │ + strheq lr, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, r4, ip, lsr #15 │ │ │ │ + rsbeq lr, r4, r4, ror r7 │ │ │ │ + strdeq lr, [r4], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3b2a18 │ │ │ │ ldr ip, [pc, #508] @ 3b2a1c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360464,22 +360464,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3b2a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2870 │ │ │ │ ldr r3, [pc, #220] @ 3b2a2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b28b8 │ │ │ │ ldr r3, [pc, #204] @ 3b2a30 │ │ │ │ @@ -360495,66 +360495,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3b2a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b28b8 │ │ │ │ ldr r2, [pc, #112] @ 3b2a40 │ │ │ │ ldr r3, [pc, #72] @ 3b2a1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b2a14 │ │ │ │ ldr r0, [pc, #80] @ 3b2a44 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #64] @ 3b2a48 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b28b8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r8, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r0, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, pc, ip, lsr #11 │ │ │ │ andeq r1, r0, r8, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, r8, ror r5 │ │ │ │ - strdeq lr, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, r4, r8, asr #13 │ │ │ │ + rsbeq lr, r4, r8, asr #12 │ │ │ │ addeq r8, pc, r4, asr r4 @ │ │ │ │ - rsbeq lr, r4, r8, lsl r5 │ │ │ │ - rsbeq lr, r4, r0, lsl #10 │ │ │ │ + rsbeq lr, r4, r8, ror #12 │ │ │ │ + rsbeq lr, r4, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3b2c74 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360629,15 +360629,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2b14 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3b2ad8 │ │ │ │ ldr r1, [pc, #248] @ 3b2cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -360652,59 +360652,59 @@ │ │ │ │ bne 3b2bcc │ │ │ │ b 3b2b2c │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3b2bcc │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3b2ac0 │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3b2ab4 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3b2aa8 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3b2a9c │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3b2a90 │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3b2a84 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3b2804 │ │ │ │ b 3b2b48 │ │ │ │ - ldrsbeq sl, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq sl, r8, ip, ror #19 │ │ │ │ + rsbseq sl, r8, r0, lsr #14 │ │ │ │ + rsbseq sl, r8, ip, lsr fp │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - rsbseq sl, r8, r0, lsr r9 │ │ │ │ + rsbseq sl, r8, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3b3088 │ │ │ │ ldr ip, [pc, #936] @ 3b308c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -360782,30 +360782,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3b30a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b2d40 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2ee4 │ │ │ │ ldr r3, [pc, #564] @ 3b30ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -360825,21 +360825,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3b30b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b2a4c │ │ │ │ cmp r4, #0 │ │ │ │ bge 3b2d48 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -360871,23 +360871,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3b30b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2d1c │ │ │ │ ldr r3, [pc, #268] @ 3b30bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2f04 │ │ │ │ ldr r3, [pc, #220] @ 3b30a0 │ │ │ │ @@ -360903,67 +360903,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3b30c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2f04 │ │ │ │ ldr r0, [pc, #156] @ 3b30c4 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2d1c │ │ │ │ ldr r0, [pc, #132] @ 3b30c8 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2e5c │ │ │ │ ldr r0, [pc, #96] @ 3b30cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2ee4 │ │ │ │ ldr r0, [pc, #84] @ 3b30d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b2f04 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, asr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, pc, r0, lsr r1 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r8, [pc], r4 │ │ │ │ andeq r4, r0, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r4, ip, lsl #3 │ │ │ │ + ldrdeq lr, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, r0, lsl r0 │ │ │ │ - rsbeq lr, r4, r0, lsr r2 │ │ │ │ + rsbeq lr, r4, r0, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - strheq sp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r4, r4, lsl #2 │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ - rsbeq lr, r4, ip, asr r1 │ │ │ │ - rsbeq sp, r4, r4, ror pc │ │ │ │ - rsbeq lr, r4, r8, lsr #32 │ │ │ │ - ldrdeq lr, [r4], #-12 @ │ │ │ │ - rsbeq lr, r4, r4, lsr r1 │ │ │ │ + rsbeq lr, r4, ip, lsr #5 │ │ │ │ + rsbeq lr, r4, r4, asr #1 │ │ │ │ + rsbeq lr, r4, r8, ror r1 │ │ │ │ + rsbeq lr, r4, ip, lsr #4 │ │ │ │ + rsbeq lr, r4, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #764] @ 3b33ec │ │ │ │ mov fp, r3 │ │ │ │ @@ -361024,15 +361024,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ strb r3, [sp, #92] @ 0x5c │ │ │ │ @@ -361042,15 +361042,15 @@ │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add fp, fp, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r2, [r9, #8] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl r1, r2, #1 │ │ │ │ ldrh r3, [r9, r1] │ │ │ │ subs r7, r7, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -361102,15 +361102,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3b340c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -361127,29 +361127,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3b3410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ b 3b332c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3b3414 │ │ │ │ ldr r1, [pc, #68] @ 3b3418 │ │ │ │ ldr r0, [pc, #68] @ 3b341c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361162,19 +361162,19 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, pc, r8, lsl #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, pc, r4, lsr #23 │ │ │ │ andeq r4, r0, r4, lsr #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, r0, lsr pc │ │ │ │ - rsbeq sp, r4, r4, lsr #28 │ │ │ │ - rsbseq r9, r8, r8, ror #25 │ │ │ │ - rsbeq sp, r4, r8, asr #18 │ │ │ │ - strheq sp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, r4, r0, lsl #1 │ │ │ │ + rsbeq sp, r4, r4, ror pc │ │ │ │ + rsbseq r9, r8, r8, lsr lr │ │ │ │ + @ instruction: 0x0064da98 │ │ │ │ + rsbeq lr, r4, r4 │ │ │ │ andeq r0, r0, pc, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3b3708 │ │ │ │ ldr ip, [pc, #716] @ 3b370c │ │ │ │ @@ -361252,23 +361252,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b372c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b34d4 │ │ │ │ ldr r0, [pc, #396] @ 3b3730 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b34d4 │ │ │ │ ldr r0, [pc, #364] @ 3b3724 │ │ │ │ @@ -361284,15 +361284,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3b3734 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b3584 │ │ │ │ ldr r0, [pc, #296] @ 3b3738 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -361311,42 +361311,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b373c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3490 │ │ │ │ ldr r0, [pc, #176] @ 3b3740 │ │ │ │ ldr r3, [pc, #120] @ 3b370c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b3704 │ │ │ │ ldr r0, [pc, #144] @ 3b3744 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #128] @ 3b3748 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3490 │ │ │ │ ldr r0, [pc, #112] @ 3b374c │ │ │ │ ldr r3, [pc, #44] @ 3b370c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -361362,24 +361362,24 @@ │ │ │ │ addeq r7, pc, r8, asr #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, pc, ip, lsl #19 │ │ │ │ addeq r7, pc, r8, asr #18 │ │ │ │ andeq r2, r0, r4, ror r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq sp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq lr, r4, r8 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - @ instruction: 0x0064dd9c │ │ │ │ + rsbeq sp, r4, ip, ror #29 │ │ │ │ andeq r1, r0, ip, lsl r6 │ │ │ │ - rsbeq sp, r4, ip, lsr ip │ │ │ │ + rsbeq sp, r4, ip, lsl #27 │ │ │ │ umulleq r7, pc, r4, r7 @ │ │ │ │ - rsbeq sp, r4, r0, asr #26 │ │ │ │ - rsbeq sp, r4, r8, ror #24 │ │ │ │ + @ instruction: 0x0064de90 │ │ │ │ + strheq sp, [r4], #-216 @ 0xffffff28 @ │ │ │ │ addeq r7, pc, r8, asr #14 │ │ │ │ - rsbeq sp, r4, r8, lsl #27 │ │ │ │ + ldrdeq sp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -361482,21 +361482,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3b3a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3860 │ │ │ │ ldr r3, [pc, #348] @ 3b3a9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361515,23 +361515,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3b3aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3860 │ │ │ │ ldr r3, [pc, #228] @ 3b3aa4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3b3814 │ │ │ │ ldr r3, [pc, #188] @ 3b3a90 │ │ │ │ @@ -361547,56 +361547,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3b3aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3814 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3b3938 │ │ │ │ ldr r0, [pc, #108] @ 3b3aac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3860 │ │ │ │ ldr r0, [pc, #92] @ 3b3ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3928 │ │ │ │ ldr r0, [pc, #80] @ 3b3ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3814 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umulleq r7, pc, r0, r6 @ │ │ │ │ umulleq r7, pc, r8, r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, pc, r4, ror r6 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, pc, r8, lsl #12 │ │ │ │ addeq r7, pc, r8, lsr #11 │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, lsr #24 │ │ │ │ + rsbeq sp, r4, ip, ror sp │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq sp, r4, r0, asr #24 │ │ │ │ + @ instruction: 0x0064dd90 │ │ │ │ andeq r1, r0, r0, lsl #10 │ │ │ │ - @ instruction: 0x0064da9c │ │ │ │ - rsbeq sp, r4, r8, ror #23 │ │ │ │ - rsbeq sp, r4, r4, asr fp │ │ │ │ - rsbeq sp, r4, ip, lsr #21 │ │ │ │ + rsbeq sp, r4, ip, ror #23 │ │ │ │ + rsbeq sp, r4, r8, lsr sp │ │ │ │ + rsbeq sp, r4, r4, lsr #25 │ │ │ │ + strdeq sp, [r4], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3b4838 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3b483c │ │ │ │ @@ -361757,22 +361757,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3b4858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bf0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3b3c3c │ │ │ │ @@ -361819,23 +361819,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3b4860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bf0 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3ad970 │ │ │ │ strh r0, [fp] │ │ │ │ @@ -361861,22 +361861,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b4868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bd4 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b437c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3ca8 │ │ │ │ b 3b3b50 │ │ │ │ @@ -361899,22 +361899,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3b4870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3b50 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ad664 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b3bfc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -361943,21 +361943,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3b4878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bfc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3b50 │ │ │ │ ldr r3, [pc, #2056] @ 3b487c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -361976,21 +361976,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3b4880 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b48 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b48 │ │ │ │ @@ -362019,15 +362019,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3b4888 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b40d4 │ │ │ │ ldr r3, [pc, #1792] @ 3b488c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362046,22 +362046,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3b4890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3c54 │ │ │ │ ldr r3, [pc, #1676] @ 3b4894 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b3bc4 │ │ │ │ ldr r3, [pc, #1588] @ 3b4850 │ │ │ │ @@ -362083,27 +362083,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3b4898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bc4 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b4538 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -362171,27 +362171,27 @@ │ │ │ │ beq 3b4754 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b48a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3ca0 │ │ │ │ ldr r0, [pc, #1192] @ 3b48a4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3b50 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b3ca8 │ │ │ │ b 3b406c │ │ │ │ ldr r3, [pc, #1164] @ 3b48a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362210,21 +362210,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b48ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3dbc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3b4328 │ │ │ │ ldr r3, [pc, #1036] @ 3b48b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -362243,31 +362243,31 @@ │ │ │ │ beq 3b4804 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3b48b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b42f8 │ │ │ │ ldr r0, [pc, #928] @ 3b48b8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3c54 │ │ │ │ ldr r0, [pc, #912] @ 3b48bc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bc4 │ │ │ │ ldr r2, [pc, #896] @ 3b48c0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b42b4 │ │ │ │ ldr r2, [pc, #764] @ 3b4850 │ │ │ │ @@ -362283,21 +362283,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3b48c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b42b4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b46c4 │ │ │ │ mov r3, #0 │ │ │ │ b 3b4314 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -362320,21 +362320,21 @@ │ │ │ │ beq 3b4824 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3b48cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4310 │ │ │ │ ldr r2, [pc, #592] @ 3b489c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b46bc │ │ │ │ ldr r2, [pc, #496] @ 3b4850 │ │ │ │ @@ -362349,21 +362349,21 @@ │ │ │ │ beq 3b47f4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b48d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b42f8 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3b4304 │ │ │ │ ldr r3, [pc, #432] @ 3b487c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362382,138 +362382,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3b48d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b4314 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3b48d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bd4 │ │ │ │ ldr r0, [pc, #384] @ 3b48dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3b3ca0 │ │ │ │ ldr r0, [pc, #368] @ 3b48e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r5] │ │ │ │ b 3b3cc0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3b48e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bf0 │ │ │ │ ldr r0, [pc, #336] @ 3b48e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bf0 │ │ │ │ ldr r0, [pc, #316] @ 3b48ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3dbc │ │ │ │ ldr r0, [pc, #304] @ 3b48f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b3b48 │ │ │ │ ldr r0, [pc, #284] @ 3b48f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b42b4 │ │ │ │ ldr r0, [pc, #272] @ 3b48f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b3bfc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3b48fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b42f8 │ │ │ │ ldr r0, [pc, #244] @ 3b4900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b42f8 │ │ │ │ ldr r0, [pc, #232] @ 3b4904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4310 │ │ │ │ ldr r0, [pc, #220] @ 3b4908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sl] │ │ │ │ b 3b4314 │ │ │ │ addeq r7, pc, r0, asr r3 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, pc, r0, lsl r3 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, pc, ip, asr #5 │ │ │ │ andeq r3, r0, r0, ror sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, r4, ror #20 │ │ │ │ + strheq sp, [r4], #-180 @ 0xffffff4c @ │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq sp, r4, ip, ror #17 │ │ │ │ + rsbeq sp, r4, ip, lsr sl │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - rsbeq sp, r4, r4, ror #15 │ │ │ │ + rsbeq sp, r4, r4, lsr r9 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrdeq sp, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r4, ip, lsr #30 │ │ │ │ andeq r5, r0, r8, lsl #2 │ │ │ │ - rsbeq sp, r4, ip, ror #15 │ │ │ │ + rsbeq sp, r4, ip, lsr r9 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq sp, r4, r8, lsl #23 │ │ │ │ + ldrdeq sp, [r4], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ - rsbeq sp, r4, r4, asr r8 │ │ │ │ + rsbeq sp, r4, r4, lsr #19 │ │ │ │ andeq r4, r0, ip, lsl #9 │ │ │ │ - rsbeq sp, r4, r8, ror #14 │ │ │ │ + strheq sp, [r4], #-136 @ 0xffffff78 @ │ │ │ │ andeq r2, r0, r0, asr #23 │ │ │ │ - strheq sp, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sp, r4, ip, lsl #10 │ │ │ │ andeq r3, r0, ip, lsl #10 │ │ │ │ - strdeq sp, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sp, r4, ip, asr #19 │ │ │ │ + rsbeq sp, r4, r4, asr #18 │ │ │ │ + rsbeq sp, r4, ip, lsl fp │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, lsr #8 │ │ │ │ + rsbeq sp, r4, ip, ror r5 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - rsbeq sp, r4, r0, lsr r6 │ │ │ │ - rsbeq sp, r4, r4, lsl #9 │ │ │ │ - rsbeq sp, r4, r0, lsl #3 │ │ │ │ + rsbeq sp, r4, r0, lsl #15 │ │ │ │ + ldrdeq sp, [r4], #-84 @ 0xffffffac @ │ │ │ │ + ldrdeq sp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - ldrdeq sp, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r4, r8, lsr #12 │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ - rsbeq sp, r4, r8, lsr #13 │ │ │ │ - rsbeq sp, r4, ip, lsr #10 │ │ │ │ - rsbeq sp, r4, r8, lsr #10 │ │ │ │ - rsbeq ip, r4, r4, ror #31 │ │ │ │ - rsbeq sp, r4, r8, asr #9 │ │ │ │ - rsbeq sp, r4, r8, lsr r5 │ │ │ │ - rsbeq sp, r4, ip, lsl #1 │ │ │ │ - rsbeq sp, r4, r0 │ │ │ │ - rsbeq sp, r4, r0, ror #2 │ │ │ │ - rsbeq sp, r4, r0, ror r2 │ │ │ │ - rsbeq sp, r4, ip, lsl #6 │ │ │ │ - @ instruction: 0x0064d098 │ │ │ │ - rsbeq sp, r4, r8, lsr #8 │ │ │ │ - rsbeq sp, r4, r4, lsl #7 │ │ │ │ - rsbeq sp, r4, ip, lsl #9 │ │ │ │ - rsbeq sp, r4, r0, lsl r5 │ │ │ │ + strdeq sp, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sp, r4, ip, ror r6 │ │ │ │ + rsbeq sp, r4, r8, ror r6 │ │ │ │ + rsbeq sp, r4, r4, lsr r1 │ │ │ │ + rsbeq sp, r4, r8, lsl r6 │ │ │ │ + rsbeq sp, r4, r8, lsl #13 │ │ │ │ + ldrdeq sp, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sp, r4, r0, asr r1 │ │ │ │ + strheq sp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sp, r4, r0, asr #7 │ │ │ │ + rsbeq sp, r4, ip, asr r4 │ │ │ │ + rsbeq sp, r4, r8, ror #3 │ │ │ │ + rsbeq sp, r4, r8, ror r5 │ │ │ │ + ldrdeq sp, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq sp, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, r4, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3b4c68 │ │ │ │ ldr r3, [pc, #836] @ 3b4c6c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -362603,25 +362603,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3b4c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -362652,42 +362652,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3b4c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b4980 │ │ │ │ ldr r0, [pc, #268] @ 3b4c98 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3b4980 │ │ │ │ ldr r0, [pc, #232] @ 3b4c9c │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3b4ac8 │ │ │ │ ldr r3, [pc, #196] @ 3b4ca0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -362706,46 +362706,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b4ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b49f8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3b4ca8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b49f8 │ │ │ │ addeq r6, pc, r0, lsl #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, pc, r0, ror #9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq r6, pc, r4, r4 @ │ │ │ │ addeq r6, pc, r4, lsr #8 │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip, asr #6 │ │ │ │ + @ instruction: 0x0064d49c │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq sp, r4, r8, lsr #6 │ │ │ │ - rsbeq sp, r4, r8, asr r3 │ │ │ │ - @ instruction: 0x0064d294 │ │ │ │ + rsbeq sp, r4, r8, ror r4 │ │ │ │ + rsbeq sp, r4, r8, lsr #9 │ │ │ │ + rsbeq sp, r4, r4, ror #7 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq ip, r4, r8, lsr #19 │ │ │ │ - rsbeq ip, r4, ip, asr #19 │ │ │ │ + strdeq ip, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq ip, r4, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3b50f4 │ │ │ │ ldr r3, [pc, #1072] @ 3b50f8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362857,21 +362857,21 @@ │ │ │ │ beq 3b50ac │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b5114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4dd8 │ │ │ │ ldr r3, [pc, #616] @ 3b5118 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4db0 │ │ │ │ ldr r3, [pc, #584] @ 3b510c │ │ │ │ @@ -362888,21 +362888,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b511c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4db0 │ │ │ │ ldr r3, [pc, #500] @ 3b5120 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4e1c │ │ │ │ ldr r3, [pc, #460] @ 3b510c │ │ │ │ @@ -362918,21 +362918,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3b5124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4e1c │ │ │ │ ldr r3, [pc, #388] @ 3b5128 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4e00 │ │ │ │ ldr r3, [pc, #340] @ 3b510c │ │ │ │ @@ -362948,21 +362948,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3b512c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4e00 │ │ │ │ ldr r3, [pc, #276] @ 3b5130 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4d88 │ │ │ │ ldr r3, [pc, #220] @ 3b510c │ │ │ │ @@ -362979,69 +362979,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3b5134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4d88 │ │ │ │ ldr r0, [pc, #148] @ 3b5138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4db0 │ │ │ │ ldr r0, [pc, #136] @ 3b513c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4dd8 │ │ │ │ ldr r0, [pc, #124] @ 3b5140 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4d88 │ │ │ │ ldr r0, [pc, #108] @ 3b5144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4e1c │ │ │ │ ldr r0, [pc, #96] @ 3b5148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b4e00 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r6, pc, r0, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, pc, r8, asr #2 │ │ │ │ addeq r6, pc, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0064d098 │ │ │ │ + rsbeq sp, r4, r8, ror #3 │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ - strheq sp, [r4], #-4 @ │ │ │ │ + rsbeq sp, r4, r4, lsl #4 │ │ │ │ andeq r2, r0, r4, lsl r4 │ │ │ │ - rsbeq sp, r4, r8, ror r1 │ │ │ │ + rsbeq sp, r4, r8, asr #5 │ │ │ │ andeq r2, r0, r4, lsl pc │ │ │ │ - rsbeq sp, r4, r8, ror r0 │ │ │ │ + rsbeq sp, r4, r8, asr #3 │ │ │ │ andeq r1, r0, r8, lsr #16 │ │ │ │ - strdeq sp, [r4], #-12 @ │ │ │ │ - rsbeq ip, r4, ip, lsl #31 │ │ │ │ - ldrdeq ip, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sp, r4, r4, lsr r1 │ │ │ │ - rsbeq sp, r4, ip, ror r0 │ │ │ │ - rsbeq ip, r4, r8, ror #31 │ │ │ │ + rsbeq sp, r4, ip, asr #4 │ │ │ │ + ldrdeq sp, [r4], #-12 @ │ │ │ │ + rsbeq sp, r4, r8, lsr #32 │ │ │ │ + rsbeq sp, r4, r4, lsl #5 │ │ │ │ + rsbeq sp, r4, ip, asr #3 │ │ │ │ + rsbeq sp, r4, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3b5270 │ │ │ │ ldr ip, [pc, #268] @ 3b5274 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -363092,39 +363092,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b5290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b51a0 │ │ │ │ ldr r0, [pc, #52] @ 3b5294 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b51a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r0, asr #25 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r0, lsr #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, pc, ip, ror ip @ │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r4, ip │ │ │ │ - rsbeq sp, r4, ip, asr #32 │ │ │ │ + rsbeq sp, r4, ip, asr r1 │ │ │ │ + @ instruction: 0x0064d19c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3b53ec │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -363189,37 +363189,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b540c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b534c │ │ │ │ ldr r0, [pc, #48] @ 3b5410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b534c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, ip, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, pc, r8, asr fp @ │ │ │ │ addeq r5, pc, r8, lsr fp @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, ip, lsr sp │ │ │ │ - rsbeq ip, r4, r4, ror sp │ │ │ │ + rsbeq ip, r4, ip, lsl #29 │ │ │ │ + rsbeq ip, r4, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3b5ab0 │ │ │ │ ldr r3, [pc, #1668] @ 3b5ab4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -363325,19 +363325,19 @@ │ │ │ │ bne 3b5938 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3b5528 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3b57e8 │ │ │ │ @@ -363369,23 +363369,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3b5ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b5498 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -363416,22 +363416,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3b5ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5544 │ │ │ │ ldr r0, [pc, #876] @ 3b5adc │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b561c │ │ │ │ ldr r0, [pc, #836] @ 3b5ac8 │ │ │ │ @@ -363447,22 +363447,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3b5ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5544 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3b5ae4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5890 │ │ │ │ @@ -363479,41 +363479,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3b5ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3b5554 │ │ │ │ ldr r0, [pc, #620] @ 3b5aec │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3b586c │ │ │ │ ldr r0, [pc, #592] @ 3b5af0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3b5498 │ │ │ │ ldr r3, [pc, #560] @ 3b5af4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363532,22 +363532,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3b5af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5534 │ │ │ │ ldr r3, [pc, #444] @ 3b5afc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b55c0 │ │ │ │ ldr r3, [pc, #372] @ 3b5ac8 │ │ │ │ @@ -363564,25 +363564,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3b5b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b55c0 │ │ │ │ ldr r2, [pc, #312] @ 3b5b04 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b561c │ │ │ │ ldr r2, [pc, #232] @ 3b5ac8 │ │ │ │ @@ -363600,77 +363600,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3b5b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5544 │ │ │ │ ldr r0, [pc, #188] @ 3b5b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5544 │ │ │ │ ldr r0, [pc, #176] @ 3b5b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5544 │ │ │ │ ldr r0, [pc, #164] @ 3b5b14 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5534 │ │ │ │ ldr r0, [pc, #148] @ 3b5b18 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b55c0 │ │ │ │ ldr r0, [pc, #124] @ 3b5b1c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5544 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [pc], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r5, [pc], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, pc, r4, ror #18 │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, ip, asr #29 │ │ │ │ + rsbeq sp, r4, ip, lsl r0 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - rsbeq fp, r4, r0, asr #24 │ │ │ │ + @ instruction: 0x0064bd90 │ │ │ │ andeq r2, r0, r4, ror r9 │ │ │ │ - rsbeq fp, r4, r0, ror #24 │ │ │ │ + strheq fp, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r2, r0, r4, lsr #25 │ │ │ │ - rsbeq ip, r4, r8, ror #24 │ │ │ │ - rsbeq ip, r4, r0, lsr #25 │ │ │ │ - rsbeq ip, r4, r0, lsr sp │ │ │ │ + strheq ip, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq ip, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq ip, r4, r0, lsl #29 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - rsbeq ip, r4, ip, lsl fp │ │ │ │ + rsbeq ip, r4, ip, ror #24 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq ip, r4, r0, ror #19 │ │ │ │ + rsbeq ip, r4, r0, lsr fp │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - strheq ip, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq fp, r4, r4, lsr #19 │ │ │ │ - rsbeq fp, r4, r8, lsr #20 │ │ │ │ - rsbeq ip, r4, ip, lsl sl │ │ │ │ - rsbeq ip, r4, r4, ror r9 │ │ │ │ - rsbeq ip, r4, ip, lsr #17 │ │ │ │ + rsbeq ip, r4, r8, lsl #20 │ │ │ │ + strdeq fp, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, r4, r8, ror fp │ │ │ │ + rsbeq ip, r4, ip, ror #22 │ │ │ │ + rsbeq ip, r4, r4, asr #21 │ │ │ │ + strdeq ip, [r4], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3b63c4 │ │ │ │ ldr r3, [pc, #2184] @ 3b63c8 │ │ │ │ @@ -363807,19 +363807,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3b6294 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3b5c60 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363863,22 +363863,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3b63f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3b5e8c │ │ │ │ @@ -363905,24 +363905,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3b63f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5c30 │ │ │ │ ldr r0, [pc, #1236] @ 3b63fc │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -363945,27 +363945,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3b6400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5b9c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5bd0 │ │ │ │ @@ -363989,22 +363989,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3b6408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5bd0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b612c │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3b640c │ │ │ │ cmn r3, #1 │ │ │ │ @@ -364041,22 +364041,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3b6414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5c7c │ │ │ │ ldr r3, [pc, #740] @ 3b6418 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6064 │ │ │ │ ldr r3, [pc, #672] @ 3b63e8 │ │ │ │ @@ -364073,23 +364073,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3b641c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6064 │ │ │ │ ldr r2, [pc, #616] @ 3b6420 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5de0 │ │ │ │ ldr r2, [pc, #540] @ 3b63e8 │ │ │ │ @@ -364105,45 +364105,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3b6424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5bb8 │ │ │ │ ldr r0, [pc, #492] @ 3b6428 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3b5e68 │ │ │ │ ldr r0, [pc, #468] @ 3b642c │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3b5b9c │ │ │ │ ldr r0, [pc, #440] @ 3b6430 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3b5c30 │ │ │ │ ldr r3, [pc, #408] @ 3b6434 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -364164,39 +364164,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3b6438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5d58 │ │ │ │ ldr r0, [pc, #272] @ 3b643c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3b5bb8 │ │ │ │ ldr r0, [pc, #248] @ 3b6440 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5d58 │ │ │ │ ldr r2, [pc, #224] @ 3b6444 │ │ │ │ ldr r3, [pc, #96] @ 3b63c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -364204,62 +364204,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b63c0 │ │ │ │ ldr r0, [pc, #192] @ 3b6448 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #172] @ 3b644c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6064 │ │ │ │ ldr r0, [pc, #156] @ 3b6450 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b5c7c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r8, ror #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008f52b4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ addeq r5, pc, ip, asr #4 │ │ │ │ addeq r5, pc, r0, lsr #3 │ │ │ │ addeq r5, pc, r4, lsl r1 @ │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, ip, asr #17 │ │ │ │ + rsbeq ip, r4, ip, lsl sl │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq fp, r4, ip, lsl #31 │ │ │ │ + ldrdeq ip, [r4], #-12 @ │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ - rsbeq ip, r4, ip, ror #12 │ │ │ │ + strheq ip, [r4], #-124 @ 0xffffff84 @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq ip, r4, r4, lsr #5 │ │ │ │ + strdeq ip, [r4], #-52 @ 0xffffffcc @ │ │ │ │ addeq r4, pc, r4, lsr #27 │ │ │ │ @ instruction: 0x00002cbc │ │ │ │ - rsbeq ip, r4, r8, lsl #13 │ │ │ │ + ldrdeq ip, [r4], #-120 @ 0xffffff88 @ │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq fp, r4, r8, asr #8 │ │ │ │ + @ instruction: 0x0064b598 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq ip, r4, ip, lsl #9 │ │ │ │ - rsbeq ip, r4, r0, lsr r5 │ │ │ │ - rsbeq ip, r4, r4, lsl r4 │ │ │ │ - rsbeq fp, r4, r0, ror ip │ │ │ │ + ldrdeq ip, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, r4, r0, lsl #13 │ │ │ │ + rsbeq ip, r4, r4, ror #10 │ │ │ │ + rsbeq fp, r4, r0, asr #27 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq ip, r4, r0, lsl #1 │ │ │ │ - rsbeq ip, r4, r4, asr #7 │ │ │ │ - strheq ip, [r4], #-0 @ │ │ │ │ + ldrdeq ip, [r4], #-16 @ │ │ │ │ + rsbeq ip, r4, r4, lsl r5 │ │ │ │ + rsbeq ip, r4, r0, lsl #4 │ │ │ │ addeq r4, pc, r0, asr #21 │ │ │ │ - rsbeq fp, r4, r4, asr #31 │ │ │ │ - rsbeq fp, r4, r8, lsl #5 │ │ │ │ - rsbeq ip, r4, r8, lsr #8 │ │ │ │ + rsbeq ip, r4, r4, lsl r1 │ │ │ │ + ldrdeq fp, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r4, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3b66c0 │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -364317,15 +364317,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3b64bc │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b653c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b1e0c │ │ │ │ b 3b653c │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 4175f0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -364343,15 +364343,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b3424 │ │ │ │ b 3b64b0 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b3754 │ │ │ │ b 3b6528 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -364392,40 +364392,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b66e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6518 │ │ │ │ ldr r0, [pc, #56] @ 3b66e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6518 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ addeq r4, pc, r8, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r4, pc, r8, r9 @ │ │ │ │ addeq r4, pc, r0, ror #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r8, ror #2 │ │ │ │ - ldrdeq ip, [r4], #-16 @ │ │ │ │ + strheq ip, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq ip, r4, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #500] @ 3b68f8 │ │ │ │ ldr ip, [pc, #500] @ 3b68fc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -364480,35 +364480,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b67f4 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r6, r6, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6760 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b6760 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b67d0 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b67c4 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b67b8 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ b 3b67ac │ │ │ │ ldr r3, [pc, #196] @ 3b690c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6740 │ │ │ │ @@ -364525,27 +364525,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3b6918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6740 │ │ │ │ ldr r0, [pc, #88] @ 3b691c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6740 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3b6920 │ │ │ │ ldr r1, [pc, #68] @ 3b6924 │ │ │ │ ldr r0, [pc, #68] @ 3b6928 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3b692c │ │ │ │ @@ -364557,19 +364557,19 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, pc, r0, lsl #14 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008f46bc │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq ip, r4, r0, asr #32 │ │ │ │ - rsbeq ip, r4, r4, rrx │ │ │ │ - ldrsbeq r6, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sl, r4, ip, lsr r4 │ │ │ │ - rsbeq ip, r4, r8, rrx │ │ │ │ + @ instruction: 0x0064c190 │ │ │ │ + strheq ip, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r6, r8, ip, lsr #18 │ │ │ │ + rsbeq sl, r4, ip, lsl #11 │ │ │ │ + strheq ip, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 3b6bf0 │ │ │ │ ldr r2, [pc, #680] @ 3b6bf4 │ │ │ │ @@ -364625,35 +364625,35 @@ │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6a38 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b69a8 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b69a8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b6a18 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b6a0c │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b6a00 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r5, [r4, #684] @ 0x2ac │ │ │ │ b 3b69f4 │ │ │ │ ldr r3, [pc, #376] @ 3b6c04 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6b20 │ │ │ │ @@ -364672,22 +364672,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3b6c10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r6] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3b6b28 │ │ │ │ b 3b6988 │ │ │ │ @@ -364711,30 +364711,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3b6c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6988 │ │ │ │ ldr r0, [pc, #116] @ 3b6c1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6988 │ │ │ │ ldr r0, [pc, #104] @ 3b6c20 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r6] │ │ │ │ b 3b6b08 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3b6c24 │ │ │ │ ldr r1, [pc, #80] @ 3b6c28 │ │ │ │ ldr r0, [pc, #80] @ 3b6c2c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364747,22 +364747,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008f44bc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, pc, r4, ror r4 @ │ │ │ │ andeq r3, r0, ip, asr #9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r4, ror lr │ │ │ │ + rsbeq fp, r4, r4, asr #31 │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq fp, r4, r8, ror lr │ │ │ │ - strheq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq fp, r4, ip, lsl #28 │ │ │ │ - rsbseq r6, r8, r4, ror #9 │ │ │ │ - rsbeq sl, r4, r4, asr #2 │ │ │ │ - rsbeq fp, r4, r0, ror sp │ │ │ │ + rsbeq fp, r4, r8, asr #31 │ │ │ │ + rsbeq ip, r4, r4 │ │ │ │ + rsbeq fp, r4, ip, asr pc │ │ │ │ + rsbseq r6, r8, r4, lsr r6 │ │ │ │ + @ instruction: 0x0064a294 │ │ │ │ + rsbeq fp, r4, r0, asr #29 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #908] @ 3b6fd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -364842,15 +364842,15 @@ │ │ │ │ ldrb r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6e4c │ │ │ │ ldrb r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6d0c │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b6d0c │ │ │ │ ldr r3, [pc, #588] @ 3b6ff0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364868,38 +364868,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b6ffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6ca8 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b6d58 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b6d70 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b6d64 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b6d7c │ │ │ │ ldr r3, [pc, #408] @ 3b7000 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364917,21 +364917,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b7004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6cf0 │ │ │ │ ldr r3, [pc, #288] @ 3b7008 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364949,43 +364949,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b700c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6cf0 │ │ │ │ ldr r2, [pc, #176] @ 3b7010 │ │ │ │ ldr r3, [pc, #120] @ 3b6fdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b6fb0 │ │ │ │ ldr r0, [pc, #144] @ 3b7014 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #128] @ 3b7018 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6ed4 │ │ │ │ ldr r0, [pc, #116] @ 3b701c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b6cf0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3b7020 │ │ │ │ ldr r1, [pc, #100] @ 3b7024 │ │ │ │ ldr r0, [pc, #100] @ 3b7028 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3b702c │ │ │ │ @@ -364998,26 +364998,26 @@ │ │ │ │ addeq r4, pc, r8, lsr #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, pc, r4, ror r1 @ │ │ │ │ addeq r4, pc, r0, lsl r1 @ │ │ │ │ andeq r3, r0, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r0, lsr #26 │ │ │ │ + rsbeq fp, r4, r0, ror lr │ │ │ │ andeq r3, r0, r0, ror #17 │ │ │ │ - rsbeq fp, r4, ip, asr #23 │ │ │ │ + rsbeq fp, r4, ip, lsl sp │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq fp, r4, r0, asr #21 │ │ │ │ + rsbeq fp, r4, r0, lsl ip │ │ │ │ addeq r3, pc, r4, asr #29 │ │ │ │ - rsbeq fp, r4, r0, lsl #24 │ │ │ │ - rsbeq fp, r4, r4, asr fp │ │ │ │ - strheq fp, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq r6, [r8], #-12 @ │ │ │ │ - rsbeq r9, r4, ip, asr sp │ │ │ │ - rsbeq fp, r4, r8, lsl #19 │ │ │ │ + rsbeq fp, r4, r0, asr sp │ │ │ │ + rsbeq fp, r4, r4, lsr #25 │ │ │ │ + rsbeq fp, r4, r4, lsl #24 │ │ │ │ + rsbseq r6, r8, ip, asr #4 │ │ │ │ + rsbeq r9, r4, ip, lsr #29 │ │ │ │ + ldrdeq fp, [r4], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #908] @ 3b73d4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -365097,15 +365097,15 @@ │ │ │ │ ldrb r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b7248 │ │ │ │ ldrb r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7108 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3b7108 │ │ │ │ ldr r3, [pc, #588] @ 3b73ec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365123,38 +365123,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3b73f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b70a4 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3b7154 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3b716c │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3b7160 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3b7178 │ │ │ │ ldr r3, [pc, #408] @ 3b73fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365172,21 +365172,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b7400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b70ec │ │ │ │ ldr r3, [pc, #288] @ 3b7404 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365204,43 +365204,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b7408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b70ec │ │ │ │ ldr r2, [pc, #176] @ 3b740c │ │ │ │ ldr r3, [pc, #120] @ 3b73d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b73ac │ │ │ │ ldr r0, [pc, #144] @ 3b7410 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #128] @ 3b7414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b72d0 │ │ │ │ ldr r0, [pc, #116] @ 3b7418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b70ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3b741c │ │ │ │ ldr r1, [pc, #100] @ 3b7420 │ │ │ │ ldr r0, [pc, #100] @ 3b7424 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3b7428 │ │ │ │ @@ -365253,26 +365253,26 @@ │ │ │ │ addeq r3, pc, ip, lsr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r3, pc, r8, ror sp @ │ │ │ │ addeq r3, pc, r4, lsl sp @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r4, asr sl │ │ │ │ + rsbeq fp, r4, r4, lsr #23 │ │ │ │ @ instruction: 0x000039b8 │ │ │ │ - rsbeq fp, r4, r0, lsl #18 │ │ │ │ + rsbeq fp, r4, r0, asr sl │ │ │ │ andeq r2, r0, r4, lsr r8 │ │ │ │ - rsbeq fp, r4, r4, asr #13 │ │ │ │ + rsbeq fp, r4, r4, lsl r8 │ │ │ │ addeq r3, pc, r8, asr #21 │ │ │ │ - rsbeq fp, r4, r4, lsr r9 │ │ │ │ - rsbeq fp, r4, r8, lsl #17 │ │ │ │ - strheq fp, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r5, r8, r0, lsl #26 │ │ │ │ - rsbeq r9, r4, r0, ror #18 │ │ │ │ - rsbeq fp, r4, ip, lsl #11 │ │ │ │ + rsbeq fp, r4, r4, lsl #21 │ │ │ │ + ldrdeq fp, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq fp, r4, r8, lsl #16 │ │ │ │ + rsbseq r5, r8, r0, asr lr │ │ │ │ + strheq r9, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq fp, [r4], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1420] @ 3b79d0 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ @@ -365350,23 +365350,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1128] @ 3b79f4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b769c │ │ │ │ add r4, r6, #131072 @ 0x20000 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ bl 4175f0 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3b7600 │ │ │ │ @@ -365402,15 +365402,15 @@ │ │ │ │ bne 3b7768 │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #512 @ 0x200 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b75c8 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3b75c8 │ │ │ │ ldr r1, [pc, #916] @ 3b79fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r5 │ │ │ │ @@ -365462,42 +365462,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3b7a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7480 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3b7634 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3b7628 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3b761c │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r5, [r4, #684] @ 0x2ac │ │ │ │ b 3b7610 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3b7510 │ │ │ │ ldr r2, [pc, #536] @ 3b79e4 │ │ │ │ @@ -365550,15 +365550,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3b7a10 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b758c │ │ │ │ ldr r2, [pc, #348] @ 3b7a14 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -365580,50 +365580,50 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3b7a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b77e0 │ │ │ │ ldr r0, [pc, #208] @ 3b7a1c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7480 │ │ │ │ ldr r0, [pc, #184] @ 3b7a20 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b769c │ │ │ │ ldr r0, [pc, #164] @ 3b7a24 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b769c │ │ │ │ ldr r0, [pc, #144] @ 3b7a28 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b77e0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #120] @ 3b7a2c │ │ │ │ ldr r1, [pc, #120] @ 3b7a30 │ │ │ │ ldr r0, [pc, #120] @ 3b7a34 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3b7a38 │ │ │ │ @@ -365631,36 +365631,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldrdeq r3, [pc], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, pc, r4, asr #19 │ │ │ │ addeq r3, pc, ip, lsl #19 │ │ │ │ - ldrsbeq r5, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r5, r8, r0, lsr #26 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, ip, ror r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r4, r0, lsl #17 │ │ │ │ + ldrdeq fp, [r4], #-144 @ 0xffffff70 @ │ │ │ │ addeq r3, pc, r4, asr r8 @ │ │ │ │ - rsbseq r5, r8, r8, asr sl │ │ │ │ + rsbseq r5, r8, r8, lsr #23 │ │ │ │ andeq r4, r0, ip, lsl r9 │ │ │ │ - rsbeq fp, r4, r0, lsr r6 │ │ │ │ + rsbeq fp, r4, r0, lsl #15 │ │ │ │ addeq fp, r5, r4, ror r5 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbeq fp, r4, r0, asr r4 │ │ │ │ + rsbeq fp, r4, r0, lsr #11 │ │ │ │ andeq r3, r0, r8, asr #29 │ │ │ │ - rsbeq fp, r4, r8, ror #10 │ │ │ │ - rsbeq fp, r4, ip, ror r4 │ │ │ │ - rsbeq fp, r4, r0, ror #7 │ │ │ │ - ldrdeq fp, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq fp, r4, ip, asr #10 │ │ │ │ - rsbseq r5, r8, r4, lsl #14 │ │ │ │ - rsbeq r9, r4, r4, ror #6 │ │ │ │ - @ instruction: 0x0064af90 │ │ │ │ + strheq fp, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq fp, r4, ip, asr #11 │ │ │ │ + rsbeq fp, r4, r0, lsr r5 │ │ │ │ + rsbeq fp, r4, ip, lsr #12 │ │ │ │ + @ instruction: 0x0064b69c │ │ │ │ + rsbseq r5, r8, r4, asr r8 │ │ │ │ + strheq r9, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq fp, r4, r0, ror #1 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3264] @ 3b8714 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -365722,19 +365722,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3b853c │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3b7c04 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -365746,19 +365746,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3b85e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b7c04 │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [fp, #936] @ 0x3a8 │ │ │ │ @@ -365815,30 +365815,30 @@ │ │ │ │ strb r4, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ add sl, sp, #96 @ 0x60 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [pc, #2584] @ 3b8720 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -365886,15 +365886,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ orr r3, r3, r9 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [fp, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -365902,15 +365902,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r0, [fp, #936] @ 0x3a8 │ │ │ │ bl 4175f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #48] @ 0x30 │ │ │ │ beq 3b7e4c │ │ │ │ @@ -366000,21 +366000,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 3b873c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7d6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7d64 │ │ │ │ ldr r3, [pc, #1876] @ 3b8730 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -366035,21 +366035,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1784] @ 3b8740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7d64 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ bl 3a90c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b7d88 │ │ │ │ @@ -366076,21 +366076,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1628] @ 3b8748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7d88 │ │ │ │ ldr r3, [pc, #1612] @ 3b874c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -366112,26 +366112,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #4] │ │ │ │ str r7, [r4, #8] │ │ │ │ str r7, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1472] @ 3b8750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ b 3b7d20 │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3b81b0 │ │ │ │ tst r9, #1073741824 @ 0x40000000 │ │ │ │ bne 3b84a8 │ │ │ │ @@ -366273,44 +366273,44 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3b8764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7c2c │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3b8368 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ b 3b835c │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ b 3b8350 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ b 3b8344 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ b 3b8338 │ │ │ │ mov r2, #1 │ │ │ │ ldrh r3, [r7, #14] │ │ │ │ mov r1, r2 │ │ │ │ bl 3aa3b0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -366342,15 +366342,15 @@ │ │ │ │ bl 3a9bc4 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ b 3b81fc │ │ │ │ ldr r0, [pc, #628] @ 3b8768 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ b 3b7d20 │ │ │ │ mov r1, r9 │ │ │ │ bl 3aace8 │ │ │ │ b 3b8230 │ │ │ │ ldr r3, [r9, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -366382,32 +366382,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3b8770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7b44 │ │ │ │ ldr r0, [pc, #420] @ 3b8774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7d64 │ │ │ │ ldr r0, [pc, #408] @ 3b8778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7d6c │ │ │ │ ldr r3, [pc, #380] @ 3b876c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7ba4 │ │ │ │ @@ -366424,46 +366424,46 @@ │ │ │ │ beq 3b86ac │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3b877c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7ba4 │ │ │ │ ldr r0, [pc, #268] @ 3b8780 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7b44 │ │ │ │ ldr r0, [pc, #244] @ 3b8784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3b7d88 │ │ │ │ ldr r0, [pc, #228] @ 3b8788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7c2c │ │ │ │ ldr r0, [pc, #216] @ 3b878c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b7ba4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #188] @ 3b8790 │ │ │ │ ldr r1, [pc, #188] @ 3b8794 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -366486,40 +366486,40 @@ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ strdeq r3, [pc], r0 │ │ │ │ andscs r0, r0, r0 │ │ │ │ andeq r2, r0, r0, lsr sp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq fp, [r4], #-0 @ │ │ │ │ - rsbeq fp, r4, r4, asr #32 │ │ │ │ + rsbeq fp, r4, r0, lsr #4 │ │ │ │ + @ instruction: 0x0064b194 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq sl, r4, ip, asr #29 │ │ │ │ + rsbeq fp, r4, ip, lsl r0 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - rsbeq sl, r4, r0, ror #27 │ │ │ │ + rsbeq sl, r4, r0, lsr pc │ │ │ │ andeq r3, r0, r4, lsl r2 │ │ │ │ - rsbseq r4, r8, ip, ror #28 │ │ │ │ + ldrheq r4, [r8], #-252 @ 0xffffff04 @ │ │ │ │ bge ff2ab768 <__bss_end__@@Base+0xfe4e2ba0> │ │ │ │ andeq r2, r0, r4, ror #19 │ │ │ │ - rsbeq sl, r4, r0, lsr #22 │ │ │ │ - rsbeq sl, r4, r0, lsr #21 │ │ │ │ + rsbeq sl, r4, r0, ror ip │ │ │ │ + strdeq sl, [r4], #-176 @ 0xffffff50 @ │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - ldrdeq r9, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq sl, r4, r4, lsr #22 │ │ │ │ - rsbeq sl, r4, r4, lsl fp │ │ │ │ - rsbeq r9, r4, r8, lsr sp │ │ │ │ - rsbeq r9, r4, r4, lsl #27 │ │ │ │ - @ instruction: 0x0064a998 │ │ │ │ - rsbeq sl, r4, ip, lsr #17 │ │ │ │ - rsbeq r9, r4, r4, asr #26 │ │ │ │ - rsbseq r4, r8, r8, ror #19 │ │ │ │ - rsbeq r8, r4, r8, asr #12 │ │ │ │ - rsbseq r4, r8, r0, asr #19 │ │ │ │ - rsbeq r8, r4, r0, lsr #12 │ │ │ │ - rsbeq sl, r4, ip, asr #4 │ │ │ │ + rsbeq r9, r4, ip, lsr #30 │ │ │ │ + rsbeq sl, r4, r4, ror ip │ │ │ │ + rsbeq sl, r4, r4, ror #24 │ │ │ │ + rsbeq r9, r4, r8, lsl #29 │ │ │ │ + ldrdeq r9, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sl, r4, r8, ror #21 │ │ │ │ + strdeq sl, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x00649e94 │ │ │ │ + rsbseq r4, r8, r8, lsr fp │ │ │ │ + @ instruction: 0x00648798 │ │ │ │ + rsbseq r4, r8, r0, lsl fp │ │ │ │ + rsbeq r8, r4, r0, ror r7 │ │ │ │ + @ instruction: 0x0064a39c │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3b88cc │ │ │ │ ldr r4, [pc, #268] @ 3b88d0 │ │ │ │ @@ -366589,18 +366589,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ mov r2, #876 @ 0x36c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq r2, pc, r4, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r2, pc, r0, lsl #12 │ │ │ │ - rsbseq r4, r8, ip, lsr r8 │ │ │ │ - rsbseq r4, r8, r8, lsl #16 │ │ │ │ - rsbeq r8, r4, ip, ror #8 │ │ │ │ - @ instruction: 0x0064a890 │ │ │ │ + rsbseq r4, r8, ip, lsl #19 │ │ │ │ + rsbseq r4, r8, r8, asr r9 │ │ │ │ + strheq r8, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sl, r4, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3b89ec │ │ │ │ ldr r3, [pc, #236] @ 3b89f0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -366661,16 +366661,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3b7a3c │ │ │ │ b 3b894c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r2, pc, r4, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r2, [pc], r0 │ │ │ │ - rsbseq r4, r8, r8, lsr #14 │ │ │ │ - ldrsheq r4, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r4, r8, r8, ror r8 │ │ │ │ + rsbseq r4, r8, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ ldr ip, [pc, #3924] @ 3b996c │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3920] @ 3b9970 │ │ │ │ @@ -366716,25 +366716,25 @@ │ │ │ │ add fp, r7, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [fp, #664] @ 0x298 │ │ │ │ bne 3b8c2c │ │ │ │ bl 3ad8b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov sl, r0 │ │ │ │ bhi 3b904c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, sl │ │ │ │ add r0, r8, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -367080,15 +367080,15 @@ │ │ │ │ bhi 3b908c │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ b 3b8b44 │ │ │ │ ldr r1, [r9] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2540a8 │ │ │ │ b 3b8b44 │ │ │ │ @@ -367111,15 +367111,15 @@ │ │ │ │ add ip, sp, #208 @ 0xd0 │ │ │ │ add r7, sp, #224 @ 0xe0 │ │ │ │ ldrb r6, [r8, #600] @ 0x258 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r4, [sp, #228] @ 0xe4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -367127,15 +367127,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3b9bbc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -367227,30 +367227,30 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ bne 3b9ba8 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldrb r2, [r8, #600] @ 0x258 │ │ │ │ ldr r3, [r1, #924] @ 0x39c │ │ │ │ ldr r4, [fp, r3, lsl #2] │ │ │ │ @@ -367386,45 +367386,45 @@ │ │ │ │ str r6, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b931c │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ strb r5, [sp, #220] @ 0xdc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -367433,15 +367433,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3b931c │ │ │ │ ldrb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -367450,44 +367450,44 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #196] @ 0xc4 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b931c │ │ │ │ strb r3, [sp, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #216] @ 0xd8 │ │ │ │ strb r6, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ @@ -367496,15 +367496,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #196 @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3b931c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b91ac │ │ │ │ ldr r3, [pc, #660] @ 3b99b8 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -367527,21 +367527,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3b99bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and r3, r3, #32768 @ 0x8000 │ │ │ │ b 3b91b8 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8, #592] @ 0x250 │ │ │ │ @@ -367563,15 +367563,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r8, #936] @ 0x3a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ @@ -367582,15 +367582,15 @@ │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ cmp r4, #0 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [sp, #156] @ 0x9c │ │ │ │ beq 3b9494 │ │ │ │ mov r7, #0 │ │ │ │ @@ -367657,65 +367657,65 @@ │ │ │ │ strdeq r2, [pc], ip │ │ │ │ strdeq r2, [pc], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ bge ff2ac98c <__bss_end__@@Base+0xfe4e3dc4> │ │ │ │ bge ff2ac988 <__bss_end__@@Base+0xfe4e3dc0> │ │ │ │ addeq r2, pc, r4, lsr r2 @ │ │ │ │ - rsbseq r4, r8, ip, asr #7 │ │ │ │ - rsbseq r4, r8, r4, ror #5 │ │ │ │ - rsbseq r4, r8, r0, asr #5 │ │ │ │ - rsbseq r4, r8, r4, lsr #3 │ │ │ │ + rsbseq r4, r8, ip, lsl r5 │ │ │ │ + rsbseq r4, r8, r4, lsr r4 │ │ │ │ + rsbseq r4, r8, r0, lsl r4 │ │ │ │ + ldrsheq r4, [r8], #-36 @ 0xffffffdc @ │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r3, r8, r4, asr #23 │ │ │ │ - rsbeq r7, r4, r4, lsr #16 │ │ │ │ - strdeq sl, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r3, r8, r4, lsl sp │ │ │ │ + rsbeq r7, r4, r4, ror r9 │ │ │ │ + rsbeq sl, r4, r0, asr #8 │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - strdeq r9, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sl, r4, r0, asr #2 │ │ │ │ andeq r2, r0, r0, ror #23 │ │ │ │ - rsbeq r9, r4, r0, lsr #25 │ │ │ │ + strdeq r9, [r4], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, r0, asr #23 │ │ │ │ - rsbeq r9, r4, r0, lsl #20 │ │ │ │ - rsbseq r3, r8, r4, lsl #8 │ │ │ │ + rsbeq r9, r4, r0, asr fp │ │ │ │ + rsbseq r3, r8, r4, asr r5 │ │ │ │ andeq r1, r0, r0, lsr #19 │ │ │ │ - rsbeq r9, r4, r4, asr #22 │ │ │ │ + @ instruction: 0x00649c94 │ │ │ │ bge ff2ac9e8 <__bss_end__@@Base+0xfe4e3e20> │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsbeq r9, r4, r8, lsr #3 │ │ │ │ - rsbseq r3, r8, ip, asr r0 │ │ │ │ - strheq r6, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r9, r4, ip, asr #11 │ │ │ │ + strdeq r9, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r3, r8, ip, lsr #3 │ │ │ │ + rsbeq r6, r4, ip, lsl #28 │ │ │ │ + rsbeq r9, r4, ip, lsl r7 │ │ │ │ andeq r0, r0, r1, lsr #4 │ │ │ │ - rsbeq r9, r4, r4, lsl r8 │ │ │ │ + rsbeq r9, r4, r4, ror #18 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ - rsbeq r8, r4, r4, lsl #29 │ │ │ │ - rsbseq r2, r8, r0, lsr ip │ │ │ │ + ldrdeq r8, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r2, r8, r0, lsl #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r8, lsl sp │ │ │ │ + rsbeq r8, r4, r8, ror #28 │ │ │ │ andeq r2, r0, ip, ror #4 │ │ │ │ - rsbeq r9, r4, r0, lsl #1 │ │ │ │ - rsbeq r9, r4, ip, lsl r0 │ │ │ │ + ldrdeq r9, [r4], #-16 @ │ │ │ │ + rsbeq r9, r4, ip, ror #2 │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ - rsbseq r2, r8, r8, lsr #19 │ │ │ │ - rsbeq r9, r4, r0, ror #3 │ │ │ │ + ldrsheq r2, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, r4, r0, lsr r3 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - rsbeq r9, r4, r0, lsl r2 │ │ │ │ + rsbeq r9, r4, r0, ror #6 │ │ │ │ andeq r1, r0, r4, lsl lr │ │ │ │ - rsbeq r9, r4, r0, asr #32 │ │ │ │ + @ instruction: 0x00649190 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ - rsbeq r6, r4, r8, ror r4 │ │ │ │ - rsbeq r8, r4, r0, lsr #16 │ │ │ │ + rsbeq r6, r4, r8, asr #11 │ │ │ │ + rsbeq r8, r4, r0, ror r9 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r8, lsl ip │ │ │ │ + rsbeq r8, r4, r8, ror #26 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, sp, #292 @ 0x124 │ │ │ │ @@ -367772,25 +367772,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-440] @ 3b99c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9268 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba6cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ @@ -367825,27 +367825,27 @@ │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-652] @ 3b99cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9154 │ │ │ │ mov r7, r4 │ │ │ │ mov r6, r4 │ │ │ │ str r4, [sp, #156] @ 0x9c │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ strh r5, [r3] │ │ │ │ @@ -367948,19 +367948,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #712] @ 0x2c8 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bab30 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r8, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -367979,19 +367979,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #732] @ 0x2dc │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bb19c │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8be8 │ │ │ │ ldr r3, [pc, #-1264] @ 3b99d4 │ │ │ │ @@ -368014,22 +368014,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1376] @ 3b99d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8be8 │ │ │ │ ldr r1, [pc, #-1388] @ 3b99dc │ │ │ │ b 3b8ba0 │ │ │ │ ldr r3, [pc, #-1392] @ 3b99e0 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -368047,22 +368047,22 @@ │ │ │ │ beq 3ba97c │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1496] @ 3b99e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8aa4 │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ str r5, [fp, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ba5a8 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368136,15 +368136,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #220] @ 0xdc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -368156,15 +368156,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #272] @ 0x110 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -368257,22 +368257,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2316] @ 3b99f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9dc8 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ add r2, sp, #224 @ 0xe0 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ac1d4 │ │ │ │ ldrb r3, [sp, #216] @ 0xd8 │ │ │ │ @@ -368341,21 +368341,21 @@ │ │ │ │ beq 3bb100 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2640] @ 3b9a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8ce8 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3ba030 │ │ │ │ b 3ba048 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -368405,44 +368405,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r4, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2884] @ 3b9a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8ca8 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3ba004 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ b 3b9ff8 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ b 3b9fec │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ b 3b9fe0 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r5, [fp, #684] @ 0x2ac │ │ │ │ b 3b9fd4 │ │ │ │ ldr r3, [pc, #-2992] @ 3b9a10 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368470,37 +368470,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3168] @ 3b9a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9194 │ │ │ │ ldr r0, [pc, #-3180] @ 3b9a18 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9154 │ │ │ │ orrs r3, r7, r5 │ │ │ │ bne 3b919c │ │ │ │ b 3b971c │ │ │ │ mov r5, r6 │ │ │ │ mov r7, r6 │ │ │ │ mov r4, r6 │ │ │ │ @@ -368536,22 +368536,22 @@ │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3388] @ 3b9a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9b94 │ │ │ │ ldr r3, [pc, #-3400] @ 3b9a28 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b901c │ │ │ │ @@ -368568,22 +368568,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3508] @ 3b9a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b901c │ │ │ │ ldr r3, [pc, #-3520] @ 3b9a30 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b8f9c │ │ │ │ @@ -368600,22 +368600,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3628] @ 3b9a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8f9c │ │ │ │ ldr r1, [pc, #-3640] @ 3b9a38 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b8f54 │ │ │ │ @@ -368634,28 +368634,28 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3780] @ 3b9a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r8, lsl #2] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3b8f54 │ │ │ │ @@ -368670,26 +368670,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #692] @ 0x2b4 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3bb110 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #684] @ 0x2ac │ │ │ │ b 3b9e4c │ │ │ │ ldr r0, [pc, #-3908] @ 3b9a40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8aa4 │ │ │ │ bl 3ac2ac │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ b 3ba378 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ @@ -368711,15 +368711,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb288 │ │ │ │ ldr r0, [pc, #-4012] @ 3b9a50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ b 3ba048 │ │ │ │ mvn r4, #0 │ │ │ │ b 3b8be8 │ │ │ │ ldr r3, [pc, #2392] @ 3bb378 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -368740,21 +368740,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2296] @ 3bb384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8be4 │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ beq 3ba264 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3ba048 │ │ │ │ @@ -368775,15 +368775,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb288 │ │ │ │ ldr r0, [pc, #2192] @ 3bb38c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3baa04 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r7 │ │ │ │ b 3b9c70 │ │ │ │ mov r0, r7 │ │ │ │ @@ -368811,24 +368811,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2016] @ 3bb394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9e0c │ │ │ │ ldr r2, [pc, #2004] @ 3bb398 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bad68 │ │ │ │ @@ -368851,24 +368851,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r5, [sp, #232] @ 0xe8 │ │ │ │ str r5, [sp, #236] @ 0xec │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3bb39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3bacec │ │ │ │ @@ -368895,15 +368895,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb284 │ │ │ │ ldr r0, [pc, #1732] @ 3bb3a0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r4, #2 │ │ │ │ b 3baa04 │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ beq 3bac74 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #260] @ 0x104 │ │ │ │ beq 3ba048 │ │ │ │ @@ -368923,19 +368923,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb288 │ │ │ │ ldr r0, [pc, #1624] @ 3bb3a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3baa04 │ │ │ │ ldr r0, [pc, #1608] @ 3bb3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b91ac │ │ │ │ cmp r7, #1 │ │ │ │ beq 3bb0f0 │ │ │ │ ands r3, r8, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #260] @ 0x104 │ │ │ │ beq 3ba280 │ │ │ │ mov r3, #2 │ │ │ │ @@ -368960,22 +368960,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r8, [sp, #232] @ 0xe8 │ │ │ │ str r8, [sp, #236] @ 0xec │ │ │ │ str r8, [sp, #240] @ 0xf0 │ │ │ │ str r8, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3bb3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #66] @ 0x42 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [r3] │ │ │ │ lsr r9, r8, #18 │ │ │ │ @@ -369015,15 +369015,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -369038,15 +369038,15 @@ │ │ │ │ str r9, [sp, #28] │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r7, #17 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1180] @ 3bb3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba228 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #260] @ 0x104 │ │ │ │ beq 3ba048 │ │ │ │ @@ -369067,36 +369067,36 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb288 │ │ │ │ ldr r0, [pc, #1072] @ 3bb3bc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3baa04 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #1048] @ 3bb3c0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, r5, #16 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsr r2, r7, #17 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ba228 │ │ │ │ ldr r0, [pc, #992] @ 3bb3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8ca8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #66] @ 0x42 │ │ │ │ ldr r8, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #224] @ 0xe0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsr r3, r8, #19 │ │ │ │ @@ -369112,64 +369112,64 @@ │ │ │ │ b 3bae50 │ │ │ │ ldr r0, [pc, #916] @ 3bb3c8 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9268 │ │ │ │ ldrd r0, [sp, #160] @ 0xa0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [pc, #872] @ 3bb3cc │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9194 │ │ │ │ ldr r0, [pc, #848] @ 3bb3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9dc8 │ │ │ │ ldr r0, [pc, #836] @ 3bb3d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8be8 │ │ │ │ ldr r0, [pc, #824] @ 3bb3d8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ba904 │ │ │ │ ldr r0, [pc, #800] @ 3bb3dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9b94 │ │ │ │ ldr r0, [pc, #784] @ 3bb3e0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b901c │ │ │ │ ldr r0, [pc, #768] @ 3bb3e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8f9c │ │ │ │ tst r8, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #260] @ 0x104 │ │ │ │ beq 3bac74 │ │ │ │ b 3bad00 │ │ │ │ ldr r0, [pc, #736] @ 3bb3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8ce8 │ │ │ │ ldr r3, [pc, #632] @ 3bb390 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba954 │ │ │ │ @@ -369187,24 +369187,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 3bb3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ba954 │ │ │ │ ldr r3, [pc, #492] @ 3bb390 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9e88 │ │ │ │ @@ -369221,80 +369221,80 @@ │ │ │ │ beq 3bb2cc │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3bb3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9e88 │ │ │ │ ldr r0, [pc, #456] @ 3bb3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b8be4 │ │ │ │ ldr r0, [pc, #444] @ 3bb3f8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9e0c │ │ │ │ ldr r0, [pc, #420] @ 3bb3fc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bac58 │ │ │ │ ldr r0, [pc, #392] @ 3bb400 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bae04 │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #232 @ 0xe8 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #240] @ 0xf0 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3bb404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3baa04 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #308] @ 3bb408 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3b9e88 │ │ │ │ ldr r0, [pc, #284] @ 3bb40c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ba954 │ │ │ │ ldr r3, [pc, #260] @ 3bb410 │ │ │ │ ldr r1, [pc, #260] @ 3bb414 │ │ │ │ ldr r0, [pc, #260] @ 3bb418 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 3bb41c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -369320,60 +369320,60 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1008 @ 0x3f0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ andeq r3, r0, r4, lsr r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r4, asr r7 │ │ │ │ + rsbeq r8, r4, r4, lsr #17 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r8, lsl fp │ │ │ │ + rsbeq r8, r4, r8, ror #24 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq r7, r4, r8, ror #15 │ │ │ │ + rsbeq r7, r4, r8, lsr r9 │ │ │ │ andeq r2, r0, r8, lsr r9 │ │ │ │ - rsbeq r8, r4, r0, ror #13 │ │ │ │ - rsbeq r8, r4, r8, lsr r9 │ │ │ │ - rsbeq r8, r4, r8, asr #17 │ │ │ │ - rsbeq r8, r4, r8, ror #20 │ │ │ │ + rsbeq r8, r4, r0, lsr r8 │ │ │ │ + rsbeq r8, r4, r8, lsl #21 │ │ │ │ + rsbeq r8, r4, r8, lsl sl │ │ │ │ + strheq r8, [r4], #-184 @ 0xffffff48 @ │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - rsbeq r8, r4, r8, lsl #12 │ │ │ │ + rsbeq r8, r4, r8, asr r7 │ │ │ │ andeq r2, r0, ip, ror #9 │ │ │ │ - rsbeq r8, r4, r8, asr r5 │ │ │ │ - rsbeq r8, r4, r8, lsl #13 │ │ │ │ - @ instruction: 0x00648594 │ │ │ │ - rsbeq r8, r4, r0, asr #5 │ │ │ │ - rsbeq r8, r4, r4, lsr #16 │ │ │ │ - ldrdeq r8, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x00648598 │ │ │ │ - rsbeq r8, r4, r0, asr #20 │ │ │ │ - rsbeq r5, r4, ip, lsl sp │ │ │ │ - rsbeq r8, r4, r0, ror #17 │ │ │ │ - rsbeq r8, r4, r8, ror #18 │ │ │ │ - rsbeq r8, r4, r0, lsl r8 │ │ │ │ - rsbeq r8, r4, r4, lsl #4 │ │ │ │ - rsbeq r7, r4, r8, lsl #4 │ │ │ │ - rsbeq r7, r4, r0, lsl #3 │ │ │ │ - rsbeq r8, r4, r0 │ │ │ │ - strheq r7, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, r4, r0, asr #2 │ │ │ │ - rsbeq r8, r4, r8, asr #3 │ │ │ │ - rsbeq r8, r4, r8, asr r8 │ │ │ │ - rsbeq r7, r4, r4, lsr #2 │ │ │ │ - rsbeq r7, r4, r8, lsl #2 │ │ │ │ - rsbseq r1, r8, ip, lsr #27 │ │ │ │ - rsbeq r5, r4, ip, lsl #20 │ │ │ │ - rsbeq r7, r4, r8, lsr r6 │ │ │ │ + rsbeq r8, r4, r8, lsr #13 │ │ │ │ + ldrdeq r8, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r8, r4, r4, ror #13 │ │ │ │ + rsbeq r8, r4, r0, lsl r4 │ │ │ │ + rsbeq r8, r4, r4, ror r9 │ │ │ │ + rsbeq r8, r4, ip, lsr #16 │ │ │ │ + rsbeq r8, r4, r8, ror #13 │ │ │ │ + @ instruction: 0x00648b90 │ │ │ │ + rsbeq r5, r4, ip, ror #28 │ │ │ │ + rsbeq r8, r4, r0, lsr sl │ │ │ │ + strheq r8, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r8, r4, r0, ror #18 │ │ │ │ + rsbeq r8, r4, r4, asr r3 │ │ │ │ + rsbeq r7, r4, r8, asr r3 │ │ │ │ + ldrdeq r7, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r8, r4, r0, asr r1 │ │ │ │ + rsbeq r7, r4, ip, lsl #6 │ │ │ │ + @ instruction: 0x00648290 │ │ │ │ + rsbeq r8, r4, r8, lsl r3 │ │ │ │ + rsbeq r8, r4, r8, lsr #19 │ │ │ │ + rsbeq r7, r4, r4, ror r2 │ │ │ │ + rsbeq r7, r4, r8, asr r2 │ │ │ │ + ldrsheq r1, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r4, ip, asr fp │ │ │ │ + rsbeq r7, r4, r8, lsl #15 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r1, r8, r8, lsl #27 │ │ │ │ - rsbeq r5, r4, r4, ror #19 │ │ │ │ - rsbeq r8, r4, r0, asr #9 │ │ │ │ + ldrsbeq r1, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, r4, r4, lsr fp │ │ │ │ + rsbeq r8, r4, r0, lsl r6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsbseq r1, r8, ip, asr sp │ │ │ │ - strheq r5, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r8, r4, r8, lsl #9 │ │ │ │ + rsbseq r1, r8, ip, lsr #29 │ │ │ │ + rsbeq r5, r4, ip, lsl #22 │ │ │ │ + ldrdeq r8, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3b8a00 │ │ │ │ │ │ │ │ 003bb450 : │ │ │ │ @@ -369444,37 +369444,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bb5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bb4a0 │ │ │ │ ldr r0, [pc, #48] @ 3bb5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bb4a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ef9bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq pc, lr, ip, r9 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, lr, r8, asr #18 │ │ │ │ andeq r4, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r4, asr #11 │ │ │ │ - ldrdeq r8, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r8, r4, r4, lsl r7 │ │ │ │ + rsbeq r8, r4, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3bb704 │ │ │ │ ldr r3, [pc, #288] @ 3bb708 │ │ │ │ @@ -369530,40 +369530,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3bb724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bb624 │ │ │ │ ldr r0, [pc, #52] @ 3bb728 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bb624 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r0, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, ip, lsl r8 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, r0, lsr #9 │ │ │ │ - rsbeq r8, r4, r4, asr #9 │ │ │ │ + strdeq r8, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r8, r4, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3bbad8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3bbadc │ │ │ │ @@ -369688,22 +369688,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3bbafc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bb784 │ │ │ │ mov r0, r8 │ │ │ │ bl 3a8dd8 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -369727,22 +369727,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3bbb04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bb864 │ │ │ │ ldr r1, [pc, #260] @ 3bbb08 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3bb814 │ │ │ │ ldr r1, [pc, #220] @ 3bbaf4 │ │ │ │ @@ -369759,63 +369759,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3bbb0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb814 │ │ │ │ ldr r0, [pc, #124] @ 3bbb10 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bb784 │ │ │ │ ldr r0, [pc, #108] @ 3bbb14 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r9] │ │ │ │ b 3bb814 │ │ │ │ ldr r0, [pc, #80] @ 3bbb18 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bb864 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [lr], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, r8, asr #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq pc, lr, r0, r6 @ │ │ │ │ @ instruction: 0x008ef5b0 │ │ │ │ andeq r4, r0, r8, ror #18 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r4, ip, lsl #5 │ │ │ │ + ldrdeq r8, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ - rsbeq r8, r4, r4, asr #5 │ │ │ │ + rsbeq r8, r4, r4, lsl r4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - strheq r8, [r4], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r8, r4, ip, ror r1 │ │ │ │ - rsbeq r8, r4, ip, asr #3 │ │ │ │ - rsbeq r8, r4, r8, lsr #4 │ │ │ │ + rsbeq r8, r4, r4, lsl #6 │ │ │ │ + rsbeq r8, r4, ip, asr #5 │ │ │ │ + rsbeq r8, r4, ip, lsl r3 │ │ │ │ + rsbeq r8, r4, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369867,50 +369867,50 @@ │ │ │ │ bne 3bbc2c │ │ │ │ ldrb r3, [r5, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbba8 │ │ │ │ ldr r0, [r5, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3bbba8 │ │ │ │ ldr r0, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r6, [r5, #684] @ 0x2ac │ │ │ │ b 3bbbcc │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3bbbf0 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3bbbe4 │ │ │ │ ldr r0, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3bbbd8 │ │ │ │ ldr r3, [pc, #28] @ 3bbc8c │ │ │ │ ldr r1, [pc, #28] @ 3bbc90 │ │ │ │ ldr r0, [pc, #28] @ 3bbc94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3bbc98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r8, asr #8 │ │ │ │ - rsbeq r5, r4, r8, lsr #1 │ │ │ │ - ldrdeq r6, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x00781598 │ │ │ │ + strdeq r5, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r6, r4, r4, lsr #28 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ │ │ │ │ 003bbc9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -369992,21 +369992,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3bbef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bbd24 │ │ │ │ ldr r1, [pc, #224] @ 3bbefc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b24f4 │ │ │ │ @@ -370031,46 +370031,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3bbf04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bbd20 │ │ │ │ ldr r0, [pc, #80] @ 3bbf08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bbd20 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3bbf0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bbd24 │ │ │ │ addeq pc, lr, r4, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, lr, r0, asr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ - rsbseq r1, r8, ip, asr #6 │ │ │ │ + @ instruction: 0x0078149c │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r4, r8, lsl pc │ │ │ │ - rsbseq r1, r8, r0, lsr #5 │ │ │ │ + rsbeq r8, r4, r8, rrx │ │ │ │ + ldrsheq r1, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r7, r4, ip, asr #29 │ │ │ │ - rsbeq r7, r4, ip, lsl #30 │ │ │ │ - rsbeq r7, r4, r8, lsl #29 │ │ │ │ + rsbeq r8, r4, ip, lsl r0 │ │ │ │ + rsbeq r8, r4, ip, asr r0 │ │ │ │ + ldrdeq r7, [r4], #-248 @ 0xffffff08 @ │ │ │ │ │ │ │ │ 003bbf10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3bbf9c │ │ │ │ @@ -370223,36 +370223,36 @@ │ │ │ │ bne 3bc18c │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ orr r2, r7, #4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bc0f4 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3bc0f4 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3bc160 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3bc154 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3bc148 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3bc13c │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a8844 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -370278,28 +370278,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3bc2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bc018 │ │ │ │ ldr r0, [pc, #96] @ 3bc2e4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3bc018 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3bc2e8 │ │ │ │ ldr r1, [pc, #72] @ 3bc2ec │ │ │ │ ldr r0, [pc, #72] @ 3bc2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -370313,19 +370313,19 @@ │ │ │ │ addeq lr, lr, r8, lsr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq lr, [lr], r0 │ │ │ │ addeq lr, lr, r8, lsr #26 │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00647b98 │ │ │ │ - rsbeq r7, r4, r0, asr #23 │ │ │ │ - rsbseq r0, r8, r8, lsl lr │ │ │ │ - rsbeq r4, r4, r8, ror sl │ │ │ │ - rsbeq r6, r4, r4, lsr #13 │ │ │ │ + rsbeq r7, r4, r8, ror #25 │ │ │ │ + rsbeq r7, r4, r0, lsl sp │ │ │ │ + rsbseq r0, r8, r8, ror #30 │ │ │ │ + rsbeq r4, r4, r8, asr #23 │ │ │ │ + strdeq r6, [r4], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ │ │ │ │ 003bc2f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -370415,26 +370415,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3bc754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc4ac │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc614 │ │ │ │ ldr r2, [pc, #676] @ 3bc758 │ │ │ │ ldr r3, [pc, #628] @ 3bc72c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -370472,23 +370472,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3bc760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc3a8 │ │ │ │ ldr r3, [pc, #480] @ 3bc764 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -370507,26 +370507,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3bc768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc3b4 │ │ │ │ ldr r2, [pc, #336] @ 3bc76c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc4ac │ │ │ │ ldr r2, [pc, #284] @ 3bc74c │ │ │ │ @@ -370543,83 +370543,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3bc770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc4ac │ │ │ │ ldr r0, [pc, #196] @ 3bc774 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc3b4 │ │ │ │ ldr r0, [pc, #168] @ 3bc778 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc4ac │ │ │ │ ldr r0, [pc, #136] @ 3bc77c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc3a8 │ │ │ │ ldr r0, [pc, #120] @ 3bc780 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc4ac │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq lr, lr, r4, lsl fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq ip, r8, r0, lsl #16 │ │ │ │ + rsbseq ip, r8, r0, asr r9 │ │ │ │ ldrdeq lr, [lr], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, r5, r4, asr sp │ │ │ │ addeq lr, lr, r8, ror #20 │ │ │ │ addeq r0, r7, r4, ror #25 │ │ │ │ andeq r4, r0, ip, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r4, r0, ror #22 │ │ │ │ + strheq r7, [r4], #-192 @ 0xffffff40 @ │ │ │ │ addeq lr, lr, r0, ror r9 │ │ │ │ andeq r3, r0, ip, lsr #31 │ │ │ │ - rsbeq r7, r4, r4, lsl #18 │ │ │ │ + rsbeq r7, r4, r4, asr sl │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - rsbeq r7, r4, r4, asr r9 │ │ │ │ + rsbeq r7, r4, r4, lsr #21 │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ - rsbeq r7, r4, r0, lsr #20 │ │ │ │ - rsbeq r7, r4, r0, lsl #18 │ │ │ │ - rsbeq r7, r4, ip, asr sl │ │ │ │ - strdeq r7, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r7, r4, r4, asr r9 │ │ │ │ + rsbeq r7, r4, r0, ror fp │ │ │ │ + rsbeq r7, r4, r0, asr sl │ │ │ │ + rsbeq r7, r4, ip, lsr #23 │ │ │ │ + rsbeq r7, r4, ip, asr #18 │ │ │ │ + rsbeq r7, r4, r4, lsr #21 │ │ │ │ │ │ │ │ 003bc784 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3bcab0 │ │ │ │ @@ -370686,27 +370686,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3bcad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc8f4 │ │ │ │ ldr r2, [pc, #480] @ 3bcac4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3bc9c0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -370748,22 +370748,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bcae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc824 │ │ │ │ ldr r2, [pc, #284] @ 3bcae4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bc8f0 │ │ │ │ ldr r2, [pc, #240] @ 3bcacc │ │ │ │ @@ -370780,69 +370780,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3bcae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc8f0 │ │ │ │ ldr r0, [pc, #148] @ 3bcaec │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc8f0 │ │ │ │ ldr r0, [pc, #120] @ 3bcaf0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc8f4 │ │ │ │ ldr r0, [pc, #84] @ 3bcaf4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bc824 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0078c390 │ │ │ │ + rsbseq ip, r8, r0, ror #9 │ │ │ │ addeq lr, lr, r4, ror #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, lr, r8, asr #12 │ │ │ │ addeq r0, r7, r0, ror #17 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r4, r4, lsr #19 │ │ │ │ + strdeq r7, [r4], #-164 @ 0xffffff5c @ │ │ │ │ addeq lr, lr, r8, lsr #10 │ │ │ │ andeq r4, r0, ip, lsl #21 │ │ │ │ - rsbeq r7, r4, r0, ror #15 │ │ │ │ + rsbeq r7, r4, r0, lsr r9 │ │ │ │ andeq r3, r0, r8, lsr #4 │ │ │ │ - rsbeq r7, r4, ip, asr #17 │ │ │ │ - rsbeq r7, r4, ip, lsl r9 │ │ │ │ - rsbeq r7, r4, ip, asr #16 │ │ │ │ - rsbeq r7, r4, ip, ror #14 │ │ │ │ + rsbeq r7, r4, ip, lsl sl │ │ │ │ + rsbeq r7, r4, ip, ror #20 │ │ │ │ + @ instruction: 0x0064799c │ │ │ │ + strheq r7, [r4], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 003bcaf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -370858,15 +370858,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #664] @ 3bcdd8 │ │ │ │ ldr r3, [pc, #664] @ 3bcddc │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #660] @ 3bcde0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #648] @ 3bcde4 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -370912,112 +370912,112 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #472] @ 3bcdf4 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 2532b0 │ │ │ │ ldr r3, [pc, #252] @ 3bcdf8 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3bcd28 │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3a9ae8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3a9ae8 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3abcc4 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #116] @ 3bcdfc │ │ │ │ ldr r2, [pc, #116] @ 3bce00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 3bce04 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ add r3, r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8d40 │ │ │ │ mov r0, r8 │ │ │ │ @@ -371030,81 +371030,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffff9d30 │ │ │ │ @ instruction: 0xffff51e8 │ │ │ │ @ instruction: 0xffff6a50 │ │ │ │ - rsbseq r0, r8, r4, lsr r3 │ │ │ │ - strheq sp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x00626690 │ │ │ │ + rsbseq r0, r8, r4, lsl #9 │ │ │ │ + rsbeq sp, r2, r8, lsl #12 │ │ │ │ + rsbeq r6, r2, r0, ror #15 │ │ │ │ │ │ │ │ 003bce08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce74 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bce90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bceac │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcec8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3bcee4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3bcf08 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3bcef0 │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3a9b88 │ │ │ │ @@ -371237,38 +371237,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3bd350 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3bd080 │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3bd7e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd3d8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3bd068 │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371276,19 +371276,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3bd7e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd460 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3bd05c │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371296,19 +371296,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3bd7e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd4e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3bd050 │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371316,19 +371316,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3bd7e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd5f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3bd044 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371336,19 +371336,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3bd7e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd570 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3bd038 │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -371356,36 +371356,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3bd7e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd680 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3bd02c │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 58ecd8 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #1196] @ 3bd7e4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ b 3bd0a4 │ │ │ │ ldr r3, [pc, #1168] @ 3bd7e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd110 │ │ │ │ ldr r3, [pc, #1152] @ 3bd7ec │ │ │ │ @@ -371402,24 +371402,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3bd7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd110 │ │ │ │ ldr r3, [pc, #1032] @ 3bd7e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd15c │ │ │ │ ldr r3, [pc, #1016] @ 3bd7ec │ │ │ │ @@ -371436,24 +371436,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3bd7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd15c │ │ │ │ ldr r3, [pc, #896] @ 3bd7e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd1ac │ │ │ │ ldr r3, [pc, #880] @ 3bd7ec │ │ │ │ @@ -371470,24 +371470,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3bd7fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd1ac │ │ │ │ ldr r3, [pc, #760] @ 3bd7e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd1fc │ │ │ │ ldr r3, [pc, #744] @ 3bd7ec │ │ │ │ @@ -371504,24 +371504,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3bd800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd1fc │ │ │ │ ldr r3, [pc, #624] @ 3bd7e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd29c │ │ │ │ ldr r3, [pc, #608] @ 3bd7ec │ │ │ │ @@ -371538,24 +371538,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3bd804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd29c │ │ │ │ ldr r3, [pc, #488] @ 3bd7e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd24c │ │ │ │ ldr r3, [pc, #472] @ 3bd7ec │ │ │ │ @@ -371572,24 +371572,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3bd808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd24c │ │ │ │ ldr r3, [pc, #352] @ 3bd7e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bd2ec │ │ │ │ ldr r3, [pc, #336] @ 3bd7ec │ │ │ │ @@ -371606,111 +371606,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3bd80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd2ec │ │ │ │ ldr r0, [pc, #256] @ 3bd810 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd110 │ │ │ │ ldr r0, [pc, #232] @ 3bd814 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd15c │ │ │ │ ldr r0, [pc, #208] @ 3bd818 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd2ec │ │ │ │ ldr r0, [pc, #184] @ 3bd81c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd1ac │ │ │ │ ldr r0, [pc, #160] @ 3bd820 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd29c │ │ │ │ ldr r0, [pc, #136] @ 3bd824 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd1fc │ │ │ │ ldr r0, [pc, #112] @ 3bd828 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd24c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r8, asr #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, lr, ip, lsl #28 │ │ │ │ addeq sp, lr, r8, ror sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r4, ip, asr #31 │ │ │ │ - rsbeq r4, r4, r4, asr #30 │ │ │ │ - strheq r4, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, r4, r4, lsr lr │ │ │ │ + rsbeq r5, r4, ip, lsl r1 │ │ │ │ + @ instruction: 0x00645094 │ │ │ │ + rsbeq r5, r4, ip │ │ │ │ + rsbeq r4, r4, r4, lsl #31 │ │ │ │ + strdeq r4, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r4, r4, ror lr │ │ │ │ + rsbeq r4, r4, ip, ror #27 │ │ │ │ + rsbeq r4, r4, r8, lsr lr │ │ │ │ + rsbeq r4, r4, ip, lsl lr │ │ │ │ + rsbeq r4, r4, r0, lsl #28 │ │ │ │ + rsbeq r4, r4, r4, ror #27 │ │ │ │ + rsbeq r4, r4, r8, asr #27 │ │ │ │ rsbeq r4, r4, ip, lsr #27 │ │ │ │ - rsbeq r4, r4, r4, lsr #26 │ │ │ │ - @ instruction: 0x00644c9c │ │ │ │ - rsbeq r4, r4, r8, ror #25 │ │ │ │ - rsbeq r4, r4, ip, asr #25 │ │ │ │ - strheq r4, [r4], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x00644c94 │ │ │ │ - rsbeq r4, r4, r8, ror ip │ │ │ │ - rsbeq r4, r4, ip, asr ip │ │ │ │ - rsbeq r4, r4, r0, asr #24 │ │ │ │ + @ instruction: 0x00644d90 │ │ │ │ │ │ │ │ 003bd82c : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3cae70 │ │ │ │ │ │ │ │ 003bd838 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca9dc │ │ │ │ ldr r0, [pc, #4] @ 3bd850 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ umulleq r9, r8, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3bd980 │ │ │ │ ldr r1, [pc, #276] @ 3bd984 │ │ │ │ @@ -371766,37 +371766,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bd9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd8a4 │ │ │ │ ldr r0, [pc, #48] @ 3bd9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd8a4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008ed5b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq sp, lr, r8, r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, lr, ip, ror #10 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r4, asr lr │ │ │ │ - rsbeq r1, r4, ip, ror lr │ │ │ │ + rsbeq r1, r4, r4, lsr #31 │ │ │ │ + rsbeq r1, r4, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3bdabc │ │ │ │ ldr r1, [pc, #252] @ 3bdac0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -371845,37 +371845,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3bdadc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd9f8 │ │ │ │ ldr r0, [pc, #48] @ 3bdae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bd9f8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r4, ror #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, lr, r4, asr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sp, lr, r4, lsr #8 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r4, lsr #28 │ │ │ │ - rsbeq r1, r4, r0, asr lr │ │ │ │ + rsbeq r1, r4, r4, ror pc │ │ │ │ + rsbeq r1, r4, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ed08 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -371926,35 +371926,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #236] @ 3bdcc4 │ │ │ │ ldr r1, [pc, #236] @ 3bdcc8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #204] @ 3bdccc │ │ │ │ ldr r1, [pc, #204] @ 3bdcd0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #172] @ 3bdcd4 │ │ │ │ ldr r3, [pc, #172] @ 3bdcd8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3bdcdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -371973,40 +371973,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r9, r0, lsl #31 │ │ │ │ - rsbeq ip, r1, ip, lsr #7 │ │ │ │ - rsbeq r4, r6, ip, asr #12 │ │ │ │ - rsbeq ip, r1, ip, lsr #7 │ │ │ │ - rsbeq ip, r1, r4, asr #7 │ │ │ │ - rsbeq ip, r2, r0, asr r6 │ │ │ │ - rsbeq r5, r2, r4, lsr #16 │ │ │ │ + ldrsbeq fp, [r9], #-0 @ │ │ │ │ + strdeq ip, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x0066479c │ │ │ │ + strdeq ip, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq ip, r1, r4, lsl r5 │ │ │ │ + rsbeq ip, r2, r0, lsr #15 │ │ │ │ + rsbeq r5, r2, r4, ror r9 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ addeq r9, r8, ip, lsr #9 │ │ │ │ strdeq r2, [sp], r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - rsbeq r6, r4, ip, asr r7 │ │ │ │ + rsbeq r6, r4, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3bdf64 │ │ │ │ @@ -372072,23 +372072,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3bdf90 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bdd70 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3bdd70 │ │ │ │ ldr r2, [pc, #328] @ 3bdf94 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -372107,15 +372107,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3bdf98 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bde24 │ │ │ │ ldr r2, [pc, #224] @ 3bdf9c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -372135,54 +372135,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3bdfa0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bde24 │ │ │ │ ldr r0, [pc, #120] @ 3bdfa4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bdd70 │ │ │ │ ldr r0, [pc, #104] @ 3bdfa8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bdd70 │ │ │ │ ldr r0, [pc, #88] @ 3bdfac │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bdd70 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sp, lr, r0, lsl r1 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq sp, [lr], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq sp, lr, r8, lsr #1 │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r1, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r1, r4, r8, lsr #26 │ │ │ │ andeq r4, r0, r0, lsr #29 │ │ │ │ - rsbeq r1, r4, r8, asr #21 │ │ │ │ + rsbeq r1, r4, r8, lsl ip │ │ │ │ andeq r2, r0, r8, lsl r2 │ │ │ │ - rsbeq r1, r4, r0, ror fp │ │ │ │ - rsbeq r1, r4, r4, lsr #23 │ │ │ │ - rsbeq r1, r4, r8, lsl #22 │ │ │ │ - rsbeq r1, r4, r8, ror #20 │ │ │ │ + rsbeq r1, r4, r0, asr #25 │ │ │ │ + strdeq r1, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r1, r4, r8, asr ip │ │ │ │ + strheq r1, [r4], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3be2a4 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3be2a8 │ │ │ │ @@ -372248,23 +372248,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3be2c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be020 │ │ │ │ ldr r3, [pc, #432] @ 3be2b4 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -372288,22 +372288,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3be2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3be028 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -372335,59 +372335,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3be2d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be028 │ │ │ │ ldr r0, [pc, #116] @ 3be2d8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3be028 │ │ │ │ ldr r0, [pc, #92] @ 3be2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be020 │ │ │ │ ldr r0, [pc, #80] @ 3be2e0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be028 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r8, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, lr, r0, lsr lr │ │ │ │ strdeq ip, [lr], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, r4, r4, asr #24 │ │ │ │ @ instruction: 0x000026bc │ │ │ │ - rsbeq r1, r4, ip, ror r9 │ │ │ │ + rsbeq r1, r4, ip, asr #21 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - rsbeq r1, r4, r8, lsl r9 │ │ │ │ - ldrdeq r1, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - strheq r1, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, r4, ip, lsl r9 │ │ │ │ + rsbeq r1, r4, r8, ror #20 │ │ │ │ + rsbeq r1, r4, ip, lsr #20 │ │ │ │ + rsbeq r1, r4, r0, lsl #22 │ │ │ │ + rsbeq r1, r4, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3be61c │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3be620 │ │ │ │ @@ -372453,23 +372453,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3be63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be35c │ │ │ │ ldr r3, [pc, #500] @ 3be62c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3be4b8 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -372519,22 +372519,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3be648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be444 │ │ │ │ ldr r3, [pc, #272] @ 3be64c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3be468 │ │ │ │ ldr r3, [pc, #228] @ 3be634 │ │ │ │ @@ -372550,68 +372550,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3be650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be468 │ │ │ │ ldr r0, [pc, #156] @ 3be654 │ │ │ │ ldr r1, [pc, #100] @ 3be620 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3be618 │ │ │ │ ldr r0, [pc, #124] @ 3be658 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #108] @ 3be65c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be444 │ │ │ │ ldr r0, [pc, #88] @ 3be660 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be468 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r4, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, lr, r4, lsl #22 │ │ │ │ addeq ip, lr, r0, asr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, ip, lsr #18 │ │ │ │ + rsbeq r1, r4, ip, ror sl │ │ │ │ @ instruction: 0x008ec9b4 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ - rsbeq r1, r4, r0, asr #14 │ │ │ │ + @ instruction: 0x00641890 │ │ │ │ andeq r3, r0, ip, lsr r5 │ │ │ │ - rsbeq r1, r4, r8, lsr #14 │ │ │ │ + rsbeq r1, r4, r8, ror r8 │ │ │ │ addeq ip, lr, ip, ror #16 │ │ │ │ - rsbeq r1, r4, r4, asr #15 │ │ │ │ - strheq r1, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r1, r4, ip, lsl #14 │ │ │ │ + rsbeq r1, r4, r4, lsl r9 │ │ │ │ + rsbeq r1, r4, r0, lsl #16 │ │ │ │ + rsbeq r1, r4, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3be6e0 │ │ │ │ ldr r7, [pc, #100] @ 3be6e4 │ │ │ │ ldr r6, [pc, #100] @ 3be6e8 │ │ │ │ @@ -372621,31 +372621,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 4186d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 41745c │ │ │ │ - ldrheq sl, [r9], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq fp, r2, ip, asr #23 │ │ │ │ - rsbeq r4, r2, r4, lsr #27 │ │ │ │ + rsbseq sl, r9, r4, lsl #12 │ │ │ │ + rsbeq fp, r2, ip, lsl sp │ │ │ │ + strdeq r4, [r2], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3be79c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -372653,25 +372653,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3be7a0 │ │ │ │ ldr r1, [pc, #136] @ 3be7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #116] @ 3be7a8 │ │ │ │ ldr r1, [pc, #116] @ 3be7ac │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 3be7b0 │ │ │ │ ldr r2, [pc, #84] @ 3be7b4 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -372682,21 +372682,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r9, r0, lsr r4 │ │ │ │ - ldrdeq r5, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x00634890 │ │ │ │ - rsbeq fp, r1, r0, lsr r8 │ │ │ │ - ldrdeq r3, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sp, r3, r0, asr #31 │ │ │ │ - ldrdeq fp, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sl, r9, r0, lsl #11 │ │ │ │ + rsbeq r5, r4, ip, lsr #28 │ │ │ │ + rsbeq r4, r3, r0, ror #19 │ │ │ │ + rsbeq fp, r1, r0, lsl #19 │ │ │ │ + rsbeq r3, r6, r0, lsr #24 │ │ │ │ + rsbeq lr, r3, r0, lsl r1 │ │ │ │ + rsbeq ip, r3, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3be8f4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372710,15 +372710,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #240] @ 3be908 │ │ │ │ ldr r3, [pc, #240] @ 3be90c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372755,40 +372755,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3be920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be830 │ │ │ │ ldr r0, [pc, #60] @ 3be924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be830 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r9, r4, ror #6 │ │ │ │ + ldrheq sl, [r9], #-68 @ 0xffffffbc @ │ │ │ │ addeq ip, lr, r0, asr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r5, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - strheq r4, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, r4, ip, asr #26 │ │ │ │ + rsbeq r4, r3, r4, lsl #18 │ │ │ │ addeq ip, lr, ip, lsl #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, lr, ip, ror #11 │ │ │ │ andeq r4, r0, r0, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r8, lsl r5 │ │ │ │ - rsbeq r1, r4, r8, asr #10 │ │ │ │ + rsbeq r1, r4, r8, ror #12 │ │ │ │ + @ instruction: 0x00641698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3bea90 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -372803,15 +372803,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #280] @ 3beaa4 │ │ │ │ ldr r3, [pc, #280] @ 3beaa8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372858,40 +372858,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3beabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be9a4 │ │ │ │ ldr r0, [pc, #60] @ 3beac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3be9a4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq sl, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sl, r9, r4, asr #6 │ │ │ │ ldrdeq ip, [lr], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r4, ip, lsl #21 │ │ │ │ - rsbeq r4, r3, r4, asr #12 │ │ │ │ + ldrdeq r5, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x00634794 │ │ │ │ umulleq ip, lr, r8, r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, lr, ip, asr #8 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r1, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r1, r4, ip, lsl r4 │ │ │ │ + rsbeq r1, r4, r0, asr #10 │ │ │ │ + rsbeq r1, r4, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3becdc │ │ │ │ mov r4, r3 │ │ │ │ @@ -372909,15 +372909,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3becec │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r9, [pc, #444] @ 3becf0 │ │ │ │ ldr r3, [pc, #444] @ 3becf4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -373000,46 +373000,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3bed0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3beb4c │ │ │ │ ldr r0, [pc, #76] @ 3bed10 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3beb4c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r0, asr #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r0, lsr r0 │ │ │ │ - @ instruction: 0x00634490 │ │ │ │ - ldrdeq r5, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sl, r9, r0, lsl #3 │ │ │ │ + rsbeq r4, r3, r0, ror #11 │ │ │ │ + rsbeq r5, r4, ip, lsr #20 │ │ │ │ strdeq ip, [lr], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, lr, r4, lsl #5 │ │ │ │ addeq ip, lr, r0, lsr r2 │ │ │ │ andeq r2, r0, r4, lsl #21 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r4, r4, asr r7 │ │ │ │ - rsbeq r5, r4, r8, lsl #15 │ │ │ │ + rsbeq r5, r4, r4, lsr #17 │ │ │ │ + ldrdeq r5, [r4], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3bf714 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -373059,15 +373059,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #2464] @ 3bf72c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3bf410 │ │ │ │ @@ -373090,28 +373090,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7d0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3bf73c │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r3, [pc, #2288] @ 3bf740 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -373121,15 +373121,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7d0 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3bf744 │ │ │ │ @@ -373137,15 +373137,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 41b7d0 │ │ │ │ mov r0, fp │ │ │ │ @@ -373163,15 +373163,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -373184,15 +373184,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3bf320 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 4185a4 │ │ │ │ cmp r5, #10 │ │ │ │ bne 3bef60 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -373210,15 +373210,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 41ed7c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bf1f4 │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3bf6d4 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf314 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -373268,18 +373268,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -373407,22 +373407,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3bf788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3befb4 │ │ │ │ mov r0, r6 │ │ │ │ bl 42adf0 │ │ │ │ b 3beff8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -373449,22 +373449,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3bf790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bef90 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bf5d8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -373503,21 +373503,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3bf798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3beda0 │ │ │ │ ldr r3, [pc, #772] @ 3bf79c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf120 │ │ │ │ @@ -373543,30 +373543,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3bf7a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bf120 │ │ │ │ ldr r3, [pc, #584] @ 3bf7a4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf19c │ │ │ │ @@ -373584,22 +373584,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3bf7a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bf19c │ │ │ │ ldr r3, [pc, #452] @ 3bf7a4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf3cc │ │ │ │ @@ -373616,53 +373616,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3bf7ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bf3cc │ │ │ │ ldr r0, [pc, #332] @ 3bf7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3beda0 │ │ │ │ ldr r0, [pc, #320] @ 3bf7b4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bf120 │ │ │ │ ldr r0, [pc, #300] @ 3bf7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bf19c │ │ │ │ ldr r0, [pc, #288] @ 3bf7bc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3befb4 │ │ │ │ ldr r0, [pc, #272] @ 3bf7c0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3bef90 │ │ │ │ ldr r0, [pc, #252] @ 3bf7c4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bf3cc │ │ │ │ ldr r0, [pc, #236] @ 3bf7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3bf7cc │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -373672,72 +373672,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3bf7d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - ldrsheq r9, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r9, r8, asr #30 │ │ │ │ addeq ip, lr, r0, ror #1 │ │ │ │ ldrdeq ip, [lr], ip @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r4, ip, lsl #13 │ │ │ │ - rsbeq r4, r3, r4, asr #4 │ │ │ │ + ldrdeq r5, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x00634394 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq r8, r8, r4, lsl r3 │ │ │ │ - rsbeq r5, r4, ip, lsr #13 │ │ │ │ - rsbeq r5, r4, ip, ror #12 │ │ │ │ - rsbeq r5, r4, ip, asr #12 │ │ │ │ - rsbeq r5, r4, r0, lsl #12 │ │ │ │ - rsbseq r9, r9, r8, lsr ip │ │ │ │ - rsbeq fp, r2, r0, asr r3 │ │ │ │ - rsbeq r4, r2, r8, lsr #10 │ │ │ │ - @ instruction: 0x00645490 │ │ │ │ + strdeq r5, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r5, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x0064579c │ │ │ │ + rsbeq r5, r4, r0, asr r7 │ │ │ │ + rsbseq r9, r9, r8, lsl #27 │ │ │ │ + rsbeq fp, r2, r0, lsr #9 │ │ │ │ + rsbeq r4, r2, r8, ror r6 │ │ │ │ + rsbeq r5, r4, r0, ror #11 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - rsbseq r9, r9, ip, lsl #21 │ │ │ │ - strheq sl, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r3, r6, r8, asr r1 │ │ │ │ + ldrsbeq r9, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, r1, r8 │ │ │ │ + rsbeq r3, r6, r8, lsr #5 │ │ │ │ addeq ip, pc, r4, ror fp @ │ │ │ │ addeq fp, lr, r4, ror ip │ │ │ │ - rsbseq r9, r9, r0, ror #18 │ │ │ │ + ldrheq r9, [r9], #-160 @ 0xffffff60 @ │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ addeq fp, lr, ip, asr #23 │ │ │ │ andeq r4, r0, r8, asr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r4, lsl sp │ │ │ │ + rsbeq r0, r4, r4, ror #28 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r0, r4, ip, lsl #26 │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - rsbeq r0, r4, r4, asr #20 │ │ │ │ + @ instruction: 0x00640b94 │ │ │ │ @ instruction: 0x000049b0 │ │ │ │ - rsbeq r0, r4, r0, lsr #23 │ │ │ │ + strdeq r0, [r4], #-192 @ 0xffffff40 @ │ │ │ │ andeq r1, r0, r4, lsr #24 │ │ │ │ - rsbeq r0, r4, r0, asr #23 │ │ │ │ - rsbeq r0, r4, ip, lsr fp │ │ │ │ - rsbeq r0, r4, r8, lsr #17 │ │ │ │ - rsbeq r0, r4, ip, asr #21 │ │ │ │ - rsbeq r0, r4, r8, asr #22 │ │ │ │ - rsbeq r0, r4, r8, asr #19 │ │ │ │ - rsbeq r0, r4, r8, lsl #18 │ │ │ │ - rsbeq r0, r4, r8, lsl #22 │ │ │ │ - rsbeq r0, r4, r8, asr #19 │ │ │ │ - ldrdeq r0, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r9, r9, r8, lsr r4 │ │ │ │ - strdeq r4, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - strheq r4, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r0, r4, r0, lsl sp │ │ │ │ + rsbeq r0, r4, ip, lsl #25 │ │ │ │ + strdeq r0, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, r4, ip, lsl ip │ │ │ │ + @ instruction: 0x00640c98 │ │ │ │ + rsbeq r0, r4, r8, lsl fp │ │ │ │ + rsbeq r0, r4, r8, asr sl │ │ │ │ + rsbeq r0, r4, r8, asr ip │ │ │ │ + rsbeq r0, r4, r8, lsl fp │ │ │ │ + rsbeq r0, r4, ip, lsr #22 │ │ │ │ + rsbseq r9, r9, r8, lsl #11 │ │ │ │ + rsbeq r4, r4, r4, asr #28 │ │ │ │ + rsbeq r4, r4, r0, lsl #30 │ │ │ │ │ │ │ │ 003bf7dc : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3ca7e0 │ │ │ │ ldr r0, [pc, #4] @ 3bf7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r7, r8, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #464] @ 3bf9e0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373746,15 +373746,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #428] @ 3bf9ec │ │ │ │ ldr r2, [pc, #428] @ 3bf9f0 │ │ │ │ ldr r1, [pc, #428] @ 3bf9f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -373766,27 +373766,27 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #388] @ 3bf9f8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 425308 │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #344] @ 3bf9fc │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 425308 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ @@ -373820,15 +373820,15 @@ │ │ │ │ bl 4259cc │ │ │ │ ldr r3, [pc, #180] @ 3bfa00 │ │ │ │ ldr r1, [pc, #180] @ 3bfa04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 759e34 │ │ │ │ + bl 759f84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bf99c │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -373853,26 +373853,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3bfa08 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #48] @ 3bfa0c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ - rsbseq r9, r9, r0, ror #12 │ │ │ │ - rsbeq r4, r4, r0, asr sp │ │ │ │ - strheq r4, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + ldrheq r9, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r4, r4, r0, lsr #29 │ │ │ │ + rsbeq r4, r4, ip, lsl #28 │ │ │ │ andeq r0, r0, r4, ror fp │ │ │ │ addeq r7, r8, ip, ror #19 │ │ │ │ - rsbeq r4, r4, r8, lsr sp │ │ │ │ + rsbeq r4, r4, r8, lsl #29 │ │ │ │ @ instruction: 0x008eb5b4 │ │ │ │ - rsbeq r4, r4, r8, ror #25 │ │ │ │ + rsbeq r4, r4, r8, lsr lr │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - strheq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r0, r4, r8, lsr #12 │ │ │ │ - rsbeq r0, r4, ip, ror #13 │ │ │ │ + rsbeq r3, r3, r4, lsl #6 │ │ │ │ + rsbeq r0, r4, r8, ror r7 │ │ │ │ + rsbeq r0, r4, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3c0288 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3c028c │ │ │ │ @@ -374120,23 +374120,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3c02e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bfab8 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3bfbdc │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -374405,45 +374405,45 @@ │ │ │ │ beq 3c0238 │ │ │ │ b 3bfaa4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3c02f8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3bfab8 │ │ │ │ strdeq fp, [lr], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ addeq fp, lr, r8, asr #7 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq r9, r9, r4, lsl #2 │ │ │ │ - rsbseq r9, r9, r2, lsr r1 │ │ │ │ - rsbseq r9, r9, r8, ror r1 │ │ │ │ + rsbseq r9, r9, r4, asr r2 │ │ │ │ + rsbseq r9, r9, r2, lsl #5 │ │ │ │ + rsbseq r9, r9, r8, asr #5 │ │ │ │ addeq fp, lr, r0, asr #4 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq r9, r9, r6, lsl #2 │ │ │ │ - ldrsbeq r9, [r9], #-4 @ │ │ │ │ + rsbseq r9, r9, r6, asr r2 │ │ │ │ + rsbseq r9, r9, r4, lsr #4 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x00001ab4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r4, r0, ror r7 │ │ │ │ - rsbseq r8, r9, sl, ror #25 │ │ │ │ + rsbeq r4, r4, r0, asr #17 │ │ │ │ + rsbseq r8, r9, sl, lsr lr │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - rsbeq r4, r4, r4, ror #6 │ │ │ │ + strheq r4, [r4], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3c03b4 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3c03b8 │ │ │ │ @@ -374453,15 +374453,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r8, r0 │ │ │ │ bl 4259cc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 425960 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -374482,17 +374482,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3bd82c │ │ │ │ - rsbseq r8, r9, r0, ror #22 │ │ │ │ - rsbeq r3, r2, r4, lsl #2 │ │ │ │ - rsbeq r9, r2, ip, lsr #30 │ │ │ │ + ldrheq r8, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r3, r2, r4, asr r2 │ │ │ │ + rsbeq sl, r2, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3c0570 │ │ │ │ ldr ip, [pc, #408] @ 3c0574 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -374521,15 +374521,15 @@ │ │ │ │ bl 4259cc │ │ │ │ ldr r3, [pc, #320] @ 3c0580 │ │ │ │ ldr r1, [pc, #320] @ 3c0584 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 759e34 │ │ │ │ + bl 759f84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c04a0 │ │ │ │ ldr r2, [pc, #292] @ 3c0588 │ │ │ │ ldr r3, [pc, #268] @ 3c0574 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374579,41 +374579,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c059c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c041c │ │ │ │ ldr r0, [pc, #60] @ 3c05a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c041c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, ip, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, r4, lsr sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r2, r3, r0, asr #13 │ │ │ │ + rsbeq r2, r3, r0, lsl r8 │ │ │ │ addeq sl, lr, r0, asr #19 │ │ │ │ addeq sl, lr, ip, ror r9 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r4, r4, asr #1 │ │ │ │ - rsbeq r4, r4, r0, lsl #2 │ │ │ │ + rsbeq r4, r4, r4, lsl r2 │ │ │ │ + rsbeq r4, r4, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3c06b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -374621,35 +374621,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3c06b4 │ │ │ │ ldr r1, [pc, #228] @ 3c06b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #208] @ 3c06bc │ │ │ │ ldr r1, [pc, #208] @ 3c06c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #176] @ 3c06c4 │ │ │ │ ldr r1, [pc, #176] @ 3c06c8 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #144] @ 3c06cc │ │ │ │ ldr r2, [pc, #144] @ 3c06d0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3c06d4 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -374673,86 +374673,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, r9, r0, asr #17 │ │ │ │ - @ instruction: 0x00619998 │ │ │ │ - rsbeq r1, r6, r4, lsr ip │ │ │ │ - rsbeq r9, r2, r8, ror #24 │ │ │ │ - rsbeq r2, r2, r0, asr #28 │ │ │ │ - rsbeq r9, r1, ip, ror #18 │ │ │ │ - rsbeq r9, r1, r0, lsl #19 │ │ │ │ + rsbseq r8, r9, r0, lsl sl │ │ │ │ + rsbeq r9, r1, r8, ror #21 │ │ │ │ + rsbeq r1, r6, r4, lsl #27 │ │ │ │ + strheq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00622f90 │ │ │ │ + strheq r9, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r9, [r1], #-160 @ 0xffffff60 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1ac │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r4, r4, r8, lsr #32 │ │ │ │ + rsbeq r4, r4, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3c0754 │ │ │ │ ldr r2, [pc, #92] @ 3c0758 │ │ │ │ ldr r1, [pc, #92] @ 3c075c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 42c834 │ │ │ │ mov r0, r5 │ │ │ │ bl 428cc8 │ │ │ │ mov r0, r5 │ │ │ │ bl 4186d8 │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 41745c │ │ │ │ - rsbseq r8, r9, ip, ror r7 │ │ │ │ - rsbeq r3, r4, ip, ror #28 │ │ │ │ - ldrdeq r3, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r8, r9, ip, asr #17 │ │ │ │ + strheq r3, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r3, r4, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3c07c4 │ │ │ │ ldr r2, [pc, #76] @ 3c07c8 │ │ │ │ ldr r1, [pc, #76] @ 3c07cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r5, r0 │ │ │ │ bl 4259cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 425960 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3bf7dc │ │ │ │ - rsbseq r8, r9, r0, lsl #14 │ │ │ │ - rsbeq r9, r2, ip, asr #21 │ │ │ │ - rsbeq r2, r2, r4, lsr #25 │ │ │ │ + rsbseq r8, r9, r0, asr r8 │ │ │ │ + rsbeq r9, r2, ip, lsl ip │ │ │ │ + strdeq r2, [r2], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3c0890 │ │ │ │ mov r9, r2 │ │ │ │ @@ -374763,15 +374763,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov sl, r0 │ │ │ │ bl 4259cc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 425960 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -374793,17 +374793,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3bd838 │ │ │ │ - rsbseq r8, r9, r8, lsl #13 │ │ │ │ - rsbeq r2, r2, ip, lsr #24 │ │ │ │ - rsbeq r9, r2, r4, asr sl │ │ │ │ + ldrsbeq r8, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, r2, ip, ror sp │ │ │ │ + rsbeq r9, r2, r4, lsr #23 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -375113,41 +375113,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0df4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0cf4 │ │ │ │ ldr r0, [pc, #56] @ 3c0df8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3c0cf4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r8, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, lr, r8, asr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, lr, r8, lsr #2 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r0, lsr #12 │ │ │ │ - rsbeq pc, r3, ip, lsr r6 @ │ │ │ │ + rsbeq pc, r3, r0, ror r7 @ │ │ │ │ + rsbeq pc, r3, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3c0f2c │ │ │ │ ldr r1, [pc, #280] @ 3c0f30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375199,41 +375199,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c0f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0e4c │ │ │ │ ldr r0, [pc, #56] @ 3c0f50 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3c0e4c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, r0, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r9, [lr], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r9, [lr], r0 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r4, lsr #10 │ │ │ │ - rsbeq pc, r3, r0, asr #10 │ │ │ │ + rsbeq pc, r3, r4, ror r6 @ │ │ │ │ + @ instruction: 0x0063f690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3c10cc │ │ │ │ ldr r2, [pc, #352] @ 3c10d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375296,48 +375296,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c10ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c0fa4 │ │ │ │ ldr r0, [pc, #72] @ 3c10f0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c0fa4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e9eb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r9, lr, r8, lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r8, ror lr │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r0, lsl #9 │ │ │ │ - rsbeq pc, r3, r0, lsl #10 │ │ │ │ + ldrdeq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, r3, r0, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3c141c │ │ │ │ ldr r1, [pc, #784] @ 3c1420 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -375398,21 +375398,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3c143c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1158 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1158 │ │ │ │ ldr r3, [pc, #520] @ 3c1440 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -375431,21 +375431,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3c1444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1150 │ │ │ │ ldr r3, [pc, #408] @ 3c1448 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c13b0 │ │ │ │ @@ -375462,22 +375462,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c144c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c1148 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1148 │ │ │ │ ldr r3, [pc, #272] @ 3c1450 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -375497,68 +375497,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3c1454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1148 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3c1148 │ │ │ │ b 3c1338 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3c1150 │ │ │ │ b 3c1230 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3c1158 │ │ │ │ b 3c11ac │ │ │ │ ldr r0, [pc, #124] @ 3c1458 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1324 │ │ │ │ ldr r0, [pc, #108] @ 3c145c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1150 │ │ │ │ ldr r0, [pc, #96] @ 3c1460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1158 │ │ │ │ ldr r0, [pc, #84] @ 3c1464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1148 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r8, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r9, [lr], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r4, asr #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, ip, asr r6 @ │ │ │ │ + rsbeq pc, r3, ip, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl r7 │ │ │ │ - rsbeq pc, r3, ip, ror #9 │ │ │ │ + rsbeq pc, r3, ip, lsr r6 @ │ │ │ │ andeq r2, r0, r4, asr #21 │ │ │ │ - rsbeq pc, r3, r4, lsr #6 │ │ │ │ + rsbeq pc, r3, r4, ror r4 @ │ │ │ │ andeq r3, r0, r0, lsr r1 │ │ │ │ - rsbeq pc, r3, r0, lsl #6 │ │ │ │ - @ instruction: 0x0063f29c │ │ │ │ - rsbeq pc, r3, r8, lsl r4 @ │ │ │ │ - strdeq pc, [r3], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq pc, r3, r0, lsl r3 @ │ │ │ │ + rsbeq pc, r3, r0, asr r4 @ │ │ │ │ + rsbeq pc, r3, ip, ror #7 │ │ │ │ + rsbeq pc, r3, r8, ror #10 │ │ │ │ + rsbeq pc, r3, r4, asr #12 │ │ │ │ + rsbeq pc, r3, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3c15b8 │ │ │ │ ldr lr, [pc, #312] @ 3c15bc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375619,41 +375619,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c15dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c14c0 │ │ │ │ ldr r0, [pc, #56] @ 3c15e0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c14c0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r4, lsr #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r4, lsl #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ addeq r9, lr, r0, asr #18 │ │ │ │ andeq r2, r0, r8, lsr #24 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r4, r8, lsr #2 │ │ │ │ - rsbeq r3, r4, r4, asr #2 │ │ │ │ + rsbeq r3, r4, r8, ror r2 │ │ │ │ + @ instruction: 0x00643294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3c1764 │ │ │ │ @@ -375715,23 +375715,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c1788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c165c │ │ │ │ ldr r2, [pc, #100] @ 3c178c │ │ │ │ ldr r3, [pc, #64] @ 3c176c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -375740,28 +375740,28 @@ │ │ │ │ bne 3c1760 │ │ │ │ ldr r0, [pc, #68] @ 3c1790 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r9, lr, r0, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r9, [lr], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r0, asr #15 │ │ │ │ andeq r4, r0, ip, lsr #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r2, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r3, r4, ip, asr #2 │ │ │ │ strdeq r9, [lr], ip │ │ │ │ - rsbeq r3, r4, r4 │ │ │ │ + rsbeq r3, r4, r4, asr r1 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3c17c4 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -375873,15 +375873,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c1a54 │ │ │ │ ldr r0, [pc, #272] @ 3c1a78 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 4259d4 │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3c18ac │ │ │ │ @@ -375911,50 +375911,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c1a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c18d4 │ │ │ │ ldr r0, [pc, #88] @ 3c1a94 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3c18d4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ bge fee6c50c <__bss_end__@@Base+0xfe0a3944> │ │ │ │ ldrdeq r9, [lr], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r9, lr, r0, r5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r8, lsr r5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r9, lr, r0, ror #9 │ │ │ │ - rsbeq r2, r4, r0, lsr lr │ │ │ │ - rsbseq r7, r9, r4, lsr r5 │ │ │ │ - rsbeq r2, r4, r0, ror #27 │ │ │ │ - strheq ip, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, r4, r0, lsl #31 │ │ │ │ + rsbseq r7, r9, r4, lsl #13 │ │ │ │ + rsbeq r2, r4, r0, lsr pc │ │ │ │ + rsbeq ip, sp, r4, lsl #28 │ │ │ │ andeq r3, r0, ip, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r0, asr fp │ │ │ │ - @ instruction: 0x00640b90 │ │ │ │ + rsbeq r0, r4, r0, lsr #25 │ │ │ │ + rsbeq r0, r4, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3c1be4 │ │ │ │ @@ -376013,41 +376013,41 @@ │ │ │ │ beq 3c1bc8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c1c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1b18 │ │ │ │ ldr r0, [pc, #56] @ 3c1c08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3c1b18 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r8, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r8, lsr #6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, lr, r4, lsl #6 │ │ │ │ andeq r4, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r8, lsl #31 │ │ │ │ - rsbeq lr, r3, r8, asr #31 │ │ │ │ + ldrdeq pc, [r3], #-8 @ │ │ │ │ + rsbeq pc, r3, r8, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -376155,48 +376155,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c1e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1d28 │ │ │ │ ldr r0, [pc, #72] @ 3c1e5c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1d28 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, ip, asr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, lr, r0, lsl r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r9, [lr], r4 │ │ │ │ andeq r3, r0, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r4, ror #27 │ │ │ │ - rsbeq lr, r3, r4, lsl lr │ │ │ │ + rsbeq lr, r3, r4, lsr pc │ │ │ │ + rsbeq lr, r3, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3c1fd4 │ │ │ │ ldr r1, [pc, #344] @ 3c1fd8 │ │ │ │ @@ -376267,39 +376267,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c1ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1ec0 │ │ │ │ ldr r0, [pc, #52] @ 3c1ff8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c1ec0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r8, lsr #31 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, r8, lsl #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, lr, ip, asr #30 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r0, asr #25 │ │ │ │ - rsbeq lr, r3, r4, ror #25 │ │ │ │ + rsbeq lr, r3, r0, lsl lr │ │ │ │ + rsbeq lr, r3, r4, lsr lr │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3c1e60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -376370,40 +376370,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c2194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c20cc │ │ │ │ ldr r0, [pc, #56] @ 3c2198 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c20cc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r4, lsl #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r8, [lr], r8 @ │ │ │ │ addeq r8, lr, r8, asr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r4, ror r6 │ │ │ │ - @ instruction: 0x00642694 │ │ │ │ + rsbeq r2, r4, r4, asr #15 │ │ │ │ + rsbeq r2, r4, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3c2320 │ │ │ │ ldr ip, [pc, #364] @ 3c2324 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376476,41 +376476,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c2340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c21f4 │ │ │ │ ldr r0, [pc, #60] @ 3c2344 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c21f4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r0, ror ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, r0, asr ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, lr, ip, ror #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r4, r8, lsr #10 │ │ │ │ - rsbeq r2, r4, r8, lsl #11 │ │ │ │ + rsbeq r2, r4, r8, ror r6 │ │ │ │ + ldrdeq r2, [r4], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3c2d00 │ │ │ │ ldr ip, [pc, #2464] @ 3c2d04 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376613,21 +376613,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3c2d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c23a4 │ │ │ │ ldr r3, [pc, #2044] @ 3c2d24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3c23e0 │ │ │ │ ldr r3, [pc, #2012] @ 3c2d18 │ │ │ │ @@ -376642,21 +376642,21 @@ │ │ │ │ beq 3c27e4 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3c2d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c23e0 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3c2874 │ │ │ │ cmp fp, #1 │ │ │ │ @@ -376773,32 +376773,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3c2d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c25c4 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3c25b8 │ │ │ │ mov r8, #1 │ │ │ │ b 3c25cc │ │ │ │ ldr r0, [pc, #1404] @ 3c2d40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c23a4 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c25b8 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3c25cc │ │ │ │ @@ -376811,15 +376811,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c2cb4 │ │ │ │ ldr r0, [pc, #1336] @ 3c2d48 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c25cc │ │ │ │ ldr r3, [pc, #1284] @ 3c2d38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -376862,27 +376862,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3c2d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3c2c88 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3c2c1c │ │ │ │ @@ -376934,23 +376934,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3c2d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -376990,15 +376990,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -377016,15 +377016,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3c2d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c26b0 │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3c25cc │ │ │ │ b 3c282c │ │ │ │ @@ -377041,15 +377041,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [r8] │ │ │ │ b 3c26b0 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -377065,15 +377065,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3c2a78 │ │ │ │ ldr r0, [pc, #348] @ 3c2d68 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3c25c4 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3c2934 │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -377090,29 +377090,29 @@ │ │ │ │ beq 3c25cc │ │ │ │ b 3c282c │ │ │ │ ldr r0, [pc, #260] @ 3c2d6c │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3c2924 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3c2934 │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3c27b4 │ │ │ │ b 3c298c │ │ │ │ ldr r0, [pc, #200] @ 3c2d70 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c2a28 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3c2d74 │ │ │ │ ldr r1, [pc, #180] @ 3c2d78 │ │ │ │ ldr r0, [pc, #180] @ 3c2d7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3c2d80 │ │ │ │ @@ -377133,42 +377133,42 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, lr, ip, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r8, lr, ip, lsr sl │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r0, asr sp │ │ │ │ + rsbeq r0, r4, r0, lsr #29 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ - rsbeq r0, r4, r8, asr #26 │ │ │ │ - ldrsbeq r6, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r6, r9, r8, ror #16 │ │ │ │ - rsbeq r2, r4, r0, lsl r1 │ │ │ │ + @ instruction: 0x00640e98 │ │ │ │ + rsbseq r6, r9, r8, lsr #20 │ │ │ │ + ldrheq r6, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r2, r4, r0, ror #4 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, ip, ror r3 │ │ │ │ - rsbeq r0, r4, r0, ror #21 │ │ │ │ + rsbeq r1, r4, ip, asr #9 │ │ │ │ + rsbeq r0, r4, r0, lsr ip │ │ │ │ addeq r8, lr, r8, lsr r6 │ │ │ │ - strdeq r0, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r4, ip, asr #24 │ │ │ │ andeq r2, r0, r8, lsr r9 │ │ │ │ - rsbeq r0, r4, r0, lsr #20 │ │ │ │ + rsbeq r0, r4, r0, ror fp │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - rsbeq r0, r4, r4, ror #19 │ │ │ │ + rsbeq r0, r4, r4, lsr fp │ │ │ │ andeq r2, r0, ip, ror #9 │ │ │ │ - rsbeq r0, r4, r8, lsr #18 │ │ │ │ - @ instruction: 0x0064099c │ │ │ │ - rsbeq r0, r4, r8, lsl #20 │ │ │ │ - rsbeq r0, r4, r4, lsr r7 │ │ │ │ - @ instruction: 0x00640798 │ │ │ │ - rsbseq r6, r9, ip, lsl #4 │ │ │ │ - strheq r1, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r1, r4, r8, lsr ip │ │ │ │ + rsbeq r0, r4, r8, ror sl │ │ │ │ + rsbeq r0, r4, ip, ror #21 │ │ │ │ + rsbeq r0, r4, r8, asr fp │ │ │ │ + rsbeq r0, r4, r4, lsl #17 │ │ │ │ + rsbeq r0, r4, r8, ror #17 │ │ │ │ + rsbseq r6, r9, ip, asr r3 │ │ │ │ + rsbeq r1, r4, r4, lsl #24 │ │ │ │ + rsbeq r1, r4, r8, lsl #27 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - rsbseq r6, r9, r8, ror #3 │ │ │ │ - @ instruction: 0x00641a94 │ │ │ │ - rsbeq r1, r4, r8, lsl ip │ │ │ │ + rsbseq r6, r9, r8, lsr r3 │ │ │ │ + rsbeq r1, r4, r4, ror #23 │ │ │ │ + rsbeq r1, r4, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -377265,39 +377265,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c2f8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c2ec4 │ │ │ │ ldr r0, [pc, #52] @ 3c2f90 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c2ec4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [lr], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r8, asr #31 │ │ │ │ addeq r7, lr, ip, lsr #31 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r8, ror r8 │ │ │ │ - @ instruction: 0x00641898 │ │ │ │ + rsbeq r1, r4, r8, asr #19 │ │ │ │ + rsbeq r1, r4, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3c3220 │ │ │ │ ldr r3, [pc, #628] @ 3c3224 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -377340,15 +377340,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c315c │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldr r2, [pc, #456] @ 3c3230 │ │ │ │ ldr r3, [pc, #440] @ 3c3224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -377386,26 +377386,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3c3240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3c3000 │ │ │ │ ldr r3, [pc, #224] @ 3c3244 │ │ │ │ @@ -377426,54 +377426,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3c3248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c304c │ │ │ │ ldr r0, [pc, #100] @ 3c324c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c304c │ │ │ │ ldr r0, [pc, #72] @ 3c3250 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3144 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r8, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r8, asr lr │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x008e7dbc │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r8, lsr ip │ │ │ │ + rsbeq sp, r3, r8, lsl #27 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ - rsbeq sp, r3, r4, lsr #24 │ │ │ │ - rsbeq sp, r3, r4, ror ip │ │ │ │ - strheq sp, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sp, r3, r4, ror sp │ │ │ │ + rsbeq sp, r3, r4, asr #27 │ │ │ │ + rsbeq sp, r3, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -377528,15 +377528,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -377546,15 +377546,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -377607,15 +377607,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -377633,30 +377633,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3c3584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3c3498 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c3588 │ │ │ │ ldr r1, [pc, #68] @ 3c358c │ │ │ │ ldr r0, [pc, #68] @ 3c3590 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -377669,19 +377669,19 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, ip, lsr sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r1, r4, r4, lsr r5 │ │ │ │ - rsbeq r1, r4, r8, lsr #8 │ │ │ │ - rsbseq r5, r9, r8, lsl #19 │ │ │ │ - rsbeq r1, r4, r0, lsr r2 │ │ │ │ - rsbeq r1, r4, ip, asr #7 │ │ │ │ + rsbeq r1, r4, r4, lsl #13 │ │ │ │ + rsbeq r1, r4, r8, ror r5 │ │ │ │ + ldrsbeq r5, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r1, r4, r0, lsl #7 │ │ │ │ + rsbeq r1, r4, ip, lsl r5 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3c37ac │ │ │ │ ldr ip, [pc, #508] @ 3c37b0 │ │ │ │ @@ -377747,22 +377747,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c37cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3604 │ │ │ │ ldr r3, [pc, #220] @ 3c37c0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c364c │ │ │ │ ldr r3, [pc, #204] @ 3c37c4 │ │ │ │ @@ -377778,79 +377778,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3c37d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c364c │ │ │ │ ldr r2, [pc, #112] @ 3c37d4 │ │ │ │ ldr r3, [pc, #72] @ 3c37b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c37a8 │ │ │ │ ldr r0, [pc, #80] @ 3c37d8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #64] @ 3c37dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c364c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r4, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, ip, asr #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, r8, lsl r8 │ │ │ │ andeq r1, r0, r8, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r4, ror #15 │ │ │ │ - rsbeq sp, r3, r4, ror #14 │ │ │ │ + rsbeq sp, r3, r4, lsr r9 │ │ │ │ + strheq sp, [r3], #-132 @ 0xffffff7c @ │ │ │ │ addeq r7, lr, r0, asr #13 │ │ │ │ - rsbeq sp, r3, r4, lsl #15 │ │ │ │ - rsbeq sp, r3, ip, ror #14 │ │ │ │ + ldrdeq sp, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + strheq sp, [r3], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3c3824 │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3c384c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3818 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3c1a98 │ │ │ │ cmp r4, sl │ │ │ │ bne 3c3824 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -377948,18 +377948,18 @@ │ │ │ │ bne 3c3994 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c3984 │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3c3984 │ │ │ │ - rsbseq r5, r9, ip, ror #12 │ │ │ │ - ldrheq r5, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + ldrheq r5, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r5, r9, r0, lsl #24 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - ldrheq r5, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r5, r9, r8, lsl #22 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3c3db0 │ │ │ │ ldr ip, [pc, #936] @ 3c3db4 │ │ │ │ @@ -378038,30 +378038,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3c3dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3c3a68 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3c0c │ │ │ │ ldr r3, [pc, #564] @ 3c3dd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -378081,21 +378081,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c3dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c37e0 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3c3a70 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378127,23 +378127,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3c3de0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3a44 │ │ │ │ ldr r3, [pc, #268] @ 3c3de4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c3c2c │ │ │ │ ldr r3, [pc, #220] @ 3c3dc8 │ │ │ │ @@ -378159,67 +378159,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3c3de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3c2c │ │ │ │ ldr r0, [pc, #156] @ 3c3dec │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3a44 │ │ │ │ ldr r0, [pc, #132] @ 3c3df0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3b84 │ │ │ │ ldr r0, [pc, #96] @ 3c3df4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3c0c │ │ │ │ ldr r0, [pc, #84] @ 3c3df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3c2c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, ip, lsl r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r7, lr, r8, lsl #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r7, lr, ip, lsr #7 │ │ │ │ andeq r4, r0, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r4, ror #8 │ │ │ │ + strheq sp, [r3], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r0, lsl r0 │ │ │ │ - rsbeq sp, r3, r8, lsl #10 │ │ │ │ + rsbeq sp, r3, r8, asr r6 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - rsbeq sp, r3, ip, lsl #5 │ │ │ │ + ldrdeq sp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ - rsbeq sp, r3, r4, lsr r4 │ │ │ │ - rsbeq sp, r3, ip, asr #4 │ │ │ │ - rsbeq sp, r3, r0, lsl #6 │ │ │ │ - strheq sp, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sp, r3, ip, lsl #8 │ │ │ │ + rsbeq sp, r3, r4, lsl #11 │ │ │ │ + @ instruction: 0x0063d39c │ │ │ │ + rsbeq sp, r3, r0, asr r4 │ │ │ │ + rsbeq sp, r3, r4, lsl #10 │ │ │ │ + rsbeq sp, r3, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3c4618 │ │ │ │ ldr r3, [pc, #2052] @ 3c461c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378325,19 +378325,19 @@ │ │ │ │ b 3c3f4c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3c4310 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3c3f8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c3f4c │ │ │ │ ldr r3, [pc, #1596] @ 3c462c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -378359,22 +378359,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3c4638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3f4c │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3c410c │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -378432,22 +378432,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3c4644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c4090 │ │ │ │ ldr r1, [pc, #1196] @ 3c4648 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3c3e78 │ │ │ │ @@ -378468,27 +378468,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3c464c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3e78 │ │ │ │ ldr r3, [pc, #1036] @ 3c4650 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378507,22 +378507,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3c4654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3f98 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 415b5c │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c4398 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378560,24 +378560,24 @@ │ │ │ │ beq 3c4434 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3c4660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3fb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c4560 │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3c4664 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -378595,35 +378595,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41d9c0 │ │ │ │ ldr r0, [pc, #628] @ 3c4668 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3c4090 │ │ │ │ ldr r0, [pc, #608] @ 3c466c │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3c3e78 │ │ │ │ ldr r0, [pc, #584] @ 3c4670 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3f98 │ │ │ │ ldr r0, [pc, #568] @ 3c4674 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3fb8 │ │ │ │ ldr r3, [pc, #504] @ 3c4650 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c40d4 │ │ │ │ ldr r3, [pc, #452] @ 3c4630 │ │ │ │ @@ -378640,27 +378640,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3c4678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c40d4 │ │ │ │ ldr r0, [pc, #420] @ 3c467c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c3f4c │ │ │ │ ldr r3, [pc, #404] @ 3c4680 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c42d8 │ │ │ │ ldr r3, [pc, #304] @ 3c4630 │ │ │ │ @@ -378676,22 +378676,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c4684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c42d8 │ │ │ │ ldr r3, [pc, #288] @ 3c4688 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c43a0 │ │ │ │ ldr r3, [pc, #180] @ 3c4630 │ │ │ │ @@ -378706,72 +378706,72 @@ │ │ │ │ beq 3c4600 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3c468c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c43a0 │ │ │ │ ldr r0, [pc, #172] @ 3c4690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c40d4 │ │ │ │ ldr r0, [pc, #160] @ 3c4694 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c42d8 │ │ │ │ ldr r0, [pc, #144] @ 3c4698 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c43a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r7, lr, r0, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [lr], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, lr, r4, lsr #30 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0063e294 │ │ │ │ + rsbeq lr, r3, r4, ror #7 │ │ │ │ addeq r6, lr, r8, asr #26 │ │ │ │ andeq r3, r0, r0, lsr #24 │ │ │ │ - rsbeq lr, r3, r0, lsr #11 │ │ │ │ + strdeq lr, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ - strdeq lr, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq lr, r3, r8, asr #10 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x0063e198 │ │ │ │ + rsbeq lr, r3, r8, ror #5 │ │ │ │ addeq r6, lr, r4, asr #22 │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ - rsbeq lr, r3, ip │ │ │ │ + rsbeq lr, r3, ip, asr r1 │ │ │ │ addeq r6, lr, r8, ror #20 │ │ │ │ - rsbeq lr, r3, r8, ror r3 │ │ │ │ - rsbeq lr, r3, r0, ror #4 │ │ │ │ - rsbeq lr, r3, r4, rrx │ │ │ │ - strheq sp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq sp, r3, r4, lsl #31 │ │ │ │ - rsbeq sp, r3, r4, ror lr │ │ │ │ + rsbeq lr, r3, r8, asr #9 │ │ │ │ + strheq lr, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq lr, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, r3, ip, lsl #2 │ │ │ │ + ldrdeq lr, [r3], #-4 @ │ │ │ │ + rsbeq sp, r3, r4, asr #31 │ │ │ │ @ instruction: 0x00002cbc │ │ │ │ - rsbeq lr, r3, r4, asr r2 │ │ │ │ + rsbeq lr, r3, r4, lsr #7 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq sp, r3, ip, lsl r0 │ │ │ │ - rsbeq sp, r3, ip, lsr #29 │ │ │ │ - rsbeq lr, r3, r8, ror #3 │ │ │ │ - rsbeq sp, r3, r0, lsr #32 │ │ │ │ + rsbeq sp, r3, ip, ror #2 │ │ │ │ + strdeq sp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq lr, r3, r8, lsr r3 │ │ │ │ + rsbeq sp, r3, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3c4878 │ │ │ │ ldr r3, [pc, #452] @ 3c487c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -378868,39 +378868,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c4898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4700 │ │ │ │ ldr r0, [pc, #52] @ 3c489c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4700 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r0, ror r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, r0, asr r7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r6, [lr], r8 │ │ │ │ andeq r4, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r0, [r4], #-16 @ │ │ │ │ - ldrdeq r0, [r4], #-16 @ │ │ │ │ + rsbeq r0, r4, r0, lsl #6 │ │ │ │ + rsbeq r0, r4, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c49e0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -378957,42 +378957,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c4a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4908 │ │ │ │ ldr r0, [pc, #64] @ 3c4a0c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4908 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r4, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, ip, asr #10 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, lr, r4, lsl r5 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ ldrdeq r5, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r4, r8, lsr #1 │ │ │ │ - ldrdeq r0, [r4], #-0 @ │ │ │ │ + strdeq r0, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r0, r4, r0, lsr #4 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3c4a40 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -379063,41 +379063,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c4bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4ab0 │ │ │ │ ldr r0, [pc, #60] @ 3c4bb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4ab0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e63bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, r4, lsr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r6, lr, ip, ror #6 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, r0, ror pc @ │ │ │ │ - @ instruction: 0x0063ff98 │ │ │ │ + rsbeq r0, r4, r0, asr #1 │ │ │ │ + rsbeq r0, r4, r8, ror #1 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3c4be4 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -379168,39 +379168,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c4d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4c58 │ │ │ │ ldr r0, [pc, #52] @ 3c4d4c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4c58 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, r8, lsl #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, r8, ror #3 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r6, lr, r4, asr #3 │ │ │ │ andeq r4, r0, r0, asr #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, ip, ror #23 │ │ │ │ - rsbeq sp, r3, r0, lsl ip │ │ │ │ + rsbeq sp, r3, ip, lsr sp │ │ │ │ + rsbeq sp, r3, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3c5180 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -379304,22 +379304,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3c51ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4e30 │ │ │ │ add r2, r6, #65536 @ 0x10000 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsr r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -379343,23 +379343,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3c51b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4da4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c509c │ │ │ │ cmp r6, #0 │ │ │ │ addne r6, r6, #65536 @ 0x10000 │ │ │ │ lsl r3, r4, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -379395,22 +379395,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3c51bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4e30 │ │ │ │ ldr r2, [pc, #284] @ 3c51c0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c4fd8 │ │ │ │ ldr r2, [pc, #236] @ 3c51a4 │ │ │ │ @@ -379428,69 +379428,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3c51c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4fd8 │ │ │ │ ldr r0, [pc, #152] @ 3c51c8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4da4 │ │ │ │ ldr r0, [pc, #132] @ 3c51cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4e30 │ │ │ │ ldr r0, [pc, #116] @ 3c51d0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4e30 │ │ │ │ ldr r0, [pc, #100] @ 3c51d4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c4fd8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strheq r6, [lr], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, lr, r0, lsr #1 │ │ │ │ addeq r6, lr, r8, rrx │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrheq r4, [r9], #-12 @ │ │ │ │ + rsbseq r4, r9, ip, lsl #4 │ │ │ │ ldrdeq r5, [lr], r8 │ │ │ │ - rsbseq r4, r9, r0, asr #32 │ │ │ │ + @ instruction: 0x00794190 │ │ │ │ andeq r1, r0, r0, ror r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq pc, r3, ip, lsl #26 │ │ │ │ + rsbeq pc, r3, ip, asr lr @ │ │ │ │ andeq r4, r0, r8, lsl #17 │ │ │ │ - rsbeq pc, r3, r0, lsl #24 │ │ │ │ + rsbeq pc, r3, r0, asr sp @ │ │ │ │ @ instruction: 0x000046b8 │ │ │ │ - strheq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, r3, r0, lsl #24 │ │ │ │ muleq r0, ip, r4 │ │ │ │ - rsbeq pc, r3, r0, lsr #23 │ │ │ │ - ldrdeq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, r3, r0, asr #20 │ │ │ │ - rsbeq pc, r3, r0, lsr #22 │ │ │ │ - rsbeq pc, r3, ip, lsl #23 │ │ │ │ + strdeq pc, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, r3, r0, lsr #24 │ │ │ │ + @ instruction: 0x0063fb90 │ │ │ │ + rsbeq pc, r3, r0, ror ip @ │ │ │ │ + ldrdeq pc, [r3], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ sub ip, r1, #14336 @ 0x3800 │ │ │ │ subs r3, ip, #6 │ │ │ │ addmi r3, ip, #9 │ │ │ │ @@ -379654,15 +379654,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #132] @ 0x84 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ @@ -379670,15 +379670,15 @@ │ │ │ │ add r4, sp, #152 @ 0x98 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2452] @ 3c5e68 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r9 │ │ │ │ bne 3c5870 │ │ │ │ @@ -379749,30 +379749,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ strb r3, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #108 @ 0x6c │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ bic r2, sl, #3 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [pc, #2092] @ 3c5e74 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r3, [r3, #244] @ 0xf4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ @@ -379889,29 +379889,29 @@ │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ strb sl, [sp, #124] @ 0x7c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, sl │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3c5640 │ │ │ │ ldr r3, [pc, #1544] @ 3c5e80 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c54e4 │ │ │ │ @@ -379932,26 +379932,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r4, #4] │ │ │ │ str r9, [r4, #8] │ │ │ │ str r9, [r4, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1412] @ 3c5e8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c54e4 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sl, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #2072] @ 0x818 │ │ │ │ tst r2, #1 │ │ │ │ beq 3c5bf8 │ │ │ │ @@ -380148,15 +380148,15 @@ │ │ │ │ add r3, r8, r3, lsl #4 │ │ │ │ add r3, r3, #133120 @ 0x20800 │ │ │ │ ldrh r1, [r3, #74] @ 0x4a │ │ │ │ b 3c5944 │ │ │ │ ldr r0, [pc, #612] @ 3c5e9c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ b 3c54e4 │ │ │ │ bl 3a9e20 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c5a04 │ │ │ │ ldr r2, [r3, #244] @ 0xf4 │ │ │ │ @@ -380208,21 +380208,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c5ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c53f4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3, #2072] @ 0x818 │ │ │ │ str r1, [r4, #4] │ │ │ │ tst r3, #1 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ @@ -380258,15 +380258,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ bl 3aab64 │ │ │ │ b 3c5a90 │ │ │ │ ldr r0, [pc, #188] @ 3c5eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c53f4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 3c5eb4 │ │ │ │ ldr r1, [pc, #172] @ 3c5eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380282,43 +380282,43 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq r5, lr, r8, lsl ip │ │ │ │ addeq r5, lr, ip, lsl ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r3, r9, r4, asr ip │ │ │ │ - rsbseq r3, r9, r4, lsl #24 │ │ │ │ - ldrheq r3, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r3, r9, r8, lsl #23 │ │ │ │ + rsbseq r3, r9, r4, lsr #27 │ │ │ │ + rsbseq r3, r9, r4, asr sp │ │ │ │ + rsbseq r3, r9, ip, lsl #26 │ │ │ │ + ldrsbeq r3, [r9], #-200 @ 0xffffff38 @ │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, lr, r8, lsr #20 │ │ │ │ - rsbseq r3, r9, r0, lsl #19 │ │ │ │ - rsbseq r3, r9, r8, lsl #17 │ │ │ │ - rsbseq r3, r9, r4, lsr r8 │ │ │ │ - rsbseq r3, r9, r8, lsl #16 │ │ │ │ + ldrsbeq r3, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsbeq r3, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r3, r9, r4, lsl #19 │ │ │ │ + rsbseq r3, r9, r8, asr r9 │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sp, r3, r8, ror #12 │ │ │ │ + strheq sp, [r3], #-120 @ 0xffffff88 @ │ │ │ │ andeq r4, r0, r8, lsl #1 │ │ │ │ - rsbseq r3, r9, r0, lsl r4 │ │ │ │ + rsbseq r3, r9, r0, ror #10 │ │ │ │ bge ff2b8ea4 <__bss_end__@@Base+0xfe4f02dc> │ │ │ │ - rsbeq sp, r3, r0, ror #6 │ │ │ │ + strheq sp, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r2, r0, r4, ror #19 │ │ │ │ - ldrdeq sp, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sp, r3, ip, lsr #6 │ │ │ │ andeq r2, r0, r7, lsl #27 │ │ │ │ andeq r3, r0, ip, asr #26 │ │ │ │ - rsbeq sp, r3, ip, asr r1 │ │ │ │ - rsbseq r3, r9, r8, asr #1 │ │ │ │ - rsbeq lr, r3, r0, ror r9 │ │ │ │ - rsbseq r3, r9, r0, lsr #1 │ │ │ │ - rsbeq lr, r3, r8, asr #18 │ │ │ │ - rsbeq sp, r3, r0, lsl r3 │ │ │ │ + rsbeq sp, r3, ip, lsr #5 │ │ │ │ + rsbseq r3, r9, r8, lsl r2 │ │ │ │ + rsbeq lr, r3, r0, asr #21 │ │ │ │ + ldrsheq r3, [r9], #-16 @ │ │ │ │ + @ instruction: 0x0063ea98 │ │ │ │ + rsbeq sp, r3, r0, ror #8 │ │ │ │ andeq r0, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #556] @ 3c6110 │ │ │ │ ldr ip, [pc, #556] @ 3c6114 │ │ │ │ @@ -380442,40 +380442,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c6134 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c5f30 │ │ │ │ ldr r0, [pc, #56] @ 3c6138 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c5f30 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r0, asr #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r4, lsr #30 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r1, r1 │ │ │ │ addeq r4, lr, r0, lsr #29 │ │ │ │ andeq r2, r0, r8, lsl r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r0, asr #24 │ │ │ │ - rsbeq lr, r3, r0, ror #24 │ │ │ │ + @ instruction: 0x0063ed90 │ │ │ │ + strheq lr, [r3], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #856] @ 3c64ac │ │ │ │ ldr r3, [pc, #856] @ 3c64b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380571,25 +380571,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3c64d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r8, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -380618,43 +380618,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r9} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c64d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c61ac │ │ │ │ ldr r0, [pc, #268] @ 3c64dc │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3c61ac │ │ │ │ ldr r0, [pc, #232] @ 3c64e0 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3c6310 │ │ │ │ ldr r3, [pc, #196] @ 3c64e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -380673,46 +380673,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c64e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6240 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3c64ec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6240 │ │ │ │ ldrdeq r4, [lr], r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008e4cb0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, r8, asr ip │ │ │ │ ldrdeq r4, [lr], ip │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r3, r4, lsl #22 │ │ │ │ + rsbeq fp, r3, r4, asr ip │ │ │ │ andeq r4, r0, r8, ror #15 │ │ │ │ - rsbeq fp, r3, r4, ror #21 │ │ │ │ - rsbeq fp, r3, r4, lsl fp │ │ │ │ - rsbeq fp, r3, r0, asr sl │ │ │ │ + rsbeq fp, r3, r4, lsr ip │ │ │ │ + rsbeq fp, r3, r4, ror #24 │ │ │ │ + rsbeq fp, r3, r0, lsr #23 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq fp, r3, r4, ror #2 │ │ │ │ - rsbeq fp, r3, r8, lsl #3 │ │ │ │ + strheq fp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq fp, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1300] @ 0x514 │ │ │ │ ldr r2, [pc, #696] @ 3c67c8 │ │ │ │ @@ -380796,21 +380796,21 @@ │ │ │ │ beq 3c67a4 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3c67e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c657c │ │ │ │ ldr r2, [r4, #224] @ 0xe0 │ │ │ │ mov r1, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c613c │ │ │ │ b 3c65b0 │ │ │ │ ldr r3, [pc, #316] @ 3c67d4 │ │ │ │ @@ -380836,21 +380836,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c67f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c657c │ │ │ │ ldr r3, [pc, #208] @ 3c67f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c657c │ │ │ │ ldr r3, [pc, #168] @ 3c67e0 │ │ │ │ @@ -380866,51 +380866,51 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sp │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3c67f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c657c │ │ │ │ ldr r0, [pc, #96] @ 3c67fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c657c │ │ │ │ ldr r0, [pc, #84] @ 3c6800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c657c │ │ │ │ ldr r0, [pc, #72] @ 3c6804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c657c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r0, lsl r9 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r0, lsl #18 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, ip, ror #16 │ │ │ │ andeq r1, r0, ip, ror #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r3, r4, asr #17 │ │ │ │ + rsbeq fp, r3, r4, lsl sl │ │ │ │ andeq r1, r0, r0, ror #12 │ │ │ │ - rsbeq lr, r3, r8, ror r6 │ │ │ │ + rsbeq lr, r3, r8, asr #15 │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ - rsbeq fp, r3, r4, asr #16 │ │ │ │ - rsbeq lr, r3, ip, asr #12 │ │ │ │ - rsbeq fp, r3, r0, ror #15 │ │ │ │ - rsbeq fp, r3, r4, ror r8 │ │ │ │ + @ instruction: 0x0063b994 │ │ │ │ + @ instruction: 0x0063e79c │ │ │ │ + rsbeq fp, r3, r0, lsr r9 │ │ │ │ + rsbeq fp, r3, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3c6948 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380967,41 +380967,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c696c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6870 │ │ │ │ ldr r0, [pc, #60] @ 3c6970 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6870 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [lr], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r4, ror #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, ip, lsr #11 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r4, lsl r5 │ │ │ │ - rsbeq lr, r3, ip, lsr r5 │ │ │ │ + rsbeq lr, r3, r4, ror #12 │ │ │ │ + rsbeq lr, r3, ip, lsl #13 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #32 │ │ │ │ addmi ip, r3, #31 │ │ │ │ ldr r3, [pc, #28] @ 3c69a4 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -381071,42 +381071,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3c6b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6a10 │ │ │ │ ldr r0, [pc, #64] @ 3c6b14 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6a10 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r4, asr #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r4, lr, ip, lsl #8 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r4, r0, ip, lsl sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r4, ror #7 │ │ │ │ - rsbeq lr, r3, ip, lsl #8 │ │ │ │ + rsbeq lr, r3, r4, lsr r5 │ │ │ │ + rsbeq lr, r3, ip, asr r5 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #10 │ │ │ │ addmi ip, r3, #53 @ 0x35 │ │ │ │ ldr r3, [pc, #28] @ 3c6b48 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -381171,39 +381171,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c6c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6ba4 │ │ │ │ ldr r0, [pc, #52] @ 3c6c98 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6ba4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e42bc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r4, lr, ip, r2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, r8, ror r2 │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r3, r8, lsl #12 │ │ │ │ - rsbeq fp, r3, r8, asr #12 │ │ │ │ + rsbeq fp, r3, r8, asr r7 │ │ │ │ + @ instruction: 0x0063b798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #1300] @ 0x514 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381410,23 +381410,23 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2704] @ 3c7aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c6db0 │ │ │ │ add fp, r7, #20480 @ 0x5000 │ │ │ │ b 3c6ebc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6ebc │ │ │ │ @@ -381448,21 +381448,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 3c7aac │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6eb4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ orr r2, r3, #48 @ 0x30 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -381508,22 +381508,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2332] @ 3c7ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6e30 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c7528 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6e88 │ │ │ │ b 3c6ebc │ │ │ │ @@ -381555,22 +381555,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2152] @ 3c7abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6f74 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6ebc │ │ │ │ ldr r3, [pc, #2128] @ 3c7ac0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381589,15 +381589,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2036] @ 3c7ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c709c │ │ │ │ add r1, sp, #38 @ 0x26 │ │ │ │ mov r0, r6 │ │ │ │ bl 3adcf0 │ │ │ │ @@ -381653,26 +381653,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 3c7acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6e20 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3c781c │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -381738,15 +381738,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1456] @ 3c7ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3c709c │ │ │ │ ldr r2, [pc, #1448] @ 3c7ad8 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -381764,27 +381764,27 @@ │ │ │ │ beq 3c792c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1352] @ 3c7adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6e80 │ │ │ │ ldr r0, [pc, #1336] @ 3c7ae0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7018 │ │ │ │ ldr r3, [pc, #1320] @ 3c7ae4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c71d8 │ │ │ │ ldr r3, [pc, #1228] @ 3c7a9c │ │ │ │ @@ -381803,39 +381803,39 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 3c7ae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c71d8 │ │ │ │ ldr r3, [pc, #1184] @ 3c7aec │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c772c │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ b 3c6ee8 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c6e88 │ │ │ │ b 3c7034 │ │ │ │ ldr r0, [pc, #1148] @ 3c7af0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6f74 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [fp] │ │ │ │ beq 3c749c │ │ │ │ ldr r3, [pc, #1116] @ 3c7af4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381854,27 +381854,27 @@ │ │ │ │ beq 3c7a74 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1020] @ 3c7af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7444 │ │ │ │ ldr r0, [pc, #1008] @ 3c7afc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6e20 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3c7998 │ │ │ │ mov ip, #0 │ │ │ │ b 3c74a8 │ │ │ │ ldr r3, [pc, #872] @ 3c7a9c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -381889,22 +381889,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #884] @ 3c7b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7658 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7724 │ │ │ │ ldr r3, [pc, #768] @ 3c7aa8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -381923,21 +381923,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3c7b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c74a8 │ │ │ │ ldr r2, [pc, #740] @ 3c7b08 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c7400 │ │ │ │ @@ -381954,21 +381954,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c7b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7400 │ │ │ │ ldr r2, [pc, #572] @ 3c7ad8 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c790c │ │ │ │ ldr r2, [pc, #492] @ 3c7a9c │ │ │ │ @@ -381983,55 +381983,55 @@ │ │ │ │ beq 3c7a24 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3c7b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7444 │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3c7450 │ │ │ │ b 3c77a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3c7b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c6e30 │ │ │ │ ldr r0, [pc, #484] @ 3c7b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3c6e80 │ │ │ │ ldr r0, [pc, #468] @ 3c7b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6eb4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 3c7b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7658 │ │ │ │ ldr r0, [pc, #432] @ 3c7b24 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c71d8 │ │ │ │ ldr r0, [pc, #416] @ 3c7b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6eb4 │ │ │ │ ldr r3, [pc, #304] @ 3c7ad0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -382049,100 +382049,100 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3c7b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c74a4 │ │ │ │ ldr r0, [pc, #280] @ 3c7b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7400 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #264] @ 3c7b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7444 │ │ │ │ ldr r0, [pc, #252] @ 3c7b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c74a8 │ │ │ │ ldr r0, [pc, #236] @ 3c7b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c6eb4 │ │ │ │ ldr r0, [pc, #216] @ 3c7b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr ip, [r9] │ │ │ │ b 3c74a8 │ │ │ │ ldr r0, [pc, #200] @ 3c7b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7444 │ │ │ │ addeq r4, lr, r0, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, lr, r0, asr #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, lr, ip, rrx │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r3, r4, ror sp │ │ │ │ + rsbeq sl, r3, r4, asr #29 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ - rsbeq sl, r3, r0, asr #23 │ │ │ │ + rsbeq sl, r3, r0, lsl sp │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - rsbeq sl, r3, r0, ror #10 │ │ │ │ + strheq sl, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r4, r0, ip, lsl #9 │ │ │ │ - rsbeq sl, r3, ip, lsl #14 │ │ │ │ + rsbeq sl, r3, ip, asr r8 │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ - rsbeq sl, r3, r4, lsl #14 │ │ │ │ + rsbeq sl, r3, r4, asr r8 │ │ │ │ andeq r2, r0, r0, asr #23 │ │ │ │ - rsbeq sl, r3, r0, ror r2 │ │ │ │ + rsbeq sl, r3, r0, asr #7 │ │ │ │ andeq r4, r0, r4, asr sp │ │ │ │ - rsbeq sl, r3, r0, asr #15 │ │ │ │ + rsbeq sl, r3, r0, lsl r9 │ │ │ │ andeq r3, r0, ip, lsl #10 │ │ │ │ - rsbeq sl, r3, r8, asr #12 │ │ │ │ - rsbeq sl, r3, r0, lsr #16 │ │ │ │ + @ instruction: 0x0063a798 │ │ │ │ + rsbeq sl, r3, r0, ror r9 │ │ │ │ andeq r2, r0, ip, lsr #10 │ │ │ │ - ldrdeq sp, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sp, r3, ip, lsr #20 │ │ │ │ andeq r3, r0, r0, ror sp │ │ │ │ - rsbeq sl, r3, r8, lsr #6 │ │ │ │ + rsbeq sl, r3, r8, ror r4 │ │ │ │ andeq r1, r0, r8, lsr r2 │ │ │ │ - rsbeq sl, r3, ip, lsr r4 │ │ │ │ - @ instruction: 0x00639f9c │ │ │ │ - rsbeq sl, r3, ip, asr #32 │ │ │ │ - rsbeq sl, r3, ip, asr #8 │ │ │ │ + rsbeq sl, r3, ip, lsl #11 │ │ │ │ + rsbeq sl, r3, ip, ror #1 │ │ │ │ + @ instruction: 0x0063a19c │ │ │ │ + @ instruction: 0x0063a59c │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - strdeq sl, [r3], #-20 @ 0xffffffec @ │ │ │ │ - ldrdeq sl, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r9, r3, ip, lsl #28 │ │ │ │ - strdeq sl, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sl, r3, r0, ror #6 │ │ │ │ - strheq r9, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sp, r3, ip, ror #11 │ │ │ │ - rsbeq sl, r3, r8, lsr #1 │ │ │ │ - ldrdeq sl, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sl, r3, ip, asr #1 │ │ │ │ + rsbeq sl, r3, r4, asr #6 │ │ │ │ + rsbeq sl, r3, ip, lsr #8 │ │ │ │ + rsbeq r9, r3, ip, asr pc │ │ │ │ + rsbeq sl, r3, r0, asr #8 │ │ │ │ + strheq sl, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sl, r3, r0 │ │ │ │ + rsbeq sp, r3, ip, lsr r7 │ │ │ │ strdeq sl, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sl, r3, ip, ror #4 │ │ │ │ - rsbeq sl, r3, ip, ror #5 │ │ │ │ - ldrdeq sl, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sl, r3, r4, lsl r1 │ │ │ │ + rsbeq sl, r3, ip, lsr #8 │ │ │ │ + rsbeq sl, r3, ip, lsl r2 │ │ │ │ + rsbeq sl, r3, r8, asr #6 │ │ │ │ + strheq sl, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sl, r3, ip, lsr r4 │ │ │ │ + rsbeq sl, r3, r4, lsr #8 │ │ │ │ + rsbeq sl, r3, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3648] @ 0xe40 │ │ │ │ sub sp, sp, #412 @ 0x19c │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [pc, #3988] @ 3c8afc │ │ │ │ @@ -382196,27 +382196,27 @@ │ │ │ │ bne 3c7fb8 │ │ │ │ bl 3ad8b0 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ ldr r9, [sp, #136] @ 0x88 │ │ │ │ ldr sl, [sp, #128] @ 0x80 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ mov r5, r9 │ │ │ │ sub r8, r0, r2 │ │ │ │ cmp r8, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ bhi 3c7fe8 │ │ │ │ mov r3, r4 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ add r2, r5, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r4, r8 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r5, #1 │ │ │ │ @@ -382448,15 +382448,15 @@ │ │ │ │ bhi 3c8808 │ │ │ │ mov r3, #22 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ b 3c7cc0 │ │ │ │ add r3, sp, #408 @ 0x198 │ │ │ │ add r1, r3, r6, lsl #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ sub r1, r1, #130 @ 0x82 │ │ │ │ bl 3a7d48 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -382790,22 +382790,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1408] @ 3c8b20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8050 │ │ │ │ ldr r1, [pc, #1396] @ 3c8b24 │ │ │ │ b 3c7d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ lsr r2, r3, #10 │ │ │ │ ldr r3, [pc, #1380] @ 3c8b28 │ │ │ │ @@ -382984,30 +382984,30 @@ │ │ │ │ mov r5, ip │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strd r0, [ip] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c91b4 │ │ │ │ ldr r3, [fp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl r3, r3, #6 │ │ │ │ @@ -383093,30 +383093,30 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r2, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #370] @ 0x172 │ │ │ │ add r3, sp, #364 @ 0x16c │ │ │ │ ldrh r8, [r3, #2] │ │ │ │ add r3, r3, #2 │ │ │ │ add r8, r8, r5 │ │ │ │ add r2, sp, #364 @ 0x16c │ │ │ │ @@ -383147,63 +383147,63 @@ │ │ │ │ @ instruction: 0x008e32b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, lr, r0, lsr #5 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ bge ff2bbb14 <__bss_end__@@Base+0xfe4f2f4c> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x008e2db8 │ │ │ │ - rsbseq r0, r9, r8, lsr sp │ │ │ │ - rsbseq r0, r9, r8, lsr #26 │ │ │ │ - @ instruction: 0x00635b90 │ │ │ │ + rsbseq r0, r9, r8, lsl #29 │ │ │ │ + rsbseq r0, r9, r8, ror lr │ │ │ │ + rsbeq r5, r3, r0, ror #25 │ │ │ │ bge ff2bbb30 <__bss_end__@@Base+0xfe4f2f68> │ │ │ │ - rsbseq r0, r9, ip, lsl #18 │ │ │ │ + rsbseq r0, r9, ip, asr sl │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r7, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsl lr │ │ │ │ - rsbeq sl, r3, r0, asr #18 │ │ │ │ + @ instruction: 0x0063aa90 │ │ │ │ andeq r5, r0, r4, lsr r1 │ │ │ │ - rsbeq sl, r3, r4, asr r6 │ │ │ │ + rsbeq sl, r3, r4, lsr #15 │ │ │ │ andeq r3, r0, r0, asr #23 │ │ │ │ - rsbeq sl, r3, r4, lsl r4 │ │ │ │ + rsbeq sl, r3, r4, ror #10 │ │ │ │ bge ff2bbb60 <__bss_end__@@Base+0xfe4f2f98> │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ - rsbeq sl, r3, ip, asr #11 │ │ │ │ + rsbeq sl, r3, ip, lsl r7 │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ - rsbeq fp, r3, r8, lsr #23 │ │ │ │ - @ instruction: 0x0063a290 │ │ │ │ - rsbeq r7, r3, ip, lsl #18 │ │ │ │ + strdeq fp, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq sl, r3, r0, ror #7 │ │ │ │ + rsbeq r7, r3, ip, asr sl │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsbeq r9, r3, r4, asr fp │ │ │ │ - rsbeq sl, r3, r8, lsr #3 │ │ │ │ - rsbeq fp, r3, r0, asr #19 │ │ │ │ + rsbeq r9, r3, r4, lsr #25 │ │ │ │ + strdeq sl, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, r3, r0, lsl fp │ │ │ │ muleq r0, r8, r2 │ │ │ │ - rsbeq sl, r3, r8, lsr r3 │ │ │ │ - rsbeq r7, r3, r8, asr #12 │ │ │ │ - rsbeq sl, r3, r0, lsr r1 │ │ │ │ + rsbeq sl, r3, r8, lsl #9 │ │ │ │ + @ instruction: 0x00637798 │ │ │ │ + rsbeq sl, r3, r0, lsl #5 │ │ │ │ andeq r2, r0, sl, lsl #27 │ │ │ │ - rsbeq sl, r3, r0, asr r1 │ │ │ │ - rsbeq r9, r3, r4, asr #18 │ │ │ │ - strheq sl, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, r3, r0, lsr #5 │ │ │ │ + @ instruction: 0x00639a94 │ │ │ │ + rsbeq sl, r3, ip, lsl #6 │ │ │ │ andeq r3, r0, r4, lsr r5 │ │ │ │ - rsbeq r9, r3, r0, ror #17 │ │ │ │ - rsbeq r4, r3, ip, ror r8 │ │ │ │ - rsbeq r9, r3, r8, lsl #18 │ │ │ │ + rsbeq r9, r3, r0, lsr sl │ │ │ │ + rsbeq r4, r3, ip, asr #19 │ │ │ │ + rsbeq r9, r3, r8, asr sl │ │ │ │ andeq r1, r0, r8, asr r4 │ │ │ │ - rsbeq r4, r3, ip, lsl #15 │ │ │ │ - ldrdeq r4, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r4, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r4, r3, r4, lsr #18 │ │ │ │ andeq r4, r0, r8, asr #13 │ │ │ │ andeq r2, r0, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r3, r8, ror #5 │ │ │ │ - rsbeq r4, r3, r8, lsr #6 │ │ │ │ - ldrsbeq pc, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, r3, ip, ror ip │ │ │ │ - rsbeq fp, r3, ip, lsr #10 │ │ │ │ + rsbeq r4, r3, r8, lsr r4 │ │ │ │ + rsbeq r4, r3, r8, ror r4 │ │ │ │ + rsbseq pc, r8, r8, lsr #10 │ │ │ │ + rsbeq sl, r3, ip, asr #27 │ │ │ │ + rsbeq fp, r3, ip, ror r6 │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ ldr r2, [sp, #356] @ 0x164 │ │ │ │ ldr r3, [sp, #360] @ 0x168 │ │ │ │ ldm r2, {r2, r7} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ sub r7, r7, r3 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -383302,30 +383302,30 @@ │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ tst r3, #1 │ │ │ │ bne 3c9148 │ │ │ │ ldr r4, [fp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r4, lsl #2] │ │ │ │ @@ -383443,15 +383443,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c9738 │ │ │ │ ldr r0, [pc, #-1144] @ 3c8b3c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add fp, fp, #1 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp fp, #16 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bne 3c81c8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -383532,51 +383532,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1520] @ 3c8b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8c98 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ add r7, r7, r3 │ │ │ │ b 3c8c98 │ │ │ │ str r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [sp, #192] @ 0xc0 │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r4, [sp, #204] @ 0xcc │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm r6, {r0, r1} │ │ │ │ adds r2, r8, #8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #172 @ 0xac │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3c8dd0 │ │ │ │ ldr r3, [pc, #-1652] @ 3c8b48 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c88dc │ │ │ │ @@ -383594,27 +383594,27 @@ │ │ │ │ str sl, [sp, #224] @ 0xe0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r6, #4] │ │ │ │ str sl, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r4, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1784] @ 3c8b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c88dc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r0, [r3, #2888] @ 0xb48 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r4, [r3, #20] │ │ │ │ bl 3ac060 │ │ │ │ ldr r3, [pc, #-1816] @ 3c8b50 │ │ │ │ @@ -383675,22 +383675,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #224] @ 0xe0 │ │ │ │ str r0, [sp, #228] @ 0xe4 │ │ │ │ str r0, [sp, #232] @ 0xe8 │ │ │ │ str r0, [sp, #236] @ 0xec │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2076] @ 3c8b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8fbc │ │ │ │ mov r0, r4 │ │ │ │ bl 3ae3c8 │ │ │ │ b 3c8294 │ │ │ │ ldr r3, [pc, #-2100] @ 3c8b5c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -383709,31 +383709,31 @@ │ │ │ │ beq 3c9628 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2204] @ 3c8b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8924 │ │ │ │ ldr r0, [pc, #-2216] @ 3c8b64 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c88dc │ │ │ │ str r5, [sp, #396] @ 0x18c │ │ │ │ cmp r6, #167772160 @ 0xa000000 │ │ │ │ bne 3c92d0 │ │ │ │ str r5, [sp, #336] @ 0x150 │ │ │ │ b 3c846c │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -383764,15 +383764,15 @@ │ │ │ │ bne 3c96ec │ │ │ │ ldr r0, [pc, #-2372] @ 3c8b68 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r6, [r3, r4, lsl #2] │ │ │ │ ldr sl, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ b 3c84e4 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ @@ -383841,32 +383841,32 @@ │ │ │ │ beq 3c9858 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2720] @ 3c8b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7bec │ │ │ │ ldr r0, [pc, #-2732] @ 3c8b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8c98 │ │ │ │ ldr r0, [pc, #-2744] @ 3c8b78 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8924 │ │ │ │ ldr r3, [pc, #-2760] @ 3c8b7c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8fe8 │ │ │ │ @@ -383883,23 +383883,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2872] @ 3c8b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8fe8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c992c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ @@ -383911,41 +383911,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2988] @ 3c8b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c94c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3c8b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8fbc │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ cmp r5, #0 │ │ │ │ add r2, r3, #14 │ │ │ │ beq 3c97a4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -383955,15 +383955,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 3c99c4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls 3c80c8 │ │ │ │ ldrb r3, [sp, #329] @ 0x149 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c80c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -383993,27 +383993,27 @@ │ │ │ │ str r3, [r1, #1584] @ 0x630 │ │ │ │ ldr r3, [sp, #352] @ 0x160 │ │ │ │ str r3, [r1, #1580] @ 0x62c │ │ │ │ b 3c7e6c │ │ │ │ ldr r0, [pc, #-3260] @ 3c8b90 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8fbc │ │ │ │ ldr r0, [pc, #-3276] @ 3c8b94 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c7bec │ │ │ │ mvn r0, #0 │ │ │ │ b 3c8064 │ │ │ │ ldr r0, [pc, #-3300] @ 3c8b98 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8fe8 │ │ │ │ ldr r3, [pc, #-3316] @ 3c8b9c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8060 │ │ │ │ @@ -384031,30 +384031,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3424] @ 3c8ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8060 │ │ │ │ ldr r0, [pc, #-3436] @ 3c8ba4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8050 │ │ │ │ ldr r0, [pc, #-3452] @ 3c8ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8060 │ │ │ │ ldr r3, [pc, #-3464] @ 3c8bac │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c96d0 │ │ │ │ @@ -384071,28 +384071,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3572] @ 3c8bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c96d0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-3588] @ 3c8bb4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c96d0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r3] │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ bl 2540a8 │ │ │ │ @@ -384135,38 +384135,38 @@ │ │ │ │ beq 3c9ac0 │ │ │ │ add r0, sp, #224 @ 0xe0 │ │ │ │ str r1, [sp, #224] @ 0xe0 │ │ │ │ str r1, [sp, #228] @ 0xe4 │ │ │ │ str r1, [sp, #232] @ 0xe8 │ │ │ │ str r1, [sp, #236] @ 0xec │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ ldr r2, [sp, #224] @ 0xe0 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3824] @ 3c8bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8154 │ │ │ │ ldr r0, [pc, #-3836] @ 3c8bcc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c8154 │ │ │ │ ldr r3, [pc, #-3876] @ 3c8bd0 │ │ │ │ ldr r1, [pc, #-3876] @ 3c8bd4 │ │ │ │ ldr r0, [pc, #-3876] @ 3c8bd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1056 @ 0x420 │ │ │ │ ldr r2, [pc, #-3884] @ 3c8bdc │ │ │ │ @@ -384332,37 +384332,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3c9de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c9cc8 │ │ │ │ ldr r0, [pc, #48] @ 3c9dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c9cc8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umulleq r1, lr, r4, r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, lr, r4, ror r1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r1, lr, r0, lsr #2 │ │ │ │ andeq r4, r0, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x00639d9c │ │ │ │ - strheq r9, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r9, r3, ip, ror #29 │ │ │ │ + rsbeq r9, r3, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3c9f2c │ │ │ │ ldr r3, [pc, #288] @ 3c9f30 │ │ │ │ @@ -384418,40 +384418,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c9f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c9e4c │ │ │ │ ldr r0, [pc, #52] @ 3c9f50 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c9e4c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r8, lsl r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [lr], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ ldrdeq r0, [lr], r0 @ │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r8, ror ip │ │ │ │ - @ instruction: 0x00639c9c │ │ │ │ + rsbeq r9, r3, r8, asr #27 │ │ │ │ + rsbeq r9, r3, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #548] @ 3ca190 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #544] @ 3ca194 │ │ │ │ @@ -384512,15 +384512,15 @@ │ │ │ │ bne 3ca18c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3c9c78 │ │ │ │ ldr r0, [pc, #328] @ 3ca1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c9fc8 │ │ │ │ ldr r3, [pc, #316] @ 3ca1b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c9fac │ │ │ │ ldr r3, [pc, #280] @ 3ca1a0 │ │ │ │ @@ -384536,22 +384536,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3ca1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c9fac │ │ │ │ ldr r3, [pc, #204] @ 3ca1bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca028 │ │ │ │ ldr r3, [pc, #156] @ 3ca1a0 │ │ │ │ @@ -384567,49 +384567,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3ca1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ca028 │ │ │ │ ldr r0, [pc, #88] @ 3ca1c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3c9fac │ │ │ │ ldr r0, [pc, #72] @ 3ca1c8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ca028 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e0eb4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, r0, lsr #29 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r0, lr, ip, asr #28 │ │ │ │ strdeq r0, [lr], r4 │ │ │ │ - rsbeq fp, r3, r0, lsr #32 │ │ │ │ + rsbeq fp, r3, r0, ror r1 │ │ │ │ andeq r4, r0, r8, ror #18 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r4, lsl #22 │ │ │ │ + rsbeq r9, r3, r4, asr ip │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ - rsbeq r9, r3, ip, asr fp │ │ │ │ - rsbeq r9, r3, r4, lsr #21 │ │ │ │ - rsbeq r9, r3, r0, ror fp │ │ │ │ + rsbeq r9, r3, ip, lsr #25 │ │ │ │ + strdeq r9, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r3, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #3508] @ 0xdb4 │ │ │ │ @@ -384705,21 +384705,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ca398 │ │ │ │ ldr r3, [pc, #256] @ 3ca488 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ca3dc │ │ │ │ mov r9, #0 │ │ │ │ @@ -384758,45 +384758,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ca4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ca394 │ │ │ │ ldr r0, [pc, #76] @ 3ca4a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ca394 │ │ │ │ ldr r0, [pc, #64] @ 3ca4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ca398 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r0, lr, ip, fp │ │ │ │ - rsbseq lr, r8, r4, lsr ip │ │ │ │ + rsbseq lr, r8, r4, lsl #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, ip, lsr #19 │ │ │ │ + strdeq r9, [r3], #-172 @ 0xffffff54 @ │ │ │ │ addeq r0, lr, r4, lsl #21 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r8, lsr #18 │ │ │ │ - rsbeq r9, r3, r8, ror #18 │ │ │ │ - rsbeq r9, r3, r8, ror #17 │ │ │ │ + rsbeq r9, r3, r8, ror sl │ │ │ │ + strheq r9, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, r3, r8, lsr sl │ │ │ │ │ │ │ │ 003ca4b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384971,42 +384971,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3ca7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca5fc │ │ │ │ ldr r0, [pc, #60] @ 3ca7dc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3ca5fc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r4, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, r4, asr #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r0, lr, ip, ror #15 │ │ │ │ addeq r0, lr, r4, ror #14 │ │ │ │ andeq r3, r0, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, ip, ror r6 │ │ │ │ - rsbeq r9, r3, r4, lsr #13 │ │ │ │ + rsbeq r9, r3, ip, asr #15 │ │ │ │ + strdeq r9, [r3], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 003ca7e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #392] @ 3ca980 │ │ │ │ @@ -385091,38 +385091,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3ca9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ca840 │ │ │ │ ldr r0, [pc, #48] @ 3ca9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ca840 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, lsr #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, lr, r8, lsl r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r0, lr, r0, ror r5 │ │ │ │ andeq r3, r0, r4, ror r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r3, r0, asr r7 │ │ │ │ - rsbeq sl, r3, r8, ror #14 │ │ │ │ + rsbeq sl, r3, r0, lsr #17 │ │ │ │ + strheq sl, [r3], #-136 @ 0xffffff78 @ │ │ │ │ tst r2, #67108864 @ 0x4000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ sub r1, r1, #16384 @ 0x4000 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385225,26 +385225,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3cae40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cab94 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cacfc │ │ │ │ ldr r2, [pc, #680] @ 3cae44 │ │ │ │ ldr r3, [pc, #628] @ 3cae14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -385282,23 +385282,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cae4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3caa90 │ │ │ │ ldr r3, [pc, #484] @ 3cae50 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -385317,26 +385317,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3cae54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3caa9c │ │ │ │ ldr r2, [pc, #340] @ 3cae58 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cab94 │ │ │ │ ldr r2, [pc, #288] @ 3cae38 │ │ │ │ @@ -385353,84 +385353,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3cae5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cab94 │ │ │ │ ldr r0, [pc, #200] @ 3cae60 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3caa9c │ │ │ │ ldr r0, [pc, #172] @ 3cae64 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cab94 │ │ │ │ ldr r0, [pc, #140] @ 3cae68 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3caa90 │ │ │ │ ldr r0, [pc, #124] @ 3cae6c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cab94 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq ip, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r9, r4, asr #28 │ │ │ │ strdeq r0, [lr], r0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq ip, r7, r4, lsr r8 │ │ │ │ addeq r0, lr, r0, lsl #7 │ │ │ │ addeq sp, r8, r4, lsl #30 │ │ │ │ andeq r4, r0, ip, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r9, r3, r8, ror r4 │ │ │ │ + rsbeq r9, r3, r8, asr #11 │ │ │ │ addeq r0, lr, r8, lsl #5 │ │ │ │ andeq r3, r0, ip, lsr #31 │ │ │ │ - rsbeq r9, r3, ip, lsl r2 │ │ │ │ + rsbeq r9, r3, ip, ror #6 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - rsbeq r9, r3, ip, ror #4 │ │ │ │ + strheq r9, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ @ instruction: 0x00003bb0 │ │ │ │ - rsbeq r9, r3, r8, lsr r3 │ │ │ │ - rsbeq r9, r3, r8, lsl r2 │ │ │ │ - rsbeq r9, r3, r4, ror r3 │ │ │ │ - rsbeq r9, r3, r4, lsl r1 │ │ │ │ - rsbeq r9, r3, ip, ror #4 │ │ │ │ + rsbeq r9, r3, r8, lsl #9 │ │ │ │ + rsbeq r9, r3, r8, ror #6 │ │ │ │ + rsbeq r9, r3, r4, asr #9 │ │ │ │ + rsbeq r9, r3, r4, ror #4 │ │ │ │ + strheq r9, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 003cae70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #792] @ 3cb1a0 │ │ │ │ @@ -385498,27 +385498,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3cb1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cafe4 │ │ │ │ ldr r2, [pc, #484] @ 3cb1b8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cb0b0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -385560,22 +385560,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3cb1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3caf14 │ │ │ │ ldr r2, [pc, #288] @ 3cb1d8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cafe0 │ │ │ │ ldr r2, [pc, #244] @ 3cb1c0 │ │ │ │ @@ -385592,70 +385592,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3cb1dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cafe0 │ │ │ │ ldr r0, [pc, #152] @ 3cb1e0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cafe0 │ │ │ │ ldr r0, [pc, #124] @ 3cb1e4 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cafe4 │ │ │ │ ldr r0, [pc, #88] @ 3cb1e8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3caf14 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r9, ip, ror r8 │ │ │ │ + rsbseq ip, r9, ip, asr #19 │ │ │ │ andeq r4, r0, pc, asr #11 │ │ │ │ addeq pc, sp, r8, ror #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, sp, r8, asr pc @ │ │ │ │ strdeq sp, [r8], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, ror #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r9, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, r3, r4, lsl #8 │ │ │ │ addeq pc, sp, r8, lsr lr @ │ │ │ │ andeq r4, r0, ip, lsl #21 │ │ │ │ - strdeq r9, [r3], #-0 @ │ │ │ │ + rsbeq r9, r3, r0, asr #4 │ │ │ │ andeq r3, r0, r8, lsr #4 │ │ │ │ - ldrdeq r9, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r9, r3, ip, lsr #4 │ │ │ │ - rsbeq r9, r3, ip, asr r1 │ │ │ │ - rsbeq r9, r3, ip, ror r0 │ │ │ │ + rsbeq r9, r3, ip, lsr #6 │ │ │ │ + rsbeq r9, r3, ip, ror r3 │ │ │ │ + rsbeq r9, r3, ip, lsr #5 │ │ │ │ + rsbeq r9, r3, ip, asr #3 │ │ │ │ │ │ │ │ 003cb1ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -385671,15 +385671,15 @@ │ │ │ │ stm sp, {r1, r3, r6} │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #272] @ 3cb344 │ │ │ │ add r5, r6, #133120 @ 0x20800 │ │ │ │ add r7, r6, #134144 @ 0x20c00 │ │ │ │ add sl, r6, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ mov r2, #1440 @ 0x5a0 │ │ │ │ mov r0, #1024 @ 0x400 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, r7, #336 @ 0x150 │ │ │ │ str r4, [sl, #2116] @ 0x844 │ │ │ │ str r2, [r3] │ │ │ │ stmib r3, {r0, r6} │ │ │ │ @@ -385697,15 +385697,15 @@ │ │ │ │ bl 2532b0 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r6, [r4], #20 │ │ │ │ cmp r4, r7 │ │ │ │ bne 3cb288 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ add r4, r5, #116 @ 0x74 │ │ │ │ add r7, r5, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -385713,64 +385713,64 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ bl 3a9ae8 │ │ │ │ cmp r7, r4 │ │ │ │ bne 3cb2c4 │ │ │ │ add r0, r5, #840 @ 0x348 │ │ │ │ bl 3abcc4 │ │ │ │ ldr r0, [sl, #3512] @ 0xdb8 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r3, [pc, #88] @ 3cb34c │ │ │ │ ldr r2, [pc, #88] @ 3cb350 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #84] @ 3cb354 │ │ │ │ add r3, r3, #1088 @ 0x440 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, sl, #64 @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ bl 3a8d40 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c1e60 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffff6818 │ │ │ │ - ldrsbeq sp, [r8], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq lr, r1, ip, asr #30 │ │ │ │ - rsbeq r8, r1, r4, lsr #2 │ │ │ │ + rsbseq sp, r8, ip, lsr #26 │ │ │ │ + @ instruction: 0x0061f09c │ │ │ │ + rsbeq r8, r1, r4, ror r2 │ │ │ │ │ │ │ │ 003cb358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r8, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r8, #2116] @ 0x844 │ │ │ │ mov r7, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3cb38c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2535bc │ │ │ │ add r6, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #852 @ 0x354 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3cb3b0 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne 3cb398 │ │ │ │ add r7, r7, #133120 @ 0x20800 │ │ │ │ mov r4, #0 │ │ │ │ @@ -385872,20 +385872,20 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r5, r7, r2, r3 │ │ │ │ bne 3cb5c4 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r4, r4, #20 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ strb r9, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne 3cb508 │ │ │ │ ldrh r3, [sl] │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3cb580 │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ @@ -385927,59 +385927,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cb6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cb53c │ │ │ │ ldr r0, [sl, #3508] @ 0xdb4 │ │ │ │ bl 58ecd8 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [sl, #2116] @ 0x844 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #92] @ 3cb6cc │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b4228 │ │ │ │ + bl 9b4378 │ │ │ │ b 3cb580 │ │ │ │ ldr r0, [pc, #64] @ 3cb6d0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cb53c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq pc, sp, r4, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, sp, ip, lsr r9 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ umulleq pc, sp, ip, r8 @ │ │ │ │ andeq r2, r0, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r3, r8, asr sp │ │ │ │ + rsbeq r6, r3, r8, lsr #29 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r6, r3, r8, ror #26 │ │ │ │ + strheq r6, [r3], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ 3cb7b8 │ │ │ │ ldr ip, [pc, #204] @ 3cb7bc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -386159,27 +386159,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq fp, sl, r4, lsr pc │ │ │ │ + rsbseq ip, sl, r4, lsl #1 │ │ │ │ ldr r0, [pc, #4] @ 3cb9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq lr, r9, ip, asr r7 │ │ │ │ - b 750a8c │ │ │ │ + b 750bdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r3, r6, #6144 @ 0x1800 │ │ │ │ add ip, r6, #4096 @ 0x1000 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r5, [pc, #152] @ 3cbaa4 │ │ │ │ ldr lr, [pc, #152] @ 3cbaa8 │ │ │ │ ldr r4, [pc, #152] @ 3cbaac │ │ │ │ @@ -386442,15 +386442,15 @@ │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ b 3cbaf8 │ │ │ │ ldr r0, [r4, #1820] @ 0x71c │ │ │ │ mov r1, #0 │ │ │ │ b 3cbaf8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r4, r4, #6144 @ 0x1800 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [pc, #240] @ 3cbf30 │ │ │ │ ldr ip, [pc, #240] @ 3cbf34 │ │ │ │ ldr lr, [pc, #240] @ 3cbf38 │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -386504,16 +386504,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ b 3cbaf8 │ │ │ │ add r4, r0, #1840 @ 0x730 │ │ │ │ ldrh r0, [r4, #6] │ │ │ │ mov r1, #0 │ │ │ │ b 3cbaf8 │ │ │ │ - rsbseq fp, sl, r3, asr #24 │ │ │ │ - rsbseq fp, sl, r4, asr ip │ │ │ │ + @ instruction: 0x007abd93 │ │ │ │ + rsbseq fp, sl, r4, lsr #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386525,44 +386525,44 @@ │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ b 3cbf74 │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ add r4, r4, #30 │ │ │ │ str r4, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r4, r4, #30 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r4 │ │ │ │ bcs 3cbf64 │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #2048] @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cbfa8 │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b3e10 │ │ │ │ + b 9b3f60 │ │ │ │ mov r3, #30 │ │ │ │ umull r4, r9, r2, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ adds r6, r4, r2 │ │ │ │ mov r0, #1 │ │ │ │ adc r8, r9, r8 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r8 │ │ │ │ addcs r9, r9, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ adc r3, r9, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b4228 │ │ │ │ + b 9b4378 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3cbf3c │ │ │ │ @@ -386652,25 +386652,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #200] @ 3cc248 │ │ │ │ ldr r1, [pc, #200] @ 3cc24c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #168] @ 3cc250 │ │ │ │ ldr r2, [pc, #168] @ 3cc254 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3cc258 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -386681,43 +386681,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #112] @ 3cc264 │ │ │ │ ldr r1, [pc, #112] @ 3cc268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq fp, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sp, r0, r4, lsl #28 │ │ │ │ - rsbeq r6, r5, r4, lsr #1 │ │ │ │ - ldrdeq lr, [r1], #-0 @ │ │ │ │ - rsbeq r7, r1, r8, lsr #5 │ │ │ │ + rsbseq fp, sl, ip, asr #18 │ │ │ │ + rsbeq sp, r0, r4, asr pc │ │ │ │ + strdeq r6, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, r1, r0, lsr #4 │ │ │ │ + strdeq r7, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq r8, r3, ip, lsr pc │ │ │ │ + rsbeq r9, r3, ip, lsl #1 │ │ │ │ teqhi r9, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ addeq sp, r9, r0, lsr pc │ │ │ │ addeq r4, ip, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386730,28 +386730,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #432] @ 3cc468 │ │ │ │ ldr r1, [pc, #432] @ 3cc46c │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #1 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mvn r1, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #380] @ 3cc470 │ │ │ │ strb r1, [r3, #52] @ 0x34 │ │ │ │ strb sl, [r3, #61] @ 0x3d │ │ │ │ str r7, [sp] │ │ │ │ add r7, r4, #6208 @ 0x1840 │ │ │ │ @@ -386761,25 +386761,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add fp, r4, #6400 @ 0x1900 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r2, [pc, #320] @ 3cc474 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 706908 │ │ │ │ + bl 706a58 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ bl 41b7d0 │ │ │ │ mov r1, sl │ │ │ │ @@ -386799,15 +386799,15 @@ │ │ │ │ add r3, r5, #1904 @ 0x770 │ │ │ │ ldrh r2, [r7] │ │ │ │ strh r2, [r3, #6] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ strh r2, [r3, #8] │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ strh r2, [r3, #10] │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -386828,31 +386828,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b3d34 │ │ │ │ + bl 9b3e84 │ │ │ │ str r7, [r5, #2140] @ 0x85c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsbeq fp, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r3, r4, lsl #29 │ │ │ │ - rsbeq r8, r3, r0, ror #28 │ │ │ │ - rsbeq sp, r0, r8, lsr #25 │ │ │ │ - rsbeq r5, r5, r4, asr #30 │ │ │ │ + rsbseq fp, sl, r4, lsr #16 │ │ │ │ + ldrdeq r8, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + strheq r8, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq sp, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00656094 │ │ │ │ addeq sp, r9, r0, lsr #28 │ │ │ │ - ldrdeq r8, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, r3, r4, lsr #30 │ │ │ │ rscne r8, ip, r9, lsr #2 │ │ │ │ @ instruction: 0xffff8139 │ │ │ │ strdeq pc, [lr], r0 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386921,24 +386921,24 @@ │ │ │ │ bl 58ecd8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f504 │ │ │ │ b 3cc540 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r9, r0 │ │ │ │ bl 255a7c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #3 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r0, [r7, #1852] @ 0x73c │ │ │ │ bl 58ecd8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 58f564 │ │ │ │ mov r0, r8 │ │ │ │ bl 2535bc │ │ │ │ @@ -386963,25 +386963,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3cc6c8 │ │ │ │ ldr r1, [pc, #136] @ 3cc6cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #116] @ 3cc6d0 │ │ │ │ ldr r1, [pc, #116] @ 3cc6d4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 3cc6d8 │ │ │ │ ldr r2, [pc, #84] @ 3cc6dc │ │ │ │ add r1, r6, #5952 @ 0x1740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -386992,56 +386992,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, sl, ip, lsr #6 │ │ │ │ - rsbeq r8, r3, r0, asr #21 │ │ │ │ - rsbeq r8, r3, ip, asr #21 │ │ │ │ - rsbeq sp, r0, r8, lsl #18 │ │ │ │ - rsbeq r5, r5, r8, lsr #23 │ │ │ │ - @ instruction: 0x00630098 │ │ │ │ - rsbeq lr, r2, r8, lsr #1 │ │ │ │ + rsbseq fp, sl, ip, ror r4 │ │ │ │ + rsbeq r8, r3, r0, lsl ip │ │ │ │ + rsbeq r8, r3, ip, lsl ip │ │ │ │ + rsbeq sp, r0, r8, asr sl │ │ │ │ + strdeq r5, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, r3, r8, ror #3 │ │ │ │ + strdeq lr, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #104] @ 3cc760 │ │ │ │ ldr r2, [pc, #104] @ 3cc764 │ │ │ │ ldr r1, [pc, #104] @ 3cc768 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2128] @ 0x850 │ │ │ │ bl 2535bc │ │ │ │ ldr r6, [r5, #2140] @ 0x85c │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r3 │ │ │ │ str r3, [r5, #2128] @ 0x850 │ │ │ │ beq 3cc750 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b3e10 │ │ │ │ + bl 9b3f60 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [r4, #1852] @ 0x73c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 58eda4 │ │ │ │ - rsbseq fp, sl, ip, asr r2 │ │ │ │ - strdeq r8, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r8, r3, r4, lsl #20 │ │ │ │ + rsbseq fp, sl, ip, lsr #7 │ │ │ │ + rsbeq r8, r3, r4, asr #22 │ │ │ │ + rsbeq r8, r3, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 58ed08 │ │ │ │ @@ -387061,26 +387061,26 @@ │ │ │ │ ldrh r3, [r4] │ │ │ │ ldr r2, [pc, #60] @ 3cc804 │ │ │ │ orr r3, r3, #32 │ │ │ │ strh r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r2, [r4] │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 41d9c0 │ │ │ │ - rsbseq fp, sl, r4, asr #3 │ │ │ │ - @ instruction: 0x00616c90 │ │ │ │ - rsbeq sp, r1, r8, lsl #21 │ │ │ │ + rsbseq fp, sl, r4, lsl r3 │ │ │ │ + rsbeq r6, r1, r0, ror #27 │ │ │ │ + ldrdeq sp, [r1], #-184 @ 0xffffff48 @ │ │ │ │ ldrb r3, [r0, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -387099,43 +387099,43 @@ │ │ │ │ ldr r2, [pc, #72] @ 3cc8a4 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cbf3c │ │ │ │ - rsbseq fp, sl, r8, lsl #2 │ │ │ │ - ldrdeq r6, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq sp, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq fp, sl, r8, asr r2 │ │ │ │ + rsbeq r6, r1, r4, lsr #26 │ │ │ │ + rsbeq sp, r1, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #432] @ 3cca70 │ │ │ │ ldr r2, [pc, #432] @ 3cca74 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #428] @ 3cca78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1856 @ 0x740 │ │ │ │ @@ -387150,15 +387150,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r4, #1808] @ 0x710 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r2, [r3] │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -387227,19 +387227,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x007ab098 │ │ │ │ - rsbeq r8, r3, r8, lsr #16 │ │ │ │ - rsbeq r8, r3, r8, lsr r8 │ │ │ │ - rsbeq sp, r1, r8, lsr #18 │ │ │ │ - rsbeq r6, r1, ip, lsl #22 │ │ │ │ + rsbseq fp, sl, r8, ror #3 │ │ │ │ + rsbeq r8, r3, r8, ror r9 │ │ │ │ + rsbeq r8, r3, r8, lsl #19 │ │ │ │ + rsbeq sp, r1, r8, ror sl │ │ │ │ + rsbeq r6, r1, ip, asr ip │ │ │ │ strvc r0, [r0], #0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ stmdavc r9!, {ip} │ │ │ │ strbeq r0, [r1, #1505]! @ 0x5e1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -387294,15 +387294,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ sub fp, r8, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ ldr r9, [r5, #1760] @ 0x6e0 │ │ │ │ mov r4, #1 │ │ │ │ lsl r9, r9, #19 │ │ │ │ @@ -387318,30 +387318,30 @@ │ │ │ │ sub r3, r8, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [r5, #1776] @ 0x6f0 │ │ │ │ sub r3, r8, #20 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r4, [r8, #-16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r8, r8, #12 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r3, r7 │ │ │ │ orr r0, r0, #40960 @ 0xa000 │ │ │ │ str r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -387352,30 +387352,30 @@ │ │ │ │ ldrh ip, [r5] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr ip, ip, #4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ strh ip, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, r4 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9c0 │ │ │ │ mov r0, r4 │ │ │ │ b 3ccb04 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq lr, sp, r0, ror #6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, sp, r8, lsl r3 │ │ │ │ - rsbseq sl, sl, r0, lsl #28 │ │ │ │ - strdeq sp, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r6, r1, ip, asr #17 │ │ │ │ + rsbseq sl, sl, r0, asr pc │ │ │ │ + rsbeq sp, r1, r4, asr #16 │ │ │ │ + rsbeq r6, r1, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #568] @ 3ccef4 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387385,15 +387385,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr ip, [r4, #1804] @ 0x70c │ │ │ │ ldr r2, [r4, #1796] @ 0x704 │ │ │ │ add r3, ip, r5 │ │ │ │ cmp r3, r2 │ │ │ │ mov r8, r0 │ │ │ │ bls 3ccd24 │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -387413,29 +387413,29 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r6, ip, r3 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r6, [r4, #1804] @ 0x70c │ │ │ │ add r6, r5, r6 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -387458,30 +387458,30 @@ │ │ │ │ str r3, [fp, #4] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r3, [r4, #1804] @ 0x70c │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr sl, [r4, #1792] @ 0x700 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r5, r7, r5 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #16] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r6, #31 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -387497,15 +387497,15 @@ │ │ │ │ add r3, ip, r1 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r5, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -387514,19 +387514,19 @@ │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, ip │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3ccde4 │ │ │ │ - @ instruction: 0x007aac9c │ │ │ │ - rsbeq sp, r1, r0, lsl #11 │ │ │ │ - rsbeq r6, r1, r4, asr r7 │ │ │ │ + rsbseq sl, sl, ip, ror #27 │ │ │ │ + ldrdeq sp, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r6, r1, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3908] @ 3cde60 │ │ │ │ ldr r3, [pc, #3908] @ 3cde64 │ │ │ │ @@ -387612,15 +387612,15 @@ │ │ │ │ ldr r2, [pc, #3612] @ 3cde7c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #3608] @ 3cde80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #3588] @ 3cde84 │ │ │ │ ldr r3, [pc, #3552] @ 3cde64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -387640,15 +387640,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, fp │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ tst r4, #16 │ │ │ │ bne 3cd304 │ │ │ │ tst r4, #8 │ │ │ │ addne r3, fp, #4096 @ 0x1000 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #1880] @ 0x758 │ │ │ │ tst r4, #4 │ │ │ │ @@ -387699,15 +387699,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ and r2, r4, #206 @ 0xce │ │ │ │ ldrb r3, [fp, #1826] @ 0x722 │ │ │ │ and r1, r2, #192 @ 0xc0 │ │ │ │ and r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ orr r3, r3, r2 │ │ │ │ beq 3cd30c │ │ │ │ @@ -387915,15 +387915,15 @@ │ │ │ │ b 3cd1f8 │ │ │ │ ldr r1, [pc, #2456] @ 3cdeb8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #1884] @ 0x75c │ │ │ │ ldr r2, [r4, #1776] @ 0x6f0 │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -387938,15 +387938,15 @@ │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ adc fp, r2, r3, asr #31 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ stm r7, {r0, r1} │ │ │ │ @@ -387956,47 +387956,47 @@ │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -388004,24 +388004,24 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -388029,15 +388029,15 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, r8 │ │ │ │ bge 3cd02c │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ ldrne r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ strne r8, [r3, #2136] @ 0x858 │ │ │ │ @@ -388061,30 +388061,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ asr r1, r8, #31 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ stm r7, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [r2, #2136] @ 0x858 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r2, #2136] @ 0x858 │ │ │ │ bne 3cd7ec │ │ │ │ @@ -388105,29 +388105,29 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ bic r3, r6, #-2113929216 @ 0x82000000 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ tst r6, #268435456 @ 0x10000000 │ │ │ │ beq 3cd9d0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r3, r1, #131072 @ 0x20000 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ str r8, [sp, #148] @ 0x94 │ │ │ │ @@ -388384,15 +388384,15 @@ │ │ │ │ orr r3, r3, r4, lsl #8 │ │ │ │ strb r3, [r9, #16] │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r4, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ strb r3, [r9, #17] │ │ │ │ orr r4, r4, r2, lsl #8 │ │ │ │ - bl 9d7644 │ │ │ │ + bl 9d7794 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strb fp, [r9, #24] │ │ │ │ strb fp, [r9, #25] │ │ │ │ sub r5, r5, r7 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -388505,35 +388505,35 @@ │ │ │ │ add r0, r6, sl │ │ │ │ mov r2, r4 │ │ │ │ add r1, r0, r7 │ │ │ │ bl 2540a8 │ │ │ │ b 3cdda0 │ │ │ │ addeq sp, sp, r8, lsl #30 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, sl, r1, asr #17 │ │ │ │ + rsbseq sl, sl, r1, lsl sl │ │ │ │ @ instruction: 0x008ddeb8 │ │ │ │ - rsbseq sl, sl, r0, ror r9 │ │ │ │ - rsbeq sp, r1, r8, ror #4 │ │ │ │ - rsbseq sl, sl, r0, lsl r9 │ │ │ │ - strdeq sp, [r1], #-16 @ │ │ │ │ - rsbeq r6, r1, r0, asr #7 │ │ │ │ + rsbseq sl, sl, r0, asr #21 │ │ │ │ + strheq sp, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq sl, sl, r0, ror #20 │ │ │ │ + rsbeq sp, r1, r0, asr #6 │ │ │ │ + rsbeq r6, r1, r0, lsl r5 │ │ │ │ addeq sp, sp, r4, lsr #27 │ │ │ │ - @ instruction: 0x007aa890 │ │ │ │ - @ instruction: 0x0060ce94 │ │ │ │ - rsbeq r5, r5, r4, lsr r1 │ │ │ │ + rsbseq sl, sl, r0, ror #19 │ │ │ │ + rsbeq ip, r0, r4, ror #31 │ │ │ │ + rsbeq r5, r5, r4, lsl #5 │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ svceq 0x0003ffbf │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ - rsbseq sl, sl, r4, lsr #15 │ │ │ │ - rsbeq ip, r0, ip, lsr #27 │ │ │ │ - rsbeq r5, r5, ip, asr #32 │ │ │ │ + ldrsheq sl, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq ip, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x0065519c │ │ │ │ addeq sp, sp, ip, asr #22 │ │ │ │ - rsbseq sl, sl, sp, asr #9 │ │ │ │ - rsbeq r5, r1, r4, lsl #30 │ │ │ │ + rsbseq sl, sl, sp, lsl r6 │ │ │ │ + rsbeq r6, r1, r4, asr r0 │ │ │ │ stmdaeq r7, {} @ │ │ │ │ stmdaeq r4, {} @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -388703,15 +388703,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r7, [r0, #1764] @ 0x6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov fp, #1 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ add r3, r6, #2064 @ 0x810 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -388724,15 +388724,15 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ @@ -388743,84 +388743,84 @@ │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, #16 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -388830,28 +388830,28 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ adc r3, sl, #0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrh r3, [r3, #28] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add ip, sp, #74 @ 0x4a │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #28 │ │ │ │ @@ -388860,28 +388860,28 @@ │ │ │ │ mov r8, #2 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #30] │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -388889,27 +388889,27 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r6, #2096] @ 0x830 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r9, r3 │ │ │ │ @@ -388919,27 +388919,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r8, r2 │ │ │ │ adds r2, r3, #32 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2100] @ 0x834 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -388947,115 +388947,115 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #36 @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #40 @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #48 @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2120] @ 0x848 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r3, #56 @ 0x38 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #60] @ 0x3c │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ @@ -389063,40 +389063,40 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ adds r2, sl, #60 @ 0x3c │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #62] @ 0x3e │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adds r2, sl, #62 @ 0x3e │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [r4, #1760] @ 0x6e0 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r4, #1760] @ 0x6e0 │ │ │ │ b 3cdfb0 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ str r7, [r4, #1888] @ 0x760 │ │ │ │ b 3cdfb0 │ │ │ │ @@ -389122,30 +389122,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ strh r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9c0 │ │ │ │ mov r0, r4 │ │ │ │ strh r6, [r5] │ │ │ │ bl 3cbf3c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #776] @ 3ceb5c │ │ │ │ ldr r3, [pc, #720] @ 3ceb28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -389170,15 +389170,15 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ strh r3, [r5, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #660] @ 3ceb6c │ │ │ │ ldr r3, [pc, #588] @ 3ceb28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -389235,15 +389235,15 @@ │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3cbf3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1820] @ 0x71c │ │ │ │ b 3cdfb0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #408] @ 3ceb78 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r3, #8] │ │ │ │ ldr r3, [pc, #316] @ 3ceb28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389323,29 +389323,29 @@ │ │ │ │ str ip, [r4, #1840]! @ 0x730 │ │ │ │ strh r0, [r4, #4] │ │ │ │ strh r1, [r5] │ │ │ │ b 3cdf9c │ │ │ │ addeq ip, sp, ip, lsr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq ip, [sp], ip @ │ │ │ │ - ldrsheq r9, [sl], #-130 @ 0xffffff7e @ │ │ │ │ + rsbseq r9, sl, r2, asr #20 │ │ │ │ addeq ip, sp, ip, ror #28 │ │ │ │ - rsbseq r9, sl, r4, ror #17 │ │ │ │ + rsbseq r9, sl, r4, lsr sl │ │ │ │ umulleq ip, sp, r8, sp │ │ │ │ addeq ip, sp, r8, asr #26 │ │ │ │ - rsbeq ip, r1, r4, ror #1 │ │ │ │ - ldrsheq r9, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - strheq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq fp, r1, ip, ror #20 │ │ │ │ - rsbseq r9, sl, r8, ror r1 │ │ │ │ - rsbeq r4, r1, r4, asr #24 │ │ │ │ + rsbeq ip, r1, r4, lsr r2 │ │ │ │ + rsbseq r9, sl, r4, asr #18 │ │ │ │ + rsbeq r5, r1, r8, lsl #8 │ │ │ │ + strheq fp, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r9, sl, r8, asr #5 │ │ │ │ + @ instruction: 0x00614d94 │ │ │ │ ldrdeq ip, [sp], r0 │ │ │ │ - ldrheq r9, [sl], #-4 @ │ │ │ │ - @ instruction: 0x0061b998 │ │ │ │ - rsbeq r4, r1, ip, ror #22 │ │ │ │ + rsbseq r9, sl, r4, lsl #4 │ │ │ │ + rsbeq fp, r1, r8, ror #21 │ │ │ │ + strheq r4, [r1], #-204 @ 0xffffff34 @ │ │ │ │ addeq ip, sp, ip, asr #10 │ │ │ │ addeq ip, sp, r8, lsl #10 │ │ │ │ umulleq ip, sp, r0, r4 │ │ │ │ addeq ip, sp, r8, asr #8 │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ svceq 0x0003ffbf │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ @@ -389375,15 +389375,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r4, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf618 │ │ │ │ ldrb r3, [r4, #1833] @ 0x729 │ │ │ │ tst r3, #8 │ │ │ │ beq 3cf618 │ │ │ │ ldr r9, [r4, #1816] @ 0x718 │ │ │ │ @@ -389422,15 +389422,15 @@ │ │ │ │ adc r3, r2, r3, asr #31 │ │ │ │ add fp, sp, #124 @ 0x7c │ │ │ │ str r9, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str ip, [sp, #32] │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r5, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1} │ │ │ │ @@ -389440,15 +389440,15 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r7, #4 │ │ │ │ adc r1, r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ @@ -389458,83 +389458,83 @@ │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ mov r6, #4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #12 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ cmp lr, r9 │ │ │ │ bge 3cf300 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -389556,44 +389556,44 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r9, r8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r7, #1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, #0 │ │ │ │ bl 253148 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -389601,15 +389601,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ bic r7, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orrne r7, r7, #822083584 @ 0x31000000 │ │ │ │ orreq r7, r7, #805306368 @ 0x30000000 │ │ │ │ @@ -389630,51 +389630,51 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sl, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r2, r2, r9 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -389792,15 +389792,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9c0 │ │ │ │ b 3cf158 │ │ │ │ @@ -389848,15 +389848,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3cf650 │ │ │ │ ldr r1, [pc, #764] @ 3cf654 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ bl 41d9c0 │ │ │ │ b 3cf158 │ │ │ │ @@ -389900,15 +389900,15 @@ │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r6, #12 │ │ │ │ @@ -389916,24 +389916,24 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r9, [sp, #20] │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ sub r3, r9, #12 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, r7, #16 │ │ │ │ @@ -389958,15 +389958,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 3cf660 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 41d9c0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ @@ -390027,30 +390027,30 @@ │ │ │ │ b 3cf284 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3cf158 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, ip, ror #4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, sl, r4, ror sp │ │ │ │ - rsbeq fp, r1, r4, ror #12 │ │ │ │ - rsbeq r4, r1, r8, lsr r8 │ │ │ │ + rsbseq r8, sl, r4, asr #29 │ │ │ │ + strheq fp, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r4, r1, r8, lsl #19 │ │ │ │ addeq fp, sp, r4, asr #25 │ │ │ │ - ldrsheq r8, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - strheq r4, [r1], #-20 @ 0xffffffec @ │ │ │ │ - ldrdeq sl, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r8, sl, r0, lsr #12 │ │ │ │ - strdeq sl, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq r4, [r1], #-8 @ │ │ │ │ - rsbseq r8, sl, ip, asr r4 │ │ │ │ - rsbeq r3, r1, r8, lsr #30 │ │ │ │ - rsbeq sl, r1, r8, asr #26 │ │ │ │ - rsbseq r8, sl, r0, ror r3 │ │ │ │ - rsbeq sl, r1, ip, asr #24 │ │ │ │ - rsbeq r3, r1, r0, lsr #28 │ │ │ │ + rsbseq r8, sl, r0, asr #16 │ │ │ │ + rsbeq r4, r1, r4, lsl #6 │ │ │ │ + rsbeq fp, r1, ip, lsr #2 │ │ │ │ + rsbseq r8, sl, r0, ror r7 │ │ │ │ + rsbeq fp, r1, r8, asr #32 │ │ │ │ + rsbeq r4, r1, r8, lsr #4 │ │ │ │ + rsbseq r8, sl, ip, lsr #11 │ │ │ │ + rsbeq r4, r1, r8, ror r0 │ │ │ │ + @ instruction: 0x0061ae98 │ │ │ │ + rsbseq r8, sl, r0, asr #9 │ │ │ │ + @ instruction: 0x0061ad9c │ │ │ │ + rsbeq r3, r1, r0, ror pc │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 3cf690 │ │ │ │ ldr r0, [pc, #360] @ 3cf7ec │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -390138,35 +390138,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #80] @ 3cf830 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq ip, sl, r8, lsl r8 │ │ │ │ - rsbseq r8, sl, r4, asr #6 │ │ │ │ + rsbeq ip, sl, r8, ror #18 │ │ │ │ + @ instruction: 0x007a8494 │ │ │ │ + rsbeq r5, r3, r4, ror #31 │ │ │ │ + rsbeq r5, r3, r8, asr #31 │ │ │ │ + rsbeq r5, r3, ip, lsr #31 │ │ │ │ + @ instruction: 0x00635f90 │ │ │ │ + rsbeq r5, r3, r4, ror pc │ │ │ │ + rsbeq r5, r3, r8, asr pc │ │ │ │ + rsbeq r5, r3, ip, lsr pc │ │ │ │ + rsbeq r5, r3, r0, lsr #30 │ │ │ │ + rsbeq r5, r3, r4, lsl #30 │ │ │ │ + rsbeq r5, r3, r8, ror #29 │ │ │ │ + rsbeq r5, r3, ip, asr #29 │ │ │ │ + strheq r5, [r3], #-224 @ 0xffffff20 @ │ │ │ │ @ instruction: 0x00635e94 │ │ │ │ rsbeq r5, r3, r8, ror lr │ │ │ │ rsbeq r5, r3, ip, asr lr │ │ │ │ rsbeq r5, r3, r0, asr #28 │ │ │ │ - rsbeq r5, r3, r4, lsr #28 │ │ │ │ - rsbeq r5, r3, r8, lsl #28 │ │ │ │ - rsbeq r5, r3, ip, ror #27 │ │ │ │ - ldrdeq r5, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - strheq r5, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x00635d98 │ │ │ │ - rsbeq r5, r3, ip, ror sp │ │ │ │ - rsbeq r5, r3, r0, ror #26 │ │ │ │ - rsbeq r5, r3, r4, asr #26 │ │ │ │ - rsbeq r5, r3, r8, lsr #26 │ │ │ │ - rsbeq r5, r3, ip, lsl #26 │ │ │ │ - strdeq r5, [r3], #-192 @ 0xffffff40 @ │ │ │ │ ldr r0, [pc, #4] @ 3cf840 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq sl, r9, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ @@ -390229,22 +390229,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3cf9e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cf8b4 │ │ │ │ ldr r2, [pc, #100] @ 3cf9e8 │ │ │ │ ldr r3, [pc, #56] @ 3cf9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390252,29 +390252,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cf9b8 │ │ │ │ ldr r0, [pc, #68] @ 3cf9ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008db5b4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq fp, sp, r4, lsr #11 │ │ │ │ - rsbeq ip, r5, r4, ror r2 │ │ │ │ + rsbeq ip, r5, r4, asr #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, sp, r8, ror #10 │ │ │ │ - rsbeq r5, r3, r4, asr ip │ │ │ │ + rsbeq r5, r3, r4, lsr #27 │ │ │ │ andeq r1, r0, ip, ror #11 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, ip, ror #23 │ │ │ │ + rsbeq r5, r3, ip, lsr sp │ │ │ │ addeq fp, sp, r0, lsr #9 │ │ │ │ - ldrdeq r5, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, r3, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -390356,22 +390356,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3cfbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cfa74 │ │ │ │ ldr r2, [pc, #124] @ 3cfbfc │ │ │ │ ldr r3, [pc, #56] @ 3cfbbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -390379,45 +390379,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfbb4 │ │ │ │ ldr r0, [pc, #92] @ 3cfc00 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, r4, lsl #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, sl, r1, lsr #32 │ │ │ │ + rsbseq r8, sl, r1, ror r1 │ │ │ │ strdeq fp, [sp], r0 │ │ │ │ - rsbeq r5, r3, ip, lsr fp │ │ │ │ + rsbeq r5, r3, ip, lsl #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, sp, r8, lsr #7 │ │ │ │ - rsbeq ip, r5, r8, asr r0 │ │ │ │ - rsbeq r5, r3, r4, ror #21 │ │ │ │ - rsbeq r5, r3, ip, ror #21 │ │ │ │ - strdeq r5, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq r5, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq ip, sl, r4, lsr #7 │ │ │ │ + rsbeq ip, r5, r8, lsr #3 │ │ │ │ + rsbeq r5, r3, r4, lsr ip │ │ │ │ + rsbeq r5, r3, ip, lsr ip │ │ │ │ + rsbeq r5, r3, r4, asr #24 │ │ │ │ + rsbeq r5, r3, r8, asr #24 │ │ │ │ + strdeq ip, [sl], #-68 @ 0xffffffbc @ │ │ │ │ andeq r2, r0, r4, lsl #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, r0, lsl #21 │ │ │ │ + ldrdeq r5, [r3], #-176 @ 0xffffff50 @ │ │ │ │ addeq fp, sp, r4, lsr #5 │ │ │ │ - rsbeq r5, r3, ip, ror #20 │ │ │ │ + strheq r5, [r3], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58eda4 │ │ │ │ ldr r0, [r5, #2096] @ 0x830 │ │ │ │ - bl 753710 │ │ │ │ + bl 753860 │ │ │ │ ldr r1, [r5, #2104] @ 0x838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 414cc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -390467,15 +390467,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cfdf4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r6, #2096] @ 0x830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldr r1, [pc, #236] @ 3cfe08 │ │ │ │ orr r4, r4, #65536 @ 0x10000 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #0 │ │ │ │ str r4, [r6, #2128] @ 0x850 │ │ │ │ bne 3cfca8 │ │ │ │ and r1, r7, r4 │ │ │ │ @@ -390507,72 +390507,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3cfe2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cfcdc │ │ │ │ ldr r0, [pc, #80] @ 3cfe30 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3cfcdc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq fp, sp, ip, asr #3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r5, asr #16 │ │ │ │ umulleq fp, sp, ip, r1 │ │ │ │ stceq 7, cr3, [r0], {186} @ 0xba │ │ │ │ - rsbeq sp, lr, r8, lsr #16 │ │ │ │ + rsbeq sp, lr, r8, ror r9 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, sp, r0, asr #2 │ │ │ │ - rsbeq r5, r3, r8, ror #17 │ │ │ │ - ldrdeq r5, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r5, r3, r8, lsr sl │ │ │ │ + rsbeq r5, r3, r8, lsr #20 │ │ │ │ andeq r1, r0, ip, asr fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, r8, ror #16 │ │ │ │ - rsbeq r5, r3, r0, lsl #17 │ │ │ │ + strheq r5, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r5, [r3], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #220] @ 3cff28 │ │ │ │ ldr r2, [pc, #220] @ 3cff2c │ │ │ │ ldr r1, [pc, #220] @ 3cff30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #188] @ 3cff34 │ │ │ │ ldr r1, [pc, #188] @ 3cff38 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #156] @ 3cff3c │ │ │ │ ldr r3, [pc, #156] @ 3cff40 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #152] @ 3cff44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -390585,35 +390585,35 @@ │ │ │ │ ldr r2, [pc, #124] @ 3cff50 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r1, [pc, #96] @ 3cff54 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r7, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sl, r0, ip, lsl #2 │ │ │ │ - rsbeq r2, r5, ip, lsr #7 │ │ │ │ - ldrdeq sl, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - strheq r3, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r7, sl, r8, asr #28 │ │ │ │ + rsbeq sl, r0, ip, asr r2 │ │ │ │ + strdeq r2, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, r1, r8, lsr #10 │ │ │ │ + rsbeq r3, r1, r0, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ addeq sl, r9, r0, asr r3 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andseq r1, r9, r1, lsl r0 │ │ │ │ ldrdeq r1, [ip], r0 │ │ │ │ subne r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ @@ -390628,15 +390628,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #76] @ 3cffec │ │ │ │ ldr r2, [pc, #76] @ 3cfff0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ @@ -390647,19 +390647,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r7, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq sl, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r1, r8, lsr #9 │ │ │ │ - rsbeq ip, r2, r0, lsl #15 │ │ │ │ - @ instruction: 0x0062a790 │ │ │ │ + rsbseq r7, sl, r8, lsr #26 │ │ │ │ + rsbeq sl, r1, r0, lsr #8 │ │ │ │ + strdeq r3, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq ip, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sl, r2, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #2080 @ 0x820 │ │ │ │ @@ -390746,41 +390746,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #180] @ 3d022c │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #1904 @ 0x770 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 41d954 │ │ │ │ str r0, [r6, #2096] @ 0x830 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d0230 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -390790,19 +390790,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 58e460 │ │ │ │ orr r8, r8, #2048 @ 0x800 │ │ │ │ strh r8, [r7, #16] │ │ │ │ b 3d00d4 │ │ │ │ - rsbseq r7, sl, r4, lsl #22 │ │ │ │ + rsbseq r7, sl, r4, asr ip │ │ │ │ strbeq r1, [r1], #3511 @ 0xdb7 │ │ │ │ strheq sl, [r9], ip │ │ │ │ - rsbeq r5, r3, ip, lsr r5 │ │ │ │ - rsbeq r5, r3, r8, lsl r5 │ │ │ │ + rsbeq r5, r3, ip, lsl #13 │ │ │ │ + rsbeq r5, r3, r8, ror #12 │ │ │ │ addeq fp, lr, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ @@ -390947,25 +390947,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d05a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0380 │ │ │ │ ldr r3, [pc, #228] @ 3d05ac │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d03ec │ │ │ │ ldr r3, [pc, #196] @ 3d05a0 │ │ │ │ @@ -390983,53 +390983,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d05b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d03ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d05b4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0380 │ │ │ │ ldr r0, [pc, #80] @ 3d05b8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d03ec │ │ │ │ addeq sl, sp, r4, asr #23 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x008dabb4 │ │ │ │ addeq sl, sp, r8, asr #22 │ │ │ │ ldrdeq fp, [lr], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r7, sl, r0, asr r7 │ │ │ │ + rsbseq r7, sl, r0, lsr #17 │ │ │ │ addeq fp, lr, r8, lsr r9 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r5, [r3], #-16 @ │ │ │ │ + rsbeq r5, r3, r0, asr #6 │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ - ldrdeq r5, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r5, r3, ip, lsl #3 │ │ │ │ - rsbeq r5, r3, r0, ror #3 │ │ │ │ + rsbeq r5, r3, r8, lsr #6 │ │ │ │ + ldrdeq r5, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r5, r3, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #532] @ 3d07ec │ │ │ │ ldr r1, [pc, #532] @ 3d07f0 │ │ │ │ @@ -391128,60 +391128,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3d080c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0634 │ │ │ │ ldr r1, [pc, #104] @ 3d0810 │ │ │ │ ldr r0, [pc, #104] @ 3d0814 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0690 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 3d0818 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0634 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, ip, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, sp, r0, lsr #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, sp, r8, ror #15 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, ip, asr #27 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r3, r4, lsl r0 │ │ │ │ - rsbseq r7, sl, r4, lsr #7 │ │ │ │ - rsbeq r4, r3, ip, asr #31 │ │ │ │ - rsbeq r5, r3, r0, lsr #32 │ │ │ │ + rsbeq r5, r3, r4, ror #2 │ │ │ │ + ldrsheq r7, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r5, r3, ip, lsl r1 │ │ │ │ + rsbeq r5, r3, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #424] @ 3d09dc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391195,23 +391195,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #372] @ 3d09f0 │ │ │ │ ldr r1, [pc, #372] @ 3d09f4 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #348] @ 3d09f8 │ │ │ │ ldr r3, [pc, #348] @ 3d09fc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -391273,48 +391273,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0a28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d08b4 │ │ │ │ ldr r0, [pc, #92] @ 3d0a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d08b4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, sl, r8, lsl r3 │ │ │ │ + rsbseq r7, sl, r8, ror #8 │ │ │ │ ldrdeq sl, [sp], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r9, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq r2, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, r3, r4, lsr #31 │ │ │ │ - strheq r4, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r9, r1, ip, asr #22 │ │ │ │ + rsbeq r2, r1, r4, lsr #26 │ │ │ │ + strdeq r5, [r3], #-4 @ │ │ │ │ + rsbeq r5, r3, r0, lsl #2 │ │ │ │ addeq sl, sp, r8, lsl #11 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andcc r0, r0, #64 @ 0x40 │ │ │ │ vaddl.u q8, d14, d0 │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ addeq sl, sp, ip, lsl #10 │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r3, r8, lsl #29 │ │ │ │ - @ instruction: 0x00634e94 │ │ │ │ + ldrdeq r4, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r4, r3, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -391391,30 +391391,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r8, #48 @ 0x30 │ │ │ │ sub r6, r8, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strb r9, [r8, #-28] @ 0xffffffe4 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ sub r3, r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #192 @ 0xc0 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ add r9, fp, #10368 @ 0x2880 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add r9, r9, #36 @ 0x24 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ b 3d0be4 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #16 │ │ │ │ add r4, r4, #12 │ │ │ │ @@ -391458,15 +391458,15 @@ │ │ │ │ str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -391476,15 +391476,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #240] @ 3d0dbc │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0bd0 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b 3d0ac8 │ │ │ │ ldr r3, [pc, #212] @ 3d0dc0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -391503,50 +391503,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d0dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0ac0 │ │ │ │ ldr r0, [pc, #96] @ 3d0dc8 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0bd0 │ │ │ │ ldr r0, [pc, #60] @ 3d0dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d0ac0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4, asr #7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sl, sp, r8, lsl #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq sl, sp, r0, asr #6 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r4, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r4, r3, ip, lsr #26 │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r4, r3, ip, lsl fp │ │ │ │ - rsbeq r4, r3, r8, ror fp │ │ │ │ - rsbeq r4, r3, r8, lsl #22 │ │ │ │ + rsbeq r4, r3, ip, ror #24 │ │ │ │ + rsbeq r4, r3, r8, asr #25 │ │ │ │ + rsbeq r4, r3, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r2, #4 │ │ │ │ @@ -391582,15 +391582,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391600,15 +391600,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r7] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -391618,30 +391618,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ str r3, [r2], #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391649,30 +391649,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #4] │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391680,15 +391680,15 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ str r3, [r7, #8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ str sl, [sp, #24] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -391696,15 +391696,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r7, #12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #12] │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ @@ -391725,15 +391725,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -391743,50 +391743,50 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -391794,25 +391794,25 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ add r7, r7, #12 │ │ │ │ orr r1, r1, #16 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -391820,15 +391820,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391884,15 +391884,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r0, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ @@ -391904,15 +391904,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391920,30 +391920,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391951,30 +391951,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #12] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -391982,30 +391982,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [pc, #500] @ 3d16f8 │ │ │ │ ldr r3, [pc, #492] @ 3d16f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -392029,15 +392029,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ @@ -392049,81 +392049,81 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ b 3d14d4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @@ -392342,15 +392342,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #1200] @ 3d1f20 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -392363,15 +392363,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3d1f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d1910 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strh r3, [r4, #12] │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r9, #2208] @ 0x8a0 │ │ │ │ @@ -392414,15 +392414,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392433,15 +392433,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, lr, #31 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ sub r3, r3, lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ @@ -392466,15 +392466,15 @@ │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -392484,15 +392484,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ sub r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ strh r3, [r7, #10] │ │ │ │ b 3d18f8 │ │ │ │ ldr r3, [pc, #604] @ 3d1f14 │ │ │ │ @@ -392527,15 +392527,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #452] @ 3d1f28 │ │ │ │ @@ -392548,15 +392548,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #28] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3d1f2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d189c │ │ │ │ ldr r0, [pc, #392] @ 3d1f30 │ │ │ │ ldr r0, [fp, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 3d1770 │ │ │ │ @@ -392573,25 +392573,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3d1f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d1770 │ │ │ │ ldr r3, [sl, #2128] @ 0x850 │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sl, #2128] @ 0x850 │ │ │ │ bl 3cfc3c │ │ │ │ add r3, r9, #2192 @ 0x890 │ │ │ │ @@ -392612,60 +392612,60 @@ │ │ │ │ ldr r0, [pc, #184] @ 3d1f38 │ │ │ │ ldr r1, [pc, #184] @ 3d1f3c │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 3d189c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [pc, #128] @ 3d1f40 │ │ │ │ ldr r1, [pc, #128] @ 3d1f44 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 3d1910 │ │ │ │ ldr r0, [pc, #100] @ 3d1f48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d1770 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, lsl r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, sp, r8, ror #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - rsbseq r6, sl, ip, ror #6 │ │ │ │ + ldrheq r6, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addeq r9, sp, r0, ror #9 │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r3, ip, ror #30 │ │ │ │ - rsbeq r3, r3, r4, asr #29 │ │ │ │ - rsbeq r3, r3, ip, ror ip │ │ │ │ - rsbeq r3, r3, r0, ror #23 │ │ │ │ + strheq r4, [r3], #-12 @ │ │ │ │ + rsbeq r4, r3, r4, lsl r0 │ │ │ │ + rsbeq r3, r3, ip, asr #27 │ │ │ │ + rsbeq r3, r3, r0, lsr sp │ │ │ │ andeq r4, r0, r0, ror #27 │ │ │ │ - rsbeq r3, r3, r8, lsl #22 │ │ │ │ - rsbeq r3, r3, ip, asr fp │ │ │ │ - rsbeq r3, r3, r0, ror #22 │ │ │ │ - rsbeq r3, r3, r8, lsr #22 │ │ │ │ - rsbeq r3, r3, r0, lsr #22 │ │ │ │ - rsbeq r3, r3, r0, ror sl │ │ │ │ + rsbeq r3, r3, r8, asr ip │ │ │ │ + rsbeq r3, r3, ip, lsr #25 │ │ │ │ + strheq r3, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r3, r3, r8, ror ip │ │ │ │ + rsbeq r3, r3, r0, ror ip │ │ │ │ + rsbeq r3, r3, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ bl 58ed08 │ │ │ │ @@ -392792,15 +392792,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1108] @ 3d25a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d20cc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3d0a30 │ │ │ │ b 3d20cc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #2108] @ 0x83c │ │ │ │ @@ -392822,15 +392822,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ add r3, r7, #8320 @ 0x2080 │ │ │ │ add r3, r3, #24 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -392844,15 +392844,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ add r4, r4, r9 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strh r4, [r3, #8] │ │ │ │ @@ -392906,15 +392906,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ add r3, r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -392922,15 +392922,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, #2192 @ 0x890 │ │ │ │ ldrh r3, [r2, #8] │ │ │ │ add r3, r3, fp │ │ │ │ strh r3, [r2, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ b 3d20c0 │ │ │ │ @@ -392990,15 +392990,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 3d25b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -393009,15 +393009,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3d25bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d206c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #2100] @ 0x834 │ │ │ │ bl 58ecd8 │ │ │ │ add r1, r7, #8320 @ 0x2080 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ @@ -393037,15 +393037,15 @@ │ │ │ │ ldr r0, [pc, #160] @ 3d25c4 │ │ │ │ stm sp, {r2, r3, r9, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 3d206c │ │ │ │ ldr r3, [pc, #84] @ 3d25a0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -393055,34 +393055,34 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 3d25cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d20cc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, ip, ror lr │ │ │ │ addeq r8, sp, r8, ror lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrsheq r5, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r3, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r5, sl, ip, asr #22 │ │ │ │ + rsbeq r3, r3, r0, asr #20 │ │ │ │ addeq r8, sp, ip, ror #20 │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r3, r3, ip, lsr #9 │ │ │ │ - rsbeq r3, r3, r8, lsr #10 │ │ │ │ - strheq r3, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r5, sl, r0, ror #11 │ │ │ │ - ldrdeq r3, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r3, r3, r4, lsl #14 │ │ │ │ + strdeq r3, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r3, r8, ror r6 │ │ │ │ + rsbeq r3, r3, r8, lsl #12 │ │ │ │ + rsbseq r5, sl, r0, lsr r7 │ │ │ │ + rsbeq r3, r3, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1508] @ 3d2bcc │ │ │ │ ldr r1, [pc, #1508] @ 3d2bd0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393354,27 +393354,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d2c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d2634 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf844 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 58ecd8 │ │ │ │ bl 58f424 │ │ │ │ @@ -393402,15 +393402,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #292 @ 0x124 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r2, [pc, #324] @ 3d2c3c │ │ │ │ ldr r3, [pc, #212] @ 3d2bd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393422,15 +393422,15 @@ │ │ │ │ b 3cf9f0 │ │ │ │ ldr r0, [pc, #276] @ 3d2c40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d2634 │ │ │ │ ldr r3, [pc, #248] @ 3d2c44 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2940 │ │ │ │ ldr r3, [pc, #124] @ 3d2bdc │ │ │ │ @@ -393446,33 +393446,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3d2c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d2940 │ │ │ │ ldr r0, [pc, #136] @ 3d2c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d2940 │ │ │ │ addeq r8, sp, ip, lsr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r8, sp, r4, lsr #16 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r8, sp, r8, asr #15 │ │ │ │ - rsbseq r5, sl, r0, asr #7 │ │ │ │ + rsbseq r5, sl, r0, lsl r5 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ addeq r8, sp, r8, asr #13 │ │ │ │ addeq r8, sp, r4, ror #12 │ │ │ │ addeq r8, sp, r4, lsr #12 │ │ │ │ ldrdeq r8, [sp], ip │ │ │ │ addeq r8, sp, r4, lsl #11 │ │ │ │ addeq r8, sp, r8, asr #10 │ │ │ │ @@ -393482,23 +393482,23 @@ │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ addeq r8, sp, r4, lsl #9 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ andeq r3, r0, r8, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r3, r0, lsr r0 │ │ │ │ + rsbeq r3, r3, r0, lsl #3 │ │ │ │ addeq r8, sp, r8, ror r3 │ │ │ │ - rsbseq r5, sl, ip, ror r0 │ │ │ │ - rsbeq r3, r3, r8, lsr r0 │ │ │ │ + rsbseq r5, sl, ip, asr #3 │ │ │ │ + rsbeq r3, r3, r8, lsl #3 │ │ │ │ addeq r8, sp, ip, lsr #6 │ │ │ │ - rsbeq r2, r3, r4, lsr #31 │ │ │ │ + strdeq r3, [r3], #-4 @ │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x00632c94 │ │ │ │ - rsbeq r2, r3, r0, lsr #25 │ │ │ │ + rsbeq r2, r3, r4, ror #27 │ │ │ │ + strdeq r2, [r3], #-208 @ 0xffffff30 @ │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ orrcc r2, r2, r3, lsl #29 │ │ │ │ addcc r2, r2, r2, lsl #1 │ │ │ │ addcc r0, r0, r2 │ │ │ │ addcc r0, r0, #8896 @ 0x22c0 │ │ │ │ @@ -393517,15 +393517,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ str r3, [r2, #1368] @ 0x558 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3d2cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ ldrdeq r7, [r9], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ @@ -393570,59 +393570,59 @@ │ │ │ │ ldr r2, [pc, #48] @ 3d2da8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d2d58 │ │ │ │ ldr r0, [pc, #32] @ 3d2dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d2d58 │ │ │ │ ldr r0, [pc, #20] @ 3d2db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d2d58 │ │ │ │ addeq r8, sp, ip, lsl #2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - rsbeq r2, r3, r8, asr #28 │ │ │ │ - rsbeq r2, r3, ip, asr lr │ │ │ │ + @ instruction: 0x00632f98 │ │ │ │ + rsbeq r2, r3, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #308] @ 3d2f00 │ │ │ │ ldr r2, [pc, #308] @ 3d2f04 │ │ │ │ ldr r1, [pc, #308] @ 3d2f08 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #276] @ 3d2f0c │ │ │ │ ldr r1, [pc, #276] @ 3d2f10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #244] @ 3d2f14 │ │ │ │ ldr r1, [pc, #244] @ 3d2f18 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #212] @ 3d2f1c │ │ │ │ ldr r1, [pc, #212] @ 3d2f20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #204] @ 3d2f24 │ │ │ │ str r1, [r5, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -393635,55 +393635,55 @@ │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ ldr r0, [pc, #164] @ 3d2f2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 751018 │ │ │ │ + bl 751168 │ │ │ │ ldr r3, [pc, #148] @ 3d2f30 │ │ │ │ ldr r1, [pc, #148] @ 3d2f34 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [pc, #128] @ 3d2f38 │ │ │ │ ldr r1, [pc, #128] @ 3d2f3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r4, sl, r4, asr #30 │ │ │ │ - rsbeq r7, r0, ip, lsl #3 │ │ │ │ - rsbeq pc, r4, ip, lsr #8 │ │ │ │ - rsbeq r7, r1, ip, asr r4 │ │ │ │ - rsbeq r0, r1, r4, lsr r6 │ │ │ │ - strdeq r2, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq pc, r1, r8, asr #18 │ │ │ │ + @ instruction: 0x007a5094 │ │ │ │ + ldrdeq r7, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq pc, r4, ip, ror r5 @ │ │ │ │ + rsbeq r7, r1, ip, lsr #11 │ │ │ │ + rsbeq r0, r1, r4, lsl #15 │ │ │ │ + rsbeq r2, r3, r4, asr #30 │ │ │ │ + @ instruction: 0x0061fa98 │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ ldreq r1, [r0, sp, lsr #11]! │ │ │ │ - ldrdeq r2, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r2, r3, r4, lsr #30 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - rsbeq r2, r3, r0, lsr #27 │ │ │ │ + strdeq r2, [r3], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ ldrdeq r7, [r9], r8 │ │ │ │ addeq lr, fp, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393694,25 +393694,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3d2ff4 │ │ │ │ ldr r1, [pc, #136] @ 3d2ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #116] @ 3d2ffc │ │ │ │ ldr r1, [pc, #116] @ 3d3000 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #84] @ 3d3004 │ │ │ │ ldr r2, [pc, #84] @ 3d3008 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -393723,21 +393723,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, sl, r0, asr #27 │ │ │ │ - strdeq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq pc, r1, r0, lsl #16 │ │ │ │ - ldrdeq r6, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq pc, r4, ip, ror r2 @ │ │ │ │ - rsbeq r9, r2, ip, ror #14 │ │ │ │ - rsbeq r7, r2, ip, ror r7 │ │ │ │ + rsbseq r4, sl, r0, lsl pc │ │ │ │ + rsbeq r2, r3, r4, asr #28 │ │ │ │ + rsbeq pc, r1, r0, asr r9 @ │ │ │ │ + rsbeq r7, r0, ip, lsr #2 │ │ │ │ + rsbeq pc, r4, ip, asr #7 │ │ │ │ + strheq r9, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r7, r2, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #672] @ 0x2a0 │ │ │ │ ldrb r1, [r4, #714] @ 0x2ca │ │ │ │ @@ -393783,40 +393783,40 @@ │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #20] @ 3d30e4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #12] @ 3d30e8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51423c │ │ │ │ - strheq r2, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, r3, ip, lsr #23 │ │ │ │ - rsbeq r2, r3, r0, lsr #23 │ │ │ │ + rsbeq r2, r3, r8, lsl #26 │ │ │ │ + strdeq r2, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r2, [r3], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #216] @ 3d31dc │ │ │ │ ldr r2, [pc, #216] @ 3d31e0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #212] @ 3d31e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #184] @ 3d31e8 │ │ │ │ ldr r1, [pc, #184] @ 3d31ec │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r5, #744] @ 0x2e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d31c0 │ │ │ │ add r3, r4, #8896 @ 0x22c0 │ │ │ │ add r1, r4, #8960 @ 0x2300 │ │ │ │ @@ -393846,75 +393846,75 @@ │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ bl 3a9b88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ bl 3abd04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3d315c │ │ │ │ - rsbseq r4, sl, r4, lsl ip │ │ │ │ - rsbeq r7, r1, r0, asr #2 │ │ │ │ - rsbeq r0, r1, r8, lsl r3 │ │ │ │ - rsbeq r2, r3, r4, lsr #22 │ │ │ │ - rsbeq pc, r1, r4, lsr r6 @ │ │ │ │ + rsbseq r4, sl, r4, ror #26 │ │ │ │ + @ instruction: 0x00617290 │ │ │ │ + rsbeq r0, r1, r8, ror #8 │ │ │ │ + rsbeq r2, r3, r4, ror ip │ │ │ │ + rsbeq pc, r1, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #176] @ 3d32b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [pc, #172] @ 3d32bc │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 757b40 │ │ │ │ + bl 757c90 │ │ │ │ ldr r2, [pc, #156] @ 3d32c0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #128] @ 3d32c4 │ │ │ │ ldr r1, [pc, #128] @ 3d32c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #96] @ 3d32cc │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r0, #1372] @ 0x55c │ │ │ │ mov r0, r5 │ │ │ │ tst r3, #2 │ │ │ │ ldreq r3, [r9, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r9, #872] @ 0x368 │ │ │ │ ldr r3, [r8, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r4, sl, r4, lsl #22 │ │ │ │ - rsbeq pc, r1, r4, asr r5 @ │ │ │ │ - rsbeq r2, r3, r8, ror #19 │ │ │ │ - rsbeq r7, r1, r0, lsl r0 │ │ │ │ - rsbeq r0, r1, r8, ror #3 │ │ │ │ - strdeq r2, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r4, sl, r4, asr ip │ │ │ │ + rsbeq pc, r1, r4, lsr #13 │ │ │ │ + rsbeq r2, r3, r8, lsr fp │ │ │ │ + rsbeq r7, r1, r0, ror #2 │ │ │ │ + rsbeq r0, r1, r8, lsr r3 │ │ │ │ + rsbeq r2, r3, r0, asr #22 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d32f8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393933,15 +393933,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d33a0 │ │ │ │ ldr r1, [pc, #120] @ 3d33a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 415b5c │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ beq 3d3368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -393958,17 +393958,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r4, sl, r4, lsl #20 │ │ │ │ - rsbeq r6, r1, ip, lsr #30 │ │ │ │ - rsbeq r0, r1, r0, lsl #2 │ │ │ │ + rsbseq r4, sl, r4, asr fp │ │ │ │ + rsbeq r7, r1, ip, ror r0 │ │ │ │ + rsbeq r0, r1, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #364] @ 3d352c │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -393983,15 +393983,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, #0 │ │ │ │ add r3, r6, #8832 @ 0x2280 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ mov sl, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #48] @ 0x30 │ │ │ │ @@ -394002,30 +394002,30 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ adds r5, r2, #24 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #56] @ 0x38 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r8, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ add r5, r6, #8192 @ 0x2000 │ │ │ │ lsr r3, r7, #2 │ │ │ │ and r3, r3, sl │ │ │ │ strb r3, [r5, #698] @ 0x2ba │ │ │ │ lsr r3, r7, #3 │ │ │ │ and r3, r3, sl │ │ │ │ @@ -394058,19 +394058,19 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 58f07c │ │ │ │ b 3d34b8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, sl, r8, asr r9 │ │ │ │ + rsbseq r4, sl, r8, lsr #21 │ │ │ │ addeq r7, sp, r0, asr sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r1, r0, ror lr │ │ │ │ - rsbeq r0, r1, r8, asr #32 │ │ │ │ + rsbeq r6, r1, r0, asr #31 │ │ │ │ + @ instruction: 0x00610198 │ │ │ │ addeq r7, sp, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ add r6, r0, #8896 @ 0x22c0 │ │ │ │ @@ -394104,29 +394104,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4185a4 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d35f0 │ │ │ │ b 3d3584 │ │ │ │ mvn r0, #0 │ │ │ │ b 3d35a0 │ │ │ │ - rsbseq r4, sl, r0, asr r7 │ │ │ │ - rsbeq r6, r1, r0, lsl #25 │ │ │ │ - rsbeq pc, r0, r8, asr lr @ │ │ │ │ + rsbseq r4, sl, r0, lsr #17 │ │ │ │ + ldrdeq r6, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq pc, r0, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #512] @ 3d3838 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -394141,15 +394141,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r7, r7, #8832 @ 0x2280 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r8, [r9, #4] │ │ │ │ @@ -394161,15 +394161,15 @@ │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ adc fp, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ @@ -394179,71 +394179,71 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r9, #4] │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ adds r2, r2, #664 @ 0x298 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, #1 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldmdb r7, {r2, r9} │ │ │ │ mov r3, #0 │ │ │ │ adds r7, r2, #672 @ 0x2a0 │ │ │ │ mov r2, #0 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r4, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [pc, #80] @ 3d384c │ │ │ │ ldr r3, [pc, #64] @ 3d3840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394253,19 +394253,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, sl, r0, ror #13 │ │ │ │ + rsbseq r4, sl, r0, lsr r8 │ │ │ │ ldrdeq r7, [sp], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - strdeq r6, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq pc, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r6, r1, r8, asr #26 │ │ │ │ + rsbeq pc, r0, r0, lsr #30 │ │ │ │ addeq r7, sp, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 3d3998 │ │ │ │ ldr r2, [pc, #304] @ 3d399c │ │ │ │ @@ -394273,15 +394273,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #1360] @ 0x550 │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d392c │ │ │ │ @@ -394295,30 +394295,30 @@ │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ bl 58eda4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrb r3, [r6, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 3d3948 │ │ │ │ ldr ip, [pc, #180] @ 3d39b0 │ │ │ │ ldr r2, [pc, #180] @ 3d39b4 │ │ │ │ ldr r1, [pc, #180] @ 3d39b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 415f6c │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ bl 3a9b88 │ │ │ │ ldr r0, [r6, #736] @ 0x2e0 │ │ │ │ bl 3abd04 │ │ │ │ @@ -394326,38 +394326,38 @@ │ │ │ │ str r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d38a8 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 41861c │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3968 │ │ │ │ add r2, r5, #6144 @ 0x1800 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41745c │ │ │ │ b 3d38f4 │ │ │ │ - rsbseq r4, sl, ip, lsr #9 │ │ │ │ - rsbeq r2, r3, r4, ror #7 │ │ │ │ - strdeq lr, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r4, sl, r4, ror #8 │ │ │ │ - @ instruction: 0x00616998 │ │ │ │ - rsbeq pc, r0, r0, ror fp @ │ │ │ │ - rsbseq r4, sl, r8, lsl r4 │ │ │ │ - rsbeq r6, r1, ip, asr #18 │ │ │ │ - rsbeq pc, r0, r4, lsr #22 │ │ │ │ + ldrsheq r4, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r2, r3, r4, lsr r5 │ │ │ │ + rsbeq pc, r1, r4, asr #32 │ │ │ │ + ldrheq r4, [sl], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r6, r1, r8, ror #21 │ │ │ │ + rsbeq pc, r0, r0, asr #25 │ │ │ │ + rsbseq r4, sl, r8, ror #10 │ │ │ │ + @ instruction: 0x00616a9c │ │ │ │ + rsbeq pc, r0, r4, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [pc, #632] @ 3d3c4c │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -394373,15 +394373,15 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #592] @ 3d3c5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sl, fp, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ mov r7, #1 │ │ │ │ ldr r8, [sl, #40] @ 0x28 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ @@ -394397,15 +394397,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ add r4, r0, #424 @ 0x1a8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ @@ -394413,15 +394413,15 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #2 │ │ │ │ mov r2, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrh r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #408] @ 3d3c60 │ │ │ │ add r4, fp, #8192 @ 0x2000 │ │ │ │ umull r2, r3, r8, r3 │ │ │ │ ldr r0, [r4, #1360] @ 0x550 │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ @@ -394441,53 +394441,53 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adc sl, sl, #0 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ strb r7, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr sl, [r4, #1360] @ 0x550 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldrd r4, [sp, #56] @ 0x38 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [pc, #152] @ 3d3c64 │ │ │ │ ldr r3, [pc, #132] @ 3d3c54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394514,23 +394514,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 255374 <__printf_chk@plt> │ │ │ │ b 3d3c14 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, sl, r4, asr #6 │ │ │ │ + @ instruction: 0x007a4494 │ │ │ │ addeq r7, sp, ip, lsr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r1, ip, asr #16 │ │ │ │ - rsbeq pc, r0, r0, lsr #20 │ │ │ │ + @ instruction: 0x0061699c │ │ │ │ + rsbeq pc, r0, r0, ror fp @ │ │ │ │ bge fee7e714 <__bss_end__@@Base+0xfe0b5b4c> │ │ │ │ addeq r7, sp, r8, asr r2 │ │ │ │ - rsbeq lr, r1, r4, asr #22 │ │ │ │ - rsbeq r2, r3, r8, asr r0 │ │ │ │ + @ instruction: 0x0061ec94 │ │ │ │ + rsbeq r2, r3, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ 3d40ec │ │ │ │ ldr r2, [pc, #1124] @ 3d40f0 │ │ │ │ ldr r1, [pc, #1124] @ 3d40f4 │ │ │ │ @@ -394538,15 +394538,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #1088] @ 3d40f8 │ │ │ │ ldr r3, [pc, #1088] @ 3d40fc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r4, #104 @ 0x68 │ │ │ │ @@ -394554,15 +394554,15 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #5824 @ 0x16c0 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r1, [pc, #1012] @ 3d4100 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ @@ -394570,30 +394570,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7d0 │ │ │ │ add r8, r5, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #948] @ 3d4104 │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7d0 │ │ │ │ add r3, r5, #8896 @ 0x22c0 │ │ │ │ add r1, r5, #8960 @ 0x2300 │ │ │ │ @@ -394632,15 +394632,15 @@ │ │ │ │ add sl, r9, #76 @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r6, #1372] @ 0x55c │ │ │ │ mov r3, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq ip, #4096 @ 0x1000 │ │ │ │ movne ip, #2048 @ 0x800 │ │ │ │ mov r1, #25 │ │ │ │ @@ -394657,15 +394657,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt 3d3fb8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 4185a4 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3d3e90 │ │ │ │ @@ -394677,15 +394677,15 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #592] @ 3d411c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r5, #1744 @ 0x6d0 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e4d0 │ │ │ │ add r0, r5, #9024 @ 0x2340 │ │ │ │ @@ -394694,15 +394694,15 @@ │ │ │ │ add r0, r0, #4 │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [pc, #528] @ 3d4120 │ │ │ │ str r3, [r6, #752] @ 0x2f0 │ │ │ │ str r9, [r6, #1360] @ 0x550 │ │ │ │ str r9, [r6, #1364] @ 0x554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r8, r8, #88 @ 0x58 │ │ │ │ ldr r3, [r8, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #484] @ 3d4124 │ │ │ │ @@ -394760,24 +394760,24 @@ │ │ │ │ ldr r1, [pc, #300] @ 3d413c │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r2, [pc, #268] @ 3d4140 │ │ │ │ ldr r1, [pc, #268] @ 3d4144 │ │ │ │ add r4, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 41ae70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d40b8 │ │ │ │ ldrb r3, [r5, #1751] @ 0x6d7 │ │ │ │ ldrb r1, [r5, #1752] @ 0x6d8 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrb r2, [r5, #1753] @ 0x6d9 │ │ │ │ @@ -394810,40 +394810,40 @@ │ │ │ │ ldr r0, [pc, #120] @ 3d4150 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3d4154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r4, sl, ip, lsl #1 │ │ │ │ - rsbeq r1, r3, r4, asr #31 │ │ │ │ - ldrdeq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r4, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, r3, r4, lsl r1 │ │ │ │ + rsbeq lr, r1, r4, lsr #24 │ │ │ │ ldrdeq r6, [r9], r8 │ │ │ │ - rsbeq r2, r3, r4, lsl r0 │ │ │ │ - ldrdeq r1, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - @ instruction: 0x00631f90 │ │ │ │ - rsbseq r3, sl, ip, lsl pc │ │ │ │ - rsbeq r6, r1, r0, asr r4 │ │ │ │ - rsbeq pc, r0, r0, lsr r6 @ │ │ │ │ - rsbseq r3, sl, r0, ror #28 │ │ │ │ - @ instruction: 0x0060609c │ │ │ │ - rsbeq lr, r4, ip, lsr r3 │ │ │ │ + rsbeq r2, r3, r4, ror #2 │ │ │ │ + rsbeq r2, r3, r0, lsr #2 │ │ │ │ + rsbeq r2, r3, r0, ror #1 │ │ │ │ + rsbseq r4, sl, ip, rrx │ │ │ │ + rsbeq r6, r1, r0, lsr #11 │ │ │ │ + rsbeq pc, r0, r0, lsl #15 │ │ │ │ + ldrheq r3, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r6, r0, ip, ror #3 │ │ │ │ + rsbeq lr, r4, ip, lsl #9 │ │ │ │ mvneq r0, #1 │ │ │ │ addeq r7, lr, r0, lsr #29 │ │ │ │ - strheq lr, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r1, r3, r0, lsr sp │ │ │ │ - rsbeq r1, r3, ip, asr #26 │ │ │ │ - rsbseq r3, sl, r4, lsl sp │ │ │ │ - rsbeq r5, r0, r8, asr pc │ │ │ │ - strdeq lr, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq pc, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r3, r3, r0, ror r6 │ │ │ │ - rsbseq r3, sl, r4, asr #24 │ │ │ │ - rsbeq r1, r3, ip, lsr fp │ │ │ │ - strdeq r6, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, r1, r4, lsl #18 │ │ │ │ + rsbeq r1, r3, r0, lsl #29 │ │ │ │ + @ instruction: 0x00631e9c │ │ │ │ + rsbseq r3, sl, r4, ror #28 │ │ │ │ + rsbeq r6, r0, r8, lsr #1 │ │ │ │ + rsbeq lr, r4, r8, asr #6 │ │ │ │ + rsbeq pc, r0, r4, lsr #10 │ │ │ │ + rsbeq r3, r3, r0, asr #15 │ │ │ │ + @ instruction: 0x007a3d94 │ │ │ │ + rsbeq r1, r3, ip, lsl #25 │ │ │ │ + rsbeq r6, r1, r0, asr #30 │ │ │ │ @ instruction: 0x000008b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -394876,15 +394876,15 @@ │ │ │ │ ldr r1, [pc, #368] @ 3d4350 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d4218 │ │ │ │ bl 4175f0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394913,15 +394913,15 @@ │ │ │ │ ldr r1, [pc, #232] @ 3d435c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3d42ac │ │ │ │ bl 4175f0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -394961,25 +394961,25 @@ │ │ │ │ ldr r1, [pc, #56] @ 3d436c │ │ │ │ ldr r0, [pc, #56] @ 3d4370 │ │ │ │ ldr r2, [pc, #56] @ 3d4374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #216 @ 0xd8 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r3, sl, ip, lsr fp │ │ │ │ - rsbeq r6, r1, ip, rrx │ │ │ │ - rsbeq pc, r0, r0, asr #4 │ │ │ │ - rsbseq r3, sl, r8, lsr #21 │ │ │ │ - ldrdeq r5, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq pc, r0, ip, lsr #3 │ │ │ │ - rsbseq r3, sl, r4, lsl #20 │ │ │ │ - rsbeq r1, r3, r0, lsl #18 │ │ │ │ - rsbeq r1, r3, r8, lsl #21 │ │ │ │ - rsbeq r1, r3, r0, ror #17 │ │ │ │ - rsbeq r1, r3, r4, asr #20 │ │ │ │ + rsbseq r3, sl, ip, lsl #25 │ │ │ │ + strheq r6, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x0060f390 │ │ │ │ + ldrsheq r3, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, r1, r8, lsr #2 │ │ │ │ + strdeq pc, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, sl, r4, asr fp │ │ │ │ + rsbeq r1, r3, r0, asr sl │ │ │ │ + ldrdeq r1, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r1, r3, r0, lsr sl │ │ │ │ + @ instruction: 0x00631b94 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #228] @ 3d4474 │ │ │ │ mov r4, r1 │ │ │ │ @@ -394989,15 +394989,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, r4, lsl r2 │ │ │ │ add r3, r5, r3 │ │ │ │ add r3, r3, #8896 @ 0x22c0 │ │ │ │ strb r2, [r3, #53] @ 0x35 │ │ │ │ mov r1, r4 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ @@ -395036,17 +395036,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r8, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4158 │ │ │ │ - rsbseq r3, sl, r0, lsl #19 │ │ │ │ - strheq r5, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq pc, r0, r8, lsl #1 │ │ │ │ + ldrsbeq r3, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, r1, r0 │ │ │ │ + ldrdeq pc, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #444] @ 3d4654 │ │ │ │ ldr r3, [pc, #444] @ 3d4658 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -395079,15 +395079,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #340] @ 3d4664 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r8, r4, #8832 @ 0x2280 │ │ │ │ ldr r2, [r8, #40] @ 0x28 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r8, #44] @ 0x2c │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ adds r2, r2, #696 @ 0x2b8 │ │ │ │ @@ -395095,15 +395095,15 @@ │ │ │ │ adc r4, r4, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ @@ -395112,42 +395112,42 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r9, [r7, #4] │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldmdb r8, {r2, r7} │ │ │ │ orr r3, r3, #4 │ │ │ │ adds r8, r2, #696 @ 0x2b8 │ │ │ │ adc r7, r7, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [pc, #76] @ 3d4668 │ │ │ │ ldr r3, [pc, #56] @ 3d4658 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -395158,17 +395158,17 @@ │ │ │ │ ldrb r1, [r3, #714] @ 0x2ca │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d4378 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, ip, lsl #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq lr, r0, ip, ror #30 │ │ │ │ - rsbseq r3, sl, r4, lsl r8 │ │ │ │ - rsbeq r5, r1, r0, asr #26 │ │ │ │ + strheq pc, [r0], #-12 @ │ │ │ │ + rsbseq r3, sl, r4, ror #18 │ │ │ │ + @ instruction: 0x00615e90 │ │ │ │ addeq r6, sp, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r1, [pc, #2500] @ 3d5048 │ │ │ │ mov lr, r2 │ │ │ │ @@ -395257,15 +395257,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r8, #0 │ │ │ │ adds r6, r6, r3 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -395279,15 +395279,15 @@ │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ asr r7, r7, #31 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -395295,30 +395295,30 @@ │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #129] @ 0x81 │ │ │ │ ldrb r2, [r5, #52] @ 0x34 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, sl │ │ │ │ cmp r3, r2 │ │ │ │ beq 3d4a00 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r4, #720] @ 0x2d0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1948] @ 3d5068 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -395390,16 +395390,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d4ffc │ │ │ │ ldr r0, [pc, #1684] @ 3d5084 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ - bl 9d9c60 │ │ │ │ + b 9a2fe4 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ adds r6, r6, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -395408,15 +395408,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ asr r1, r7, #31 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -395424,15 +395424,15 @@ │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ add r3, sl, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldrbcs r3, [r5, #52] @ 0x34 │ │ │ │ strcs r8, [r5, #48] @ 0x30 │ │ │ │ @@ -395452,15 +395452,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ moveq r8, #16384 @ 0x4000 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #720] @ 0x2d0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3aaa18 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -395604,15 +395604,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [fp] │ │ │ │ str r6, [fp, #4] │ │ │ │ str r6, [fp, #8] │ │ │ │ str r6, [fp, #12] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [ip, #4] │ │ │ │ str r6, [ip] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ @@ -395639,15 +395639,15 @@ │ │ │ │ adc sl, r3, #0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ asr r1, r8, #31 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -395656,16 +395656,16 @@ │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 718948 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r7, #8] │ │ │ │ ldrbcs r3, [r7, #12] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -395690,15 +395690,15 @@ │ │ │ │ ldr r1, [pc, #524] @ 3d50a4 │ │ │ │ ldr r2, [pc, #524] @ 3d50a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #720] @ 0x2d0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #428] @ 3d5068 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -395797,39 +395797,39 @@ │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ umulleq r6, sp, ip, r7 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, sp, ip, ror #14 │ │ │ │ addeq r6, sp, r4, lsl r7 │ │ │ │ - ldrsbeq r3, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r3, sl, r4, asr #11 │ │ │ │ - rsbeq r5, r1, ip, ror #21 │ │ │ │ - rsbeq lr, r0, ip, ror #24 │ │ │ │ + rsbseq r3, sl, r8, lsr #14 │ │ │ │ + rsbseq r3, sl, r4, lsl r7 │ │ │ │ + rsbeq r5, r1, ip, lsr ip │ │ │ │ + strheq lr, [r0], #-220 @ 0xffffff24 @ │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ addeq r6, sp, ip, lsr r5 │ │ │ │ - rsbseq r3, sl, r8, lsr #7 │ │ │ │ - rsbeq sp, r1, r0, lsl #28 │ │ │ │ - rsbeq r1, r3, r0, ror #8 │ │ │ │ + ldrsheq r3, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r1, r0, asr pc │ │ │ │ + strheq r1, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r6, sp, r8, asr r4 │ │ │ │ - rsbeq r1, r3, r4, asr #7 │ │ │ │ - rsbeq r5, r1, ip, ror r7 │ │ │ │ - rsbeq lr, r0, r4, asr r9 │ │ │ │ + rsbeq r1, r3, r4, lsl r5 │ │ │ │ + rsbeq r5, r1, ip, asr #17 │ │ │ │ + rsbeq lr, r0, r4, lsr #21 │ │ │ │ bge ff2c809c <__bss_end__@@Base+0xfe4ff4d4> │ │ │ │ - ldrsheq r2, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r5, r1, r0, lsr #10 │ │ │ │ - strdeq lr, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x007a2e9c │ │ │ │ - @ instruction: 0x0060e598 │ │ │ │ - strheq r5, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r2, sl, r0, lsl sp │ │ │ │ - rsbeq r0, r3, r8, lsl #24 │ │ │ │ - rsbseq r2, sl, ip, ror #25 │ │ │ │ - rsbeq r0, r3, r0, ror #23 │ │ │ │ + rsbseq r3, sl, r4, asr #2 │ │ │ │ + rsbeq r5, r1, r0, ror r6 │ │ │ │ + rsbeq lr, r0, r8, asr #16 │ │ │ │ + rsbseq r2, sl, ip, ror #31 │ │ │ │ + rsbeq lr, r0, r8, ror #13 │ │ │ │ + rsbeq r5, r1, r8, lsl #10 │ │ │ │ + rsbseq r2, sl, r0, ror #28 │ │ │ │ + rsbeq r0, r3, r8, asr sp │ │ │ │ + rsbseq r2, sl, ip, lsr lr │ │ │ │ + rsbeq r0, r3, r0, lsr sp │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3d50ec │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcc 3d5104 │ │ │ │ @@ -395953,21 +395953,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 3d52e4 │ │ │ │ cmp ip, r3 │ │ │ │ bne 3d5158 │ │ │ │ ldr r0, [r0, #744] @ 0x2e8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 3d5194 │ │ │ │ - rsbseq r2, sl, ip, lsr fp │ │ │ │ + rsbseq r2, sl, ip, lsl #25 │ │ │ │ strcc pc, [r1, #-4095] @ 0xfffff001 │ │ │ │ - rsbseq r2, sl, r4, lsr #23 │ │ │ │ - strdeq sp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x00630c98 │ │ │ │ + ldrsheq r2, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r1, ip, asr #14 │ │ │ │ + rsbeq r0, r3, r8, ror #27 │ │ │ │ @ instruction: 0xf00d0009 │ │ │ │ - rsbseq r2, sl, r5, asr #20 │ │ │ │ + @ instruction: 0x007a2b95 │ │ │ │ bgt 3552ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3d62c0 │ │ │ │ @@ -396102,15 +396102,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ @@ -396170,28 +396170,28 @@ │ │ │ │ adc r7, r3, #0 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ strb fp, [sp, #180] @ 0xb4 │ │ │ │ add r8, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov ip, r1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -396199,15 +396199,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sl, #2340] @ 0x924 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r3 │ │ │ │ ldrb r3, [sp, #251] @ 0xfb │ │ │ │ cmp r2, r3, lsr #7 │ │ │ │ bne 3d57c8 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -396300,22 +396300,22 @@ │ │ │ │ ldr r3, [pc, #2780] @ 3d62fc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #2772] @ 3d6300 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 3d5910 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str lr, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r4, [sl, #2284] @ 0x8ec │ │ │ │ mov r6, r2 │ │ │ │ mul r6, r4, r6 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396327,30 +396327,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ asr r4, r4, #31 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldrbcs r3, [sl, #2292] @ 0x8f4 │ │ │ │ strcs r5, [sl, #2288] @ 0x8f0 │ │ │ │ @@ -396361,15 +396361,15 @@ │ │ │ │ beq 3d5ac4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r6, r4 │ │ │ │ mov r5, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396381,30 +396381,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ asr r6, r6, #31 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d5834 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov fp, r8 │ │ │ │ @@ -396511,15 +396511,15 @@ │ │ │ │ str fp, [r8, #4] │ │ │ │ strb r3, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ movcs r4, r7 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -396530,15 +396530,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ adc r3, r0, #0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ subs r7, r7, r4 │ │ │ │ beq 3d5bf4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r6, r6, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -396609,30 +396609,30 @@ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [r8, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r4, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r4, #16 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3d5c20 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov fp, r8 │ │ │ │ ldr r4, [r3, #736] @ 0x2e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #192] @ 0xc0 │ │ │ │ @@ -396702,15 +396702,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov fp, #1 │ │ │ │ ldr r6, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396721,15 +396721,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396737,15 +396737,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 3d61c8 │ │ │ │ ldr r3, [pc, #1008] @ 3d6314 │ │ │ │ ldr r2, [pc, #1008] @ 3d6318 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -396756,15 +396756,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [sl, #2308] @ 0x904 │ │ │ │ ldr r4, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ mov fp, #0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -396776,15 +396776,15 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396792,27 +396792,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2316] @ 0x90c │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ bne 3d59c8 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r6, [sl, #2308] @ 0x904 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mul r3, r6, r3 │ │ │ │ ldmdb r1, {r2, r4} │ │ │ │ str fp, [sp, #184] @ 0xb8 │ │ │ │ @@ -396822,15 +396822,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc r4, r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -396838,15 +396838,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d660c │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sl, #2304] @ 0x900 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396873,15 +396873,15 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ strb r6, [sp, #188] @ 0xbc │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strb r3, [sp, #221] @ 0xdd │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #196] @ 0xc4 │ │ │ │ ldr ip, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r6, #16 │ │ │ │ @@ -396889,16 +396889,16 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 718948 │ │ │ │ + bl 9d9db0 │ │ │ │ orrs r4, r5, r4 │ │ │ │ bne 3d59e0 │ │ │ │ b 3d59f4 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ bne 3d5d94 │ │ │ │ mov r2, #1 │ │ │ │ @@ -396913,22 +396913,22 @@ │ │ │ │ ldrb r3, [sp, #229] @ 0xe5 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [sp, #229] @ 0xe5 │ │ │ │ bl 3ad970 │ │ │ │ strh r0, [sp, #230] @ 0xe6 │ │ │ │ b 3d5d80 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -396939,15 +396939,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r5, r5, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -396955,15 +396955,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 3d5f1c │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, fp │ │ │ │ cmp r3, r2 │ │ │ │ @@ -396981,44 +396981,44 @@ │ │ │ │ b 3d53b4 │ │ │ │ addeq r5, sp, r0, lsr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ bge ff2c92d8 <__bss_end__@@Base+0xfe500710> │ │ │ │ bge ff2c92d4 <__bss_end__@@Base+0xfe50070c> │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2c92e0 <__bss_end__@@Base+0xfe500718> │ │ │ │ - rsbseq r2, sl, r8, lsr r8 │ │ │ │ - rsbeq r4, r1, r8, asr sp │ │ │ │ - rsbeq sp, r0, r0, lsr pc │ │ │ │ - rsbseq r2, sl, ip, lsr #15 │ │ │ │ - @ instruction: 0x007a2798 │ │ │ │ - rsbeq r4, r1, r0, asr #25 │ │ │ │ - rsbeq sp, r0, ip, lsl #29 │ │ │ │ + rsbseq r2, sl, r8, lsl #19 │ │ │ │ + rsbeq r4, r1, r8, lsr #29 │ │ │ │ + rsbeq lr, r0, r0, lsl #1 │ │ │ │ + ldrsheq r2, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r2, sl, r8, ror #17 │ │ │ │ + rsbeq r4, r1, r0, lsl lr │ │ │ │ + ldrdeq sp, [r0], #-252 @ 0xffffff04 @ │ │ │ │ strdeq r5, [sp], r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq r4, r1, r8, lsr sl │ │ │ │ - rsbeq sp, r0, r8, lsl #24 │ │ │ │ + rsbeq r4, r1, r8, lsl #23 │ │ │ │ + rsbeq sp, r0, r8, asr sp │ │ │ │ stc2 0, cr7, [r0], {-0} │ │ │ │ - rsbseq r1, sl, ip, asr #29 │ │ │ │ - strdeq r4, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sp, r0, ip, asr #11 │ │ │ │ - ldrsheq r1, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r4, r1, r0, lsr #6 │ │ │ │ - strdeq sp, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r2, sl, ip, lsl r0 │ │ │ │ + rsbeq r4, r1, r4, asr #10 │ │ │ │ + rsbeq sp, r0, ip, lsl r7 │ │ │ │ + rsbseq r1, sl, r4, asr #30 │ │ │ │ + rsbeq r4, r1, r0, ror r4 │ │ │ │ + rsbeq sp, r0, r8, asr #12 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrheq r1, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, r2, r4, lsr #13 │ │ │ │ + rsbseq r1, sl, r0, lsl #18 │ │ │ │ + strdeq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - rsbseq r1, sl, ip, lsl #15 │ │ │ │ - rsbeq pc, r2, r0, lsl #13 │ │ │ │ + ldrsbeq r1, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq pc, [r2], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - rsbeq pc, r2, r0, lsl #12 │ │ │ │ - rsbeq pc, r2, r0, lsr r8 @ │ │ │ │ - rsbseq r1, sl, r0, ror #13 │ │ │ │ - ldrdeq pc, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq pc, r2, r0, lsr r8 @ │ │ │ │ + rsbeq pc, r2, r0, asr r7 @ │ │ │ │ + rsbeq pc, r2, r0, lsl #19 │ │ │ │ + rsbseq r1, sl, r0, lsr r8 │ │ │ │ + rsbeq pc, r2, ip, lsr #14 │ │ │ │ + rsbeq pc, r2, r0, lsl #19 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 3ac1d4 │ │ │ │ @@ -397259,15 +397259,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r9, #8832 @ 0x2280 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r9, sp, #148 @ 0x94 │ │ │ │ mov fp, #1 │ │ │ │ adds r6, r6, #696 @ 0x2b8 │ │ │ │ @@ -397281,15 +397281,15 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str sl, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r7, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -397300,42 +397300,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str sl, [r9, #4] │ │ │ │ bic r3, r3, r5 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ strb fp, [sp, #152] @ 0x98 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldmdb r4, {r3, r5} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #32] │ │ │ │ adds r4, r3, #696 @ 0x2b8 │ │ │ │ adc r5, r5, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3d66a4 │ │ │ │ ldr r3, [pc, #2912] @ 3d73b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d66a4 │ │ │ │ ldr r2, [pc, #2896] @ 3d73b4 │ │ │ │ @@ -397349,15 +397349,15 @@ │ │ │ │ bne 3d7f8c │ │ │ │ ldr r1, [pc, #2864] @ 3d73b8 │ │ │ │ ldr r0, [pc, #2864] @ 3d73bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #832] @ 0x340 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ str r3, [r0, #1748] @ 0x6d4 │ │ │ │ strh r5, [r4, #8] │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ bl 58ecd8 │ │ │ │ @@ -397448,15 +397448,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ @@ -397466,15 +397466,15 @@ │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ adc r7, r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r3, r9, #9024 @ 0x2340 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -397482,15 +397482,15 @@ │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3d66a4 │ │ │ │ ldr r2, [pc, #2344] @ 3d73e4 │ │ │ │ ldr r3, [pc, #2260] @ 3d7394 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ @@ -397511,15 +397511,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r7, r9, #8832 @ 0x2280 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #1 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -397530,15 +397530,15 @@ │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r5, r0, #424 @ 0x1a8 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -397547,15 +397547,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [pc, #2104] @ 3d73f4 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3d7344 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #744] @ 0x2e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -397570,15 +397570,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -397586,15 +397586,15 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r4, #1 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ @@ -397605,30 +397605,30 @@ │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r1, #700] @ 0x2bc │ │ │ │ bl 3d2cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d66a4 │ │ │ │ @@ -397636,30 +397636,30 @@ │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov r5, #1 │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ @@ -397668,15 +397668,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, lr, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ subs r3, r3, #8 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r1, #697] @ 0x2b9 │ │ │ │ mov r0, r9 │ │ │ │ @@ -397685,15 +397685,15 @@ │ │ │ │ bl 3d3620 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str lr, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sl, #4] │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov ip, #1 │ │ │ │ adds r2, r3, #120 @ 0x78 │ │ │ │ @@ -397702,15 +397702,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #24] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -397718,25 +397718,25 @@ │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [lr, #1356] @ 0x54c │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ adds r2, r3, #136 @ 0x88 │ │ │ │ @@ -397744,15 +397744,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ add r1, r9, #9024 @ 0x2340 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #12 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397763,15 +397763,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d39bc │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ @@ -397780,15 +397780,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #56 @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -397796,15 +397796,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #1104] @ 3d73f8 │ │ │ │ str r1, [r2, #704] @ 0x2c0 │ │ │ │ sub r2, r1, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bls 3d745c │ │ │ │ @@ -397843,15 +397843,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ @@ -397862,30 +397862,30 @@ │ │ │ │ adc r8, r8, #0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov r7, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #164 @ 0xa4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r2, #1356] @ 0x54c │ │ │ │ b 3d66a4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397930,15 +397930,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #636] @ 3d7420 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r1, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 3d66a4 │ │ │ │ ldrb r3, [r1, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397960,27 +397960,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ cmp r4, r3 │ │ │ │ blt 3d7204 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -398004,27 +398004,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ ldrb r3, [r3, #700] @ 0x2bc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ blt 3d72b4 │ │ │ │ b 3d66a4 │ │ │ │ @@ -398055,75 +398055,75 @@ │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 255374 <__printf_chk@plt> │ │ │ │ addeq r4, sp, ip, lsr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r4, sp, ip, r7 │ │ │ │ addeq r4, sp, r8, ror r7 │ │ │ │ - ldrheq r1, [sl], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r1, sl, r4, lsl #12 │ │ │ │ - rsbeq r3, r1, r4, lsr fp │ │ │ │ - rsbeq ip, r0, r8, lsl #26 │ │ │ │ + rsbseq r1, sl, r4, lsl #14 │ │ │ │ + rsbseq r1, sl, r4, asr r7 │ │ │ │ + rsbeq r3, r1, r4, lsl #25 │ │ │ │ + rsbeq ip, r0, r8, asr lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq r4, sp, r0, asr #11 │ │ │ │ - rsbeq fp, r1, ip, ror #29 │ │ │ │ - rsbeq pc, r2, r4, ror #13 │ │ │ │ + rsbeq ip, r1, ip, lsr r0 │ │ │ │ + rsbeq pc, r2, r4, lsr r8 @ │ │ │ │ addeq r4, sp, r4, ror #10 │ │ │ │ bgt 3573f0 │ │ │ │ bgt 3573cc │ │ │ │ strcc r0, [r2, #-0] │ │ │ │ - ldrheq r1, [sl], #-62 @ 0xffffffc2 @ │ │ │ │ + rsbseq r1, sl, lr, lsl #10 │ │ │ │ addeq r4, sp, r0, asr r4 │ │ │ │ - rsbseq r1, sl, r0, lsl r3 │ │ │ │ - rsbeq r3, r1, r0, asr #16 │ │ │ │ - rsbeq ip, r0, r8, lsl sl │ │ │ │ + rsbseq r1, sl, r0, ror #8 │ │ │ │ + @ instruction: 0x00613990 │ │ │ │ + rsbeq ip, r0, r8, ror #22 │ │ │ │ addeq r4, sp, r8, ror #6 │ │ │ │ - rsbseq r1, sl, ip, lsr #4 │ │ │ │ - rsbeq r3, r1, r8, asr r7 │ │ │ │ - rsbeq ip, r0, r0, lsr r9 │ │ │ │ + rsbseq r1, sl, ip, ror r3 │ │ │ │ + rsbeq r3, r1, r8, lsr #17 │ │ │ │ + rsbeq ip, r0, r0, lsl #21 │ │ │ │ blt ff396f80 <__bss_end__@@Base+0xfe5ce3b8> │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ addeq r3, sp, r4, asr lr │ │ │ │ - ldrdeq lr, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq pc, r2, r0, lsr #32 │ │ │ │ addeq r3, sp, r4, lsr #28 │ │ │ │ - rsbseq r0, sl, r4, ror #25 │ │ │ │ - rsbeq r3, r1, r4, lsl r2 │ │ │ │ - rsbeq ip, r0, ip, ror #7 │ │ │ │ + rsbseq r0, sl, r4, lsr lr │ │ │ │ + rsbeq r3, r1, r4, ror #6 │ │ │ │ + rsbeq ip, r0, ip, lsr r5 │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ - rsbseq r0, sl, r8, lsl #23 │ │ │ │ - strheq r3, [r1], #-4 @ │ │ │ │ - rsbeq ip, r0, r8, lsl #5 │ │ │ │ + ldrsbeq r0, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, r1, r4, lsl #4 │ │ │ │ + ldrdeq ip, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r3, [sp], r8 │ │ │ │ - rsbeq fp, r1, r0, lsl #8 │ │ │ │ - rsbeq lr, r2, r4, lsl #22 │ │ │ │ - rsbeq sp, r2, r8, ror ip │ │ │ │ - rsbeq sp, r2, r8, lsr pc │ │ │ │ + rsbeq fp, r1, r0, asr r5 │ │ │ │ + rsbeq lr, r2, r4, asr ip │ │ │ │ + rsbeq sp, r2, r8, asr #27 │ │ │ │ + rsbeq lr, r2, r8, lsl #1 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - rsbseq pc, r9, ip, asr sp @ │ │ │ │ - rsbeq sp, r2, r4, asr ip │ │ │ │ - rsbeq sp, r2, r4, ror pc │ │ │ │ + rsbseq pc, r9, ip, lsr #29 │ │ │ │ + rsbeq sp, r2, r4, lsr #27 │ │ │ │ + rsbeq lr, r2, r4, asr #1 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbseq pc, r9, r8, lsr sp @ │ │ │ │ - rsbeq sp, r2, r0, lsr ip │ │ │ │ - rsbeq sp, r2, ip, lsl pc │ │ │ │ + rsbseq pc, r9, r8, lsl #29 │ │ │ │ + rsbeq sp, r2, r0, lsl #27 │ │ │ │ + rsbeq lr, r2, ip, rrx │ │ │ │ andeq r0, r0, sp, asr #11 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #60 @ 0x3c │ │ │ │ adc r6, r6, #0 │ │ │ │ strh r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -398132,15 +398132,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ str r6, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrh r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -398152,15 +398152,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ adds r4, r4, #82 @ 0x52 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -398168,15 +398168,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r2, #714] @ 0x2ca │ │ │ │ bl 3d32d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d7f90 │ │ │ │ @@ -398189,15 +398189,15 @@ │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #80 @ 0x50 │ │ │ │ adc r6, r6, #0 │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -398205,15 +398205,15 @@ │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -398224,15 +398224,15 @@ │ │ │ │ adds r4, r4, #40 @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -398241,15 +398241,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [r3, #708] @ 0x2c4 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -398275,29 +398275,29 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d32d0 │ │ │ │ cmp r0, r7 │ │ │ │ beq 3d7fd4 │ │ │ │ @@ -398306,15 +398306,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -398322,40 +398322,40 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #56 @ 0x38 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov ip, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #16 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ strd r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ @@ -398372,15 +398372,15 @@ │ │ │ │ add r3, r2, r3 │ │ │ │ str r7, [sl, #4] │ │ │ │ str r3, [r1, #708] @ 0x2c4 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ subs r2, r6, #40 @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -398388,26 +398388,26 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -398415,15 +398415,15 @@ │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ mov lr, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398445,29 +398445,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398488,29 +398488,29 @@ │ │ │ │ str r3, [sl] │ │ │ │ str r3, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #68 @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r7, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ adds r3, r6, #256 @ 0x100 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, r5, #144 @ 0x90 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ @@ -398561,29 +398561,29 @@ │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adds r2, r5, #72 @ 0x48 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 3d32d0 │ │ │ │ cmp r0, r8 │ │ │ │ beq 3d7fb0 │ │ │ │ @@ -398608,54 +398608,54 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov lr, #0 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str lr, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #8] │ │ │ │ adds r3, ip, #8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ @@ -398683,15 +398683,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ adds r2, r4, #32 │ │ │ │ @@ -398699,40 +398699,40 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r4, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ movcs r3, #8192 @ 0x2000 │ │ │ │ mov ip, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -398755,29 +398755,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -398807,15 +398807,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ blt 3d7b30 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d300c │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ mov r2, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 2540a8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -398901,15 +398901,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq pc, r9, r4, lsr #30 │ │ │ │ + rsbseq r0, sl, r4, ror r0 │ │ │ │ andeq r7, r0, lr, lsr #16 │ │ │ │ and r1, r1, #31 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ ldr r3, [r0] │ │ │ │ bic r3, r3, #33280 @ 0x8200 │ │ │ │ str r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -399094,61 +399094,61 @@ │ │ │ │ b 3d8200 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1360] @ 0x550 │ │ │ │ b 3d8200 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1356] @ 0x54c │ │ │ │ b 3d8200 │ │ │ │ - rsbseq pc, r9, r2, lsr #27 │ │ │ │ + ldrsheq pc, [r9], #-226 @ 0xffffff1e @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ - rsbseq pc, r9, sl, asr sp @ │ │ │ │ + rsbseq pc, r9, sl, lsr #29 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d8424 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r2, r9, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d848c │ │ │ │ ldr r2, [pc, #76] @ 3d8490 │ │ │ │ ldr r1, [pc, #76] @ 3d8494 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #48] @ 3d8498 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, r9, r8, ror #23 │ │ │ │ - @ instruction: 0x0061819c │ │ │ │ - strheq r8, [r1], #-16 @ │ │ │ │ + rsbseq pc, r9, r8, lsr sp @ │ │ │ │ + rsbeq r8, r1, ip, ror #5 │ │ │ │ + rsbeq r8, r1, r0, lsl #6 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3d8510 │ │ │ │ ldr r2, [pc, #92] @ 3d8514 │ │ │ │ @@ -399156,32 +399156,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #60] @ 3d851c │ │ │ │ ldr r1, [pc, #60] @ 3d8520 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r1, [pc, #36] @ 3d8524 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750f88 │ │ │ │ - rsbseq pc, r9, r8, ror fp @ │ │ │ │ - rsbeq r1, r0, r0, lsr #21 │ │ │ │ - rsbeq r9, r4, r0, asr #26 │ │ │ │ + b 7510d8 │ │ │ │ + rsbseq pc, r9, r8, asr #25 │ │ │ │ + strdeq r1, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + @ instruction: 0x00649e90 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq sl, fp, ip, ror #5 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -399190,29 +399190,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3d8594 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #48] @ 3d8598 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, r9, r8, ror #21 │ │ │ │ - @ instruction: 0x0061809c │ │ │ │ - strheq r8, [r1], #-0 @ │ │ │ │ + rsbseq pc, r9, r8, lsr ip @ │ │ │ │ + rsbeq r8, r1, ip, ror #3 │ │ │ │ + rsbeq r8, r1, r0, lsl #4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #164] @ 3d8658 │ │ │ │ ldr r7, [pc, #164] @ 3d865c │ │ │ │ @@ -399224,15 +399224,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r2, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ beq 3d8640 │ │ │ │ cmp r4, #20 │ │ │ │ bne 3d8630 │ │ │ │ add r0, r0, #9600 @ 0x2580 │ │ │ │ mov r2, r4 │ │ │ │ @@ -399253,19 +399253,19 @@ │ │ │ │ bl 51423c │ │ │ │ ldr r0, [pc, #32] @ 3d8668 │ │ │ │ ldr r2, [pc, #32] @ 3d866c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r9, r8, ror sl @ │ │ │ │ - rsbeq sp, r2, r4, lsl #27 │ │ │ │ - rsbeq sp, r2, ip, lsl #27 │ │ │ │ - rsbeq sp, r2, r0, asr sp │ │ │ │ - rsbeq sp, r2, ip, lsr sp │ │ │ │ + rsbseq pc, r9, r8, asr #23 │ │ │ │ + ldrdeq sp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq sp, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, r2, r0, lsr #29 │ │ │ │ + rsbeq sp, r2, ip, lsl #29 │ │ │ │ andeq r0, r0, sp, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #484] @ 3d886c │ │ │ │ ldr r7, [pc, #484] @ 3d8870 │ │ │ │ @@ -399276,74 +399276,74 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #440] @ 3d8878 │ │ │ │ add r2, r5, #120 @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #416] @ 3d887c │ │ │ │ mov sl, #1 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #396] @ 3d8880 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r5, [pc, #380] @ 3d8884 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #956 @ 0x3bc │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #364] @ 3d8888 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r8, #20 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ ldr r3, [pc, #292] @ 3d888c │ │ │ │ mov r2, r4 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r5, r4, #984 @ 0x3d8 │ │ │ │ - bl 75b560 │ │ │ │ + bl 75b6b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 58e4d0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #204] @ 3d8890 │ │ │ │ @@ -399386,21 +399386,21 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq pc, r9, r4, lsr #19 │ │ │ │ - strheq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, r2, r4, lsr #26 │ │ │ │ - rsbeq sp, r2, ip, lsl #26 │ │ │ │ + ldrsheq pc, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sp, r2, r8, lsl #28 │ │ │ │ + rsbeq sp, r2, r4, ror lr │ │ │ │ + rsbeq sp, r2, ip, asr lr │ │ │ │ addeq r2, sp, r8, asr #14 │ │ │ │ - rsbeq sp, r2, ip, ror #24 │ │ │ │ - rsbeq sp, r2, r8, ror #25 │ │ │ │ + strheq sp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r2, r8, lsr lr │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ addeq r3, lr, r4, lsl #13 │ │ │ │ andeq r0, r0, r1, ror #3 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399413,15 +399413,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #1476395008 @ 0x58000000 │ │ │ │ mov ip, #2013265920 @ 0x78000000 │ │ │ │ ldr r1, [pc, #84] @ 3d8940 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ str r2, [r3, #1352] @ 0x548 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ mov r2, #0 │ │ │ │ @@ -399436,17 +399436,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, r9, r4, ror r7 @ │ │ │ │ - rsbeq sp, r2, r0, lsl #21 │ │ │ │ - rsbeq sp, r2, ip, ror #21 │ │ │ │ + rsbseq pc, r9, r4, asr #17 │ │ │ │ + ldrdeq sp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sp, r2, ip, lsr ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3d8a50 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -399455,45 +399455,45 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3d8a54 │ │ │ │ ldr r1, [pc, #228] @ 3d8a58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #208] @ 3d8a5c │ │ │ │ ldr r1, [pc, #208] @ 3d8a60 │ │ │ │ add r5, r5, #148 @ 0x94 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #176] @ 3d8a64 │ │ │ │ ldr r1, [pc, #176] @ 3d8a68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #932 @ 0x3a4 │ │ │ │ mov r3, #24 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ ldr r2, [pc, #140] @ 3d8a6c │ │ │ │ ldr r1, [pc, #140] @ 3d8a70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #956 @ 0x3bc │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 33fd60 │ │ │ │ ldr r2, [pc, #100] @ 3d8a74 │ │ │ │ ldr r3, [pc, #100] @ 3d8a78 │ │ │ │ mov r0, #262144 @ 0x40000 │ │ │ │ mov r1, #0 │ │ │ │ @@ -399501,46 +399501,46 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 33fe60 │ │ │ │ - ldrsbeq pc, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sp, r2, r4, asr #20 │ │ │ │ - strheq r4, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r4, r1, r4, asr #15 │ │ │ │ - rsbeq sp, r2, ip, lsl sl │ │ │ │ - rsbeq sp, r1, r8, lsr #9 │ │ │ │ - rsbeq sp, r2, r4, lsl #19 │ │ │ │ - @ instruction: 0x0061d490 │ │ │ │ + rsbseq pc, r9, r4, lsr #16 │ │ │ │ + rsbeq sp, r2, ip, lsr #22 │ │ │ │ + @ instruction: 0x0062db94 │ │ │ │ + rsbeq r4, r1, r0, lsl #18 │ │ │ │ + rsbeq r4, r1, r4, lsl r9 │ │ │ │ + rsbeq sp, r2, ip, ror #22 │ │ │ │ + strdeq sp, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq sp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sp, r1, r0, ror #11 │ │ │ │ @ instruction: 0x00891ab0 │ │ │ │ - ldrdeq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sp, r2, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3d8be8 │ │ │ │ ldr r2, [pc, #340] @ 3d8bec │ │ │ │ ldr r1, [pc, #340] @ 3d8bf0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r4, #1528] @ 0x5f8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8b24 │ │ │ │ ldr r7, [pc, #288] @ 3d8bf4 │ │ │ │ add r6, r0, #9664 @ 0x25c0 │ │ │ │ @@ -399597,29 +399597,29 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ ldr r2, [r7, #1396] @ 0x574 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r7, #1396] @ 0x574 │ │ │ │ ldrb r2, [r4, #1532] @ 0x5fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d8b94 │ │ │ │ strb r3, [r4, #1532] @ 0x5fc │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ bl 58ecd8 │ │ │ │ bl 58f424 │ │ │ │ b 3d8b28 │ │ │ │ - @ instruction: 0x0079f598 │ │ │ │ - rsbeq sp, r2, r4, lsr #17 │ │ │ │ - rsbeq sp, r2, r0, lsl r9 │ │ │ │ + rsbseq pc, r9, r8, ror #13 │ │ │ │ + strdeq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sp, r2, r0, ror #20 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -399689,15 +399689,15 @@ │ │ │ │ ldr r3, [r5, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r5, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r5, #1380] @ 0x564 │ │ │ │ and r2, r2, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ add r2, r2, r3, lsl #1 │ │ │ │ add r2, r2, #1376 @ 0x560 │ │ │ │ add r2, r2, #6 │ │ │ │ @@ -399762,15 +399762,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ and r7, r6, #127 @ 0x7f │ │ │ │ beq 3d8e50 │ │ │ │ tst r6, #63 @ 0x3f │ │ │ │ bne 3d8e50 │ │ │ │ ldr r0, [pc, #344] @ 3d8fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r7, [r5, #1284] @ 0x504 │ │ │ │ b 3d8d0c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1360] @ 0x550 │ │ │ │ @@ -399785,15 +399785,15 @@ │ │ │ │ and r3, r3, #31 │ │ │ │ and r2, r2, #31 │ │ │ │ beq 3d8f54 │ │ │ │ cmp r1, #2 │ │ │ │ beq 3d8f1c │ │ │ │ ldr r0, [pc, #256] @ 3d8fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1288] @ 0x508 │ │ │ │ b 3d8d0c │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [r5, #1396] @ 0x574 │ │ │ │ str r6, [r5, #1356] @ 0x54c │ │ │ │ @@ -399847,17 +399847,17 @@ │ │ │ │ blx r3 │ │ │ │ b 3d8eb0 │ │ │ │ ldr r3, [pc, #24] @ 3d8fac │ │ │ │ b 3d8f4c │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq pc, r9, sl, lsr #4 │ │ │ │ - rsbeq sp, r2, ip, lsr #11 │ │ │ │ - rsbeq sp, r2, ip, ror r5 │ │ │ │ + rsbseq pc, r9, sl, ror r3 @ │ │ │ │ + strdeq sp, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sp, r2, ip, asr #13 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #504] @ 3d91c4 │ │ │ │ @@ -399868,15 +399868,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #484] @ 3d91c8 │ │ │ │ ldr r1, [pc, #484] @ 3d91cc │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r9, [pc, #464] @ 3d91d0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r0, #20] │ │ │ │ add r7, sl, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1352] @ 0x548 │ │ │ │ tst r3, #268435456 @ 0x10000000 │ │ │ │ beq 3d910c │ │ │ │ @@ -399936,15 +399936,15 @@ │ │ │ │ orr r1, r1, #32 │ │ │ │ str r1, [r7, #1396] @ 0x574 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r7, #1400] @ 0x578 │ │ │ │ subs r1, r1, r6 │ │ │ │ ldr r0, [sl, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ str r6, [r5, #1492] @ 0x5d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -399982,24 +399982,24 @@ │ │ │ │ strb r2, [r3, r8]! │ │ │ │ strb r0, [r3, #1] │ │ │ │ b 3d90a8 │ │ │ │ ldr r1, [pc, #40] @ 3d91dc │ │ │ │ ldr r0, [pc, #40] @ 3d91e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3d9140 │ │ │ │ - rsbseq pc, r9, r4, rrx │ │ │ │ - rsbeq sp, r2, r4, ror #6 │ │ │ │ - rsbeq sp, r2, r0, ror #7 │ │ │ │ + ldrheq pc, [r9], #-20 @ 0xffffffec @ │ │ │ │ + strheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sp, r2, r0, lsr r5 │ │ │ │ addeq r1, sp, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq sp, r2, r8, lsl #4 │ │ │ │ - rsbeq sp, r2, r8, lsl #5 │ │ │ │ + rsbeq sp, r2, r8, asr r3 │ │ │ │ + ldrdeq sp, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1664] @ 3d9880 │ │ │ │ ldr r3, [pc, #1664] @ 3d9884 │ │ │ │ @@ -400144,15 +400144,15 @@ │ │ │ │ ldr r1, [r8, #1396] @ 0x574 │ │ │ │ ldr r3, [r8, #1404] @ 0x57c │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldr r0, [r7, #1504] @ 0x5e0 │ │ │ │ b 3d945c │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r7, #1532] @ 0x5fc │ │ │ │ ldr r2, [pc, #1068] @ 3d9890 │ │ │ │ ldr r3, [pc, #1052] @ 3d9884 │ │ │ │ @@ -400408,41 +400408,41 @@ │ │ │ │ orr r3, r3, #8 │ │ │ │ and r1, r1, r3 │ │ │ │ str r1, [r8, #1400] @ 0x578 │ │ │ │ subs r1, r1, #0 │ │ │ │ str r3, [r8, #1396] @ 0x574 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mvn r0, #0 │ │ │ │ b 3d945c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ tst r3, #4 │ │ │ │ bne 3d95c8 │ │ │ │ b 3d9308 │ │ │ │ addeq r1, sp, r4, lsr #24 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrheq lr, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq lr, r9, ip, lsl #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r1, sp, r0, asr #19 │ │ │ │ ldr r0, [pc, #4] @ 3d98a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r0, r9, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r6, #1112] @ 0x458 │ │ │ │ mov r4, r0 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #1032] @ 0x408 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ cmp r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400450,15 +400450,15 @@ │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, #1 │ │ │ │ ldr r1, [r4, #1068] @ 0x42c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ ldrb r3, [r6, #1064] @ 0x428 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bgt 3d98fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -400556,36 +400556,36 @@ │ │ │ │ ldr r1, [pc, #104] @ 3d9b08 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #76] @ 3d9b0c │ │ │ │ ldr r1, [pc, #76] @ 3d9b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #52] @ 3d9b14 │ │ │ │ ldr r1, [pc, #52] @ 3d9b18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 750f88 │ │ │ │ - rsbseq lr, r9, r8, asr r6 │ │ │ │ - rsbeq r0, r0, r0, asr #9 │ │ │ │ - rsbeq r8, r4, r0, ror #14 │ │ │ │ + b 7510d8 │ │ │ │ + rsbseq lr, r9, r8, lsr #15 │ │ │ │ + rsbeq r0, r0, r0, lsl r6 │ │ │ │ + strheq r8, [r4], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ addeq r8, fp, ip, asr lr │ │ │ │ @ instruction: 0x00890ab8 │ │ │ │ andeq r0, r0, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -400599,25 +400599,25 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ mov r6, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ add r4, r0, #924 @ 0x39c │ │ │ │ beq 3d9d20 │ │ │ │ ldr r2, [pc, #600] @ 3d9dd8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r7, #4096 @ 0x1000 │ │ │ │ - bl 70e718 │ │ │ │ + bl 70e868 │ │ │ │ ldrb r1, [r5, #1064] @ 0x428 │ │ │ │ sub r3, r1, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3d9c84 │ │ │ │ ldrb r1, [r5, #1065] @ 0x429 │ │ │ │ cmp r1, #16 │ │ │ │ bhi 3d9d2c │ │ │ │ @@ -400636,27 +400636,27 @@ │ │ │ │ add r8, r3, #52 @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, fp │ │ │ │ bl 33fd60 │ │ │ │ ldrb r3, [r5, #1064] @ 0x428 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ add fp, fp, #4 │ │ │ │ bgt 3d9be0 │ │ │ │ add r4, r7, #1016 @ 0x3f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e4d0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add r5, r5, #1072 @ 0x430 │ │ │ │ mov r2, r0 │ │ │ │ @@ -400683,15 +400683,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #344] @ 3d9dfc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400702,38 +400702,38 @@ │ │ │ │ ldr r1, [pc, #284] @ 3d9e04 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #280] @ 3d9e08 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 717fd8 │ │ │ │ + bl 718128 │ │ │ │ mov r1, r0 │ │ │ │ b 3d9b78 │ │ │ │ ldr r3, [pc, #216] @ 3d9e0c │ │ │ │ ldr ip, [pc, #216] @ 3d9e10 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 3d9e14 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 3d9e18 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -400745,46 +400745,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 3d9e28 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq lr, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq ip, r2, r8, lsr #18 │ │ │ │ - rsbeq ip, r2, r0, asr r9 │ │ │ │ - strdeq r2, [pc], #-212 @ │ │ │ │ - rsbseq lr, r9, r8, lsr r5 │ │ │ │ - rsbeq r3, r1, r8, ror r5 │ │ │ │ - rsbeq r3, r1, ip, lsl #11 │ │ │ │ + rsbseq lr, r9, ip, lsl #14 │ │ │ │ + rsbeq ip, r2, r8, ror sl │ │ │ │ + rsbeq ip, r2, r0, lsr #21 │ │ │ │ + rsbeq r2, pc, r4, asr #30 │ │ │ │ + rsbseq lr, r9, r8, lsl #13 │ │ │ │ + rsbeq r3, r1, r8, asr #13 │ │ │ │ + ldrdeq r3, [r1], #-108 @ 0xffffff94 @ │ │ │ │ addeq r2, lr, r8, ror #4 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbseq lr, r9, r0, ror #8 │ │ │ │ - rsbeq ip, r2, r8, lsr #16 │ │ │ │ - strdeq ip, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq lr, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, r2, r8, ror r9 │ │ │ │ + rsbeq ip, r2, ip, asr #18 │ │ │ │ andeq r0, r0, lr, asr #13 │ │ │ │ - rsbeq ip, r2, r0, asr r8 │ │ │ │ - strheq ip, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq ip, r2, r0, lsr #19 │ │ │ │ + rsbeq ip, r2, r0, lsl #18 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ - ldrheq lr, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq ip, r2, r8, lsr #15 │ │ │ │ - rsbeq ip, r2, r4, asr r7 │ │ │ │ + rsbseq lr, r9, r8, lsl #10 │ │ │ │ + strdeq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq ip, r2, r4, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq lr, r9, r8, ror #6 │ │ │ │ - rsbeq ip, r2, r0, lsl #15 │ │ │ │ - rsbeq ip, r2, r4, lsl #14 │ │ │ │ + ldrheq lr, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrdeq ip, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq ip, r2, r4, asr r8 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #652] @ 3da0d0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -400793,26 +400793,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #636] @ 3da0d4 │ │ │ │ ldr r1, [pc, #636] @ 3da0d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #616] @ 3da0dc │ │ │ │ ldr r1, [pc, #616] @ 3da0e0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mvn r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r4, #8192 @ 0x2000 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #9216 @ 0x2400 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ @@ -400904,26 +400904,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr ip, [pc, #216] @ 3da108 │ │ │ │ ldr r2, [pc, #216] @ 3da10c │ │ │ │ ldr r1, [pc, #216] @ 3da110 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33fe60 │ │ │ │ add r0, r4, #11264 @ 0x2c00 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, r6 │ │ │ │ @@ -400947,31 +400947,31 @@ │ │ │ │ bl 2550ec │ │ │ │ mvn r3, #-134217728 @ 0xf8000000 │ │ │ │ ldr r2, [pc, #56] @ 3da0fc │ │ │ │ str r2, [r7, #3124] @ 0xc34 │ │ │ │ str r3, [r7, #3164] @ 0xc5c │ │ │ │ str r3, [r7, #3168] @ 0xc60 │ │ │ │ b 3d9ff0 │ │ │ │ - ldrheq lr, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, r2, r0, lsr #12 │ │ │ │ - rsbeq ip, r2, r8, lsr r6 │ │ │ │ - rsbeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r8, r4, ip, lsl #7 │ │ │ │ + rsbseq lr, r9, r4, lsl #8 │ │ │ │ + rsbeq ip, r2, r0, ror r7 │ │ │ │ + rsbeq ip, r2, r8, lsl #15 │ │ │ │ + rsbeq r0, r0, ip, lsr r2 │ │ │ │ + ldrdeq r8, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ @ instruction: 0xfff80000 │ │ │ │ cdphi 0, 0, cr15, cr0, cr0, {0} │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffff319 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ andeq r3, r7, r0, ror #28 │ │ │ │ umulleq r0, r9, r0, r5 │ │ │ │ - strdeq ip, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq lr, r9, r4, asr #1 │ │ │ │ - rsbeq r3, r1, r8, lsl #2 │ │ │ │ - rsbeq r3, r1, ip, lsl r1 │ │ │ │ + rsbeq ip, r2, r0, asr #10 │ │ │ │ + rsbseq lr, r9, r4, lsl r2 │ │ │ │ + rsbeq r3, r1, r8, asr r2 │ │ │ │ + rsbeq r3, r1, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ed08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ @@ -401004,15 +401004,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #452] @ 3da38c │ │ │ │ ldr r5, [pc, #452] @ 3da390 │ │ │ │ mov r9, #524288 @ 0x80000 │ │ │ │ mov r8, #6 │ │ │ │ mvn r6, #-134217728 @ 0xf8000000 │ │ │ │ @@ -401119,17 +401119,17 @@ │ │ │ │ orreq r3, r3, #36 @ 0x24 │ │ │ │ orreq r2, r2, #3088 @ 0xc10 │ │ │ │ strh r2, [r1, #12] │ │ │ │ strh r3, [r5, #8] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3d98a4 │ │ │ │ - rsbseq sp, r9, r0, ror #30 │ │ │ │ - rsbeq ip, r2, ip, asr #5 │ │ │ │ - rsbeq ip, r2, r8, ror #5 │ │ │ │ + ldrheq lr, [r9], #-0 @ │ │ │ │ + rsbeq ip, r2, ip, lsl r4 │ │ │ │ + rsbeq ip, r2, r8, lsr r4 │ │ │ │ andeq r0, r2, r4, lsl #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ sbcseq r0, r0, #1073741828 @ 0x40000004 │ │ │ │ eoreq r2, pc, r5, asr #32 │ │ │ │ andeq r0, r0, r6, ror #25 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ @@ -401177,15 +401177,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, lr │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7185a8 │ │ │ │ + bl 7186f8 │ │ │ │ ldr r3, [r5, r4] │ │ │ │ tst r3, #1 │ │ │ │ bne 3da494 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -401472,15 +401472,15 @@ │ │ │ │ bic r2, r2, #3 │ │ │ │ movcc sl, ip │ │ │ │ movcs sl, r7 │ │ │ │ adds r2, r1, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 7186d0 │ │ │ │ + bl 718820 │ │ │ │ subs r7, r7, sl │ │ │ │ ldreq r3, [sp, #52] @ 0x34 │ │ │ │ lsl r6, r6, #14 │ │ │ │ add r9, r9, sl │ │ │ │ orreq r6, r3, r6 │ │ │ │ ldr r3, [r5] │ │ │ │ orreq r6, r6, #32768 @ 0x8000 │ │ │ │ @@ -401519,15 +401519,15 @@ │ │ │ │ str r1, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r0, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 7186d0 │ │ │ │ + bl 718820 │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #2 │ │ │ │ bne 3daaf0 │ │ │ │ ldr r3, [r8, #1092] @ 0x444 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ movne r2, #4 │ │ │ │ moveq r2, #2 │ │ │ │ @@ -401771,15 +401771,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r8, #1112] @ 0x458 │ │ │ │ mvn r0, #0 │ │ │ │ b 3da594 │ │ │ │ ldr r0, [pc, #632] @ 3db024 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3dac28 │ │ │ │ ldr r7, [pc, #616] @ 3db028 │ │ │ │ add r9, sl, #31744 @ 0x7c00 │ │ │ │ cmp r3, r7 │ │ │ │ movcc r7, r3 │ │ │ │ add r9, r9, #184 @ 0xb8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -401832,23 +401832,23 @@ │ │ │ │ ldr r7, [sp, #68] @ 0x44 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ b 3da824 │ │ │ │ ldr r0, [pc, #400] @ 3db02c │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ b 3dad28 │ │ │ │ ldr r0, [pc, #372] @ 3db030 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ b 3dabb4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bcc 3daef8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ @@ -401862,15 +401862,15 @@ │ │ │ │ str r3, [r8, #1448] @ 0x5a8 │ │ │ │ b 3daa90 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 3da724 │ │ │ │ ldr r0, [pc, #284] @ 3db034 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r3, r4 │ │ │ │ b 3da84c │ │ │ │ ldr r3, [pc, #240] @ 3db020 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ cmp r2, r3 │ │ │ │ ldrls r3, [r8, #1456] @ 0x5b0 │ │ │ │ ldrhi r3, [r8, #1460] @ 0x5b4 │ │ │ │ @@ -401886,15 +401886,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dad78 │ │ │ │ ldr r0, [pc, #188] @ 3db038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3dad78 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, sl, r3, lsl #2 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2672] @ 0xa70 │ │ │ │ ldr r1, [r2, #2096] @ 0x830 │ │ │ │ mvn r3, r3 │ │ │ │ @@ -401920,30 +401920,30 @@ │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3da964 │ │ │ │ bl 2554dc │ │ │ │ addeq r0, sp, r0, lsl r9 │ │ │ │ strdeq r0, [sp], ip │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0079db90 │ │ │ │ + rsbseq sp, r9, r0, ror #25 │ │ │ │ addeq r0, sp, r8, lsl #17 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq sp, r9, r4, lsr #15 │ │ │ │ - ldrsbeq sp, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq sp, [r9], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sp, r9, r0, lsr #16 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - ldrdeq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq fp, r2, r8, lsr #18 │ │ │ │ strdeq r3, [r0], -fp │ │ │ │ - rsbeq fp, r2, r4, lsl r7 │ │ │ │ - @ instruction: 0x0062b69c │ │ │ │ - rsbeq fp, r2, ip, asr #13 │ │ │ │ - rsbeq fp, r2, r0, lsr #13 │ │ │ │ - rsbseq sp, r9, r4, asr #2 │ │ │ │ - rsbeq fp, r2, r8, ror #9 │ │ │ │ + rsbeq fp, r2, r4, ror #16 │ │ │ │ + rsbeq fp, r2, ip, ror #15 │ │ │ │ + rsbeq fp, r2, ip, lsl r8 │ │ │ │ + strdeq fp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x0079d294 │ │ │ │ + rsbeq fp, r2, r8, lsr r6 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr ip, [pc, #3868] @ 3dbf7c │ │ │ │ ldr r1, [pc, #3868] @ 3dbf80 │ │ │ │ @@ -402341,15 +402341,15 @@ │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r3, sp, #148 @ 0x94 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 7185a8 │ │ │ │ + bl 7186f8 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dbd68 │ │ │ │ ldr r3, [r9, #1076] @ 0x434 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dbd5c │ │ │ │ ldr r3, [r9, #1092] @ 0x444 │ │ │ │ @@ -402398,15 +402398,15 @@ │ │ │ │ add r4, sp, #156 @ 0x9c │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldrne r3, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl 7185a8 │ │ │ │ + bl 7186f8 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsl r2, r3, #19 │ │ │ │ lsr r2, r2, #19 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ add r8, r8, r2 │ │ │ │ addeq sl, sl, r2 │ │ │ │ beq 3dba9c │ │ │ │ @@ -402437,26 +402437,26 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #204] @ 0xcc │ │ │ │ str r5, [sp, #208] @ 0xd0 │ │ │ │ str r5, [sp, #212] @ 0xd4 │ │ │ │ str r5, [sp, #216] @ 0xd8 │ │ │ │ str r5, [sp, #220] @ 0xdc │ │ │ │ str r5, [sp, #224] @ 0xe0 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3db848 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #1920] @ 3dbfbc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [r3, #940] @ 0x3ac │ │ │ │ str lr, [sp, #96] @ 0x60 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -402466,15 +402466,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ mov fp, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ - bl 71466c │ │ │ │ + bl 7147bc │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ sub r2, r0, #24 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3dbc08 │ │ │ │ ldrd sl, [sp, #136] @ 0x88 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -402486,29 +402486,29 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 718134 │ │ │ │ - bl 9a1a30 │ │ │ │ + bl 718284 │ │ │ │ + bl 9a1b80 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ cmp fp, #0 │ │ │ │ beq 3dc18c │ │ │ │ sub fp, fp, #1 │ │ │ │ cmp fp, #0 │ │ │ │ str fp, [r0, #8] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ bne 3db92c │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ str fp, [r0] │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dbdd0 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r1, #1 │ │ │ │ @@ -402523,15 +402523,15 @@ │ │ │ │ mov sl, #24 │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7186d0 │ │ │ │ + bl 718820 │ │ │ │ ldr r3, [sp, #184] @ 0xb8 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ bne 3dbb64 │ │ │ │ ldr r2, [r9, #1092] @ 0x444 │ │ │ │ tst r2, #1073741824 @ 0x40000000 │ │ │ │ movne r3, #4 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -402697,15 +402697,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dbc7c │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dbc7c │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 71782c │ │ │ │ + bl 71797c │ │ │ │ mov r2, #24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ bl 2540a8 │ │ │ │ b 3db8e0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, #7 │ │ │ │ @@ -402723,15 +402723,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ b 3db660 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db8a4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ - bl 7090a8 │ │ │ │ + bl 7091f8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #128] @ 0x80 │ │ │ │ beq 3dbc20 │ │ │ │ b 3db8a4 │ │ │ │ cmp r8, #255 @ 0xff │ │ │ │ bhi 3dbd1c │ │ │ │ @@ -402800,24 +402800,24 @@ │ │ │ │ ldr r3, [r9, #1372] @ 0x55c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #1372] @ 0x55c │ │ │ │ b 3dba60 │ │ │ │ ldr r0, [pc, #512] @ 3dbfc0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3db718 │ │ │ │ strb fp, [r0, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #484] @ 3dbfc4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9936bc │ │ │ │ + bl 99380c │ │ │ │ b 3db92c │ │ │ │ lsl r2, r2, #16 │ │ │ │ cmp r4, #0 │ │ │ │ lsr r6, r2, #16 │ │ │ │ bne 3dbe40 │ │ │ │ cmp r2, #0 │ │ │ │ and r7, r6, #4096 @ 0x1000 │ │ │ │ @@ -402913,46 +402913,46 @@ │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ bl 3d98a4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 3db3b0 │ │ │ │ addeq pc, ip, r4, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, ip, ip, asr #26 │ │ │ │ - ldrsheq ip, [r9], #-246 @ 0xffffff0a @ │ │ │ │ + rsbseq sp, r9, r6, asr #2 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ ldrdeq pc, [ip], r8 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ addeq pc, ip, ip, lsl #24 │ │ │ │ ldrdeq pc, [ip], ip │ │ │ │ addeq pc, ip, ip, lsl #23 │ │ │ │ addeq pc, ip, r4, ror #21 │ │ │ │ strdeq pc, [ip], r0 │ │ │ │ umulleq pc, ip, ip, r9 @ │ │ │ │ - rsbseq ip, r9, r0, lsr #23 │ │ │ │ + ldrsheq ip, [r9], #-192 @ 0xffffff40 @ │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - rsbeq sl, r2, r4, lsr #16 │ │ │ │ + rsbeq sl, r2, r4, ror r9 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ stcvc 3, cr0, [r0], {-0} │ │ │ │ rsbseq r3, r8, r0 │ │ │ │ mvneq r0, r2, asr #25 │ │ │ │ andeq ip, pc, r1, ror #27 │ │ │ │ rscmi r2, r6, r1 │ │ │ │ cmpeq r1, r9, ror #18 │ │ │ │ @ instruction: 0xffff848b │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ - rsbeq sl, r2, r4, asr #9 │ │ │ │ - strdeq sl, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq fp, r9, r8, lsl #31 │ │ │ │ - rsbeq sl, r2, r8, lsr #6 │ │ │ │ + rsbeq sl, r2, r4, lsl r6 │ │ │ │ + rsbeq sl, r2, r8, asr #12 │ │ │ │ + ldrsbeq ip, [r9], #-8 @ │ │ │ │ + rsbeq sl, r2, r8, ror r4 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ - rsbseq fp, r9, r0, ror #30 │ │ │ │ - rsbeq fp, r0, ip, asr #32 │ │ │ │ - rsbeq fp, r0, r0, rrx │ │ │ │ + ldrheq ip, [r9], #-0 @ │ │ │ │ + @ instruction: 0x0060b19c │ │ │ │ + strheq fp, [r0], #-16 @ │ │ │ │ add r0, r3, #15424 @ 0x3c40 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #12 │ │ │ │ add r8, r5, #3120 @ 0xc30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #4416 @ 0x1140 │ │ │ │ @@ -403016,24 +403016,24 @@ │ │ │ │ ldrh fp, [r3] │ │ │ │ ldr r3, [r9, #1148] @ 0x47c │ │ │ │ cmp r3, fp │ │ │ │ bls 3dc12c │ │ │ │ ldr r0, [pc, #-312] @ 3dbfe8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #-328] @ 3dbfec │ │ │ │ sub r3, r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ b 3dbe6c │ │ │ │ lsl r6, r6, #18 │ │ │ │ add r1, r5, #3120 @ 0xc30 │ │ │ │ lsr r6, r6, #18 │ │ │ │ strh r2, [r1, #8] │ │ │ │ b 3dc0e0 │ │ │ │ @@ -403054,15 +403054,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #8] @ 3dc1c0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756fb8 │ │ │ │ + b 757108 │ │ │ │ addeq lr, r8, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 58ed08 │ │ │ │ mov r2, #688 @ 0x2b0 │ │ │ │ @@ -403087,32 +403087,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 3dc284 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #60] @ 3dc288 │ │ │ │ ldr r1, [pc, #60] @ 3dc28c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r1, [pc, #40] @ 3dc290 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74f1e4 │ │ │ │ - rsbseq fp, r9, r8, asr #30 │ │ │ │ - subseq sp, pc, r8, lsr sp @ │ │ │ │ - ldrdeq r5, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + b 74f334 │ │ │ │ + @ instruction: 0x0079c098 │ │ │ │ + subseq sp, pc, r8, lsl #29 │ │ │ │ + rsbeq r6, r4, r4, lsr #2 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ strdeq r6, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -403151,16 +403151,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - rsbseq fp, r9, r0, asr lr │ │ │ │ - ldrdeq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, r9, r0, lsr #31 │ │ │ │ + rsbeq sl, r2, r8, lsr #10 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orrs r2, r2, r3, ror #2 │ │ │ │ bne 3dc370 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #3524] @ 0xdc4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -403177,16 +403177,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - rsbseq fp, r9, r8, ror #27 │ │ │ │ - rsbeq sl, r2, r0, ror r3 │ │ │ │ + rsbseq fp, r9, r8, lsr pc │ │ │ │ + rsbeq sl, r2, r0, asr #9 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsr #2 │ │ │ │ beq 3dc414 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sub r1, r2, #2 │ │ │ │ @@ -403225,45 +403225,45 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - rsbseq fp, r9, r8, lsr #26 │ │ │ │ - strheq sl, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq fp, r9, r8, ror lr │ │ │ │ + rsbeq sl, r2, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3dc4d8 │ │ │ │ ldr r2, [pc, #80] @ 3dc4dc │ │ │ │ ldr r1, [pc, #80] @ 3dc4e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r9, r8, ror #25 │ │ │ │ - rsbeq sl, r2, ip, ror #4 │ │ │ │ - rsbeq sl, r2, r0, lsl #5 │ │ │ │ + rsbseq fp, r9, r8, lsr lr │ │ │ │ + strheq sl, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq sl, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #652] @ 3dc78c │ │ │ │ ldr r3, [pc, #652] @ 3dc790 │ │ │ │ @@ -403299,15 +403299,15 @@ │ │ │ │ bne 3dc650 │ │ │ │ ldr r2, [pc, #536] @ 3dc798 │ │ │ │ cmp r4, r2 │ │ │ │ bhi 3dc634 │ │ │ │ add r3, r3, #7424 @ 0x1d00 │ │ │ │ add r3, r3, #16 │ │ │ │ add r0, r5, r3 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ tst r3, #8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -403335,18 +403335,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r8, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc5b4 │ │ │ │ ldr r5, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3dc5b4 │ │ │ │ ldr r3, [pc, #356] @ 3dc7a0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc6e0 │ │ │ │ mvn r0, #0 │ │ │ │ @@ -403374,22 +403374,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3dc7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3dc648 │ │ │ │ ldr r3, [pc, #204] @ 3dc7b4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc648 │ │ │ │ ldr r3, [pc, #172] @ 3dc7a8 │ │ │ │ @@ -403405,49 +403405,49 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dc7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3dc648 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 3dc7bc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3dc648 │ │ │ │ ldr r0, [pc, #64] @ 3dc7c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3dc648 │ │ │ │ addeq lr, ip, r4, lsr #18 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq lr, [ip], r8 │ │ │ │ andeq r0, r0, r3, ror #15 │ │ │ │ addeq lr, ip, r4, asr r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r2, r0, rrx │ │ │ │ + strheq sl, [r2], #-16 @ │ │ │ │ andeq r4, r0, ip, ror #16 │ │ │ │ - rsbeq sl, r2, ip, lsr #32 │ │ │ │ - strdeq r9, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sl, r2, r4, lsr r0 │ │ │ │ + rsbeq sl, r2, ip, ror r1 │ │ │ │ + rsbeq sl, r2, r4, asr #2 │ │ │ │ + rsbeq sl, r2, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ sub r1, r2, #1 │ │ │ │ @@ -403496,37 +403496,37 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ bl 58ecd8 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #3512] @ 0xdb8 │ │ │ │ bl 58f504 │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ beq 3dc848 │ │ │ │ ldr r3, [r7, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge 3dc848 │ │ │ │ ldr r4, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3dc848 │ │ │ │ add r0, r4, #7232 @ 0x1c40 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #6 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [r7, #3520] @ 0xdc0 │ │ │ │ tst r3, #8 │ │ │ │ @@ -403537,16 +403537,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - rsbseq fp, r9, r8, asr #16 │ │ │ │ - ldrdeq r9, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0079b998 │ │ │ │ + rsbeq r9, r2, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3dc9f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -403554,44 +403554,44 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3dc9f4 │ │ │ │ ldr r1, [pc, #120] @ 3dc9f8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r8, [pc, #100] @ 3dc9fc │ │ │ │ ldr r7, [pc, #100] @ 3dca00 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r5, #928 @ 0x3a0 │ │ │ │ bl 33fd60 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33fe60 │ │ │ │ - rsbseq fp, r9, ip, lsl #16 │ │ │ │ - rsbeq r9, r2, r8, lsl #27 │ │ │ │ - @ instruction: 0x00629d98 │ │ │ │ - rsbeq r0, r1, ip, lsr #15 │ │ │ │ - rsbeq r0, r1, r0, asr #15 │ │ │ │ + rsbseq fp, r9, ip, asr r9 │ │ │ │ + ldrdeq r9, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, r2, r8, ror #29 │ │ │ │ + strdeq r0, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r1, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r7, [pc, #1404] @ 3dcf98 │ │ │ │ ldr r9, [pc, #1404] @ 3dcf9c │ │ │ │ ldr r8, [pc, #1404] @ 3dcfa0 │ │ │ │ @@ -403605,183 +403605,183 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dcf58 │ │ │ │ add r6, r0, #760 @ 0x2f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ ldr r9, [pc, #1296] @ 3dcfa8 │ │ │ │ ldr r2, [pc, #1296] @ 3dcfac │ │ │ │ add r8, r4, #5056 @ 0x13c0 │ │ │ │ add r8, r8, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ ldr r2, [pc, #1252] @ 3dcfb0 │ │ │ │ ldr r1, [pc, #1252] @ 3dcfb4 │ │ │ │ add sl, r7, #136 @ 0x88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #1216] @ 3dcfb8 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 74ebbc │ │ │ │ + bl 74ed0c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr sl, [pc, #1168] @ 3dcfbc │ │ │ │ add r7, r7, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 706c78 │ │ │ │ + bl 706dc8 │ │ │ │ ldr ip, [pc, #1148] @ 3dcfc0 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r9, [pc, #1132] @ 3dcfc4 │ │ │ │ mov r3, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, ip │ │ │ │ - bl 74eb6c │ │ │ │ + bl 74ecbc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #1088] @ 3dcfc8 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ bl 34023c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ bl 33fee4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r4, #5952 @ 0x1740 │ │ │ │ add r8, r8, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d14c │ │ │ │ + bl 70d29c │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [pc, #1000] @ 3dcfcc │ │ │ │ mov r2, r8 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 75aeec │ │ │ │ + bl 75b03c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ - bl 74ebbc │ │ │ │ + bl 74ed0c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74eb6c │ │ │ │ + bl 74ecbc │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 34023c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ bl 33fee4 │ │ │ │ ldr r2, [pc, #828] @ 3dcfd0 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r4, #7232 @ 0x1c40 │ │ │ │ add r7, r7, #40 @ 0x28 │ │ │ │ add fp, r4, #6912 @ 0x1b00 │ │ │ │ add fp, fp, #24 │ │ │ │ mov r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr lr, [sp, #28] │ │ │ │ ldr r3, [pc, #788] @ 3dcfd4 │ │ │ │ ldr r2, [pc, #780] @ 3dcfd0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #764] @ 3dcfd8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ - bl 70ec04 │ │ │ │ + bl 70ed54 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r7, [pc, #728] @ 3dcfdc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [pc, #716] @ 3dcfe0 │ │ │ │ moveq sl, #48 @ 0x30 │ │ │ │ movne sl, #0 │ │ │ │ @@ -403791,133 +403791,133 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #656] @ 3dcfe4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ add fp, r4, #7424 @ 0x1d00 │ │ │ │ ldr r0, [pc, #620] @ 3dcfd0 │ │ │ │ ldr r2, [pc, #640] @ 3dcfe8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ add fp, fp, #16 │ │ │ │ strd r0, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ec04 │ │ │ │ + bl 70ed54 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [pc, #576] @ 3dcfec │ │ │ │ add r7, r7, #148 @ 0x94 │ │ │ │ add r7, r7, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r4, #7104 @ 0x1bc0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #516] @ 3dcff0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #496] @ 3dcff4 │ │ │ │ add r3, r4, #7936 @ 0x1f00 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 70ec04 │ │ │ │ + bl 70ed54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [pc, #424] @ 3dcff8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r9, r4, #7616 @ 0x1dc0 │ │ │ │ add r9, r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #380] @ 3dcffc │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r0, [pc, #320] @ 3dcfd0 │ │ │ │ ldr r2, [pc, #364] @ 3dd000 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r8, r4, #8128 @ 0x1fc0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70ec04 │ │ │ │ + bl 70ed54 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6144 @ 0x1800 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r3, [pc, #308] @ 3dd004 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #7744 @ 0x1e40 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r2, [pc, #268] @ 3dd008 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r6, r4, #936 @ 0x3a8 │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ mov r0, r6 │ │ │ │ bl 58e4d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757b2c │ │ │ │ + bl 757c7c │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #208] @ 3dd00c │ │ │ │ @@ -403932,54 +403932,54 @@ │ │ │ │ ldr ip, [pc, #176] @ 3dd010 │ │ │ │ ldr r2, [pc, #176] @ 3dd014 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq fp, r9, r0, asr r7 │ │ │ │ - ldrdeq r9, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r9, r2, r8, ror #25 │ │ │ │ + rsbseq fp, r9, r0, lsr #17 │ │ │ │ + rsbeq r9, r2, r4, lsr #28 │ │ │ │ + rsbeq r9, r2, r8, lsr lr │ │ │ │ addeq lr, ip, ip, ror #7 │ │ │ │ - rsbeq r9, r2, ip, lsl #27 │ │ │ │ - rsbeq lr, r1, r4, ror #14 │ │ │ │ - @ instruction: 0x005fd498 │ │ │ │ - rsbeq r5, r4, r8, lsr r7 │ │ │ │ - rsbeq r0, sl, r8, lsl #24 │ │ │ │ - rsbeq r0, r1, r8, lsl r6 │ │ │ │ - rsbeq fp, r9, r0, ror #5 │ │ │ │ - rsbeq r0, r1, r4, lsl #12 │ │ │ │ + ldrdeq r9, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + strheq lr, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + subseq sp, pc, r8, ror #11 │ │ │ │ + rsbeq r5, r4, r8, lsl #17 │ │ │ │ + rsbeq r0, sl, r8, asr sp │ │ │ │ + rsbeq r0, r1, r8, ror #14 │ │ │ │ + rsbeq fp, r9, r0, lsr r4 │ │ │ │ + rsbeq r0, r1, r4, asr r7 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ - rsbeq r9, r2, ip, asr ip │ │ │ │ + rsbeq r9, r2, ip, lsr #27 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ andeq r4, r0, r0, ror #13 │ │ │ │ - rsbeq r9, r2, r4, ror fp │ │ │ │ + rsbeq r9, r2, r4, asr #25 │ │ │ │ addeq sp, r8, ip, lsr #18 │ │ │ │ - rsbeq r9, r2, r4, asr #22 │ │ │ │ + @ instruction: 0x00629c94 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq r9, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq r9, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, r2, r0, asr #24 │ │ │ │ + rsbeq r9, r2, r0, lsr #24 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq r9, r2, r4, lsl #21 │ │ │ │ - rsbeq r9, r2, r4, asr sl │ │ │ │ + ldrdeq r9, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r2, r4, lsr #23 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsbeq r9, r2, r4, lsl sl │ │ │ │ - strdeq r9, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r9, r2, r4, ror #22 │ │ │ │ + rsbeq r9, r2, r8, asr #22 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ ldrdeq lr, [sp], r4 │ │ │ │ - rsbeq r9, r2, ip, ror r8 │ │ │ │ + rsbeq r9, r2, ip, asr #19 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #620] @ 0x26c │ │ │ │ @@ -404057,17 +404057,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq sp, ip, ip, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, ip, r0, ror sp │ │ │ │ - ldrheq fp, [r9], #-8 @ │ │ │ │ - strheq r9, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r1, ip, r8, ror r2 │ │ │ │ + rsbseq fp, r9, r8, lsl #4 │ │ │ │ + rsbeq r9, r2, r0, lsl #18 │ │ │ │ + rsbeq r1, ip, r8, asr #7 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003dd178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -404083,15 +404083,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd1e4 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd218 │ │ │ │ ldr r0, [pc, #116] @ 3dd238 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eed9c │ │ │ │ ldr r1, [pc, #80] @ 3dd23c │ │ │ │ @@ -404111,18 +404111,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eed9c │ │ │ │ addeq sp, ip, r0, lsl #25 │ │ │ │ - rsbeq r9, r2, r0, asr r7 │ │ │ │ + rsbeq r9, r2, r0, lsr #17 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbseq fp, r9, r0 │ │ │ │ - rsbseq sl, r9, r4, ror #31 │ │ │ │ + rsbseq fp, r9, r0, asr r1 │ │ │ │ + rsbseq fp, r9, r4, lsr r1 │ │ │ │ │ │ │ │ 003dd248 : │ │ │ │ mov r3, #0 │ │ │ │ b 4eee98 │ │ │ │ │ │ │ │ 003dd250 : │ │ │ │ b 4eef64 │ │ │ │ @@ -404147,15 +404147,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 3dd2cc │ │ │ │ cmp r1, #3 │ │ │ │ beq 3dd300 │ │ │ │ ldr r0, [pc, #116] @ 3dd320 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eee24 │ │ │ │ ldr r1, [pc, #80] @ 3dd324 │ │ │ │ @@ -404175,18 +404175,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4eee24 │ │ │ │ addeq sp, ip, r0, lsr #23 │ │ │ │ - rsbeq r9, r2, r8, ror #12 │ │ │ │ + strheq r9, [r2], #-120 @ 0xffffff88 @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbseq sl, r9, r8, lsl pc │ │ │ │ - ldrsheq sl, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq fp, r9, r8, rrx │ │ │ │ + rsbseq fp, r9, ip, asr #32 │ │ │ │ │ │ │ │ 003dd330 : │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003dd33c : │ │ │ │ @@ -404356,15 +404356,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r1, #1 │ │ │ │ bl 255434 <__fprintf_chk@plt> │ │ │ │ b 3dd4e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ b 3dd4e4 │ │ │ │ ldr r3, [pc, #84] @ 3dd638 │ │ │ │ ldr r0, [pc, #92] @ 3dd644 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -404382,18 +404382,18 @@ │ │ │ │ b 3dd4e4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, ip, lsr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, ip, r4, ror sl │ │ │ │ addeq sp, ip, r4, asr #19 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r9, r2, r0, asr #9 │ │ │ │ - ldrdeq r9, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r9, r2, ip, asr #6 │ │ │ │ - rsbeq r9, r2, r4, asr r3 │ │ │ │ + rsbeq r9, r2, r0, lsl r6 │ │ │ │ + rsbeq r9, r2, r0, lsr #10 │ │ │ │ + @ instruction: 0x0062949c │ │ │ │ + rsbeq r9, r2, r4, lsr #9 │ │ │ │ │ │ │ │ 003dd64c : │ │ │ │ b 4ed448 │ │ │ │ │ │ │ │ 003dd650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -404422,21 +404422,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dd6e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dd6e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r9, r4, ror fp │ │ │ │ - rsbeq r9, r2, r8, ror #4 │ │ │ │ - rsbeq r9, r2, r0, lsr #6 │ │ │ │ + rsbseq sl, r9, r4, asr #25 │ │ │ │ + strheq r9, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r9, r2, r0, ror r4 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ - rsbseq sl, r9, r0, asr fp │ │ │ │ - rsbeq r9, r2, r4, asr #4 │ │ │ │ - rsbeq r9, r2, r0, lsr r3 │ │ │ │ + rsbseq sl, r9, r0, lsr #25 │ │ │ │ + @ instruction: 0x00629394 │ │ │ │ + rsbeq r9, r2, r0, lsl #9 │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ │ │ │ 003dd6ec : │ │ │ │ b 4ee2ac │ │ │ │ │ │ │ │ 003dd6f0 : │ │ │ │ b 4ee344 │ │ │ │ @@ -404506,21 +404506,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0079aa9c │ │ │ │ - @ instruction: 0x00629190 │ │ │ │ - @ instruction: 0x0062929c │ │ │ │ + rsbseq sl, r9, ip, ror #23 │ │ │ │ + rsbeq r9, r2, r0, ror #5 │ │ │ │ + rsbeq r9, r2, ip, ror #7 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq sl, r9, r8, asr sl │ │ │ │ - rsbeq r9, r2, ip, asr #2 │ │ │ │ - rsbeq r9, r2, r8, asr r2 │ │ │ │ + rsbseq sl, r9, r8, lsr #23 │ │ │ │ + @ instruction: 0x0062929c │ │ │ │ + rsbeq r9, r2, r8, lsr #7 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #596] @ 3dda80 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404533,36 +404533,36 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #544] @ 3dda8c │ │ │ │ ldr r1, [pc, #544] @ 3dda90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r1, [pc, #504] @ 3dda94 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #500] @ 3dda98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ - bl 70601c │ │ │ │ + bl 70616c │ │ │ │ cmp fp, #0 │ │ │ │ ble 3dda74 │ │ │ │ ldr r7, [pc, #468] @ 3dda9c │ │ │ │ ldr sl, [pc, #468] @ 3ddaa0 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ @@ -404586,30 +404586,30 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7bd8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3dda38 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd920 │ │ │ │ add r3, r9, #1 │ │ │ │ cmp fp, r3 │ │ │ │ movne r9, r3 │ │ │ │ bne 3dd8dc │ │ │ │ - bl 70a3bc │ │ │ │ + bl 70a50c │ │ │ │ ldr r8, [pc, #300] @ 3ddaa8 │ │ │ │ ldr sl, [pc, #300] @ 3ddaac │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -404630,24 +404630,24 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 4d7dbc │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 3dd9d0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6ea518 │ │ │ │ + bl 6ea668 │ │ │ │ cmp r9, fp │ │ │ │ add fp, fp, #1 │ │ │ │ bne 3dd98c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404658,41 +404658,41 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ddab4 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r1, [pc, #88] @ 3ddab8 │ │ │ │ ldr r0, [pc, #88] @ 3ddabc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r3, r7, #288 @ 0x120 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70a3bc │ │ │ │ - ldrsbeq sl, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r5, r1, r8, lsl #1 │ │ │ │ - ldrdeq r9, [r2], #-20 @ 0xffffffec @ │ │ │ │ - ldrsheq ip, [pc], #-108 @ │ │ │ │ - @ instruction: 0x0064499c │ │ │ │ - rsbeq r4, r4, r0, ror #11 │ │ │ │ + b 70a50c │ │ │ │ + rsbseq sl, r9, r8, lsr #22 │ │ │ │ + ldrdeq r5, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r9, r2, r4, lsr #6 │ │ │ │ + subseq ip, pc, ip, asr #16 │ │ │ │ + rsbeq r4, r4, ip, ror #21 │ │ │ │ + rsbeq r4, r4, r0, lsr r7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbseq sl, r9, ip, lsr r9 │ │ │ │ - rsbeq r9, r2, r4, ror r1 │ │ │ │ - rsbeq r9, r2, r8, asr #2 │ │ │ │ - rsbseq sl, r9, r8, lsl #17 │ │ │ │ - strheq r9, [r2], #-12 @ │ │ │ │ - @ instruction: 0x00629098 │ │ │ │ - rsbeq r9, r2, ip, lsr #32 │ │ │ │ - rsbeq r8, r2, r0, lsr #29 │ │ │ │ - rsbeq r0, ip, r8, ror #18 │ │ │ │ + rsbseq sl, r9, ip, lsl #21 │ │ │ │ + rsbeq r9, r2, r4, asr #5 │ │ │ │ + @ instruction: 0x00629298 │ │ │ │ + ldrsbeq sl, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r9, r2, ip, lsl #4 │ │ │ │ + rsbeq r9, r2, r8, ror #3 │ │ │ │ + rsbeq r9, r2, ip, ror r1 │ │ │ │ + strdeq r8, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + strheq r0, [ip], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 003ddac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #424] @ 3ddc80 │ │ │ │ @@ -404709,52 +404709,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r1, [pc, #360] @ 3ddc90 │ │ │ │ add ip, r8, #272 @ 0x110 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #352] @ 3ddc94 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr sl, [pc, #340] @ 3ddc98 │ │ │ │ ldr r2, [pc, #340] @ 3ddc9c │ │ │ │ add ip, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 757b40 │ │ │ │ + bl 75778c │ │ │ │ + bl 757c90 │ │ │ │ add ip, r8, #324 @ 0x144 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #276] @ 3ddca0 │ │ │ │ ldr r1, [pc, #276] @ 3ddca4 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r8, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r8, #0 │ │ │ │ add r1, r4, r5, lsl #1 │ │ │ │ ble 3ddbfc │ │ │ │ add fp, r0, #4544 @ 0x11c0 │ │ │ │ add fp, fp, #12 │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -404799,29 +404799,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ddcb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r2, #612 @ 0x264 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r9, ip, lsr #14 │ │ │ │ - subseq ip, pc, r8, ror r4 @ │ │ │ │ + rsbseq sl, r9, ip, ror r8 │ │ │ │ + subseq ip, pc, r8, asr #11 │ │ │ │ addeq sp, ip, ip, lsr #6 │ │ │ │ - rsbeq r4, r4, ip, lsl #14 │ │ │ │ - rsbeq r4, r4, r0, asr r3 │ │ │ │ + rsbeq r4, r4, ip, asr r8 │ │ │ │ + rsbeq r4, r4, r0, lsr #9 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r2, ip, lsl pc │ │ │ │ - strdeq r8, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r8, r2, r4, lsl #29 │ │ │ │ - rsbeq r4, r1, r4, asr #26 │ │ │ │ + rsbeq r9, r2, ip, rrx │ │ │ │ + rsbeq r9, r2, r4, asr #32 │ │ │ │ + ldrdeq r8, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00614e94 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r8, r2, ip, asr lr │ │ │ │ - @ instruction: 0x0079a59c │ │ │ │ - @ instruction: 0x00628c94 │ │ │ │ - rsbeq r0, ip, ip, asr r7 │ │ │ │ + rsbeq r8, r2, ip, lsr #31 │ │ │ │ + rsbseq sl, r9, ip, ror #13 │ │ │ │ + rsbeq r8, r2, r4, ror #27 │ │ │ │ + rsbeq r0, ip, ip, lsr #17 │ │ │ │ │ │ │ │ 003ddcbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -404876,55 +404876,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r1, [pc, #1952] @ 3de554 │ │ │ │ add ip, r4, #272 @ 0x110 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #1944] @ 3de558 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r8, [pc, #1932] @ 3de55c │ │ │ │ ldr r7, [pc, #1932] @ 3de560 │ │ │ │ add ip, r4, #276 @ 0x114 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 75763c │ │ │ │ - bl 757b40 │ │ │ │ + bl 75778c │ │ │ │ + bl 757c90 │ │ │ │ add ip, r4, #324 @ 0x144 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #1868] @ 3de564 │ │ │ │ ldr r1, [pc, #1868] @ 3de568 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #27 │ │ │ │ add r7, r6, sl, lsl #1 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #28] │ │ │ │ lsl r4, sl, #1 │ │ │ │ sub r7, r7, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ addne r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 3de524 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -404959,64 +404959,64 @@ │ │ │ │ ldr r1, [pc, #1688] @ 3de574 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #27 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r6, [pc, #1660] @ 3de578 │ │ │ │ ldr r1, [pc, #1660] @ 3de57c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r1, [pc, #1620] @ 3de580 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #1564] @ 3de558 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ b 3ddf5c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq 3ddffc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ea498 │ │ │ │ + bl 6ea5e8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3ddf50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1548] @ 3de584 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3ddfa4 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 6ea518 │ │ │ │ + bl 6ea668 │ │ │ │ cmp r7, r6 │ │ │ │ bne 3ddf90 │ │ │ │ rsb r9, r4, #0 │ │ │ │ ldr r0, [pc, #1496] @ 3de588 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r2, [pc, #1484] @ 3de58c │ │ │ │ ldr r3, [pc, #1404] @ 3de540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405026,15 +405026,15 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 70601c │ │ │ │ + bl 70616c │ │ │ │ ldr r3, [pc, #1416] @ 3de590 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #276 @ 0x114 │ │ │ │ ldr r3, [pc, #1404] @ 3de594 │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -405065,15 +405065,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls 3de138 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [r8, #224] @ 0xe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, fp, r1 │ │ │ │ bl 4d7bd8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de074 │ │ │ │ rsb r9, r0, #0 │ │ │ │ @@ -405083,16 +405083,16 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 99b280 │ │ │ │ - bl 70a3bc │ │ │ │ + bl 99b3d0 │ │ │ │ + bl 70a50c │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 4edf60 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -405101,26 +405101,26 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 3dd814 │ │ │ │ cmp r7, r6 │ │ │ │ ldrgt r5, [sp, #12] │ │ │ │ ble 3ddfa8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 6ea518 │ │ │ │ + bl 6ea668 │ │ │ │ cmp r7, r6 │ │ │ │ bgt 3de120 │ │ │ │ b 3ddfa8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3de034 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 70a3bc │ │ │ │ + bl 70a50c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -405234,46 +405234,46 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r6, [pc, #636] @ 3de5b4 │ │ │ │ mov r3, #27 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r1, [pc, #624] @ 3de5b8 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75763c │ │ │ │ - bl 750aac │ │ │ │ + bl 75778c │ │ │ │ + bl 750bfc │ │ │ │ ldr r1, [pc, #588] @ 3de5bc │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #480] @ 3de558 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ - bl 70601c │ │ │ │ - bl 70a3bc │ │ │ │ + bl 75778c │ │ │ │ + bl 70616c │ │ │ │ + bl 70a50c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 3de3d4 │ │ │ │ ldr r0, [pc, #524] @ 3de5c0 │ │ │ │ rsb r1, r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ bl 3dd814 │ │ │ │ b 3ddfb8 │ │ │ │ mov r4, #0 │ │ │ │ @@ -405304,15 +405304,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ beq 3de518 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e6374 │ │ │ │ + bl 6e64c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de434 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efd20 │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de434 │ │ │ │ @@ -405325,26 +405325,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r6, #616] @ 0x268 │ │ │ │ - bl 9affc8 │ │ │ │ + bl 9b0118 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r3, [r6, #616] @ 0x268 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ beq 3de50c │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 6e6374 │ │ │ │ + bl 6e64c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de4f4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4efd20 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3de3dc │ │ │ │ @@ -405359,55 +405359,55 @@ │ │ │ │ b 3de1e4 │ │ │ │ ldr r0, [r6, #620] @ 0x26c │ │ │ │ ldr r2, [r0] │ │ │ │ b 3de404 │ │ │ │ ldr r0, [pc, #164] @ 3de5d0 │ │ │ │ mvn r4, #37 @ 0x25 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ b 3ddfb8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [ip], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r9, r0, lsr #9 │ │ │ │ - subseq ip, pc, r8, ror #3 │ │ │ │ + ldrsheq sl, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq ip, pc, r8, lsr r3 @ │ │ │ │ umulleq sp, ip, ip, r0 │ │ │ │ - rsbeq r4, r4, r0, lsl #9 │ │ │ │ - rsbeq r4, r4, r4, asr #1 │ │ │ │ + ldrdeq r4, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r4, r4, r4, lsl r2 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r8, r2, r8, ror #24 │ │ │ │ + strheq r8, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, r2, r0, ror #27 │ │ │ │ + rsbeq r8, r2, r4, asr #26 │ │ │ │ + strdeq r4, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sl, r9, r8, lsl #9 │ │ │ │ @ instruction: 0x00628c90 │ │ │ │ - strdeq r8, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, r1, r8, lsr #21 │ │ │ │ - rsbseq sl, r9, r8, lsr r3 │ │ │ │ - rsbeq r8, r2, r0, asr #22 │ │ │ │ - strdeq r4, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - subseq ip, pc, ip, rrx │ │ │ │ - rsbeq r4, r4, r8, lsl #6 │ │ │ │ - rsbeq r3, r4, r8, asr #30 │ │ │ │ - rsbeq r8, r2, ip, ror fp │ │ │ │ - rsbeq r8, r2, r4, lsr #23 │ │ │ │ + rsbeq r4, r1, r4, asr #22 │ │ │ │ + ldrheq ip, [pc], #-28 @ │ │ │ │ + rsbeq r4, r4, r8, asr r4 │ │ │ │ + @ instruction: 0x00644098 │ │ │ │ + rsbeq r8, r2, ip, asr #25 │ │ │ │ + strdeq r8, [r2], #-196 @ 0xffffff3c @ │ │ │ │ addeq ip, ip, r4, ror #28 │ │ │ │ - ldrsheq sl, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, r2, r8, lsr #20 │ │ │ │ - strdeq r8, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r8, r2, r4, asr sl │ │ │ │ + rsbseq sl, r9, ip, asr #6 │ │ │ │ + rsbeq r8, r2, r8, ror fp │ │ │ │ + rsbeq r8, r2, r8, asr #22 │ │ │ │ + rsbeq r8, r2, r4, lsr #23 │ │ │ │ @ instruction: 0x000045b4 │ │ │ │ - rsbeq r8, r2, r8, lsr #15 │ │ │ │ - ldrsheq r9, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - strdeq r8, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r4, r1, ip, lsr #11 │ │ │ │ - subseq fp, pc, r0, lsr #24 │ │ │ │ - rsbeq r3, r4, r0, asr #29 │ │ │ │ - rsbeq r3, r4, ip, lsl #22 │ │ │ │ - rsbeq r8, r2, r4, asr #15 │ │ │ │ - rsbseq r9, r9, r4, lsl #27 │ │ │ │ - rsbeq r8, r2, ip, ror r4 │ │ │ │ - rsbeq r8, r2, r4, lsl r7 │ │ │ │ - @ instruction: 0x0062859c │ │ │ │ + strdeq r8, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sl, r9, r0, asr #32 │ │ │ │ + rsbeq r8, r2, r8, asr #16 │ │ │ │ + strdeq r4, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + subseq fp, pc, r0, ror sp @ │ │ │ │ + rsbeq r4, r4, r0, lsl r0 │ │ │ │ + rsbeq r3, r4, ip, asr ip │ │ │ │ + rsbeq r8, r2, r4, lsl r9 │ │ │ │ + ldrsbeq r9, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, r2, ip, asr #11 │ │ │ │ + rsbeq r8, r2, r4, ror #16 │ │ │ │ + rsbeq r8, r2, ip, ror #13 │ │ │ │ │ │ │ │ 003de5d4 : │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de5e8 │ │ │ │ bx r3 │ │ │ │ @@ -405499,20 +405499,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq ip, ip, ip, lsl #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq ip, ip, r0, lsl #15 │ │ │ │ - rsbseq r9, r9, r0, lsl #22 │ │ │ │ - strdeq r8, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq pc, fp, r0, asr #25 │ │ │ │ - ldrsbeq r9, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r8, r2, ip, asr #3 │ │ │ │ - rsbeq r8, r2, r0, ror r4 │ │ │ │ + rsbseq r9, r9, r0, asr ip │ │ │ │ + rsbeq r8, r2, r8, asr #6 │ │ │ │ + rsbeq pc, fp, r0, lsl lr @ │ │ │ │ + rsbseq r9, r9, r8, lsr #24 │ │ │ │ + rsbeq r8, r2, ip, lsl r3 │ │ │ │ + rsbeq r8, r2, r0, asr #11 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ │ │ │ │ 003de76c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -405585,15 +405585,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bge 3de824 │ │ │ │ bl 253bf8 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r6, r0, #0 │ │ │ │ ldr r0, [pc, #172] @ 3de94c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b280 │ │ │ │ + bl 99b3d0 │ │ │ │ ldr r3, [r4, #620] @ 0x26c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #3 │ │ │ │ beq 3de8cc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -405628,26 +405628,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umulleq ip, ip, ip, r6 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq ip, [ip], r4 │ │ │ │ - rsbeq r8, r2, r8, lsl r3 │ │ │ │ - rsbseq r9, r9, ip, lsl #18 │ │ │ │ - rsbeq r8, r2, r0 │ │ │ │ - @ instruction: 0x00628298 │ │ │ │ + rsbeq r8, r2, r8, ror #8 │ │ │ │ + rsbseq r9, r9, ip, asr sl │ │ │ │ + rsbeq r8, r2, r0, asr r1 │ │ │ │ + rsbeq r8, r2, r8, ror #7 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - ldrsbeq r9, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq r7, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r8, r2, r4, ror r2 │ │ │ │ + rsbseq r9, r9, ip, lsr #20 │ │ │ │ + rsbeq r8, r2, r0, lsr #2 │ │ │ │ + rsbeq r8, r2, r4, asr #7 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 3de97c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ @ instruction: 0x0088bdb0 │ │ │ │ ldr r1, [r0, #2088] @ 0x828 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -405697,25 +405697,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #200] @ 3deb34 │ │ │ │ ldr r1, [pc, #200] @ 3deb38 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #168] @ 3deb3c │ │ │ │ ldr r3, [pc, #168] @ 3deb40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #160] @ 3deb44 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -405729,41 +405729,41 @@ │ │ │ │ ldr r1, [pc, #128] @ 3deb4c │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r1, [pc, #100] @ 3deb50 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #84] @ 3deb54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r9, r8, ror sl │ │ │ │ - subseq fp, pc, r8, lsl r5 @ │ │ │ │ - strheq r3, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq fp, r0, r4, ror #15 │ │ │ │ - strheq r4, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r9, r9, r8, asr #23 │ │ │ │ + subseq fp, pc, r8, ror #12 │ │ │ │ + rsbeq r3, r4, r8, lsl #18 │ │ │ │ + rsbeq fp, r0, r4, lsr r9 │ │ │ │ + rsbeq r4, r0, ip, lsl #22 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r1, r6, r6, lsr fp │ │ │ │ - rsbeq r8, r2, r0, lsl r1 │ │ │ │ + rsbeq r8, r2, r0, ror #4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ addeq r4, fp, ip, asr r2 │ │ │ │ addeq fp, r8, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -405773,15 +405773,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3deba8 │ │ │ │ bl 3e6228 │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405820,17 +405820,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r9, ip, asr #18 │ │ │ │ - rsbeq r8, r2, r8, rrx │ │ │ │ - @ instruction: 0x006fb690 │ │ │ │ + @ instruction: 0x00799a9c │ │ │ │ + strheq r8, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq fp, pc, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 3ded1c │ │ │ │ ldr r8, [pc, #172] @ 3ded20 │ │ │ │ ldr r7, [pc, #172] @ 3ded24 │ │ │ │ @@ -405840,28 +405840,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r2, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ bl 41745c │ │ │ │ ldr r5, [r6, #2088] @ 0x828 │ │ │ │ mov r3, #10 │ │ │ │ add r5, r5, #2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ lsl r5, r5, #1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3decfc │ │ │ │ mov r6, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ @@ -405872,32 +405872,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, r9, ip, asr #16 │ │ │ │ - ldrdeq fp, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - strheq r4, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x0079999c │ │ │ │ + rsbeq fp, r0, r8, lsr #14 │ │ │ │ + rsbeq r4, r0, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3dee38 │ │ │ │ ldr r2, [pc, #248] @ 3dee3c │ │ │ │ ldr r1, [pc, #248] @ 3dee40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r0, #2412] @ 0x96c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r0, #2416] @ 0x970 │ │ │ │ strne r2, [r3, #2416] @ 0x970 │ │ │ │ ldr r2, [r0, #2416] @ 0x970 │ │ │ │ @@ -405932,28 +405932,28 @@ │ │ │ │ blt 3dedcc │ │ │ │ mov r0, r1 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 3dec58 │ │ │ │ add r0, r5, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7571b4 │ │ │ │ + bl 757304 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 7571b4 │ │ │ │ + bl 757304 │ │ │ │ ldr r0, [r5, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dee28 │ │ │ │ bl 3e61f4 │ │ │ │ ldr r0, [r5, #2092] @ 0x82c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2535bc │ │ │ │ - rsbseq r9, r9, ip, ror r7 │ │ │ │ - @ instruction: 0x00627e98 │ │ │ │ - strheq fp, [pc], #-76 @ │ │ │ │ + rsbseq r9, r9, ip, asr #17 │ │ │ │ + rsbeq r7, r2, r8, ror #31 │ │ │ │ + rsbeq fp, pc, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ ldr r3, [pc, #1276] @ 3df358 │ │ │ │ ldr lr, [pc, #1276] @ 3df35c │ │ │ │ ldr ip, [pc, #1276] @ 3df360 │ │ │ │ @@ -405969,15 +405969,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #260] @ 0x104 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #1 │ │ │ │ mov r7, #0 │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ ldr r8, [pc, #1204] @ 3df36c │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -406215,15 +406215,15 @@ │ │ │ │ str r0, [r6] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r6, #4] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ @@ -406231,15 +406231,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add r3, r6, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [sl, #4] │ │ │ │ add r9, r9, #1 │ │ │ │ add r3, r3, #7 │ │ │ │ bic r3, r3, #7 │ │ │ │ sub r8, r8, r3 │ │ │ │ @@ -406248,51 +406248,51 @@ │ │ │ │ ble 3df03c │ │ │ │ b 3df028 │ │ │ │ ldr r1, [pc, #136] @ 3df378 │ │ │ │ ldr r0, [pc, #136] @ 3df37c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3df008 │ │ │ │ ldr r1, [pc, #116] @ 3df380 │ │ │ │ ldr r0, [pc, #116] @ 3df384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3df12c │ │ │ │ ldr r1, [pc, #96] @ 3df388 │ │ │ │ ldr r0, [pc, #96] @ 3df38c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3defd8 │ │ │ │ mvn r6, #21 │ │ │ │ b 3df078 │ │ │ │ mvn r6, #5 │ │ │ │ b 3df078 │ │ │ │ mov r6, #0 │ │ │ │ b 3df05c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r9, r0, ror #12 │ │ │ │ + ldrheq r9, [r9], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0x008cbfbc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrdeq fp, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r4, r0, r4, lsr #11 │ │ │ │ + rsbeq fp, r0, r0, lsr #10 │ │ │ │ + strdeq r4, [r0], #-100 @ 0xffffff9c @ │ │ │ │ addeq fp, ip, r0, ror pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ addeq fp, ip, r4, lsr #27 │ │ │ │ - ldrsbeq r9, [r9], #-16 @ │ │ │ │ - rsbeq r7, r2, r4, ror #18 │ │ │ │ - ldrheq r9, [r9], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r7, r2, ip, ror #17 │ │ │ │ - @ instruction: 0x00799198 │ │ │ │ - rsbeq r7, r2, r0, lsl #18 │ │ │ │ + rsbseq r9, r9, r0, lsr #6 │ │ │ │ + strheq r7, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r9, r9, r4, lsl #6 │ │ │ │ + rsbeq r7, r2, ip, lsr sl │ │ │ │ + rsbseq r9, r9, r8, ror #5 │ │ │ │ + rsbeq r7, r2, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ cmp r1, #4 │ │ │ │ @@ -406619,18 +406619,18 @@ │ │ │ │ b 3df48c │ │ │ │ ldr r4, [pc, #32] @ 3df8d8 │ │ │ │ lsr r4, r4, r2 │ │ │ │ ands r4, r4, #1 │ │ │ │ beq 3df854 │ │ │ │ ldr r4, [pc, #8] @ 3df8d0 │ │ │ │ b 3df48c │ │ │ │ - rsbseq r8, r9, r8, ror #28 │ │ │ │ - rsbseq r8, r9, r6, lsl #29 │ │ │ │ + ldrheq r8, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq r8, [r9], #-246 @ 0xffffff0a @ │ │ │ │ @ instruction: 0xdeadbabe │ │ │ │ - rsbseq r8, r9, r4, lsl #28 │ │ │ │ + rsbseq r8, r9, r4, asr pc │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #1448] @ 3dfe9c │ │ │ │ ldr lr, [pc, #1448] @ 3dfea0 │ │ │ │ @@ -406647,15 +406647,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #1384] @ 3dfeb0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #32] │ │ │ │ ldr r3, [pc, #1376] @ 3dfeb4 │ │ │ │ strh r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -406686,29 +406686,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 41b7d0 │ │ │ │ add r6, r4, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #1224] @ 3dfec0 │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [pc, #1204] @ 3dfec4 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ ldr r9, [pc, #1200] @ 3dfec8 │ │ │ │ mov r0, fp │ │ │ │ ldr fp, [pc, #1196] @ 3dfecc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #1 │ │ │ │ @@ -406717,15 +406717,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r4, #2088] @ 0x828 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ add r2, r2, #2 │ │ │ │ mov r3, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r1, r2, #17 │ │ │ │ str r5, [sp, #16] │ │ │ │ @@ -406734,17 +406734,17 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ bl 417e4c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3dfadc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7571b4 │ │ │ │ + bl 757304 │ │ │ │ mov r0, sl │ │ │ │ - bl 7571b4 │ │ │ │ + bl 757304 │ │ │ │ ldr r0, [r4, #2404] @ 0x964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dfd40 │ │ │ │ ldr r2, [pc, #1052] @ 3dfed0 │ │ │ │ ldr r3, [pc, #1004] @ 3dfea4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -406758,15 +406758,15 @@ │ │ │ │ b 3e61f4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [r4, #2088] @ 0x828 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r9, r9, #2 │ │ │ │ lsl r9, r9, #1 │ │ │ │ cmp r9, #0 │ │ │ │ movne r8, r5 │ │ │ │ mov fp, r0 │ │ │ │ beq 3dfb28 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406798,15 +406798,15 @@ │ │ │ │ ldr r3, [pc, #864] @ 3dfee0 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1312 @ 0x520 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, r4 │ │ │ │ bl 3dec58 │ │ │ │ b 3dfa90 │ │ │ │ mov r0, r9 │ │ │ │ bl 254918 │ │ │ │ cmp r0, #9 │ │ │ │ bhi 3dfe60 │ │ │ │ @@ -406953,15 +406953,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #268] @ 3dff08 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3dfaa0 │ │ │ │ bl 3e6290 │ │ │ │ bl 25586c │ │ │ │ ldr r3, [r4, #2404] @ 0x964 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [r4, #2084] @ 0x824 │ │ │ │ b 3df974 │ │ │ │ @@ -406989,49 +406989,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #144] @ 3dff1c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3dfb98 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r9, r8, asr #23 │ │ │ │ + rsbseq r8, r9, r8, lsl sp │ │ │ │ addeq fp, ip, r4, lsr #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r2, ip, asr #5 │ │ │ │ - strdeq sl, [pc], #-132 @ │ │ │ │ + rsbeq r7, r2, ip, lsl r4 │ │ │ │ + rsbeq sl, pc, r4, asr #20 │ │ │ │ andne r5, r0, #1375731712 @ 0x52000000 │ │ │ │ andeq r0, r0, r5, lsr r1 │ │ │ │ addeq sl, r8, ip, ror #26 │ │ │ │ - rsbeq r7, r2, r8, lsr #6 │ │ │ │ - rsbeq r7, r2, ip, ror #5 │ │ │ │ - rsbseq r8, r9, r4, lsr #21 │ │ │ │ - strdeq r3, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, r0, r4, lsr #16 │ │ │ │ + rsbeq r7, r2, r8, ror r4 │ │ │ │ + rsbeq r7, r2, ip, lsr r4 │ │ │ │ + ldrsheq r8, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r0, ip, asr #22 │ │ │ │ + rsbeq sl, r0, r4, ror r9 │ │ │ │ addeq fp, ip, r0, ror r3 │ │ │ │ @ instruction: 0x009c38d8 │ │ │ │ - strheq r7, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r7, r2, r8, lsl #2 │ │ │ │ - rsbseq r8, r9, r0, asr #18 │ │ │ │ + rsbeq r7, r2, ip, lsl #6 │ │ │ │ + rsbeq r7, r2, r8, asr r2 │ │ │ │ + @ instruction: 0x00798a90 │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x009c36fc │ │ │ │ @ instruction: 0x009c36dc │ │ │ │ ldrdeq fp, [ip], ip │ │ │ │ addseq r3, ip, r4, ror #12 │ │ │ │ - ldrsbeq r8, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r6, r2, r4, asr #29 │ │ │ │ - @ instruction: 0x00626e94 │ │ │ │ + rsbseq r8, r9, r8, lsr #16 │ │ │ │ + rsbeq r7, r2, r4, lsl r0 │ │ │ │ + rsbeq r6, r2, r4, ror #31 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq sl, pc, r8, asr #7 │ │ │ │ - @ instruction: 0x00626e90 │ │ │ │ - rsbseq r8, r9, ip, asr #12 │ │ │ │ - rsbeq r6, r2, r4, lsl #28 │ │ │ │ + rsbeq sl, pc, r8, lsl r5 @ │ │ │ │ + rsbeq r6, r2, r0, ror #31 │ │ │ │ + @ instruction: 0x0079879c │ │ │ │ + rsbeq r6, r2, r4, asr pc │ │ │ │ andeq r0, r0, lr, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r2, [pc, #2076] @ 3e0754 │ │ │ │ ldr r3, [pc, #2076] @ 3e0758 │ │ │ │ @@ -407150,246 +407150,246 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ cmp r9, r0 │ │ │ │ bhi 3e0748 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r4] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550ec │ │ │ │ mov r3, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r8, r4, fp │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 2550ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov ip, #4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add fp, r9, fp │ │ │ │ mov lr, #2 │ │ │ │ add r8, r4, fp │ │ │ │ str lr, [r4, fp] │ │ │ │ add r3, r8, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #8 │ │ │ │ strh sl, [r8, #4] │ │ │ │ add r9, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r8, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, r8, r0 │ │ │ │ bl 2550ec │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #38] @ 0x26 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add fp, r9, fp │ │ │ │ mov r3, #3 │ │ │ │ add r9, r4, fp │ │ │ │ str r3, [r4, fp] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add sl, r0, #15 │ │ │ │ bic sl, sl, #7 │ │ │ │ add r8, sl, fp │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550ec │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb r3, [sp, #39] @ 0x27 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r9, r4, r8 │ │ │ │ mov ip, #4 │ │ │ │ str ip, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550ec │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550ec │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ strb ip, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r1, #6 │ │ │ │ str r1, [r4, r8] │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550ec │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ strb r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, r5 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r1, #1 │ │ │ │ add fp, r0, #8 │ │ │ │ strh fp, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, r9, r0 │ │ │ │ bl 2550ec │ │ │ │ add r8, sl, r8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 254918 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, r8] │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ add sl, r3, r2 │ │ │ │ add r9, r0, #15 │ │ │ │ mov r0, r7 │ │ │ │ add r7, r4, r8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, r2 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ mov r1, r5 │ │ │ │ sub r2, r9, sl │ │ │ │ add r8, r9, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 2550ec │ │ │ │ @@ -407654,15 +407654,15 @@ │ │ │ │ ldr r1, [pc, #1172] @ 3e0d74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3deb58 │ │ │ │ str r7, [r0, #2376] @ 0x948 │ │ │ │ str ip, [r0, #2380] @ 0x94c │ │ │ │ b 3e07fc │ │ │ │ lsr r3, r2, #5 │ │ │ │ @@ -407720,15 +407720,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r5, r3, lsl #1 │ │ │ │ movcc r1, r5 │ │ │ │ bcs 3e07fc │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -407779,15 +407779,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #2384] @ 0x950 │ │ │ │ bl 255a7c │ │ │ │ cmp r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 3e0d58 │ │ │ │ cmp r7, #4 │ │ │ │ @@ -407810,40 +407810,40 @@ │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldrd sl, [fp, #-8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r0, [pc, #504] @ 3e0da0 │ │ │ │ ldr r2, [pc, #504] @ 3e0da4 │ │ │ │ ldr r1, [pc, #504] @ 3e0da8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3e0be8 │ │ │ │ mov r1, #2 │ │ │ │ bl 41761c │ │ │ │ @@ -407871,15 +407871,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r7, r3, lsl #1 │ │ │ │ bcs 3e07fc │ │ │ │ mov r1, r7 │ │ │ │ b 3e0a14 │ │ │ │ ldr r3, [r0, #2396] @ 0x95c │ │ │ │ @@ -407906,15 +407906,15 @@ │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #2384] @ 0x950 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -407922,15 +407922,15 @@ │ │ │ │ add ip, r6, #424 @ 0x1a8 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r0, ip │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r9, [r4, #2384] @ 0x950 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3e0b40 │ │ │ │ sub r2, r5, #1 │ │ │ │ add r3, r2, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -407939,34 +407939,34 @@ │ │ │ │ strb r3, [r2] │ │ │ │ bcc 3e0d38 │ │ │ │ b 3e0b40 │ │ │ │ mov fp, r4 │ │ │ │ ldr r9, [fp, #2384]! @ 0x950 │ │ │ │ mov r1, #150 @ 0x96 │ │ │ │ b 3e0b20 │ │ │ │ - ldrsbeq r7, [r9], #-178 @ 0xffffff4e @ │ │ │ │ - rsbseq r7, r9, r4, ror #23 │ │ │ │ - subseq r9, pc, r4, lsl #13 │ │ │ │ - rsbeq r1, r4, r4, lsr #18 │ │ │ │ - rsbseq r7, r9, r4, lsl #23 │ │ │ │ - rsbseq r7, r9, r4, ror #21 │ │ │ │ - rsbeq r9, r0, r4, ror r8 │ │ │ │ - rsbeq r2, r0, r8, asr #20 │ │ │ │ - rsbseq r7, r9, r8, asr sl │ │ │ │ + rsbseq r7, r9, r2, lsr #26 │ │ │ │ + rsbseq r7, r9, r4, lsr sp │ │ │ │ + ldrsbeq r9, [pc], #-116 @ │ │ │ │ + rsbeq r1, r4, r4, ror sl │ │ │ │ + ldrsbeq r7, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r7, r9, r4, lsr ip │ │ │ │ + rsbeq r9, r0, r4, asr #19 │ │ │ │ + @ instruction: 0x00602b98 │ │ │ │ + rsbseq r7, r9, r8, lsr #23 │ │ │ │ + rsbeq r9, r0, r8, lsr r9 │ │ │ │ + rsbeq r2, r0, ip, lsl #22 │ │ │ │ + rsbseq r7, r9, r4, asr #22 │ │ │ │ + ldrdeq r9, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r2, r0, r8, lsr #21 │ │ │ │ + rsbseq r7, r9, r4, ror #20 │ │ │ │ rsbeq r9, r0, r8, ror #15 │ │ │ │ - strheq r2, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsheq r7, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r9, r0, r0, lsl #15 │ │ │ │ - rsbeq r2, r0, r8, asr r9 │ │ │ │ - rsbseq r7, r9, r4, lsl r9 │ │ │ │ - @ instruction: 0x00609698 │ │ │ │ - rsbeq r2, r0, r0, ror r8 │ │ │ │ - rsbseq r7, r9, r4, lsl #17 │ │ │ │ - rsbeq r9, r0, r8, lsl #12 │ │ │ │ - rsbeq r2, r0, r0, ror #15 │ │ │ │ + rsbeq r2, r0, r0, asr #19 │ │ │ │ + ldrsbeq r7, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, r0, r8, asr r7 │ │ │ │ + rsbeq r2, r0, r0, lsr r9 │ │ │ │ │ │ │ │ 003e0db8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #68] @ 3e0e14 │ │ │ │ @@ -408044,21 +408044,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r5, #0 │ │ │ │ b 3e0ea8 │ │ │ │ addseq r2, ip, ip, asr #11 │ │ │ │ - rsbseq r7, r9, r8, ror #11 │ │ │ │ - rsbeq r5, r2, ip, ror #28 │ │ │ │ - strheq r5, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r7, r9, r8, lsr r7 │ │ │ │ + strheq r5, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r5, r2, r0, lsl #30 │ │ │ │ │ │ │ │ 003e0f10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #240] @ 3e1018 │ │ │ │ @@ -408109,28 +408109,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r2, ip, r8, ror #9 │ │ │ │ - ldrsheq r7, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, r2, ip, ror #26 │ │ │ │ - strheq r5, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r7, r9, r0, asr #12 │ │ │ │ + strheq r5, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r2, r8, lsl #28 │ │ │ │ │ │ │ │ 003e1028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #2400] @ 0x960 │ │ │ │ @@ -408189,41 +408189,41 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ str r6, [r4] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r7, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic fp, r3, #7 │ │ │ │ strh r7, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, fp, r7 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ bl 2550ec │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov fp, #0 │ │ │ │ add r3, r4, ip │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, ip] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, fp │ │ │ │ @@ -408233,43 +408233,43 @@ │ │ │ │ strh r1, [r3, #-4] │ │ │ │ bic r9, r9, #7 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r7, ip, r9 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ sub r2, r9, r1 │ │ │ │ add r0, r3, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550ec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov lr, #4 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ str r6, [r4, r7] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ mov r1, r9 │ │ │ │ add r9, r4, r7 │ │ │ │ add r3, r9, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550ec │ │ │ │ @@ -408277,29 +408277,29 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ strb r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r7, sl, r7 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r4, r7] │ │ │ │ add r4, r4, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, r3, #8 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r6, r3, #15 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #8 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r6, r6, #7 │ │ │ │ sub r2, r6, r9 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550ec │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -408318,32 +408318,32 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e10a0 │ │ │ │ mov r1, #1 │ │ │ │ bl 41761c │ │ │ │ b 3e10a0 │ │ │ │ mvn r4, #104 @ 0x68 │ │ │ │ b 3e10a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [ip], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, ip, ror sp │ │ │ │ - ldrheq r7, [r9], #-16 @ │ │ │ │ - rsbeq r8, r0, r4, lsr pc │ │ │ │ - rsbeq r2, r0, ip, lsl #2 │ │ │ │ + rsbseq r7, r9, r0, lsl #6 │ │ │ │ + rsbeq r9, r0, r4, lsl #1 │ │ │ │ + rsbeq r2, r0, ip, asr r2 │ │ │ │ │ │ │ │ 003e1374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -408412,42 +408412,42 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ str ip, [sp, #28] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov fp, #1 │ │ │ │ str fp, [r7] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r8, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic ip, r3, #7 │ │ │ │ strh r8, [r7, #4] │ │ │ │ add r3, r7, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ sub r2, ip, r8 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2550ec │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ add lr, r7, ip │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #8] │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r8, sl │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp, #24] │ │ │ │ add lr, r0, #8 │ │ │ │ mov r3, lr │ │ │ │ @@ -408458,70 +408458,70 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ add r3, r1, #8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ add r8, ip, sl │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r1, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2550ec │ │ │ │ mov sl, #4 │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r5, r7, r8 │ │ │ │ str fp, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add lr, r0, #8 │ │ │ │ strh lr, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, lr │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2550ec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #6 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r8, sl, r8 │ │ │ │ add r5, r7, r8 │ │ │ │ mov lr, #2 │ │ │ │ str lr, [r7, r8] │ │ │ │ add r3, r5, #8 │ │ │ │ mov r1, fp │ │ │ │ add r2, r0, #8 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r2 │ │ │ │ add r0, r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ bl 2550ec │ │ │ │ @@ -408531,28 +408531,28 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ strh r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r2, #3 │ │ │ │ str r2, [r7, r8] │ │ │ │ add r7, r7, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r5, r0, #15 │ │ │ │ mov r0, sl │ │ │ │ add sl, r3, #8 │ │ │ │ strh sl, [r7, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r3, r7, #8 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ bic r5, r5, #7 │ │ │ │ sub r2, r5, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 2550ec │ │ │ │ ldr ip, [sp, #20] │ │ │ │ @@ -408575,15 +408575,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #2088] @ 0x828 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls 3e13f4 │ │ │ │ mov r1, #1 │ │ │ │ bl 41761c │ │ │ │ @@ -408592,17 +408592,17 @@ │ │ │ │ b 3e13f4 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e13f4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, ip, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, r8, lsr #20 │ │ │ │ - ldrheq r6, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r8, r0, r8, lsr fp │ │ │ │ - rsbeq r1, r0, r0, lsl sp │ │ │ │ + rsbseq r6, r9, r4, lsl #30 │ │ │ │ + rsbeq r8, r0, r8, lsl #25 │ │ │ │ + rsbeq r1, r0, r0, ror #28 │ │ │ │ │ │ │ │ 003e1778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r8, r2 │ │ │ │ @@ -408626,15 +408626,15 @@ │ │ │ │ add r3, r3, r4, lsl #3 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 3e2224 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ cmp r5, fp │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ str fp, [sp, #112] @ 0x70 │ │ │ │ str fp, [sp, #116] @ 0x74 │ │ │ │ str fp, [sp, #120] @ 0x78 │ │ │ │ @@ -408719,15 +408719,15 @@ │ │ │ │ ldr r2, [pc, #920] @ 3e1ce4 │ │ │ │ ldr r1, [pc, #920] @ 3e1ce8 │ │ │ │ lsl r4, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ add r4, r4, #3 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcs 3e18ec │ │ │ │ mov r1, r4 │ │ │ │ bl 41761c │ │ │ │ @@ -408754,95 +408754,95 @@ │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ mov r8, fp │ │ │ │ mov r3, #1 │ │ │ │ mov fp, #0 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #32] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r0, sl │ │ │ │ bl 2535bc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ subs sl, r0, fp │ │ │ │ movne sl, #1 │ │ │ │ lsl sl, sl, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ strh sl, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov sl, r8 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4] │ │ │ │ mov r2, fp │ │ │ │ add r9, r0, #8 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r8, r3, #7 │ │ │ │ strh r9, [r4, #4] │ │ │ │ add r3, r4, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub r2, r8, r9 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550ec │ │ │ │ mov r3, #2 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r9, r3 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ strh fp, [sp, #80] @ 0x50 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ str r9, [r4, r8] │ │ │ │ add r9, r4, r8 │ │ │ │ add r3, r9, #8 │ │ │ │ mov r2, fp │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550ec │ │ │ │ @@ -408850,29 +408850,29 @@ │ │ │ │ mov r1, #8 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550ec │ │ │ │ @@ -408880,29 +408880,29 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ strh r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add r8, sl, r8 │ │ │ │ add r9, r4, r8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r4, r8] │ │ │ │ mov r2, fp │ │ │ │ add r3, r9, #8 │ │ │ │ add r1, r0, #8 │ │ │ │ strh r1, [r9, #4] │ │ │ │ add sl, r0, #15 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldrh r0, [r9, #4] │ │ │ │ bic sl, sl, #7 │ │ │ │ sub r2, sl, r1 │ │ │ │ add r0, r9, r0 │ │ │ │ mov r1, fp │ │ │ │ bl 2550ec │ │ │ │ @@ -408912,27 +408912,27 @@ │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ mov r3, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ strh r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, r8] │ │ │ │ add r4, r4, r8 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r9, r0 │ │ │ │ add r8, r9, #8 │ │ │ │ strh r8, [r4, #4] │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r9, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550ec │ │ │ │ @@ -408943,17 +408943,17 @@ │ │ │ │ b 3e18d8 │ │ │ │ mvn r5, #104 @ 0x68 │ │ │ │ b 3e18ec │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r8, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, ip, r0, lsr r5 │ │ │ │ - rsbseq r6, r9, r8, lsl #23 │ │ │ │ - rsbeq r8, r0, r4, lsl #18 │ │ │ │ - ldrdeq r1, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsbeq r6, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r8, r0, r4, asr sl │ │ │ │ + rsbeq r1, r0, r8, lsr #24 │ │ │ │ │ │ │ │ 003e1cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -409014,15 +409014,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [r5] │ │ │ │ add r1, r4, r4, lsl r9 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ lsl r4, r4, #5 │ │ │ │ mov r8, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ @@ -409035,41 +409035,41 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r5, #8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r6, r9, r4, ror r7 │ │ │ │ - rsbeq r8, r0, r0, ror r4 │ │ │ │ - rsbeq r1, r0, r8, asr #12 │ │ │ │ + rsbseq r6, r9, r4, asr #17 │ │ │ │ + rsbeq r8, r0, r0, asr #11 │ │ │ │ + @ instruction: 0x00601798 │ │ │ │ │ │ │ │ 003e1eb4 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e1ebc : │ │ │ │ ldrh r0, [r0, #26] │ │ │ │ @@ -409089,15 +409089,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ cmp r5, #0 │ │ │ │ ldrhne sl, [r4, #26] │ │ │ │ ldrheq sl, [r4, #24] │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ cmp r3, sl │ │ │ │ mov r7, r0 │ │ │ │ @@ -409111,27 +409111,27 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str sl, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -409139,17 +409139,17 @@ │ │ │ │ mov r0, fp │ │ │ │ mov r1, sl │ │ │ │ bl 2549fc │ │ │ │ str sl, [r4, #44] @ 0x2c │ │ │ │ mov fp, r0 │ │ │ │ str r0, [r4, #40] @ 0x28 │ │ │ │ b 3e1f2c │ │ │ │ - rsbseq r6, r9, r0, ror #12 │ │ │ │ - rsbeq r8, r0, r0, ror #6 │ │ │ │ - rsbeq r1, r0, r4, lsr r5 │ │ │ │ + ldrheq r6, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + strheq r8, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r1, r0, r4, lsl #13 │ │ │ │ │ │ │ │ 003e1fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #216] @ 3e20cc │ │ │ │ @@ -409161,15 +409161,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc 3e20c4 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #8] │ │ │ │ ldr fp, [r4, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ @@ -409180,41 +409180,41 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strb sl, [sp, #44] @ 0x2c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mvn r0, #89 @ 0x59 │ │ │ │ b 3e20a8 │ │ │ │ - rsbseq r6, r9, r8, asr #10 │ │ │ │ - rsbeq r8, r0, r8, asr #4 │ │ │ │ - rsbeq r1, r0, ip, lsl r4 │ │ │ │ + @ instruction: 0x00796698 │ │ │ │ + @ instruction: 0x00608398 │ │ │ │ + rsbeq r1, r0, ip, ror #10 │ │ │ │ │ │ │ │ 003e20d8 : │ │ │ │ ldr r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e20e0 : │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ @@ -409352,15 +409352,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r8, #1 │ │ │ │ lsl r5, r6, #5 │ │ │ │ add r2, r6, r6, lsl r8 │ │ │ │ @@ -409374,33 +409374,33 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ adc sl, sl, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, r8 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r3, r0, r8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ str r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ @@ -409411,17 +409411,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r6, r9, ip, lsl #5 │ │ │ │ - rsbeq r7, r0, ip, lsl #31 │ │ │ │ - rsbeq r1, r0, r0, ror #2 │ │ │ │ + ldrsbeq r6, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq r8, [r0], #-12 @ │ │ │ │ + strheq r1, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 003e23d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409502,15 +409502,15 @@ │ │ │ │ mvn r2, r2, lsr #17 │ │ │ │ strh r2, [r1, #38] @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r6, [r4, #16] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ lsl r5, r6, #5 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r9, #4] │ │ │ │ str r2, [r9] │ │ │ │ add r6, r6, r6, lsl r3 │ │ │ │ @@ -409521,15 +409521,15 @@ │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ adds r5, r5, r0 │ │ │ │ adc sl, r1, #0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #8] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ @@ -409537,19 +409537,19 @@ │ │ │ │ ldrd r0, [ip] │ │ │ │ mov sl, #32 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ orreq r2, r2, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -409562,17 +409562,17 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r7, r0, ip, lsr #27 │ │ │ │ - rsbeq r0, r0, r8, ror pc │ │ │ │ - rsbseq r6, r9, r4, asr r0 │ │ │ │ + strdeq r7, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r1, r0, r8, asr #1 │ │ │ │ + rsbseq r6, r9, r4, lsr #3 │ │ │ │ │ │ │ │ 003e2628 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003e2630 : │ │ │ │ ldr r0, [r0, #16] │ │ │ │ @@ -410021,15 +410021,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3e2d10 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #148] @ 3e2d14 │ │ │ │ stm sp, {r1, r4} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -410059,19 +410059,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ - rsbeq r4, r2, r8, lsl #3 │ │ │ │ + ldrdeq r4, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r5, r9, r8, lsl #18 │ │ │ │ - subseq r7, pc, r0, lsl r3 @ │ │ │ │ - strheq pc, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r5, r9, r8, asr sl │ │ │ │ + subseq r7, pc, r0, ror #8 │ │ │ │ + rsbeq pc, r3, r0, lsl #14 │ │ │ │ strdeq r9, [sp], r0 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ │ │ │ │ 003e2d1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410577,15 +410577,15 @@ │ │ │ │ ble 3e324c │ │ │ │ b 3e3238 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 3e346c │ │ │ │ @ instruction: 0x008c7cb8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r5, r9, r4, ror #7 │ │ │ │ + rsbseq r5, r9, r4, lsr r5 │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0x008c79b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ @@ -410945,16 +410945,16 @@ │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r7 │ │ │ │ bl 2540a8 │ │ │ │ b 3e39dc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [ip], r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, r9, r8, lsl ip │ │ │ │ - ldrsheq r4, [r9], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r4, r9, r8, ror #26 │ │ │ │ + rsbseq r4, r9, r8, asr #26 │ │ │ │ addeq r7, ip, r4, lsl #8 │ │ │ │ addeq r7, ip, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr ip, [pc, #352] @ 3e3c50 │ │ │ │ @@ -410968,15 +410968,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ bl 2550ec │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, r2 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ @@ -411029,15 +411029,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldr r2, [r5, #288] @ 0x120 │ │ │ │ ldr r3, [r5, #292] @ 0x124 │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 3e3bc4 │ │ │ │ @@ -411046,15 +411046,15 @@ │ │ │ │ b 3e3ba8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ blcc fea96450 <__bss_end__@@Base+0xfdccd888> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r7, ip, r0, lsr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rsbseq r4, r9, ip, lsr #20 │ │ │ │ + rsbseq r4, r9, ip, ror fp │ │ │ │ addeq r7, ip, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -411344,20 +411344,20 @@ │ │ │ │ bl 58e348 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b 3e3f64 │ │ │ │ mov r0, r7 │ │ │ │ bl 58e348 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 3e3f44 │ │ │ │ - @ instruction: 0x00794699 │ │ │ │ - rsbseq r4, r9, ip, lsl #13 │ │ │ │ - rsbseq r4, r9, ip, ror #12 │ │ │ │ + rsbseq r4, r9, r9, ror #15 │ │ │ │ + ldrsbeq r4, [r9], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r4, [r9], #-124 @ 0xffffff84 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r4, r9, ip, lsr #10 │ │ │ │ - rsbseq r4, r9, r0, lsl r5 │ │ │ │ + rsbseq r4, r9, ip, ror r6 │ │ │ │ + rsbseq r4, r9, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r7, r2 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -411619,21 +411619,21 @@ │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r5, #42] @ 0x2a │ │ │ │ beq 3e4334 │ │ │ │ strb r2, [r9, #31] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r9, #30] │ │ │ │ b 3e4334 │ │ │ │ - rsbseq r4, r9, ip, lsl #7 │ │ │ │ - rsbseq r4, r9, r4, asr #6 │ │ │ │ - rsbseq r4, r9, r0, lsr #6 │ │ │ │ - ldrsbeq r4, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrsbeq r4, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x00794494 │ │ │ │ + rsbseq r4, r9, r0, ror r4 │ │ │ │ + rsbseq r4, r9, r8, lsr #8 │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r2, r2, r8, ror #17 │ │ │ │ + rsbeq r2, r2, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3e4614 │ │ │ │ ldr r2, [pc, #144] @ 3e4618 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -411849,15 +411849,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3e3838 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r8, asr #15 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, ip, ip, lsl #15 │ │ │ │ - rsbseq r3, r9, lr, ror #28 │ │ │ │ + ldrheq r3, [r9], #-254 @ 0xffffff02 @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ addeq r6, ip, ip, ror #11 │ │ │ │ @ instruction: 0x008c65b4 │ │ │ │ addeq r6, ip, ip, ror r5 │ │ │ │ b 3e4644 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -411948,15 +411948,15 @@ │ │ │ │ bne 3e4a3c │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 3e2f6c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [pc, #184] @ 3e4b44 │ │ │ │ ldr r3, [pc, #172] @ 3e4b3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -412884,23 +412884,23 @@ │ │ │ │ bl 2540a8 │ │ │ │ rsb r6, r6, #2 │ │ │ │ b 3e52cc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r4, asr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andseq r0, r0, r1, lsl #8 │ │ │ │ - rsbseq r3, r9, r4, lsr r9 │ │ │ │ + rsbseq r3, r9, r4, lsl #21 │ │ │ │ strdeq r6, [ip], r0 │ │ │ │ subseq r0, lr, r1 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq sp, r0, r6, lsl #27 │ │ │ │ - @ instruction: 0x00793292 │ │ │ │ - ldrdeq r1, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x0062149c │ │ │ │ + rsbseq r3, r9, r2, ror #7 │ │ │ │ + rsbeq r1, r2, ip, lsr #12 │ │ │ │ + rsbeq r1, r2, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1268] @ 3e5e48 │ │ │ │ mov r7, r3 │ │ │ │ @@ -413021,18 +413021,18 @@ │ │ │ │ beq 3e5dbc │ │ │ │ ldr r0, [sl, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2553a4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e5e10 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r3, pc, #764 @ 0x2fc │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #312 @ 0x138 │ │ │ │ mov r5, r1 │ │ │ │ bl 2532b0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, fp │ │ │ │ strd r8, [r0, #16] │ │ │ │ @@ -413060,18 +413060,18 @@ │ │ │ │ bl 254150 │ │ │ │ b 3e5b98 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ bl 2553a4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ add r3, pc, #608 @ 0x260 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ cmp r7, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3e5e28 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e1eb4 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls 3e5e30 │ │ │ │ @@ -413080,41 +413080,41 @@ │ │ │ │ sub r0, r8, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, #4 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r8, #1 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r7, #304 @ 0x130 │ │ │ │ add fp, r0, #8 │ │ │ │ str r0, [sp] │ │ │ │ add r9, r0, #15 │ │ │ │ strh fp, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r4] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ bic r9, r9, #7 │ │ │ │ sub r2, r9, fp │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550ec │ │ │ │ ldrd r2, [r7, #-8] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ add fp, r4, r9 │ │ │ │ add r3, r0, #15 │ │ │ │ bic r2, r3, #7 │ │ │ │ add r1, r0, #8 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, r9] │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -413122,42 +413122,42 @@ │ │ │ │ add r3, fp, #8 │ │ │ │ strh r1, [fp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [fp, #4] │ │ │ │ sub r2, r2, r1 │ │ │ │ add r0, fp, r0 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550ec │ │ │ │ ldrd r2, [r7] │ │ │ │ mov r1, r8 │ │ │ │ strd r2, [sl] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str sl, [sp, #24] │ │ │ │ - bl 9bd96c │ │ │ │ + bl 9bdabc │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, r9] │ │ │ │ add r4, r4, r9 │ │ │ │ add r3, r4, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r7, #8 │ │ │ │ strh r6, [r4, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bd7c4 │ │ │ │ + bl 9bd914 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ add r2, r7, #15 │ │ │ │ bic r2, r2, #7 │ │ │ │ sub r2, r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 2550ec │ │ │ │ @@ -413280,41 +413280,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e5f94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e5f98 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ b 3e5ed4 │ │ │ │ ldr r1, [pc, #76] @ 3e5f9c │ │ │ │ ldr r3, [pc, #76] @ 3e5fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e5fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e5fa8 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3e5f40 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008c4fb0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffe250 │ │ │ │ addeq r4, ip, r8, asr #30 │ │ │ │ - rsbeq r0, r2, r4, lsr #28 │ │ │ │ - @ instruction: 0x00792694 │ │ │ │ - rsbeq r0, r2, ip, asr lr │ │ │ │ + rsbeq r0, r2, r4, ror pc │ │ │ │ + rsbseq r2, r9, r4, ror #15 │ │ │ │ + rsbeq r0, r2, ip, lsr #31 │ │ │ │ andeq r0, r0, pc, ror r9 │ │ │ │ - rsbeq r0, r2, r4, ror #28 │ │ │ │ - rsbseq r2, r9, r0, ror #12 │ │ │ │ - rsbeq r0, r2, r8, lsr #28 │ │ │ │ + strheq r0, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + ldrheq r2, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, r2, r8, ror pc │ │ │ │ andeq r0, r0, r5, lsl #19 │ │ │ │ │ │ │ │ 003e5fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -413370,41 +413370,41 @@ │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #104] @ 3e60f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3e60f8 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ mov r0, #0 │ │ │ │ b 3e6034 │ │ │ │ ldr r1, [pc, #76] @ 3e60fc │ │ │ │ ldr r3, [pc, #76] @ 3e6100 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #68] @ 3e6104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3e6108 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3e60a0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, ip, asr lr │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffde48 │ │ │ │ addeq r4, ip, r8, ror #27 │ │ │ │ - rsbeq r0, r2, r4, asr #25 │ │ │ │ - rsbseq r2, r9, r4, lsr r5 │ │ │ │ - strdeq r0, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r0, r2, r4, lsl lr │ │ │ │ + rsbseq r2, r9, r4, lsl #13 │ │ │ │ + rsbeq r0, r2, ip, asr #28 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ - rsbeq r0, r2, r4, lsl #26 │ │ │ │ - rsbseq r2, r9, r0, lsl #10 │ │ │ │ - rsbeq r0, r2, r8, asr #25 │ │ │ │ + rsbeq r0, r2, r4, asr lr │ │ │ │ + rsbseq r2, r9, r0, asr r6 │ │ │ │ + rsbeq r0, r2, r8, lsl lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 003e610c : │ │ │ │ ldr r3, [pc, #12] @ 3e6120 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #20 │ │ │ │ @@ -413538,42 +413538,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e63a4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 3e0e2c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 581220 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6354 │ │ │ │ ldr r1, [pc, #144] @ 3e63a8 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #128] @ 3e63ac │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #112] @ 3e63b0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ mov r0, r5 │ │ │ │ - bl 962bb4 │ │ │ │ + bl 962d04 │ │ │ │ ldr r2, [pc, #88] @ 3e63b4 │ │ │ │ ldr r3, [pc, #64] @ 3e63a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -413586,18 +413586,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r0, ror #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, ip, lsr #8 │ │ │ │ - rsbeq r0, r2, r8, asr #21 │ │ │ │ - rsbeq r0, r2, r0, asr #21 │ │ │ │ - strheq r0, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r7, r9, ip, ror r5 │ │ │ │ + rsbeq r0, r2, r8, lsl ip │ │ │ │ + rsbeq r0, r2, r0, lsl ip │ │ │ │ + rsbeq r0, r2, r8, lsl #24 │ │ │ │ addeq r4, ip, r8, asr #21 │ │ │ │ │ │ │ │ 003e63b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -413610,15 +413610,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 3e6584 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3e0f10 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -413641,19 +413641,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 3e658c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #268] @ 3e6590 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e656c │ │ │ │ ldr r9, [pc, #248] @ 3e6594 │ │ │ │ ldr r8, [pc, #248] @ 3e6598 │ │ │ │ ldr r7, [pc, #248] @ 3e659c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -413668,15 +413668,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 3e65a4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 3e65a8 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e656c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413703,34 +413703,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 3e65b8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3e64d0 │ │ │ │ ldr r0, [pc, #84] @ 3e65bc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6534 │ │ │ │ mov r0, r6 │ │ │ │ - bl 962c6c │ │ │ │ + bl 962dbc │ │ │ │ b 3e6428 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, r8, asr #20 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, r4, lsl r3 │ │ │ │ + rsbeq r7, r9, r4, ror #8 │ │ │ │ strdeq r4, [ip], r4 @ │ │ │ │ - rsbeq r0, r2, ip, lsr #19 │ │ │ │ - rsbeq r0, r2, r0, asr #19 │ │ │ │ - rsbeq r0, r2, r4, ror #18 │ │ │ │ - rsbeq r9, r4, r4, asr #13 │ │ │ │ - rsbeq r6, fp, ip, ror #8 │ │ │ │ - rsbeq sp, pc, r8, asr #23 │ │ │ │ - rsbeq r0, r2, ip, asr #18 │ │ │ │ - rsbeq r0, r2, ip, lsl #19 │ │ │ │ + strdeq r0, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r2, r0, lsl fp │ │ │ │ + strheq r0, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r9, r4, r4, lsl r8 │ │ │ │ + strheq r6, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, pc, r8, lsl sp @ │ │ │ │ + @ instruction: 0x00620a9c │ │ │ │ + ldrdeq r0, [r2], #-172 @ 0xffffff54 @ │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r0, r2, r0, ror #17 │ │ │ │ - rsbeq r0, r2, r8, asr #17 │ │ │ │ - rsbeq r0, r2, r4, asr #17 │ │ │ │ - rsbeq r0, r2, r8, lsr #17 │ │ │ │ + rsbeq r0, r2, r0, lsr sl │ │ │ │ + rsbeq r0, r2, r8, lsl sl │ │ │ │ + rsbeq r0, r2, r4, lsl sl │ │ │ │ + strdeq r0, [r2], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 003e65c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 3e6bf0 │ │ │ │ @@ -413742,22 +413742,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #1516] @ 3e6bfc │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983858 │ │ │ │ + bl 9839a8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -413784,15 +413784,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 3e6c04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e6b68 │ │ │ │ ldr r3, [pc, #1352] @ 3e6c08 │ │ │ │ ldr sl, [pc, #1352] @ 3e6c0c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 3e6c10 │ │ │ │ @@ -413800,15 +413800,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 3e6930 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6968 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e69a8 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -413825,15 +413825,15 @@ │ │ │ │ beq 3e6b9c │ │ │ │ ldr r3, [pc, #1236] @ 3e6c14 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6b88 │ │ │ │ ldr r1, [pc, #1228] @ 3e6c18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e67c8 │ │ │ │ ldr fp, [pc, #1204] @ 3e6c1c │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413847,22 +413847,22 @@ │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e6bd8 │ │ │ │ ldr r1, [pc, #1152] @ 3e6c20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e67c8 │ │ │ │ ldr r1, [pc, #1124] @ 3e6c24 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3e683c │ │ │ │ ldr fp, [pc, #1100] @ 3e6c28 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -413876,144 +413876,144 @@ │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e6bc4 │ │ │ │ ldr r1, [pc, #1048] @ 3e6c2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e683c │ │ │ │ ldr r1, [pc, #1020] @ 3e6c30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6a78 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6ab8 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6870 │ │ │ │ ldr r1, [pc, #972] @ 3e6c34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6894 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6894 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6914 │ │ │ │ ldr r1, [pc, #924] @ 3e6c38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e68d4 │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 3e6c3c │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e68f4 │ │ │ │ ldr r1, [pc, #856] @ 3e6c40 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6914 │ │ │ │ ldr r1, [pc, #828] @ 3e6c44 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r1, [pc, #812] @ 3e6c48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6b64 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 3e66e0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66fc │ │ │ │ ldr r1, [pc, #732] @ 3e6c4c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e66fc │ │ │ │ ldr r1, [pc, #704] @ 3e6c50 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6708 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 3e6c54 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6708 │ │ │ │ ldr r1, [pc, #640] @ 3e6c58 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6714 │ │ │ │ ldr r1, [pc, #612] @ 3e6c5c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6714 │ │ │ │ ldr r1, [pc, #584] @ 3e6c60 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6714 │ │ │ │ ldr r1, [pc, #564] @ 3e6c64 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e680c │ │ │ │ @@ -414023,47 +414023,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e680c │ │ │ │ ldr r1, [pc, #516] @ 3e6c68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6848 │ │ │ │ ldr r1, [pc, #492] @ 3e6c6c │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6848 │ │ │ │ ldr r1, [pc, #464] @ 3e6c70 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6854 │ │ │ │ ldr r1, [pc, #436] @ 3e6c74 │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6854 │ │ │ │ ldr r1, [pc, #408] @ 3e6c78 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6854 │ │ │ │ ldr r1, [pc, #388] @ 3e6c7c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6798 │ │ │ │ @@ -414073,107 +414073,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 254f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e6798 │ │ │ │ ldr r1, [pc, #340] @ 3e6c80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e67c8 │ │ │ │ ldr r3, [pc, #324] @ 3e6c84 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3e6bb0 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3e6b88 │ │ │ │ ldr r1, [pc, #304] @ 3e6c88 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6754 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 962e38 │ │ │ │ + bl 962f88 │ │ │ │ b 3e665c │ │ │ │ ldr r1, [pc, #272] @ 3e6c8c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6754 │ │ │ │ ldr r1, [pc, #256] @ 3e6c90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6754 │ │ │ │ ldr r1, [pc, #240] @ 3e6c94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6754 │ │ │ │ ldr r1, [pc, #224] @ 3e6c98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6754 │ │ │ │ ldr r1, [pc, #208] @ 3e6c9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e683c │ │ │ │ ldr r1, [pc, #192] @ 3e6ca0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e67c8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r4, ip, ip, asr #16 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r7, r9, r0, lsl r1 │ │ │ │ - rsbeq r0, r2, r0, ror r8 │ │ │ │ + rsbeq r7, r9, r0, ror #4 │ │ │ │ + rsbeq r0, r2, r0, asr #19 │ │ │ │ addeq r4, ip, r0, asr #15 │ │ │ │ - rsbeq r0, r2, r4, ror #15 │ │ │ │ - rsbeq r0, r2, r8, lsl #16 │ │ │ │ + rsbeq r0, r2, r4, lsr r9 │ │ │ │ + rsbeq r0, r2, r8, asr r9 │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbeq r0, r2, r4, ror #15 │ │ │ │ + rsbeq r0, r2, r4, lsr r9 │ │ │ │ andeq r0, r0, r6, lsl #16 │ │ │ │ - rsbeq r0, r2, r0, lsr #15 │ │ │ │ - strheq r0, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r5, r8, r8, asr #20 │ │ │ │ - rsbeq r0, r2, r4, asr #14 │ │ │ │ - @ instruction: 0x00620794 │ │ │ │ - ldrdeq r5, [r8], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r0, r2, r0, asr #14 │ │ │ │ - rsbeq r0, r2, r8, lsr #14 │ │ │ │ - rsbeq r0, r2, r8, lsl #14 │ │ │ │ - strdeq r0, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r0, r2, ip, ror #13 │ │ │ │ - rsbeq r7, pc, r8, lsr #20 │ │ │ │ - @ instruction: 0x00620790 │ │ │ │ + strdeq r0, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r0, r2, r8, lsl #18 │ │ │ │ + rsbeq r0, r2, r4, lsr #18 │ │ │ │ + @ instruction: 0x00685b98 │ │ │ │ + @ instruction: 0x00620894 │ │ │ │ + rsbeq r0, r2, r4, ror #17 │ │ │ │ + rsbeq r5, r8, r4, lsr #22 │ │ │ │ + @ instruction: 0x00620890 │ │ │ │ + rsbeq r0, r2, r8, ror r8 │ │ │ │ + rsbeq r0, r2, r8, asr r8 │ │ │ │ + rsbeq r0, r2, r8, asr #16 │ │ │ │ + rsbeq r0, r2, ip, lsr r8 │ │ │ │ + rsbeq r7, pc, r8, ror fp @ │ │ │ │ + rsbeq r0, r2, r0, ror #17 │ │ │ │ + @ instruction: 0x00620698 │ │ │ │ + rsbeq r0, r2, ip, asr r8 │ │ │ │ + rsbeq r0, r2, r0, asr r6 │ │ │ │ + rsbeq r0, r2, r8, lsr r6 │ │ │ │ + rsbeq r0, r2, r0, lsl r6 │ │ │ │ + rsbeq r0, r2, ip, ror #12 │ │ │ │ + rsbeq r0, r2, r0, lsl #13 │ │ │ │ + rsbeq r0, r2, r0, lsl #13 │ │ │ │ + rsbeq r0, r2, r8, lsl #11 │ │ │ │ + rsbeq r0, r2, ip, asr #12 │ │ │ │ rsbeq r0, r2, r8, asr #10 │ │ │ │ - rsbeq r0, r2, ip, lsl #14 │ │ │ │ - rsbeq r0, r2, r0, lsl #10 │ │ │ │ - rsbeq r0, r2, r8, ror #9 │ │ │ │ - rsbeq r0, r2, r0, asr #9 │ │ │ │ - rsbeq r0, r2, ip, lsl r5 │ │ │ │ - rsbeq r0, r2, r0, lsr r5 │ │ │ │ - rsbeq r0, r2, r0, lsr r5 │ │ │ │ - rsbeq r0, r2, r8, lsr r4 │ │ │ │ - strdeq r0, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq r0, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r0, r2, r4, asr r4 │ │ │ │ - rsbeq r0, r2, r4, lsr r4 │ │ │ │ + rsbeq r0, r2, r4, lsr #11 │ │ │ │ + rsbeq r0, r2, r4, lsl #11 │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - rsbeq r0, r2, ip, lsr #7 │ │ │ │ - rsbeq r0, r2, r8, ror r3 │ │ │ │ - rsbeq r0, r2, ip, ror r3 │ │ │ │ - rsbeq r0, r0, r4, lsr #1 │ │ │ │ - rsbeq r0, r2, r4, asr #6 │ │ │ │ - strheq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r0, r2, r4, asr r3 │ │ │ │ + strdeq r0, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r0, r2, r8, asr #9 │ │ │ │ + rsbeq r0, r2, ip, asr #9 │ │ │ │ + strdeq r0, [r0], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x00620494 │ │ │ │ + rsbeq r0, r2, r0, lsl #10 │ │ │ │ + rsbeq r0, r2, r4, lsr #9 │ │ │ │ │ │ │ │ 003e6ca4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 3e7108 │ │ │ │ @@ -414185,22 +414185,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9837ec │ │ │ │ + bl 98393c │ │ │ │ ldr r1, [pc, #1056] @ 3e7114 │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 983858 │ │ │ │ + bl 9839a8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -414227,27 +414227,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 3e711c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e6f1c │ │ │ │ ldr r9, [pc, #892] @ 3e7120 │ │ │ │ ldr r7, [pc, #892] @ 3e7124 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6f7c │ │ │ │ ldr r2, [pc, #848] @ 3e7128 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -414256,53 +414256,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 3e712c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 3e7130 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6f88 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6fa8 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e6fc8 │ │ │ │ ldr r1, [pc, #768] @ 3e7134 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e54 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e70a8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e7070 │ │ │ │ ldr r1, [pc, #720] @ 3e7138 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 3e713c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e6ea0 │ │ │ │ ldr r1, [pc, #680] @ 3e7140 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6eb8 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e7094 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -414322,20 +414322,20 @@ │ │ │ │ bne 3e6fe0 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e7000 │ │ │ │ ldr r1, [pc, #572] @ 3e7144 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3e6db0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 962ef0 │ │ │ │ + bl 963040 │ │ │ │ b 3e6d40 │ │ │ │ ldr r2, [pc, #536] @ 3e7148 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6df8 │ │ │ │ ldr r2, [pc, #528] @ 3e714c │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6df8 │ │ │ │ @@ -414357,143 +414357,143 @@ │ │ │ │ ldr r2, [pc, #480] @ 3e7164 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6df8 │ │ │ │ ldr r1, [pc, #472] @ 3e7168 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e20 │ │ │ │ ldr r1, [pc, #444] @ 3e716c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6e2c │ │ │ │ ldr r1, [pc, #416] @ 3e7170 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6e2c │ │ │ │ ldr r1, [pc, #396] @ 3e7174 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6f00 │ │ │ │ ldr r1, [pc, #368] @ 3e7178 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e705c │ │ │ │ ldr sl, [pc, #344] @ 3e717c │ │ │ │ add sl, pc, sl │ │ │ │ b 3e7040 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e705c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e7028 │ │ │ │ ldr r1, [pc, #284] @ 3e7180 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6f00 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e6ea0 │ │ │ │ ldr r1, [pc, #256] @ 3e7184 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 3e6e90 │ │ │ │ ldr r1, [pc, #236] @ 3e7188 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6eb8 │ │ │ │ ldr r1, [pc, #220] @ 3e718c │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3e6e74 │ │ │ │ b 3e6e84 │ │ │ │ ldr r1, [pc, #184] @ 3e7190 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6ed0 │ │ │ │ ldr r1, [pc, #168] @ 3e7194 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8c0144 │ │ │ │ + bl 8c0294 │ │ │ │ b 3e6ee8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 3e7198 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3e6df8 │ │ │ │ addeq r4, ip, r8, ror #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r9, ip, lsr #20 │ │ │ │ - strdeq sl, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, r9, ip, ror fp │ │ │ │ + rsbeq sl, r3, r4, asr #12 │ │ │ │ ldrdeq r4, [ip], ip │ │ │ │ - strdeq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq r1, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r1, r9, r3, lsr r8 │ │ │ │ - rsbeq r0, r2, r0, lsl r2 │ │ │ │ - rsbeq r0, r2, r0, lsr #5 │ │ │ │ + rsbeq r0, r2, r0, asr #8 │ │ │ │ + rsbeq r0, r2, r4, asr #8 │ │ │ │ + rsbeq r1, sl, r0, lsr #20 │ │ │ │ + rsbseq r1, r9, r3, lsl #19 │ │ │ │ + rsbeq r0, r2, r0, ror #6 │ │ │ │ + strdeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq r0, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r9, r6, r0, lsl r3 │ │ │ │ + rsbeq r0, r2, r8, asr #4 │ │ │ │ + rsbeq r0, r2, r0, ror #4 │ │ │ │ + rsbeq r7, pc, ip, lsl #11 │ │ │ │ + @ instruction: 0x00620294 │ │ │ │ + rsbeq r0, r2, r0, lsl #5 │ │ │ │ + rsbeq r0, r2, r4, ror #4 │ │ │ │ + rsbeq r0, r2, r8, asr #4 │ │ │ │ + rsbeq r0, r2, r0, lsr r2 │ │ │ │ + rsbeq r0, r2, r4, lsl r2 │ │ │ │ + strdeq r0, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r0, r2, r0, ror #3 │ │ │ │ rsbeq r0, r2, r4, lsl #5 │ │ │ │ - rsbeq r9, r6, r0, asr #3 │ │ │ │ - strdeq r0, [r2], #-8 @ │ │ │ │ - rsbeq r0, r2, r0, lsl r1 │ │ │ │ - rsbeq r7, pc, ip, lsr r4 @ │ │ │ │ - rsbeq r0, r2, r4, asr #2 │ │ │ │ - rsbeq r0, r2, r0, lsr r1 │ │ │ │ - rsbeq r0, r2, r4, lsl r1 │ │ │ │ - strdeq r0, [r2], #-8 @ │ │ │ │ - rsbeq r0, r2, r0, ror #1 │ │ │ │ - rsbeq r0, r2, r4, asr #1 │ │ │ │ - rsbeq r0, r2, ip, lsr #1 │ │ │ │ - @ instruction: 0x00620090 │ │ │ │ - rsbeq r0, r2, r4, lsr r1 │ │ │ │ - rsbeq r0, r2, r0, asr r1 │ │ │ │ - ldrdeq r0, [r2], #-12 @ │ │ │ │ - rsbeq r0, r2, r4, lsl r1 │ │ │ │ - rsbeq r0, r2, r4, lsl #2 │ │ │ │ - rsbeq r0, r2, r8, ror r0 │ │ │ │ - rsbeq r8, r0, r0, lsr r9 │ │ │ │ - rsbeq r8, r6, r4, lsr #31 │ │ │ │ - rsbeq r0, r2, r4, lsr r0 │ │ │ │ - rsbeq r0, r2, ip │ │ │ │ - rsbeq r0, r2, r4 │ │ │ │ - rsbeq r0, r2, r4 │ │ │ │ - rsbeq r5, lr, r8, lsl #26 │ │ │ │ + rsbeq r0, r2, r0, lsr #5 │ │ │ │ + rsbeq r0, r2, ip, lsr #4 │ │ │ │ + rsbeq r0, r2, r4, ror #4 │ │ │ │ + rsbeq r0, r2, r4, asr r2 │ │ │ │ + rsbeq r0, r2, r8, asr #3 │ │ │ │ + rsbeq r8, r0, r0, lsl #21 │ │ │ │ + strdeq r9, [r6], #-4 @ │ │ │ │ + rsbeq r0, r2, r4, lsl #3 │ │ │ │ + rsbeq r0, r2, ip, asr r1 │ │ │ │ + rsbeq r0, r2, r4, asr r1 │ │ │ │ + rsbeq r0, r2, r4, asr r1 │ │ │ │ + rsbeq r5, lr, r8, asr lr │ │ │ │ ldrb r3, [r1] │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r0] │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ orr r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -414538,29 +414538,29 @@ │ │ │ │ blt 3e7284 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ ands r3, r3, r2, lsr #1 │ │ │ │ bne 3e7294 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq 3e725c │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -414660,15 +414660,15 @@ │ │ │ │ and ip, ip, #63 @ 0x3f │ │ │ │ strb r1, [r5, #-42] @ 0xffffffd6 │ │ │ │ ands r1, r1, r3, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str ip, [r5, #-52] @ 0xffffffcc │ │ │ │ beq 3e7630 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r4, #1 │ │ │ │ ldr r2, [pc, #1252] @ 3e7938 │ │ │ │ ldr r3, [pc, #1232] @ 3e7928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -414783,43 +414783,43 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ ands r1, r0, r1 │ │ │ │ strb r0, [r5, #-142] @ 0xffffff72 │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e7440 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r4, #1 │ │ │ │ b 3e744c │ │ │ │ ldrb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ ldrb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ ldrb r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ orr r3, r3, #8 │ │ │ │ bic r2, r2, #16 │ │ │ │ orr r2, r2, #2 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ strb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ beq 3e76a0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e744c │ │ │ │ ldrb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ ldrb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ ldrb r1, [r5, #-141] @ 0xffffff73 │ │ │ │ orr r2, r2, #8 │ │ │ │ bic r3, r3, #16 │ │ │ │ orr r3, r3, #2 │ │ │ │ ands r1, r2, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 3e7668 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e744c │ │ │ │ tst r2, #16 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orr r2, r2, ip, lsl #3 │ │ │ │ orrne r2, r2, #1073741824 @ 0x40000000 │ │ │ │ tst r3, #16 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -414997,15 +414997,15 @@ │ │ │ │ strh ip, [r3] │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ strb r1, [r3, #102] @ 0x66 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ andeq r3, r0, r1, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ │ │ │ │ 003e798c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -415127,15 +415127,15 @@ │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ beq 3e7c7c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e7a04 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ and r4, r7, #1 │ │ │ │ tst r3, #1 │ │ │ │ bne 3e7cbc │ │ │ │ orrs r3, r4, #0 │ │ │ │ bne 3e7bc8 │ │ │ │ @@ -415190,15 +415190,15 @@ │ │ │ │ and r3, r3, #247 @ 0xf7 │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ bne 3e7b7c │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e7a04 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ ldrb r2, [r6] │ │ │ │ orr r3, r3, #32 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r6, #1] │ │ │ │ bne 3e7ad0 │ │ │ │ @@ -415269,15 +415269,15 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ strb r2, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ beq 3e7e94 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e7af0 │ │ │ │ ldrb r5, [r6, #15] │ │ │ │ strb r3, [sp, #5] │ │ │ │ and r2, r5, #15 │ │ │ │ cmp r2, #8 │ │ │ │ movcc r4, r2 │ │ │ │ movcs r4, #8 │ │ │ │ @@ -415322,21 +415322,21 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1 │ │ │ │ strb r2, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ beq 3e7ea0 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e7be8 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e7af0 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e7be8 │ │ │ │ lsl r3, r3, #13 │ │ │ │ orr r3, r3, r0, lsl #21 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldrb r1, [r6, #18] │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, r1, lsl #5 │ │ │ │ @@ -415365,40 +415365,40 @@ │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e7b4c │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #2] │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e7c4c │ │ │ │ mov r4, r3 │ │ │ │ b 3e7d50 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7e24 │ │ │ │ mov r4, r2 │ │ │ │ b 3e7ef0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r3, ip, ip, ror r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, ip, r8, lsl r4 │ │ │ │ - ldrheq r0, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsbeq r0, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r0, r9, ip, lsl #26 │ │ │ │ + rsbseq r0, r9, ip, lsr #26 │ │ │ │ strdhi r0, [r0], -r8 │ │ │ │ │ │ │ │ 003e7fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -415463,15 +415463,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldrb r4, [r0, #102] @ 0x66 │ │ │ │ strb r3, [r0, #102] @ 0x66 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ beq 3e80b8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ b 3e800c │ │ │ │ ldrb r4, [r0, #101] @ 0x65 │ │ │ │ b 3e800c │ │ │ │ ldrb r4, [r0, #100] @ 0x64 │ │ │ │ b 3e800c │ │ │ │ ldrb r4, [r0] │ │ │ │ b 3e800c │ │ │ │ @@ -415492,16 +415492,16 @@ │ │ │ │ ldrb r3, [r0, #5] │ │ │ │ adds r3, r3, r2 │ │ │ │ subs r3, r3, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ add r3, r0, r3 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ b 3e800c │ │ │ │ - rsbseq r0, r9, r4, lsl #13 │ │ │ │ - rsbseq r0, r9, ip, ror #12 │ │ │ │ + ldrsbeq r0, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq r0, [r9], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 003e8134 : │ │ │ │ ldr r2, [pc, #92] @ 3e8198 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ subs r0, r1, #0 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ @@ -415536,28 +415536,28 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #68] @ 3e8218 │ │ │ │ ldr r3, [pc, #68] @ 3e821c │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ strh r2, [r4] │ │ │ │ strb r5, [r4, #2] │ │ │ │ strb r5, [r4, #6] │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ strh r3, [r4, #100] @ 0x64 │ │ │ │ strb r5, [r4, #102] @ 0x66 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -415570,15 +415570,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e8250 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ umulleq r2, r8, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #404] @ 3e8400 │ │ │ │ ldr r9, [pc, #404] @ 3e8404 │ │ │ │ @@ -415588,25 +415588,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #2240 @ 0x8c0 │ │ │ │ ldr r0, [pc, #340] @ 3e840c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753648 │ │ │ │ + bl 753798 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #2432] @ 0x980 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e81a4 │ │ │ │ ldr r1, [r4, #2444] @ 0x98c │ │ │ │ mov r0, r5 │ │ │ │ @@ -415622,38 +415622,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #240] @ 3e8418 │ │ │ │ add sl, r4, #1904 @ 0x770 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #200] @ 3e841c │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #2080 @ 0x820 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ @@ -415670,32 +415670,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3e8420 │ │ │ │ add r3, r9, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq lr, r1, r8, asr pc │ │ │ │ - rsbseq r0, r9, r8, lsr r4 │ │ │ │ - rsbeq lr, r1, ip, ror #30 │ │ │ │ + rsbeq pc, r1, r8, lsr #1 │ │ │ │ + rsbseq r0, r9, r8, lsl #11 │ │ │ │ + strheq pc, [r1], #-12 @ │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ addeq r2, r8, ip, ror #21 │ │ │ │ - rsbeq lr, r1, r8, lsl pc │ │ │ │ - rsbeq lr, r1, r0, lsl #30 │ │ │ │ - rsbeq lr, r1, r8, ror #29 │ │ │ │ - rsbeq lr, r1, r0, lsr lr │ │ │ │ + rsbeq pc, r1, r8, rrx │ │ │ │ + rsbeq pc, r1, r0, asr r0 @ │ │ │ │ + rsbeq pc, r1, r8, lsr r0 @ │ │ │ │ + rsbeq lr, r1, r0, lsl #31 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -415732,25 +415732,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3e858c │ │ │ │ ldr r1, [pc, #200] @ 3e8590 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #180] @ 3e8594 │ │ │ │ ldr r1, [pc, #180] @ 3e8598 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r1, [pc, #148] @ 3e859c │ │ │ │ ldr r2, [pc, #148] @ 3e85a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #140] @ 3e85a4 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -415765,36 +415765,36 @@ │ │ │ │ ldr r1, [pc, #108] @ 3e85b0 │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ - bl 750f88 │ │ │ │ + bl 7510d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, r9, r4, lsl #4 │ │ │ │ - subseq r1, pc, r4, lsr #21 │ │ │ │ - rsbeq r9, r3, r0, asr #26 │ │ │ │ - rsbeq r1, r0, r0, ror sp │ │ │ │ - subseq sl, pc, r8, asr #30 │ │ │ │ + rsbseq r0, r9, r4, asr r3 │ │ │ │ + ldrsheq r1, [pc], #-180 @ │ │ │ │ + @ instruction: 0x00639e90 │ │ │ │ + rsbeq r1, r0, r0, asr #29 │ │ │ │ + @ instruction: 0x005fb098 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ addeq r2, r8, r4, asr #17 │ │ │ │ strhi r1, [r6], #-232 @ 0xffffff18 │ │ │ │ - rsbeq lr, r1, r0, lsl sp │ │ │ │ + rsbeq lr, r1, r0, ror #28 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ sub r2, r2, #56 @ 0x38 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bne 3e85d8 │ │ │ │ ldr r3, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [r0, #2436] @ 0x984 │ │ │ │ @@ -415844,95 +415844,95 @@ │ │ │ │ ldr r1, [pc, #52] @ 3e86b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e7950 │ │ │ │ - rsbseq r0, r9, r4, lsr r0 │ │ │ │ - rsbeq lr, r1, ip, asr #22 │ │ │ │ - rsbeq lr, r1, r4, ror #22 │ │ │ │ + rsbseq r0, r9, r4, lsl #3 │ │ │ │ + @ instruction: 0x0061ec9c │ │ │ │ + strheq lr, [r1], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8710 │ │ │ │ ldr r2, [pc, #64] @ 3e8714 │ │ │ │ ldr r1, [pc, #64] @ 3e8718 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e819c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753710 │ │ │ │ - ldrsbeq pc, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq lr, r1, ip, lsl #22 │ │ │ │ + b 753860 │ │ │ │ + rsbseq r0, r9, ip, lsr #2 │ │ │ │ + rsbeq lr, r1, r4, asr #24 │ │ │ │ + rsbeq lr, r1, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3e87b0 │ │ │ │ ldr r2, [pc, #124] @ 3e87b4 │ │ │ │ ldr r1, [pc, #124] @ 3e87b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [pc, #92] @ 3e87bc │ │ │ │ ldr ip, [pc, #92] @ 3e87c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [pc, #84] @ 3e87c4 │ │ │ │ ldr r1, [pc, #84] @ 3e87c8 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r0, #2432 @ 0x980 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, r8, r8, ror pc @ │ │ │ │ - rsbeq lr, r1, ip, lsl #21 │ │ │ │ - rsbeq lr, r1, r4, lsr #21 │ │ │ │ + rsbseq r0, r9, r8, asr #1 │ │ │ │ + ldrdeq lr, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq lr, [r1], #-180 @ 0xffffff4c @ │ │ │ │ addeq r2, ip, r4, asr #13 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq lr, r1, r8, ror #21 │ │ │ │ - rsbeq lr, r1, ip, ror #21 │ │ │ │ + rsbeq lr, r1, r8, lsr ip │ │ │ │ + rsbeq lr, r1, ip, lsr ip │ │ │ │ ldr r0, [pc, #4] @ 3e87d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r2, r8, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8960 │ │ │ │ ldr r2, [pc, #364] @ 3e8964 │ │ │ │ @@ -415941,15 +415941,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d954 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -415980,26 +415980,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #180] @ 3e8974 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -416014,32 +416014,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsheq pc, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq lr, r1, r8, lsl #21 │ │ │ │ - rsbeq lr, r1, r0, lsr #21 │ │ │ │ + rsbseq r0, r9, ip, asr #32 │ │ │ │ + ldrdeq lr, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq lr, [r1], #-176 @ 0xffffff50 @ │ │ │ │ addeq r2, r8, ip, asr #12 │ │ │ │ - rsbeq lr, r1, r0, lsr #20 │ │ │ │ - rsbeq lr, r1, r4, lsl #20 │ │ │ │ - ldrsbeq pc, [r8], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq lr, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq lr, r1, r4, ror #18 │ │ │ │ + rsbeq lr, r1, r0, ror fp │ │ │ │ + rsbeq lr, r1, r4, asr fp │ │ │ │ + rsbseq pc, r8, r8, lsr #30 │ │ │ │ + rsbeq lr, r1, r8, lsr #20 │ │ │ │ + strheq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -416085,25 +416085,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e8afc │ │ │ │ ldr r1, [pc, #180] @ 3e8b00 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #160] @ 3e8b04 │ │ │ │ ldr r1, [pc, #160] @ 3e8b08 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #128] @ 3e8b0c │ │ │ │ ldr r3, [pc, #128] @ 3e8b10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e8b14 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -416124,94 +416124,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750f88 │ │ │ │ - rsbseq pc, r8, r8, asr #25 │ │ │ │ - subseq r1, pc, r0, lsr #10 │ │ │ │ - strheq r9, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, r0, ip, ror #15 │ │ │ │ - subseq sl, pc, r4, asr #19 │ │ │ │ + b 7510d8 │ │ │ │ + rsbseq pc, r8, r8, lsl lr @ │ │ │ │ + subseq r1, pc, r0, ror r6 @ │ │ │ │ + rsbeq r9, r3, ip, lsl #18 │ │ │ │ + rsbeq r1, r0, ip, lsr r9 │ │ │ │ + subseq sl, pc, r4, lsl fp @ │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdgt r1, [r2], -lr │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r2, r8, r8, lsl #8 │ │ │ │ - rsbeq lr, r1, r8, lsl r8 │ │ │ │ + rsbeq lr, r1, r8, ror #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e8b80 │ │ │ │ ldr r2, [pc, #64] @ 3e8b84 │ │ │ │ ldr r1, [pc, #64] @ 3e8b88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7950 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e7950 │ │ │ │ - ldrheq pc, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq lr, r1, r0, asr #14 │ │ │ │ - rsbeq lr, r1, ip, asr r7 │ │ │ │ + rsbseq pc, r8, r4, lsl #26 │ │ │ │ + @ instruction: 0x0061e890 │ │ │ │ + rsbeq lr, r1, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e8bec │ │ │ │ ldr r2, [pc, #72] @ 3e8bf0 │ │ │ │ ldr r1, [pc, #72] @ 3e8bf4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e819c │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e819c │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753710 │ │ │ │ - rsbseq pc, r8, r0, asr fp @ │ │ │ │ - ldrdeq lr, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - strdeq lr, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + b 753860 │ │ │ │ + rsbseq pc, r8, r0, lsr #25 │ │ │ │ + rsbeq lr, r1, ip, lsr #16 │ │ │ │ + rsbeq lr, r1, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e8cb0 │ │ │ │ ldr r2, [pc, #160] @ 3e8cb4 │ │ │ │ ldr r1, [pc, #160] @ 3e8cb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #128] @ 3e8cbc │ │ │ │ ldr r5, [pc, #128] @ 3e8cc0 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e8cc4 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416219,41 +416219,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e8cc8 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ ldr r1, [pc, #80] @ 3e8ccc │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r8, r4, ror #21 │ │ │ │ - rsbeq lr, r1, ip, ror #12 │ │ │ │ - rsbeq lr, r1, r8, lsl #13 │ │ │ │ + rsbseq pc, r8, r4, lsr ip @ │ │ │ │ + strheq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq lr, [r1], #-120 @ 0xffffff88 @ │ │ │ │ addeq r2, ip, r4, ror #3 │ │ │ │ - rsbeq lr, r1, r8, lsl r6 │ │ │ │ - rsbeq lr, r1, r0, lsr #13 │ │ │ │ + rsbeq lr, r1, r8, ror #14 │ │ │ │ + strdeq lr, [r1], #-112 @ 0xffffff90 @ │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq lr, r1, r0, lsl #13 │ │ │ │ + ldrdeq lr, [r1], #-112 @ 0xffffff90 @ │ │ │ │ ldr r0, [pc, #4] @ 3e8cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r2, r8, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 3e8e64 │ │ │ │ ldr r2, [pc, #364] @ 3e8e68 │ │ │ │ @@ -416262,15 +416262,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d954 │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -416301,26 +416301,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #180] @ 3e8e78 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -416335,32 +416335,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq pc, r8, r8, asr #20 │ │ │ │ - rsbeq lr, r1, ip, lsr #12 │ │ │ │ - rsbeq lr, r1, r4, asr #12 │ │ │ │ + @ instruction: 0x0078fb98 │ │ │ │ + rsbeq lr, r1, ip, ror r7 │ │ │ │ + @ instruction: 0x0061e794 │ │ │ │ addeq r2, r8, r0, lsl r2 │ │ │ │ - rsbeq lr, r1, r8, asr #11 │ │ │ │ - rsbeq lr, r1, ip, lsr #11 │ │ │ │ - rsbseq pc, r8, r4, lsr #18 │ │ │ │ - ldrdeq lr, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq lr, r1, r8, lsl #10 │ │ │ │ + rsbeq lr, r1, r8, lsl r7 │ │ │ │ + strdeq lr, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq pc, r8, r4, ror sl @ │ │ │ │ + rsbeq lr, r1, r4, lsr #10 │ │ │ │ + rsbeq lr, r1, r8, asr r6 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ @@ -416418,25 +416418,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3e9030 │ │ │ │ ldr r1, [pc, #180] @ 3e9034 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #160] @ 3e9038 │ │ │ │ ldr r1, [pc, #160] @ 3e903c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #128] @ 3e9040 │ │ │ │ ldr r3, [pc, #128] @ 3e9044 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3e9048 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -416457,94 +416457,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750f88 │ │ │ │ - rsbseq pc, r8, r4, ror #15 │ │ │ │ - subseq r0, pc, ip, ror #31 │ │ │ │ - rsbeq r9, r3, r8, lsl #5 │ │ │ │ - strheq r1, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - @ instruction: 0x005fa490 │ │ │ │ + b 7510d8 │ │ │ │ + rsbseq pc, r8, r4, lsr r9 @ │ │ │ │ + subseq r1, pc, ip, lsr r1 @ │ │ │ │ + ldrdeq r9, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r0, r8, lsl #8 │ │ │ │ + subseq sl, pc, r0, ror #11 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tstgt r2, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ umulleq r1, r8, ip, pc @ │ │ │ │ - @ instruction: 0x0061e390 │ │ │ │ + rsbeq lr, r1, r0, ror #9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3e90b4 │ │ │ │ ldr r2, [pc, #64] @ 3e90b8 │ │ │ │ ldr r1, [pc, #64] @ 3e90bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e7950 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e7950 │ │ │ │ - ldrsbeq pc, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - strheq lr, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq lr, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq pc, r8, r0, lsr #16 │ │ │ │ + rsbeq lr, r1, r4, lsl #8 │ │ │ │ + rsbeq lr, r1, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3e9120 │ │ │ │ ldr r2, [pc, #72] @ 3e9124 │ │ │ │ ldr r1, [pc, #72] @ 3e9128 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e819c │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 3e819c │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753710 │ │ │ │ - rsbseq pc, r8, ip, ror #12 │ │ │ │ - rsbeq lr, r1, r0, asr r2 │ │ │ │ - rsbeq lr, r1, ip, ror #4 │ │ │ │ + b 753860 │ │ │ │ + ldrheq pc, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, r1, r0, lsr #7 │ │ │ │ + strheq lr, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3e91e4 │ │ │ │ ldr r2, [pc, #160] @ 3e91e8 │ │ │ │ ldr r1, [pc, #160] @ 3e91ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #128] @ 3e91f0 │ │ │ │ ldr r5, [pc, #128] @ 3e91f4 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3e91f8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -416552,38 +416552,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 3e91fc │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ ldr r1, [pc, #80] @ 3e9200 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r8, r0, lsl #12 │ │ │ │ - rsbeq lr, r1, r0, ror #3 │ │ │ │ - strdeq lr, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq pc, r8, r0, asr r7 @ │ │ │ │ + rsbeq lr, r1, r0, lsr r3 │ │ │ │ + rsbeq lr, r1, ip, asr #6 │ │ │ │ @ instruction: 0x008c1cb0 │ │ │ │ - rsbeq lr, r1, r4, ror #1 │ │ │ │ - rsbeq lr, r1, ip, ror #2 │ │ │ │ + rsbeq lr, r1, r4, lsr r2 │ │ │ │ + strheq lr, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq lr, r1, ip, asr #2 │ │ │ │ + @ instruction: 0x0061e29c │ │ │ │ │ │ │ │ 003e9204 : │ │ │ │ sub r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r0, [r0, #-466] @ 0xfffffe2e │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -416600,16 +416600,16 @@ │ │ │ │ orr r3, r3, ip │ │ │ │ str r3, [r0, #8] │ │ │ │ ands r1, r3, r1 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ beq 3e9260 │ │ │ │ mov r1, #1 │ │ │ │ - b 753408 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ + b 753558 │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ │ │ │ │ 003e9268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -416777,15 +416777,15 @@ │ │ │ │ and r3, r3, r2, lsl #10 │ │ │ │ orr r3, r3, ip │ │ │ │ ands r1, r3, r1 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -416813,15 +416813,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r1, [r0, #16] │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ ldr r0, [r2, #464] @ 0x1d0 │ │ │ │ - b 753408 │ │ │ │ + b 753558 │ │ │ │ andeq r8, r0, r8, lsl #17 │ │ │ │ cdple 14, 10, cr11, cr13, cr15, {7} │ │ │ │ │ │ │ │ 003e95ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -417180,24 +417180,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq r1, ip, r4, asr r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r1, ip, r8, ror #15 │ │ │ │ umulleq r1, ip, r0, r7 │ │ │ │ - ldrheq pc, [r8], #-4 @ │ │ │ │ - @ instruction: 0x0078f09c │ │ │ │ - rsbseq pc, r8, r4, ror #1 │ │ │ │ - rsbeq r3, r0, r4, lsl r9 │ │ │ │ + rsbseq pc, r8, r4, lsl #4 │ │ │ │ + rsbseq pc, r8, ip, ror #3 │ │ │ │ + rsbseq pc, r8, r4, lsr r2 @ │ │ │ │ + rsbeq r3, r0, r4, ror #20 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ andeq r0, r0, r2, lsl #16 │ │ │ │ - rsbseq lr, r8, r4, lsl #26 │ │ │ │ - rsbeq r3, r0, ip, lsl #7 │ │ │ │ - rsbeq r3, r0, r0, lsr #7 │ │ │ │ + rsbseq lr, r8, r4, asr lr │ │ │ │ + ldrdeq r3, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r3, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ │ │ │ │ 003e9b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -417396,16 +417396,16 @@ │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsr r4, r4, r5 │ │ │ │ b 3e9c0c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r1, ip, r0, lsl #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r1, [ip], ip │ │ │ │ - rsbseq lr, r8, lr, ror #22 │ │ │ │ - rsbseq lr, r8, r3, ror fp │ │ │ │ + ldrheq lr, [r8], #-206 @ 0xffffff32 @ │ │ │ │ + rsbseq lr, r8, r3, asr #25 │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ andeq ip, r2, #1036288 @ 0xfd000 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ │ │ │ │ 003e9ec8 : │ │ │ │ @@ -417449,27 +417449,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r3, #464] @ 0x1d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 753408 │ │ │ │ + bl 753558 │ │ │ │ mov r0, r4 │ │ │ │ bl 3e953c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e9f9c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq r1, r8, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #376] @ 3ea130 │ │ │ │ ldr r2, [pc, #376] @ 3ea134 │ │ │ │ @@ -417478,15 +417478,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 41d954 │ │ │ │ add r6, r4, #16384 @ 0x4000 │ │ │ │ add r9, r4, #2080 @ 0x820 │ │ │ │ @@ -417518,28 +417518,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ ldr r3, [pc, #188] @ 3ea144 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 41b7d0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ @@ -417554,32 +417554,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq lr, r8, r4, lsl #17 │ │ │ │ - rsbeq sp, r1, r4, ror r6 │ │ │ │ - rsbeq sp, r1, r4, lsl #13 │ │ │ │ + ldrsbeq lr, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sp, r1, r4, asr #15 │ │ │ │ + ldrdeq sp, [r1], #-116 @ 0xffffff8c @ │ │ │ │ addeq r1, r8, ip, ror r0 │ │ │ │ - rsbeq sp, r1, r8, lsl #12 │ │ │ │ - rsbeq sp, r1, r8, ror #11 │ │ │ │ - rsbseq lr, r8, r4, asr r7 │ │ │ │ - @ instruction: 0x0061d598 │ │ │ │ - rsbeq sp, r1, r4, asr #10 │ │ │ │ + rsbeq sp, r1, r8, asr r7 │ │ │ │ + rsbeq sp, r1, r8, lsr r7 │ │ │ │ + rsbseq lr, r8, r4, lsr #17 │ │ │ │ + rsbeq sp, r1, r8, ror #13 │ │ │ │ + @ instruction: 0x0061d694 │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r1, r2, #14 │ │ │ │ orr r1, r1, r3, lsl #18 │ │ │ │ @@ -417625,25 +417625,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3ea2cc │ │ │ │ ldr r1, [pc, #180] @ 3ea2d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #160] @ 3ea2d4 │ │ │ │ ldr r1, [pc, #160] @ 3ea2d8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #128] @ 3ea2dc │ │ │ │ ldr r3, [pc, #128] @ 3ea2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3ea2e4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -417664,26 +417664,26 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750f88 │ │ │ │ - rsbseq lr, r8, r4, asr #12 │ │ │ │ - subseq pc, lr, r0, asr sp @ │ │ │ │ - rsbeq r7, r3, ip, ror #31 │ │ │ │ - rsbeq r0, r0, ip, lsl r0 │ │ │ │ - ldrsheq r9, [pc], #-20 @ │ │ │ │ + b 7510d8 │ │ │ │ + @ instruction: 0x0078e794 │ │ │ │ + subseq pc, lr, r0, lsr #29 │ │ │ │ + rsbeq r8, r3, ip, lsr r1 │ │ │ │ + rsbeq r0, r0, ip, ror #2 │ │ │ │ + subseq r9, pc, r4, asr #6 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xff001760 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ addeq r0, r8, r0, lsr lr │ │ │ │ - rsbeq sp, r1, r0, lsl r4 │ │ │ │ + rsbeq sp, r1, r0, ror #10 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3ea328 │ │ │ │ ldr r3, [sp] │ │ │ │ lsl r2, r2, #3 │ │ │ │ @@ -417706,69 +417706,69 @@ │ │ │ │ ldr r1, [pc, #64] @ 3ea398 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e953c │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e953c │ │ │ │ - ldrsheq lr, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sp, r1, r0, ror #5 │ │ │ │ - strdeq sp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, r8, r0, asr #12 │ │ │ │ + rsbeq sp, r1, r0, lsr r4 │ │ │ │ + rsbeq sp, r1, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea400 │ │ │ │ ldr r2, [pc, #76] @ 3ea404 │ │ │ │ ldr r1, [pc, #76] @ 3ea408 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 3e9f38 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ bl 3e9f38 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r0, [r4, #3096] @ 0xc18 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753710 │ │ │ │ - rsbseq lr, r8, ip, lsl #9 │ │ │ │ - rsbeq sp, r1, ip, ror r2 │ │ │ │ - @ instruction: 0x0061d290 │ │ │ │ + b 753860 │ │ │ │ + ldrsbeq lr, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, r1, ip, asr #7 │ │ │ │ + rsbeq sp, r1, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3ea4c4 │ │ │ │ ldr r2, [pc, #160] @ 3ea4c8 │ │ │ │ ldr r1, [pc, #160] @ 3ea4cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r7, [pc, #128] @ 3ea4d0 │ │ │ │ ldr r5, [pc, #128] @ 3ea4d4 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3ea4d8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -417776,38 +417776,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #19456 @ 0x4c00 │ │ │ │ ldr r0, [pc, #100] @ 3ea4dc │ │ │ │ add r3, r6, #32 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ ldr r1, [pc, #80] @ 3ea4e0 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 75b1b8 │ │ │ │ + bl 75b308 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r8, ip, lsl r4 │ │ │ │ - rsbeq sp, r1, r8, lsl #4 │ │ │ │ - rsbeq sp, r1, ip, lsl r2 │ │ │ │ + rsbseq lr, r8, ip, ror #10 │ │ │ │ + rsbeq sp, r1, r8, asr r3 │ │ │ │ + rsbeq sp, r1, ip, ror #6 │ │ │ │ ldrdeq r0, [ip], r0 @ │ │ │ │ - rsbeq ip, r1, r4, lsl #28 │ │ │ │ - rsbeq ip, r1, ip, lsl #29 │ │ │ │ + rsbeq ip, r1, r4, asr pc │ │ │ │ + ldrdeq ip, [r1], #-252 @ 0xffffff04 @ │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ - rsbeq ip, r1, ip, ror #28 │ │ │ │ + strheq ip, [r1], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp ip, #0 │ │ │ │ beq 3ea548 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldr lr, [pc, #448] @ 3ea6c4 │ │ │ │ @@ -417920,16 +417920,16 @@ │ │ │ │ bne 3ea52c │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #276] @ 0x114 │ │ │ │ b 3ea530 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #260] @ 0x104 │ │ │ │ b 3ea530 │ │ │ │ - rsbseq lr, r8, r8, lsl #7 │ │ │ │ - rsbseq lr, r8, sp, asr #6 │ │ │ │ + ldrsbeq lr, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x0078e49d │ │ │ │ cmp r2, #13 │ │ │ │ beq 3ea704 │ │ │ │ cmp r2, #15 │ │ │ │ beq 3ea6f0 │ │ │ │ ldr r0, [pc, #80] @ 3ea734 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -418071,22 +418071,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3eaa18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ea8c0 │ │ │ │ ldr r3, [pc, #208] @ 3eaa1c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ea8a4 │ │ │ │ ldr r3, [pc, #176] @ 3eaa10 │ │ │ │ @@ -418102,50 +418102,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3eaa20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ea8a4 │ │ │ │ ldr r0, [pc, #92] @ 3eaa24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ea8c0 │ │ │ │ ldr r0, [pc, #76] @ 3eaa28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ea8a4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r0, ip, ip, lsr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, ip, r0, lsr #12 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ ldrdeq r0, [ip], r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000041be │ │ │ │ @ instruction: 0x000041bd │ │ │ │ andeq r1, r0, ip, ror #17 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061cd9c │ │ │ │ + rsbeq ip, r1, ip, ror #29 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - strheq ip, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq ip, r1, ip, asr sp │ │ │ │ - ldrdeq ip, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq ip, r1, r4, lsl #30 │ │ │ │ + rsbeq ip, r1, ip, lsr #29 │ │ │ │ + rsbeq ip, r1, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r5, #1480] @ 0x5c8 │ │ │ │ ldr r4, [r5, #1488] @ 0x5d0 │ │ │ │ @@ -418275,15 +418275,15 @@ │ │ │ │ lsl r1, fp, #3 │ │ │ │ beq 3eab90 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r3, #8 │ │ │ │ - bl 9bdef4 │ │ │ │ + bl 9be044 │ │ │ │ b 3eab90 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3eabbc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrh r7, [r2, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -418300,17 +418300,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3eacb8 │ │ │ │ ldr r0, [pc, #24] @ 3eacbc │ │ │ │ ldr r2, [pc, #24] @ 3eacc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r8, r0, lsr #32 │ │ │ │ - rsbeq ip, r1, ip, asr #22 │ │ │ │ - rsbeq ip, r1, r8, asr fp │ │ │ │ + rsbseq lr, r8, r0, ror r1 │ │ │ │ + @ instruction: 0x0061cc9c │ │ │ │ + rsbeq ip, r1, r8, lsr #25 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -418369,15 +418369,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eaf44 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9ae984 │ │ │ │ + b 9aead4 │ │ │ │ ldr r3, [pc, #428] @ 3eaf80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ead54 │ │ │ │ ldr r3, [pc, #412] @ 3eaf84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418395,26 +418395,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3eaf8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ead54 │ │ │ │ ldr r3, [pc, #292] @ 3eaf90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ead30 │ │ │ │ ldr r3, [pc, #260] @ 3eaf84 │ │ │ │ @@ -418434,43 +418434,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, fp} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3eaf94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3ead30 │ │ │ │ ldr r0, [pc, #140] @ 3eaf98 │ │ │ │ stm sp, {r3, r8} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 3ead30 │ │ │ │ ldr r0, [pc, #108] @ 3eaf9c │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ead54 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3eafa0 │ │ │ │ ldr r1, [pc, #80] @ 3eafa4 │ │ │ │ ldr r0, [pc, #80] @ 3eafa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418482,22 +418482,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r0, ip, r8, lsr #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r0, ip, r4, lsl #1 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061ca90 │ │ │ │ + rsbeq ip, r1, r0, ror #23 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq ip, r1, r8, asr #18 │ │ │ │ - rsbeq ip, r1, r0, lsl #19 │ │ │ │ - rsbeq ip, r1, r0, lsl #20 │ │ │ │ - rsbseq sp, r8, r0, ror sp │ │ │ │ - @ instruction: 0x0061c89c │ │ │ │ - rsbeq ip, r1, r4, asr #17 │ │ │ │ + @ instruction: 0x0061ca98 │ │ │ │ + ldrdeq ip, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq ip, r1, r0, asr fp │ │ │ │ + rsbseq sp, r8, r0, asr #29 │ │ │ │ + rsbeq ip, r1, ip, ror #19 │ │ │ │ + rsbeq ip, r1, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1044] @ 3eb3d8 │ │ │ │ ldr r2, [pc, #1044] @ 3eb3dc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -418593,24 +418593,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3eb3f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eb0b0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3eb300 │ │ │ │ ldr r2, [pc, #624] @ 3eb3f8 │ │ │ │ ldr r3, [pc, #592] @ 3eb3dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -418651,27 +418651,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3eb400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eb0a4 │ │ │ │ ldr r3, [pc, #404] @ 3eb404 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eaffc │ │ │ │ ldr r3, [pc, #360] @ 3eb3ec │ │ │ │ @@ -418689,27 +418689,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3eb408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eb000 │ │ │ │ ldr r0, [pc, #280] @ 3eb40c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eb0a4 │ │ │ │ ldr r3, [pc, #264] @ 3eb410 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eb180 │ │ │ │ ldr r3, [pc, #208] @ 3eb3ec │ │ │ │ @@ -418724,67 +418724,67 @@ │ │ │ │ beq 3eb39c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3eb414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eb180 │ │ │ │ ldr r0, [pc, #156] @ 3eb418 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eb0b0 │ │ │ │ ldr r0, [pc, #140] @ 3eb41c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eb000 │ │ │ │ ldr r2, [pc, #124] @ 3eb420 │ │ │ │ ldr r3, [pc, #52] @ 3eb3dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb3d4 │ │ │ │ ldr r0, [pc, #92] @ 3eb424 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r0, ror #28 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, fp, r0, asr #28 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r8, lsr #7 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq ip, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r1, r4, asr #20 │ │ │ │ umulleq pc, fp, ip, ip @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq ip, r1, r4, ror #16 │ │ │ │ + strheq ip, [r1], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - @ instruction: 0x0061c694 │ │ │ │ - rsbeq ip, r1, r0, lsl r8 │ │ │ │ + rsbeq ip, r1, r4, ror #15 │ │ │ │ + rsbeq ip, r1, r0, ror #18 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ - rsbeq ip, r1, r0, ror #12 │ │ │ │ - rsbeq ip, r1, r8, lsl r7 │ │ │ │ - rsbeq ip, r1, r4, lsl r6 │ │ │ │ + strheq ip, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq ip, r1, r8, ror #16 │ │ │ │ + rsbeq ip, r1, r4, ror #14 │ │ │ │ addeq pc, fp, r0, lsl #21 │ │ │ │ - rsbeq ip, r1, r4, asr r6 │ │ │ │ + rsbeq ip, r1, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #652] @ 3eb6cc │ │ │ │ ldr ip, [pc, #652] @ 3eb6d0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -418856,22 +418856,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r6, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3eb6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb49c │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -418895,22 +418895,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3eb6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [pc, #208] @ 3eb6f8 │ │ │ │ ldr r3, [pc, #164] @ 3eb6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -418928,15 +418928,15 @@ │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3eb49c │ │ │ │ b 3eb5a8 │ │ │ │ ldr r0, [pc, #120] @ 3eb6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eb584 │ │ │ │ ldr r2, [pc, #108] @ 3eb700 │ │ │ │ ldr r3, [pc, #56] @ 3eb6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -418944,57 +418944,57 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb6c8 │ │ │ │ ldr r0, [pc, #76] @ 3eb704 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r4, ror #19 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, fp, ip, asr #19 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq pc, fp, r8, ror r9 @ │ │ │ │ andeq r4, r0, r8, lsr #22 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq ip, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, r1, ip, lsl #14 │ │ │ │ andeq r1, r0, r4, lsl #27 │ │ │ │ - @ instruction: 0x0061c59c │ │ │ │ + rsbeq ip, r1, ip, ror #13 │ │ │ │ strdeq pc, [fp], ip │ │ │ │ - strdeq ip, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq ip, r1, ip, asr #12 │ │ │ │ umulleq pc, fp, r0, r7 @ │ │ │ │ - rsbeq ip, r1, r4, lsr r5 │ │ │ │ + rsbeq ip, r1, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3eb734 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f94 │ │ │ │ + bl 7570e4 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 756f94 │ │ │ │ + b 7570e4 │ │ │ │ addeq pc, r7, r8, ror sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ ldr r3, [r3, #3044] @ 0xbe4 │ │ │ │ mov r7, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3eb7b0 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bl 2535bc │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419018,20 +419018,20 @@ │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 70cf2c │ │ │ │ + bl 70d07c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9b0074 │ │ │ │ + bl 9b01c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f478 │ │ │ │ + bl 98f5c8 │ │ │ │ b 3eb77c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2535bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -419192,21 +419192,21 @@ │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #6] │ │ │ │ - bl 98f5ac │ │ │ │ + bl 98f6fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 3ebb04 │ │ │ │ ldr r1, [pc, #104] @ 3ebb20 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b0074 │ │ │ │ + bl 9b01c4 │ │ │ │ lsl r2, r5, #19 │ │ │ │ add r2, r2, #262144 @ 0x40000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ @@ -419214,15 +419214,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70cd00 │ │ │ │ + bl 70ce50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419235,36 +419235,36 @@ │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ - bl 98f5ac │ │ │ │ + bl 98f6fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 3ebbac │ │ │ │ ldr r1, [pc, #100] @ 3ebbc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9b0074 │ │ │ │ + bl 9b01c4 │ │ │ │ lsl r2, r5, #19 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r0, r7, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 70cd00 │ │ │ │ + bl 70ce50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419278,15 +419278,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 8140fc │ │ │ │ + bl 81424c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419301,15 +419301,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 8140fc │ │ │ │ + bl 81424c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419322,15 +419322,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 8140fc │ │ │ │ + bl 81424c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419348,15 +419348,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 8140fc │ │ │ │ + bl 81424c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -419369,15 +419369,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 8140fc │ │ │ │ + bl 81424c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -419431,15 +419431,15 @@ │ │ │ │ bne 3ebeac │ │ │ │ ldr r1, [pc, #264] @ 3ebf58 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8141d0 │ │ │ │ + bl 814320 │ │ │ │ ldr r2, [pc, #240] @ 3ebf5c │ │ │ │ ldr r3, [pc, #216] @ 3ebf48 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -419473,41 +419473,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ebf6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ebe48 │ │ │ │ ldr r0, [pc, #60] @ 3ebf70 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ebe48 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq pc, fp, r0, lsl #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq pc, fp, ip, rrx │ │ │ │ addeq pc, fp, r0, lsr r0 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0x008befb8 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq fp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq fp, r1, r0, lsl sp │ │ │ │ + rsbeq fp, r1, r8, asr #28 │ │ │ │ + rsbeq fp, r1, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -419539,15 +419539,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ebfcc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9adc34 │ │ │ │ + b 9add84 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebffc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ b 3ebd88 │ │ │ │ @@ -419569,15 +419569,15 @@ │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 812a1c │ │ │ │ + bl 812b6c │ │ │ │ add r8, r8, #12288 @ 0x3000 │ │ │ │ ldrb r1, [r8, #202] @ 0xca │ │ │ │ ldr fp, [pc, #516] @ 3ec2a0 │ │ │ │ lsl r5, r5, r1 │ │ │ │ lsl r4, r4, r1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r6, #0 │ │ │ │ @@ -419611,15 +419611,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8a8cf8 │ │ │ │ + bl 8a8e48 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ blt 3ec218 │ │ │ │ ldr r3, [pc, #348] @ 3ec2a4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -419647,30 +419647,30 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3ec2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ tst r3, r2 │ │ │ │ bne 3ec0e4 │ │ │ │ mov r0, #1 │ │ │ │ b 3ec21c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -419698,27 +419698,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3ec2bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ec0d4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq lr, fp, r0, asr #27 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, r4, ror sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, ip, lsl #3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r1, ip, ror #20 │ │ │ │ + strheq fp, [r1], #-188 @ 0xffffff44 @ │ │ │ │ addeq lr, fp, r0, lsl #24 │ │ │ │ - rsbeq fp, r1, r0, asr #20 │ │ │ │ + @ instruction: 0x0061bb90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr lr, [pc, #188] @ 3ec39c │ │ │ │ @@ -419760,27 +419760,27 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ ldr r2, [pc, #60] @ 3ec3b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ mov r0, #6 │ │ │ │ b 3ec31c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq lr, fp, r0, asr #22 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ addeq lr, fp, r0, lsl #22 │ │ │ │ - rsbseq ip, r8, r8, asr r9 │ │ │ │ - rsbeq fp, r1, r4, lsr #19 │ │ │ │ - rsbeq fp, r1, ip, ror r4 │ │ │ │ + rsbseq ip, r8, r8, lsr #21 │ │ │ │ + strdeq fp, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq fp, r1, ip, asr #11 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r2, [pc, #648] @ 3ec660 │ │ │ │ @@ -419860,15 +419860,15 @@ │ │ │ │ asr r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 813dbc │ │ │ │ + bl 813f0c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r5, r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 3ec67c │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #300] @ 3ec664 │ │ │ │ @@ -419911,35 +419911,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ec68c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ec464 │ │ │ │ ldr r0, [pc, #108] @ 3ec690 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ec464 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3ec694 │ │ │ │ ldr r1, [pc, #80] @ 3ec698 │ │ │ │ ldr r0, [pc, #80] @ 3ec69c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ec6a0 │ │ │ │ @@ -419954,19 +419954,19 @@ │ │ │ │ addeq lr, fp, r0, lsl #19 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ strdeq lr, [fp], r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq fp, r1, r4, lsl r7 │ │ │ │ - rsbeq fp, r1, r8, asr #14 │ │ │ │ - rsbseq ip, r8, ip, ror r6 │ │ │ │ - rsbeq fp, r1, r4, lsr #3 │ │ │ │ - ldrdeq r7, [r9], #-0 @ │ │ │ │ + rsbeq fp, r1, r4, ror #16 │ │ │ │ + @ instruction: 0x0061b898 │ │ │ │ + rsbseq ip, r8, ip, asr #15 │ │ │ │ + strdeq fp, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r7, r9, r0, lsr #4 │ │ │ │ andeq r1, r0, fp, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ @@ -420000,15 +420000,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3ec700 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9adc34 │ │ │ │ + b 9add84 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec730 │ │ │ │ add ip, r2, #12288 @ 0x3000 │ │ │ │ ldrb r3, [ip, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ec7c8 │ │ │ │ @@ -420057,25 +420057,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3ec8ec │ │ │ │ ldr r1, [pc, #212] @ 3ec8f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r2, [pc, #192] @ 3ec8f4 │ │ │ │ ldr r1, [pc, #192] @ 3ec8f8 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757898 │ │ │ │ + bl 7579e8 │ │ │ │ ldr r3, [pc, #160] @ 3ec8fc │ │ │ │ ldr r1, [pc, #160] @ 3ec900 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 3ec904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -420094,35 +420094,35 @@ │ │ │ │ orr r3, r3, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - bl 74f1e4 │ │ │ │ + bl 74f334 │ │ │ │ ldr r3, [pc, #76] @ 3ec914 │ │ │ │ ldr r1, [pc, #76] @ 3ec918 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 750f88 │ │ │ │ - rsbseq ip, r8, r0, asr #9 │ │ │ │ - subseq sp, lr, r0, asr r7 │ │ │ │ - rsbeq r5, r3, ip, ror #19 │ │ │ │ - subseq sp, pc, ip, lsl sl @ │ │ │ │ - ldrsheq r6, [pc], #-180 @ │ │ │ │ + b 7510d8 │ │ │ │ + rsbseq ip, r8, r0, lsl r6 │ │ │ │ + subseq sp, lr, r0, lsr #17 │ │ │ │ + rsbeq r5, r3, ip, lsr fp │ │ │ │ + subseq sp, pc, ip, ror #22 │ │ │ │ + subseq r6, pc, r4, asr #26 │ │ │ │ andeq r5, r0, r0, lsl #16 │ │ │ │ andeq r5, r0, r4, lsr #27 │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ andeq r5, r0, r8, lsl #18 │ │ │ │ - rsbeq fp, r1, r4, lsl #10 │ │ │ │ + rsbeq fp, r1, r4, asr r6 │ │ │ │ addeq r7, sl, ip, asr #13 │ │ │ │ addeq lr, r7, ip, asr #17 │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -420142,23 +420142,23 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #136] @ 3ec9f8 │ │ │ │ ldr r3, [pc, #136] @ 3ec9fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb ip, [r0, #2266] @ 0x8da │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 97a900 │ │ │ │ + bl 97aa50 │ │ │ │ ldr r2, [pc, #88] @ 3eca00 │ │ │ │ ldr r3, [pc, #68] @ 3ec9f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -420169,19 +420169,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r8, r8, lsl #7 │ │ │ │ + ldrsbeq ip, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ ldrdeq lr, [fp], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r0, r0, ror #6 │ │ │ │ - rsbeq sl, r1, r4, lsl #29 │ │ │ │ + strheq r6, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq sl, [r1], #-244 @ 0xffffff0c @ │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ addeq lr, fp, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ 3ecaa0 │ │ │ │ @@ -420196,15 +420196,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #12288 @ 0x3000 │ │ │ │ beq 3eca80 │ │ │ │ ldrb r4, [r2, #202] @ 0xca │ │ │ │ ldr sl, [r9, #1500] @ 0x5dc │ │ │ │ lsl r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3eca7c │ │ │ │ cmp sl, r0 │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ @@ -420230,48 +420230,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #1856 @ 0x740 │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - rsbseq ip, r8, r4, lsl #4 │ │ │ │ - rsbeq sl, r1, ip, lsr #26 │ │ │ │ + rsbseq ip, r8, r4, asr r3 │ │ │ │ + rsbeq sl, r1, ip, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3ecb1c │ │ │ │ ldr r1, [pc, #32] @ 3ecb20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - rsbseq ip, r8, r4, asr #3 │ │ │ │ - rsbeq r0, r0, ip, asr r5 │ │ │ │ + rsbseq ip, r8, r4, lsl r3 │ │ │ │ + rsbeq r0, r0, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3ecb5c │ │ │ │ ldr r1, [pc, #32] @ 3ecb60 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 2532c8 │ │ │ │ - rsbseq ip, r8, r4, lsl #3 │ │ │ │ - rsbeq r0, r0, ip, lsl r5 │ │ │ │ + ldrsbeq ip, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r0, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #252] @ 3ecc78 │ │ │ │ ldr r3, [pc, #252] @ 3ecc7c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -420336,17 +420336,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq lr, fp, r8, lsr #5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq lr, fp, r0, lsl r2 │ │ │ │ - rsbseq ip, r8, r4, rrx │ │ │ │ - rsbeq sl, r1, ip, lsl #23 │ │ │ │ - rsbeq fp, r1, r4, lsl r2 │ │ │ │ + ldrheq ip, [r8], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq sl, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, r1, r4, ror #6 │ │ │ │ andeq r1, r0, pc, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -420516,15 +420516,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq fp, r8, r6, lsr sl │ │ │ │ + rsbseq fp, r8, r6, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ed310 │ │ │ │ @@ -420601,15 +420601,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ed2a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9adc34 │ │ │ │ + b 9add84 │ │ │ │ cmp r2, #14 │ │ │ │ beq 3ed0c8 │ │ │ │ ldr r2, [r7, #280] @ 0x118 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3ed024 │ │ │ │ b 3ed05c │ │ │ │ @@ -420631,15 +420631,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ mov r3, #0 │ │ │ │ lsl r1, r1, ip │ │ │ │ lsl r2, r2, ip │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 813dbc │ │ │ │ + bl 813f0c │ │ │ │ ldr r2, [pc, #508] @ 3ed328 │ │ │ │ ldr r3, [pc, #484] @ 3ed314 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -420710,29 +420710,29 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3ed338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ed0e8 │ │ │ │ ldr r0, [pc, #172] @ 3ed33c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3ed0e8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 3ed340 │ │ │ │ ldr r1, [pc, #148] @ 3ed344 │ │ │ │ ldr r0, [pc, #148] @ 3ed348 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420765,27 +420765,27 @@ │ │ │ │ addeq sp, fp, r4, lsr #27 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ strdeq sp, [fp], r8 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r1, r0, lsr #25 │ │ │ │ - strheq sl, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq fp, r8, r4, lsl sl │ │ │ │ - rsbeq sl, r1, ip, lsl #22 │ │ │ │ - rsbeq sl, r1, r0, lsr ip │ │ │ │ + strdeq sl, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sl, r1, ip, lsl #28 │ │ │ │ + rsbseq fp, r8, r4, ror #22 │ │ │ │ + rsbeq sl, r1, ip, asr ip │ │ │ │ + rsbeq sl, r1, r0, lsl #27 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - ldrsheq fp, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sl, r1, r8, ror #21 │ │ │ │ - strdeq sl, [r1], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq fp, r8, r0, asr #22 │ │ │ │ + rsbeq sl, r1, r8, lsr ip │ │ │ │ + rsbeq sl, r1, r4, asr #26 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbseq fp, r8, ip, asr #19 │ │ │ │ - rsbeq sl, r1, r4, asr #21 │ │ │ │ - strheq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq fp, r8, ip, lsl fp │ │ │ │ + rsbeq sl, r1, r4, lsl ip │ │ │ │ + rsbeq sl, r1, r8, lsl #26 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -420820,15 +420820,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ adc r3, r3, #0 │ │ │ │ mul ip, r1, ip │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 813dbc │ │ │ │ + bl 813f0c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -420941,24 +420941,24 @@ │ │ │ │ str r3, [r6, #4048] @ 0xfd0 │ │ │ │ str r2, [r6, #4040] @ 0xfc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 2550ec │ │ │ │ add fp, fp, #6336 @ 0x18c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [fp, #8] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr lr, [fp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [pc, #360] @ 3ed780 │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ ldr lr, [sp, #12] │ │ │ │ ldr r3, [pc, #344] @ 3ed784 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr fp, [fp, #12] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ @@ -421018,42 +421018,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ed794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ed674 │ │ │ │ ldr r0, [pc, #60] @ 3ed798 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ed674 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [fp], r0 │ │ │ │ @ instruction: 0x008bd9b8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, fp, r0, asr #18 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq sl, r1, ip, lsr #16 │ │ │ │ - rsbeq sl, r1, r0, ror #16 │ │ │ │ + rsbeq sl, r1, ip, ror r9 │ │ │ │ + strheq sl, [r1], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #444] @ 3ed970 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #440] @ 3ed974 │ │ │ │ @@ -421070,23 +421070,23 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3ed980 │ │ │ │ ldr r3, [pc, #400] @ 3ed984 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #15 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97a900 │ │ │ │ + bl 97aa50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ed86c │ │ │ │ ldr r2, [pc, #344] @ 3ed988 │ │ │ │ ldr r3, [pc, #324] @ 3ed978 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -421158,30 +421158,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3ed99c │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3ed828 │ │ │ │ mov r2, #2 │ │ │ │ b 3ed910 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, lsl #10 │ │ │ │ + rsbseq fp, r8, r8, asr r6 │ │ │ │ addeq sp, fp, r8, asr r6 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r0, r0, ror #9 │ │ │ │ - rsbeq sl, r1, r4 │ │ │ │ + rsbeq r5, r0, r0, lsr r6 │ │ │ │ + rsbeq sl, r1, r4, asr r1 │ │ │ │ muleq r0, r2, r3 │ │ │ │ strdeq sp, [fp], r4 │ │ │ │ andhi r8, r0, r8, lsl #1 │ │ │ │ - rsbseq fp, r8, r0, lsl #7 │ │ │ │ - strheq sl, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r9, r1, r0, lsr #29 │ │ │ │ + ldrsbeq fp, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq sl, r1, r8, lsl #16 │ │ │ │ + strdeq r9, [r1], #-240 @ 0xffffff10 @ │ │ │ │ andeq r2, r0, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 3eda78 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -421190,25 +421190,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #176] @ 3eda7c │ │ │ │ ldr r2, [pc, #176] @ 3eda80 │ │ │ │ ldr r3, [pc, #176] @ 3eda84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #160] @ 3eda88 │ │ │ │ ldr r1, [pc, #160] @ 3eda8c │ │ │ │ add r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [pc, #128] @ 3eda90 │ │ │ │ ldr r2, [pc, #128] @ 3eda94 │ │ │ │ add r1, r6, #9856 @ 0x2680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -421221,34 +421221,34 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 75928c │ │ │ │ + bl 7593dc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r8, ip, lsl #6 │ │ │ │ - rsbeq r5, r0, r0, lsl #6 │ │ │ │ - rsbeq r9, r1, r4, lsr #28 │ │ │ │ + rsbseq fp, r8, ip, asr r4 │ │ │ │ + rsbeq r5, r0, r0, asr r4 │ │ │ │ + rsbeq r9, r1, r4, ror pc │ │ │ │ strdeq r2, [r0], -r7 │ │ │ │ - subseq ip, lr, ip, ror r5 │ │ │ │ - rsbeq r4, r3, ip, lsl r8 │ │ │ │ - rsbeq sl, r1, r4, lsl r6 │ │ │ │ - rsbeq ip, r0, ip, lsl sp │ │ │ │ + subseq ip, lr, ip, asr #13 │ │ │ │ + rsbeq r4, r3, ip, ror #18 │ │ │ │ + rsbeq sl, r1, r4, ror #14 │ │ │ │ + rsbeq ip, r0, ip, ror #28 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - rsbeq r3, r2, r8, lsr #7 │ │ │ │ - strdeq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r3, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, r1, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrh r6, [sp, #32] │ │ │ │ strd r2, [r0, #24] │ │ │ │ @@ -421304,22 +421304,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #280] @ 3edcc8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #268] @ 3edccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2296] @ 0x8f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edc20 │ │ │ │ add ip, r5, #6336 @ 0x18c0 │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ @@ -421374,22 +421374,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 3edcd8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3edcdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, lsr r1 │ │ │ │ - ldrsbeq ip, [lr], #-52 @ 0xffffffcc │ │ │ │ - rsbeq r4, r3, r0, ror r6 │ │ │ │ - rsbeq sl, r1, r0, lsr #9 │ │ │ │ + rsbseq fp, r8, ip, lsl #5 │ │ │ │ + subseq ip, lr, r4, lsr #10 │ │ │ │ + rsbeq r4, r3, r0, asr #15 │ │ │ │ + strdeq sl, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r8, r1, r0, asr r9 │ │ │ │ - rsbseq fp, r8, r0, lsr #32 │ │ │ │ - rsbeq r9, r1, r8, asr #22 │ │ │ │ - strheq sl, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq fp, r8, r0, ror r1 │ │ │ │ + @ instruction: 0x00619c98 │ │ │ │ + rsbeq sl, r1, r0, lsl #10 │ │ │ │ andeq r1, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1540] @ 3ee2fc │ │ │ │ ldr r3, [pc, #1540] @ 3ee300 │ │ │ │ @@ -421540,26 +421540,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #936] @ 3ee328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3edfa0 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2272] @ 0x8e0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bhi 3eddbc │ │ │ │ @@ -421594,22 +421594,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 3ee330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3edfb0 │ │ │ │ ldr r3, [pc, #732] @ 3ee334 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ededc │ │ │ │ ldr r3, [pc, #692] @ 3ee320 │ │ │ │ @@ -421626,23 +421626,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3ee338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ededc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ee210 │ │ │ │ ldr r0, [pc, #592] @ 3ee33c │ │ │ │ b 3ede78 │ │ │ │ @@ -421664,33 +421664,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3ee344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3edec4 │ │ │ │ ldr r0, [pc, #472] @ 3ee348 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3edf84 │ │ │ │ ldr r3, [pc, #432] @ 3ee34c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edef4 │ │ │ │ ldr r3, [pc, #368] @ 3ee320 │ │ │ │ @@ -421706,22 +421706,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ee350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3edef4 │ │ │ │ ldr r3, [pc, #316] @ 3ee354 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ee0e4 │ │ │ │ ldr r3, [pc, #244] @ 3ee320 │ │ │ │ @@ -421739,78 +421739,78 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3ee358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ee0e4 │ │ │ │ ldr r0, [pc, #192] @ 3ee35c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3edec4 │ │ │ │ ldr r0, [pc, #176] @ 3ee360 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3edfb0 │ │ │ │ ldr r0, [pc, #160] @ 3ee364 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3edef4 │ │ │ │ ldr r0, [pc, #144] @ 3ee368 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ededc │ │ │ │ ldr r0, [pc, #124] @ 3ee36c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ee0e4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq sp, fp, ip, lsr #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq sp, fp, r0, lsl #2 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq ip, fp, r4, lsr #31 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ andeq r3, r0, r8, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq sl, [r1], #-0 @ │ │ │ │ + rsbeq sl, r1, r0, asr #4 │ │ │ │ andeq r1, r0, ip, asr #8 │ │ │ │ - strdeq sl, [r1], #-8 @ │ │ │ │ + rsbeq sl, r1, r8, asr #4 │ │ │ │ muleq r0, ip, sl │ │ │ │ - rsbeq sl, r1, ip, lsr #5 │ │ │ │ + strdeq sl, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0061a09c │ │ │ │ - rsbeq r9, r1, r8, ror #30 │ │ │ │ + rsbeq sl, r1, ip, ror #3 │ │ │ │ + strheq sl, [r1], #-8 @ │ │ │ │ andeq r4, r0, ip, lsr #4 │ │ │ │ - strheq sl, [r1], #-0 @ │ │ │ │ + rsbeq sl, r1, r0, lsl #4 │ │ │ │ andeq r2, r0, r8, ror #29 │ │ │ │ - rsbeq sl, r1, r0, lsr #3 │ │ │ │ - rsbeq r9, r1, r0, asr #31 │ │ │ │ - strdeq r9, [r1], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sl, r1, r8, asr r0 │ │ │ │ - strdeq sl, [r1], #-12 @ │ │ │ │ - @ instruction: 0x0061a19c │ │ │ │ + strdeq sl, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq sl, r1, r0, lsl r1 │ │ │ │ + rsbeq sl, r1, r0, asr #32 │ │ │ │ + rsbeq sl, r1, r8, lsr #3 │ │ │ │ + rsbeq sl, r1, ip, asr #4 │ │ │ │ + rsbeq sl, r1, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ 3ee45c │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -421864,15 +421864,15 @@ │ │ │ │ ldrb r0, [ip, r2] │ │ │ │ mov r1, #0 │ │ │ │ b 3ee3e0 │ │ │ │ bl 3ecb24 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umulleq ip, fp, r0, sl │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq sl, r8, lr, lsl #10 │ │ │ │ + rsbseq sl, r8, lr, asr r6 │ │ │ │ addeq ip, fp, ip, lsr sl │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ lsr r3, r3, #4 │ │ │ │ bls 3ee4b4 │ │ │ │ cmp r3, #4 │ │ │ │ bne 3ee49c │ │ │ │ @@ -421921,17 +421921,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3ee554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ bl 2563d8 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - @ instruction: 0x0078a79c │ │ │ │ - @ instruction: 0x00619894 │ │ │ │ - rsbeq r9, r1, r8, lsl #19 │ │ │ │ + rsbseq sl, r8, ip, ror #17 │ │ │ │ + rsbeq r9, r1, r4, ror #19 │ │ │ │ + ldrdeq r9, [r1], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ mov r6, r3 │ │ │ │ @@ -422104,30 +422104,30 @@ │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 3ee868 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, r8, lr, lsr r3 │ │ │ │ - rsbseq sl, r8, ip, lsr r5 │ │ │ │ - rsbeq r9, r1, r4, lsr r6 │ │ │ │ - rsbeq r9, r1, r8, asr r6 │ │ │ │ + rsbseq sl, r8, lr, lsl #9 │ │ │ │ + rsbseq sl, r8, ip, lsl #13 │ │ │ │ + rsbeq r9, r1, r4, lsl #15 │ │ │ │ + rsbeq r9, r1, r8, lsr #15 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - rsbseq sl, r8, r8, lsl r5 │ │ │ │ - rsbeq r9, r1, r0, lsl r6 │ │ │ │ - rsbeq r9, r1, r4, lsl #14 │ │ │ │ + rsbseq sl, r8, r8, ror #12 │ │ │ │ + rsbeq r9, r1, r0, ror #14 │ │ │ │ + rsbeq r9, r1, r4, asr r8 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - ldrsheq sl, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r9, r1, ip, ror #11 │ │ │ │ - rsbeq r9, r1, r0, lsl #26 │ │ │ │ + rsbseq sl, r8, r4, asr #12 │ │ │ │ + rsbeq r9, r1, ip, lsr r7 │ │ │ │ + rsbeq r9, r1, r0, asr lr │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - ldrsbeq sl, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r9, r1, r8, asr #11 │ │ │ │ - ldrdeq r9, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq sl, r8, r0, lsr #12 │ │ │ │ + rsbeq r9, r1, r8, lsl r7 │ │ │ │ + rsbeq r9, r1, r4, lsr #14 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r3, #89] @ 0x59 │ │ │ │ @@ -422140,15 +422140,15 @@ │ │ │ │ ldr r2, [r3, #240] @ 0xf0 │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ tst r2, #2 │ │ │ │ beq 3ee900 │ │ │ │ ldrh r2, [r3, #226] @ 0xe2 │ │ │ │ ldrd r0, [r1, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r3, #2 │ │ │ │ bne 3ee8e4 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, r6 │ │ │ │ @@ -422189,15 +422189,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r1, r5, #2080 @ 0x820 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2540a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -422248,19 +422248,19 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ beq 3eea28 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, lsl #7 │ │ │ │ + ldrsbeq sl, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ ldrdeq ip, [fp], r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - ldrsheq fp, [pc], #-132 @ │ │ │ │ - subseq r4, pc, ip, asr #21 │ │ │ │ + subseq fp, pc, r4, asr #20 │ │ │ │ + subseq r4, pc, ip, lsl ip @ │ │ │ │ addeq ip, fp, r8, ror #8 │ │ │ │ addeq ip, fp, r8, lsl r4 │ │ │ │ addeq ip, fp, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -422348,27 +422348,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3eec24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3eec28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, lr, lsl lr │ │ │ │ + rsbseq r9, r8, lr, ror #30 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbseq sl, r8, r8, asr #2 │ │ │ │ - rsbeq r9, r1, r0, asr #4 │ │ │ │ - rsbeq r9, r1, r4, lsr r3 │ │ │ │ + @ instruction: 0x0078a298 │ │ │ │ + @ instruction: 0x00619390 │ │ │ │ + rsbeq r9, r1, r4, lsl #9 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbseq sl, r8, ip, lsl #2 │ │ │ │ - rsbeq r9, r1, r4, lsl #4 │ │ │ │ - rsbeq r9, r1, r0, lsl r3 │ │ │ │ + rsbseq sl, r8, ip, asr r2 │ │ │ │ + rsbeq r9, r1, r4, asr r3 │ │ │ │ + rsbeq r9, r1, r0, ror #8 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbseq sl, r8, r8, ror #1 │ │ │ │ - rsbeq r9, r1, r0, ror #3 │ │ │ │ - rsbeq r9, r1, r4, lsl #6 │ │ │ │ + rsbseq sl, r8, r8, lsr r2 │ │ │ │ + rsbeq r9, r1, r0, lsr r3 │ │ │ │ + rsbeq r9, r1, r4, asr r4 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ b 3eea84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #284] @ 3eed64 │ │ │ │ @@ -422380,23 +422380,23 @@ │ │ │ │ add ip, ip, #436 @ 0x1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r5, #20480 @ 0x5000 │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r3, r6, lsl #2] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 9ae98c │ │ │ │ + bl 9aeadc │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3eecec │ │ │ │ mov r0, r7 │ │ │ │ bl 4175f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eecc0 │ │ │ │ @@ -422425,32 +422425,32 @@ │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r8 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 70cf2c │ │ │ │ + bl 70d07c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9b0074 │ │ │ │ + bl 9b01c4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 98f478 │ │ │ │ + bl 98f5c8 │ │ │ │ b 3eeca4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 2535bc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 41861c │ │ │ │ b 3eecc0 │ │ │ │ - rsbseq sl, r8, r4, ror r0 │ │ │ │ - ldrsheq fp, [pc], #-84 @ │ │ │ │ - subseq r4, pc, ip, asr #15 │ │ │ │ + rsbseq sl, r8, r4, asr #3 │ │ │ │ + subseq fp, pc, r4, asr #14 │ │ │ │ + subseq r4, pc, ip, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3eee64 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -422506,15 +422506,15 @@ │ │ │ │ b 3eedec │ │ │ │ strb lr, [ip, r2] │ │ │ │ b 3eedec │ │ │ │ bl 3ecae4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ umulleq ip, fp, r0, r0 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r9, r8, r8, lsr #22 │ │ │ │ + rsbseq r9, r8, r8, ror ip │ │ │ │ addeq ip, fp, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3ef084 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -422531,15 +422531,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3ef098 │ │ │ │ @@ -422551,15 +422551,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422567,15 +422567,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [pc, #304] @ 3ef09c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3eefb8 │ │ │ │ ldr r2, [pc, #288] @ 3ef0a0 │ │ │ │ ldr r3, [pc, #264] @ 3ef08c │ │ │ │ @@ -422613,23 +422613,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ef0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3eef78 │ │ │ │ ldr r2, [pc, #108] @ 3ef0b4 │ │ │ │ ldr r3, [pc, #64] @ 3ef08c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422638,30 +422638,30 @@ │ │ │ │ bne 3ef080 │ │ │ │ ldr r0, [pc, #76] @ 3ef0b8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, lsr lr │ │ │ │ + rsbseq r9, r8, r8, lsl #31 │ │ │ │ addeq fp, fp, ip, ror pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x005fb39c │ │ │ │ - subseq r4, pc, r4, ror r5 @ │ │ │ │ + subseq fp, pc, ip, ror #9 │ │ │ │ + subseq r4, pc, r4, asr #13 │ │ │ │ addeq fp, fp, r0, lsr pc │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, fp, r4, lsr #29 │ │ │ │ andeq r1, r0, ip, lsl r3 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r9, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r9, r1, r8, lsr #12 │ │ │ │ ldrdeq fp, [fp], ip │ │ │ │ - ldrdeq r9, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, r1, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3ef2cc │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -422677,15 +422677,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3ef2e0 │ │ │ │ @@ -422697,15 +422697,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -422713,15 +422713,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r3, [pc, #304] @ 3ef2e4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3ef200 │ │ │ │ ldr r2, [pc, #288] @ 3ef2e8 │ │ │ │ ldr r3, [pc, #264] @ 3ef2d4 │ │ │ │ @@ -422759,23 +422759,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ef2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ef1c0 │ │ │ │ ldr r2, [pc, #108] @ 3ef2fc │ │ │ │ ldr r3, [pc, #64] @ 3ef2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -422784,30 +422784,30 @@ │ │ │ │ bne 3ef2c8 │ │ │ │ ldr r0, [pc, #76] @ 3ef300 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r9, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r9, r8, r0, asr #26 │ │ │ │ addeq fp, fp, r4, lsr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subseq fp, pc, r4, asr r1 @ │ │ │ │ - subseq r4, pc, ip, lsr #6 │ │ │ │ + subseq fp, pc, r4, lsr #5 │ │ │ │ + subseq r4, pc, ip, ror r4 @ │ │ │ │ addeq fp, fp, r8, ror #25 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, fp, ip, asr ip │ │ │ │ andeq r2, r0, r4, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r9, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, r1, ip, asr #8 │ │ │ │ umulleq fp, fp, r4, fp @ │ │ │ │ - rsbeq r9, r1, r0, lsl #6 │ │ │ │ + rsbeq r9, r1, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #432] @ 3ef4d0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -422823,15 +422823,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldrh r9, [sp, #68] @ 0x44 │ │ │ │ ldrh r6, [sp, #56] @ 0x38 │ │ │ │ ldrh sl, [sp, #60] @ 0x3c │ │ │ │ ldrh fp, [sp, #64] @ 0x40 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 4175f0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ef4c0 │ │ │ │ @@ -422888,23 +422888,23 @@ │ │ │ │ add ip, ip, #392 @ 0x188 │ │ │ │ str r4, [r3, r6, lsl #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #120] @ 3ef4e8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 3ef4ec │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9afe80 │ │ │ │ + bl 9affd0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -422915,21 +422915,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r4, #72] @ 0x48 │ │ │ │ b 3ef430 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ bl 4185a4 │ │ │ │ b 3ef380 │ │ │ │ - @ instruction: 0x00789998 │ │ │ │ - ldrsheq r4, [pc], #-4 @ │ │ │ │ - subseq sl, pc, ip, lsl pc @ │ │ │ │ - rsbseq r9, r8, r0, lsl #17 │ │ │ │ - subseq sl, lr, r8, lsl fp │ │ │ │ - strheq r2, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r9, r1, r4, ror r1 │ │ │ │ + rsbseq r9, r8, r8, ror #21 │ │ │ │ + subseq r4, pc, r4, asr #4 │ │ │ │ + subseq fp, pc, ip, rrx │ │ │ │ + ldrsbeq r9, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + subseq sl, lr, r8, ror #24 │ │ │ │ + rsbeq r2, r3, r4, lsl #30 │ │ │ │ + rsbeq r9, r1, r4, asr #5 │ │ │ │ andeq r0, r0, r8, ror #29 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -422945,15 +422945,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ bl 4175f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ef590 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi 3ef5b0 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -422978,19 +422978,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3ef5d8 │ │ │ │ ldr r0, [pc, #32] @ 3ef5dc │ │ │ │ ldr r2, [pc, #32] @ 3ef5e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #448 @ 0x1c0 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, lsr #15 │ │ │ │ - subseq sl, pc, r0, lsr #26 │ │ │ │ - ldrsheq r3, [pc], #-232 @ │ │ │ │ - rsbeq r8, r1, r8, lsr r2 │ │ │ │ - rsbeq r9, r1, r4, lsr r0 │ │ │ │ + ldrsheq r9, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + subseq sl, pc, r0, ror lr @ │ │ │ │ + subseq r4, pc, r8, asr #32 │ │ │ │ + rsbeq r8, r1, r8, lsl #7 │ │ │ │ + rsbeq r9, r1, r4, lsl #3 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r2, [r1, #77] @ 0x4d │ │ │ │ @@ -423089,22 +423089,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3ef904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ef690 │ │ │ │ ldr r3, [pc, #340] @ 3ef908 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef70c │ │ │ │ ldr r3, [pc, #308] @ 3ef8fc │ │ │ │ @@ -423120,27 +423120,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3ef90c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ef70c │ │ │ │ ldr r0, [pc, #224] @ 3ef910 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ef690 │ │ │ │ ldr r3, [pc, #208] @ 3ef914 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef728 │ │ │ │ ldr r3, [pc, #164] @ 3ef8fc │ │ │ │ @@ -423156,57 +423156,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ef918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ef728 │ │ │ │ ldr r0, [pc, #92] @ 3ef91c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ef70c │ │ │ │ ldr r0, [pc, #76] @ 3ef920 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3ef728 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq fp, fp, ip, lsl #16 │ │ │ │ addeq fp, fp, r8, lsl r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq fp, fp, ip, ror r7 │ │ │ │ @ instruction: 0x000043bc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r1, r0, ror #31 │ │ │ │ + rsbeq r9, r1, r0, lsr r1 │ │ │ │ andeq r2, r0, ip, asr lr │ │ │ │ - rsbeq r8, r1, r8, ror #27 │ │ │ │ - @ instruction: 0x00618f90 │ │ │ │ + rsbeq r8, r1, r8, lsr pc │ │ │ │ + rsbeq r9, r1, r0, ror #1 │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ - rsbeq r8, r1, r0, lsl #28 │ │ │ │ - rsbeq r8, r1, r0, lsr #27 │ │ │ │ - rsbeq r8, r1, r8, asr #28 │ │ │ │ + rsbeq r8, r1, r0, asr pc │ │ │ │ + strdeq r8, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00618f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98f718 │ │ │ │ + bl 98f868 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -423225,15 +423225,15 @@ │ │ │ │ ldrne r3, [r2, #2236] @ 0x8bc │ │ │ │ mov r0, r5 │ │ │ │ subne r3, r3, #1 │ │ │ │ strne r3, [r2, #2236] @ 0x8bc │ │ │ │ bl 3ef4f0 │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ae984 │ │ │ │ + b 9aead4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #788] @ 3efcdc │ │ │ │ add r7, r0, #12288 @ 0x3000 │ │ │ │ @@ -423301,15 +423301,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ mov ip, r0 │ │ │ │ b 3efa14 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3efa5c │ │ │ │ bl 3ecaa4 │ │ │ │ ldr r3, [pc, #500] @ 3efcec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423363,22 +423363,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3efd00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efb04 │ │ │ │ sub r0, r0, #13 │ │ │ │ cmp r0, #1 │ │ │ │ bls 3efb30 │ │ │ │ b 3efaec │ │ │ │ ldr r3, [pc, #232] @ 3efcf4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -423398,35 +423398,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3efd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efb04 │ │ │ │ ldr r0, [pc, #124] @ 3efd08 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efb04 │ │ │ │ ldr r0, [pc, #104] @ 3efd0c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efb04 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3efd10 │ │ │ │ ldr r1, [pc, #80] @ 3efd14 │ │ │ │ ldr r0, [pc, #80] @ 3efd18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3efd1c │ │ │ │ @@ -423439,21 +423439,21 @@ │ │ │ │ addeq fp, fp, ip, lsr r4 │ │ │ │ umulleq fp, fp, r0, r3 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000001bb │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r1, ip, lsl #24 │ │ │ │ - rsbeq r8, r1, ip, ror fp │ │ │ │ - rsbeq r8, r1, r0, lsr #23 │ │ │ │ - rsbeq r8, r1, r8, lsl #23 │ │ │ │ - rsbseq r9, r8, r0 │ │ │ │ - rsbeq r7, r1, r8, lsr #22 │ │ │ │ - rsbeq sl, sp, r0, ror ip │ │ │ │ + rsbeq r8, r1, ip, asr sp │ │ │ │ + rsbeq r8, r1, ip, asr #25 │ │ │ │ + strdeq r8, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r8, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r9, r8, r0, asr r1 │ │ │ │ + rsbeq r7, r1, r8, ror ip │ │ │ │ + rsbeq sl, sp, r0, asr #27 │ │ │ │ andeq r0, r0, lr, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1464] @ 3f02f0 │ │ │ │ mov r4, r3 │ │ │ │ @@ -423589,27 +423589,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3f032c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efed0 │ │ │ │ ldr r1, [pc, #876] @ 3f0304 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3efe60 │ │ │ │ ldr r1, [pc, #900] @ 3f0330 │ │ │ │ @@ -423631,28 +423631,28 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3f0334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efe60 │ │ │ │ ldr r3, [pc, #756] @ 3f0338 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efeb4 │ │ │ │ ldr r3, [pc, #716] @ 3f0324 │ │ │ │ @@ -423668,23 +423668,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3f033c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efeb4 │ │ │ │ ldr r3, [pc, #636] @ 3f0340 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efe7c │ │ │ │ ldr r3, [pc, #588] @ 3f0324 │ │ │ │ @@ -423700,23 +423700,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3f0344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efe7c │ │ │ │ ldr r3, [pc, #516] @ 3f0348 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efe98 │ │ │ │ ldr r3, [pc, #460] @ 3f0324 │ │ │ │ @@ -423732,23 +423732,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3f034c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efe98 │ │ │ │ ldr r3, [pc, #396] @ 3f0350 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3efe60 │ │ │ │ ldr r3, [pc, #332] @ 3f0324 │ │ │ │ @@ -423765,100 +423765,100 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f0354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efe60 │ │ │ │ ldr r0, [pc, #264] @ 3f0358 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efe98 │ │ │ │ ldr r0, [pc, #244] @ 3f035c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efeb4 │ │ │ │ ldr r0, [pc, #224] @ 3f0360 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efe7c │ │ │ │ ldr r0, [pc, #204] @ 3f0364 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efe60 │ │ │ │ ldr r0, [pc, #184] @ 3f0368 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efed0 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 3f036c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3efe60 │ │ │ │ addeq fp, fp, r8, ror #1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r8, r8, ror fp │ │ │ │ + rsbseq r8, r8, r8, asr #25 │ │ │ │ addeq fp, fp, r4, asr #1 │ │ │ │ addeq fp, fp, r4, asr #32 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0x000001bb │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - rsbseq r8, r8, r4, ror #27 │ │ │ │ - rsbeq r7, r1, r8, lsl #18 │ │ │ │ + rsbseq r8, r8, r4, lsr pc │ │ │ │ + rsbeq r7, r1, r8, asr sl │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r4, r0, r8, asr pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r8, r1, r0, asr #21 │ │ │ │ + rsbeq r8, r1, r0, lsl ip │ │ │ │ andeq r2, r0, r4, lsl #27 │ │ │ │ - rsbeq r8, r1, r0, ror r9 │ │ │ │ + rsbeq r8, r1, r0, asr #21 │ │ │ │ andeq r3, r0, r4, lsl #8 │ │ │ │ - rsbeq r8, r1, r8, lsl #16 │ │ │ │ + rsbeq r8, r1, r8, asr r9 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r8, r1, r4, asr #13 │ │ │ │ + rsbeq r8, r1, r4, lsl r8 │ │ │ │ andeq r2, r0, r0, lsl #15 │ │ │ │ - rsbeq r8, r1, r8, lsr #13 │ │ │ │ + strdeq r8, [r1], #-120 @ 0xffffff88 @ │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ - rsbeq r8, r1, r8, ror #13 │ │ │ │ - rsbeq r8, r1, r0, asr #12 │ │ │ │ - rsbeq r8, r1, ip, lsl #13 │ │ │ │ - rsbeq r8, r1, ip, lsr #11 │ │ │ │ - ldrdeq r8, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r1, r8, lsr r8 │ │ │ │ + @ instruction: 0x00618790 │ │ │ │ ldrdeq r8, [r1], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r8, r1, r0, lsr #14 │ │ │ │ + strdeq r8, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r8, r1, r0, lsr #16 │ │ │ │ + rsbeq r8, r1, ip, lsr #18 │ │ │ │ + rsbeq r8, r1, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r3, [pc, #2356] @ 3f0cbc │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -423901,15 +423901,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3f05d8 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r6, #1 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ cmp r8, r1 │ │ │ │ beq 3f06e0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r8, [r4] │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strh r3, [r4, #34] @ 0x22 │ │ │ │ @@ -423929,43 +423929,43 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ mov r6, #1 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ strb r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ mov sl, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #124] @ 0x7c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r3, r4, #20 │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ mov sl, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f082c │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #176] @ 0xb0 │ │ │ │ streq r2, [r5, #88] @ 0x58 │ │ │ │ @@ -424024,15 +424024,15 @@ │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ strb fp, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -424045,39 +424045,39 @@ │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ stm r6, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #124] @ 0x7c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ mov r0, r5 │ │ │ │ bl 3eee74 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ b 3f042c │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ b 3f0594 │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq 3f05b0 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 9ae984 │ │ │ │ + bl 9aead4 │ │ │ │ b 3f05b0 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ beq 3f07ec │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 3f0ce4 │ │ │ │ @@ -424096,15 +424096,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1460] @ 3f0ce8 │ │ │ │ ldr r1, [pc, #1460] @ 3f0cec │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3f07d4 │ │ │ │ bl 4175f0 │ │ │ │ ldr r3, [pc, #1404] @ 3f0ce0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -424207,22 +424207,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 3f0d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f060c │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ bne 3f0b0c │ │ │ │ ldr r2, [pc, #976] @ 3f0d08 │ │ │ │ ldr r3, [pc, #904] @ 3f0cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -424237,15 +424237,15 @@ │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 41761c │ │ │ │ ldr r0, [pc, #924] @ 3f0d0c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f0608 │ │ │ │ ldr r3, [pc, #904] @ 3f0d10 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f07ec │ │ │ │ ldr r3, [pc, #864] @ 3f0cfc │ │ │ │ @@ -424260,21 +424260,21 @@ │ │ │ │ beq 3f0c0c │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3f0d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f07ec │ │ │ │ ldr r3, [pc, #796] @ 3f0d18 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0a8c │ │ │ │ ldr r3, [pc, #748] @ 3f0cfc │ │ │ │ @@ -424292,25 +424292,25 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3f0d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f084c │ │ │ │ ldr r3, [pc, #652] @ 3f0d20 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -424330,21 +424330,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3f0d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f084c │ │ │ │ ldr r3, [pc, #532] @ 3f0d28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0930 │ │ │ │ ldr r3, [pc, #468] @ 3f0cfc │ │ │ │ @@ -424360,22 +424360,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3f0d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f0930 │ │ │ │ ldr r3, [pc, #412] @ 3f0d30 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424394,54 +424394,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r3 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f0d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f077c │ │ │ │ ldr r2, [pc, #292] @ 3f0d38 │ │ │ │ ldr r3, [pc, #172] @ 3f0cc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f0c94 │ │ │ │ ldr r0, [pc, #260] @ 3f0d3c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #244] @ 3f0d40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f0a80 │ │ │ │ ldr r0, [pc, #224] @ 3f0d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f084c │ │ │ │ ldr r0, [pc, #212] @ 3f0d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f077c │ │ │ │ ldr r0, [pc, #200] @ 3f0d4c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 3f0930 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ 3f0d50 │ │ │ │ ldr r1, [pc, #176] @ 3f0d54 │ │ │ │ ldr r0, [pc, #176] @ 3f0d58 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424449,51 +424449,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ umulleq sl, fp, r8, sl │ │ │ │ addeq sl, fp, r4, lsl #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbseq r8, r8, r8, ror #17 │ │ │ │ - ldrsbeq r8, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - subseq r9, pc, r0, asr lr @ │ │ │ │ - subseq r3, pc, ip, lsl r0 @ │ │ │ │ - ldrheq r9, [pc], #-220 @ │ │ │ │ - @ instruction: 0x005f2f94 │ │ │ │ - andeq r2, r0, ip, lsr sl │ │ │ │ - ldrheq r8, [r8], #-84 @ 0xffffffac @ │ │ │ │ - subseq r9, pc, r8, lsl fp @ │ │ │ │ - ldrsheq r2, [pc], #-200 @ │ │ │ │ + rsbseq r8, r8, r8, lsr sl │ │ │ │ + rsbseq r8, r8, r4, lsr #20 │ │ │ │ + subseq r9, pc, r0, lsr #31 │ │ │ │ + subseq r3, pc, ip, ror #2 │ │ │ │ + subseq r9, pc, ip, lsl #30 │ │ │ │ + subseq r3, pc, r4, ror #1 │ │ │ │ + andeq r2, r0, ip, lsr sl │ │ │ │ + rsbseq r8, r8, r4, lsl #14 │ │ │ │ + subseq r9, pc, r8, ror #24 │ │ │ │ + subseq r2, pc, r8, asr #28 │ │ │ │ addeq sl, fp, ip, ror r6 │ │ │ │ addeq sl, fp, r0, lsr r6 │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r8, [r1], #-16 @ │ │ │ │ + rsbeq r8, r1, r0, lsl #6 │ │ │ │ addeq sl, fp, ip, ror #9 │ │ │ │ - @ instruction: 0x00618198 │ │ │ │ + rsbeq r8, r1, r8, ror #5 │ │ │ │ andeq r1, r0, r4, lsr #2 │ │ │ │ - ldrdeq r8, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, r1, ip, lsr #8 │ │ │ │ andeq r5, r0, r0, lsl r1 │ │ │ │ - rsbeq r8, r1, ip, asr #1 │ │ │ │ + rsbeq r8, r1, ip, lsl r2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r8, r1, r0, lsr #1 │ │ │ │ + strdeq r8, [r1], #-16 @ │ │ │ │ andeq r4, r0, ip, asr r4 │ │ │ │ - rsbeq r8, r1, r8, lsl #1 │ │ │ │ + ldrdeq r8, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ - rsbeq r8, r1, r0, ror r0 │ │ │ │ + rsbeq r8, r1, r0, asr #3 │ │ │ │ addeq sl, fp, r0, lsl r2 │ │ │ │ - rsbeq r8, r1, r0, asr #1 │ │ │ │ - rsbeq r7, r1, r8, lsr #30 │ │ │ │ - rsbeq r7, r1, r8, ror pc │ │ │ │ - rsbeq r8, r1, r0, lsr r0 │ │ │ │ - strheq r7, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r8, r8, r0, lsr #32 │ │ │ │ - rsbeq r6, r1, r8, asr #22 │ │ │ │ - rsbeq r7, r1, r4, asr #18 │ │ │ │ + rsbeq r8, r1, r0, lsl r2 │ │ │ │ + rsbeq r8, r1, r8, ror r0 │ │ │ │ + rsbeq r8, r1, r8, asr #1 │ │ │ │ + rsbeq r8, r1, r0, lsl #3 │ │ │ │ + rsbeq r8, r1, ip, lsl #2 │ │ │ │ + rsbseq r8, r8, r0, ror r1 │ │ │ │ + @ instruction: 0x00616c98 │ │ │ │ + @ instruction: 0x00617a94 │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r1, [r1, #77] @ 0x4d │ │ │ │ @@ -424529,15 +424529,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f0e18 │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f106c │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 8140a0 │ │ │ │ + bl 8141f0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f0df8 │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -424627,22 +424627,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3f10b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0de8 │ │ │ │ ldr r3, [pc, #244] @ 3f10b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -424660,34 +424660,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3f10bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f0f30 │ │ │ │ ldr r0, [pc, #128] @ 3f10c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 3f0de8 │ │ │ │ ldr r0, [pc, #104] @ 3f10c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f0f30 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3f10c8 │ │ │ │ ldr r1, [pc, #84] @ 3f10cc │ │ │ │ ldr r0, [pc, #84] @ 3f10d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3f10d4 │ │ │ │ @@ -424700,22 +424700,22 @@ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, fp, r0, lsr pc │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x000039b0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r1, r0, ror sp │ │ │ │ + rsbeq r7, r1, r0, asr #29 │ │ │ │ andeq r2, r0, ip, ror #24 │ │ │ │ - rsbeq r7, r1, r0, ror #26 │ │ │ │ - rsbeq r7, r1, r8, lsl sp │ │ │ │ - rsbeq r7, r1, r4, lsl #27 │ │ │ │ - rsbseq r7, r8, ip, asr #24 │ │ │ │ - rsbeq r6, r1, r4, ror r7 │ │ │ │ - rsbeq r7, r1, r4, lsr #27 │ │ │ │ + strheq r7, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, r1, r8, ror #28 │ │ │ │ + ldrdeq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00787d9c │ │ │ │ + rsbeq r6, r1, r4, asr #17 │ │ │ │ + strdeq r7, [r1], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq r1, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r7, r0 │ │ │ │ @@ -424796,15 +424796,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [fp, #96] @ 0x60 │ │ │ │ lsl r2, r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 814168 │ │ │ │ + bl 8142b8 │ │ │ │ ldr r2, [pc, #1064] @ 3f1668 │ │ │ │ ldr r3, [pc, #1044] @ 3f1658 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r7, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -424839,15 +424839,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f1650 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9adc34 │ │ │ │ + b 9add84 │ │ │ │ ldr r3, [pc, #900] @ 3f1670 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f13ac │ │ │ │ ldr r3, [pc, #880] @ 3f1674 │ │ │ │ @@ -424863,23 +424863,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3f167c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r8, [sl, #1500] @ 0x5dc │ │ │ │ cmp r4, r8 │ │ │ │ bhi 3f1520 │ │ │ │ adds r3, r5, r4 │ │ │ │ adcs r3, r6, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -424930,28 +424930,28 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 3f1684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f155c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f155c │ │ │ │ @@ -424968,26 +424968,26 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f1688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1284 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f155c │ │ │ │ ldr r3, [pc, #344] @ 3f168c │ │ │ │ @@ -425009,85 +425009,85 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ b 3f1290 │ │ │ │ ldr r0, [pc, #276] @ 3f1690 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f1364 │ │ │ │ ldr r3, [pc, #224] @ 3f1678 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f160c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f1694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1284 │ │ │ │ ldr r0, [pc, #164] @ 3f1698 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f155c │ │ │ │ ldr r0, [pc, #136] @ 3f169c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 3f1284 │ │ │ │ ldr r0, [pc, #108] @ 3f16a0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f1484 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r9, fp, ip, lsr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r9, fp, r8, lsl sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ addeq r9, fp, r4, ror #23 │ │ │ │ addeq r9, fp, ip, ror #22 │ │ │ │ @ instruction: 0x00002fbc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r7, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r7, r1, r8, lsr #24 │ │ │ │ andeq r3, r0, ip, lsl #29 │ │ │ │ - rsbeq r7, r1, r0, lsr #21 │ │ │ │ - rsbeq r7, r1, r0, lsl sl │ │ │ │ + strdeq r7, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, r1, r0, ror #22 │ │ │ │ andeq r2, r0, r0, ror fp │ │ │ │ - strdeq r7, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r7, r1, r0, asr #17 │ │ │ │ - rsbeq r7, r1, r0, lsl #19 │ │ │ │ - rsbeq r7, r1, r8, asr #17 │ │ │ │ - rsbeq r7, r1, ip, lsr r9 │ │ │ │ + rsbeq r7, r1, r0, asr #20 │ │ │ │ + rsbeq r7, r1, r0, lsl sl │ │ │ │ + ldrdeq r7, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r7, r1, r8, lsl sl │ │ │ │ + rsbeq r7, r1, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425154,15 +425154,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 813dbc │ │ │ │ + bl 813f0c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -425188,15 +425188,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r4, r6, #22272 @ 0x5700 │ │ │ │ add r5, r6, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r5, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ @@ -425283,15 +425283,15 @@ │ │ │ │ ldr r1, [pc, #744] @ 3f1ca4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #736] @ 3f1ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1c80 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 425960 │ │ │ │ @@ -425353,28 +425353,28 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f1c14 │ │ │ │ mov r0, r6 │ │ │ │ bl 4259cc │ │ │ │ ldr r2, [pc, #436] @ 3f1cbc │ │ │ │ ldr r1, [pc, #436] @ 3f1cc0 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #400] @ 3f1ca8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f1c78 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 425960 │ │ │ │ @@ -425457,29 +425457,29 @@ │ │ │ │ str r1, [r5, #2268] @ 0x8dc │ │ │ │ b 3f1974 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r2, #10] │ │ │ │ udf #0 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ - ldrheq r7, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r7, r8, r0, lsl #12 │ │ │ │ addeq r9, fp, r8, lsl #12 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subseq r8, pc, ip, lsl sl @ │ │ │ │ - ldrsheq r1, [pc], #-180 @ │ │ │ │ - rsbseq r7, r8, ip, lsl #6 │ │ │ │ - rsbeq r6, r1, r0, lsl #8 │ │ │ │ - rsbeq r1, r0, ip, lsl #6 │ │ │ │ + subseq r8, pc, ip, ror #22 │ │ │ │ + subseq r1, pc, r4, asr #26 │ │ │ │ + rsbseq r7, r8, ip, asr r4 │ │ │ │ + rsbeq r6, r1, r0, asr r5 │ │ │ │ + rsbeq r1, r0, ip, asr r4 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ addeq r9, fp, r4, lsr #7 │ │ │ │ - ldrsheq r7, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r8, pc, ip, ror r7 @ │ │ │ │ - subseq r1, pc, r0, asr r9 @ │ │ │ │ - strheq r6, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r1, r0, r0, asr #3 │ │ │ │ + rsbseq r7, r8, r8, asr #6 │ │ │ │ + subseq r8, pc, ip, asr #17 │ │ │ │ + subseq r1, pc, r0, lsr #21 │ │ │ │ + rsbeq r6, r1, r8, lsl #8 │ │ │ │ + rsbeq r1, r0, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #324] @ 3f1e20 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -425493,23 +425493,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #272] @ 3f1e34 │ │ │ │ ldr r1, [pc, #272] @ 3f1e38 │ │ │ │ add r4, r4, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #268] @ 3f1e3c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r5, [pc, #252] @ 3f1e40 │ │ │ │ ldr r3, [pc, #252] @ 3f1e44 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -425546,43 +425546,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3f1e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f1d5c │ │ │ │ ldr r0, [pc, #72] @ 3f1e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f1d5c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r6, r8, r8, ror #31 │ │ │ │ + rsbseq r7, r8, r8, lsr r1 │ │ │ │ addeq r9, fp, r4, lsr r1 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subseq r8, pc, r4, asr r5 @ │ │ │ │ - subseq r1, pc, ip, lsr #14 │ │ │ │ - rsbeq r5, r1, r4, asr #21 │ │ │ │ - rsbeq r0, r0, r0, lsr #31 │ │ │ │ + subseq r8, pc, r4, lsr #13 │ │ │ │ + subseq r1, pc, ip, ror r8 @ │ │ │ │ + rsbeq r5, r1, r4, lsl ip │ │ │ │ + strdeq r1, [r0], #-0 @ │ │ │ │ @ instruction: 0x000023b3 │ │ │ │ addeq r9, fp, r0, ror #1 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r9, fp, r0, asr #1 │ │ │ │ andeq r1, r0, ip, lsl #23 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r7, r1, r0, asr #3 │ │ │ │ - rsbeq r7, r1, ip, ror #3 │ │ │ │ + rsbeq r7, r1, r0, lsl r3 │ │ │ │ + rsbeq r7, r1, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #460] @ 3f2044 │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425592,15 +425592,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ ldr lr, [r3, #3768] @ 0xeb8 │ │ │ │ ldr r1, [r3, #3772] @ 0xebc │ │ │ │ cmp lr, #0 │ │ │ │ beq 3f1f60 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -425690,28 +425690,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3f2060 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #580 @ 0x244 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #7168 @ 0x1c00 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ b 3f1f04 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ bl 3f17f8 │ │ │ │ b 3f1f44 │ │ │ │ - rsbseq r6, r8, ip, asr #28 │ │ │ │ - @ instruction: 0x005f159c │ │ │ │ - ldrheq r8, [pc], #-56 @ │ │ │ │ + @ instruction: 0x00786f9c │ │ │ │ + subseq r1, pc, ip, ror #13 │ │ │ │ + subseq r8, pc, r8, lsl #10 │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - ldrheq r6, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - ldrdeq r5, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - strheq r0, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r6, r8, r0, lsl #28 │ │ │ │ + rsbeq r5, r1, r8, lsr #18 │ │ │ │ + rsbeq r0, r0, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -425740,15 +425740,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #600 @ 0x258 │ │ │ │ ldr r3, [pc, #156] @ 3f2184 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 425af8 │ │ │ │ cmp r0, r5 │ │ │ │ mov r4, r0 │ │ │ │ bge 3f2140 │ │ │ │ add r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -425773,17 +425773,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ bl 42dd88 │ │ │ │ b 3f20a4 │ │ │ │ - rsbseq r6, r8, ip, ror #23 │ │ │ │ - rsbeq r5, r1, r0, lsl r7 │ │ │ │ - rsbeq r0, r0, ip, ror #23 │ │ │ │ + rsbseq r6, r8, ip, lsr sp │ │ │ │ + rsbeq r5, r1, r0, ror #16 │ │ │ │ + rsbeq r0, r0, ip, lsr sp │ │ │ │ @ instruction: 0x000023bb │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #348] @ 3f22fc │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -425792,15 +425792,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #332] @ 3f2300 │ │ │ │ ldr r1, [pc, #332] @ 3f2304 │ │ │ │ ldr r3, [pc, #332] @ 3f2308 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3f17f8 │ │ │ │ add r3, r4, #22272 @ 0x5700 │ │ │ │ add ip, r4, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add ip, ip, #224 @ 0xe0 │ │ │ │ @@ -425846,15 +425846,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 41745c │ │ │ │ add r1, r4, #1904 @ 0x770 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d158 │ │ │ │ + b 70d2a8 │ │ │ │ ldr r0, [r6, #1448] @ 0x5a8 │ │ │ │ bl 2535bc │ │ │ │ b 3f2240 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f22d8 │ │ │ │ @@ -425870,17 +425870,17 @@ │ │ │ │ ldrb r3, [r7, #2132] @ 0x854 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2274 │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2274 │ │ │ │ b 3f22c8 │ │ │ │ - rsbseq r6, r8, r4, lsr #22 │ │ │ │ - rsbeq r5, r1, ip, lsr r6 │ │ │ │ - rsbeq r0, r0, r8, lsl fp │ │ │ │ + rsbseq r6, r8, r4, ror ip │ │ │ │ + rsbeq r5, r1, ip, lsl #15 │ │ │ │ + rsbeq r0, r0, r8, ror #24 │ │ │ │ andeq r2, r0, pc, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #680] @ 3f25cc │ │ │ │ mov lr, r1 │ │ │ │ @@ -425934,15 +425934,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ beq 3f244c │ │ │ │ mov r1, ip │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9be684 │ │ │ │ + bl 9be7d4 │ │ │ │ cmp r4, r0 │ │ │ │ bne 3f2480 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #460] @ 3f25e0 │ │ │ │ ldr r3, [pc, #440] @ 3f25d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -425956,15 +425956,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9be63c │ │ │ │ + bl 9be78c │ │ │ │ b 3f2400 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add ip, sp, #8 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -425994,21 +425994,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3f25f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f23d8 │ │ │ │ ldr r3, [pc, #208] @ 3f25e4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f23d8 │ │ │ │ ldr r3, [pc, #192] @ 3f25e8 │ │ │ │ @@ -426024,29 +426024,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f25f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f23d8 │ │ │ │ ldr r0, [pc, #108] @ 3f25f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f23d8 │ │ │ │ ldr r0, [pc, #96] @ 3f25fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f23d8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3f2600 │ │ │ │ ldr r1, [pc, #80] @ 3f2604 │ │ │ │ ldr r0, [pc, #80] @ 3f2608 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3f260c │ │ │ │ @@ -426059,21 +426059,21 @@ │ │ │ │ ldrdeq r8, [fp], r8 @ │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r2 │ │ │ │ addeq r8, fp, r0, lsl sl │ │ │ │ andeq r2, r0, r4, lsl r9 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r6, r1, ip, lsr #22 │ │ │ │ - strheq r6, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq r6, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r6, r1, r4, ror #21 │ │ │ │ - rsbseq r6, r8, r0, lsl r7 │ │ │ │ - rsbeq r5, r1, r8, lsr r2 │ │ │ │ - rsbeq r5, r1, r4, asr #4 │ │ │ │ + rsbeq r6, r1, ip, ror ip │ │ │ │ + rsbeq r6, r1, r4, lsl #24 │ │ │ │ + rsbeq r6, r1, r4, asr #24 │ │ │ │ + rsbeq r6, r1, r4, lsr ip │ │ │ │ + rsbseq r6, r8, r0, ror #16 │ │ │ │ + rsbeq r5, r1, r8, lsl #7 │ │ │ │ + @ instruction: 0x00615394 │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #4008] @ 3f35d0 │ │ │ │ ldr r8, [pc, #4008] @ 3f35d4 │ │ │ │ @@ -426095,33 +426095,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #3956] @ 3f35e8 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #3936] @ 3f35ec │ │ │ │ ldr r1, [pc, #3936] @ 3f35f0 │ │ │ │ add r8, r8, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 4259cc │ │ │ │ ldr r3, [pc, #3892] @ 3f35f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ addeq r5, r6, #4096 @ 0x1000 │ │ │ │ addeq sl, r6, #8192 @ 0x2000 │ │ │ │ beq 3f2724 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ @@ -426135,15 +426135,15 @@ │ │ │ │ bl 25586c │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ add sl, r6, #8192 @ 0x2000 │ │ │ │ str r0, [r5, #2080] @ 0x820 │ │ │ │ ldr r0, [r4, #1540] @ 0x604 │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ - bl 758174 │ │ │ │ + bl 7582c4 │ │ │ │ ldr r3, [r5, #2084] @ 0x824 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2874 │ │ │ │ ldr r3, [sl, #1640] @ 0x668 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2748 │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ @@ -426191,27 +426191,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3604] @ 3f3608 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #3580] @ 3f360c │ │ │ │ ldr ip, [pc, #3580] @ 3f3610 │ │ │ │ ldr r1, [pc, #3580] @ 3f3614 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3572] @ 3f3618 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ ldr r2, [pc, #3552] @ 3f361c │ │ │ │ ldr r3, [pc, #3480] @ 3f35d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -426222,15 +426222,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #3492] @ 3f3620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b320 │ │ │ │ + bl 99b470 │ │ │ │ ldr r3, [r5, #2084] @ 0x824 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #2088] @ 0x828 │ │ │ │ b 3f2730 │ │ │ │ ldr r1, [pc, #3468] @ 3f3624 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -426238,40 +426238,40 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3456] @ 3f362c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3452] @ 3f3630 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #3432] @ 3f3634 │ │ │ │ ldr ip, [pc, #3432] @ 3f3638 │ │ │ │ ldr r1, [pc, #3432] @ 3f363c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ mov r2, #8320 @ 0x2080 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r1, [pc, #3396] @ 3f3640 │ │ │ │ ldr ip, [pc, #3396] @ 3f3644 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #3392] @ 3f3648 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3388] @ 3f364c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3384] @ 3f3650 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ mov r1, #1 │ │ │ │ bl 534cf8 │ │ │ │ ldrb r2, [r5, #2111] @ 0x83f │ │ │ │ ldrb r3, [r5, #2108] @ 0x83c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3f3dac │ │ │ │ @@ -426321,27 +426321,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3172] @ 3f3660 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ add r2, r6, #6208 @ 0x1840 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #3136] @ 3f3664 │ │ │ │ ldr r3, [r8, #20] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 74d114 │ │ │ │ + bl 74d264 │ │ │ │ ldr r4, [sl, #1540] @ 0x604 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f3514 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 410190 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -426358,29 +426358,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, r8, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f38d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4259cc │ │ │ │ ldr r2, [pc, #2996] @ 3f3674 │ │ │ │ ldr r1, [pc, #2996] @ 3f3678 │ │ │ │ add r8, r8, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #2992] @ 3f367c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f408c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r6 │ │ │ │ bl 425960 │ │ │ │ @@ -426415,20 +426415,20 @@ │ │ │ │ str r0, [fp, #3048] @ 0xbe8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #2256 @ 0x8d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ add r3, r0, #3248 @ 0xcb0 │ │ │ │ strh r2, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ ldr r2, [pc, #2812] @ 3f3688 │ │ │ │ mov r3, #0 │ │ │ │ add ip, r6, #6336 @ 0x18c0 │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ add ip, r6, #6336 @ 0x18c0 │ │ │ │ strd r0, [ip, #16] │ │ │ │ ldrb r0, [r5, #2100] @ 0x834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 253460 │ │ │ │ add r3, r6, #9664 @ 0x25c0 │ │ │ │ @@ -426556,15 +426556,15 @@ │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 41ed7c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f38f8 │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ bl 428a4c │ │ │ │ mov r0, r7 │ │ │ │ bl 42adf0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -426587,15 +426587,15 @@ │ │ │ │ ldr r1, [pc, #2176] @ 3f369c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #724 @ 0x2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2156] @ 3f36a0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #28160 @ 0x6e00 │ │ │ │ ldrb r1, [r0, #229] @ 0xe5 │ │ │ │ ldrb r3, [r0, #228] @ 0xe4 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ ldrb r1, [r0, #76] @ 0x4c │ │ │ │ @@ -426638,35 +426638,35 @@ │ │ │ │ lsr r3, r1, r0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #1972] @ 3f36a4 │ │ │ │ add r9, r6, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70605c │ │ │ │ + bl 7061ac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #1944] @ 3f36a8 │ │ │ │ ldr r3, [pc, #1944] @ 3f36ac │ │ │ │ str r8, [sp, #8] │ │ │ │ add r8, r6, #1904 @ 0x770 │ │ │ │ add r8, r8, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70d13c │ │ │ │ + bl 70d28c │ │ │ │ ldr r1, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f3ba4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 425308 │ │ │ │ @@ -426746,19 +426746,19 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #12 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r0, [sl, #1464] @ 0x5b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r7, #100] @ 0x64 │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -426771,15 +426771,15 @@ │ │ │ │ ldr r1, [pc, #1476] @ 3f36c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1388] @ 3f367c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f313c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r6 │ │ │ │ @@ -426825,26 +426825,26 @@ │ │ │ │ add r0, r6, #23552 @ 0x5c00 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 98a8d8 │ │ │ │ + bl 98aa28 │ │ │ │ ldr r2, [pc, #1240] @ 3f36cc │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #8 │ │ │ │ - bl 98a8d8 │ │ │ │ + bl 98aa28 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ ldr r2, [r5, #2080] @ 0x820 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #20 │ │ │ │ - bl 98a8d8 │ │ │ │ + bl 98aa28 │ │ │ │ ldrb r0, [r5, #2212] @ 0x8a4 │ │ │ │ mov r8, #0 │ │ │ │ strb r0, [fp, #3326] @ 0xcfe │ │ │ │ mov r3, #1 │ │ │ │ ldrb r0, [r5, #2213] @ 0x8a5 │ │ │ │ strb r0, [fp, #3327] @ 0xcff │ │ │ │ strb r3, [fp, #3341] @ 0xd0d │ │ │ │ @@ -426931,15 +426931,15 @@ │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ cmp r3, r1 │ │ │ │ beq 3f3d48 │ │ │ │ add r2, r3, #164 @ 0xa4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ add r0, r3, #944 @ 0x3b0 │ │ │ │ - bl 98a95c │ │ │ │ + bl 98aaac │ │ │ │ add r1, fp, #3248 @ 0xcb0 │ │ │ │ mvn r3, #59 @ 0x3b │ │ │ │ strb r3, [r1, #2048] @ 0x800 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #9 │ │ │ │ strb r3, [r1, #2049] @ 0x801 │ │ │ │ mov r3, #16 │ │ │ │ @@ -427031,36 +427031,36 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ add r3, r3, #2 │ │ │ │ str r4, [r2, r3, lsl #2] │ │ │ │ b 3f2834 │ │ │ │ ldr r9, [pc, #452] @ 3f36e0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 750558 │ │ │ │ + bl 7506a8 │ │ │ │ ldr r1, [pc, #440] @ 3f36e4 │ │ │ │ ldr r2, [r5, #2080] @ 0x820 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 74ebbc │ │ │ │ + bl 74ed0c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7508c4 │ │ │ │ + bl 750a14 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2834 │ │ │ │ ldr r3, [pc, #400] @ 3f36e8 │ │ │ │ ldr r2, [pc, #400] @ 3f36ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #384] @ 3f36f0 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ b 3f2a48 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 3f3cd4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f35ac │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -427076,149 +427076,149 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ str r3, [r2, #3784] @ 0xec8 │ │ │ │ bne 3f359c │ │ │ │ b 3f2cd4 │ │ │ │ strdeq r8, [fp], r4 │ │ │ │ - rsbseq r6, r8, r4, lsl #13 │ │ │ │ + ldrsbeq r6, [r8], #-116 @ 0xffffff8c @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r8, lsr #3 │ │ │ │ - rsbeq r0, r0, r0, lsl #13 │ │ │ │ + strdeq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + ldrdeq r0, [r0], #-112 @ 0xffffff90 @ │ │ │ │ addeq r8, fp, ip, asr #15 │ │ │ │ strdeq r2, [r0], -r5 │ │ │ │ - ldrsbeq r7, [lr], #-136 @ 0xffffff78 │ │ │ │ - rsbeq pc, r2, r8, ror fp @ │ │ │ │ + subseq r7, lr, r8, lsr #20 │ │ │ │ + rsbeq pc, r2, r8, asr #25 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - ldrsbeq r6, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, r1, r4, lsl sl │ │ │ │ - rsbeq r5, r1, r0 │ │ │ │ + rsbseq r6, r8, ip, lsr #12 │ │ │ │ + rsbeq r6, r1, r4, ror #22 │ │ │ │ + rsbeq r5, r1, r0, asr r1 │ │ │ │ andeq r2, r0, fp, lsl #1 │ │ │ │ - ldrheq r6, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r6, r1, r4, ror #17 │ │ │ │ - ldrdeq r4, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r6, r8, r0, lsl #12 │ │ │ │ + rsbeq r6, r1, r4, lsr sl │ │ │ │ + rsbeq r5, r1, r0, lsr #2 │ │ │ │ andeq r2, r0, r1, rrx │ │ │ │ addeq r8, fp, r8, ror #11 │ │ │ │ - rsbeq r6, r1, r8, asr #16 │ │ │ │ - ldrdeq r6, [r1], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r6, r8, ip, lsl r4 │ │ │ │ - rsbeq r4, r1, ip, lsr pc │ │ │ │ + @ instruction: 0x00616998 │ │ │ │ + rsbeq r6, r1, r8, lsr #20 │ │ │ │ + rsbseq r6, r8, ip, ror #10 │ │ │ │ + rsbeq r5, r1, ip, lsl #1 │ │ │ │ andeq r2, r0, pc, rrx │ │ │ │ - ldrsheq r6, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r6, r1, r0, lsl #18 │ │ │ │ - rsbeq r4, r1, r8, lsl pc │ │ │ │ - rsbeq r6, r1, ip, asr #16 │ │ │ │ + rsbseq r6, r8, r0, asr #10 │ │ │ │ + rsbeq r6, r1, r0, asr sl │ │ │ │ + rsbeq r5, r1, r8, rrx │ │ │ │ + @ instruction: 0x0061699c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrheq r6, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r4, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r6, r8, r8, lsl #10 │ │ │ │ + rsbeq r5, r1, r8, lsr #32 │ │ │ │ andeq r2, r0, r8, rrx │ │ │ │ - ldrsbeq r6, [r8], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x00616a9c │ │ │ │ - strdeq r4, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r6, r8, r4, lsr #8 │ │ │ │ + rsbeq r6, r1, ip, ror #23 │ │ │ │ + rsbeq r4, r1, r4, asr #30 │ │ │ │ ldrdeq r2, [r0], -r6 │ │ │ │ - rsbeq r6, r1, r4, asr #21 │ │ │ │ - rsbseq r6, r8, r8, asr #4 │ │ │ │ - @ instruction: 0x005f099c │ │ │ │ - subseq r7, pc, r8, asr #15 │ │ │ │ - strdeq r5, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r0, r0, r8, lsl #4 │ │ │ │ + rsbeq r6, r1, r4, lsl ip │ │ │ │ + @ instruction: 0x00786398 │ │ │ │ + subseq r0, pc, ip, ror #21 │ │ │ │ + subseq r7, pc, r8, lsl r9 @ │ │ │ │ + rsbeq r5, r1, ip, asr #8 │ │ │ │ + rsbeq r0, r0, r8, asr r3 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r3, r0, r4, asr r8 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbseq r5, r8, ip, lsr #29 │ │ │ │ - ldrdeq r4, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq pc, [pc], #-224 @ │ │ │ │ + ldrsheq r5, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r4, r1, r4, lsr #22 │ │ │ │ + rsbeq r0, r0, r0 │ │ │ │ strdeq r2, [r0], -r1 │ │ │ │ - rsbeq r6, r1, r4, lsr r6 │ │ │ │ + rsbeq r6, r1, r4, lsl #15 │ │ │ │ addeq r8, r7, r4, ror r2 │ │ │ │ - ldrheq pc, [pc], #-216 @ │ │ │ │ + subseq pc, pc, r8, lsl #30 │ │ │ │ addeq r9, ip, r0 │ │ │ │ @ instruction: 0x01000898 │ │ │ │ - rsbseq r5, r8, ip, asr #23 │ │ │ │ - rsbeq r4, r1, r0, asr #25 │ │ │ │ - subseq pc, pc, r8, asr #23 │ │ │ │ - rsbseq r5, r8, r0, lsl #23 │ │ │ │ - rsbeq r6, r1, r8, ror #6 │ │ │ │ - rsbeq r6, r1, r8, asr r3 │ │ │ │ + rsbseq r5, r8, ip, lsl sp │ │ │ │ + rsbeq r4, r1, r0, lsl lr │ │ │ │ + subseq pc, pc, r8, lsl sp @ │ │ │ │ + ldrsbeq r5, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + strheq r6, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r6, r1, r8, lsr #9 │ │ │ │ andeq r8, r0, r0, lsl r0 │ │ │ │ andeq r8, r1, r0, lsl r0 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ andeq r4, r0, r6, ror #8 │ │ │ │ - rsbeq r5, r1, r0, ror #31 │ │ │ │ - ldrdeq r5, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r5, r8, ip, ror #14 │ │ │ │ - rsbeq r4, r1, r4, lsl #5 │ │ │ │ + rsbeq r6, r1, r0, lsr r1 │ │ │ │ + rsbeq r6, r1, r8, lsr #2 │ │ │ │ + ldrheq r5, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq r4, [r1], #-52 @ 0xffffffcc @ │ │ │ │ ldrdeq r2, [r0], -sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r6, lsr fp │ │ │ │ andeq r5, r0, r5, asr #16 │ │ │ │ - ldrheq pc, [pc], #-36 @ │ │ │ │ - rsbseq r5, r8, r8, asr #4 │ │ │ │ - rsbeq r5, r1, r4, lsr r7 │ │ │ │ - rsbeq r3, r1, ip, ror #26 │ │ │ │ + subseq pc, pc, r4, lsl #8 │ │ │ │ + @ instruction: 0x00785398 │ │ │ │ + rsbeq r5, r1, r4, lsl #17 │ │ │ │ + strheq r3, [r1], #-236 @ 0xffffff14 @ │ │ │ │ andeq r2, r0, sl, ror r0 │ │ │ │ addeq r7, r7, r0, ror r5 │ │ │ │ - strdeq r5, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x00784f9c │ │ │ │ - rsbeq r5, r1, r0, ror r4 │ │ │ │ - rsbeq r3, r1, r0, asr #21 │ │ │ │ + rsbeq r5, r1, r0, asr #20 │ │ │ │ + rsbseq r5, r8, ip, ror #1 │ │ │ │ + rsbeq r5, r1, r0, asr #11 │ │ │ │ + rsbeq r3, r1, r0, lsl ip │ │ │ │ andeq r2, r0, r5, ror r0 │ │ │ │ - strdeq r5, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r4, r8, ip, lsr pc │ │ │ │ - subseq r6, pc, ip, ror #6 │ │ │ │ - rsbeq r3, r1, r0, ror #20 │ │ │ │ + rsbeq r5, r1, r8, asr #18 │ │ │ │ + rsbseq r5, r8, ip, lsl #1 │ │ │ │ + ldrheq r6, [pc], #-76 @ │ │ │ │ + strheq r3, [r1], #-176 @ 0xffffff50 @ │ │ │ │ andeq r2, r0, r5, lsl #1 │ │ │ │ - rsbseq r4, r8, r8, lsl #30 │ │ │ │ - rsbeq r5, r1, r0, ror r4 │ │ │ │ - rsbeq r3, r1, ip, lsr #20 │ │ │ │ + rsbseq r5, r8, r8, asr r0 │ │ │ │ + rsbeq r5, r1, r0, asr #11 │ │ │ │ + rsbeq r3, r1, ip, ror fp │ │ │ │ muleq r0, r3, r0 │ │ │ │ - ldrheq r4, [r8], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, r1, r4, lsl #9 │ │ │ │ - ldrdeq r3, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r5, r8, r8 │ │ │ │ + ldrdeq r5, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r3, r1, ip, lsr #22 │ │ │ │ muleq r0, r9, r0 │ │ │ │ addeq r7, r7, r0, lsl #6 │ │ │ │ - subseq lr, pc, r4, asr #28 │ │ │ │ - ldrsbeq r4, [r8], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r5, r1, r8, lsl #8 │ │ │ │ - strdeq r3, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x005fef94 │ │ │ │ + rsbseq r4, r8, r4, lsr #30 │ │ │ │ + rsbeq r5, r1, r8, asr r5 │ │ │ │ + rsbeq r3, r1, r8, asr #20 │ │ │ │ andeq r2, r0, r9, lsr #1 │ │ │ │ - rsbseq r4, r8, r4, lsl #27 │ │ │ │ - ldrdeq r5, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r3, r1, r8, lsr #17 │ │ │ │ + ldrsbeq r4, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, r1, ip, lsr #10 │ │ │ │ + strdeq r3, [r1], #-152 @ 0xffffff68 @ │ │ │ │ andeq r2, r0, lr, lsr #1 │ │ │ │ - rsbseq r4, r8, r4, asr sp │ │ │ │ - rsbeq r5, r1, r4, ror #6 │ │ │ │ - rsbeq r3, r1, r8, ror r8 │ │ │ │ + rsbseq r4, r8, r4, lsr #29 │ │ │ │ + strheq r5, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r3, r1, r8, asr #19 │ │ │ │ andeq r2, r0, r4, lsr #1 │ │ │ │ - rsbseq r4, r8, r4, lsr #26 │ │ │ │ - rsbeq r5, r1, r8, lsl #6 │ │ │ │ - rsbeq r3, r1, r8, asr #16 │ │ │ │ + rsbseq r4, r8, r4, ror lr │ │ │ │ + rsbeq r5, r1, r8, asr r4 │ │ │ │ + @ instruction: 0x00613998 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ - ldrsheq r4, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x00615398 │ │ │ │ - rsbeq r3, r1, r0, lsl r8 │ │ │ │ + rsbseq r4, r8, r0, asr #28 │ │ │ │ + rsbeq r5, r1, r8, ror #9 │ │ │ │ + rsbeq r3, r1, r0, ror #18 │ │ │ │ strheq r2, [r0], -r4 │ │ │ │ - rsbseq r4, r8, r0, asr #25 │ │ │ │ - strheq r5, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r3, r1, r4, ror #15 │ │ │ │ + rsbseq r4, r8, r0, lsl lr │ │ │ │ + rsbeq r5, r1, r4, lsl #10 │ │ │ │ + rsbeq r3, r1, r4, lsr r9 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ - @ instruction: 0x00784c90 │ │ │ │ - rsbeq r5, r1, ip, asr #7 │ │ │ │ - strheq r3, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r4, r8, ip, asr ip │ │ │ │ - rsbeq r5, r1, r0, ror #7 │ │ │ │ - rsbeq r3, r1, r0, lsl #15 │ │ │ │ + rsbseq r4, r8, r0, ror #27 │ │ │ │ + rsbeq r5, r1, ip, lsl r5 │ │ │ │ + rsbeq r3, r1, r8, lsl #18 │ │ │ │ + rsbseq r4, r8, ip, lsr #27 │ │ │ │ + rsbeq r5, r1, r0, lsr r5 │ │ │ │ + ldrdeq r3, [r1], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, r6, asr #1 │ │ │ │ - rsbseq r4, r8, r4, lsr #24 │ │ │ │ - rsbeq r3, r1, ip, asr #14 │ │ │ │ - rsbeq r5, r1, ip, asr r4 │ │ │ │ + rsbseq r4, r8, r4, ror sp │ │ │ │ + @ instruction: 0x0061389c │ │ │ │ + rsbeq r5, r1, ip, lsr #11 │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4094 │ │ │ │ ldr r1, [r7, #1464] @ 0x5b8 │ │ │ │ @@ -427301,15 +427301,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ strh r4, [sp, #70] @ 0x46 │ │ │ │ bl 2540a8 │ │ │ │ b 3f2db8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 99ab84 │ │ │ │ + bl 99acd4 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f2fbc │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldrb r3, [r5, #2110] @ 0x83e │ │ │ │ @@ -427380,15 +427380,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-888] @ 3f3710 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 42b714 │ │ │ │ b 3f2ddc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ @@ -427492,15 +427492,15 @@ │ │ │ │ ldr r3, [pc, #-1320] @ 3f3718 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r6, #9472 @ 0x2500 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 41b7d0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -427515,21 +427515,21 @@ │ │ │ │ bl 3eb818 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #1452] @ 0x5ac │ │ │ │ b 3f3044 │ │ │ │ cmp r8, r2 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, r2 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ mov r3, r0 │ │ │ │ b 3f3b90 │ │ │ │ cmp r8, #1 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ mov r3, r0 │ │ │ │ b 3f3b14 │ │ │ │ cmp r1, #0 │ │ │ │ strb ip, [fp, #3776] @ 0xec0 │ │ │ │ strb ip, [fp, #3777] @ 0xec1 │ │ │ │ beq 3f3590 │ │ │ │ ldrb r2, [fp, #3777] @ 0xec1 │ │ │ │ @@ -427537,66 +427537,66 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #3784] @ 0xec8 │ │ │ │ b 3f2cd4 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 99a2ac │ │ │ │ + bl 99a3fc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ b 3f2fb0 │ │ │ │ ldr r3, [pc, #-1540] @ 3f371c │ │ │ │ ldr ip, [pc, #-1540] @ 3f3720 │ │ │ │ ldr r1, [pc, #-1540] @ 3f3724 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1548] @ 3f3728 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #944 @ 0x3b0 │ │ │ │ ldr r3, [r5, #2080] @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #-1588] @ 3f372c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ bl 25505c <__snprintf_chk@plt> │ │ │ │ b 3f3394 │ │ │ │ - bl 75b2f4 │ │ │ │ + bl 75b444 │ │ │ │ ldr r3, [pc, #-1616] @ 3f3730 │ │ │ │ ldr ip, [pc, #-1616] @ 3f3734 │ │ │ │ ldr r1, [pc, #-1616] @ 3f3738 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1624] @ 3f373c │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #-1652] @ 3f3740 │ │ │ │ ldr ip, [pc, #-1652] @ 3f3744 │ │ │ │ ldr r1, [pc, #-1652] @ 3f3748 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1660] @ 3f374c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ add r0, r6, #2096 @ 0x830 │ │ │ │ mov r3, #2 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r0, r0, #12 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -427608,15 +427608,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1724] @ 3f375c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r2, [r5, #2088] @ 0x828 │ │ │ │ add r4, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ add r2, r2, #1 │ │ │ │ lsl r2, r2, #3 │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -427642,15 +427642,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r6 │ │ │ │ - bl 7060a8 │ │ │ │ + bl 7061f8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ bl 41b7d0 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ @@ -427665,15 +427665,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1928] @ 3f3774 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ subs r2, r2, #1 │ │ │ │ sbc ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ clzeq r2, r2 │ │ │ │ addeq r2, r2, #32 │ │ │ │ clzne r2, ip │ │ │ │ @@ -427685,89 +427685,89 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1992] @ 3f3784 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #-2016] @ 3f3788 │ │ │ │ ldr ip, [pc, #-2016] @ 3f378c │ │ │ │ ldr r1, [pc, #-2016] @ 3f3790 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2024] @ 3f3794 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #-2048] @ 3f3798 │ │ │ │ ldr ip, [pc, #-2048] @ 3f379c │ │ │ │ ldr r1, [pc, #-2048] @ 3f37a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2056] @ 3f37a4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #-2080] @ 3f37a8 │ │ │ │ ldr ip, [pc, #-2080] @ 3f37ac │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #-2084] @ 3f37b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2092] @ 3f37b4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #-2116] @ 3f37b8 │ │ │ │ ldr ip, [pc, #-2116] @ 3f37bc │ │ │ │ ldr r1, [pc, #-2116] @ 3f37c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2124] @ 3f37c4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #-2148] @ 3f37c8 │ │ │ │ ldr lr, [pc, #-2148] @ 3f37cc │ │ │ │ ldr r1, [pc, #-2148] @ 3f37d0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ mov r2, #8384 @ 0x20c0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ ldr r3, [pc, #-2188] @ 3f37d4 │ │ │ │ ldr ip, [pc, #-2188] @ 3f37d8 │ │ │ │ ldr r1, [pc, #-2188] @ 3f37dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2196] @ 3f37e0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 99a618 │ │ │ │ + bl 99a768 │ │ │ │ b 3f2834 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-2232] @ 3f37e4 │ │ │ │ ldr r1, [pc, #-2232] @ 3f37e8 │ │ │ │ ldr r0, [pc, #-2232] @ 3f37ec │ │ │ │ @@ -427850,23 +427850,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3f42e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4144 │ │ │ │ ldr r3, [pc, #208] @ 3f42ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4114 │ │ │ │ ldr r3, [pc, #176] @ 3f42e0 │ │ │ │ @@ -427882,50 +427882,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3f42f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4114 │ │ │ │ ldr r0, [pc, #92] @ 3f42f4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4114 │ │ │ │ ldr r0, [pc, #76] @ 3f42f8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4144 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r6, fp, r4, asr sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r6, fp, r4, lsr sp │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r6, [fp], r8 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r8, lsr #7 │ │ │ │ + strdeq r5, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r4, r0, r8, asr #15 │ │ │ │ - rsbeq r5, r1, r8, ror #5 │ │ │ │ - strdeq r5, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r5, r1, r0, asr #6 │ │ │ │ + rsbeq r5, r1, r8, lsr r4 │ │ │ │ + rsbeq r5, r1, ip, asr #8 │ │ │ │ + @ instruction: 0x00615490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3f4938 │ │ │ │ ldr r1, [pc, #1572] @ 3f493c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -427961,28 +427961,28 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f44a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 4259cc │ │ │ │ ldr r2, [pc, #1420] @ 3f4954 │ │ │ │ ldr r1, [pc, #1420] @ 3f4958 │ │ │ │ add r9, r9, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #1416] @ 3f495c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4930 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r9, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r4 │ │ │ │ bl 425960 │ │ │ │ @@ -428013,24 +428013,24 @@ │ │ │ │ beq 3f4910 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1232] @ 3f496c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f44fc │ │ │ │ ldr r3, [pc, #1220] @ 3f4970 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r3 │ │ │ │ beq 3f46c0 │ │ │ │ ldr r3, [pc, #1208] @ 3f4974 │ │ │ │ add r4, r4, #2080 @ 0x820 │ │ │ │ @@ -428105,23 +428105,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3f4980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f48c8 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f436c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -428141,22 +428141,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3f4988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f474c │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 3f482c │ │ │ │ cmp r6, #3 │ │ │ │ bhi 3f436c │ │ │ │ ldr r3, [pc, #684] @ 3f4964 │ │ │ │ @@ -428174,56 +428174,56 @@ │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #1464] @ 0x5b8 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70cb00 │ │ │ │ + bl 70cc50 │ │ │ │ b 3f44b4 │ │ │ │ ldr r3, [pc, #600] @ 3f4964 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f436c │ │ │ │ ldr r1, [pc, #620] @ 3f498c │ │ │ │ ldr r0, [pc, #620] @ 3f4990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f436c │ │ │ │ ldr r3, [pc, #540] @ 3f4964 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f436c │ │ │ │ ldr r1, [pc, #568] @ 3f4994 │ │ │ │ ldr r0, [pc, #568] @ 3f4998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f436c │ │ │ │ bl 3ecb24 │ │ │ │ ldr r1, [pc, #532] @ 3f499c │ │ │ │ ldr r0, [pc, #532] @ 3f49a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f44fc │ │ │ │ ldr r2, [pc, #500] @ 3f49a4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3f44f4 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -428235,28 +428235,28 @@ │ │ │ │ beq 3f48ac │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3f49a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f44f4 │ │ │ │ ldr r0, [pc, #396] @ 3f49ac │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f460c │ │ │ │ ldr r3, [pc, #304] @ 3f4964 │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [pc, #372] @ 3f49b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428272,95 +428272,95 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3f49b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f4710 │ │ │ │ ldr r0, [pc, #260] @ 3f49b8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f44f4 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4834 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f4710 │ │ │ │ ldr r0, [pc, #216] @ 3f49bc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f48d4 │ │ │ │ ldr r0, [pc, #196] @ 3f49c0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3f474c │ │ │ │ ldr r0, [pc, #172] @ 3f49c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f44fc │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ addeq r6, fp, r0, lsl fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [fp], r0 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - rsbseq r4, r8, r8, lsr r9 │ │ │ │ - ldrheq r5, [pc], #-236 @ │ │ │ │ - @ instruction: 0x005ef090 │ │ │ │ - strdeq r3, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - subseq lr, pc, r0, lsl #18 │ │ │ │ + rsbseq r4, r8, r8, lsl #21 │ │ │ │ + subseq r6, pc, ip │ │ │ │ + subseq pc, lr, r0, ror #3 │ │ │ │ + rsbeq r3, r1, r4, asr #22 │ │ │ │ + subseq lr, pc, r0, asr sl @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r5, r1, r4, lsl #10 │ │ │ │ + rsbeq r5, r1, r4, asr r6 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ - rsbseq r4, r8, r7, lsr #8 │ │ │ │ + rsbseq r4, r8, r7, ror r5 │ │ │ │ addeq r6, fp, r8, lsl r9 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ - rsbeq r5, r1, r8, lsl r0 │ │ │ │ + rsbeq r5, r1, r8, ror #2 │ │ │ │ andeq r4, r0, r4, asr #22 │ │ │ │ - rsbeq r5, r1, ip, ror #1 │ │ │ │ - rsbseq r4, r8, r4, lsr #11 │ │ │ │ - strdeq r4, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r4, r8, r8, ror #10 │ │ │ │ - strheq r5, [r1], #-8 @ │ │ │ │ - rsbseq r4, r8, ip, lsr r5 │ │ │ │ - rsbeq r5, r1, r8, lsr #3 │ │ │ │ + rsbeq r5, r1, ip, lsr r2 │ │ │ │ + ldrsheq r4, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r5, r1, ip, asr #2 │ │ │ │ + ldrheq r4, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r5, r1, r8, lsl #4 │ │ │ │ + rsbseq r4, r8, ip, lsl #13 │ │ │ │ + strdeq r5, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ @ instruction: 0x000029b0 │ │ │ │ - rsbeq r5, r1, ip, rrx │ │ │ │ - rsbeq r4, r1, r4, lsr lr │ │ │ │ + strheq r5, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, r1, r4, lsl #31 │ │ │ │ andeq r5, r0, ip, lsr #3 │ │ │ │ - rsbeq r4, r1, r0, ror #27 │ │ │ │ - rsbeq r5, r1, r4, lsr #32 │ │ │ │ - strdeq r4, [r1], #-212 @ 0xffffff2c @ │ │ │ │ - ldrdeq r4, [r1], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, r1, ip, asr #1 │ │ │ │ + rsbeq r4, r1, r0, lsr pc │ │ │ │ + rsbeq r5, r1, r4, ror r1 │ │ │ │ + rsbeq r4, r1, r4, asr #30 │ │ │ │ + rsbeq r5, r1, r8, lsr #32 │ │ │ │ + rsbeq r5, r1, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #720] @ 3f4cb4 │ │ │ │ mov r5, r3 │ │ │ │ @@ -428400,15 +428400,15 @@ │ │ │ │ ldr r3, [r6, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4ad8 │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r6, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ movhi r0, #0 │ │ │ │ bls 3f4c8c │ │ │ │ ldr r2, [pc, #540] @ 3f4cc0 │ │ │ │ ldr r3, [pc, #528] @ 3f4cb8 │ │ │ │ @@ -428467,22 +428467,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f4cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4b04 │ │ │ │ ldr r3, [pc, #292] @ 3f4ce0 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4b20 │ │ │ │ ldr r3, [pc, #260] @ 3f4cd4 │ │ │ │ @@ -428498,44 +428498,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f4ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4b20 │ │ │ │ ldr r0, [pc, #152] @ 3f4ce8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4b04 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #124] @ 3f4cec │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4b20 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 3f4cf0 │ │ │ │ ldr r1, [pc, #92] @ 3f4cf4 │ │ │ │ ldr r0, [pc, #92] @ 3f4cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3824 @ 0xef0 │ │ │ │ @@ -428550,22 +428550,22 @@ │ │ │ │ addeq r6, fp, r0, lsl #7 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r4, ror #29 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r4, r1, r8, ror lr │ │ │ │ + rsbeq r4, r1, r8, asr #31 │ │ │ │ andeq r3, r0, ip, lsl #29 │ │ │ │ - rsbeq r4, r1, r0, ror #5 │ │ │ │ - rsbeq r4, r1, ip, lsl #28 │ │ │ │ - rsbeq r4, r1, r0, lsl #6 │ │ │ │ - rsbseq r4, r8, ip, lsr #32 │ │ │ │ - rsbeq r2, r1, r0, asr fp │ │ │ │ - rsbeq r4, r1, r4, ror #27 │ │ │ │ + rsbeq r4, r1, r0, lsr r4 │ │ │ │ + rsbeq r4, r1, ip, asr pc │ │ │ │ + rsbeq r4, r1, r0, asr r4 │ │ │ │ + rsbseq r4, r8, ip, ror r1 │ │ │ │ + rsbeq r2, r1, r0, lsr #25 │ │ │ │ + rsbeq r4, r1, r4, lsr pc │ │ │ │ andeq r0, r0, pc, lsr #30 │ │ │ │ │ │ │ │ 003f4d00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -428578,34 +428578,34 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldr r7, [pc, #1392] @ 3f52c0 │ │ │ │ add r8, r4, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ ldrh sl, [r4, #32] │ │ │ │ - bl 8126c0 │ │ │ │ + bl 812810 │ │ │ │ ldr r3, [pc, #1368] @ 3f52c4 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f508c │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ beq 3f4e74 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 80b258 │ │ │ │ + bl 80b3a8 │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3f5034 │ │ │ │ bls 3f503c │ │ │ │ cmp r3, #8 │ │ │ │ moveq r3, #640 @ 0x280 │ │ │ │ beq 3f4dbc │ │ │ │ @@ -428628,18 +428628,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3856 @ 0xf10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [pc, #1220] @ 3f52d4 │ │ │ │ - bl 99a6bc │ │ │ │ + bl 99a80c │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 99a240 │ │ │ │ + bl 99a390 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f4e88 │ │ │ │ ldr r1, [pc, #1192] @ 3f52d8 │ │ │ │ ldr r3, [pc, #1160] @ 3f52bc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -428655,15 +428655,15 @@ │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3eacc4 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4e28 │ │ │ │ ldrb r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ cmpne r2, #1 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -428694,15 +428694,15 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ bne 3f501c │ │ │ │ add r3, r9, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ ldr r3, [r8, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 3f5290 │ │ │ │ ldr r6, [r8, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r6, r6, r0, lsl #4 │ │ │ │ beq 3f5290 │ │ │ │ @@ -428728,15 +428728,15 @@ │ │ │ │ ldrh r8, [r8, #226] @ 0xe2 │ │ │ │ str r2, [sp, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r0, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 9d7438 │ │ │ │ + bl 9d7588 │ │ │ │ ldr r1, [fp] │ │ │ │ ldr sl, [r6, #16] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -428812,24 +428812,24 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 3f52ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4d78 │ │ │ │ ldr r3, [pc, #464] @ 3f52f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f4de0 │ │ │ │ ldr r3, [pc, #432] @ 3f52e4 │ │ │ │ @@ -428846,34 +428846,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r6, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 3f52f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4de0 │ │ │ │ ldr r0, [pc, #344] @ 3f52f8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4d78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ 3f52fc │ │ │ │ mov r3, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f4de0 │ │ │ │ ldr r1, [pc, #304] @ 3f5300 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f4fc8 │ │ │ │ ldr r1, [pc, #256] @ 3f52e4 │ │ │ │ @@ -428890,35 +428890,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3f5304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4fc8 │ │ │ │ ldr r0, [pc, #160] @ 3f5308 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 3f4fc8 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 3f530c │ │ │ │ @@ -428931,34 +428931,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ addeq r6, fp, r4, lsl #2 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [fp], r4 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrsbeq r3, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, r1, r0, lsr #26 │ │ │ │ - strdeq r2, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r4, r8, r4, lsr #32 │ │ │ │ + rsbeq r4, r1, r0, ror lr │ │ │ │ + rsbeq r2, r1, ip, asr #22 │ │ │ │ andeq r0, r0, fp, ror r8 │ │ │ │ strdeq r5, [fp], r4 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, ip, ror pc │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - @ instruction: 0x0061499c │ │ │ │ + rsbeq r4, r1, ip, ror #21 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ - rsbeq r4, r1, r4, lsr #8 │ │ │ │ - rsbeq r4, r1, r0, asr #18 │ │ │ │ - rsbeq r4, r1, r0, lsr r4 │ │ │ │ + rsbeq r4, r1, r4, ror r5 │ │ │ │ + @ instruction: 0x00614a90 │ │ │ │ + rsbeq r4, r1, r0, lsl #11 │ │ │ │ andeq r3, r0, r4, lsl #11 │ │ │ │ - ldrdeq r4, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r4, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r3, r8, r8, lsr #20 │ │ │ │ - rsbeq r2, r1, ip, asr #10 │ │ │ │ - @ instruction: 0x006d5694 │ │ │ │ + rsbeq r4, r1, r4, lsr #20 │ │ │ │ + rsbeq r4, r1, r4, asr #20 │ │ │ │ + rsbseq r3, r8, r8, ror fp │ │ │ │ + @ instruction: 0x0061269c │ │ │ │ + rsbeq r5, sp, r4, ror #15 │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #984] @ 3f570c │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -428969,15 +428969,15 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 816764 │ │ │ │ + bl 8168b4 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldrb r2, [r4, #48] @ 0x30 │ │ │ │ ldrb r1, [r4, #93] @ 0x5d │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #92] @ 0x5c │ │ │ │ ldrb ip, [r4, #77] @ 0x4d │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ @@ -429027,24 +429027,24 @@ │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f5614 │ │ │ │ cmp r6, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bne 3f5514 │ │ │ │ - bl 80b250 │ │ │ │ + bl 80b3a0 │ │ │ │ ldrb r3, [r9, #229] @ 0xe5 │ │ │ │ tst r3, #7 │ │ │ │ bne 3f54e4 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 2535bc │ │ │ │ add r0, r5, #28 │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 2535bc │ │ │ │ mov r0, r5 │ │ │ │ bl 2535bc │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -429078,15 +429078,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ bl 40cb8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f55c0 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b 3f5458 │ │ │ │ - bl 80b258 │ │ │ │ + bl 80b3a8 │ │ │ │ ldr r3, [pc, #512] @ 3f5720 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 253958 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429111,23 +429111,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f5730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f5458 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -429168,15 +429168,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -429184,48 +429184,48 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3f5738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f5438 │ │ │ │ ldr r0, [pc, #112] @ 3f573c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f5438 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f5740 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f5458 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, ip, ror #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ umulleq r5, fp, r4, sl │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r5, fp, ip, ror r9 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r3, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r4, r1, ip, asr #2 │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ - rsbeq r4, r1, r0, ror #9 │ │ │ │ - rsbeq r4, r1, r4, lsl r5 │ │ │ │ - strdeq r3, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, r1, r0, lsr r6 │ │ │ │ + rsbeq r4, r1, r4, ror #12 │ │ │ │ + rsbeq r4, r1, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 3f598c │ │ │ │ ldr r3, [pc, #560] @ 3f5990 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -429255,15 +429255,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 8126c0 │ │ │ │ + bl 812810 │ │ │ │ ldr r1, [pc, #436] @ 3f5998 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f58e4 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -429273,31 +429273,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 255a7c │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9be5cc │ │ │ │ + bl 9be71c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bdef4 │ │ │ │ + bl 9be044 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 3f599c │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 813fb8 │ │ │ │ + bl 814108 │ │ │ │ ldr r2, [pc, #308] @ 3f59a0 │ │ │ │ ldr r3, [pc, #288] @ 3f5990 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -429346,44 +429346,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f59b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f57f4 │ │ │ │ ldr r0, [pc, #60] @ 3f59b8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f57f4 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ addeq r5, fp, r8, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r5, fp, r4, asr #12 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0x008b55b8 │ │ │ │ addeq r5, fp, r0, ror r5 │ │ │ │ andeq r1, r0, r0, asr #6 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r4, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r4, r1, r0, lsl #6 │ │ │ │ + rsbeq r4, r1, r8, lsr #8 │ │ │ │ + rsbeq r4, r1, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ @@ -429466,42 +429466,42 @@ │ │ │ │ ldr r1, [pc, #280] @ 3f5c28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #44] @ 0x2c │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ mov r9, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -429519,27 +429519,27 @@ │ │ │ │ sub r9, r4, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, r9 │ │ │ │ bl 2540a8 │ │ │ │ b 3f5c14 │ │ │ │ add r0, r9, #80 @ 0x50 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r4, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 2540a8 │ │ │ │ mov r0, #0 │ │ │ │ b 3f5b94 │ │ │ │ bl 256394 │ │ │ │ - ldrheq r3, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r4, pc, ip, lsr r7 @ │ │ │ │ - subseq sp, lr, r4, lsl r9 │ │ │ │ + rsbseq r3, r8, r8, lsl #6 │ │ │ │ + subseq r4, pc, ip, lsl #17 │ │ │ │ + subseq sp, lr, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -429709,29 +429709,29 @@ │ │ │ │ ldr r1, [pc, #512] @ 3f60dc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ strb r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ asr r2, r4, #31 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -429741,15 +429741,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ b 3f5cb8 │ │ │ │ subs r7, r7, r3 │ │ │ │ sbc sl, sl, #0 │ │ │ │ add r8, r8, #1 │ │ │ │ add r3, r2, r8, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsl ip, r8, #3 │ │ │ │ @@ -429811,15 +429811,15 @@ │ │ │ │ sub r2, r5, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, r4 │ │ │ │ bl 2540a8 │ │ │ │ b 3f5cc0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, r3 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 2540a8 │ │ │ │ @@ -429830,20 +429830,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3f60e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3f60ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3904 @ 0xf40 │ │ │ │ bl 253814 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r8, asr #32 │ │ │ │ - subseq r4, pc, r4, asr #11 │ │ │ │ - subseq sp, lr, r8, asr #10 │ │ │ │ - rsbseq r2, r8, r8, lsl #24 │ │ │ │ - rsbeq r1, r1, r0, lsr r7 │ │ │ │ - rsbeq r1, r1, ip, lsr r7 │ │ │ │ + @ instruction: 0x00783198 │ │ │ │ + subseq r4, pc, r4, lsl r7 @ │ │ │ │ + @ instruction: 0x005ed698 │ │ │ │ + rsbseq r2, r8, r8, asr sp │ │ │ │ + rsbeq r1, r1, r0, lsl #17 │ │ │ │ + rsbeq r1, r1, ip, lsl #17 │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1552] @ 3f671c │ │ │ │ @@ -429996,15 +429996,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6428 │ │ │ │ ldr r1, [fp, #1448] @ 0x5a8 │ │ │ │ sub r0, r6, r0 │ │ │ │ add r1, r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9bdef4 │ │ │ │ + bl 9be044 │ │ │ │ b 3f613c │ │ │ │ ldrb r3, [fp, #1468] @ 0x5bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f63d8 │ │ │ │ ldr r2, [fp, #1464] @ 0x5b8 │ │ │ │ add r1, r4, #9664 @ 0x25c0 │ │ │ │ ldr r3, [r2, #152] @ 0x98 │ │ │ │ @@ -430091,21 +430091,21 @@ │ │ │ │ cmp ip, r3 │ │ │ │ sbcs r5, r5, r1 │ │ │ │ movcs r3, #0 │ │ │ │ andcc r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6428 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70c5b4 │ │ │ │ + bl 70c704 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r6, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 9bdef4 │ │ │ │ + bl 9be044 │ │ │ │ b 3f613c │ │ │ │ ldr r1, [pc, #556] @ 3f673c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6198 │ │ │ │ ldr r1, [pc, #528] @ 3f6734 │ │ │ │ @@ -430123,35 +430123,35 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3f6744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6198 │ │ │ │ mov r3, #0 │ │ │ │ b 3f6270 │ │ │ │ ldr r1, [pc, #416] @ 3f6748 │ │ │ │ ldr r0, [pc, #416] @ 3f674c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6450 │ │ │ │ ldr r2, [pc, #392] @ 3f6750 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f6448 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -430164,29 +430164,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3f6754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f6448 │ │ │ │ ldr r0, [pc, #288] @ 3f6758 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6198 │ │ │ │ ldr r3, [pc, #264] @ 3f675c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f62a0 │ │ │ │ ldr r3, [pc, #204] @ 3f6734 │ │ │ │ @@ -430201,65 +430201,65 @@ │ │ │ │ beq 3f66f0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 3f6760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f62a0 │ │ │ │ ldr r0, [pc, #132] @ 3f6764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ b 3f6448 │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 3f6768 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 3f62a0 │ │ │ │ bl 256394 │ │ │ │ addeq r4, fp, r0, lsl sp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [fp], r0 │ │ │ │ ldrdeq r4, [fp], ip │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r2, lsl r0 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ andeq r4, r0, r6 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r1, r0, lsr #14 │ │ │ │ - rsbseq r2, r8, ip, lsl r7 │ │ │ │ - rsbeq r3, r1, r8, asr #16 │ │ │ │ + rsbeq r3, r1, r0, ror r8 │ │ │ │ + rsbseq r2, r8, ip, ror #16 │ │ │ │ + @ instruction: 0x00613998 │ │ │ │ andeq r3, r0, r0, lsl #26 │ │ │ │ - rsbeq r3, r1, r4, asr r7 │ │ │ │ - rsbeq r3, r1, ip, lsr #13 │ │ │ │ + rsbeq r3, r1, r4, lsr #17 │ │ │ │ + strdeq r3, [r1], #-124 @ 0xffffff84 @ │ │ │ │ andeq r4, r0, r8, ror r0 │ │ │ │ - rsbeq r3, r1, r4, asr #12 │ │ │ │ - rsbeq r3, r1, r0, ror #13 │ │ │ │ - rsbeq r3, r1, ip, asr #12 │ │ │ │ + @ instruction: 0x00613794 │ │ │ │ + rsbeq r3, r1, r0, lsr r8 │ │ │ │ + @ instruction: 0x0061379c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -430379,41 +430379,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3f69cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6904 │ │ │ │ ldr r0, [pc, #60] @ 3f69d0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6904 │ │ │ │ addeq r4, fp, ip, lsl #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, fp, ip, ror r6 │ │ │ │ andeq r4, r0, lr │ │ │ │ andeq r4, r0, r1, lsl r0 │ │ │ │ addeq r4, fp, r4, lsr r6 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ andeq r4, r0, pc │ │ │ │ andeq r3, r0, r4, ror #30 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r1, r0, asr #9 │ │ │ │ - strdeq r3, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r3, r1, r0, lsl r6 │ │ │ │ + rsbeq r3, r1, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -430436,15 +430436,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [sp, #140] @ 0x8c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl 9d8b14 │ │ │ │ + bl 9d8c64 │ │ │ │ subs r4, r4, r2 │ │ │ │ rsc sl, r3, #0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r3, r9, sl │ │ │ │ ldr r3, [pc, #2164] @ 3f72e4 │ │ │ │ @@ -430489,15 +430489,15 @@ │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6ba0 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9bde5c │ │ │ │ + bl 9bdfac │ │ │ │ ldr r3, [r7] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -430556,24 +430556,24 @@ │ │ │ │ ldr r1, [pc, #1756] @ 3f72f4 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r2, [pc, #1728] @ 3f72f8 │ │ │ │ ldr r1, [pc, #1728] @ 3f72fc │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 519ec0 │ │ │ │ mov r3, #3 │ │ │ │ @@ -430583,15 +430583,15 @@ │ │ │ │ bl 2535bc │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1 │ │ │ │ beq 3f6b5c │ │ │ │ tst r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bne 3f6dec │ │ │ │ - bl 9be590 │ │ │ │ + bl 9be6e0 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2550ec │ │ │ │ b 3f6b5c │ │ │ │ ldr r3, [fp, #2216] @ 0x8a8 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -430711,15 +430711,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -430728,15 +430728,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 3f730c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6a88 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3f7020 │ │ │ │ ldr r9, [pc, #1044] @ 3f7310 │ │ │ │ b 3f6c78 │ │ │ │ @@ -430782,40 +430782,40 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 3f7318 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6ef4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [pc, #808] @ 3f731c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6a88 │ │ │ │ ldr r1, [pc, #748] @ 3f7314 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6ef4 │ │ │ │ @@ -430835,25 +430835,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3f7320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6ef4 │ │ │ │ ldr r3, [pc, #612] @ 3f7324 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6f0c │ │ │ │ @@ -430870,25 +430870,25 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3f7328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6f0c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f6f0c │ │ │ │ ldr r1, [pc, #456] @ 3f7324 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -430910,25 +430910,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3f732c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6f0c │ │ │ │ ldr r3, [pc, #324] @ 3f7330 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6f34 │ │ │ │ @@ -430945,81 +430945,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3f7334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6f34 │ │ │ │ ldr r0, [pc, #192] @ 3f7338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6ef4 │ │ │ │ ldr r0, [pc, #180] @ 3f733c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6f0c │ │ │ │ bl 253844 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 3f7340 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6f34 │ │ │ │ ldr r0, [pc, #136] @ 3f7344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6ef4 │ │ │ │ ldr r0, [pc, #124] @ 3f7348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f6f0c │ │ │ │ bl 256394 │ │ │ │ addeq r4, fp, r4, lsr #8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r4, fp, ip, lsl #8 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ addeq r4, fp, r0, asr #5 │ │ │ │ - ldrheq r2, [r8], #-8 @ │ │ │ │ - subseq r3, pc, ip, lsr r6 @ │ │ │ │ - subseq ip, lr, r4, lsl r8 │ │ │ │ - subseq r3, lr, ip, lsr #6 │ │ │ │ - rsbeq fp, r2, ip, asr #11 │ │ │ │ + rsbseq r2, r8, r8, lsl #4 │ │ │ │ + subseq r3, pc, ip, lsl #15 │ │ │ │ + subseq ip, lr, r4, ror #18 │ │ │ │ + subseq r3, lr, ip, ror r4 │ │ │ │ + rsbeq fp, r2, ip, lsl r7 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r2, r1, r0, ror #31 │ │ │ │ + rsbeq r3, r1, r0, lsr r1 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r2, r0, r0, ror pc │ │ │ │ - rsbeq r2, r1, r0, ror #31 │ │ │ │ - rsbeq r2, r1, r0, lsl pc │ │ │ │ - rsbeq r2, r1, ip, lsl #30 │ │ │ │ + rsbeq r3, r1, r0, lsr r1 │ │ │ │ + rsbeq r3, r1, r0, rrx │ │ │ │ + rsbeq r3, r1, ip, asr r0 │ │ │ │ andeq r3, r0, r0, ror r9 │ │ │ │ - rsbeq r2, r1, r8, lsr #28 │ │ │ │ - rsbeq r2, r1, r8, lsl #27 │ │ │ │ + rsbeq r2, r1, r8, ror pc │ │ │ │ + ldrdeq r2, [r1], #-232 @ 0xffffff18 @ │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ - rsbeq r2, r1, r0, lsl #28 │ │ │ │ - rsbeq r2, r1, r0, lsr #27 │ │ │ │ - rsbeq r2, r1, r8, lsl #26 │ │ │ │ - rsbeq r2, r1, ip, lsl #28 │ │ │ │ - rsbeq r2, r1, ip, asr sp │ │ │ │ - rsbeq r2, r1, ip, asr #25 │ │ │ │ + rsbeq r2, r1, r0, asr pc │ │ │ │ + strdeq r2, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r2, r1, r8, asr lr │ │ │ │ + rsbeq r2, r1, ip, asr pc │ │ │ │ + rsbeq r2, r1, ip, lsr #29 │ │ │ │ + rsbeq r2, r1, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #4036] @ 3f8328 │ │ │ │ ldr r1, [pc, #4036] @ 3f832c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -431051,28 +431051,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f75f4 │ │ │ │ mov r0, r5 │ │ │ │ bl 4259cc │ │ │ │ ldr r2, [pc, #3900] @ 3f8344 │ │ │ │ ldr r1, [pc, #3900] @ 3f8348 │ │ │ │ add r7, r7, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #3896] @ 3f834c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fab8c │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r7, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 425960 │ │ │ │ @@ -431089,15 +431089,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ add sl, sp, #144 @ 0x90 │ │ │ │ add r8, r5, #2080 @ 0x820 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r5, #2096 @ 0x830 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -431181,29 +431181,29 @@ │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str ip, [sp, #212] @ 0xd4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ bcc 3f7458 │ │ │ │ ldr r3, [pc, #3424] @ 3f8368 │ │ │ │ ldr r2, [pc, #3424] @ 3f836c │ │ │ │ ldr r1, [pc, #3424] @ 3f8370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ands lr, r4, #3 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp] │ │ │ │ bne 3f8754 │ │ │ │ subs r3, r4, #4096 @ 0x1000 │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ and r2, r3, #4 │ │ │ │ @@ -431233,15 +431233,15 @@ │ │ │ │ ldr r1, [fp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ bcs 3f88d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f8a04 │ │ │ │ ldr r0, [fp, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d7624 │ │ │ │ + bl 9d7774 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq 3f87c4 │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [fp, #12] │ │ │ │ bne 3f776c │ │ │ │ ldrb r3, [sl, #2296] @ 0x8f8 │ │ │ │ @@ -431260,29 +431260,29 @@ │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ stm r4, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #140] @ 0x8c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ ldr r3, [fp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3f7930 │ │ │ │ ldrh r3, [fp, #8] │ │ │ │ ldr r2, [pc, #3060] @ 3f8378 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -431357,43 +431357,43 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r8, sp, #136 @ 0x88 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldrd r4, [r9, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 9d9c60 │ │ │ │ + bl 9d9db0 │ │ │ │ str sl, [sp, #24] │ │ │ │ strb sl, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7187f8 │ │ │ │ + bl 718948 │ │ │ │ ldr r2, [pc, #2696] @ 3f8380 │ │ │ │ ldr r3, [pc, #2608] @ 3f832c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f9108 │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9ae984 │ │ │ │ + b 9aead4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f8a98 │ │ │ │ ldr r2, [pc, #2636] @ 3f8384 │ │ │ │ ldr r3, [pc, #2544] @ 3f832c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431427,27 +431427,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 3f838c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f73c0 │ │ │ │ ldr r3, [pc, #2440] @ 3f8390 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi 3f7574 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ @@ -431468,15 +431468,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7548 │ │ │ │ ldr r3, [pc, #2712] @ 3f8514 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -431487,15 +431487,15 @@ │ │ │ │ ldr r0, [pc, #2300] @ 3f83a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f753c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f7930 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r7, #56 @ 0x38 │ │ │ │ @@ -431561,30 +431561,30 @@ │ │ │ │ ldr r0, [pc, #2016] @ 3f83ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 3f7930 │ │ │ │ add r0, r7, #36 @ 0x24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ bl 2540a8 │ │ │ │ ands r6, r6, #1 │ │ │ │ ldr r0, [r5, #1464] @ 0x5b8 │ │ │ │ beq 3f8b20 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ bl 2540a8 │ │ │ │ b 3f7930 │ │ │ │ @@ -431756,25 +431756,25 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1252] @ 3f83e0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7e1c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f91fc │ │ │ │ ldr r3, [pc, #1508] @ 3f8514 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -431828,25 +431828,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3f83f4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7930 │ │ │ │ add r0, r5, #2160 @ 0x870 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r2 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 2540a8 │ │ │ │ @@ -431891,24 +431891,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #724] @ 3f8400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7930 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 2540a8 │ │ │ │ b 3f80a0 │ │ │ │ mov r2, #2 │ │ │ │ @@ -431947,23 +431947,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3f8408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7930 │ │ │ │ ldr r3, [pc, #500] @ 3f840c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ bne 3f7930 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -431988,21 +431988,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3f8414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7930 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq 3f7930 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [pc, #340] @ 3f8418 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -432031,135 +432031,135 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ b 3f7930 │ │ │ │ addeq r3, fp, r0, asr #21 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addeq r3, fp, r0, lsr #21 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - ldrsheq r1, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - subseq r2, pc, ip, ror lr @ │ │ │ │ - subseq ip, lr, r0, asr r0 │ │ │ │ - strheq r0, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - subseq fp, pc, r0, asr #17 │ │ │ │ + rsbseq r1, r8, r8, asr #20 │ │ │ │ + subseq r2, pc, ip, asr #31 │ │ │ │ + subseq ip, lr, r0, lsr #3 │ │ │ │ + rsbeq r0, r1, r4, lsl #22 │ │ │ │ + subseq fp, pc, r0, lsl sl @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbseq r1, r8, r0, ror #16 │ │ │ │ - subseq r2, pc, r8, ror #27 │ │ │ │ - subseq fp, lr, r0, asr #31 │ │ │ │ + ldrheq r1, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + subseq r2, pc, r8, lsr pc @ │ │ │ │ + subseq ip, lr, r0, lsl r1 │ │ │ │ addeq r3, fp, r4, lsl #17 │ │ │ │ - rsbseq r1, r8, r0, lsl #14 │ │ │ │ - rsbeq r4, r1, r8, asr fp │ │ │ │ - ldrheq r1, [r8], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r2, pc, ip, lsr ip @ │ │ │ │ - subseq fp, lr, r4, lsl lr │ │ │ │ + rsbseq r1, r8, r0, asr r8 │ │ │ │ + rsbeq r4, r1, r8, lsr #25 │ │ │ │ + rsbseq r1, r8, r8, lsl #16 │ │ │ │ + subseq r2, pc, ip, lsl #27 │ │ │ │ + subseq fp, lr, r4, ror #30 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ umulleq r3, fp, ip, r6 │ │ │ │ - ldrsheq r1, [r8], #-12 @ │ │ │ │ + rsbseq r1, r8, ip, asr #4 │ │ │ │ addeq r3, fp, ip, lsr #10 │ │ │ │ addeq r3, fp, ip, ror #9 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - rsbeq r2, r1, r4, lsl #14 │ │ │ │ - rsbseq r0, r8, sl, lsl pc │ │ │ │ - rsbseq r1, r8, r8, ror r2 │ │ │ │ - ldrdeq r2, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r1, r8, r4, lsr #4 │ │ │ │ - rsbeq r2, r1, r4, ror r7 │ │ │ │ + rsbeq r2, r1, r4, asr r8 │ │ │ │ + rsbseq r1, r8, sl, rrx │ │ │ │ + rsbseq r1, r8, r8, asr #7 │ │ │ │ + rsbeq r2, r1, r4, lsr #20 │ │ │ │ + rsbseq r1, r8, r4, ror r3 │ │ │ │ + rsbeq r2, r1, r4, asr #17 │ │ │ │ addeq r3, fp, r0, lsl #5 │ │ │ │ - ldrsheq r1, [r8], #-12 @ │ │ │ │ - rsbeq r4, r1, ip, ror #8 │ │ │ │ + rsbseq r1, r8, ip, asr #4 │ │ │ │ + strheq r4, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0x008b31bc │ │ │ │ - rsbseq r1, r8, r8, lsr r0 │ │ │ │ - @ instruction: 0x0061429c │ │ │ │ + rsbseq r1, r8, r8, lsl #3 │ │ │ │ + rsbeq r4, r1, ip, ror #7 │ │ │ │ addeq r3, fp, r0, ror #2 │ │ │ │ - ldrsbeq r0, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r4, r1, r8, lsr r0 │ │ │ │ + rsbseq r1, r8, ip, lsr #2 │ │ │ │ + rsbeq r4, r1, r8, lsl #3 │ │ │ │ addeq r3, fp, r4, lsl #2 │ │ │ │ - rsbseq r0, r8, r0, lsl #31 │ │ │ │ - rsbeq r4, r1, r0, ror #1 │ │ │ │ + ldrsbeq r1, [r8], #-0 @ │ │ │ │ + rsbeq r4, r1, r0, lsr r2 │ │ │ │ andeq r1, r0, ip, asr #7 │ │ │ │ addeq r3, fp, r0 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - ldrdeq r2, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, r1, r8, lsr #14 │ │ │ │ ldrdeq r2, [fp], ip │ │ │ │ - rsbseq r0, r8, r8, asr sp │ │ │ │ - rsbeq r3, r1, r0, lsr #23 │ │ │ │ + rsbseq r0, r8, r8, lsr #29 │ │ │ │ + strdeq r3, [r1], #-192 @ 0xffffff40 @ │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ - rsbeq r3, r1, r0, asr r9 │ │ │ │ - rsbseq r0, r8, r4, asr #18 │ │ │ │ + rsbeq r3, r1, r0, lsr #21 │ │ │ │ + @ instruction: 0x00780a94 │ │ │ │ andeq r3, r0, r4, asr #22 │ │ │ │ - rsbeq r3, r1, r4, lsr #12 │ │ │ │ + rsbeq r3, r1, r4, ror r7 │ │ │ │ @ instruction: 0x00004bb8 │ │ │ │ - strheq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, r1, r8, lsl #12 │ │ │ │ cdpmi 13, 5, cr4, cr6, cr5, {3} │ │ │ │ andeq r3, r0, r4, asr r2 │ │ │ │ - rsbeq r3, r1, r4, lsr r3 │ │ │ │ - ldrsheq r0, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r0, r8, r4, asr r4 │ │ │ │ + rsbeq r3, r1, r4, lsl #9 │ │ │ │ + rsbseq r0, r8, r4, asr #16 │ │ │ │ + rsbseq r0, r8, r4, lsr #11 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - rsbeq r3, r1, r4, ror r1 │ │ │ │ + rsbeq r3, r1, r4, asr #5 │ │ │ │ addeq r2, fp, ip, asr r7 │ │ │ │ - ldrsbeq r0, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r2, r1, r8, lsl #29 │ │ │ │ + rsbseq r0, r8, r8, lsr #14 │ │ │ │ + ldrdeq r2, [r1], #-248 @ 0xffffff08 @ │ │ │ │ addeq r2, fp, r0, lsl #14 │ │ │ │ - rsbseq r0, r8, ip, ror r5 │ │ │ │ - ldrdeq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r0, r8, ip, asr #13 │ │ │ │ + rsbeq r3, r1, r8, lsr #12 │ │ │ │ addeq r2, fp, r8, lsr #13 │ │ │ │ - rsbseq r0, r8, r4, lsr #10 │ │ │ │ - rsbeq r3, r1, r0, lsr #21 │ │ │ │ + rsbseq r0, r8, r4, ror r6 │ │ │ │ + strdeq r3, [r1], #-176 @ 0xffffff50 @ │ │ │ │ addeq r2, fp, r8, lsr r6 │ │ │ │ - rsbeq r1, r1, ip, ror #17 │ │ │ │ + rsbeq r1, r1, ip, lsr sl │ │ │ │ addeq r2, fp, ip, lsl #11 │ │ │ │ - rsbseq r0, r8, ip, asr #7 │ │ │ │ - rsbeq r3, r1, ip, ror #23 │ │ │ │ + rsbseq r0, r8, ip, lsl r5 │ │ │ │ + rsbeq r3, r1, ip, lsr sp │ │ │ │ addeq r2, fp, r0, ror #9 │ │ │ │ - rsbseq r0, r8, ip, asr r3 │ │ │ │ - rsbeq r2, r1, r0, ror #21 │ │ │ │ + rsbseq r0, r8, ip, lsr #9 │ │ │ │ + rsbeq r2, r1, r0, lsr ip │ │ │ │ andeq r1, r0, r0, lsl #30 │ │ │ │ - rsbeq r3, r1, r4, asr #29 │ │ │ │ + rsbeq r4, r1, r4, lsl r0 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - strdeq r3, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, r1, r4, asr #24 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ - rsbeq r0, r1, r8, lsl #29 │ │ │ │ + ldrdeq r0, [r1], #-248 @ 0xffffff08 @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r1, r1, ip, asr #13 │ │ │ │ + rsbeq r1, r1, ip, lsl r8 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ - rsbeq r1, r1, ip, asr #10 │ │ │ │ - rsbseq pc, r7, ip, ror #30 │ │ │ │ - rsbeq pc, r0, r0, rrx │ │ │ │ - subseq r9, pc, r8, ror #30 │ │ │ │ + @ instruction: 0x0061169c │ │ │ │ + ldrheq r0, [r8], #-12 @ │ │ │ │ + strheq pc, [r0], #-16 @ │ │ │ │ + ldrheq sl, [pc], #-8 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbseq pc, r7, r4, lsr #30 │ │ │ │ - subseq r1, pc, r8, lsr #9 │ │ │ │ - subseq sl, lr, ip, ror r6 │ │ │ │ + rsbseq r0, r8, r4, ror r0 │ │ │ │ + ldrsheq r1, [pc], #-88 @ │ │ │ │ + subseq sl, lr, ip, asr #15 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq r1, fp, r0, asr #26 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x0077fb90 │ │ │ │ - rsbeq r3, r1, r8, lsl #11 │ │ │ │ + rsbseq pc, r7, r0, ror #25 │ │ │ │ + ldrdeq r3, [r1], #-104 @ 0xffffff98 @ │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ - rsbeq r1, r1, r8, ror #9 │ │ │ │ + rsbeq r1, r1, r8, lsr r6 │ │ │ │ andeq r4, r0, r8, lsr r6 │ │ │ │ andeq r4, r0, r8, ror #11 │ │ │ │ andeq r4, r0, r0, lsr #6 │ │ │ │ - rsbeq r1, r1, ip, ror #6 │ │ │ │ - rsbseq pc, r7, r4, lsl #20 │ │ │ │ - @ instruction: 0x00611198 │ │ │ │ + strheq r1, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq pc, r7, r4, asr fp @ │ │ │ │ + rsbeq r1, r1, r8, ror #5 │ │ │ │ andeq r3, r0, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, lsr #25 │ │ │ │ - rsbeq r2, r1, r8, lsr #10 │ │ │ │ + rsbeq r2, r1, r8, ror r6 │ │ │ │ andeq r2, r0, r4, lsr #14 │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ - rsbseq pc, r7, r8, lsr #17 │ │ │ │ - rsbeq r1, r1, r4, ror #2 │ │ │ │ + ldrsheq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + strheq r1, [r1], #-36 @ 0xffffffdc @ │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ - ldrdeq r2, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, r1, r0, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 2540a8 │ │ │ │ b 3f8300 │ │ │ │ @@ -432237,15 +432237,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-604] @ 3f8424 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f801c │ │ │ │ and r1, r6, #16 │ │ │ │ orrs r3, r1, #0 │ │ │ │ bne 3f8918 │ │ │ │ @@ -432321,17 +432321,17 @@ │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ - bl 9ae984 │ │ │ │ + bl 9aead4 │ │ │ │ b 3f76d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7dc4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9bcc │ │ │ │ ldr r2, [pc, #-928] @ 3f844c │ │ │ │ @@ -432360,15 +432360,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #-1020] @ 3f8450 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f73c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f98c0 │ │ │ │ ldr r3, [pc, #-864] @ 3f8514 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -432405,15 +432405,15 @@ │ │ │ │ ldr r0, [pc, #-1184] @ 3f845c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8884 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f9954 │ │ │ │ ldr r3, [pc, #-1048] @ 3f8514 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -432455,24 +432455,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1420] @ 3f8470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7858 │ │ │ │ ldr r3, [pc, #-1432] @ 3f8474 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f76b8 │ │ │ │ @@ -432491,24 +432491,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1556] @ 3f8478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f76b8 │ │ │ │ ldr r3, [pc, #-1572] @ 3f847c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432525,29 +432525,29 @@ │ │ │ │ beq 3f97bc │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1688] @ 3f8480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7930 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70d3b8 │ │ │ │ + bl 70d508 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb r6, [r5, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ b 3f7c24 │ │ │ │ ldr r2, [pc, #-1728] @ 3f8484 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -432564,24 +432564,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1832] @ 3f8488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a3c │ │ │ │ ldr r2, [pc, #-1848] @ 3f848c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -432597,37 +432597,37 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1948] @ 3f8490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a90 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3f9c48 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8c6c │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70cb00 │ │ │ │ + bl 70cc50 │ │ │ │ add r4, r5, #22272 @ 0x5700 │ │ │ │ add r7, r5, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f8c8c │ │ │ │ @@ -432685,15 +432685,15 @@ │ │ │ │ ldr r1, [pc, #-2240] @ 3f849c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #-2256] @ 3f84a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r4, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3f8d94 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 425960 │ │ │ │ @@ -432704,15 +432704,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75763c │ │ │ │ + bl 75778c │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8dd8 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fa904 │ │ │ │ add r2, r5, #20480 @ 0x5000 │ │ │ │ @@ -432793,18 +432793,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa734 │ │ │ │ add r4, r5, #6336 @ 0x18c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4], #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b435c │ │ │ │ + bl 9b44ac │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #-2680] @ 3f84b8 │ │ │ │ - bl 9d8a40 │ │ │ │ + bl 9d8b90 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r3, [pc, #-2692] @ 3f84bc │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r4, #1 │ │ │ │ b 3f8f64 │ │ │ │ @@ -432931,15 +432931,15 @@ │ │ │ │ ldr r1, [pc, #-3180] @ 3f84c8 │ │ │ │ ldr r0, [pc, #-3180] @ 3f84cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f90d0 │ │ │ │ ldr r3, [pc, #-3208] @ 3f84d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f7d94 │ │ │ │ @@ -432957,23 +432957,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3324] @ 3f84d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7d94 │ │ │ │ ldr r3, [pc, #-3336] @ 3f84d8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3296] @ 3f8514 │ │ │ │ @@ -433009,15 +433009,15 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3500] @ 3f84e4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3f7efc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fa0b4 │ │ │ │ @@ -433029,15 +433029,15 @@ │ │ │ │ beq 3f7e60 │ │ │ │ ldr r1, [pc, #-3544] @ 3f84e8 │ │ │ │ ldr r0, [pc, #-3544] @ 3f84ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7e60 │ │ │ │ ldr r3, [pc, #-3568] @ 3f84f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3552] @ 3f8514 │ │ │ │ @@ -433072,24 +433072,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3748] @ 3f84fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8564 │ │ │ │ ldr r3, [pc, #-3760] @ 3f8500 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3760] @ 3f8514 │ │ │ │ @@ -433116,15 +433116,15 @@ │ │ │ │ beq 3f7df0 │ │ │ │ ldr r1, [pc, #-3860] @ 3f8508 │ │ │ │ ldr r0, [pc, #-3860] @ 3f850c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7df0 │ │ │ │ ldr r3, [pc, #-3884] @ 3f8510 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3900] @ 3f8514 │ │ │ │ @@ -433144,25 +433144,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-4012] @ 3f8518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f758c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7b90 │ │ │ │ ldr r3, [pc, #-4044] @ 3f851c │ │ │ │ @@ -433173,21 +433173,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4020] @ 3fa4dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7b90 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7d0c │ │ │ │ ldr r3, [pc, #3988] @ 3fa4e0 │ │ │ │ @@ -433198,21 +433198,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3928] @ 3fa4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7d0c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7f34 │ │ │ │ ldr r3, [pc, #3888] @ 3fa4e0 │ │ │ │ @@ -433223,21 +433223,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3832] @ 3fa4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7f34 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7c54 │ │ │ │ ldr r3, [pc, #3788] @ 3fa4e0 │ │ │ │ @@ -433248,21 +433248,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3736] @ 3fa4ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7c54 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f8710 │ │ │ │ ldr r3, [pc, #3688] @ 3fa4e0 │ │ │ │ @@ -433273,21 +433273,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3640] @ 3fa4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8710 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f7cb0 │ │ │ │ ldr r3, [pc, #3588] @ 3fa4e0 │ │ │ │ @@ -433298,21 +433298,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3544] @ 3fa4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7cb0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3f8768 │ │ │ │ ldr r3, [pc, #3488] @ 3fa4e0 │ │ │ │ @@ -433324,32 +433324,32 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3440] @ 3fa4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8768 │ │ │ │ ldr r0, [pc, #3428] @ 3fa4fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7858 │ │ │ │ ldr r0, [pc, #3412] @ 3fa500 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 3f76b8 │ │ │ │ ldr r2, [pc, #3392] @ 3fa504 │ │ │ │ ldr r3, [pc, #3704] @ 3fa640 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -433361,15 +433361,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3324] @ 3fa50c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3656] @ 3fa668 │ │ │ │ ldreq r8, [r1, r3] │ │ │ │ @@ -433388,34 +433388,34 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3200] @ 3fa510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f88e4 │ │ │ │ ldr r1, [pc, #3188] @ 3fa514 │ │ │ │ ldr r0, [pc, #3188] @ 3fa518 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8884 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3152] @ 3fa51c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3468] @ 3fa668 │ │ │ │ @@ -433435,24 +433435,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3028] @ 3fa520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8878 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3012] @ 3fa524 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3320] @ 3fa668 │ │ │ │ @@ -433471,39 +433471,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2904] @ 3fa528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8930 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ b 3f7c24 │ │ │ │ ldr r0, [pc, #2880] @ 3fa52c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a90 │ │ │ │ ldr r0, [pc, #2856] @ 3fa530 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3f7a3c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2820] @ 3fa534 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -433522,21 +433522,21 @@ │ │ │ │ beq 3fa898 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2716] @ 3fa538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f86b4 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3faa00 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 3f7dc4 │ │ │ │ @@ -433562,21 +433562,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2564] @ 3fa540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9ab0 │ │ │ │ ldr r3, [pc, #2544] @ 3fa544 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -433596,21 +433596,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2436] @ 3fa548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f9ab0 │ │ │ │ ldr r3, [pc, #2424] @ 3fa54c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f87e4 │ │ │ │ @@ -433627,21 +433627,21 @@ │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sl, #4] │ │ │ │ str r6, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 3fa550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f87e4 │ │ │ │ ldr r2, [pc, #2308] @ 3fa554 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f8c44 │ │ │ │ @@ -433658,21 +433658,21 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2204] @ 3fa558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8c44 │ │ │ │ ldr r3, [pc, #2192] @ 3fa55c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f90a4 │ │ │ │ @@ -433690,21 +433690,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 3fa560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f90a4 │ │ │ │ ldr r3, [pc, #2072] @ 3fa564 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f8830 │ │ │ │ @@ -433720,30 +433720,30 @@ │ │ │ │ beq 3fa8f4 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1972] @ 3fa568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8830 │ │ │ │ ldr r0, [pc, #1960] @ 3fa56c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7d94 │ │ │ │ ldr r0, [pc, #1944] @ 3fa570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7cb0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9ab0 │ │ │ │ ldr r3, [pc, #1920] @ 3fa574 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433762,25 +433762,25 @@ │ │ │ │ beq 3faa9c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3fa578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f9b40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9ab0 │ │ │ │ ldr r3, [pc, #1780] @ 3fa57c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -433800,24 +433800,24 @@ │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sl, #4] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 3fa580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f9b40 │ │ │ │ ldr r1, [pc, #1652] @ 3fa584 │ │ │ │ ldr r2, [pc, #1836] @ 3fa640 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -433825,27 +433825,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3f9108 │ │ │ │ ldr r0, [pc, #1620] @ 3fa588 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #1600] @ 3fa58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7c54 │ │ │ │ ldr r0, [pc, #1588] @ 3fa590 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f758c │ │ │ │ ldr r2, [pc, #1556] @ 3fa594 │ │ │ │ ldr r3, [pc, #1724] @ 3fa640 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433855,46 +433855,46 @@ │ │ │ │ ldr r0, [pc, #1524] @ 3fa598 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a2e94 │ │ │ │ + b 9a2fe4 │ │ │ │ ldr r0, [pc, #1496] @ 3fa59c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7d0c │ │ │ │ ldr r0, [pc, #1484] @ 3fa5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8710 │ │ │ │ ldr r0, [pc, #1472] @ 3fa5a4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8564 │ │ │ │ ldr r0, [pc, #1452] @ 3fa5a8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7e1c │ │ │ │ ldr r0, [pc, #1428] @ 3fa5ac │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7e1c │ │ │ │ ldr r0, [pc, #1404] @ 3fa5b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7f34 │ │ │ │ ldr r2, [pc, #1392] @ 3fa5b4 │ │ │ │ ldr r3, [pc, #1528] @ 3fa640 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433904,15 +433904,15 @@ │ │ │ │ ldr r0, [pc, #1360] @ 3fa5b8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ b 3f9f38 │ │ │ │ ldr r0, [pc, #1344] @ 3fa5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f7b90 │ │ │ │ ldr r2, [pc, #1332] @ 3fa5c0 │ │ │ │ ldr r3, [pc, #1456] @ 3fa640 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -433943,30 +433943,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3fa5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f92ac │ │ │ │ ldr r1, [pc, #1168] @ 3fa5d0 │ │ │ │ ldr r0, [pc, #1168] @ 3fa5d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f90d0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1136] @ 3fa5d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1264] @ 3fa668 │ │ │ │ @@ -433985,22 +433985,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 3fa5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f9120 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #984] @ 3fa5c8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1128] @ 3fa668 │ │ │ │ @@ -434019,27 +434019,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3fa5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f9408 │ │ │ │ ldr r0, [pc, #884] @ 3fa5e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f8768 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #860] @ 3fa5e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #972] @ 3fa668 │ │ │ │ @@ -434058,22 +434058,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3fa5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f90c4 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9ab0 │ │ │ │ ldr r3, [pc, #724] @ 3fa5f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434092,22 +434092,22 @@ │ │ │ │ beq 3faa78 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3fa5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f9b40 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 2540a8 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -434140,22 +434140,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 3fa5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f9b40 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f9ab0 │ │ │ │ ldr r3, [pc, #412] @ 3fa600 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434175,140 +434175,140 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 2547d4 <__gettimeofday64@plt> │ │ │ │ - bl 990278 │ │ │ │ + bl 9903c8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3fa604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a2e94 │ │ │ │ + bl 9a2fe4 │ │ │ │ b 3f9b40 │ │ │ │ - rsbeq r2, r1, r0, ror #20 │ │ │ │ + strheq r2, [r1], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r2, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r2, r1, r0, asr r4 │ │ │ │ - rsbeq r2, r1, r0, lsr r8 │ │ │ │ - rsbeq r2, r1, r4, asr #9 │ │ │ │ - rsbeq r2, r1, r0, ror #10 │ │ │ │ - rsbeq r2, r1, r0, lsl #20 │ │ │ │ - rsbeq r3, r1, r0, ror #2 │ │ │ │ - rsbeq r2, r1, ip, lsl #28 │ │ │ │ + rsbeq r2, r1, r4, asr #18 │ │ │ │ + rsbeq r2, r1, r0, lsr #11 │ │ │ │ + rsbeq r2, r1, r0, lsl #19 │ │ │ │ + rsbeq r2, r1, r4, lsl r6 │ │ │ │ + strheq r2, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r1, r0, asr fp │ │ │ │ + strheq r3, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r1, ip, asr pc │ │ │ │ addeq r1, fp, r0, ror #12 │ │ │ │ - strdeq r0, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r0, r1, ip, asr #6 │ │ │ │ @ instruction: 0x000036b4 │ │ │ │ - rsbeq r2, r1, r8, ror #22 │ │ │ │ - rsbseq pc, r7, r4, lsr #8 │ │ │ │ - rsbeq r2, r1, r4, lsl #31 │ │ │ │ + strheq r2, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, r7, r4, ror r5 @ │ │ │ │ + ldrdeq r3, [r1], #-4 @ │ │ │ │ andeq r1, r0, r4, lsl #14 │ │ │ │ - rsbeq r2, r1, ip, ror #27 │ │ │ │ + rsbeq r2, r1, ip, lsr pc │ │ │ │ andeq r4, r0, r0, ror r1 │ │ │ │ - @ instruction: 0x00611994 │ │ │ │ - rsbeq r0, r1, r4, ror #15 │ │ │ │ - ldrdeq r0, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r1, r1, r4, ror #21 │ │ │ │ + rsbeq r0, r1, r4, lsr r9 │ │ │ │ + rsbeq r0, r1, r0, lsr #20 │ │ │ │ andeq r2, r0, ip, ror #27 │ │ │ │ - rsbeq r1, r1, ip, lsr #20 │ │ │ │ + rsbeq r1, r1, ip, ror fp │ │ │ │ andeq r1, r0, ip, lsr #10 │ │ │ │ - strheq r0, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, r1, r4, lsl #30 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - strdeq r1, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, r1, ip, asr #14 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbeq r1, r1, r8, lsr #13 │ │ │ │ + strdeq r1, [r1], #-120 @ 0xffffff88 @ │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - rsbeq r0, r1, r8, lsl #21 │ │ │ │ + ldrdeq r0, [r1], #-184 @ 0xffffff48 @ │ │ │ │ andeq r3, r0, r4, asr sp │ │ │ │ - rsbeq r1, r1, r0, lsl r5 │ │ │ │ + rsbeq r1, r1, r0, ror #12 │ │ │ │ andeq r1, r0, r8, lsr #13 │ │ │ │ - strdeq r0, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r0, r1, ip, lsr r9 │ │ │ │ - rsbeq r1, r1, r0, lsl #30 │ │ │ │ + rsbeq r0, r1, ip, asr #22 │ │ │ │ + rsbeq r0, r1, ip, lsl #21 │ │ │ │ + rsbeq r2, r1, r0, asr r0 │ │ │ │ andeq r4, r0, r0, lsl #29 │ │ │ │ - rsbeq r0, r1, r0, lsr sp │ │ │ │ + rsbeq r0, r1, r0, lsl #29 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - @ instruction: 0x00610b90 │ │ │ │ + rsbeq r0, r1, r0, ror #25 │ │ │ │ addeq r0, fp, r4, lsl pc │ │ │ │ - ldrdeq r1, [r1], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00611f94 │ │ │ │ - rsbeq r2, r1, r8, lsl #3 │ │ │ │ + rsbeq r1, r1, r8, lsr #18 │ │ │ │ + rsbeq r2, r1, r4, ror #1 │ │ │ │ + ldrdeq r2, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ addeq r0, fp, r4, lsr #29 │ │ │ │ - rsbeq r1, r1, r8, lsr sl │ │ │ │ - rsbeq r1, r1, r8, lsl lr │ │ │ │ - rsbeq r1, r1, r4, lsl #24 │ │ │ │ - rsbeq r1, r1, r8, lsr r9 │ │ │ │ - rsbeq r0, r1, r8, lsr r5 │ │ │ │ - rsbeq r0, r1, r4, asr #12 │ │ │ │ - rsbeq r1, r1, ip, ror sl │ │ │ │ + rsbeq r1, r1, r8, lsl #23 │ │ │ │ + rsbeq r1, r1, r8, ror #30 │ │ │ │ + rsbeq r1, r1, r4, asr sp │ │ │ │ + rsbeq r1, r1, r8, lsl #21 │ │ │ │ + rsbeq r0, r1, r8, lsl #13 │ │ │ │ + @ instruction: 0x00610794 │ │ │ │ + rsbeq r1, r1, ip, asr #23 │ │ │ │ addeq r0, fp, r0, ror #27 │ │ │ │ - rsbeq r1, r1, ip, lsr r7 │ │ │ │ - rsbeq r1, r1, ip, ror #30 │ │ │ │ + rsbeq r1, r1, ip, lsl #17 │ │ │ │ + strheq r2, [r1], #-12 @ │ │ │ │ umulleq r0, fp, r8, sp │ │ │ │ - strheq r1, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r1, r1, r4, lsl #18 │ │ │ │ andeq r4, r0, r0, lsl #23 │ │ │ │ - rsbeq r0, r1, r4, ror #4 │ │ │ │ - rsbseq lr, r7, r4, lsl #23 │ │ │ │ - rsbeq r2, r1, ip, lsr r2 │ │ │ │ + strheq r0, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + ldrsbeq lr, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, r1, ip, lsl #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r2, r1, r0, lsl r4 │ │ │ │ - rsbeq r0, r1, r4, lsr r1 │ │ │ │ - rsbeq r1, r1, r8, ror pc │ │ │ │ + rsbeq r2, r1, r0, ror #10 │ │ │ │ + rsbeq r0, r1, r4, lsl #5 │ │ │ │ + rsbeq r2, r1, r8, asr #1 │ │ │ │ andeq r2, r0, r0, lsr #9 │ │ │ │ - rsbeq r1, r1, ip, lsr #31 │ │ │ │ + strdeq r2, [r1], #-12 @ │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ - rsbeq r0, r1, r0, lsr #18 │ │ │ │ + rsbeq r0, r1, r0, ror sl │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - rsbeq r0, r1, r0, lsr #20 │ │ │ │ + rsbeq r0, r1, r0, ror fp │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ - @ instruction: 0x00610898 │ │ │ │ + rsbeq r0, r1, r8, ror #19 │ │ │ │ andeq r4, r0, ip, asr #15 │ │ │ │ - rsbeq r0, r1, r4, lsr #18 │ │ │ │ + rsbeq r0, r1, r4, ror sl │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r0, r1, r8, lsl #19 │ │ │ │ + ldrdeq r0, [r1], #-168 @ 0xffffff58 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbeq r0, r1, r8, lsr #14 │ │ │ │ - rsbeq r0, r1, r0, ror #21 │ │ │ │ - rsbeq r0, r1, r4, asr #20 │ │ │ │ - rsbeq r0, r1, r4, ror fp │ │ │ │ - rsbeq r1, r1, r0, asr #30 │ │ │ │ - strdeq pc, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r0, r1, r8, lsl #25 │ │ │ │ - rsbeq r1, r1, ip, asr #23 │ │ │ │ + rsbeq r0, r1, r8, ror r8 │ │ │ │ + rsbeq r0, r1, r0, lsr ip │ │ │ │ + @ instruction: 0x00610b94 │ │ │ │ + rsbeq r0, r1, r4, asr #25 │ │ │ │ + @ instruction: 0x00612090 │ │ │ │ + rsbeq r0, r1, r0, asr #32 │ │ │ │ + ldrdeq r0, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r1, r1, ip, lsl sp │ │ │ │ addeq r0, fp, r0, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r0, r1, ip, ror #26 │ │ │ │ - strdeq pc, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + strheq r0, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, r1, r8, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #9 │ │ │ │ - rsbeq pc, r0, r8, lsl #29 │ │ │ │ - rsbeq r1, r1, r8, ror #18 │ │ │ │ - rsbeq pc, r0, r4, asr #29 │ │ │ │ - rsbeq pc, r0, r4, lsr #20 │ │ │ │ - strdeq r0, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq pc, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + strheq r1, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r0, r1, r4, lsl r0 │ │ │ │ + rsbeq pc, r0, r4, ror fp @ │ │ │ │ + rsbeq r0, r1, r4, asr #12 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ andeq r3, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r8 � TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes